Lines Matching refs:rbase_g
67 iR->i128_base_g[INT_VCNT] = pI128->mem.rbase_g[INT_VCNT]; /* 0x0020 */
68 iR->i128_base_g[INT_HCNT] = pI128->mem.rbase_g[INT_HCNT]; /* 0x0024 */
69 iR->i128_base_g[DB_ADR] = pI128->mem.rbase_g[DB_ADR]; /* 0x0028 */
70 iR->i128_base_g[DB_PTCH] = pI128->mem.rbase_g[DB_PTCH]; /* 0x002C */
71 iR->i128_base_g[CRT_HAC] = pI128->mem.rbase_g[CRT_HAC]; /* 0x0030 */
72 iR->i128_base_g[CRT_HBL] = pI128->mem.rbase_g[CRT_HBL]; /* 0x0034 */
73 iR->i128_base_g[CRT_HFP] = pI128->mem.rbase_g[CRT_HFP]; /* 0x0038 */
74 iR->i128_base_g[CRT_HS] = pI128->mem.rbase_g[CRT_HS]; /* 0x003C */
75 iR->i128_base_g[CRT_VAC] = pI128->mem.rbase_g[CRT_VAC]; /* 0x0040 */
76 iR->i128_base_g[CRT_VBL] = pI128->mem.rbase_g[CRT_VBL]; /* 0x0044 */
77 iR->i128_base_g[CRT_VFP] = pI128->mem.rbase_g[CRT_VFP]; /* 0x0048 */
78 iR->i128_base_g[CRT_VS] = pI128->mem.rbase_g[CRT_VS]; /* 0x004C */
79 iR->i128_base_g[CRT_LCNT] = pI128->mem.rbase_g[CRT_LCNT]; /* 0x0050 */
80 iR->i128_base_g[CRT_ZOOM] = pI128->mem.rbase_g[CRT_ZOOM]; /* 0x0054 */
81 iR->i128_base_g[CRT_1CON] = pI128->mem.rbase_g[CRT_1CON]; /* 0x0058 */
82 iR->i128_base_g[CRT_2CON] = pI128->mem.rbase_g[CRT_2CON]; /* 0x005C */
94 pI128->mem.rbase_g[INDEX_TI] = TI_CURS_CONTROL; MB;
95 iR->Ti302X[TI_CURS_CONTROL] = pI128->mem.rbase_g[DATA_TI];
96 pI128->mem.rbase_g[INDEX_TI] = TI_TRUE_COLOR_CONTROL; MB;
97 iR->Ti302X[TI_TRUE_COLOR_CONTROL] = pI128->mem.rbase_g[DATA_TI];
98 pI128->mem.rbase_g[INDEX_TI] = TI_VGA_SWITCH_CONTROL; MB;
99 iR->Ti302X[TI_VGA_SWITCH_CONTROL] = pI128->mem.rbase_g[DATA_TI];
100 pI128->mem.rbase_g[INDEX_TI] = TI_MUX_CONTROL_1; MB;
101 iR->Ti302X[TI_MUX_CONTROL_1] = pI128->mem.rbase_g[DATA_TI];
102 pI128->mem.rbase_g[INDEX_TI] = TI_MUX_CONTROL_2; MB;
103 iR->Ti302X[TI_MUX_CONTROL_2] = pI128->mem.rbase_g[DATA_TI];
104 pI128->mem.rbase_g[INDEX_TI] = TI_INPUT_CLOCK_SELECT; MB;
105 iR->Ti302X[TI_INPUT_CLOCK_SELECT] = pI128->mem.rbase_g[DATA_TI];
106 pI128->mem.rbase_g[INDEX_TI] = TI_OUTPUT_CLOCK_SELECT; MB;
107 iR->Ti302X[TI_OUTPUT_CLOCK_SELECT] = pI128->mem.rbase_g[DATA_TI];
108 pI128->mem.rbase_g[INDEX_TI] = TI_PALETTE_PAGE; MB;
109 iR->Ti302X[TI_PALETTE_PAGE] = pI128->mem.rbase_g[DATA_TI];
110 pI128->mem.rbase_g[INDEX_TI] = TI_GENERAL_CONTROL; MB;
111 iR->Ti302X[TI_GENERAL_CONTROL] = pI128->mem.rbase_g[DATA_TI];
112 pI128->mem.rbase_g[INDEX_TI] = TI_MISC_CONTROL; MB;
113 iR->Ti302X[TI_MISC_CONTROL] = pI128->mem.rbase_g[DATA_TI];
114 pI128->mem.rbase_g[INDEX_TI] = TI_AUXILIARY_CONTROL; MB;
115 iR->Ti302X[TI_AUXILIARY_CONTROL] = pI128->mem.rbase_g[DATA_TI];
116 pI128->mem.rbase_g[INDEX_TI] = TI_GENERAL_IO_CONTROL; MB;
117 iR->Ti302X[TI_GENERAL_IO_CONTROL] = pI128->mem.rbase_g[DATA_TI];
118 pI128->mem.rbase_g[INDEX_TI] = TI_GENERAL_IO_DATA; MB;
119 iR->Ti302X[TI_GENERAL_IO_DATA] = pI128->mem.rbase_g[DATA_TI];
120 pI128->mem.rbase_g[INDEX_TI] = TI_MCLK_DCLK_CONTROL; MB;
121 iR->Ti302X[TI_MCLK_DCLK_CONTROL] = pI128->mem.rbase_g[DATA_TI];
122 pI128->mem.rbase_g[INDEX_TI] = TI_COLOR_KEY_CONTROL; MB;
123 iR->Ti302X[TI_COLOR_KEY_CONTROL] = pI128->mem.rbase_g[DATA_TI];
125 pI128->mem.rbase_g[INDEX_TI] = TI_PLL_CONTROL; MB;
126 pI128->mem.rbase_g[DATA_TI] = 0x00; MB;
127 pI128->mem.rbase_g[INDEX_TI] = TI_PIXEL_CLOCK_PLL_DATA; MB;
128 iR->Ti3025[0] = pI128->mem.rbase_g[DATA_TI];
130 pI128->mem.rbase_g[INDEX_TI] = TI_PLL_CONTROL; MB;
131 pI128->mem.rbase_g[DATA_TI] = 0x01; MB;
132 pI128->mem.rbase_g[INDEX_TI] = TI_PIXEL_CLOCK_PLL_DATA; MB;
133 iR->Ti3025[1] = pI128->mem.rbase_g[DATA_TI];
135 pI128->mem.rbase_g[INDEX_TI] = TI_PLL_CONTROL; MB;
136 pI128->mem.rbase_g[DATA_TI] = 0x02; MB;
137 pI128->mem.rbase_g[INDEX_TI] = TI_PIXEL_CLOCK_PLL_DATA; MB;
138 iR->Ti3025[2] = pI128->mem.rbase_g[DATA_TI];
140 pI128->mem.rbase_g[INDEX_TI] = TI_PLL_CONTROL; MB;
141 pI128->mem.rbase_g[DATA_TI] = 0x00; MB;
142 pI128->mem.rbase_g[INDEX_TI] = TI_MCLK_PLL_DATA; MB;
143 iR->Ti3025[3] = pI128->mem.rbase_g[DATA_TI];
145 pI128->mem.rbase_g[INDEX_TI] = TI_PLL_CONTROL; MB;
146 pI128->mem.rbase_g[DATA_TI] = 0x01; MB;
147 pI128->mem.rbase_g[INDEX_TI] = TI_MCLK_PLL_DATA; MB;
148 iR->Ti3025[4] = pI128->mem.rbase_g[DATA_TI];
150 pI128->mem.rbase_g[INDEX_TI] = TI_PLL_CONTROL; MB;
151 pI128->mem.rbase_g[DATA_TI] = 0x02; MB;
152 pI128->mem.rbase_g[INDEX_TI] = TI_MCLK_PLL_DATA; MB;
153 iR->Ti3025[5] = pI128->mem.rbase_g[DATA_TI];
155 pI128->mem.rbase_g[INDEX_TI] = TI_PLL_CONTROL; MB;
156 pI128->mem.rbase_g[DATA_TI] = 0x00; MB;
157 pI128->mem.rbase_g[INDEX_TI] = TI_LOOP_CLOCK_PLL_DATA; MB;
158 iR->Ti3025[6] = pI128->mem.rbase_g[DATA_TI];
160 pI128->mem.rbase_g[INDEX_TI] = TI_PLL_CONTROL; MB;
161 pI128->mem.rbase_g[DATA_TI] = 0x01; MB;
162 pI128->mem.rbase_g[INDEX_TI] = TI_LOOP_CLOCK_PLL_DATA; MB;
163 iR->Ti3025[7] = pI128->mem.rbase_g[DATA_TI];
165 pI128->mem.rbase_g[INDEX_TI] = TI_PLL_CONTROL; MB;
166 pI128->mem.rbase_g[DATA_TI] = 0x02; MB;
167 pI128->mem.rbase_g[INDEX_TI] = TI_LOOP_CLOCK_PLL_DATA; MB;
168 iR->Ti3025[8] = pI128->mem.rbase_g[DATA_TI];
175 pI128->mem.rbase_g[IDXL_I] = i; MB;
176 iR->IBMRGB[i] = pI128->mem.rbase_g[DATA_I];
198 pI128->mem.rbase_g[INDEX_TI] = TI_PLL_CONTROL; MB;
199 pI128->mem.rbase_g[DATA_TI] = 0x00; MB;
200 pI128->mem.rbase_g[INDEX_TI] = TI_PIXEL_CLOCK_PLL_DATA; MB;
201 pI128->mem.rbase_g[DATA_TI] = iR->Ti3025[0]; MB;
203 pI128->mem.rbase_g[INDEX_TI] = TI_PLL_CONTROL; MB;
204 pI128->mem.rbase_g[DATA_TI] = 0x01; MB;
205 pI128->mem.rbase_g[INDEX_TI] = TI_PIXEL_CLOCK_PLL_DATA; MB;
206 pI128->mem.rbase_g[DATA_TI] = iR->Ti3025[1]; MB;
208 pI128->mem.rbase_g[INDEX_TI] = TI_PLL_CONTROL; MB;
209 pI128->mem.rbase_g[DATA_TI] = 0x02; MB;
210 pI128->mem.rbase_g[INDEX_TI] = TI_PIXEL_CLOCK_PLL_DATA; MB;
211 pI128->mem.rbase_g[DATA_TI] = iR->Ti3025[2]; MB;
213 pI128->mem.rbase_g[INDEX_TI] = TI_PLL_CONTROL; MB;
214 pI128->mem.rbase_g[DATA_TI] = 0x00; MB;
215 pI128->mem.rbase_g[INDEX_TI] = TI_MCLK_PLL_DATA; MB;
216 pI128->mem.rbase_g[DATA_TI] = iR->Ti3025[3]; MB;
218 pI128->mem.rbase_g[INDEX_TI] = TI_PLL_CONTROL; MB;
219 pI128->mem.rbase_g[DATA_TI] = 0x01; MB;
220 pI128->mem.rbase_g[INDEX_TI] = TI_MCLK_PLL_DATA; MB;
221 pI128->mem.rbase_g[DATA_TI] = iR->Ti3025[4]; MB;
223 pI128->mem.rbase_g[INDEX_TI] = TI_PLL_CONTROL; MB;
224 pI128->mem.rbase_g[DATA_TI] = 0x02; MB;
225 pI128->mem.rbase_g[INDEX_TI] = TI_MCLK_PLL_DATA; MB;
226 pI128->mem.rbase_g[DATA_TI] = iR->Ti3025[5]; MB;
228 pI128->mem.rbase_g[INDEX_TI] = TI_PLL_CONTROL; MB;
229 pI128->mem.rbase_g[DATA_TI] = 0x00; MB;
230 pI128->mem.rbase_g[INDEX_TI] = TI_LOOP_CLOCK_PLL_DATA; MB;
231 pI128->mem.rbase_g[DATA_TI] = iR->Ti3025[6]; MB;
233 pI128->mem.rbase_g[INDEX_TI] = TI_PLL_CONTROL; MB;
234 pI128->mem.rbase_g[DATA_TI] = 0x01; MB;
235 pI128->mem.rbase_g[INDEX_TI] = TI_LOOP_CLOCK_PLL_DATA; MB;
236 pI128->mem.rbase_g[DATA_TI] = iR->Ti3025[7]; MB;
238 pI128->mem.rbase_g[INDEX_TI] = TI_PLL_CONTROL; MB;
239 pI128->mem.rbase_g[DATA_TI] = 0x02; MB;
240 pI128->mem.rbase_g[INDEX_TI] = TI_LOOP_CLOCK_PLL_DATA; MB;
241 pI128->mem.rbase_g[DATA_TI] = iR->Ti3025[8]; MB;
243 pI128->mem.rbase_g[INDEX_TI] = TI_CURS_CONTROL; MB;
244 pI128->mem.rbase_g[DATA_TI] = iR->Ti302X[TI_CURS_CONTROL];MB;
245 pI128->mem.rbase_g[INDEX_TI] = TI_TRUE_COLOR_CONTROL; MB;
246 pI128->mem.rbase_g[DATA_TI] = iR->Ti302X[TI_TRUE_COLOR_CONTROL]; MB;
247 pI128->mem.rbase_g[INDEX_TI] = TI_VGA_SWITCH_CONTROL; MB;
248 pI128->mem.rbase_g[DATA_TI] = iR->Ti302X[TI_VGA_SWITCH_CONTROL]; MB;
249 pI128->mem.rbase_g[INDEX_TI] = TI_MUX_CONTROL_1; MB;
250 pI128->mem.rbase_g[DATA_TI] = iR->Ti302X[TI_MUX_CONTROL_1];MB;
251 pI128->mem.rbase_g[INDEX_TI] = TI_MUX_CONTROL_2; MB;
252 pI128->mem.rbase_g[DATA_TI] = iR->Ti302X[TI_MUX_CONTROL_2];MB;
253 pI128->mem.rbase_g[INDEX_TI] = TI_INPUT_CLOCK_SELECT; MB;
254 pI128->mem.rbase_g[DATA_TI] = iR->Ti302X[TI_INPUT_CLOCK_SELECT]; MB;
255 pI128->mem.rbase_g[INDEX_TI] = TI_OUTPUT_CLOCK_SELECT; MB;
256 pI128->mem.rbase_g[DATA_TI] = iR->Ti302X[TI_OUTPUT_CLOCK_SELECT];MB;
257 pI128->mem.rbase_g[INDEX_TI] = TI_PALETTE_PAGE; MB;
258 pI128->mem.rbase_g[DATA_TI] = iR->Ti302X[TI_PALETTE_PAGE];MB;
259 pI128->mem.rbase_g[INDEX_TI] = TI_GENERAL_CONTROL; MB;
260 pI128->mem.rbase_g[DATA_TI] = iR->Ti302X[TI_GENERAL_CONTROL]; MB;
261 pI128->mem.rbase_g[INDEX_TI] = TI_MISC_CONTROL; MB;
262 pI128->mem.rbase_g[DATA_TI] = iR->Ti302X[TI_MISC_CONTROL];MB;
263 pI128->mem.rbase_g[INDEX_TI] = TI_AUXILIARY_CONTROL; MB;
264 pI128->mem.rbase_g[DATA_TI] = iR->Ti302X[TI_AUXILIARY_CONTROL]; MB;
265 pI128->mem.rbase_g[INDEX_TI] = TI_GENERAL_IO_CONTROL; MB;
266 pI128->mem.rbase_g[DATA_TI] = iR->Ti302X[TI_GENERAL_IO_CONTROL]; MB;
267 pI128->mem.rbase_g[INDEX_TI] = TI_GENERAL_IO_DATA; MB;
268 pI128->mem.rbase_g[DATA_TI] = iR->Ti302X[TI_GENERAL_IO_DATA]; MB;
269 pI128->mem.rbase_g[INDEX_TI] = TI_MCLK_DCLK_CONTROL; MB;
270 pI128->mem.rbase_g[DATA_TI] = iR->Ti302X[TI_MCLK_DCLK_CONTROL]; MB;
271 pI128->mem.rbase_g[INDEX_TI] = TI_COLOR_KEY_CONTROL; MB;
272 pI128->mem.rbase_g[DATA_TI] = iR->Ti302X[TI_COLOR_KEY_CONTROL]; MB;
289 pI128->mem.rbase_g[IDXL_I] = i; MB;
290 pI128->mem.rbase_g[DATA_I] = iR->IBMRGB[i]; MB;
293 pI128->mem.rbase_g[IDXL_I] = IBMRGB_sysclk_ref_div; MB;
294 pI128->mem.rbase_g[DATA_I] =
296 pI128->mem.rbase_g[IDXL_I] = IBMRGB_sysclk_vco_div; MB;
297 pI128->mem.rbase_g[DATA_I] =
322 pI128->mem.rbase_g[INT_VCNT] = iR->i128_base_g[INT_VCNT]; /* 0x0020 */
323 pI128->mem.rbase_g[INT_HCNT] = iR->i128_base_g[INT_HCNT]; /* 0x0024 */
324 pI128->mem.rbase_g[DB_ADR] = iR->i128_base_g[DB_ADR]; /* 0x0028 */
325 pI128->mem.rbase_g[DB_PTCH] = iR->i128_base_g[DB_PTCH]; /* 0x002C */
326 pI128->mem.rbase_g[CRT_HAC] = iR->i128_base_g[CRT_HAC]; /* 0x0030 */
327 pI128->mem.rbase_g[CRT_HBL] = iR->i128_base_g[CRT_HBL]; /* 0x0034 */
328 pI128->mem.rbase_g[CRT_HFP] = iR->i128_base_g[CRT_HFP]; /* 0x0038 */
329 pI128->mem.rbase_g[CRT_HS] = iR->i128_base_g[CRT_HS]; /* 0x003C */
330 pI128->mem.rbase_g[CRT_VAC] = iR->i128_base_g[CRT_VAC]; /* 0x0040 */
331 pI128->mem.rbase_g[CRT_VBL] = iR->i128_base_g[CRT_VBL]; /* 0x0044 */
332 pI128->mem.rbase_g[CRT_VFP] = iR->i128_base_g[CRT_VFP]; /* 0x0048 */
333 pI128->mem.rbase_g[CRT_VS] = iR->i128_base_g[CRT_VS]; /* 0x004C */
334 pI128->mem.rbase_g[CRT_LCNT] = iR->i128_base_g[CRT_LCNT]; /* 0x0050 */
335 pI128->mem.rbase_g[CRT_ZOOM] = iR->i128_base_g[CRT_ZOOM]; /* 0x0054 */
336 pI128->mem.rbase_g[CRT_1CON] = iR->i128_base_g[CRT_1CON]; /* 0x0058 */
337 pI128->mem.rbase_g[CRT_2CON] = iR->i128_base_g[CRT_2CON]; /* 0x005C */
409 pI128->mem.rbase_g[INT_VCNT] = 0x00;
410 pI128->mem.rbase_g[INT_HCNT] = 0x00;
411 pI128->mem.rbase_g[DB_ADR] = pI128->displayOffset;
412 pI128->mem.rbase_g[DB_PTCH] = pI128->displayWidth * pitch_multiplier;
413 pI128->mem.rbase_g[CRT_HAC] = mode->HDisplay/iclock;
414 pI128->mem.rbase_g[CRT_HBL] = (mode->HTotal - mode->HDisplay)/iclock;
415 pI128->mem.rbase_g[CRT_HFP] = (mode->HSyncStart - mode->HDisplay)/iclock;
416 pI128->mem.rbase_g[CRT_HS] = (mode->HSyncEnd - mode->HSyncStart)/iclock;
417 pI128->mem.rbase_g[CRT_VAC] = mode->VDisplay * doubled;
418 pI128->mem.rbase_g[CRT_VBL] = (mode->VTotal - mode->VDisplay) * doubled;
419 pI128->mem.rbase_g[CRT_VFP] = (mode->VSyncStart - mode->VDisplay)* doubled;
420 pI128->mem.rbase_g[CRT_VS] = (mode->VSyncEnd - mode->VSyncStart) * doubled;
432 pI128->mem.rbase_g[CRT_1CON] = tmp;
446 pI128->mem.rbase_g[CRT_2CON] = tmp;
451 pI128->mem.rbase_g[CRT_ZOOM] = (pI128->DoubleScan ? 0x00000001 : 0x00000000);
539 pI128->mem.rbase_g[PEL_MASK] = 0xff; MB;
542 pI128->mem.rbase_g[RD_ADR] = 0x00; MB;
544 pI128->lutorig[i].r = pI128->mem.rbase_g[PAL_DAT]; MB;
545 pI128->lutorig[i].g = pI128->mem.rbase_g[PAL_DAT]; MB;
546 pI128->lutorig[i].b = pI128->mem.rbase_g[PAL_DAT]; MB;
560 pI128->mem.rbase_g[PEL_MASK] = 0xff; MB;
561 pI128->mem.rbase_g[WR_ADR] = 0x00; MB;
564 pI128->mem.rbase_g[PAL_DAT] = pI128->lutorig[i].r; MB;
565 pI128->mem.rbase_g[PAL_DAT] = pI128->lutorig[i].g; MB;
566 pI128->mem.rbase_g[PAL_DAT] = pI128->lutorig[i].b; MB;
582 pI128->mem.rbase_g[PEL_MASK] = 0xff; MB;
585 pI128->mem.rbase_g[WR_ADR] = *indices; MB;
586 pI128->mem.rbase_g[PAL_DAT] = colors[*indices].red; MB;
587 pI128->mem.rbase_g[PAL_DAT] = colors[*indices].green; MB;
588 pI128->mem.rbase_g[PAL_DAT] = colors[*indices].blue; MB;