Searched refs:radeon_enc_code_fixed_bits (Results 1 - 6 of 6) sorted by relevance

/xsrc/external/mit/MesaLib/dist/src/gallium/drivers/radeon/
H A Dradeon_vcn_enc_2_0.c95 radeon_enc_code_fixed_bits(enc, 0x0, 1);
96 radeon_enc_code_fixed_bits(enc, enc->enc_pic.nal_unit_type, 6);
97 radeon_enc_code_fixed_bits(enc, 0x0, 6);
98 radeon_enc_code_fixed_bits(enc, 0x1, 3);
110 radeon_enc_code_fixed_bits(enc, 0x0, 1);
143 radeon_enc_code_fixed_bits(enc, enc->enc_pic.pic_order_cnt, enc->enc_pic.log2_max_poc);
145 radeon_enc_code_fixed_bits(enc, 0x1, 1);
147 radeon_enc_code_fixed_bits(enc, 0x0, 1);
148 radeon_enc_code_fixed_bits(enc, 0x0, 1);
167 radeon_enc_code_fixed_bits(en
[all...]
H A Dradeon_vcn_enc_3_0.c121 radeon_enc_code_fixed_bits(enc, 0x00000001, 32);
122 radeon_enc_code_fixed_bits(enc, 0x4401, 16);
127 radeon_enc_code_fixed_bits(enc, 0x1, 1);
128 radeon_enc_code_fixed_bits(enc, 0x0, 4);
129 radeon_enc_code_fixed_bits(enc, 0x0, 1);
130 radeon_enc_code_fixed_bits(enc, 0x1, 1);
134 radeon_enc_code_fixed_bits(enc, enc->enc_pic.hevc_spec_misc.constrained_intra_pred_flag, 1);
135 radeon_enc_code_fixed_bits(enc, 0x1, 1);
138 radeon_enc_code_fixed_bits(enc, 0x0, 1);
140 radeon_enc_code_fixed_bits(en
[all...]
H A Dradeon_vcn_enc_1_2.c290 radeon_enc_code_fixed_bits(enc, 0x00000001, 32);
291 radeon_enc_code_fixed_bits(enc, 0x67, 8);
294 radeon_enc_code_fixed_bits(enc, enc->enc_pic.spec_misc.profile_idc, 8);
295 radeon_enc_code_fixed_bits(enc, 0x44, 8); // hardcode to constrained baseline
296 radeon_enc_code_fixed_bits(enc, enc->enc_pic.spec_misc.level_idc, 8);
307 radeon_enc_code_fixed_bits(enc, 0x0, 2);
317 radeon_enc_code_fixed_bits(enc, enc->enc_pic.layer_ctrl.max_num_temporal_layers > 1 ? 0x1 : 0x0,
322 radeon_enc_code_fixed_bits(enc, progressive_only ? 0x1 : 0x0, 1);
325 radeon_enc_code_fixed_bits(enc, 0x0, 1);
327 radeon_enc_code_fixed_bits(en
[all...]
H A Dradeon_vcn_enc.c526 void radeon_enc_code_fixed_bits(struct radeon_encoder *enc, unsigned int value, function in typeref:typename:void
571 radeon_enc_code_fixed_bits(enc, 0, num_padding_zeros);
604 radeon_enc_code_fixed_bits(enc, ue_code, ue_length);
H A Dradeon_vcn_enc.h565 void radeon_enc_code_fixed_bits(struct radeon_encoder *enc, unsigned int value,
/xsrc/external/mit/MesaLib.old/dist/src/gallium/drivers/radeon/
H A Dradeon_vcn_enc_1_2.c99 static void radeon_enc_code_fixed_bits(struct radeon_encoder *enc, unsigned int value, unsigned int num_bits) function in typeref:typename:void
140 radeon_enc_code_fixed_bits(enc, 0, num_padding_zeros);
173 radeon_enc_code_fixed_bits(enc, ue_code, ue_length);
480 radeon_enc_code_fixed_bits(enc, 0x00000001, 32);
481 radeon_enc_code_fixed_bits(enc, 0x67, 8);
484 radeon_enc_code_fixed_bits(enc, enc->enc_pic.spec_misc.profile_idc, 8);
485 radeon_enc_code_fixed_bits(enc, 0x44, 8); //hardcode to constrained baseline
486 radeon_enc_code_fixed_bits(enc, enc->enc_pic.spec_misc.level_idc, 8);
496 radeon_enc_code_fixed_bits(enc, 0x0, 2);
506 radeon_enc_code_fixed_bits(en
[all...]

Completed in 13 milliseconds