Lines Matching defs:HI1
15701 #define HI1(R) (((R) >> 4) & 1)
15855 inst.instruction |= HI1 (inst.operands[2].reg) << 5;
15932 inst.instruction |= HI1 (inst.operands[2].reg) << 5;
15961 inst.instruction |= HI1 (inst.operands[0].reg) << 22;
15964 inst.instruction |= HI1 (inst.operands[1].reg) << 5;
15987 inst.instruction |= HI1 (inst.operands[0].reg) << 22;
15990 inst.instruction |= HI1 (inst.operands[1].reg) << 7;
16028 inst.instruction |= HI1 (inst.operands[0].reg) << 22;
16056 inst.instruction |= HI1 (inst.operands[0].reg) << 22;
16060 inst.instruction |= HI1 (inst.operands[1].reg) << 7;
16092 inst.instruction |= HI1 (inst.operands[0].reg) << 22;
16094 inst.instruction |= HI1 (inst.operands[1].reg) << 5;
16115 inst.instruction |= HI1 (inst.operands[0].reg) << 22;
16166 inst.instruction |= HI1 (Qd) << 22;
16169 inst.instruction |= HI1 (Qm) << 5;
16191 inst.instruction |= HI1 (inst.operands[0].reg) << 22;
16194 inst.instruction |= HI1 (inst.operands[1].reg) << 5;
16209 inst.instruction |= HI1 (inst.operands[0].reg) << 22;
16212 inst.instruction |= HI1 (inst.operands[1].reg) << 7;
16213 inst.instruction |= HI1 (inst.operands[2].reg) << 5;
16240 inst.instruction |= HI1 (inst.operands[0].reg) << 22;
16242 inst.instruction |= HI1 (inst.operands[1].reg) << 5;
16268 inst.instruction |= HI1 (inst.operands[0].reg) << 22;
16272 inst.instruction |= HI1 (inst.operands[1].reg) << 7;
16273 inst.instruction |= HI1 (inst.operands[2].reg) << 5;
16508 inst.instruction |= HI1 (inst.operands[0].reg) << 22;
16510 inst.instruction |= HI1 (inst.operands[1].reg) << 7;
16522 inst.instruction |= HI1 (inst.operands[1].reg) << 7;
16523 inst.instruction |= HI1 (inst.operands[2].reg) << 5;
16533 inst.instruction |= HI1 (inst.operands[0].reg) << 22;
16537 inst.instruction |= HI1 (inst.operands[1].reg) << 7;
16538 inst.instruction |= HI1 (inst.operands[2].reg) << 5;
16564 inst.instruction |= HI1 (inst.operands[2].reg) << 7;
16574 inst.instruction |= HI1 (inst.operands[0].reg) << 22;
16576 inst.instruction |= HI1 (inst.operands[1].reg) << 7;
16578 inst.instruction |= HI1 (inst.operands[2].reg) << 5;
16613 inst.instruction |= HI1 (inst.operands[0].reg) << 22;
16615 inst.instruction |= HI1 (inst.operands[1].reg) << 5;
16768 inst.instruction |= HI1 (inst.operands[0].reg) << 22;
16770 inst.instruction |= HI1 (inst.operands[1].reg) << 5;
16835 inst.instruction |= HI1 (inst.operands[0].reg) << 22;
16915 inst.instruction |= HI1 (inst.operands[0].reg) << 22;
16974 inst.instruction |= HI1 (inst.operands[0].reg) << 22;
17146 inst.instruction |= HI1 (inst.operands[0].reg) << 22;
17230 inst.instruction |= HI1 (inst.operands[0].reg) << 22;
17237 inst.instruction |= HI1 (inst.operands[1].reg) << 7;
17287 inst.instruction |= HI1 (inst.operands[0].reg) << 22;
17291 inst.instruction |= HI1 (inst.operands[1].imm) << 5;
17369 inst.instruction |= HI1 (inst.operands[0].reg) << 22;
17475 inst.instruction |= HI1 (inst.operands[0].reg) << 22;
17607 inst.instruction |= HI1 (inst.operands[0].reg) << 22;
17609 inst.instruction |= HI1 (inst.operands[1].reg) << 5;
17688 inst.instruction |= HI1 (inst.operands[0].reg) << 22;
17690 inst.instruction |= HI1 (inst.operands[1].reg) << 7;
17692 inst.instruction |= HI1 (scalar) << 5;
17800 inst.instruction |= HI1 (inst.operands[0].reg) << 22;
17803 inst.instruction |= HI1 (inst.operands[1].reg) << 6;
18398 inst.instruction |= HI1 (inst.operands[0].reg) << 22;
18400 inst.instruction |= HI1 (inst.operands[1].reg) << 5;
18619 inst.instruction |= HI1 (inst.operands[0].reg) << 22;
18621 inst.instruction |= HI1 (inst.operands[1].reg) << 5;
18985 inst.instruction |= HI1 (inst.operands[0].reg) << 22;
18987 inst.instruction |= HI1 (inst.operands[1].reg) << 5;
19045 inst.instruction |= HI1 (inst.operands[0].reg) << 22;
19047 inst.instruction |= HI1 (inst.operands[1].reg) << 5;
19081 inst.instruction |= HI1 (inst.operands[0].reg) << 22;
19083 inst.instruction |= HI1 (inst.operands[1].reg) << 5;
19136 inst.instruction |= HI1 (inst.operands[0].reg) << 22;
19138 inst.instruction |= HI1 (inst.operands[1].reg) << 5;
19254 inst.instruction |= HI1 (op0) << 22;
19257 inst.instruction |= HI1 (op1) << 5;
19361 inst.instruction |= HI1 (inst.operands[0].reg) << 22;
19387 inst.instruction |= HI1 (inst.operands[0].reg) << 22;
19389 inst.instruction |= HI1 (inst.operands[1].reg) << 5;
19415 inst.instruction |= HI1 (inst.operands[0].reg) << 22;
19417 inst.instruction |= HI1 (inst.operands[1].reg) << 7;
19419 inst.instruction |= HI1 (inst.operands[2].reg) << 5;
19699 inst.instruction |= HI1 (inst.operands[0].reg) << 22;
19701 inst.instruction |= HI1 (inst.operands[1].reg) << 7;
19703 inst.instruction |= HI1 (inst.operands[2].reg) << 5;
19762 inst.instruction |= HI1 (inst.operands[0].reg) << 22;
19764 inst.instruction |= HI1 (dm) << 5;
19804 inst.instruction |= HI1 (inst.operands[0].reg) << 7;
19842 inst.instruction |= HI1 (inst.operands[Q1].reg / 32) << 23;
19864 inst.instruction |= HI1 (inst.operands[0].reg) << 22;
19867 inst.instruction |= HI1 (inst.operands[1].reg) << 5;
19958 inst.instruction |= HI1 (inst.operands[0].reg) << 22;
19960 inst.instruction |= HI1 (inst.operands[1].reg) << 5;
19962 inst.instruction |= HI1 (inst.operands[1].reg) << 7;
20048 inst.instruction |= HI1 (dn) << 7;
20064 inst.instruction |= HI1 (inst.operands[0].reg) << 5;
20129 inst.instruction |= HI1 (dn) << 7;
20147 inst.instruction |= HI1 (inst.operands[2].reg) << 5;
20276 inst.instruction |= HI1 (inst.operands[0].reg) << 22;
20279 inst.instruction |= HI1 (inst.operands[1].reg) << 5;
20483 inst.instruction |= HI1 (inst.operands[0].reg) << 22;
20485 inst.instruction |= HI1 (inst.operands[1].reg) << 7;
20487 inst.instruction |= HI1 (inst.operands[2].reg) << 5;
20519 inst.instruction |= HI1 (inst.operands[1].reg) << 22;
20965 inst.instruction |= HI1 (inst.operands[0].reg) << 22;
21116 inst.instruction |= HI1 (inst.operands[0].reg) << 22;
21118 inst.instruction |= HI1 (inst.operands[1].reg) << 5;
21228 inst.instruction |= HI1 (inst.operands[0].reg) << 22;
21230 inst.instruction |= HI1 (inst.operands[1].reg) << 7;
21232 inst.instruction |= HI1 (m) << 5;
21307 inst.instruction |= HI1 (inst.operands[0].reg) << 22;
21312 inst.instruction |= HI1 (inst.operands[1].reg) << 7;
21313 inst.instruction |= HI1 (inst.operands[2].reg) << 5;
21372 inst.instruction |= HI1 (scalar_oprd2) << 5;
21926 inst.instruction |= HI1 (inst.operands[0].reg) << 22;
21928 inst.instruction |= HI1 (inst.operands[1].reg) << 5;