Home | History | Annotate | Download | only in opcodes

Lines Matching refs:Ev

429 #define Ev { OP_E, v_mode }
2021 { "cmpS", { Ev, Gv }, 0 },
2075 { "imulS", { Gv, Ev, Iv }, 0 },
2077 { "imulS", { Gv, Ev, sIb }, 0 },
2106 { "testS", { Ev, Gv }, 0 },
2276 { "nopQ", { Ev }, 0 },
2280 { "nopQ", { Ev }, 0 },
2282 { "nopQ", { Ev }, 0 },
2320 { "cmovoS", { Gv, Ev }, 0 },
2321 { "cmovnoS", { Gv, Ev }, 0 },
2322 { "cmovbS", { Gv, Ev }, 0 },
2323 { "cmovaeS", { Gv, Ev }, 0 },
2324 { "cmoveS", { Gv, Ev }, 0 },
2325 { "cmovneS", { Gv, Ev }, 0 },
2326 { "cmovbeS", { Gv, Ev }, 0 },
2327 { "cmovaS", { Gv, Ev }, 0 },
2329 { "cmovsS", { Gv, Ev }, 0 },
2330 { "cmovnsS", { Gv, Ev }, 0 },
2331 { "cmovpS", { Gv, Ev }, 0 },
2332 { "cmovnpS", { Gv, Ev }, 0 },
2333 { "cmovlS", { Gv, Ev }, 0 },
2334 { "cmovgeS", { Gv, Ev }, 0 },
2335 { "cmovleS", { Gv, Ev }, 0 },
2336 { "cmovgS", { Gv, Ev }, 0 },
2431 { "btS", { Ev, Gv }, 0 },
2432 { "shldS", { Ev, Gv, Ib }, 0 },
2433 { "shldS", { Ev, Gv, CL }, 0 },
2441 { "shrdS", { Ev
2442 { "shrdS", { Ev, Gv, CL }, 0 },
2444 { "imulS", { Gv, Ev }, 0 },
2456 { "ud1S", { Gv, Ev }, 0 },
2534 { "ud0S", { Gv, Ev }, 0 },
2715 { "cmpQ", { Ev, Iv }, 0 },
2726 { "cmpQ", { Ev, sIb }, 0 },
2750 { "%NFrolQ", { VexGv, Ev, Ib }, PREFIX_NP_OR_DATA },
2751 { "%NFrorQ", { VexGv, Ev, Ib }, PREFIX_NP_OR_DATA },
2752 { "rclQ", { VexGv, Ev, Ib }, PREFIX_NP_OR_DATA },
2753 { "rcrQ", { VexGv, Ev, Ib }, PREFIX_NP_OR_DATA },
2754 { "%NFshlQ", { VexGv, Ev, Ib }, PREFIX_NP_OR_DATA },
2755 { "%NFshrQ", { VexGv, Ev, Ib }, PREFIX_NP_OR_DATA },
2756 { "%NFshlQ", { VexGv, Ev, Ib }, PREFIX_NP_OR_DATA },
2757 { "%NFsarQ", { VexGv, Ev, Ib }, PREFIX_NP_OR_DATA },
2794 { "%NFrolQ", { VexGv, Ev, I1 }, PREFIX_NP_OR_DATA },
2795 { "%NFrorQ", { VexGv, Ev, I1 }, PREFIX_NP_OR_DATA },
2796 { "rclQ", { VexGv, Ev, I1 }, PREFIX_NP_OR_DATA },
2797 { "rcrQ", { VexGv, Ev, I1 }, PREFIX_NP_OR_DATA },
2798 { "%NFshlQ", { VexGv, Ev, I1 }, PREFIX_NP_OR_DATA },
2799 { "%NFshrQ", { VexGv, Ev, I1 }, PREFIX_NP_OR_DATA },
2800 { "%NFshlQ", { VexGv, Ev, I1 }, PREFIX_NP_OR_DATA },
2801 { "%NFsarQ", { VexGv, Ev, I1 }, PREFIX_NP_OR_DATA },
2816 { "%NFrolQ", { VexGv, Ev, CL }, PREFIX_NP_OR_DATA },
2817 { "%NFrorQ", { VexGv, Ev, CL }, PREFIX_NP_OR_DATA },
2818 { "rclQ", { VexGv, Ev, CL }, PREFIX_NP_OR_DATA },
2819 { "rcrQ", { VexGv, Ev, CL }, PREFIX_NP_OR_DATA },
2820 { "%NFshlQ", { VexGv, Ev, CL }, PREFIX_NP_OR_DATA },
2821 { "%NFshrQ", { VexGv, Ev, CL }, PREFIX_NP_OR_DATA },
2822 { "%NFshlQ", { VexGv, Ev, CL }, PREFIX_NP_OR_DATA },
2823 { "%NFsarQ", { VexGv, Ev, CL }, PREFIX_NP_OR_DATA },
2838 { "testQ", { Ev, Iv }, 0 },
2839 { "testQ", { Ev, Iv }, 0 },
2842 { "mulQ", { Ev }, 0 }, /* Don't print the implicit register. */
2843 { "imulQ", { Ev }, 0 },
2844 { "divQ", { Ev }, 0 },
2845 { "idivQ", { Ev }, 0 },
2903 { "nopQ", { Ev }, 0 },
2910 { "nopQ", { Ev }, 0 },
2911 { "nopQ", { Ev }, 0 },
2912 { "nopQ", { Ev }, 0 },
2913 { "nopQ", { Ev }, 0 },
2914 { "nopQ", { Ev }, 0 },
2915 { "nopQ", { Ev }, 0 },
2916 { "nopQ", { Ev }, 0 },
2920 { "nopQ", { Ev }, PREFIX_IGNORED },
2922 { "nopQ", { Ev }, PREFIX_IGNORED },
2923 { "nopQ", { Ev }, PREFIX_IGNORED },
2924 { "nopQ", { Ev }, PREFIX_IGNORED },
2925 { "nopQ", { Ev }, PREFIX_IGNORED },
2926 { "nopQ", { Ev }, PREFIX_IGNORED },
3010 { "btQ", { Ev, Ib }, 0 },
3318 { "nopQ", { Ev }, 0 },
3319 { "nopQ", { Ev }, 0 },
3320 { "nopQ", { Ev }, 0 },
3326 { "nopQ", { Ev }, 0 },
3327 { "nopQ", { Ev }, 0 },
3328 { "nopQ", { Ev }, 0 },
3350 { "nopQ", { Ev }, PREFIX_IGNORED },
3351 { "nopQ", { Ev }, 0 },
3352 { "nopQ", { Ev }, PREFIX_IGNORED },
3357 { "nopQ", { Ev }, 0 },
3359 { "nopQ", { Ev }, 0 },
3597 { "rdfsbase", { Ev }, 0 },
3603 { "rdgsbase", { Ev }, 0 },
3609 { "wrfsbase", { Ev }, 0 },
3615 { "wrgsbase", { Ev }, 0 },
3661 { "popcntS", { Gv, Ev }, 0 },
3666 { "bsfS", { Gv, Ev }, 0 },
3667 { "tzcntS", { Gv, Ev }, 0 },
3668 { "bsfS", { Gv, Ev }, 0 },
3673 { "bsrS", { Gv, Ev }, 0 },
3674 { "lzcntS", { Gv, Ev }, 0 },
3675 { "bsrS", { Gv, Ev }, 0 },
3695 { "rdrand", { Ev }, 0 },
3697 { "rdrand", { Ev }, 0 }
3702 { "rdseed", { Ev }, 0 },
3704 { "rdseed", { Ev }, 0 },
3800 { "crc32Q", { Gdq, Ev }, PREFIX_OPCODE },
4665 { "nopQ", { Ev }, 0 },
4671 { "nopQ", { Ev }, 0 },
8504 { "nopQ", { Ev }, 0 },
8509 { "nopQ", { Ev }, 0 },
8514 { "nopQ", { Ev }, 0 },
8519 { "nopQ", { Ev }, 0 },
8524 { "nopQ", { Ev }, 0 },
8529 { "nopQ", { Ev }, 0 },
8534 { "nopQ", { Ev }, 0 },
8539 { "nopQ", { Ev }, 0 },
8544 { "nopQ", { Ev }, 0 },
8549 { "nopQ", { Ev }, PREFIX_IGNORED },
8554 { "nopQ", { Ev }, 0 },
8558 { "nopQ", { Ev }, PREFIX_IGNORED },
8707 { "nopQ", { Ev }, PREFIX_IGNORED },
8708 { "nopQ", { Ev }, PREFIX_IGNORED },
8711 { "nopQ", { Ev }, PREFIX_IGNORED },
8712 { "nopQ", { Ev }, PREFIX_IGNORED },
8713 { "nopQ", { Ev }, PREFIX_IGNORED },
8714 { "nopQ", { Ev }, PREFIX_IGNORED },