Home | History | Annotate | Download | only in opcodes

Lines Matching defs:Eb

425 #define Eb { OP_E, b_mode }
2029 { "cmpB", { Eb, Gb }, 0 },
2114 { "testB", { Eb, Gb }, 0 },
2419 { "seto", { Eb }, 0 },
2420 { "setno", { Eb }, 0 },
2421 { "setb", { Eb }, 0 },
2422 { "setae", { Eb }, 0 },
2423 { "sete", { Eb }, 0 },
2424 { "setne", { Eb }, 0 },
2425 { "setbe", { Eb }, 0 },
2426 { "seta", { Eb }, 0 },
2428 { "sets", { Eb }, 0 },
2429 { "setns", { Eb }, 0 },
2430 { "setp", { Eb }, 0 },
2431 { "setnp", { Eb }, 0 },
2432 { "setl", { Eb }, 0 },
2433 { "setge", { Eb }, 0 },
2434 { "setle", { Eb }, 0 },
2435 { "setg", { Eb }, 0 },
2461 { "movz{bR|x}", { Gv, Eb }, 0 },
2470 { "movs{bR|x}", { Gv, Eb }, 0 },
2713 { "cmpA", { Eb, Ib }, 0 },
2748 { "%NFrolA", { VexGb, Eb, Ib }, NO_PREFIX },
2749 { "%NFrorA", { VexGb, Eb, Ib }, NO_PREFIX },
2750 { "rclA", { VexGb, Eb, Ib }, NO_PREFIX },
2751 { "rcrA", { VexGb, Eb, Ib }, NO_PREFIX },
2752 { "%NFshlA", { VexGb, Eb, Ib }, NO_PREFIX },
2753 { "%NFshrA", { VexGb, Eb, Ib }, NO_PREFIX },
2754 { "%NFshlA", { VexGb, Eb, Ib }, NO_PREFIX },
2755 { "%NFsarA", { VexGb, Eb, Ib }, NO_PREFIX },
2792 { "%NFrolA", { VexGb, Eb, I1 }, NO_PREFIX },
2793 { "%NFrorA", { VexGb, Eb, I1 }, NO_PREFIX },
2794 { "rclA", { VexGb, Eb, I1 }, NO_PREFIX },
2795 { "rcrA", { VexGb, Eb, I1 }, NO_PREFIX },
2796 { "%NFshlA", { VexGb, Eb, I1 }, NO_PREFIX },
2797 { "%NFshrA", { VexGb, Eb, I1 }, NO_PREFIX },
2798 { "%NFshlA", { VexGb, Eb, I1 }, NO_PREFIX },
2799 { "%NFsarA", { VexGb, Eb, I1 }, NO_PREFIX },
2814 { "%NFrolA", { VexGb, Eb, CL }, NO_PREFIX },
2815 { "%NFrorA", { VexGb, Eb, CL }, NO_PREFIX },
2816 { "rclA", { VexGb, Eb, CL }, NO_PREFIX },
2817 { "rcrA", { VexGb, Eb, CL }, NO_PREFIX },
2818 { "%NFshlA", { VexGb, Eb, CL }, NO_PREFIX },
2819 { "%NFshrA", { VexGb, Eb, CL }, NO_PREFIX },
2820 { "%NFshlA", { VexGb, Eb, CL }, NO_PREFIX },
2821 { "%NFsarA", { VexGb, Eb, CL }, NO_PREFIX },
2836 { "testA", { Eb, Ib }, 0 },
2837 { "testA", { Eb, Ib }, 0 },
2840 { "mulA", { Eb }, 0 }, /* Don't print the implicit %al register, */
2841 { "imulA", { Eb }, 0 }, /* to distinguish these opcodes from other */
2842 { "divA", { Eb }, 0 }, /* mul/imul opcodes. Do the same for div */
2843 { "idivA", { Eb }, 0 }, /* and idiv for consistency. */
3801 { "crc32A", { Gdq, Eb }, PREFIX_OPCODE },