Home | History | Annotate | Download | only in opcodes

Lines Matching defs:Eb

426 #define Eb { OP_E, b_mode }
1959 { "cmpB", { Eb, Gb }, 0 },
2044 { "testB", { Eb, Gb }, 0 },
2349 { "seto", { Eb }, 0 },
2350 { "setno", { Eb }, 0 },
2351 { "setb", { Eb }, 0 },
2352 { "setae", { Eb }, 0 },
2353 { "sete", { Eb }, 0 },
2354 { "setne", { Eb }, 0 },
2355 { "setbe", { Eb }, 0 },
2356 { "seta", { Eb }, 0 },
2358 { "sets", { Eb }, 0 },
2359 { "setns", { Eb }, 0 },
2360 { "setp", { Eb }, 0 },
2361 { "setnp", { Eb }, 0 },
2362 { "setl", { Eb }, 0 },
2363 { "setge", { Eb }, 0 },
2364 { "setle", { Eb }, 0 },
2365 { "setg", { Eb }, 0 },
2391 { "movz{bR|x}", { Gv, Eb }, 0 },
2400 { "movs{bR|x}", { Gv, Eb }, 0 },
2643 { "cmpA", { Eb, Ib }, 0 },
2678 { "%NFrolA", { VexGb, Eb, Ib }, NO_PREFIX },
2679 { "%NFrorA", { VexGb, Eb, Ib }, NO_PREFIX },
2680 { "rclA", { VexGb, Eb, Ib }, NO_PREFIX },
2681 { "rcrA", { VexGb, Eb, Ib }, NO_PREFIX },
2682 { "%NFshlA", { VexGb, Eb, Ib }, NO_PREFIX },
2683 { "%NFshrA", { VexGb, Eb, Ib }, NO_PREFIX },
2684 { "%NFshlA", { VexGb, Eb, Ib }, NO_PREFIX },
2685 { "%NFsarA", { VexGb, Eb, Ib }, NO_PREFIX },
2722 { "%NFrolA", { VexGb, Eb, I1 }, NO_PREFIX },
2723 { "%NFrorA", { VexGb, Eb, I1 }, NO_PREFIX },
2724 { "rclA", { VexGb, Eb, I1 }, NO_PREFIX },
2725 { "rcrA", { VexGb, Eb, I1 }, NO_PREFIX },
2726 { "%NFshlA", { VexGb, Eb, I1 }, NO_PREFIX },
2727 { "%NFshrA", { VexGb, Eb, I1 }, NO_PREFIX },
2728 { "%NFshlA", { VexGb, Eb, I1 }, NO_PREFIX },
2729 { "%NFsarA", { VexGb, Eb, I1 }, NO_PREFIX },
2744 { "%NFrolA", { VexGb, Eb, CL }, NO_PREFIX },
2745 { "%NFrorA", { VexGb, Eb, CL }, NO_PREFIX },
2746 { "rclA", { VexGb, Eb, CL }, NO_PREFIX },
2747 { "rcrA", { VexGb, Eb, CL }, NO_PREFIX },
2748 { "%NFshlA", { VexGb, Eb, CL }, NO_PREFIX },
2749 { "%NFshrA", { VexGb, Eb, CL }, NO_PREFIX },
2750 { "%NFshlA", { VexGb, Eb, CL }, NO_PREFIX },
2751 { "%NFsarA", { VexGb, Eb, CL }, NO_PREFIX },
2766 { "testA", { Eb, Ib }, 0 },
2767 { "testA", { Eb, Ib }, 0 },
2770 { "mulA", { Eb }, 0 }, /* Don't print the implicit %al register, */
2771 { "imulA", { Eb }, 0 }, /* to distinguish these opcodes from other */
2772 { "divA", { Eb }, 0 }, /* mul/imul opcodes. Do the same for div */
2773 { "idivA", { Eb }, 0 }, /* and idiv for consistency. */
3726 { "crc32A", { Gdq, Eb }, PREFIX_OPCODE },