Home | History | Annotate | Download | only in opcodes

Lines Matching defs:Eb

425 #define Eb { OP_E, b_mode }
2021 { "cmpB", { Eb, Gb }, 0 },
2106 { "testB", { Eb, Gb }, 0 },
2411 { "seto", { Eb }, 0 },
2412 { "setno", { Eb }, 0 },
2413 { "setb", { Eb }, 0 },
2414 { "setae", { Eb }, 0 },
2415 { "sete", { Eb }, 0 },
2416 { "setne", { Eb }, 0 },
2417 { "setbe", { Eb }, 0 },
2418 { "seta", { Eb }, 0 },
2420 { "sets", { Eb }, 0 },
2421 { "setns", { Eb }, 0 },
2422 { "setp", { Eb }, 0 },
2423 { "setnp", { Eb }, 0 },
2424 { "setl", { Eb }, 0 },
2425 { "setge", { Eb }, 0 },
2426 { "setle", { Eb }, 0 },
2427 { "setg", { Eb }, 0 },
2453 { "movz{bR|x}", { Gv, Eb }, 0 },
2462 { "movs{bR|x}", { Gv, Eb }, 0 },
2705 { "cmpA", { Eb, Ib }, 0 },
2740 { "%NFrolA", { VexGb, Eb, Ib }, NO_PREFIX },
2741 { "%NFrorA", { VexGb, Eb, Ib }, NO_PREFIX },
2742 { "rclA", { VexGb, Eb, Ib }, NO_PREFIX },
2743 { "rcrA", { VexGb, Eb, Ib }, NO_PREFIX },
2744 { "%NFshlA", { VexGb, Eb, Ib }, NO_PREFIX },
2745 { "%NFshrA", { VexGb, Eb, Ib }, NO_PREFIX },
2746 { "%NFshlA", { VexGb, Eb, Ib }, NO_PREFIX },
2747 { "%NFsarA", { VexGb, Eb, Ib }, NO_PREFIX },
2784 { "%NFrolA", { VexGb, Eb, I1 }, NO_PREFIX },
2785 { "%NFrorA", { VexGb, Eb, I1 }, NO_PREFIX },
2786 { "rclA", { VexGb, Eb, I1 }, NO_PREFIX },
2787 { "rcrA", { VexGb, Eb, I1 }, NO_PREFIX },
2788 { "%NFshlA", { VexGb, Eb, I1 }, NO_PREFIX },
2789 { "%NFshrA", { VexGb, Eb, I1 }, NO_PREFIX },
2790 { "%NFshlA", { VexGb, Eb, I1 }, NO_PREFIX },
2791 { "%NFsarA", { VexGb, Eb, I1 }, NO_PREFIX },
2806 { "%NFrolA", { VexGb, Eb, CL }, NO_PREFIX },
2807 { "%NFrorA", { VexGb, Eb, CL }, NO_PREFIX },
2808 { "rclA", { VexGb, Eb, CL }, NO_PREFIX },
2809 { "rcrA", { VexGb, Eb, CL }, NO_PREFIX },
2810 { "%NFshlA", { VexGb, Eb, CL }, NO_PREFIX },
2811 { "%NFshrA", { VexGb, Eb, CL }, NO_PREFIX },
2812 { "%NFshlA", { VexGb, Eb, CL }, NO_PREFIX },
2813 { "%NFsarA", { VexGb, Eb, CL }, NO_PREFIX },
2828 { "testA", { Eb, Ib }, 0 },
2829 { "testA", { Eb, Ib }, 0 },
2832 { "mulA", { Eb }, 0 }, /* Don't print the implicit %al register, */
2833 { "imulA", { Eb }, 0 }, /* to distinguish these opcodes from other */
2834 { "divA", { Eb }, 0 }, /* mul/imul opcodes. Do the same for div */
2835 { "idivA", { Eb }, 0 }, /* and idiv for consistency. */
3793 { "crc32A", { Gdq, Eb }, PREFIX_OPCODE },