Lines Matching defs:rmndr
956 rmndr: .EQU ret1 ; r29
965 sub r0,arg1,rmndr ; clear carry, negate the divisor
966 ds r0,rmndr,r0 ; set V-bit to 1
968 ds r0,arg1,rmndr ; 1st divide step, if no carry
970 ds rmndr,arg1,rmndr ; 2nd divide step
972 ds rmndr,arg1,rmndr ; 3rd divide step
974 ds rmndr,arg1,rmndr ; 4th divide step
976 ds rmndr,arg1,rmndr ; 5th divide step
978 ds rmndr,arg1,rmndr ; 6th divide step
980 ds rmndr,arg1,rmndr ; 7th divide step
982 ds rmndr,arg1,rmndr ; 8th divide step
984 ds rmndr,arg1,rmndr ; 9th divide step
986 ds rmndr,arg1,rmndr ; 10th divide step
988 ds rmndr,arg1,rmndr ; 11th divide step
990 ds rmndr,arg1,rmndr ; 12th divide step
992 ds rmndr,arg1,rmndr ; 13th divide step
994 ds rmndr,arg1,rmndr ; 14th divide step
996 ds rmndr,arg1,rmndr ; 15th divide step
998 ds rmndr,arg1,rmndr ; 16th divide step
1000 ds rmndr,arg1,rmndr ; 17th divide step
1002 ds rmndr,arg1,rmndr ; 18th divide step
1004 ds rmndr,arg1,rmndr ; 19th divide step
1006 ds rmndr,arg1,rmndr ; 20th divide step
1008 ds rmndr,arg1,rmndr ; 21st divide step
1010 ds rmndr,arg1,rmndr ; 22nd divide step
1012 ds rmndr,arg1,rmndr ; 23rd divide step
1014 ds rmndr,arg1,rmndr ; 24th divide step
1016 ds rmndr,arg1,rmndr ; 25th divide step
1018 ds rmndr,arg1,rmndr ; 26th divide step
1020 ds rmndr,arg1,rmndr ; 27th divide step
1022 ds rmndr,arg1,rmndr ; 28th divide step
1024 ds rmndr,arg1,rmndr ; 29th divide step
1026 ds rmndr,arg1,rmndr ; 30th divide step
1028 ds rmndr,arg1,rmndr ; 31st divide step
1030 ds rmndr,arg1,rmndr ; 32nd divide step,
1031 comiclr,<= 0,rmndr,r0
1032 add rmndr,arg1,rmndr ; correction
1040 sub,>>= arg0,arg1,rmndr
1041 copy arg0,rmndr