Home | History | Annotate | Download | only in hppa

Lines Matching refs:equ

24 r0: .equ	0
26 r1: .equ 1
28 r2: .equ 2
30 r3: .equ 3
32 r4: .equ 4
34 r5: .equ 5
36 r6: .equ 6
38 r7: .equ 7
40 r8: .equ 8
42 r9: .equ 9
44 r10: .equ 10
46 r11: .equ 11
48 r12: .equ 12
50 r13: .equ 13
52 r14: .equ 14
54 r15: .equ 15
56 r16: .equ 16
58 r17: .equ 17
60 r18: .equ 18
62 r19: .equ 19
64 r20: .equ 20
66 r21: .equ 21
68 r22: .equ 22
70 r23: .equ 23
72 r24: .equ 24
74 r25: .equ 25
76 r26: .equ 26
78 r27: .equ 27
80 r28: .equ 28
82 r29: .equ 29
84 r30: .equ 30
86 r31: .equ 31
89 sr0: .equ 0
91 sr1: .equ 1
93 sr2: .equ 2
95 sr3: .equ 3
97 sr4: .equ 4
99 sr5: .equ 5
101 sr6: .equ 6
103 sr7: .equ 7
106 fr0: .equ 0
108 fr1: .equ 1
110 fr2: .equ 2
112 fr3: .equ 3
114 fr4: .equ 4
116 fr5: .equ 5
118 fr6: .equ 6
120 fr7: .equ 7
122 fr8: .equ 8
124 fr9: .equ 9
126 fr10: .equ 10
128 fr11: .equ 11
130 fr12: .equ 12
132 fr13: .equ 13
134 fr14: .equ 14
136 fr15: .equ 15
138 fr16: .equ 16
140 fr17: .equ 17
142 fr18: .equ 18
144 fr19: .equ 19
146 fr20: .equ 20
148 fr21: .equ 21
150 fr22: .equ 22
152 fr23: .equ 23
154 fr24: .equ 24
156 fr25: .equ 25
158 fr26: .equ 26
160 fr27: .equ 27
162 fr28: .equ 28
164 fr29: .equ 29
166 fr30: .equ 30
168 fr31: .equ 31
171 cr0: .equ 0
173 rctr: .equ 0 ; Recovery Counter Register
175 cr8: .equ 8 ; Protection ID 1
177 pidr1: .equ 8
179 cr9: .equ 9 ; Protection ID 2
181 pidr2: .equ 9
183 cr10: .equ 10
185 ccr: .equ 10 ; Coprocessor Configuration Register
187 cr11: .equ 11
189 sar: .equ 11 ; Shift Amount Register
191 cr12: .equ 12
193 pidr3: .equ 12 ; Protection ID 3
195 cr13: .equ 13
197 pidr4: .equ 13 ; Protection ID 4
199 cr14: .equ 14
201 iva: .equ 14 ; Interrupt Vector Address
203 cr15: .equ 15
205 eiem: .equ 15 ; External Interrupt Enable Mask
207 cr16: .equ 16
209 itmr: .equ 16 ; Interval Timer
211 cr17: .equ 17
213 pcsq: .equ 17 ; Program Counter Space queue
215 cr18: .equ 18
217 pcoq: .equ 18 ; Program Counter Offset queue
219 cr19: .equ 19
221 iir: .equ 19 ; Interruption Instruction Register
223 cr20: .equ 20
225 isr: .equ 20 ; Interruption Space Register
227 cr21: .equ 21
229 ior: .equ 21 ; Interruption Offset Register
231 cr22: .equ 22
233 ipsw: .equ 22 ; Interruption Processor Status Word
235 cr23: .equ 23
237 eirr: .equ 23 ; External Interrupt Request
239 cr24: .equ 24
241 ppda: .equ 24 ; Physical Page Directory Address
243 tr0: .equ 24 ; Temporary register 0
245 cr25: .equ 25
247 hta: .equ 25 ; Hash Table Address
249 tr1: .equ 25 ; Temporary register 1
251 cr26: .equ 26
253 tr2: .equ 26 ; Temporary register 2
255 cr27: .equ 27
257 tr3: .equ 27 ; Temporary register 3
259 cr28: .equ 28
261 tr4: .equ 28 ; Temporary register 4
263 cr29: .equ 29
265 tr5: .equ 29 ; Temporary register 5
267 cr30: .equ 30
269 tr6: .equ 30 ; Temporary register 6
271 cr31: .equ 31
273 tr7: .equ 31 ; Temporary register 7
281 rp: .equ r2 ; return pointer
283 mrp: .equ r31 ; millicode return pointer
285 ret0: .equ r28 ; return value
287 ret1: .equ r29 ; return value (high part of double)
289 sl: .equ r29 ; static link
291 sp: .equ r30 ; stack pointer
293 dp: .equ r27 ; data pointer
295 arg0: .equ r26 ; argument
297 arg1: .equ r25 ; argument or high part of double argument
299 arg2: .equ r24 ; argument
301 arg3: .equ r23 ; argument or high part of double argument
306 sret: .equ sr1 ; return value
308 sarg: .equ sr1 ; argument
314 previous_sp: .equ 64 ; old stack pointer (locates previous frame)
420 bit1: .equ 1
422 bit30: .equ 30
423 bit31: .equ 31
425 len2: .equ 2
427 len4: .equ 4
460 temp: .EQU r1
462 retreg: .EQU ret1 ; r29
600 t2: .EQU r1
602 ; x2 .EQU arg0 ; r26
603 t1: .EQU arg1 ; r25
605 ; x1 .EQU ret1 ; r29
956 rmndr: .EQU ret1 ; r29