Lines Matching refs:vga25_ppll
4945 state->vga25_ppll.ref_div_src = INREG(AVIVO_VGA25_PPLL_REF_DIV_SRC);
4946 state->vga25_ppll.ref_div = INREG(AVIVO_VGA25_PPLL_REF_DIV);
4947 state->vga25_ppll.fb_div = INREG(AVIVO_VGA25_PPLL_FB_DIV);
4948 state->vga25_ppll.post_div_src = INREG(AVIVO_VGA25_PPLL_POST_DIV_SRC);
4949 state->vga25_ppll.post_div = INREG(AVIVO_VGA25_PPLL_POST_DIV);
4950 state->vga25_ppll.pll_cntl = INREG(AVIVO_VGA25_PPLL_CNTL);
5362 OUTREG(AVIVO_VGA25_PPLL_REF_DIV_SRC, state->vga25_ppll.ref_div_src);
5363 OUTREG(AVIVO_VGA25_PPLL_REF_DIV, state->vga25_ppll.ref_div);
5364 OUTREG(AVIVO_VGA25_PPLL_FB_DIV, state->vga25_ppll.fb_div);
5365 OUTREG(AVIVO_VGA25_PPLL_POST_DIV_SRC, state->vga25_ppll.post_div_src);
5366 OUTREG(AVIVO_VGA25_PPLL_POST_DIV, state->vga25_ppll.post_div);
5367 OUTREG(AVIVO_VGA25_PPLL_CNTL, state->vga25_ppll.pll_cntl);