Lines Matching refs:vga28_ppll
4952 state->vga28_ppll.ref_div_src = INREG(AVIVO_VGA28_PPLL_REF_DIV_SRC);
4953 state->vga28_ppll.ref_div = INREG(AVIVO_VGA28_PPLL_REF_DIV);
4954 state->vga28_ppll.fb_div = INREG(AVIVO_VGA28_PPLL_FB_DIV);
4955 state->vga28_ppll.post_div_src = INREG(AVIVO_VGA28_PPLL_POST_DIV_SRC);
4956 state->vga28_ppll.post_div = INREG(AVIVO_VGA28_PPLL_POST_DIV);
4957 state->vga28_ppll.pll_cntl = INREG(AVIVO_VGA28_PPLL_CNTL);
5369 OUTREG(AVIVO_VGA28_PPLL_REF_DIV_SRC, state->vga28_ppll.ref_div_src);
5370 OUTREG(AVIVO_VGA28_PPLL_REF_DIV, state->vga28_ppll.ref_div);
5371 OUTREG(AVIVO_VGA28_PPLL_FB_DIV, state->vga28_ppll.fb_div);
5372 OUTREG(AVIVO_VGA28_PPLL_POST_DIV_SRC, state->vga28_ppll.post_div_src);
5373 OUTREG(AVIVO_VGA28_PPLL_POST_DIV, state->vga28_ppll.post_div);
5374 OUTREG(AVIVO_VGA28_PPLL_CNTL, state->vga28_ppll.pll_cntl);