Lines Matching refs:PUSH_DATA

96 	PUSH_DATA (push, pNv->NvSW->handle);
98 PUSH_DATA (push, (pNv->scratch->offset + SEMA_OFFSET) >> 32);
99 PUSH_DATA (push, (pNv->scratch->offset + SEMA_OFFSET));
100 PUSH_DATA (push, 0x22222222);
101 PUSH_DATA (push, NV84_SUBCHAN_SEMAPHORE_TRIGGER_WRITE_LONG);
103 PUSH_DATA (push, (pNv->scratch->offset + SEMA_OFFSET) >> 32);
104 PUSH_DATA (push, (pNv->scratch->offset + SEMA_OFFSET));
105 PUSH_DATA (push, 0x11111111);
106 PUSH_DATA (push, head);
108 PUSH_DATA (push, (pNv->scratch->offset + SEMA_OFFSET) >> 32);
109 PUSH_DATA (push, (pNv->scratch->offset + SEMA_OFFSET));
110 PUSH_DATA (push, 0x11111111);
111 PUSH_DATA (push, NV84_SUBCHAN_SEMAPHORE_TRIGGER_ACQUIRE_EQUAL);
127 PUSH_DATA (push, pNv->NvMemFormat->handle);
129 PUSH_DATA (push, (pNv->scratch->offset + NTFY_OFFSET) >> 32);
130 PUSH_DATA (push, (pNv->scratch->offset + NTFY_OFFSET));
131 PUSH_DATA (push, 0);
150 PUSH_DATA (push, pNv->NvMemFormat->handle);
175 PUSH_DATA (push, pNv->NvCOPY->handle);
195 PUSH_DATA (push, pNv->Nv2D->handle);
198 PUSH_DATA (push, 1);
200 PUSH_DATA (push, 0);
202 PUSH_DATA (push, 0x3f);
204 PUSH_DATA (push, 1);
206 PUSH_DATA (push, 0x55);
208 PUSH_DATA (push, NV50_2D_OPERATION_SRCCOPY);
211 PUSH_DATA (push, 0);
212 PUSH_DATA (push, 1);
213 PUSH_DATA (push, 0);
214 PUSH_DATA (push, 1);
216 PUSH_DATA (push, 4);
217 PUSH_DATA (push, NV50_SURFACE_FORMAT_B5G6R5_UNORM);
219 PUSH_DATA (push, 2);
220 PUSH_DATA (push, 1);
285 PUSH_DATA (push, pNv->Nv3D->handle);
287 PUSH_DATA (push, NVC0_3D_COND_MODE_ALWAYS);
289 PUSH_DATA (push, (pNv->scratch->offset + NTFY_OFFSET) >> 32);
290 PUSH_DATA (push, (pNv->scratch->offset + NTFY_OFFSET));
291 PUSH_DATA (push, 0);
293 PUSH_DATA (push, 0);
295 PUSH_DATA (push, 0);
297 PUSH_DATA (push, 0);
300 PUSH_DATA (push, (8192 << 16) | 0);
301 PUSH_DATA (push, (8192 << 16) | 0);
303 PUSH_DATA (push, (8192 << 16) | 0);
304 PUSH_DATA (push, (8192 << 16) | 0);
306 PUSH_DATA (push, 1);
308 PUSH_DATA (push, 0);
310 PUSH_DATA (push, 0);
313 PUSH_DATA (push, (bo->offset + TIC_OFFSET) >> 32);
314 PUSH_DATA (push, (bo->offset + TIC_OFFSET));
315 PUSH_DATA (push, 15);
317 PUSH_DATA (push, (bo->offset + TSC_OFFSET) >> 32);
318 PUSH_DATA (push, (bo->offset + TSC_OFFSET));
319 PUSH_DATA (push, 0);
321 PUSH_DATA (push, 1);
324 PUSH_DATA (push, 0x54);
326 PUSH_DATA (push, (0 << 9) | (0 << 1) | NVC0_3D_BIND_TIC_ACTIVE);
327 PUSH_DATA (push, (1 << 9) | (1 << 1) | NVC0_3D_BIND_TIC_ACTIVE);
330 PUSH_DATA (push, 256);
331 PUSH_DATA (push, (bo->offset + TB_OFFSET) >> 32);
332 PUSH_DATA (push, (bo->offset + TB_OFFSET));
333 PUSH_DATA (push, 0);
334 PUSH_DATA (push, 0x00000000);
335 PUSH_DATA (push, 0x00000001);
337 PUSH_DATA (push, 0x11);
339 PUSH_DATA (push, 1);
344 PUSH_DATA (push, (bo->offset + MISC_OFFSET) >> 32);
345 PUSH_DATA (push, (bo->offset + MISC_OFFSET));
346 PUSH_DATA (push, 1);
353 PUSH_DATA (push, 0x88888888);
354 PUSH_DATA (push, 0x88888888);
355 PUSH_DATA (push, 0x88888888);
356 PUSH_DATA (push, 0x88888888);
361 PUSH_DATA (push, (bo->offset + CODE_OFFSET) >> 32);
362 PUSH_DATA (push, (bo->offset + CODE_OFFSET));
374 PUSH_DATA (push, 0x1111);
407 PUSH_DATA (push, NVC0_3D_SP_SELECT_PROGRAM_VP_B |
409 PUSH_DATA (push, PVP_PASS);
410 PUSH_DATA (push, 0x00000000);
411 PUSH_DATA (push, 8);
413 PUSH_DATA (push, 1);
415 PUSH_DATA (push, 256);
416 PUSH_DATA (push, (bo->offset + PVP_DATA) >> 32);
417 PUSH_DATA (push, (bo->offset + PVP_DATA));
419 PUSH_DATA (push, 0x01);
422 PUSH_DATA (push, NVC0_3D_SP_SELECT_PROGRAM_FP |
424 PUSH_DATA (push, PFP_S);
425 PUSH_DATA (push, 0x00000000);
426 PUSH_DATA (push, 8);
428 PUSH_DATA (push, 0x11111111);
430 PUSH_DATA (push, 256);
431 PUSH_DATA (push, (bo->offset + PFP_DATA) >> 32);
432 PUSH_DATA (push, (bo->offset + PFP_DATA));
434 PUSH_DATA (push, 0x01);