| /src/external/gpl3/gdb/dist/sim/testsuite/bfin/ |
| random_0015.S | 8 dmm32 A1.w, 0xb7cc6ddd; 9 dmm32 A1.x, 0x00000004; 11 A1 = ASHIFT A1 BY R3.L; 12 checkreg A1.w, 0x00000025; 13 checkreg A1.x, 0x00000000; 17 dmm32 A1.w, 0x7396e11c; 18 dmm32 A1.x, 0xffffffba; 20 A1 = ASHIFT A1 BY R3.L [all...] |
| random_0008.S | 9 dmm32 A1.w, 0x549e07b3; 10 dmm32 A1.x, 0x0000002a; 11 A1 = -A1; 12 checkreg A1.w, 0xab61f84d; 13 checkreg A1.x, 0xffffffd5; 19 dmm32 A1.w, 0xfb63b8a0; 20 dmm32 A1.x, 0xffffffff; 21 A1 = -A0; 22 checkreg A1.w, 0xc3a81f00 [all...] |
| random_0011.S | 17 dmm32 A1.w, 0x02fe375e; 18 dmm32 A1.x, 0x00000000; 19 A1 = A1 >> 0x21; 20 checkreg A1.w, 0x00000000; 21 checkreg A1.x, 0xffffffaf; 39 dmm32 A1.w, 0x3ae26599; 40 dmm32 A1.x, 0xfffffff3; 41 A1 = A1 >> 0x25 [all...] |
| random_0017.S | 16 dmm32 A1.w, 0xda2eb5c0; 17 dmm32 A1.x, 0xffffffff; 18 A1 = A1 >>> 0x11; 19 checkreg A1.w, 0xffffed17; 20 checkreg A1.x, 0xffffffff;
|
| random_0019.S | 9 dmm32 A1.w, 0x70da33ff; 10 dmm32 A1.x, 0x0000000f; 13 A1 += R0.L * R1.L (M, W32); 14 checkreg A1.w, 0x7fffffff; 15 checkreg A1.x, 0x00000000; 59 dmm32 A1.w, 0x1794b937; 60 dmm32 A1.x, 0xfffffff5; 62 A1 -= R6.L * R6.L (W32); 63 checkreg A1.w, 0x80000000; 64 checkreg A1.x, 0xffffffff [all...] |
| a25.s | 7 A1 = A0 = 0; 11 //A1 = 0x0000000000 16 A1.x = R4; 17 //A1 = 0x1a00000000 19 A0.w = A1.x;
|
| add_sub_acc.s | 1 // ACP 5.9 A0 -= A1 doesn't set flags 7 A1 = A0 = 0; 16 _DBG A1; 18 A0 -= A1; 25 A1 = A0 = 0; 34 _DBG A1; 36 A0 -= A1; 43 A1 = A0 = 0; 50 A1 = R1; 53 _DBG A1; [all...] |
| random_0014.S | 27 dmm32 A1.w, 0xd4aa6e10; 28 dmm32 A1.x, 0xffffffff; 30 A1 = ASHIFT A1 BY R4.L; 31 checkreg A1.w, 0xe1000000; 32 checkreg A1.x, 0xffffffa6; 36 dmm32 A1.w, 0x0dbadb4f; 37 dmm32 A1.x, 0x00000035; 39 A1 = LSHIFT A1 BY R3.L [all...] |
| s30.s | 9 A1 = A0 = 0; 27 A1 = A0 = 0; 45 A1 = A0 = 0; 63 A1 = A0 = 0; 81 A1 = A0 = 0; 99 A1 = A0 = 0; 117 A1 = A0 = 0; 135 A1 = A0 = 0;
|
| a12.s | 12 A1 = A0 = 0; 15 R1 = A1.w; 21 A1 = A0 = 0; 26 R1 = A1.w; 32 A1 = A0 = 0; 36 R1 = A1.w;
|
| a23.s | 57 A1 = ABS A0; 58 R4 = A1.w; 59 R5 = A1.x; 69 A1.w = R0; 71 A1.x = R0; 73 A1 = ABS A1, A0 = ABS A0; 79 R4 = A1.w; 80 R5 = A1.x;
|
| a22.s | 57 A1.w = R0; 59 A1.x = R0; 61 A1 = - A1, A0 = - A0; 68 R4 = A1.w; 69 R5 = A1.x; 70 _DBG A1;
|
| abs_acc.s | 1 // ACP 5.7 ABS(A1) sets AV0 38 A1=0; 39 A1.x=r1; 40 A1=abs A1; 64 r6=A1.x; 70 A1=0; 71 A1.x=r1; 72 A0 = abs A1; 104 A1 = abs A0 [all...] |
| /src/external/gpl3/gdb.old/dist/sim/testsuite/bfin/ |
| random_0015.S | 8 dmm32 A1.w, 0xb7cc6ddd; 9 dmm32 A1.x, 0x00000004; 11 A1 = ASHIFT A1 BY R3.L; 12 checkreg A1.w, 0x00000025; 13 checkreg A1.x, 0x00000000; 17 dmm32 A1.w, 0x7396e11c; 18 dmm32 A1.x, 0xffffffba; 20 A1 = ASHIFT A1 BY R3.L [all...] |
| random_0008.S | 9 dmm32 A1.w, 0x549e07b3; 10 dmm32 A1.x, 0x0000002a; 11 A1 = -A1; 12 checkreg A1.w, 0xab61f84d; 13 checkreg A1.x, 0xffffffd5; 19 dmm32 A1.w, 0xfb63b8a0; 20 dmm32 A1.x, 0xffffffff; 21 A1 = -A0; 22 checkreg A1.w, 0xc3a81f00 [all...] |
| random_0011.S | 17 dmm32 A1.w, 0x02fe375e; 18 dmm32 A1.x, 0x00000000; 19 A1 = A1 >> 0x21; 20 checkreg A1.w, 0x00000000; 21 checkreg A1.x, 0xffffffaf; 39 dmm32 A1.w, 0x3ae26599; 40 dmm32 A1.x, 0xfffffff3; 41 A1 = A1 >> 0x25 [all...] |
| random_0017.S | 16 dmm32 A1.w, 0xda2eb5c0; 17 dmm32 A1.x, 0xffffffff; 18 A1 = A1 >>> 0x11; 19 checkreg A1.w, 0xffffed17; 20 checkreg A1.x, 0xffffffff;
|
| random_0019.S | 9 dmm32 A1.w, 0x70da33ff; 10 dmm32 A1.x, 0x0000000f; 13 A1 += R0.L * R1.L (M, W32); 14 checkreg A1.w, 0x7fffffff; 15 checkreg A1.x, 0x00000000; 59 dmm32 A1.w, 0x1794b937; 60 dmm32 A1.x, 0xfffffff5; 62 A1 -= R6.L * R6.L (W32); 63 checkreg A1.w, 0x80000000; 64 checkreg A1.x, 0xffffffff [all...] |
| a25.s | 7 A1 = A0 = 0; 11 //A1 = 0x0000000000 16 A1.x = R4; 17 //A1 = 0x1a00000000 19 A0.w = A1.x;
|
| add_sub_acc.s | 1 // ACP 5.9 A0 -= A1 doesn't set flags 7 A1 = A0 = 0; 16 _DBG A1; 18 A0 -= A1; 25 A1 = A0 = 0; 34 _DBG A1; 36 A0 -= A1; 43 A1 = A0 = 0; 50 A1 = R1; 53 _DBG A1; [all...] |
| random_0014.S | 27 dmm32 A1.w, 0xd4aa6e10; 28 dmm32 A1.x, 0xffffffff; 30 A1 = ASHIFT A1 BY R4.L; 31 checkreg A1.w, 0xe1000000; 32 checkreg A1.x, 0xffffffa6; 36 dmm32 A1.w, 0x0dbadb4f; 37 dmm32 A1.x, 0x00000035; 39 A1 = LSHIFT A1 BY R3.L [all...] |
| s30.s | 9 A1 = A0 = 0; 27 A1 = A0 = 0; 45 A1 = A0 = 0; 63 A1 = A0 = 0; 81 A1 = A0 = 0; 99 A1 = A0 = 0; 117 A1 = A0 = 0; 135 A1 = A0 = 0;
|
| a12.s | 12 A1 = A0 = 0; 15 R1 = A1.w; 21 A1 = A0 = 0; 26 R1 = A1.w; 32 A1 = A0 = 0; 36 R1 = A1.w;
|
| a23.s | 57 A1 = ABS A0; 58 R4 = A1.w; 59 R5 = A1.x; 69 A1.w = R0; 71 A1.x = R0; 73 A1 = ABS A1, A0 = ABS A0; 79 R4 = A1.w; 80 R5 = A1.x;
|
| /src/external/public-domain/xz/dist/src/liblzma/check/ |
| crc64_fast.c | 22 # define A1(x) ((x) >> 56) 24 # define A1 A 40 crc = lzma_crc64_table[0][*buf++ ^ A1(crc)] ^ S8(crc); 65 crc = lzma_crc64_table[0][*buf++ ^ A1(crc)] ^ S8(crc);
|