| /src/external/gpl3/gdb.old/dist/gdb/ |
| expprint.c | 61 dump_for_expression (struct ui_file *stream, int depth, enum exp_opcode op) 65 switch (op) 68 gdb_printf (stream, "<unknown %d>", op); 71 #define OP(name) \ 76 #undef OP
|
| /src/external/gpl3/gdb/dist/gdb/ |
| expprint.c | 61 dump_for_expression (struct ui_file *stream, int depth, enum exp_opcode op) 65 switch (op) 68 gdb_printf (stream, "<unknown %d>", op); 71 #define OP(name) \ 76 #undef OP
|
| /src/external/gpl3/binutils/dist/opcodes/ |
| mmix-opc.c | 89 #define OP(y) XCONCAT2 (mmix_operands_,y) 97 {"trap", O (0), OP (xyz_opt), J}, 98 {"fcmp", O (1), OP (regs), N}, 99 {"flot", Z (8), OP (roundregs_z), N}, 101 {"fun", O (2), OP (regs), N}, 102 {"feql", O (3), OP (regs), N}, 103 {"flotu", Z (10), OP (roundregs_z), N}, 105 {"fadd", O (4), OP (regs), N}, 106 {"fix", O (5), OP (roundregs), N}, 107 {"sflot", Z (12), OP (roundregs_z), N} [all...] |
| epiphany-opc.c | 210 #define OPERAND(op) EPIPHANY_OPERAND_##op 212 #define OP(field) CGEN_SYNTAX_MAKE_FIELD (OPERAND (field)) 225 { { MNEM, ' ', OP (SIMM8), 0 } }, 231 { { MNEM, ' ', OP (SIMM24), 0 } }, 237 { { MNEM, ' ', OP (SIMM8), 0 } }, 243 { { MNEM, ' ', OP (SIMM24), 0 } }, 249 { { MNEM, ' ', OP (SIMM8), 0 } }, 255 { { MNEM, ' ', OP (SIMM24), 0 } }, 261 { { MNEM, ' ', OP (SIMM8), 0 } } [all...] |
| fr30-opc.c | 168 #define OPERAND(op) FR30_OPERAND_##op 170 #define OP(field) CGEN_SYNTAX_MAKE_FIELD (OPERAND (field)) 183 { { MNEM, ' ', OP (RJ), ',', OP (RI), 0 } }, 189 { { MNEM, ' ', OP (U4), ',', OP (RI), 0 } }, 195 { { MNEM, ' ', OP (M4), ',', OP (RI), 0 } }, 201 { { MNEM, ' ', OP (RJ), ',', OP (RI), 0 } } [all...] |
| iq2000-opc.c | 228 #define OPERAND(op) IQ2000_OPERAND_##op 230 #define OP(field) CGEN_SYNTAX_MAKE_FIELD (OPERAND (field)) 243 { { MNEM, ' ', OP (RD_RS), ',', OP (RT), 0 } }, 249 { { MNEM, ' ', OP (RD), ',', OP (RS), ',', OP (RT), 0 } }, 255 { { MNEM, ' ', OP (RT_RS), ',', OP (LO16), 0 } } [all...] |
| lm32-opc.c | 140 #define OPERAND(op) LM32_OPERAND_##op 142 #define OP(field) CGEN_SYNTAX_MAKE_FIELD (OPERAND (field)) 155 { { MNEM, ' ', OP (R2), ',', OP (R0), ',', OP (R1), 0 } }, 161 { { MNEM, ' ', OP (R1), ',', OP (R0), ',', OP (IMM), 0 } }, 167 { { MNEM, ' ', OP (R2), ',', OP (R0), ',', OP (R1), 0 } } [all...] |
| m32c-opc.c | 7873 #define OPERAND(op) M32C_OPERAND_##op 7875 #define OP(field) CGEN_SYNTAX_MAKE_FIELD (OPERAND (field)) 7888 { { MNEM, ' ', OP (DSP_24_U8), '[', OP (SRC32ANPREFIXED), ']', ',', OP (DST32RNPREFIXEDHI), 0 } }, 7894 { { MNEM, ' ', OP (DSP_24_U8), '[', 's', 'b', ']', ',', OP (DST32RNPREFIXEDHI), 0 } }, 7900 { { MNEM, ' ', OP (DSP_24_S8), '[', 'f', 'b', ']', ',', OP (DST32RNPREFIXEDHI), 0 } } [all...] |
| m32r-opc.c | 211 #define OPERAND(op) M32R_OPERAND_##op 213 #define OP(field) CGEN_SYNTAX_MAKE_FIELD (OPERAND (field)) 226 { { MNEM, ' ', OP (DR), ',', OP (SR), 0 } }, 232 { { MNEM, ' ', OP (DR), ',', OP (SR), ',', OP (HASH), OP (SLO16), 0 } }, 238 { { MNEM, ' ', OP (DR), ',', OP (SR), 0 } } [all...] |
| or1k-opc.c | 205 #define OPERAND(op) OR1K_OPERAND_##op 207 #define OP(field) CGEN_SYNTAX_MAKE_FIELD (OPERAND (field)) 220 { { MNEM, ' ', OP (DISP26), 0 } }, 226 { { MNEM, ' ', OP (RD), ',', OP (DISP21), 0 } }, 232 { { MNEM, ' ', OP (DISP26), 0 } }, 238 { { MNEM, ' ', OP (RB), 0 } }, 244 { { MNEM, ' ', OP (RB), 0 } }, 250 { { MNEM, ' ', OP (DISP26), 0 } } [all...] |
| xstormy16-opc.c | 164 #define OPERAND(op) XSTORMY16_OPERAND_##op 166 #define OP(field) CGEN_SYNTAX_MAKE_FIELD (OPERAND (field)) 179 { { MNEM, OP (WS2), ' ', OP (LMEM8), ',', '#', OP (IMM16), 0 } }, 185 { { MNEM, OP (WS2), ' ', OP (HMEM8), ',', '#', OP (IMM16), 0 } }, 191 { { MNEM, OP (WS2), ' ', OP (RM), ',', OP (LMEM8), 0 } } [all...] |
| /src/external/gpl3/binutils.old/dist/opcodes/ |
| mmix-opc.c | 89 #define OP(y) XCONCAT2 (mmix_operands_,y) 97 {"trap", O (0), OP (xyz_opt), J}, 98 {"fcmp", O (1), OP (regs), N}, 99 {"flot", Z (8), OP (roundregs_z), N}, 101 {"fun", O (2), OP (regs), N}, 102 {"feql", O (3), OP (regs), N}, 103 {"flotu", Z (10), OP (roundregs_z), N}, 105 {"fadd", O (4), OP (regs), N}, 106 {"fix", O (5), OP (roundregs), N}, 107 {"sflot", Z (12), OP (roundregs_z), N} [all...] |
| epiphany-opc.c | 210 #define OPERAND(op) EPIPHANY_OPERAND_##op 212 #define OP(field) CGEN_SYNTAX_MAKE_FIELD (OPERAND (field)) 225 { { MNEM, ' ', OP (SIMM8), 0 } }, 231 { { MNEM, ' ', OP (SIMM24), 0 } }, 237 { { MNEM, ' ', OP (SIMM8), 0 } }, 243 { { MNEM, ' ', OP (SIMM24), 0 } }, 249 { { MNEM, ' ', OP (SIMM8), 0 } }, 255 { { MNEM, ' ', OP (SIMM24), 0 } }, 261 { { MNEM, ' ', OP (SIMM8), 0 } } [all...] |
| fr30-opc.c | 168 #define OPERAND(op) FR30_OPERAND_##op 170 #define OP(field) CGEN_SYNTAX_MAKE_FIELD (OPERAND (field)) 183 { { MNEM, ' ', OP (RJ), ',', OP (RI), 0 } }, 189 { { MNEM, ' ', OP (U4), ',', OP (RI), 0 } }, 195 { { MNEM, ' ', OP (M4), ',', OP (RI), 0 } }, 201 { { MNEM, ' ', OP (RJ), ',', OP (RI), 0 } } [all...] |
| iq2000-opc.c | 228 #define OPERAND(op) IQ2000_OPERAND_##op 230 #define OP(field) CGEN_SYNTAX_MAKE_FIELD (OPERAND (field)) 243 { { MNEM, ' ', OP (RD_RS), ',', OP (RT), 0 } }, 249 { { MNEM, ' ', OP (RD), ',', OP (RS), ',', OP (RT), 0 } }, 255 { { MNEM, ' ', OP (RT_RS), ',', OP (LO16), 0 } } [all...] |
| lm32-opc.c | 140 #define OPERAND(op) LM32_OPERAND_##op 142 #define OP(field) CGEN_SYNTAX_MAKE_FIELD (OPERAND (field)) 155 { { MNEM, ' ', OP (R2), ',', OP (R0), ',', OP (R1), 0 } }, 161 { { MNEM, ' ', OP (R1), ',', OP (R0), ',', OP (IMM), 0 } }, 167 { { MNEM, ' ', OP (R2), ',', OP (R0), ',', OP (R1), 0 } } [all...] |
| m32c-opc.c | 7873 #define OPERAND(op) M32C_OPERAND_##op 7875 #define OP(field) CGEN_SYNTAX_MAKE_FIELD (OPERAND (field)) 7888 { { MNEM, ' ', OP (DSP_24_U8), '[', OP (SRC32ANPREFIXED), ']', ',', OP (DST32RNPREFIXEDHI), 0 } }, 7894 { { MNEM, ' ', OP (DSP_24_U8), '[', 's', 'b', ']', ',', OP (DST32RNPREFIXEDHI), 0 } }, 7900 { { MNEM, ' ', OP (DSP_24_S8), '[', 'f', 'b', ']', ',', OP (DST32RNPREFIXEDHI), 0 } } [all...] |
| m32r-opc.c | 211 #define OPERAND(op) M32R_OPERAND_##op 213 #define OP(field) CGEN_SYNTAX_MAKE_FIELD (OPERAND (field)) 226 { { MNEM, ' ', OP (DR), ',', OP (SR), 0 } }, 232 { { MNEM, ' ', OP (DR), ',', OP (SR), ',', OP (HASH), OP (SLO16), 0 } }, 238 { { MNEM, ' ', OP (DR), ',', OP (SR), 0 } } [all...] |
| or1k-opc.c | 205 #define OPERAND(op) OR1K_OPERAND_##op 207 #define OP(field) CGEN_SYNTAX_MAKE_FIELD (OPERAND (field)) 220 { { MNEM, ' ', OP (DISP26), 0 } }, 226 { { MNEM, ' ', OP (RD), ',', OP (DISP21), 0 } }, 232 { { MNEM, ' ', OP (DISP26), 0 } }, 238 { { MNEM, ' ', OP (RB), 0 } }, 244 { { MNEM, ' ', OP (RB), 0 } }, 250 { { MNEM, ' ', OP (DISP26), 0 } } [all...] |
| xstormy16-opc.c | 164 #define OPERAND(op) XSTORMY16_OPERAND_##op 166 #define OP(field) CGEN_SYNTAX_MAKE_FIELD (OPERAND (field)) 179 { { MNEM, OP (WS2), ' ', OP (LMEM8), ',', '#', OP (IMM16), 0 } }, 185 { { MNEM, OP (WS2), ' ', OP (HMEM8), ',', '#', OP (IMM16), 0 } }, 191 { { MNEM, OP (WS2), ' ', OP (RM), ',', OP (LMEM8), 0 } } [all...] |
| /src/external/gpl3/gdb.old/dist/opcodes/ |
| mmix-opc.c | 89 #define OP(y) XCONCAT2 (mmix_operands_,y) 97 {"trap", O (0), OP (xyz_opt), J}, 98 {"fcmp", O (1), OP (regs), N}, 99 {"flot", Z (8), OP (roundregs_z), N}, 101 {"fun", O (2), OP (regs), N}, 102 {"feql", O (3), OP (regs), N}, 103 {"flotu", Z (10), OP (roundregs_z), N}, 105 {"fadd", O (4), OP (regs), N}, 106 {"fix", O (5), OP (roundregs), N}, 107 {"sflot", Z (12), OP (roundregs_z), N} [all...] |
| /src/external/gpl3/gdb/dist/opcodes/ |
| mmix-opc.c | 89 #define OP(y) XCONCAT2 (mmix_operands_,y) 97 {"trap", O (0), OP (xyz_opt), J}, 98 {"fcmp", O (1), OP (regs), N}, 99 {"flot", Z (8), OP (roundregs_z), N}, 101 {"fun", O (2), OP (regs), N}, 102 {"feql", O (3), OP (regs), N}, 103 {"flotu", Z (10), OP (roundregs_z), N}, 105 {"fadd", O (4), OP (regs), N}, 106 {"fix", O (5), OP (roundregs), N}, 107 {"sflot", Z (12), OP (roundregs_z), N} [all...] |
| /src/external/cddl/osnet/dist/lib/libdtrace/arm/ |
| dt_isadep.c | 46 #define OP(x) ((x) >> 30)
|
| /src/external/cddl/osnet/dist/lib/libdtrace/sparc/ |
| dt_isadep.c | 38 #define OP(x) ((x) >> 30) 187 /* jmpl into %g0 -- this includes the retl pseudo op */ 192 if (OP(text[i]) == OP_BRANCH) {
|
| /src/external/gpl3/gcc/dist/libgcc/config/aarch64/ |
| lse.S | 279 #define OP add 283 #define OP bic 287 #define OP eor 291 #define OP orr 310 OP s(tmp1), s(0), s(tmp0)
|