| amdgpu_df_v3_6.c | 432 uint32_t *hi_base_addr) 443 *hi_base_addr = is_ctrl ? smnPerfMonCtlHi4 : smnPerfMonCtrHi4; 447 *hi_base_addr = is_ctrl ? smnPerfMonCtlHi5 : smnPerfMonCtrHi5; 451 *hi_base_addr = is_ctrl ? smnPerfMonCtlHi6 : smnPerfMonCtrHi6; 455 *hi_base_addr = is_ctrl ? smnPerfMonCtlHi7 : smnPerfMonCtrHi7; 466 uint32_t *hi_base_addr) 468 df_v3_6_pmc_get_addr(adev, config, 0, lo_base_addr, hi_base_addr); 475 uint32_t *hi_base_addr, 483 df_v3_6_pmc_get_addr(adev, config, 1, lo_base_addr, hi_base_addr); 485 if ((*lo_base_addr == 0) || (*hi_base_addr == 0)) 582 uint32_t lo_base_addr = 0, hi_base_addr = 0; local in function:df_v3_6_reset_perfmon_cntr 596 uint32_t lo_base_addr, hi_base_addr, lo_val, hi_val; local in function:df_v3_6_pmc_start 636 uint32_t lo_base_addr, hi_base_addr, lo_val, hi_val; local in function:df_v3_6_pmc_stop 668 uint32_t lo_base_addr = 0, hi_base_addr = 0, lo_val = 0, hi_val = 0; local in function:df_v3_6_pmc_get_count [all...] |