| /src/games/backgammon/common_source/ |
| back.h | 48 #define D1 dice[1] 50 (m)->D0 ^= (m)->D1; \ 51 (m)->D1 ^= (m)->D0; \ 52 (m)->D0 ^= (m)->D1; \
|
| /src/tests/usr.bin/xlint/lint1/ |
| msg_210.c | 21 D1 29 C c2 = D1;
|
| /src/external/gpl3/gcc.old/dist/gcc/ |
| fp-test.cc | 81 volatile double d1 = 1.0, d2 = 1.0, d3 = 1.0; variable 82 volatile long double D1 = 1.0, D2 = 1.0, D3 = 1.0; 121 d1 = f1; 122 D1 = f1; 132 f1 = d1; 133 f1 = D1; 135 d1 = -d2; 136 d1 = d2 + d3; 137 d1 = d2 - d3; 138 d1 = d2 * d3 [all...] |
| /src/sys/arch/m68k/include/ |
| reg.h | 69 #define D1 (1) 95 #define R0 D1
|
| /src/sys/arch/sandpoint/stand/altboot/ |
| tlp.c | 281 #define D1 (1U << 2) /* bit existence */
|
| wm.c | 301 #define D1 (1U << 2) /* bit existence */
|
| /src/usr.bin/man/ |
| man.c | 862 #define D1 "DESCRIPTION" 869 } else if (!strncmp(buf, D1, sizeof(D1) - 1) ||
|
| /src/external/apache2/llvm/dist/clang/lib/AST/ |
| ASTStructuralEquivalence.cpp | 42 // Decl *D1, Decl *D2); 51 // IsStructurallyEquivalent(StructuralEquivalenceContext &Context, Decl *D1, 100 Decl *D1, Decl *D2); 1240 RecordDecl *D1 = Field1->getType()->castAs<RecordType>()->getDecl(); 1242 return IsStructurallyEquivalent(Context, D1, D2); 1339 CXXRecordDecl *D1, CXXRecordDecl *D2) { 1340 assert(D1->isLambda() && D2->isLambda() && 1342 if (!IsStructurallyEquivalent(Context, D1->getLambdaCallOperator(), 1351 RecordDecl *D1, RecordDecl *D2) { 1354 IdentifierInfo *Name1 = D1->getIdentifier() [all...] |
| /src/external/gpl3/gcc.old/dist/libgcc/config/avr/ |
| lib1funcs.S | 2543 #define D1 D0+1 2569 .load D1, 4 2592 #define D1 D0+1 2658 .xload D1, 2 2661 ld D1, Z+ 2674 .xload D1, 3 2678 ld D1, Z+ 2692 .xload D1, 4 2697 ld D1, Z+
|
| /src/sys/arch/cobalt/stand/boot/ |
| tlp.c | 388 #define D1 (1U << 2) /* bit existence */ 406 x1 = val | D1; /* 1 */
|
| /src/external/bsd/pcc/dist/pcc/arch/m68k/ |
| macdefs.h | 138 #define D1 1 205 { D0, D1, D1D2, -1}, \ 206 { D1, D2, D0D1, D2D3, -1}, \
|
| /src/external/bsd/pcc/dist/pcc/arch/sparc64/ |
| macdefs.h | 186 #define D1 63 240 { D0, -1 }, { D0, -1 }, { D1, -1 }, { D1, -1 }, \
|
| /src/external/apache2/llvm/dist/llvm/lib/Target/ARM/ |
| ARMExpandPseudoInsts.cpp | 495 unsigned &D1, unsigned &D2, unsigned &D3) { 498 D1 = TRI->getSubReg(Reg, ARM::dsub_1); 503 D1 = TRI->getSubReg(Reg, ARM::dsub_5); 508 D1 = TRI->getSubReg(Reg, ARM::dsub_4); 513 D1 = TRI->getSubReg(Reg, ARM::dsub_2); 519 D1 = TRI->getSubReg(Reg, ARM::dsub_3); 558 unsigned D0, D1, D2, D3; 559 GetDSubRegs(DstReg, RegSpc, TRI, D0, D1, D2, D3); 562 MIB.addReg(D1, RegState::Define | getDeadRegState(DstIsDead)); 686 unsigned D0, D1, D2, D3 [all...] |
| /src/external/gpl3/gcc.old/dist/libgfortran/intrinsics/ |
| c99_functions.c | 1990 #define D1 -0.5772156649015328605195174 2065 res = corr + (xm1 * (D1 + xm1*(xnum/xden)));
|
| /src/external/apache2/llvm/dist/llvm/lib/Target/AMDGPU/ |
| AMDGPUISelLowering.cpp | 2682 SDValue D1 = DAG.getSelectCC(DL, D0, SigSetHigh, One, Zero, ISD::SETNE); 2683 D = DAG.getNode(ISD::OR, DL, MVT::i32, D, D1);
|
| /src/external/apache2/llvm/dist/llvm/lib/CodeGen/GlobalISel/ |
| LegalizerHelper.cpp | 5900 auto D1 = MIRBuilder.buildZExt(S32, D0_NE_SigSetHigh); 5901 D = MIRBuilder.buildOr(S32, D, D1);
|