HomeSort by: relevance | last modified time | path
    Searched refs:AR_TXCFG (Results 1 - 12 of 12) sorted by relevancy

  /src/sys/external/isc/atheros_hal/dist/ar5416/
ar5416_beacon.c 91 OS_REG_SET_BIT(ah, AR_TXCFG, AR_TXCFG_ATIM_TXPOLICY);
ar5416_reset.c 232 OS_REG_CLR_BIT(ah, AR_TXCFG, AR_TXCFG_DBL_BUF_DIS);
495 OS_REG_WRITE(ah, AR_TXCFG,
496 (OS_REG_READ(ah, AR_TXCFG) & ~AR_TXCFG_DMASZ_MASK) | AR_TXCFG_DMASZ_128B);
507 OS_REG_WRITE(ah, AR_TXCFG,
508 (OS_REG_READ(ah, AR_TXCFG) &~ AR_FTRIG) |
  /src/sys/external/isc/atheros_hal/dist/ar5211/
ar5211_xmit.c 48 txcfg = OS_REG_READ(ah, AR_TXCFG);
67 OS_REG_WRITE(ah, AR_TXCFG, (txcfg &~ AR_TXCFG_FTRIG_M) |
ar5211reg.h 38 #define AR_TXCFG 0x0030 /* tx DMA size config register */
  /src/sys/external/isc/atheros_hal/dist/ar5210/
ar5210reg.h 44 #define AR_TXCFG 0x0030 /* TX configuration register */
ar5210_reset.c 170 OS_REG_WRITE(ah, AR_TXCFG, AR_DMASIZE_128B);
  /src/sys/external/isc/atheros_hal/dist/ar5212/
ar5212_xmit.c 59 txcfg = OS_REG_READ(ah, AR_TXCFG);
69 OS_REG_WRITE(ah, AR_TXCFG,
ar5212reg.h 33 #define AR_TXCFG 0x0030 /* MAC tx DMA size config register */
ar5212_reset.c 360 OS_REG_CLR_BIT(ah, AR_TXCFG, AR_TXCFG_DBL_BUF_DIS);
  /src/sys/external/isc/atheros_hal/dist/ar5312/
ar5312_reset.c 306 OS_REG_CLR_BIT(ah, AR_TXCFG, AR_TXCFG_DBL_BUF_DIS);
  /src/sys/dev/ic/
athn.c 1723 reg = AR_READ(sc, AR_TXCFG);
1732 AR_WRITE(sc, AR_TXCFG, reg);
1762 reg = AR_READ(sc, AR_TXCFG);
1771 AR_WRITE(sc, AR_TXCFG, reg);
athnreg.h 35 #define AR_TXCFG 0x0030
308 /* Bits for AR_TXCFG. */

Completed in 30 milliseconds