| /src/sys/external/bsd/drm2/dist/drm/amd/display/dc/dcn21/ |
| amdgpu_dcn21_hubp.c | 145 DPTE_GROUP_SIZE, rq_regs->rq_regs_l.dpte_group_size, 154 DPTE_GROUP_SIZE_C, rq_regs->rq_regs_c.dpte_group_size, 381 DPTE_GROUP_SIZE, &rq_regs.rq_regs_l.dpte_group_size, 390 DPTE_GROUP_SIZE_C, &rq_regs.rq_regs_c.dpte_group_size, 422 if (rq_regs.rq_regs_l.dpte_group_size != dml_rq_regs->rq_regs_l.dpte_group_size) 423 DC_LOG_DEBUG("DML Validation | DCHUBP_REQ_SIZE_CONFIG_C:DPTE_GROUP_SIZE - Expected: %u Actual: %u\n", 424 dml_rq_regs->rq_regs_l.dpte_group_size, rq_regs.rq_regs_l.dpte_group_size) [all...] |
| /src/sys/external/bsd/drm2/dist/drm/amd/display/dc/dcn20/ |
| amdgpu_dcn20_hubp.c | 215 DPTE_GROUP_SIZE, rq_regs->rq_regs_l.dpte_group_size, 224 DPTE_GROUP_SIZE_C, rq_regs->rq_regs_c.dpte_group_size, 1237 DPTE_GROUP_SIZE, &rq_regs->rq_regs_l.dpte_group_size, 1247 DPTE_GROUP_SIZE_C, &rq_regs->rq_regs_c.dpte_group_size, 1280 DPTE_GROUP_SIZE, &rq_regs.rq_regs_l.dpte_group_size, 1289 DPTE_GROUP_SIZE_C, &rq_regs.rq_regs_c.dpte_group_size, 1322 if (rq_regs.rq_regs_l.dpte_group_size != dml_rq_regs->rq_regs_l.dpte_group_size [all...] |
| /src/sys/external/bsd/drm2/dist/drm/amd/display/dc/dml/ |
| amdgpu_display_rq_dlg_helpers.c | 174 dml_print("DML_RQ_DLG_CALC: dpte_group_size = 0x%0x\n", rq_regs.dpte_group_size);
|
| display_mode_structs.h | 499 unsigned int dpte_group_size; member in struct:_vcs_dpi_display_data_rq_regs_st
|
| amdgpu_dml1_display_rq_dlg_calc.c | 232 rq_regs->dpte_group_size = dml_log2(rq_sizing.dpte_group_bytes) - 6;
|
| /src/sys/external/bsd/drm2/dist/drm/amd/display/dc/dcn10/ |
| amdgpu_dcn10_hw_sequencer_debug.c | 220 rq_regs->rq_regs_l.min_meta_chunk_size, rq_regs->rq_regs_l.dpte_group_size, 224 rq_regs->rq_regs_c.dpte_group_size, rq_regs->rq_regs_c.mpte_group_size,
|
| amdgpu_dcn10_hubp.c | 563 DPTE_GROUP_SIZE, rq_regs->rq_regs_l.dpte_group_size, 572 DPTE_GROUP_SIZE_C, rq_regs->rq_regs_c.dpte_group_size, 1045 DPTE_GROUP_SIZE, &rq_regs->rq_regs_l.dpte_group_size, 1055 DPTE_GROUP_SIZE_C, &rq_regs->rq_regs_c.dpte_group_size,
|
| amdgpu_dcn10_hw_sequencer.c | 208 rq_regs->rq_regs_l.min_meta_chunk_size, rq_regs->rq_regs_l.dpte_group_size, 212 rq_regs->rq_regs_c.dpte_group_size, rq_regs->rq_regs_c.mpte_group_size, 1795 "dpte_group_size: %d \n" 1805 pipe_ctx->rq_regs.rq_regs_l.dpte_group_size,
|
| /src/sys/external/bsd/drm2/dist/drm/amd/display/dc/dml/dcn20/ |
| amdgpu_display_rq_dlg_calc_20.c | 190 rq_regs->dpte_group_size = dml_log2(rq_sizing.dpte_group_bytes) - 6;
|
| amdgpu_display_rq_dlg_calc_20v2.c | 190 rq_regs->dpte_group_size = dml_log2(rq_sizing.dpte_group_bytes) - 6;
|
| /src/sys/external/bsd/drm2/dist/drm/amd/display/dc/dml/dcn21/ |
| amdgpu_display_rq_dlg_calc_21.c | 167 rq_regs->dpte_group_size = dml_log2(rq_sizing.dpte_group_bytes) - 6;
|