/src/sys/external/bsd/drm2/dist/drm/amd/display/dc/dce100/ |
amdgpu_dce100_resource.c | 316 #define clk_src_regs(id)\ macro 321 static const struct dce110_clk_src_regs clk_src_regs[] = { variable in typeref:typename:const struct dce110_clk_src_regs[] 322 clk_src_regs(0), 323 clk_src_regs(1), 324 clk_src_regs(2) 980 dce100_clock_source_create(ctx, bp, CLOCK_SOURCE_ID_PLL0, &clk_src_regs[0], false); 982 dce100_clock_source_create(ctx, bp, CLOCK_SOURCE_ID_PLL1, &clk_src_regs[1], false); 984 dce100_clock_source_create(ctx, bp, CLOCK_SOURCE_ID_PLL2, &clk_src_regs[2], false); 989 dce100_clock_source_create(ctx, bp, CLOCK_SOURCE_ID_PLL0, &clk_src_regs[0], true); 992 dce100_clock_source_create(ctx, bp, CLOCK_SOURCE_ID_PLL1, &clk_src_regs[1], false) [all...] |
amdgpu_dce100_resource.c | 316 #define clk_src_regs(id)\ macro 321 static const struct dce110_clk_src_regs clk_src_regs[] = { variable in typeref:typename:const struct dce110_clk_src_regs[] 322 clk_src_regs(0), 323 clk_src_regs(1), 324 clk_src_regs(2) 980 dce100_clock_source_create(ctx, bp, CLOCK_SOURCE_ID_PLL0, &clk_src_regs[0], false); 982 dce100_clock_source_create(ctx, bp, CLOCK_SOURCE_ID_PLL1, &clk_src_regs[1], false); 984 dce100_clock_source_create(ctx, bp, CLOCK_SOURCE_ID_PLL2, &clk_src_regs[2], false); 989 dce100_clock_source_create(ctx, bp, CLOCK_SOURCE_ID_PLL0, &clk_src_regs[0], true); 992 dce100_clock_source_create(ctx, bp, CLOCK_SOURCE_ID_PLL1, &clk_src_regs[1], false) [all...] |
/src/sys/external/bsd/drm2/dist/drm/amd/display/dc/dce112/ |
amdgpu_dce112_resource.c | 357 #define clk_src_regs(index, id)\ macro 362 static const struct dce110_clk_src_regs clk_src_regs[] = { variable in typeref:typename:const struct dce110_clk_src_regs[] 363 clk_src_regs(0, A), 364 clk_src_regs(1, B), 365 clk_src_regs(2, C), 366 clk_src_regs(3, D), 367 clk_src_regs(4, E), 368 clk_src_regs(5, F) 1226 &clk_src_regs[0], false); 1231 &clk_src_regs[1], false) [all...] |
amdgpu_dce112_resource.c | 357 #define clk_src_regs(index, id)\ macro 362 static const struct dce110_clk_src_regs clk_src_regs[] = { variable in typeref:typename:const struct dce110_clk_src_regs[] 363 clk_src_regs(0, A), 364 clk_src_regs(1, B), 365 clk_src_regs(2, C), 366 clk_src_regs(3, D), 367 clk_src_regs(4, E), 368 clk_src_regs(5, F) 1226 &clk_src_regs[0], false); 1231 &clk_src_regs[1], false) [all...] |
/src/sys/external/bsd/drm2/dist/drm/amd/display/dc/dce120/ |
amdgpu_dce120_resource.c | 403 #define clk_src_regs(index, id)\ macro 408 static const struct dce110_clk_src_regs clk_src_regs[] = { variable in typeref:typename:const struct dce110_clk_src_regs[] 409 clk_src_regs(0, A), 410 clk_src_regs(1, B), 411 clk_src_regs(2, C), 412 clk_src_regs(3, D), 413 clk_src_regs(4, E), 414 clk_src_regs(5, F) 1070 &clk_src_regs[0], false); 1074 &clk_src_regs[1], false) [all...] |
amdgpu_dce120_resource.c | 403 #define clk_src_regs(index, id)\ macro 408 static const struct dce110_clk_src_regs clk_src_regs[] = { variable in typeref:typename:const struct dce110_clk_src_regs[] 409 clk_src_regs(0, A), 410 clk_src_regs(1, B), 411 clk_src_regs(2, C), 412 clk_src_regs(3, D), 413 clk_src_regs(4, E), 414 clk_src_regs(5, F) 1070 &clk_src_regs[0], false); 1074 &clk_src_regs[1], false) [all...] |
/src/sys/external/bsd/drm2/dist/drm/amd/display/dc/dce80/ |
amdgpu_dce80_resource.c | 342 #define clk_src_regs(id)\ macro 348 static const struct dce110_clk_src_regs clk_src_regs[] = { variable in typeref:typename:const struct dce110_clk_src_regs[] 349 clk_src_regs(0), 350 clk_src_regs(1), 351 clk_src_regs(2) 962 dce80_clock_source_create(ctx, bp, CLOCK_SOURCE_ID_PLL0, &clk_src_regs[0], false); 964 dce80_clock_source_create(ctx, bp, CLOCK_SOURCE_ID_PLL1, &clk_src_regs[1], false); 966 dce80_clock_source_create(ctx, bp, CLOCK_SOURCE_ID_PLL2, &clk_src_regs[2], false); 971 dce80_clock_source_create(ctx, bp, CLOCK_SOURCE_ID_PLL0, &clk_src_regs[0], true); 974 dce80_clock_source_create(ctx, bp, CLOCK_SOURCE_ID_PLL1, &clk_src_regs[1], false) [all...] |
amdgpu_dce80_resource.c | 342 #define clk_src_regs(id)\ macro 348 static const struct dce110_clk_src_regs clk_src_regs[] = { variable in typeref:typename:const struct dce110_clk_src_regs[] 349 clk_src_regs(0), 350 clk_src_regs(1), 351 clk_src_regs(2) 962 dce80_clock_source_create(ctx, bp, CLOCK_SOURCE_ID_PLL0, &clk_src_regs[0], false); 964 dce80_clock_source_create(ctx, bp, CLOCK_SOURCE_ID_PLL1, &clk_src_regs[1], false); 966 dce80_clock_source_create(ctx, bp, CLOCK_SOURCE_ID_PLL2, &clk_src_regs[2], false); 971 dce80_clock_source_create(ctx, bp, CLOCK_SOURCE_ID_PLL0, &clk_src_regs[0], true); 974 dce80_clock_source_create(ctx, bp, CLOCK_SOURCE_ID_PLL1, &clk_src_regs[1], false) [all...] |
/src/sys/external/bsd/drm2/dist/drm/amd/display/dc/dce110/ |
amdgpu_dce110_resource.c | 354 #define clk_src_regs(id)\ macro 359 static const struct dce110_clk_src_regs clk_src_regs[] = { variable in typeref:typename:const struct dce110_clk_src_regs[] 360 clk_src_regs(0), 361 clk_src_regs(1), 362 clk_src_regs(2) 1362 &clk_src_regs[0], false); 1365 &clk_src_regs[1], false);
|
amdgpu_dce110_resource.c | 354 #define clk_src_regs(id)\ macro 359 static const struct dce110_clk_src_regs clk_src_regs[] = { variable in typeref:typename:const struct dce110_clk_src_regs[] 360 clk_src_regs(0), 361 clk_src_regs(1), 362 clk_src_regs(2) 1362 &clk_src_regs[0], false); 1365 &clk_src_regs[1], false);
|
/src/sys/external/bsd/drm2/dist/drm/amd/display/dc/dcn10/ |
amdgpu_dcn10_resource.c | 511 #define clk_src_regs(index, pllid)\ macro 516 static const struct dce110_clk_src_regs clk_src_regs[] = { variable in typeref:typename:const struct dce110_clk_src_regs[] 517 clk_src_regs(0, A), 518 clk_src_regs(1, B), 519 clk_src_regs(2, C), 520 clk_src_regs(3, D) 1372 &clk_src_regs[0], false); 1376 &clk_src_regs[1], false); 1380 &clk_src_regs[2], false); 1386 &clk_src_regs[3], false) [all...] |
amdgpu_dcn10_resource.c | 511 #define clk_src_regs(index, pllid)\ macro 516 static const struct dce110_clk_src_regs clk_src_regs[] = { variable in typeref:typename:const struct dce110_clk_src_regs[] 517 clk_src_regs(0, A), 518 clk_src_regs(1, B), 519 clk_src_regs(2, C), 520 clk_src_regs(3, D) 1372 &clk_src_regs[0], false); 1376 &clk_src_regs[1], false); 1380 &clk_src_regs[2], false); 1386 &clk_src_regs[3], false) [all...] |
/src/sys/external/bsd/drm2/dist/drm/amd/display/dc/dcn21/ |
amdgpu_dcn21_resource.c | 336 #define clk_src_regs(index, pllid)\ macro 341 static const struct dce110_clk_src_regs clk_src_regs[] = { variable in typeref:typename:const struct dce110_clk_src_regs[] 342 clk_src_regs(0, A), 343 clk_src_regs(1, B), 344 clk_src_regs(2, C), 345 clk_src_regs(3, D), 346 clk_src_regs(4, E), 1723 &clk_src_regs[0], false); 1727 &clk_src_regs[1], false); 1731 &clk_src_regs[2], false) [all...] |
amdgpu_dcn21_resource.c | 336 #define clk_src_regs(index, pllid)\ macro 341 static const struct dce110_clk_src_regs clk_src_regs[] = { variable in typeref:typename:const struct dce110_clk_src_regs[] 342 clk_src_regs(0, A), 343 clk_src_regs(1, B), 344 clk_src_regs(2, C), 345 clk_src_regs(3, D), 346 clk_src_regs(4, E), 1723 &clk_src_regs[0], false); 1727 &clk_src_regs[1], false); 1731 &clk_src_regs[2], false) [all...] |
/src/sys/external/bsd/drm2/dist/drm/amd/display/dc/dcn20/ |
amdgpu_dcn20_resource.c | 430 #define clk_src_regs(index, pllid)\ macro 435 static const struct dce110_clk_src_regs clk_src_regs[] = { variable in typeref:typename:const struct dce110_clk_src_regs[] 436 clk_src_regs(0, A), 437 clk_src_regs(1, B), 438 clk_src_regs(2, C), 439 clk_src_regs(3, D), 440 clk_src_regs(4, E), 441 clk_src_regs(5, F) 3552 &clk_src_regs[0], false); 3556 &clk_src_regs[1], false) [all...] |
amdgpu_dcn20_resource.c | 430 #define clk_src_regs(index, pllid)\ macro 435 static const struct dce110_clk_src_regs clk_src_regs[] = { variable in typeref:typename:const struct dce110_clk_src_regs[] 436 clk_src_regs(0, A), 437 clk_src_regs(1, B), 438 clk_src_regs(2, C), 439 clk_src_regs(3, D), 440 clk_src_regs(4, E), 441 clk_src_regs(5, F) 3552 &clk_src_regs[0], false); 3556 &clk_src_regs[1], false) [all...] |