/src/sys/external/bsd/drm2/dist/drm/vmwgfx/ |
vmwgfx_ioctl.c | 75 u32 *fifo_mem = dev_priv->mmio_virt; local in function:vmw_getparam_ioctl 84 vmw_mmio_read(fifo_mem + 188 u32 *fifo_mem; local in function:vmw_get_cap_3d_ioctl 237 fifo_mem = dev_priv->mmio_virt; 238 memcpy(bounce, &fifo_mem[SVGA_FIFO_3D_CAPS], size);
|
vmwgfx_irq.c | 165 u32 *fifo_mem = dev_priv->mmio_virt; local in function:vmw_update_seqno 166 uint32_t seqno = vmw_mmio_read(fifo_mem + SVGA_FIFO_FENCE); 310 u32 *fifo_mem = dev_priv->mmio_virt; local in function:vmw_fallback_wait 312 vmw_mmio_write(signal_seq, fifo_mem + SVGA_FIFO_FENCE);
|
vmwgfx_ioctl.c | 75 u32 *fifo_mem = dev_priv->mmio_virt; local in function:vmw_getparam_ioctl 84 vmw_mmio_read(fifo_mem + 188 u32 *fifo_mem; local in function:vmw_get_cap_3d_ioctl 237 fifo_mem = dev_priv->mmio_virt; 238 memcpy(bounce, &fifo_mem[SVGA_FIFO_3D_CAPS], size);
|
vmwgfx_irq.c | 165 u32 *fifo_mem = dev_priv->mmio_virt; local in function:vmw_update_seqno 166 uint32_t seqno = vmw_mmio_read(fifo_mem + SVGA_FIFO_FENCE); 310 u32 *fifo_mem = dev_priv->mmio_virt; local in function:vmw_fallback_wait 312 vmw_mmio_write(signal_seq, fifo_mem + SVGA_FIFO_FENCE);
|
vmwgfx_fifo.c | 48 u32 *fifo_mem = dev_priv->mmio_virt; local in function:vmw_fifo_have_3d 72 fifo_min = vmw_mmio_read(fifo_mem + SVGA_FIFO_MIN); 76 hwversion = vmw_mmio_read(fifo_mem + 97 u32 *fifo_mem = dev_priv->mmio_virt; local in function:vmw_fifo_have_pitchlock 103 caps = vmw_mmio_read(fifo_mem + SVGA_FIFO_CAPABILITIES); 112 u32 *fifo_mem = dev_priv->mmio_virt; local in function:vmw_fifo_init 149 vmw_mmio_write(min, fifo_mem + SVGA_FIFO_MIN); 150 vmw_mmio_write(dev_priv->mmio_size, fifo_mem + SVGA_FIFO_MAX); 152 vmw_mmio_write(min, fifo_mem + SVGA_FIFO_NEXT_CMD); 153 vmw_mmio_write(min, fifo_mem + SVGA_FIFO_STOP) 177 u32 *fifo_mem = dev_priv->mmio_virt; local in function:vmw_fifo_ping_host 187 u32 *fifo_mem = dev_priv->mmio_virt; local in function:vmw_fifo_release 217 u32 *fifo_mem = dev_priv->mmio_virt; local in function:vmw_fifo_is_full 351 u32 *fifo_mem = dev_priv->mmio_virt; local in function:vmw_local_fifo_reserve 498 u32 *fifo_mem = dev_priv->mmio_virt; local in function:vmw_local_fifo_commit [all...] |
vmwgfx_fifo.c | 48 u32 *fifo_mem = dev_priv->mmio_virt; local in function:vmw_fifo_have_3d 72 fifo_min = vmw_mmio_read(fifo_mem + SVGA_FIFO_MIN); 76 hwversion = vmw_mmio_read(fifo_mem + 97 u32 *fifo_mem = dev_priv->mmio_virt; local in function:vmw_fifo_have_pitchlock 103 caps = vmw_mmio_read(fifo_mem + SVGA_FIFO_CAPABILITIES); 112 u32 *fifo_mem = dev_priv->mmio_virt; local in function:vmw_fifo_init 149 vmw_mmio_write(min, fifo_mem + SVGA_FIFO_MIN); 150 vmw_mmio_write(dev_priv->mmio_size, fifo_mem + SVGA_FIFO_MAX); 152 vmw_mmio_write(min, fifo_mem + SVGA_FIFO_NEXT_CMD); 153 vmw_mmio_write(min, fifo_mem + SVGA_FIFO_STOP) 177 u32 *fifo_mem = dev_priv->mmio_virt; local in function:vmw_fifo_ping_host 187 u32 *fifo_mem = dev_priv->mmio_virt; local in function:vmw_fifo_release 217 u32 *fifo_mem = dev_priv->mmio_virt; local in function:vmw_fifo_is_full 351 u32 *fifo_mem = dev_priv->mmio_virt; local in function:vmw_local_fifo_reserve 498 u32 *fifo_mem = dev_priv->mmio_virt; local in function:vmw_local_fifo_commit [all...] |
vmwgfx_fence.c | 151 u32 *fifo_mem = dev_priv->mmio_virt; local in function:vmw_fence_enable_signaling 152 u32 seqno = vmw_mmio_read(fifo_mem + SVGA_FIFO_FENCE); 442 u32 *fifo_mem; local in function:vmw_fence_goal_new_locked 448 fifo_mem = fman->dev_priv->mmio_virt; 449 goal_seqno = vmw_mmio_read(fifo_mem + SVGA_FIFO_FENCE_GOAL); 458 fifo_mem + SVGA_FIFO_FENCE_GOAL); 486 u32 *fifo_mem; local in function:vmw_fence_goal_check_locked 491 fifo_mem = fman->dev_priv->mmio_virt; 492 goal_seqno = vmw_mmio_read(fifo_mem + SVGA_FIFO_FENCE_GOAL); 497 vmw_mmio_write(fence->base.seqno, fifo_mem + SVGA_FIFO_FENCE_GOAL) 509 u32 *fifo_mem = fman->dev_priv->mmio_virt; local in function:__vmw_fences_update [all...] |
vmwgfx_fence.c | 151 u32 *fifo_mem = dev_priv->mmio_virt; local in function:vmw_fence_enable_signaling 152 u32 seqno = vmw_mmio_read(fifo_mem + SVGA_FIFO_FENCE); 442 u32 *fifo_mem; local in function:vmw_fence_goal_new_locked 448 fifo_mem = fman->dev_priv->mmio_virt; 449 goal_seqno = vmw_mmio_read(fifo_mem + SVGA_FIFO_FENCE_GOAL); 458 fifo_mem + SVGA_FIFO_FENCE_GOAL); 486 u32 *fifo_mem; local in function:vmw_fence_goal_check_locked 491 fifo_mem = fman->dev_priv->mmio_virt; 492 goal_seqno = vmw_mmio_read(fifo_mem + SVGA_FIFO_FENCE_GOAL); 497 vmw_mmio_write(fence->base.seqno, fifo_mem + SVGA_FIFO_FENCE_GOAL) 509 u32 *fifo_mem = fman->dev_priv->mmio_virt; local in function:__vmw_fences_update [all...] |
vmwgfx_kms.c | 136 u32 *fifo_mem = dev_priv->mmio_virt; local in function:vmw_cursor_update_position 140 vmw_mmio_write(show ? 1 : 0, fifo_mem + SVGA_FIFO_CURSOR_ON); 141 vmw_mmio_write(x, fifo_mem + SVGA_FIFO_CURSOR_X); 142 vmw_mmio_write(y, fifo_mem + SVGA_FIFO_CURSOR_Y); 143 count = vmw_mmio_read(fifo_mem + SVGA_FIFO_CURSOR_COUNT); 144 vmw_mmio_write(++count, fifo_mem + SVGA_FIFO_CURSOR_COUNT);
|
vmwgfx_kms.c | 136 u32 *fifo_mem = dev_priv->mmio_virt; local in function:vmw_cursor_update_position 140 vmw_mmio_write(show ? 1 : 0, fifo_mem + SVGA_FIFO_CURSOR_ON); 141 vmw_mmio_write(x, fifo_mem + SVGA_FIFO_CURSOR_X); 142 vmw_mmio_write(y, fifo_mem + SVGA_FIFO_CURSOR_Y); 143 count = vmw_mmio_read(fifo_mem + SVGA_FIFO_CURSOR_COUNT); 144 vmw_mmio_write(++count, fifo_mem + SVGA_FIFO_CURSOR_COUNT);
|
/src/sys/external/bsd/dwc2/dist/ |
dwc2_core.h | 825 int fifo_mem; member in struct:dwc2_hsotg
|
dwc2_core.h | 825 int fifo_mem; member in struct:dwc2_hsotg
|