Home | History | Annotate | Line # | Download | only in libnvmm
libnvmm_x86.c revision 1.27
      1  1.27      maxv /*	$NetBSD: libnvmm_x86.c,v 1.27 2019/03/07 15:47:34 maxv Exp $	*/
      2   1.1      maxv 
      3   1.1      maxv /*
      4   1.1      maxv  * Copyright (c) 2018 The NetBSD Foundation, Inc.
      5   1.1      maxv  * All rights reserved.
      6   1.1      maxv  *
      7   1.1      maxv  * This code is derived from software contributed to The NetBSD Foundation
      8   1.1      maxv  * by Maxime Villard.
      9   1.1      maxv  *
     10   1.1      maxv  * Redistribution and use in source and binary forms, with or without
     11   1.1      maxv  * modification, are permitted provided that the following conditions
     12   1.1      maxv  * are met:
     13   1.1      maxv  * 1. Redistributions of source code must retain the above copyright
     14   1.1      maxv  *    notice, this list of conditions and the following disclaimer.
     15   1.1      maxv  * 2. Redistributions in binary form must reproduce the above copyright
     16   1.1      maxv  *    notice, this list of conditions and the following disclaimer in the
     17   1.1      maxv  *    documentation and/or other materials provided with the distribution.
     18   1.1      maxv  *
     19   1.1      maxv  * THIS SOFTWARE IS PROVIDED BY THE NETBSD FOUNDATION, INC. AND CONTRIBUTORS
     20   1.1      maxv  * ``AS IS'' AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED
     21   1.1      maxv  * TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR
     22   1.1      maxv  * PURPOSE ARE DISCLAIMED.  IN NO EVENT SHALL THE FOUNDATION OR CONTRIBUTORS
     23   1.1      maxv  * BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR
     24   1.1      maxv  * CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF
     25   1.1      maxv  * SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS
     26   1.1      maxv  * INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN
     27   1.1      maxv  * CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE)
     28   1.1      maxv  * ARISING IN ANY WAY OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE
     29   1.1      maxv  * POSSIBILITY OF SUCH DAMAGE.
     30   1.1      maxv  */
     31   1.1      maxv 
     32   1.1      maxv #include <sys/cdefs.h>
     33   1.1      maxv 
     34   1.1      maxv #include <stdio.h>
     35   1.1      maxv #include <stdlib.h>
     36   1.1      maxv #include <string.h>
     37   1.1      maxv #include <unistd.h>
     38   1.1      maxv #include <fcntl.h>
     39   1.1      maxv #include <errno.h>
     40   1.1      maxv #include <sys/ioctl.h>
     41   1.1      maxv #include <sys/mman.h>
     42   1.1      maxv #include <machine/vmparam.h>
     43   1.1      maxv #include <machine/pte.h>
     44   1.1      maxv #include <machine/psl.h>
     45   1.1      maxv 
     46   1.1      maxv #include "nvmm.h"
     47   1.1      maxv 
     48  1.10      maxv #define MIN(X, Y) (((X) < (Y)) ? (X) : (Y))
     49  1.27      maxv #define __cacheline_aligned __attribute__((__aligned__(64)))
     50  1.10      maxv 
     51   1.1      maxv #include <x86/specialreg.h>
     52   1.1      maxv 
     53   1.6      maxv extern struct nvmm_callbacks __callbacks;
     54   1.6      maxv 
     55   1.6      maxv /* -------------------------------------------------------------------------- */
     56   1.6      maxv 
     57   1.6      maxv /*
     58   1.6      maxv  * Undocumented debugging function. Helpful.
     59   1.6      maxv  */
     60   1.6      maxv int
     61   1.6      maxv nvmm_vcpu_dump(struct nvmm_machine *mach, nvmm_cpuid_t cpuid)
     62   1.6      maxv {
     63   1.6      maxv 	struct nvmm_x64_state state;
     64  1.26      maxv 	uint16_t *attr;
     65   1.6      maxv 	size_t i;
     66   1.6      maxv 	int ret;
     67   1.6      maxv 
     68   1.6      maxv 	const char *segnames[] = {
     69  1.26      maxv 		"ES", "CS", "SS", "DS", "FS", "GS", "GDT", "IDT", "LDT", "TR"
     70   1.6      maxv 	};
     71   1.6      maxv 
     72   1.6      maxv 	ret = nvmm_vcpu_getstate(mach, cpuid, &state, NVMM_X64_STATE_ALL);
     73   1.6      maxv 	if (ret == -1)
     74   1.6      maxv 		return -1;
     75   1.6      maxv 
     76   1.6      maxv 	printf("+ VCPU id=%d\n", (int)cpuid);
     77  1.26      maxv 	printf("| -> RIP=%"PRIx64"\n", state.gprs[NVMM_X64_GPR_RIP]);
     78  1.26      maxv 	printf("| -> RSP=%"PRIx64"\n", state.gprs[NVMM_X64_GPR_RSP]);
     79  1.26      maxv 	printf("| -> RAX=%"PRIx64"\n", state.gprs[NVMM_X64_GPR_RAX]);
     80  1.26      maxv 	printf("| -> RBX=%"PRIx64"\n", state.gprs[NVMM_X64_GPR_RBX]);
     81  1.26      maxv 	printf("| -> RCX=%"PRIx64"\n", state.gprs[NVMM_X64_GPR_RCX]);
     82  1.15      maxv 	printf("| -> RFLAGS=%p\n", (void *)state.gprs[NVMM_X64_GPR_RFLAGS]);
     83   1.6      maxv 	for (i = 0; i < NVMM_X64_NSEG; i++) {
     84  1.26      maxv 		attr = (uint16_t *)&state.segs[i].attrib;
     85  1.26      maxv 		printf("| -> %s: sel=0x%x base=%"PRIx64", limit=%x, attrib=%x\n",
     86   1.6      maxv 		    segnames[i],
     87   1.6      maxv 		    state.segs[i].selector,
     88  1.26      maxv 		    state.segs[i].base,
     89  1.26      maxv 		    state.segs[i].limit,
     90  1.26      maxv 		    *attr);
     91  1.26      maxv 	}
     92  1.26      maxv 	printf("| -> MSR_EFER=%"PRIx64"\n", state.msrs[NVMM_X64_MSR_EFER]);
     93  1.26      maxv 	printf("| -> CR0=%"PRIx64"\n", state.crs[NVMM_X64_CR_CR0]);
     94  1.26      maxv 	printf("| -> CR3=%"PRIx64"\n", state.crs[NVMM_X64_CR_CR3]);
     95  1.26      maxv 	printf("| -> CR4=%"PRIx64"\n", state.crs[NVMM_X64_CR_CR4]);
     96  1.26      maxv 	printf("| -> CR8=%"PRIx64"\n", state.crs[NVMM_X64_CR_CR8]);
     97   1.6      maxv 
     98   1.6      maxv 	return 0;
     99   1.6      maxv }
    100   1.6      maxv 
    101   1.1      maxv /* -------------------------------------------------------------------------- */
    102   1.1      maxv 
    103   1.1      maxv #define PTE32_L1_SHIFT	12
    104   1.1      maxv #define PTE32_L2_SHIFT	22
    105   1.1      maxv 
    106   1.1      maxv #define PTE32_L2_MASK	0xffc00000
    107   1.1      maxv #define PTE32_L1_MASK	0x003ff000
    108   1.1      maxv 
    109   1.1      maxv #define PTE32_L2_FRAME	(PTE32_L2_MASK)
    110   1.1      maxv #define PTE32_L1_FRAME	(PTE32_L2_FRAME|PTE32_L1_MASK)
    111   1.1      maxv 
    112   1.1      maxv #define pte32_l1idx(va)	(((va) & PTE32_L1_MASK) >> PTE32_L1_SHIFT)
    113   1.1      maxv #define pte32_l2idx(va)	(((va) & PTE32_L2_MASK) >> PTE32_L2_SHIFT)
    114   1.1      maxv 
    115  1.19      maxv #define CR3_FRAME_32BIT	PG_FRAME
    116  1.19      maxv 
    117   1.1      maxv typedef uint32_t pte_32bit_t;
    118   1.1      maxv 
    119   1.1      maxv static int
    120   1.1      maxv x86_gva_to_gpa_32bit(struct nvmm_machine *mach, uint64_t cr3,
    121   1.1      maxv     gvaddr_t gva, gpaddr_t *gpa, bool has_pse, nvmm_prot_t *prot)
    122   1.1      maxv {
    123   1.1      maxv 	gpaddr_t L2gpa, L1gpa;
    124   1.1      maxv 	uintptr_t L2hva, L1hva;
    125   1.1      maxv 	pte_32bit_t *pdir, pte;
    126   1.1      maxv 
    127   1.1      maxv 	/* We begin with an RWXU access. */
    128   1.1      maxv 	*prot = NVMM_PROT_ALL;
    129   1.1      maxv 
    130   1.1      maxv 	/* Parse L2. */
    131  1.19      maxv 	L2gpa = (cr3 & CR3_FRAME_32BIT);
    132   1.1      maxv 	if (nvmm_gpa_to_hva(mach, L2gpa, &L2hva) == -1)
    133   1.1      maxv 		return -1;
    134   1.1      maxv 	pdir = (pte_32bit_t *)L2hva;
    135   1.1      maxv 	pte = pdir[pte32_l2idx(gva)];
    136   1.1      maxv 	if ((pte & PG_V) == 0)
    137   1.1      maxv 		return -1;
    138   1.1      maxv 	if ((pte & PG_u) == 0)
    139   1.1      maxv 		*prot &= ~NVMM_PROT_USER;
    140   1.1      maxv 	if ((pte & PG_KW) == 0)
    141   1.1      maxv 		*prot &= ~NVMM_PROT_WRITE;
    142   1.1      maxv 	if ((pte & PG_PS) && !has_pse)
    143   1.1      maxv 		return -1;
    144   1.1      maxv 	if (pte & PG_PS) {
    145   1.1      maxv 		*gpa = (pte & PTE32_L2_FRAME);
    146  1.10      maxv 		*gpa = *gpa + (gva & PTE32_L1_MASK);
    147   1.1      maxv 		return 0;
    148   1.1      maxv 	}
    149   1.1      maxv 
    150   1.1      maxv 	/* Parse L1. */
    151   1.1      maxv 	L1gpa = (pte & PG_FRAME);
    152   1.1      maxv 	if (nvmm_gpa_to_hva(mach, L1gpa, &L1hva) == -1)
    153   1.1      maxv 		return -1;
    154   1.1      maxv 	pdir = (pte_32bit_t *)L1hva;
    155   1.1      maxv 	pte = pdir[pte32_l1idx(gva)];
    156   1.1      maxv 	if ((pte & PG_V) == 0)
    157   1.1      maxv 		return -1;
    158   1.1      maxv 	if ((pte & PG_u) == 0)
    159   1.1      maxv 		*prot &= ~NVMM_PROT_USER;
    160   1.1      maxv 	if ((pte & PG_KW) == 0)
    161   1.1      maxv 		*prot &= ~NVMM_PROT_WRITE;
    162   1.1      maxv 	if (pte & PG_PS)
    163   1.1      maxv 		return -1;
    164   1.1      maxv 
    165   1.1      maxv 	*gpa = (pte & PG_FRAME);
    166   1.1      maxv 	return 0;
    167   1.1      maxv }
    168   1.1      maxv 
    169   1.1      maxv /* -------------------------------------------------------------------------- */
    170   1.1      maxv 
    171   1.1      maxv #define	PTE32_PAE_L1_SHIFT	12
    172   1.1      maxv #define	PTE32_PAE_L2_SHIFT	21
    173   1.1      maxv #define	PTE32_PAE_L3_SHIFT	30
    174   1.1      maxv 
    175   1.1      maxv #define	PTE32_PAE_L3_MASK	0xc0000000
    176   1.1      maxv #define	PTE32_PAE_L2_MASK	0x3fe00000
    177   1.1      maxv #define	PTE32_PAE_L1_MASK	0x001ff000
    178   1.1      maxv 
    179   1.1      maxv #define	PTE32_PAE_L3_FRAME	(PTE32_PAE_L3_MASK)
    180   1.1      maxv #define	PTE32_PAE_L2_FRAME	(PTE32_PAE_L3_FRAME|PTE32_PAE_L2_MASK)
    181   1.1      maxv #define	PTE32_PAE_L1_FRAME	(PTE32_PAE_L2_FRAME|PTE32_PAE_L1_MASK)
    182   1.1      maxv 
    183   1.1      maxv #define pte32_pae_l1idx(va)	(((va) & PTE32_PAE_L1_MASK) >> PTE32_PAE_L1_SHIFT)
    184   1.1      maxv #define pte32_pae_l2idx(va)	(((va) & PTE32_PAE_L2_MASK) >> PTE32_PAE_L2_SHIFT)
    185   1.1      maxv #define pte32_pae_l3idx(va)	(((va) & PTE32_PAE_L3_MASK) >> PTE32_PAE_L3_SHIFT)
    186   1.1      maxv 
    187  1.19      maxv #define CR3_FRAME_32BIT_PAE	__BITS(31, 5)
    188  1.19      maxv 
    189   1.1      maxv typedef uint64_t pte_32bit_pae_t;
    190   1.1      maxv 
    191   1.1      maxv static int
    192   1.1      maxv x86_gva_to_gpa_32bit_pae(struct nvmm_machine *mach, uint64_t cr3,
    193  1.23      maxv     gvaddr_t gva, gpaddr_t *gpa, nvmm_prot_t *prot)
    194   1.1      maxv {
    195   1.1      maxv 	gpaddr_t L3gpa, L2gpa, L1gpa;
    196   1.1      maxv 	uintptr_t L3hva, L2hva, L1hva;
    197   1.1      maxv 	pte_32bit_pae_t *pdir, pte;
    198   1.1      maxv 
    199   1.1      maxv 	/* We begin with an RWXU access. */
    200   1.1      maxv 	*prot = NVMM_PROT_ALL;
    201   1.1      maxv 
    202   1.1      maxv 	/* Parse L3. */
    203  1.19      maxv 	L3gpa = (cr3 & CR3_FRAME_32BIT_PAE);
    204   1.1      maxv 	if (nvmm_gpa_to_hva(mach, L3gpa, &L3hva) == -1)
    205   1.1      maxv 		return -1;
    206   1.1      maxv 	pdir = (pte_32bit_pae_t *)L3hva;
    207   1.1      maxv 	pte = pdir[pte32_pae_l3idx(gva)];
    208   1.1      maxv 	if ((pte & PG_V) == 0)
    209   1.1      maxv 		return -1;
    210   1.1      maxv 	if (pte & PG_NX)
    211   1.1      maxv 		*prot &= ~NVMM_PROT_EXEC;
    212   1.1      maxv 	if (pte & PG_PS)
    213   1.1      maxv 		return -1;
    214   1.1      maxv 
    215   1.1      maxv 	/* Parse L2. */
    216   1.1      maxv 	L2gpa = (pte & PG_FRAME);
    217   1.1      maxv 	if (nvmm_gpa_to_hva(mach, L2gpa, &L2hva) == -1)
    218   1.1      maxv 		return -1;
    219   1.1      maxv 	pdir = (pte_32bit_pae_t *)L2hva;
    220   1.1      maxv 	pte = pdir[pte32_pae_l2idx(gva)];
    221   1.1      maxv 	if ((pte & PG_V) == 0)
    222   1.1      maxv 		return -1;
    223   1.1      maxv 	if ((pte & PG_u) == 0)
    224   1.1      maxv 		*prot &= ~NVMM_PROT_USER;
    225   1.1      maxv 	if ((pte & PG_KW) == 0)
    226   1.1      maxv 		*prot &= ~NVMM_PROT_WRITE;
    227   1.1      maxv 	if (pte & PG_NX)
    228   1.1      maxv 		*prot &= ~NVMM_PROT_EXEC;
    229   1.1      maxv 	if (pte & PG_PS) {
    230   1.1      maxv 		*gpa = (pte & PTE32_PAE_L2_FRAME);
    231  1.10      maxv 		*gpa = *gpa + (gva & PTE32_PAE_L1_MASK);
    232   1.1      maxv 		return 0;
    233   1.1      maxv 	}
    234   1.1      maxv 
    235   1.1      maxv 	/* Parse L1. */
    236   1.1      maxv 	L1gpa = (pte & PG_FRAME);
    237   1.1      maxv 	if (nvmm_gpa_to_hva(mach, L1gpa, &L1hva) == -1)
    238   1.1      maxv 		return -1;
    239   1.1      maxv 	pdir = (pte_32bit_pae_t *)L1hva;
    240   1.1      maxv 	pte = pdir[pte32_pae_l1idx(gva)];
    241   1.1      maxv 	if ((pte & PG_V) == 0)
    242   1.1      maxv 		return -1;
    243   1.1      maxv 	if ((pte & PG_u) == 0)
    244   1.1      maxv 		*prot &= ~NVMM_PROT_USER;
    245   1.1      maxv 	if ((pte & PG_KW) == 0)
    246   1.1      maxv 		*prot &= ~NVMM_PROT_WRITE;
    247   1.1      maxv 	if (pte & PG_NX)
    248   1.1      maxv 		*prot &= ~NVMM_PROT_EXEC;
    249   1.1      maxv 	if (pte & PG_PS)
    250   1.1      maxv 		return -1;
    251   1.1      maxv 
    252   1.1      maxv 	*gpa = (pte & PG_FRAME);
    253   1.1      maxv 	return 0;
    254   1.1      maxv }
    255   1.1      maxv 
    256   1.1      maxv /* -------------------------------------------------------------------------- */
    257   1.1      maxv 
    258   1.1      maxv #define PTE64_L1_SHIFT	12
    259   1.1      maxv #define PTE64_L2_SHIFT	21
    260   1.1      maxv #define PTE64_L3_SHIFT	30
    261   1.1      maxv #define PTE64_L4_SHIFT	39
    262   1.1      maxv 
    263   1.1      maxv #define PTE64_L4_MASK	0x0000ff8000000000
    264   1.1      maxv #define PTE64_L3_MASK	0x0000007fc0000000
    265   1.1      maxv #define PTE64_L2_MASK	0x000000003fe00000
    266   1.1      maxv #define PTE64_L1_MASK	0x00000000001ff000
    267   1.1      maxv 
    268   1.1      maxv #define PTE64_L4_FRAME	PTE64_L4_MASK
    269   1.1      maxv #define PTE64_L3_FRAME	(PTE64_L4_FRAME|PTE64_L3_MASK)
    270   1.1      maxv #define PTE64_L2_FRAME	(PTE64_L3_FRAME|PTE64_L2_MASK)
    271   1.1      maxv #define PTE64_L1_FRAME	(PTE64_L2_FRAME|PTE64_L1_MASK)
    272   1.1      maxv 
    273   1.1      maxv #define pte64_l1idx(va)	(((va) & PTE64_L1_MASK) >> PTE64_L1_SHIFT)
    274   1.1      maxv #define pte64_l2idx(va)	(((va) & PTE64_L2_MASK) >> PTE64_L2_SHIFT)
    275   1.1      maxv #define pte64_l3idx(va)	(((va) & PTE64_L3_MASK) >> PTE64_L3_SHIFT)
    276   1.1      maxv #define pte64_l4idx(va)	(((va) & PTE64_L4_MASK) >> PTE64_L4_SHIFT)
    277   1.1      maxv 
    278  1.19      maxv #define CR3_FRAME_64BIT	PG_FRAME
    279  1.19      maxv 
    280   1.1      maxv typedef uint64_t pte_64bit_t;
    281   1.1      maxv 
    282   1.1      maxv static inline bool
    283   1.1      maxv x86_gva_64bit_canonical(gvaddr_t gva)
    284   1.1      maxv {
    285   1.1      maxv 	/* Bits 63:47 must have the same value. */
    286   1.1      maxv #define SIGN_EXTEND	0xffff800000000000ULL
    287   1.1      maxv 	return (gva & SIGN_EXTEND) == 0 || (gva & SIGN_EXTEND) == SIGN_EXTEND;
    288   1.1      maxv }
    289   1.1      maxv 
    290   1.1      maxv static int
    291   1.1      maxv x86_gva_to_gpa_64bit(struct nvmm_machine *mach, uint64_t cr3,
    292  1.11      maxv     gvaddr_t gva, gpaddr_t *gpa, nvmm_prot_t *prot)
    293   1.1      maxv {
    294   1.1      maxv 	gpaddr_t L4gpa, L3gpa, L2gpa, L1gpa;
    295   1.1      maxv 	uintptr_t L4hva, L3hva, L2hva, L1hva;
    296   1.1      maxv 	pte_64bit_t *pdir, pte;
    297   1.1      maxv 
    298   1.1      maxv 	/* We begin with an RWXU access. */
    299   1.1      maxv 	*prot = NVMM_PROT_ALL;
    300   1.1      maxv 
    301   1.1      maxv 	if (!x86_gva_64bit_canonical(gva))
    302   1.1      maxv 		return -1;
    303   1.1      maxv 
    304   1.1      maxv 	/* Parse L4. */
    305  1.19      maxv 	L4gpa = (cr3 & CR3_FRAME_64BIT);
    306   1.1      maxv 	if (nvmm_gpa_to_hva(mach, L4gpa, &L4hva) == -1)
    307   1.1      maxv 		return -1;
    308   1.1      maxv 	pdir = (pte_64bit_t *)L4hva;
    309   1.1      maxv 	pte = pdir[pte64_l4idx(gva)];
    310   1.1      maxv 	if ((pte & PG_V) == 0)
    311   1.1      maxv 		return -1;
    312   1.1      maxv 	if ((pte & PG_u) == 0)
    313   1.1      maxv 		*prot &= ~NVMM_PROT_USER;
    314   1.1      maxv 	if ((pte & PG_KW) == 0)
    315   1.1      maxv 		*prot &= ~NVMM_PROT_WRITE;
    316   1.1      maxv 	if (pte & PG_NX)
    317   1.1      maxv 		*prot &= ~NVMM_PROT_EXEC;
    318   1.1      maxv 	if (pte & PG_PS)
    319   1.1      maxv 		return -1;
    320   1.1      maxv 
    321   1.1      maxv 	/* Parse L3. */
    322   1.1      maxv 	L3gpa = (pte & PG_FRAME);
    323   1.1      maxv 	if (nvmm_gpa_to_hva(mach, L3gpa, &L3hva) == -1)
    324   1.1      maxv 		return -1;
    325   1.1      maxv 	pdir = (pte_64bit_t *)L3hva;
    326   1.1      maxv 	pte = pdir[pte64_l3idx(gva)];
    327   1.1      maxv 	if ((pte & PG_V) == 0)
    328   1.1      maxv 		return -1;
    329   1.1      maxv 	if ((pte & PG_u) == 0)
    330   1.1      maxv 		*prot &= ~NVMM_PROT_USER;
    331   1.1      maxv 	if ((pte & PG_KW) == 0)
    332   1.1      maxv 		*prot &= ~NVMM_PROT_WRITE;
    333   1.1      maxv 	if (pte & PG_NX)
    334   1.1      maxv 		*prot &= ~NVMM_PROT_EXEC;
    335   1.1      maxv 	if (pte & PG_PS) {
    336   1.1      maxv 		*gpa = (pte & PTE64_L3_FRAME);
    337  1.10      maxv 		*gpa = *gpa + (gva & (PTE64_L2_MASK|PTE64_L1_MASK));
    338   1.1      maxv 		return 0;
    339   1.1      maxv 	}
    340   1.1      maxv 
    341   1.1      maxv 	/* Parse L2. */
    342   1.1      maxv 	L2gpa = (pte & PG_FRAME);
    343   1.1      maxv 	if (nvmm_gpa_to_hva(mach, L2gpa, &L2hva) == -1)
    344   1.1      maxv 		return -1;
    345   1.1      maxv 	pdir = (pte_64bit_t *)L2hva;
    346   1.1      maxv 	pte = pdir[pte64_l2idx(gva)];
    347   1.1      maxv 	if ((pte & PG_V) == 0)
    348   1.1      maxv 		return -1;
    349   1.1      maxv 	if ((pte & PG_u) == 0)
    350   1.1      maxv 		*prot &= ~NVMM_PROT_USER;
    351   1.1      maxv 	if ((pte & PG_KW) == 0)
    352   1.1      maxv 		*prot &= ~NVMM_PROT_WRITE;
    353   1.1      maxv 	if (pte & PG_NX)
    354   1.1      maxv 		*prot &= ~NVMM_PROT_EXEC;
    355   1.1      maxv 	if (pte & PG_PS) {
    356   1.1      maxv 		*gpa = (pte & PTE64_L2_FRAME);
    357  1.10      maxv 		*gpa = *gpa + (gva & PTE64_L1_MASK);
    358   1.1      maxv 		return 0;
    359   1.1      maxv 	}
    360   1.1      maxv 
    361   1.1      maxv 	/* Parse L1. */
    362   1.1      maxv 	L1gpa = (pte & PG_FRAME);
    363   1.1      maxv 	if (nvmm_gpa_to_hva(mach, L1gpa, &L1hva) == -1)
    364   1.1      maxv 		return -1;
    365   1.1      maxv 	pdir = (pte_64bit_t *)L1hva;
    366   1.1      maxv 	pte = pdir[pte64_l1idx(gva)];
    367   1.1      maxv 	if ((pte & PG_V) == 0)
    368   1.1      maxv 		return -1;
    369   1.1      maxv 	if ((pte & PG_u) == 0)
    370   1.1      maxv 		*prot &= ~NVMM_PROT_USER;
    371   1.1      maxv 	if ((pte & PG_KW) == 0)
    372   1.1      maxv 		*prot &= ~NVMM_PROT_WRITE;
    373   1.1      maxv 	if (pte & PG_NX)
    374   1.1      maxv 		*prot &= ~NVMM_PROT_EXEC;
    375   1.1      maxv 	if (pte & PG_PS)
    376   1.1      maxv 		return -1;
    377   1.1      maxv 
    378   1.1      maxv 	*gpa = (pte & PG_FRAME);
    379   1.1      maxv 	return 0;
    380   1.1      maxv }
    381   1.1      maxv 
    382   1.1      maxv static inline int
    383   1.1      maxv x86_gva_to_gpa(struct nvmm_machine *mach, struct nvmm_x64_state *state,
    384   1.1      maxv     gvaddr_t gva, gpaddr_t *gpa, nvmm_prot_t *prot)
    385   1.1      maxv {
    386   1.1      maxv 	bool is_pae, is_lng, has_pse;
    387   1.1      maxv 	uint64_t cr3;
    388   1.6      maxv 	size_t off;
    389   1.1      maxv 	int ret;
    390   1.1      maxv 
    391   1.1      maxv 	if ((state->crs[NVMM_X64_CR_CR0] & CR0_PG) == 0) {
    392   1.1      maxv 		/* No paging. */
    393   1.4      maxv 		*prot = NVMM_PROT_ALL;
    394   1.1      maxv 		*gpa = gva;
    395   1.1      maxv 		return 0;
    396   1.1      maxv 	}
    397   1.1      maxv 
    398   1.6      maxv 	off = (gva & PAGE_MASK);
    399   1.6      maxv 	gva &= ~PAGE_MASK;
    400   1.6      maxv 
    401   1.1      maxv 	is_pae = (state->crs[NVMM_X64_CR_CR4] & CR4_PAE) != 0;
    402  1.15      maxv 	is_lng = (state->msrs[NVMM_X64_MSR_EFER] & EFER_LMA) != 0;
    403   1.1      maxv 	has_pse = (state->crs[NVMM_X64_CR_CR4] & CR4_PSE) != 0;
    404   1.1      maxv 	cr3 = state->crs[NVMM_X64_CR_CR3];
    405   1.1      maxv 
    406   1.1      maxv 	if (is_pae && is_lng) {
    407   1.1      maxv 		/* 64bit */
    408  1.11      maxv 		ret = x86_gva_to_gpa_64bit(mach, cr3, gva, gpa, prot);
    409   1.1      maxv 	} else if (is_pae && !is_lng) {
    410   1.1      maxv 		/* 32bit PAE */
    411  1.23      maxv 		ret = x86_gva_to_gpa_32bit_pae(mach, cr3, gva, gpa, prot);
    412   1.1      maxv 	} else if (!is_pae && !is_lng) {
    413   1.1      maxv 		/* 32bit */
    414   1.1      maxv 		ret = x86_gva_to_gpa_32bit(mach, cr3, gva, gpa, has_pse, prot);
    415   1.1      maxv 	} else {
    416   1.1      maxv 		ret = -1;
    417   1.1      maxv 	}
    418   1.1      maxv 
    419   1.1      maxv 	if (ret == -1) {
    420   1.1      maxv 		errno = EFAULT;
    421   1.1      maxv 	}
    422   1.1      maxv 
    423   1.6      maxv 	*gpa = *gpa + off;
    424   1.6      maxv 
    425   1.1      maxv 	return ret;
    426   1.1      maxv }
    427   1.1      maxv 
    428   1.1      maxv int
    429   1.1      maxv nvmm_gva_to_gpa(struct nvmm_machine *mach, nvmm_cpuid_t cpuid,
    430   1.1      maxv     gvaddr_t gva, gpaddr_t *gpa, nvmm_prot_t *prot)
    431   1.1      maxv {
    432   1.1      maxv 	struct nvmm_x64_state state;
    433   1.1      maxv 	int ret;
    434   1.1      maxv 
    435   1.1      maxv 	ret = nvmm_vcpu_getstate(mach, cpuid, &state,
    436   1.1      maxv 	    NVMM_X64_STATE_CRS | NVMM_X64_STATE_MSRS);
    437   1.1      maxv 	if (ret == -1)
    438   1.1      maxv 		return -1;
    439   1.1      maxv 
    440   1.1      maxv 	return x86_gva_to_gpa(mach, &state, gva, gpa, prot);
    441   1.1      maxv }
    442   1.1      maxv 
    443   1.1      maxv /* -------------------------------------------------------------------------- */
    444   1.1      maxv 
    445   1.1      maxv static inline bool
    446  1.15      maxv is_long_mode(struct nvmm_x64_state *state)
    447  1.15      maxv {
    448  1.15      maxv 	return (state->msrs[NVMM_X64_MSR_EFER] & EFER_LMA) != 0;
    449  1.15      maxv }
    450  1.15      maxv 
    451  1.15      maxv static inline bool
    452   1.5      maxv is_64bit(struct nvmm_x64_state *state)
    453   1.5      maxv {
    454  1.26      maxv 	return (state->segs[NVMM_X64_SEG_CS].attrib.l != 0);
    455   1.5      maxv }
    456   1.5      maxv 
    457   1.5      maxv static inline bool
    458   1.5      maxv is_32bit(struct nvmm_x64_state *state)
    459   1.5      maxv {
    460  1.26      maxv 	return (state->segs[NVMM_X64_SEG_CS].attrib.l == 0) &&
    461  1.26      maxv 	    (state->segs[NVMM_X64_SEG_CS].attrib.def == 1);
    462   1.5      maxv }
    463   1.5      maxv 
    464   1.5      maxv static inline bool
    465   1.5      maxv is_16bit(struct nvmm_x64_state *state)
    466   1.5      maxv {
    467  1.26      maxv 	return (state->segs[NVMM_X64_SEG_CS].attrib.l == 0) &&
    468  1.26      maxv 	    (state->segs[NVMM_X64_SEG_CS].attrib.def == 0);
    469   1.5      maxv }
    470   1.5      maxv 
    471   1.1      maxv static int
    472  1.15      maxv segment_check(struct nvmm_x64_state_seg *seg, gvaddr_t gva, size_t size)
    473   1.1      maxv {
    474   1.1      maxv 	uint64_t limit;
    475   1.1      maxv 
    476   1.1      maxv 	/*
    477   1.1      maxv 	 * This is incomplete. We should check topdown, etc, really that's
    478   1.1      maxv 	 * tiring.
    479   1.1      maxv 	 */
    480   1.1      maxv 	if (__predict_false(!seg->attrib.p)) {
    481   1.1      maxv 		goto error;
    482   1.1      maxv 	}
    483   1.1      maxv 
    484  1.26      maxv 	limit = (uint64_t)seg->limit + 1;
    485  1.26      maxv 	if (__predict_true(seg->attrib.g)) {
    486   1.1      maxv 		limit *= PAGE_SIZE;
    487   1.1      maxv 	}
    488   1.1      maxv 
    489  1.15      maxv 	if (__predict_false(gva + size > limit)) {
    490   1.1      maxv 		goto error;
    491   1.1      maxv 	}
    492   1.1      maxv 
    493   1.1      maxv 	return 0;
    494   1.1      maxv 
    495   1.1      maxv error:
    496   1.1      maxv 	errno = EFAULT;
    497   1.1      maxv 	return -1;
    498   1.1      maxv }
    499   1.1      maxv 
    500  1.15      maxv static inline void
    501  1.15      maxv segment_apply(struct nvmm_x64_state_seg *seg, gvaddr_t *gva)
    502  1.15      maxv {
    503  1.15      maxv 	*gva += seg->base;
    504  1.15      maxv }
    505  1.15      maxv 
    506  1.15      maxv static inline uint64_t
    507  1.15      maxv size_to_mask(size_t size)
    508   1.6      maxv {
    509  1.15      maxv 	switch (size) {
    510  1.15      maxv 	case 1:
    511  1.15      maxv 		return 0x00000000000000FF;
    512  1.15      maxv 	case 2:
    513  1.15      maxv 		return 0x000000000000FFFF;
    514  1.15      maxv 	case 4:
    515  1.15      maxv 		return 0x00000000FFFFFFFF;
    516   1.6      maxv 	case 8:
    517  1.15      maxv 	default:
    518   1.6      maxv 		return 0xFFFFFFFFFFFFFFFF;
    519   1.6      maxv 	}
    520   1.6      maxv }
    521   1.6      maxv 
    522   1.6      maxv static uint64_t
    523  1.10      maxv rep_get_cnt(struct nvmm_x64_state *state, size_t adsize)
    524  1.10      maxv {
    525  1.10      maxv 	uint64_t mask, cnt;
    526  1.10      maxv 
    527  1.15      maxv 	mask = size_to_mask(adsize);
    528  1.10      maxv 	cnt = state->gprs[NVMM_X64_GPR_RCX] & mask;
    529  1.10      maxv 
    530  1.10      maxv 	return cnt;
    531  1.10      maxv }
    532  1.10      maxv 
    533  1.10      maxv static void
    534  1.10      maxv rep_set_cnt(struct nvmm_x64_state *state, size_t adsize, uint64_t cnt)
    535  1.10      maxv {
    536  1.10      maxv 	uint64_t mask;
    537  1.10      maxv 
    538  1.15      maxv 	/* XXX: should we zero-extend? */
    539  1.15      maxv 	mask = size_to_mask(adsize);
    540  1.10      maxv 	state->gprs[NVMM_X64_GPR_RCX] &= ~mask;
    541  1.10      maxv 	state->gprs[NVMM_X64_GPR_RCX] |= cnt;
    542  1.10      maxv }
    543  1.10      maxv 
    544   1.6      maxv static int
    545   1.6      maxv read_guest_memory(struct nvmm_machine *mach, struct nvmm_x64_state *state,
    546   1.6      maxv     gvaddr_t gva, uint8_t *data, size_t size)
    547   1.6      maxv {
    548   1.6      maxv 	struct nvmm_mem mem;
    549   1.6      maxv 	nvmm_prot_t prot;
    550   1.6      maxv 	gpaddr_t gpa;
    551   1.6      maxv 	uintptr_t hva;
    552   1.6      maxv 	bool is_mmio;
    553   1.6      maxv 	int ret, remain;
    554   1.6      maxv 
    555   1.6      maxv 	ret = x86_gva_to_gpa(mach, state, gva, &gpa, &prot);
    556   1.6      maxv 	if (__predict_false(ret == -1)) {
    557   1.6      maxv 		return -1;
    558   1.6      maxv 	}
    559   1.6      maxv 	if (__predict_false(!(prot & NVMM_PROT_READ))) {
    560   1.6      maxv 		errno = EFAULT;
    561   1.6      maxv 		return -1;
    562   1.6      maxv 	}
    563   1.6      maxv 
    564   1.6      maxv 	if ((gva & PAGE_MASK) + size > PAGE_SIZE) {
    565   1.6      maxv 		remain = ((gva & PAGE_MASK) + size - PAGE_SIZE);
    566   1.6      maxv 	} else {
    567   1.6      maxv 		remain = 0;
    568   1.6      maxv 	}
    569   1.6      maxv 	size -= remain;
    570   1.6      maxv 
    571   1.6      maxv 	ret = nvmm_gpa_to_hva(mach, gpa, &hva);
    572   1.6      maxv 	is_mmio = (ret == -1);
    573   1.6      maxv 
    574   1.6      maxv 	if (is_mmio) {
    575  1.11      maxv 		mem.data = data;
    576   1.6      maxv 		mem.gpa = gpa;
    577   1.6      maxv 		mem.write = false;
    578   1.6      maxv 		mem.size = size;
    579   1.6      maxv 		(*__callbacks.mem)(&mem);
    580   1.6      maxv 	} else {
    581   1.6      maxv 		memcpy(data, (uint8_t *)hva, size);
    582   1.6      maxv 	}
    583   1.6      maxv 
    584   1.6      maxv 	if (remain > 0) {
    585   1.6      maxv 		ret = read_guest_memory(mach, state, gva + size,
    586   1.6      maxv 		    data + size, remain);
    587   1.6      maxv 	} else {
    588   1.6      maxv 		ret = 0;
    589   1.6      maxv 	}
    590   1.6      maxv 
    591   1.6      maxv 	return ret;
    592   1.6      maxv }
    593   1.6      maxv 
    594   1.6      maxv static int
    595   1.6      maxv write_guest_memory(struct nvmm_machine *mach, struct nvmm_x64_state *state,
    596   1.6      maxv     gvaddr_t gva, uint8_t *data, size_t size)
    597   1.6      maxv {
    598   1.6      maxv 	struct nvmm_mem mem;
    599   1.6      maxv 	nvmm_prot_t prot;
    600   1.6      maxv 	gpaddr_t gpa;
    601   1.6      maxv 	uintptr_t hva;
    602   1.6      maxv 	bool is_mmio;
    603   1.6      maxv 	int ret, remain;
    604   1.6      maxv 
    605   1.6      maxv 	ret = x86_gva_to_gpa(mach, state, gva, &gpa, &prot);
    606   1.6      maxv 	if (__predict_false(ret == -1)) {
    607   1.6      maxv 		return -1;
    608   1.6      maxv 	}
    609   1.6      maxv 	if (__predict_false(!(prot & NVMM_PROT_WRITE))) {
    610   1.6      maxv 		errno = EFAULT;
    611   1.6      maxv 		return -1;
    612   1.6      maxv 	}
    613   1.6      maxv 
    614   1.6      maxv 	if ((gva & PAGE_MASK) + size > PAGE_SIZE) {
    615   1.6      maxv 		remain = ((gva & PAGE_MASK) + size - PAGE_SIZE);
    616   1.6      maxv 	} else {
    617   1.6      maxv 		remain = 0;
    618   1.6      maxv 	}
    619   1.6      maxv 	size -= remain;
    620   1.6      maxv 
    621   1.6      maxv 	ret = nvmm_gpa_to_hva(mach, gpa, &hva);
    622   1.6      maxv 	is_mmio = (ret == -1);
    623   1.6      maxv 
    624   1.6      maxv 	if (is_mmio) {
    625  1.11      maxv 		mem.data = data;
    626   1.6      maxv 		mem.gpa = gpa;
    627   1.6      maxv 		mem.write = true;
    628   1.6      maxv 		mem.size = size;
    629   1.6      maxv 		(*__callbacks.mem)(&mem);
    630   1.6      maxv 	} else {
    631   1.6      maxv 		memcpy((uint8_t *)hva, data, size);
    632   1.6      maxv 	}
    633   1.6      maxv 
    634   1.6      maxv 	if (remain > 0) {
    635   1.6      maxv 		ret = write_guest_memory(mach, state, gva + size,
    636   1.6      maxv 		    data + size, remain);
    637   1.6      maxv 	} else {
    638   1.6      maxv 		ret = 0;
    639   1.6      maxv 	}
    640   1.6      maxv 
    641   1.6      maxv 	return ret;
    642   1.6      maxv }
    643   1.6      maxv 
    644   1.6      maxv /* -------------------------------------------------------------------------- */
    645   1.6      maxv 
    646   1.8      maxv static int fetch_segment(struct nvmm_machine *, struct nvmm_x64_state *);
    647   1.8      maxv 
    648  1.10      maxv #define NVMM_IO_BATCH_SIZE	32
    649  1.10      maxv 
    650  1.10      maxv static int
    651  1.10      maxv assist_io_batch(struct nvmm_machine *mach, struct nvmm_x64_state *state,
    652  1.10      maxv     struct nvmm_io *io, gvaddr_t gva, uint64_t cnt)
    653  1.10      maxv {
    654  1.10      maxv 	uint8_t iobuf[NVMM_IO_BATCH_SIZE];
    655  1.10      maxv 	size_t i, iosize, iocnt;
    656  1.10      maxv 	int ret;
    657  1.10      maxv 
    658  1.10      maxv 	cnt = MIN(cnt, NVMM_IO_BATCH_SIZE);
    659  1.10      maxv 	iosize = MIN(io->size * cnt, NVMM_IO_BATCH_SIZE);
    660  1.10      maxv 	iocnt = iosize / io->size;
    661  1.10      maxv 
    662  1.10      maxv 	io->data = iobuf;
    663  1.10      maxv 
    664  1.10      maxv 	if (!io->in) {
    665  1.10      maxv 		ret = read_guest_memory(mach, state, gva, iobuf, iosize);
    666  1.10      maxv 		if (ret == -1)
    667  1.10      maxv 			return -1;
    668  1.10      maxv 	}
    669  1.10      maxv 
    670  1.10      maxv 	for (i = 0; i < iocnt; i++) {
    671  1.10      maxv 		(*__callbacks.io)(io);
    672  1.10      maxv 		io->data += io->size;
    673  1.10      maxv 	}
    674  1.10      maxv 
    675  1.10      maxv 	if (io->in) {
    676  1.10      maxv 		ret = write_guest_memory(mach, state, gva, iobuf, iosize);
    677  1.10      maxv 		if (ret == -1)
    678  1.10      maxv 			return -1;
    679  1.10      maxv 	}
    680  1.10      maxv 
    681  1.10      maxv 	return iocnt;
    682  1.10      maxv }
    683  1.10      maxv 
    684   1.1      maxv int
    685   1.1      maxv nvmm_assist_io(struct nvmm_machine *mach, nvmm_cpuid_t cpuid,
    686   1.6      maxv     struct nvmm_exit *exit)
    687   1.1      maxv {
    688   1.1      maxv 	struct nvmm_x64_state state;
    689   1.1      maxv 	struct nvmm_io io;
    690  1.10      maxv 	uint64_t cnt = 0; /* GCC */
    691  1.10      maxv 	uint8_t iobuf[8];
    692  1.10      maxv 	int iocnt = 1;
    693  1.15      maxv 	gvaddr_t gva = 0; /* GCC */
    694   1.5      maxv 	int reg = 0; /* GCC */
    695   1.8      maxv 	int ret, seg;
    696  1.10      maxv 	bool psld = false;
    697   1.1      maxv 
    698   1.1      maxv 	if (__predict_false(exit->reason != NVMM_EXIT_IO)) {
    699   1.1      maxv 		errno = EINVAL;
    700   1.1      maxv 		return -1;
    701   1.1      maxv 	}
    702   1.1      maxv 
    703   1.1      maxv 	io.port = exit->u.io.port;
    704   1.1      maxv 	io.in = (exit->u.io.type == NVMM_EXIT_IO_IN);
    705   1.1      maxv 	io.size = exit->u.io.operand_size;
    706  1.10      maxv 	io.data = iobuf;
    707   1.1      maxv 
    708   1.1      maxv 	ret = nvmm_vcpu_getstate(mach, cpuid, &state,
    709   1.1      maxv 	    NVMM_X64_STATE_GPRS | NVMM_X64_STATE_SEGS |
    710   1.1      maxv 	    NVMM_X64_STATE_CRS | NVMM_X64_STATE_MSRS);
    711   1.1      maxv 	if (ret == -1)
    712   1.1      maxv 		return -1;
    713   1.1      maxv 
    714  1.10      maxv 	if (exit->u.io.rep) {
    715  1.10      maxv 		cnt = rep_get_cnt(&state, exit->u.io.address_size);
    716  1.10      maxv 		if (__predict_false(cnt == 0)) {
    717  1.15      maxv 			state.gprs[NVMM_X64_GPR_RIP] = exit->u.io.npc;
    718  1.15      maxv 			goto out;
    719  1.10      maxv 		}
    720  1.10      maxv 	}
    721  1.10      maxv 
    722  1.10      maxv 	if (__predict_false(state.gprs[NVMM_X64_GPR_RFLAGS] & PSL_D)) {
    723  1.10      maxv 		psld = true;
    724  1.10      maxv 	}
    725  1.10      maxv 
    726   1.6      maxv 	/*
    727   1.6      maxv 	 * Determine GVA.
    728   1.6      maxv 	 */
    729   1.6      maxv 	if (exit->u.io.str) {
    730   1.5      maxv 		if (io.in) {
    731   1.5      maxv 			reg = NVMM_X64_GPR_RDI;
    732   1.5      maxv 		} else {
    733   1.5      maxv 			reg = NVMM_X64_GPR_RSI;
    734   1.5      maxv 		}
    735   1.1      maxv 
    736   1.6      maxv 		gva = state.gprs[reg];
    737  1.15      maxv 		gva &= size_to_mask(exit->u.io.address_size);
    738   1.1      maxv 
    739  1.15      maxv 		if (exit->u.io.seg != -1) {
    740  1.15      maxv 			seg = exit->u.io.seg;
    741  1.15      maxv 		} else {
    742  1.15      maxv 			if (io.in) {
    743  1.15      maxv 				seg = NVMM_X64_SEG_ES;
    744   1.8      maxv 			} else {
    745  1.15      maxv 				seg = fetch_segment(mach, &state);
    746  1.15      maxv 				if (seg == -1)
    747  1.15      maxv 					return -1;
    748   1.8      maxv 			}
    749  1.15      maxv 		}
    750   1.8      maxv 
    751  1.15      maxv 		if (__predict_true(is_long_mode(&state))) {
    752  1.15      maxv 			if (seg == NVMM_X64_SEG_GS || seg == NVMM_X64_SEG_FS) {
    753  1.15      maxv 				segment_apply(&state.segs[seg], &gva);
    754  1.15      maxv 			}
    755  1.15      maxv 		} else {
    756  1.15      maxv 			ret = segment_check(&state.segs[seg], gva, io.size);
    757   1.1      maxv 			if (ret == -1)
    758   1.1      maxv 				return -1;
    759  1.15      maxv 			segment_apply(&state.segs[seg], &gva);
    760   1.1      maxv 		}
    761  1.10      maxv 
    762  1.10      maxv 		if (exit->u.io.rep && !psld) {
    763  1.10      maxv 			iocnt = assist_io_batch(mach, &state, &io, gva, cnt);
    764  1.10      maxv 			if (iocnt == -1)
    765  1.10      maxv 				return -1;
    766  1.10      maxv 			goto done;
    767  1.10      maxv 		}
    768   1.6      maxv 	}
    769   1.1      maxv 
    770   1.6      maxv 	if (!io.in) {
    771   1.6      maxv 		if (!exit->u.io.str) {
    772   1.6      maxv 			memcpy(io.data, &state.gprs[NVMM_X64_GPR_RAX], io.size);
    773   1.6      maxv 		} else {
    774   1.6      maxv 			ret = read_guest_memory(mach, &state, gva, io.data,
    775   1.6      maxv 			    io.size);
    776   1.1      maxv 			if (ret == -1)
    777   1.1      maxv 				return -1;
    778   1.1      maxv 		}
    779   1.1      maxv 	}
    780   1.1      maxv 
    781   1.6      maxv 	(*__callbacks.io)(&io);
    782   1.1      maxv 
    783   1.1      maxv 	if (io.in) {
    784   1.6      maxv 		if (!exit->u.io.str) {
    785   1.6      maxv 			memcpy(&state.gprs[NVMM_X64_GPR_RAX], io.data, io.size);
    786  1.15      maxv 			if (io.size == 4) {
    787  1.15      maxv 				/* Zero-extend to 64 bits. */
    788  1.15      maxv 				state.gprs[NVMM_X64_GPR_RAX] &= size_to_mask(4);
    789  1.15      maxv 			}
    790   1.1      maxv 		} else {
    791   1.6      maxv 			ret = write_guest_memory(mach, &state, gva, io.data,
    792   1.6      maxv 			    io.size);
    793   1.6      maxv 			if (ret == -1)
    794   1.6      maxv 				return -1;
    795   1.1      maxv 		}
    796   1.1      maxv 	}
    797   1.1      maxv 
    798  1.10      maxv done:
    799   1.5      maxv 	if (exit->u.io.str) {
    800  1.10      maxv 		if (__predict_false(psld)) {
    801  1.10      maxv 			state.gprs[reg] -= iocnt * io.size;
    802   1.5      maxv 		} else {
    803  1.10      maxv 			state.gprs[reg] += iocnt * io.size;
    804   1.5      maxv 		}
    805   1.5      maxv 	}
    806   1.5      maxv 
    807   1.1      maxv 	if (exit->u.io.rep) {
    808  1.10      maxv 		cnt -= iocnt;
    809  1.10      maxv 		rep_set_cnt(&state, exit->u.io.address_size, cnt);
    810   1.6      maxv 		if (cnt == 0) {
    811   1.1      maxv 			state.gprs[NVMM_X64_GPR_RIP] = exit->u.io.npc;
    812   1.1      maxv 		}
    813   1.1      maxv 	} else {
    814   1.1      maxv 		state.gprs[NVMM_X64_GPR_RIP] = exit->u.io.npc;
    815   1.1      maxv 	}
    816   1.1      maxv 
    817  1.15      maxv out:
    818   1.1      maxv 	ret = nvmm_vcpu_setstate(mach, cpuid, &state, NVMM_X64_STATE_GPRS);
    819   1.1      maxv 	if (ret == -1)
    820   1.1      maxv 		return -1;
    821   1.1      maxv 
    822   1.1      maxv 	return 0;
    823   1.1      maxv }
    824   1.1      maxv 
    825   1.1      maxv /* -------------------------------------------------------------------------- */
    826   1.1      maxv 
    827  1.19      maxv struct x86_emul {
    828  1.19      maxv 	bool read;
    829  1.19      maxv 	bool notouch;
    830  1.19      maxv 	void (*func)(struct nvmm_mem *, uint64_t *);
    831  1.19      maxv };
    832  1.19      maxv 
    833  1.19      maxv static void x86_func_or(struct nvmm_mem *, uint64_t *);
    834  1.19      maxv static void x86_func_and(struct nvmm_mem *, uint64_t *);
    835  1.19      maxv static void x86_func_sub(struct nvmm_mem *, uint64_t *);
    836  1.19      maxv static void x86_func_xor(struct nvmm_mem *, uint64_t *);
    837  1.19      maxv static void x86_func_cmp(struct nvmm_mem *, uint64_t *);
    838  1.19      maxv static void x86_func_test(struct nvmm_mem *, uint64_t *);
    839  1.19      maxv static void x86_func_mov(struct nvmm_mem *, uint64_t *);
    840  1.19      maxv static void x86_func_stos(struct nvmm_mem *, uint64_t *);
    841  1.19      maxv static void x86_func_lods(struct nvmm_mem *, uint64_t *);
    842  1.19      maxv static void x86_func_movs(struct nvmm_mem *, uint64_t *);
    843  1.19      maxv 
    844  1.19      maxv static const struct x86_emul x86_emul_or = {
    845  1.19      maxv 	.read = true,
    846  1.19      maxv 	.func = x86_func_or
    847  1.19      maxv };
    848  1.19      maxv 
    849  1.19      maxv static const struct x86_emul x86_emul_and = {
    850  1.19      maxv 	.read = true,
    851  1.19      maxv 	.func = x86_func_and
    852  1.19      maxv };
    853  1.19      maxv 
    854  1.19      maxv static const struct x86_emul x86_emul_sub = {
    855  1.19      maxv 	.read = true,
    856  1.19      maxv 	.func = x86_func_sub
    857  1.19      maxv };
    858  1.19      maxv 
    859  1.19      maxv static const struct x86_emul x86_emul_xor = {
    860  1.19      maxv 	.read = true,
    861  1.19      maxv 	.func = x86_func_xor
    862  1.19      maxv };
    863  1.19      maxv 
    864  1.19      maxv static const struct x86_emul x86_emul_cmp = {
    865  1.19      maxv 	.notouch = true,
    866  1.19      maxv 	.func = x86_func_cmp
    867  1.19      maxv };
    868  1.19      maxv 
    869  1.19      maxv static const struct x86_emul x86_emul_test = {
    870  1.19      maxv 	.notouch = true,
    871  1.19      maxv 	.func = x86_func_test
    872  1.19      maxv };
    873  1.19      maxv 
    874  1.19      maxv static const struct x86_emul x86_emul_mov = {
    875  1.19      maxv 	.func = x86_func_mov
    876  1.19      maxv };
    877  1.19      maxv 
    878  1.19      maxv static const struct x86_emul x86_emul_stos = {
    879  1.19      maxv 	.func = x86_func_stos
    880  1.19      maxv };
    881  1.19      maxv 
    882  1.19      maxv static const struct x86_emul x86_emul_lods = {
    883  1.19      maxv 	.func = x86_func_lods
    884  1.19      maxv };
    885  1.19      maxv 
    886  1.19      maxv static const struct x86_emul x86_emul_movs = {
    887  1.19      maxv 	.func = x86_func_movs
    888  1.19      maxv };
    889   1.5      maxv 
    890  1.13      maxv /* Legacy prefixes. */
    891  1.13      maxv #define LEG_LOCK	0xF0
    892  1.13      maxv #define LEG_REPN	0xF2
    893  1.13      maxv #define LEG_REP		0xF3
    894  1.13      maxv #define LEG_OVR_CS	0x2E
    895  1.13      maxv #define LEG_OVR_SS	0x36
    896  1.13      maxv #define LEG_OVR_DS	0x3E
    897  1.13      maxv #define LEG_OVR_ES	0x26
    898  1.13      maxv #define LEG_OVR_FS	0x64
    899  1.13      maxv #define LEG_OVR_GS	0x65
    900  1.13      maxv #define LEG_OPR_OVR	0x66
    901  1.13      maxv #define LEG_ADR_OVR	0x67
    902  1.13      maxv 
    903  1.13      maxv struct x86_legpref {
    904  1.13      maxv 	bool opr_ovr:1;
    905  1.13      maxv 	bool adr_ovr:1;
    906  1.13      maxv 	bool rep:1;
    907  1.13      maxv 	bool repn:1;
    908  1.27      maxv 	int8_t seg;
    909   1.5      maxv };
    910   1.5      maxv 
    911   1.5      maxv struct x86_rexpref {
    912  1.27      maxv 	bool b:1;
    913  1.27      maxv 	bool x:1;
    914  1.27      maxv 	bool r:1;
    915  1.27      maxv 	bool w:1;
    916  1.27      maxv 	bool present:1;
    917   1.5      maxv };
    918   1.5      maxv 
    919   1.5      maxv struct x86_reg {
    920   1.5      maxv 	int num;	/* NVMM GPR state index */
    921   1.5      maxv 	uint64_t mask;
    922   1.5      maxv };
    923   1.5      maxv 
    924   1.5      maxv enum x86_disp_type {
    925   1.5      maxv 	DISP_NONE,
    926   1.5      maxv 	DISP_0,
    927   1.5      maxv 	DISP_1,
    928   1.5      maxv 	DISP_4
    929   1.5      maxv };
    930   1.5      maxv 
    931   1.5      maxv struct x86_disp {
    932   1.5      maxv 	enum x86_disp_type type;
    933  1.11      maxv 	uint64_t data; /* 4 bytes, but can be sign-extended */
    934   1.5      maxv };
    935   1.5      maxv 
    936   1.5      maxv enum REGMODRM__Mod {
    937   1.5      maxv 	MOD_DIS0, /* also, register indirect */
    938   1.5      maxv 	MOD_DIS1,
    939   1.5      maxv 	MOD_DIS4,
    940   1.5      maxv 	MOD_REG
    941   1.5      maxv };
    942   1.5      maxv 
    943   1.5      maxv enum REGMODRM__Reg {
    944   1.5      maxv 	REG_000, /* these fields are indexes to the register map */
    945   1.5      maxv 	REG_001,
    946   1.5      maxv 	REG_010,
    947   1.5      maxv 	REG_011,
    948   1.5      maxv 	REG_100,
    949   1.5      maxv 	REG_101,
    950   1.5      maxv 	REG_110,
    951   1.5      maxv 	REG_111
    952   1.5      maxv };
    953   1.5      maxv 
    954   1.5      maxv enum REGMODRM__Rm {
    955   1.5      maxv 	RM_000, /* reg */
    956   1.5      maxv 	RM_001, /* reg */
    957   1.5      maxv 	RM_010, /* reg */
    958   1.5      maxv 	RM_011, /* reg */
    959   1.5      maxv 	RM_RSP_SIB, /* reg or SIB, depending on the MOD */
    960   1.5      maxv 	RM_RBP_DISP32, /* reg or displacement-only (= RIP-relative on amd64) */
    961   1.5      maxv 	RM_110,
    962   1.5      maxv 	RM_111
    963   1.5      maxv };
    964   1.5      maxv 
    965   1.5      maxv struct x86_regmodrm {
    966  1.27      maxv 	uint8_t mod:2;
    967  1.27      maxv 	uint8_t reg:3;
    968  1.27      maxv 	uint8_t rm:3;
    969   1.5      maxv };
    970   1.5      maxv 
    971   1.5      maxv struct x86_immediate {
    972  1.11      maxv 	uint64_t data;
    973   1.5      maxv };
    974   1.5      maxv 
    975   1.5      maxv struct x86_sib {
    976   1.5      maxv 	uint8_t scale;
    977   1.5      maxv 	const struct x86_reg *idx;
    978   1.5      maxv 	const struct x86_reg *bas;
    979   1.5      maxv };
    980   1.5      maxv 
    981   1.5      maxv enum x86_store_type {
    982   1.5      maxv 	STORE_NONE,
    983   1.5      maxv 	STORE_REG,
    984   1.5      maxv 	STORE_IMM,
    985   1.5      maxv 	STORE_SIB,
    986   1.5      maxv 	STORE_DMO
    987   1.5      maxv };
    988   1.5      maxv 
    989   1.5      maxv struct x86_store {
    990   1.5      maxv 	enum x86_store_type type;
    991   1.5      maxv 	union {
    992   1.5      maxv 		const struct x86_reg *reg;
    993   1.5      maxv 		struct x86_immediate imm;
    994   1.5      maxv 		struct x86_sib sib;
    995   1.5      maxv 		uint64_t dmo;
    996   1.5      maxv 	} u;
    997   1.5      maxv 	struct x86_disp disp;
    998   1.6      maxv 	int hardseg;
    999   1.5      maxv };
   1000   1.5      maxv 
   1001   1.5      maxv struct x86_instr {
   1002  1.27      maxv 	uint8_t len;
   1003  1.13      maxv 	struct x86_legpref legpref;
   1004   1.5      maxv 	struct x86_rexpref rexpref;
   1005  1.27      maxv 	struct x86_regmodrm regmodrm;
   1006  1.27      maxv 	uint8_t operand_size;
   1007  1.27      maxv 	uint8_t address_size;
   1008  1.10      maxv 	uint64_t zeroextend_mask;
   1009   1.5      maxv 
   1010   1.5      maxv 	const struct x86_opcode *opcode;
   1011  1.27      maxv 	const struct x86_emul *emul;
   1012   1.5      maxv 
   1013   1.5      maxv 	struct x86_store src;
   1014   1.5      maxv 	struct x86_store dst;
   1015   1.5      maxv 	struct x86_store *strm;
   1016   1.5      maxv };
   1017   1.5      maxv 
   1018   1.5      maxv struct x86_decode_fsm {
   1019   1.5      maxv 	/* vcpu */
   1020   1.5      maxv 	bool is64bit;
   1021   1.5      maxv 	bool is32bit;
   1022   1.5      maxv 	bool is16bit;
   1023   1.5      maxv 
   1024   1.5      maxv 	/* fsm */
   1025   1.5      maxv 	int (*fn)(struct x86_decode_fsm *, struct x86_instr *);
   1026   1.5      maxv 	uint8_t *buf;
   1027   1.5      maxv 	uint8_t *end;
   1028   1.5      maxv };
   1029   1.5      maxv 
   1030   1.5      maxv struct x86_opcode {
   1031  1.27      maxv 	bool valid:1;
   1032  1.27      maxv 	bool regmodrm:1;
   1033  1.27      maxv 	bool regtorm:1;
   1034  1.27      maxv 	bool dmo:1;
   1035  1.27      maxv 	bool todmo:1;
   1036  1.27      maxv 	bool movs:1;
   1037  1.27      maxv 	bool stos:1;
   1038  1.27      maxv 	bool lods:1;
   1039  1.27      maxv 	bool szoverride:1;
   1040  1.27      maxv 	bool group1:1;
   1041  1.27      maxv 	bool group3:1;
   1042  1.27      maxv 	bool group11:1;
   1043  1.27      maxv 	bool immediate:1;
   1044  1.27      maxv 	uint8_t defsize;
   1045  1.27      maxv 	uint8_t flags;
   1046  1.19      maxv 	const struct x86_emul *emul;
   1047   1.5      maxv };
   1048   1.5      maxv 
   1049   1.5      maxv struct x86_group_entry {
   1050  1.19      maxv 	const struct x86_emul *emul;
   1051   1.5      maxv };
   1052   1.5      maxv 
   1053   1.5      maxv #define OPSIZE_BYTE 0x01
   1054   1.5      maxv #define OPSIZE_WORD 0x02 /* 2 bytes */
   1055   1.5      maxv #define OPSIZE_DOUB 0x04 /* 4 bytes */
   1056   1.5      maxv #define OPSIZE_QUAD 0x08 /* 8 bytes */
   1057   1.5      maxv 
   1058  1.11      maxv #define FLAG_imm8	0x01
   1059  1.11      maxv #define FLAG_immz	0x02
   1060  1.11      maxv #define FLAG_ze		0x04
   1061  1.11      maxv 
   1062  1.27      maxv static const struct x86_group_entry group1[8] __cacheline_aligned = {
   1063  1.19      maxv 	[1] = { .emul = &x86_emul_or },
   1064  1.19      maxv 	[4] = { .emul = &x86_emul_and },
   1065  1.19      maxv 	[6] = { .emul = &x86_emul_xor },
   1066  1.19      maxv 	[7] = { .emul = &x86_emul_cmp }
   1067  1.19      maxv };
   1068  1.19      maxv 
   1069  1.27      maxv static const struct x86_group_entry group3[8] __cacheline_aligned = {
   1070  1.19      maxv 	[0] = { .emul = &x86_emul_test },
   1071  1.19      maxv 	[1] = { .emul = &x86_emul_test }
   1072  1.11      maxv };
   1073   1.5      maxv 
   1074  1.27      maxv static const struct x86_group_entry group11[8] __cacheline_aligned = {
   1075  1.19      maxv 	[0] = { .emul = &x86_emul_mov }
   1076   1.5      maxv };
   1077   1.5      maxv 
   1078  1.27      maxv static const struct x86_opcode primary_opcode_table[256] __cacheline_aligned = {
   1079   1.5      maxv 	/*
   1080  1.11      maxv 	 * Group1
   1081  1.11      maxv 	 */
   1082  1.27      maxv 	[0x80] = {
   1083  1.19      maxv 		/* Eb, Ib */
   1084  1.27      maxv 		.valid = true,
   1085  1.19      maxv 		.regmodrm = true,
   1086  1.19      maxv 		.regtorm = true,
   1087  1.19      maxv 		.szoverride = false,
   1088  1.19      maxv 		.defsize = OPSIZE_BYTE,
   1089  1.19      maxv 		.group1 = true,
   1090  1.19      maxv 		.immediate = true,
   1091  1.19      maxv 		.emul = NULL /* group1 */
   1092  1.19      maxv 	},
   1093  1.27      maxv 	[0x81] = {
   1094  1.15      maxv 		/* Ev, Iz */
   1095  1.27      maxv 		.valid = true,
   1096  1.15      maxv 		.regmodrm = true,
   1097  1.15      maxv 		.regtorm = true,
   1098  1.15      maxv 		.szoverride = true,
   1099  1.15      maxv 		.defsize = -1,
   1100  1.15      maxv 		.group1 = true,
   1101  1.15      maxv 		.immediate = true,
   1102  1.15      maxv 		.flags = FLAG_immz,
   1103  1.15      maxv 		.emul = NULL /* group1 */
   1104  1.15      maxv 	},
   1105  1.27      maxv 	[0x83] = {
   1106  1.11      maxv 		/* Ev, Ib */
   1107  1.27      maxv 		.valid = true,
   1108  1.11      maxv 		.regmodrm = true,
   1109  1.11      maxv 		.regtorm = true,
   1110  1.11      maxv 		.szoverride = true,
   1111  1.11      maxv 		.defsize = -1,
   1112  1.11      maxv 		.group1 = true,
   1113  1.11      maxv 		.immediate = true,
   1114  1.11      maxv 		.flags = FLAG_imm8,
   1115  1.11      maxv 		.emul = NULL /* group1 */
   1116  1.11      maxv 	},
   1117  1.11      maxv 
   1118  1.11      maxv 	/*
   1119  1.19      maxv 	 * Group3
   1120  1.19      maxv 	 */
   1121  1.27      maxv 	[0xF6] = {
   1122  1.19      maxv 		/* Eb, Ib */
   1123  1.27      maxv 		.valid = true,
   1124  1.19      maxv 		.regmodrm = true,
   1125  1.19      maxv 		.regtorm = true,
   1126  1.19      maxv 		.szoverride = false,
   1127  1.19      maxv 		.defsize = OPSIZE_BYTE,
   1128  1.19      maxv 		.group3 = true,
   1129  1.19      maxv 		.immediate = true,
   1130  1.19      maxv 		.emul = NULL /* group3 */
   1131  1.19      maxv 	},
   1132  1.27      maxv 	[0xF7] = {
   1133  1.19      maxv 		/* Ev, Iz */
   1134  1.27      maxv 		.valid = true,
   1135  1.19      maxv 		.regmodrm = true,
   1136  1.19      maxv 		.regtorm = true,
   1137  1.19      maxv 		.szoverride = true,
   1138  1.19      maxv 		.defsize = -1,
   1139  1.19      maxv 		.group3 = true,
   1140  1.19      maxv 		.immediate = true,
   1141  1.19      maxv 		.flags = FLAG_immz,
   1142  1.19      maxv 		.emul = NULL /* group3 */
   1143  1.19      maxv 	},
   1144  1.19      maxv 
   1145  1.19      maxv 	/*
   1146   1.5      maxv 	 * Group11
   1147   1.5      maxv 	 */
   1148  1.27      maxv 	[0xC6] = {
   1149  1.11      maxv 		/* Eb, Ib */
   1150  1.27      maxv 		.valid = true,
   1151   1.5      maxv 		.regmodrm = true,
   1152   1.5      maxv 		.regtorm = true,
   1153   1.5      maxv 		.szoverride = false,
   1154   1.5      maxv 		.defsize = OPSIZE_BYTE,
   1155   1.5      maxv 		.group11 = true,
   1156   1.5      maxv 		.immediate = true,
   1157   1.5      maxv 		.emul = NULL /* group11 */
   1158   1.5      maxv 	},
   1159  1.27      maxv 	[0xC7] = {
   1160  1.11      maxv 		/* Ev, Iz */
   1161  1.27      maxv 		.valid = true,
   1162   1.5      maxv 		.regmodrm = true,
   1163   1.5      maxv 		.regtorm = true,
   1164   1.5      maxv 		.szoverride = true,
   1165   1.5      maxv 		.defsize = -1,
   1166   1.5      maxv 		.group11 = true,
   1167   1.5      maxv 		.immediate = true,
   1168  1.11      maxv 		.flags = FLAG_immz,
   1169   1.5      maxv 		.emul = NULL /* group11 */
   1170   1.5      maxv 	},
   1171   1.5      maxv 
   1172   1.5      maxv 	/*
   1173   1.5      maxv 	 * OR
   1174   1.5      maxv 	 */
   1175  1.27      maxv 	[0x08] = {
   1176   1.5      maxv 		/* Eb, Gb */
   1177  1.27      maxv 		.valid = true,
   1178   1.5      maxv 		.regmodrm = true,
   1179   1.5      maxv 		.regtorm = true,
   1180   1.5      maxv 		.szoverride = false,
   1181   1.5      maxv 		.defsize = OPSIZE_BYTE,
   1182  1.19      maxv 		.emul = &x86_emul_or
   1183   1.5      maxv 	},
   1184  1.27      maxv 	[0x09] = {
   1185   1.5      maxv 		/* Ev, Gv */
   1186  1.27      maxv 		.valid = true,
   1187   1.5      maxv 		.regmodrm = true,
   1188   1.5      maxv 		.regtorm = true,
   1189   1.5      maxv 		.szoverride = true,
   1190   1.5      maxv 		.defsize = -1,
   1191  1.19      maxv 		.emul = &x86_emul_or
   1192   1.5      maxv 	},
   1193  1.27      maxv 	[0x0A] = {
   1194   1.5      maxv 		/* Gb, Eb */
   1195  1.27      maxv 		.valid = true,
   1196   1.5      maxv 		.regmodrm = true,
   1197   1.5      maxv 		.regtorm = false,
   1198   1.5      maxv 		.szoverride = false,
   1199   1.5      maxv 		.defsize = OPSIZE_BYTE,
   1200  1.19      maxv 		.emul = &x86_emul_or
   1201   1.5      maxv 	},
   1202  1.27      maxv 	[0x0B] = {
   1203   1.5      maxv 		/* Gv, Ev */
   1204  1.27      maxv 		.valid = true,
   1205   1.5      maxv 		.regmodrm = true,
   1206   1.5      maxv 		.regtorm = false,
   1207   1.5      maxv 		.szoverride = true,
   1208   1.5      maxv 		.defsize = -1,
   1209  1.19      maxv 		.emul = &x86_emul_or
   1210   1.5      maxv 	},
   1211   1.5      maxv 
   1212   1.5      maxv 	/*
   1213   1.5      maxv 	 * AND
   1214   1.5      maxv 	 */
   1215  1.27      maxv 	[0x20] = {
   1216   1.5      maxv 		/* Eb, Gb */
   1217  1.27      maxv 		.valid = true,
   1218   1.5      maxv 		.regmodrm = true,
   1219   1.5      maxv 		.regtorm = true,
   1220   1.5      maxv 		.szoverride = false,
   1221   1.5      maxv 		.defsize = OPSIZE_BYTE,
   1222  1.19      maxv 		.emul = &x86_emul_and
   1223   1.5      maxv 	},
   1224  1.27      maxv 	[0x21] = {
   1225   1.5      maxv 		/* Ev, Gv */
   1226  1.27      maxv 		.valid = true,
   1227   1.5      maxv 		.regmodrm = true,
   1228   1.5      maxv 		.regtorm = true,
   1229   1.5      maxv 		.szoverride = true,
   1230   1.5      maxv 		.defsize = -1,
   1231  1.19      maxv 		.emul = &x86_emul_and
   1232   1.5      maxv 	},
   1233  1.27      maxv 	[0x22] = {
   1234   1.5      maxv 		/* Gb, Eb */
   1235  1.27      maxv 		.valid = true,
   1236   1.5      maxv 		.regmodrm = true,
   1237   1.5      maxv 		.regtorm = false,
   1238   1.5      maxv 		.szoverride = false,
   1239   1.5      maxv 		.defsize = OPSIZE_BYTE,
   1240  1.19      maxv 		.emul = &x86_emul_and
   1241   1.5      maxv 	},
   1242  1.27      maxv 	[0x23] = {
   1243   1.5      maxv 		/* Gv, Ev */
   1244  1.27      maxv 		.valid = true,
   1245   1.5      maxv 		.regmodrm = true,
   1246   1.5      maxv 		.regtorm = false,
   1247   1.5      maxv 		.szoverride = true,
   1248   1.5      maxv 		.defsize = -1,
   1249  1.19      maxv 		.emul = &x86_emul_and
   1250  1.19      maxv 	},
   1251  1.19      maxv 
   1252  1.19      maxv 	/*
   1253  1.19      maxv 	 * SUB
   1254  1.19      maxv 	 */
   1255  1.27      maxv 	[0x28] = {
   1256  1.19      maxv 		/* Eb, Gb */
   1257  1.27      maxv 		.valid = true,
   1258  1.19      maxv 		.regmodrm = true,
   1259  1.19      maxv 		.regtorm = true,
   1260  1.19      maxv 		.szoverride = false,
   1261  1.19      maxv 		.defsize = OPSIZE_BYTE,
   1262  1.19      maxv 		.emul = &x86_emul_sub
   1263  1.19      maxv 	},
   1264  1.27      maxv 	[0x29] = {
   1265  1.19      maxv 		/* Ev, Gv */
   1266  1.27      maxv 		.valid = true,
   1267  1.19      maxv 		.regmodrm = true,
   1268  1.19      maxv 		.regtorm = true,
   1269  1.19      maxv 		.szoverride = true,
   1270  1.19      maxv 		.defsize = -1,
   1271  1.19      maxv 		.emul = &x86_emul_sub
   1272  1.19      maxv 	},
   1273  1.27      maxv 	[0x2A] = {
   1274  1.19      maxv 		/* Gb, Eb */
   1275  1.27      maxv 		.valid = true,
   1276  1.19      maxv 		.regmodrm = true,
   1277  1.19      maxv 		.regtorm = false,
   1278  1.19      maxv 		.szoverride = false,
   1279  1.19      maxv 		.defsize = OPSIZE_BYTE,
   1280  1.19      maxv 		.emul = &x86_emul_sub
   1281  1.19      maxv 	},
   1282  1.27      maxv 	[0x2B] = {
   1283  1.19      maxv 		/* Gv, Ev */
   1284  1.27      maxv 		.valid = true,
   1285  1.19      maxv 		.regmodrm = true,
   1286  1.19      maxv 		.regtorm = false,
   1287  1.19      maxv 		.szoverride = true,
   1288  1.19      maxv 		.defsize = -1,
   1289  1.19      maxv 		.emul = &x86_emul_sub
   1290   1.5      maxv 	},
   1291   1.5      maxv 
   1292   1.5      maxv 	/*
   1293   1.5      maxv 	 * XOR
   1294   1.5      maxv 	 */
   1295  1.27      maxv 	[0x30] = {
   1296   1.5      maxv 		/* Eb, Gb */
   1297  1.27      maxv 		.valid = true,
   1298   1.5      maxv 		.regmodrm = true,
   1299   1.5      maxv 		.regtorm = true,
   1300   1.5      maxv 		.szoverride = false,
   1301   1.5      maxv 		.defsize = OPSIZE_BYTE,
   1302  1.19      maxv 		.emul = &x86_emul_xor
   1303   1.5      maxv 	},
   1304  1.27      maxv 	[0x31] = {
   1305   1.5      maxv 		/* Ev, Gv */
   1306  1.27      maxv 		.valid = true,
   1307   1.5      maxv 		.regmodrm = true,
   1308   1.5      maxv 		.regtorm = true,
   1309   1.5      maxv 		.szoverride = true,
   1310   1.5      maxv 		.defsize = -1,
   1311  1.19      maxv 		.emul = &x86_emul_xor
   1312   1.5      maxv 	},
   1313  1.27      maxv 	[0x32] = {
   1314   1.5      maxv 		/* Gb, Eb */
   1315  1.27      maxv 		.valid = true,
   1316   1.5      maxv 		.regmodrm = true,
   1317   1.5      maxv 		.regtorm = false,
   1318   1.5      maxv 		.szoverride = false,
   1319   1.5      maxv 		.defsize = OPSIZE_BYTE,
   1320  1.19      maxv 		.emul = &x86_emul_xor
   1321   1.5      maxv 	},
   1322  1.27      maxv 	[0x33] = {
   1323   1.5      maxv 		/* Gv, Ev */
   1324  1.27      maxv 		.valid = true,
   1325   1.5      maxv 		.regmodrm = true,
   1326   1.5      maxv 		.regtorm = false,
   1327   1.5      maxv 		.szoverride = true,
   1328   1.5      maxv 		.defsize = -1,
   1329  1.19      maxv 		.emul = &x86_emul_xor
   1330   1.5      maxv 	},
   1331   1.5      maxv 
   1332   1.5      maxv 	/*
   1333   1.5      maxv 	 * MOV
   1334   1.5      maxv 	 */
   1335  1.27      maxv 	[0x88] = {
   1336   1.5      maxv 		/* Eb, Gb */
   1337  1.27      maxv 		.valid = true,
   1338   1.5      maxv 		.regmodrm = true,
   1339   1.5      maxv 		.regtorm = true,
   1340   1.5      maxv 		.szoverride = false,
   1341   1.5      maxv 		.defsize = OPSIZE_BYTE,
   1342  1.19      maxv 		.emul = &x86_emul_mov
   1343   1.5      maxv 	},
   1344  1.27      maxv 	[0x89] = {
   1345   1.5      maxv 		/* Ev, Gv */
   1346  1.27      maxv 		.valid = true,
   1347   1.5      maxv 		.regmodrm = true,
   1348   1.5      maxv 		.regtorm = true,
   1349   1.5      maxv 		.szoverride = true,
   1350   1.5      maxv 		.defsize = -1,
   1351  1.19      maxv 		.emul = &x86_emul_mov
   1352   1.5      maxv 	},
   1353  1.27      maxv 	[0x8A] = {
   1354   1.5      maxv 		/* Gb, Eb */
   1355  1.27      maxv 		.valid = true,
   1356   1.5      maxv 		.regmodrm = true,
   1357   1.5      maxv 		.regtorm = false,
   1358   1.5      maxv 		.szoverride = false,
   1359   1.5      maxv 		.defsize = OPSIZE_BYTE,
   1360  1.19      maxv 		.emul = &x86_emul_mov
   1361   1.5      maxv 	},
   1362  1.27      maxv 	[0x8B] = {
   1363   1.5      maxv 		/* Gv, Ev */
   1364  1.27      maxv 		.valid = true,
   1365   1.5      maxv 		.regmodrm = true,
   1366   1.5      maxv 		.regtorm = false,
   1367   1.5      maxv 		.szoverride = true,
   1368   1.5      maxv 		.defsize = -1,
   1369  1.19      maxv 		.emul = &x86_emul_mov
   1370   1.5      maxv 	},
   1371  1.27      maxv 	[0xA0] = {
   1372   1.5      maxv 		/* AL, Ob */
   1373  1.27      maxv 		.valid = true,
   1374   1.5      maxv 		.dmo = true,
   1375   1.5      maxv 		.todmo = false,
   1376   1.5      maxv 		.szoverride = false,
   1377   1.5      maxv 		.defsize = OPSIZE_BYTE,
   1378  1.19      maxv 		.emul = &x86_emul_mov
   1379   1.5      maxv 	},
   1380  1.27      maxv 	[0xA1] = {
   1381   1.5      maxv 		/* rAX, Ov */
   1382  1.27      maxv 		.valid = true,
   1383   1.5      maxv 		.dmo = true,
   1384   1.5      maxv 		.todmo = false,
   1385   1.5      maxv 		.szoverride = true,
   1386   1.5      maxv 		.defsize = -1,
   1387  1.19      maxv 		.emul = &x86_emul_mov
   1388   1.5      maxv 	},
   1389  1.27      maxv 	[0xA2] = {
   1390   1.5      maxv 		/* Ob, AL */
   1391  1.27      maxv 		.valid = true,
   1392   1.5      maxv 		.dmo = true,
   1393   1.5      maxv 		.todmo = true,
   1394   1.5      maxv 		.szoverride = false,
   1395   1.5      maxv 		.defsize = OPSIZE_BYTE,
   1396  1.19      maxv 		.emul = &x86_emul_mov
   1397   1.5      maxv 	},
   1398  1.27      maxv 	[0xA3] = {
   1399   1.5      maxv 		/* Ov, rAX */
   1400  1.27      maxv 		.valid = true,
   1401   1.5      maxv 		.dmo = true,
   1402   1.5      maxv 		.todmo = true,
   1403   1.5      maxv 		.szoverride = true,
   1404   1.5      maxv 		.defsize = -1,
   1405  1.19      maxv 		.emul = &x86_emul_mov
   1406   1.5      maxv 	},
   1407   1.5      maxv 
   1408   1.5      maxv 	/*
   1409   1.6      maxv 	 * MOVS
   1410   1.6      maxv 	 */
   1411  1.27      maxv 	[0xA4] = {
   1412   1.6      maxv 		/* Yb, Xb */
   1413  1.27      maxv 		.valid = true,
   1414   1.6      maxv 		.movs = true,
   1415   1.6      maxv 		.szoverride = false,
   1416   1.6      maxv 		.defsize = OPSIZE_BYTE,
   1417  1.19      maxv 		.emul = &x86_emul_movs
   1418   1.6      maxv 	},
   1419  1.27      maxv 	[0xA5] = {
   1420   1.6      maxv 		/* Yv, Xv */
   1421  1.27      maxv 		.valid = true,
   1422   1.6      maxv 		.movs = true,
   1423   1.6      maxv 		.szoverride = true,
   1424   1.6      maxv 		.defsize = -1,
   1425  1.19      maxv 		.emul = &x86_emul_movs
   1426   1.6      maxv 	},
   1427   1.6      maxv 
   1428   1.6      maxv 	/*
   1429   1.5      maxv 	 * STOS
   1430   1.5      maxv 	 */
   1431  1.27      maxv 	[0xAA] = {
   1432   1.5      maxv 		/* Yb, AL */
   1433  1.27      maxv 		.valid = true,
   1434   1.5      maxv 		.stos = true,
   1435   1.5      maxv 		.szoverride = false,
   1436   1.5      maxv 		.defsize = OPSIZE_BYTE,
   1437  1.19      maxv 		.emul = &x86_emul_stos
   1438   1.5      maxv 	},
   1439  1.27      maxv 	[0xAB] = {
   1440   1.5      maxv 		/* Yv, rAX */
   1441  1.27      maxv 		.valid = true,
   1442   1.5      maxv 		.stos = true,
   1443   1.5      maxv 		.szoverride = true,
   1444   1.5      maxv 		.defsize = -1,
   1445  1.19      maxv 		.emul = &x86_emul_stos
   1446   1.5      maxv 	},
   1447   1.5      maxv 
   1448   1.5      maxv 	/*
   1449   1.5      maxv 	 * LODS
   1450   1.5      maxv 	 */
   1451  1.27      maxv 	[0xAC] = {
   1452   1.5      maxv 		/* AL, Xb */
   1453  1.27      maxv 		.valid = true,
   1454   1.5      maxv 		.lods = true,
   1455   1.5      maxv 		.szoverride = false,
   1456   1.5      maxv 		.defsize = OPSIZE_BYTE,
   1457  1.19      maxv 		.emul = &x86_emul_lods
   1458   1.5      maxv 	},
   1459  1.27      maxv 	[0xAD] = {
   1460   1.5      maxv 		/* rAX, Xv */
   1461  1.27      maxv 		.valid = true,
   1462   1.5      maxv 		.lods = true,
   1463   1.5      maxv 		.szoverride = true,
   1464   1.5      maxv 		.defsize = -1,
   1465  1.19      maxv 		.emul = &x86_emul_lods
   1466   1.5      maxv 	},
   1467   1.5      maxv };
   1468   1.5      maxv 
   1469  1.27      maxv static const struct x86_opcode secondary_opcode_table[256] __cacheline_aligned = {
   1470  1.10      maxv 	/*
   1471  1.10      maxv 	 * MOVZX
   1472  1.10      maxv 	 */
   1473  1.27      maxv 	[0xB6] = {
   1474  1.10      maxv 		/* Gv, Eb */
   1475  1.27      maxv 		.valid = true,
   1476  1.10      maxv 		.regmodrm = true,
   1477  1.10      maxv 		.regtorm = false,
   1478  1.10      maxv 		.szoverride = true,
   1479  1.10      maxv 		.defsize = OPSIZE_BYTE,
   1480  1.11      maxv 		.flags = FLAG_ze,
   1481  1.19      maxv 		.emul = &x86_emul_mov
   1482  1.10      maxv 	},
   1483  1.27      maxv 	[0xB7] = {
   1484  1.10      maxv 		/* Gv, Ew */
   1485  1.27      maxv 		.valid = true,
   1486  1.10      maxv 		.regmodrm = true,
   1487  1.10      maxv 		.regtorm = false,
   1488  1.10      maxv 		.szoverride = true,
   1489  1.10      maxv 		.defsize = OPSIZE_WORD,
   1490  1.11      maxv 		.flags = FLAG_ze,
   1491  1.19      maxv 		.emul = &x86_emul_mov
   1492  1.10      maxv 	},
   1493  1.10      maxv };
   1494  1.10      maxv 
   1495   1.5      maxv static const struct x86_reg gpr_map__rip = { NVMM_X64_GPR_RIP, 0xFFFFFFFFFFFFFFFF };
   1496   1.5      maxv 
   1497   1.5      maxv /* [REX-present][enc][opsize] */
   1498  1.27      maxv static const struct x86_reg gpr_map__special[2][4][8] __cacheline_aligned = {
   1499   1.5      maxv 	[false] = {
   1500   1.5      maxv 		/* No REX prefix. */
   1501   1.5      maxv 		[0b00] = {
   1502   1.5      maxv 			[0] = { NVMM_X64_GPR_RAX, 0x000000000000FF00 }, /* AH */
   1503   1.5      maxv 			[1] = { NVMM_X64_GPR_RSP, 0x000000000000FFFF }, /* SP */
   1504   1.5      maxv 			[2] = { -1, 0 },
   1505   1.5      maxv 			[3] = { NVMM_X64_GPR_RSP, 0x00000000FFFFFFFF }, /* ESP */
   1506   1.5      maxv 			[4] = { -1, 0 },
   1507   1.5      maxv 			[5] = { -1, 0 },
   1508   1.5      maxv 			[6] = { -1, 0 },
   1509   1.5      maxv 			[7] = { -1, 0 },
   1510   1.5      maxv 		},
   1511   1.5      maxv 		[0b01] = {
   1512   1.5      maxv 			[0] = { NVMM_X64_GPR_RCX, 0x000000000000FF00 }, /* CH */
   1513   1.5      maxv 			[1] = { NVMM_X64_GPR_RBP, 0x000000000000FFFF }, /* BP */
   1514   1.5      maxv 			[2] = { -1, 0 },
   1515   1.5      maxv 			[3] = { NVMM_X64_GPR_RBP, 0x00000000FFFFFFFF },	/* EBP */
   1516   1.5      maxv 			[4] = { -1, 0 },
   1517   1.5      maxv 			[5] = { -1, 0 },
   1518   1.5      maxv 			[6] = { -1, 0 },
   1519   1.5      maxv 			[7] = { -1, 0 },
   1520   1.5      maxv 		},
   1521   1.5      maxv 		[0b10] = {
   1522   1.5      maxv 			[0] = { NVMM_X64_GPR_RDX, 0x000000000000FF00 }, /* DH */
   1523   1.5      maxv 			[1] = { NVMM_X64_GPR_RSI, 0x000000000000FFFF }, /* SI */
   1524   1.5      maxv 			[2] = { -1, 0 },
   1525   1.5      maxv 			[3] = { NVMM_X64_GPR_RSI, 0x00000000FFFFFFFF }, /* ESI */
   1526   1.5      maxv 			[4] = { -1, 0 },
   1527   1.5      maxv 			[5] = { -1, 0 },
   1528   1.5      maxv 			[6] = { -1, 0 },
   1529   1.5      maxv 			[7] = { -1, 0 },
   1530   1.5      maxv 		},
   1531   1.5      maxv 		[0b11] = {
   1532   1.5      maxv 			[0] = { NVMM_X64_GPR_RBX, 0x000000000000FF00 }, /* BH */
   1533   1.5      maxv 			[1] = { NVMM_X64_GPR_RDI, 0x000000000000FFFF }, /* DI */
   1534   1.5      maxv 			[2] = { -1, 0 },
   1535   1.5      maxv 			[3] = { NVMM_X64_GPR_RDI, 0x00000000FFFFFFFF }, /* EDI */
   1536   1.5      maxv 			[4] = { -1, 0 },
   1537   1.5      maxv 			[5] = { -1, 0 },
   1538   1.5      maxv 			[6] = { -1, 0 },
   1539   1.5      maxv 			[7] = { -1, 0 },
   1540   1.5      maxv 		}
   1541   1.5      maxv 	},
   1542   1.5      maxv 	[true] = {
   1543   1.5      maxv 		/* Has REX prefix. */
   1544   1.5      maxv 		[0b00] = {
   1545   1.5      maxv 			[0] = { NVMM_X64_GPR_RSP, 0x00000000000000FF }, /* SPL */
   1546   1.5      maxv 			[1] = { NVMM_X64_GPR_RSP, 0x000000000000FFFF }, /* SP */
   1547   1.5      maxv 			[2] = { -1, 0 },
   1548   1.5      maxv 			[3] = { NVMM_X64_GPR_RSP, 0x00000000FFFFFFFF }, /* ESP */
   1549   1.5      maxv 			[4] = { -1, 0 },
   1550   1.5      maxv 			[5] = { -1, 0 },
   1551   1.5      maxv 			[6] = { -1, 0 },
   1552   1.5      maxv 			[7] = { NVMM_X64_GPR_RSP, 0xFFFFFFFFFFFFFFFF }, /* RSP */
   1553   1.5      maxv 		},
   1554   1.5      maxv 		[0b01] = {
   1555   1.5      maxv 			[0] = { NVMM_X64_GPR_RBP, 0x00000000000000FF }, /* BPL */
   1556   1.5      maxv 			[1] = { NVMM_X64_GPR_RBP, 0x000000000000FFFF }, /* BP */
   1557   1.5      maxv 			[2] = { -1, 0 },
   1558   1.5      maxv 			[3] = { NVMM_X64_GPR_RBP, 0x00000000FFFFFFFF }, /* EBP */
   1559   1.5      maxv 			[4] = { -1, 0 },
   1560   1.5      maxv 			[5] = { -1, 0 },
   1561   1.5      maxv 			[6] = { -1, 0 },
   1562   1.5      maxv 			[7] = { NVMM_X64_GPR_RBP, 0xFFFFFFFFFFFFFFFF }, /* RBP */
   1563   1.5      maxv 		},
   1564   1.5      maxv 		[0b10] = {
   1565   1.5      maxv 			[0] = { NVMM_X64_GPR_RSI, 0x00000000000000FF }, /* SIL */
   1566   1.5      maxv 			[1] = { NVMM_X64_GPR_RSI, 0x000000000000FFFF }, /* SI */
   1567   1.5      maxv 			[2] = { -1, 0 },
   1568   1.5      maxv 			[3] = { NVMM_X64_GPR_RSI, 0x00000000FFFFFFFF }, /* ESI */
   1569   1.5      maxv 			[4] = { -1, 0 },
   1570   1.5      maxv 			[5] = { -1, 0 },
   1571   1.5      maxv 			[6] = { -1, 0 },
   1572   1.5      maxv 			[7] = { NVMM_X64_GPR_RSI, 0xFFFFFFFFFFFFFFFF }, /* RSI */
   1573   1.5      maxv 		},
   1574   1.5      maxv 		[0b11] = {
   1575   1.5      maxv 			[0] = { NVMM_X64_GPR_RDI, 0x00000000000000FF }, /* DIL */
   1576   1.5      maxv 			[1] = { NVMM_X64_GPR_RDI, 0x000000000000FFFF }, /* DI */
   1577   1.5      maxv 			[2] = { -1, 0 },
   1578   1.5      maxv 			[3] = { NVMM_X64_GPR_RDI, 0x00000000FFFFFFFF }, /* EDI */
   1579   1.5      maxv 			[4] = { -1, 0 },
   1580   1.5      maxv 			[5] = { -1, 0 },
   1581   1.5      maxv 			[6] = { -1, 0 },
   1582   1.5      maxv 			[7] = { NVMM_X64_GPR_RDI, 0xFFFFFFFFFFFFFFFF }, /* RDI */
   1583   1.5      maxv 		}
   1584   1.5      maxv 	}
   1585   1.5      maxv };
   1586   1.5      maxv 
   1587   1.5      maxv /* [depends][enc][size] */
   1588  1.27      maxv static const struct x86_reg gpr_map[2][8][8] __cacheline_aligned = {
   1589   1.5      maxv 	[false] = {
   1590   1.5      maxv 		/* Not extended. */
   1591   1.5      maxv 		[0b000] = {
   1592   1.5      maxv 			[0] = { NVMM_X64_GPR_RAX, 0x00000000000000FF }, /* AL */
   1593   1.5      maxv 			[1] = { NVMM_X64_GPR_RAX, 0x000000000000FFFF }, /* AX */
   1594   1.5      maxv 			[2] = { -1, 0 },
   1595   1.5      maxv 			[3] = { NVMM_X64_GPR_RAX, 0x00000000FFFFFFFF }, /* EAX */
   1596   1.5      maxv 			[4] = { -1, 0 },
   1597   1.5      maxv 			[5] = { -1, 0 },
   1598   1.5      maxv 			[6] = { -1, 0 },
   1599  1.18      maxv 			[7] = { NVMM_X64_GPR_RAX, 0xFFFFFFFFFFFFFFFF }, /* RAX */
   1600   1.5      maxv 		},
   1601   1.5      maxv 		[0b001] = {
   1602   1.5      maxv 			[0] = { NVMM_X64_GPR_RCX, 0x00000000000000FF }, /* CL */
   1603   1.5      maxv 			[1] = { NVMM_X64_GPR_RCX, 0x000000000000FFFF }, /* CX */
   1604   1.5      maxv 			[2] = { -1, 0 },
   1605   1.5      maxv 			[3] = { NVMM_X64_GPR_RCX, 0x00000000FFFFFFFF }, /* ECX */
   1606   1.5      maxv 			[4] = { -1, 0 },
   1607   1.5      maxv 			[5] = { -1, 0 },
   1608   1.5      maxv 			[6] = { -1, 0 },
   1609  1.18      maxv 			[7] = { NVMM_X64_GPR_RCX, 0xFFFFFFFFFFFFFFFF }, /* RCX */
   1610   1.5      maxv 		},
   1611   1.5      maxv 		[0b010] = {
   1612   1.5      maxv 			[0] = { NVMM_X64_GPR_RDX, 0x00000000000000FF }, /* DL */
   1613   1.5      maxv 			[1] = { NVMM_X64_GPR_RDX, 0x000000000000FFFF }, /* DX */
   1614   1.5      maxv 			[2] = { -1, 0 },
   1615   1.5      maxv 			[3] = { NVMM_X64_GPR_RDX, 0x00000000FFFFFFFF }, /* EDX */
   1616   1.5      maxv 			[4] = { -1, 0 },
   1617   1.5      maxv 			[5] = { -1, 0 },
   1618   1.5      maxv 			[6] = { -1, 0 },
   1619  1.18      maxv 			[7] = { NVMM_X64_GPR_RDX, 0xFFFFFFFFFFFFFFFF }, /* RDX */
   1620   1.5      maxv 		},
   1621   1.5      maxv 		[0b011] = {
   1622   1.5      maxv 			[0] = { NVMM_X64_GPR_RBX, 0x00000000000000FF }, /* BL */
   1623   1.5      maxv 			[1] = { NVMM_X64_GPR_RBX, 0x000000000000FFFF }, /* BX */
   1624   1.5      maxv 			[2] = { -1, 0 },
   1625   1.5      maxv 			[3] = { NVMM_X64_GPR_RBX, 0x00000000FFFFFFFF }, /* EBX */
   1626   1.5      maxv 			[4] = { -1, 0 },
   1627   1.5      maxv 			[5] = { -1, 0 },
   1628   1.5      maxv 			[6] = { -1, 0 },
   1629  1.18      maxv 			[7] = { NVMM_X64_GPR_RBX, 0xFFFFFFFFFFFFFFFF }, /* RBX */
   1630   1.5      maxv 		},
   1631   1.5      maxv 		[0b100] = {
   1632   1.5      maxv 			[0] = { -1, 0 }, /* SPECIAL */
   1633   1.5      maxv 			[1] = { -1, 0 }, /* SPECIAL */
   1634   1.5      maxv 			[2] = { -1, 0 },
   1635   1.5      maxv 			[3] = { -1, 0 }, /* SPECIAL */
   1636   1.5      maxv 			[4] = { -1, 0 },
   1637   1.5      maxv 			[5] = { -1, 0 },
   1638   1.5      maxv 			[6] = { -1, 0 },
   1639   1.5      maxv 			[7] = { -1, 0 }, /* SPECIAL */
   1640   1.5      maxv 		},
   1641   1.5      maxv 		[0b101] = {
   1642   1.5      maxv 			[0] = { -1, 0 }, /* SPECIAL */
   1643   1.5      maxv 			[1] = { -1, 0 }, /* SPECIAL */
   1644   1.5      maxv 			[2] = { -1, 0 },
   1645   1.5      maxv 			[3] = { -1, 0 }, /* SPECIAL */
   1646   1.5      maxv 			[4] = { -1, 0 },
   1647   1.5      maxv 			[5] = { -1, 0 },
   1648   1.5      maxv 			[6] = { -1, 0 },
   1649   1.5      maxv 			[7] = { -1, 0 }, /* SPECIAL */
   1650   1.5      maxv 		},
   1651   1.5      maxv 		[0b110] = {
   1652   1.5      maxv 			[0] = { -1, 0 }, /* SPECIAL */
   1653   1.5      maxv 			[1] = { -1, 0 }, /* SPECIAL */
   1654   1.5      maxv 			[2] = { -1, 0 },
   1655   1.5      maxv 			[3] = { -1, 0 }, /* SPECIAL */
   1656   1.5      maxv 			[4] = { -1, 0 },
   1657   1.5      maxv 			[5] = { -1, 0 },
   1658   1.5      maxv 			[6] = { -1, 0 },
   1659   1.5      maxv 			[7] = { -1, 0 }, /* SPECIAL */
   1660   1.5      maxv 		},
   1661   1.5      maxv 		[0b111] = {
   1662   1.5      maxv 			[0] = { -1, 0 }, /* SPECIAL */
   1663   1.5      maxv 			[1] = { -1, 0 }, /* SPECIAL */
   1664   1.5      maxv 			[2] = { -1, 0 },
   1665   1.5      maxv 			[3] = { -1, 0 }, /* SPECIAL */
   1666   1.5      maxv 			[4] = { -1, 0 },
   1667   1.5      maxv 			[5] = { -1, 0 },
   1668   1.5      maxv 			[6] = { -1, 0 },
   1669   1.5      maxv 			[7] = { -1, 0 }, /* SPECIAL */
   1670   1.5      maxv 		},
   1671   1.5      maxv 	},
   1672   1.5      maxv 	[true] = {
   1673   1.5      maxv 		/* Extended. */
   1674   1.5      maxv 		[0b000] = {
   1675   1.5      maxv 			[0] = { NVMM_X64_GPR_R8, 0x00000000000000FF }, /* R8B */
   1676   1.5      maxv 			[1] = { NVMM_X64_GPR_R8, 0x000000000000FFFF }, /* R8W */
   1677   1.5      maxv 			[2] = { -1, 0 },
   1678   1.5      maxv 			[3] = { NVMM_X64_GPR_R8, 0x00000000FFFFFFFF }, /* R8D */
   1679   1.5      maxv 			[4] = { -1, 0 },
   1680   1.5      maxv 			[5] = { -1, 0 },
   1681   1.5      maxv 			[6] = { -1, 0 },
   1682  1.18      maxv 			[7] = { NVMM_X64_GPR_R8, 0xFFFFFFFFFFFFFFFF }, /* R8 */
   1683   1.5      maxv 		},
   1684   1.5      maxv 		[0b001] = {
   1685   1.5      maxv 			[0] = { NVMM_X64_GPR_R9, 0x00000000000000FF }, /* R9B */
   1686   1.5      maxv 			[1] = { NVMM_X64_GPR_R9, 0x000000000000FFFF }, /* R9W */
   1687   1.5      maxv 			[2] = { -1, 0 },
   1688   1.5      maxv 			[3] = { NVMM_X64_GPR_R9, 0x00000000FFFFFFFF }, /* R9D */
   1689   1.5      maxv 			[4] = { -1, 0 },
   1690   1.5      maxv 			[5] = { -1, 0 },
   1691   1.5      maxv 			[6] = { -1, 0 },
   1692  1.18      maxv 			[7] = { NVMM_X64_GPR_R9, 0xFFFFFFFFFFFFFFFF }, /* R9 */
   1693   1.5      maxv 		},
   1694   1.5      maxv 		[0b010] = {
   1695   1.5      maxv 			[0] = { NVMM_X64_GPR_R10, 0x00000000000000FF }, /* R10B */
   1696   1.5      maxv 			[1] = { NVMM_X64_GPR_R10, 0x000000000000FFFF }, /* R10W */
   1697   1.5      maxv 			[2] = { -1, 0 },
   1698   1.5      maxv 			[3] = { NVMM_X64_GPR_R10, 0x00000000FFFFFFFF }, /* R10D */
   1699   1.5      maxv 			[4] = { -1, 0 },
   1700   1.5      maxv 			[5] = { -1, 0 },
   1701   1.5      maxv 			[6] = { -1, 0 },
   1702  1.18      maxv 			[7] = { NVMM_X64_GPR_R10, 0xFFFFFFFFFFFFFFFF }, /* R10 */
   1703   1.5      maxv 		},
   1704   1.5      maxv 		[0b011] = {
   1705   1.5      maxv 			[0] = { NVMM_X64_GPR_R11, 0x00000000000000FF }, /* R11B */
   1706   1.5      maxv 			[1] = { NVMM_X64_GPR_R11, 0x000000000000FFFF }, /* R11W */
   1707   1.5      maxv 			[2] = { -1, 0 },
   1708   1.5      maxv 			[3] = { NVMM_X64_GPR_R11, 0x00000000FFFFFFFF }, /* R11D */
   1709   1.5      maxv 			[4] = { -1, 0 },
   1710   1.5      maxv 			[5] = { -1, 0 },
   1711   1.5      maxv 			[6] = { -1, 0 },
   1712  1.18      maxv 			[7] = { NVMM_X64_GPR_R11, 0xFFFFFFFFFFFFFFFF }, /* R11 */
   1713   1.5      maxv 		},
   1714   1.5      maxv 		[0b100] = {
   1715   1.5      maxv 			[0] = { NVMM_X64_GPR_R12, 0x00000000000000FF }, /* R12B */
   1716   1.5      maxv 			[1] = { NVMM_X64_GPR_R12, 0x000000000000FFFF }, /* R12W */
   1717   1.5      maxv 			[2] = { -1, 0 },
   1718   1.5      maxv 			[3] = { NVMM_X64_GPR_R12, 0x00000000FFFFFFFF }, /* R12D */
   1719   1.5      maxv 			[4] = { -1, 0 },
   1720   1.5      maxv 			[5] = { -1, 0 },
   1721   1.5      maxv 			[6] = { -1, 0 },
   1722  1.18      maxv 			[7] = { NVMM_X64_GPR_R12, 0xFFFFFFFFFFFFFFFF }, /* R12 */
   1723   1.5      maxv 		},
   1724   1.5      maxv 		[0b101] = {
   1725   1.5      maxv 			[0] = { NVMM_X64_GPR_R13, 0x00000000000000FF }, /* R13B */
   1726   1.5      maxv 			[1] = { NVMM_X64_GPR_R13, 0x000000000000FFFF }, /* R13W */
   1727   1.5      maxv 			[2] = { -1, 0 },
   1728   1.5      maxv 			[3] = { NVMM_X64_GPR_R13, 0x00000000FFFFFFFF }, /* R13D */
   1729   1.5      maxv 			[4] = { -1, 0 },
   1730   1.5      maxv 			[5] = { -1, 0 },
   1731   1.5      maxv 			[6] = { -1, 0 },
   1732  1.18      maxv 			[7] = { NVMM_X64_GPR_R13, 0xFFFFFFFFFFFFFFFF }, /* R13 */
   1733   1.5      maxv 		},
   1734   1.5      maxv 		[0b110] = {
   1735   1.5      maxv 			[0] = { NVMM_X64_GPR_R14, 0x00000000000000FF }, /* R14B */
   1736   1.5      maxv 			[1] = { NVMM_X64_GPR_R14, 0x000000000000FFFF }, /* R14W */
   1737   1.5      maxv 			[2] = { -1, 0 },
   1738   1.5      maxv 			[3] = { NVMM_X64_GPR_R14, 0x00000000FFFFFFFF }, /* R14D */
   1739   1.5      maxv 			[4] = { -1, 0 },
   1740   1.5      maxv 			[5] = { -1, 0 },
   1741   1.5      maxv 			[6] = { -1, 0 },
   1742  1.18      maxv 			[7] = { NVMM_X64_GPR_R14, 0xFFFFFFFFFFFFFFFF }, /* R14 */
   1743   1.5      maxv 		},
   1744   1.5      maxv 		[0b111] = {
   1745   1.5      maxv 			[0] = { NVMM_X64_GPR_R15, 0x00000000000000FF }, /* R15B */
   1746   1.5      maxv 			[1] = { NVMM_X64_GPR_R15, 0x000000000000FFFF }, /* R15W */
   1747   1.5      maxv 			[2] = { -1, 0 },
   1748   1.5      maxv 			[3] = { NVMM_X64_GPR_R15, 0x00000000FFFFFFFF }, /* R15D */
   1749   1.5      maxv 			[4] = { -1, 0 },
   1750   1.5      maxv 			[5] = { -1, 0 },
   1751   1.5      maxv 			[6] = { -1, 0 },
   1752  1.18      maxv 			[7] = { NVMM_X64_GPR_R15, 0xFFFFFFFFFFFFFFFF }, /* R15 */
   1753   1.5      maxv 		},
   1754   1.5      maxv 	}
   1755   1.5      maxv };
   1756   1.5      maxv 
   1757   1.5      maxv static int
   1758   1.5      maxv node_overflow(struct x86_decode_fsm *fsm, struct x86_instr *instr)
   1759   1.5      maxv {
   1760   1.5      maxv 	fsm->fn = NULL;
   1761   1.5      maxv 	return -1;
   1762   1.5      maxv }
   1763   1.5      maxv 
   1764   1.5      maxv static int
   1765   1.5      maxv fsm_read(struct x86_decode_fsm *fsm, uint8_t *bytes, size_t n)
   1766   1.5      maxv {
   1767   1.5      maxv 	if (fsm->buf + n > fsm->end) {
   1768   1.5      maxv 		return -1;
   1769   1.5      maxv 	}
   1770   1.5      maxv 	memcpy(bytes, fsm->buf, n);
   1771   1.5      maxv 	return 0;
   1772   1.5      maxv }
   1773   1.5      maxv 
   1774  1.27      maxv static inline void
   1775   1.5      maxv fsm_advance(struct x86_decode_fsm *fsm, size_t n,
   1776   1.5      maxv     int (*fn)(struct x86_decode_fsm *, struct x86_instr *))
   1777   1.5      maxv {
   1778   1.5      maxv 	fsm->buf += n;
   1779   1.5      maxv 	if (fsm->buf > fsm->end) {
   1780   1.5      maxv 		fsm->fn = node_overflow;
   1781   1.5      maxv 	} else {
   1782   1.5      maxv 		fsm->fn = fn;
   1783   1.5      maxv 	}
   1784   1.5      maxv }
   1785   1.5      maxv 
   1786   1.5      maxv static const struct x86_reg *
   1787   1.5      maxv resolve_special_register(struct x86_instr *instr, uint8_t enc, size_t regsize)
   1788   1.5      maxv {
   1789   1.5      maxv 	enc &= 0b11;
   1790   1.5      maxv 	if (regsize == 8) {
   1791   1.5      maxv 		/* May be 64bit without REX */
   1792   1.5      maxv 		return &gpr_map__special[1][enc][regsize-1];
   1793   1.5      maxv 	}
   1794   1.5      maxv 	return &gpr_map__special[instr->rexpref.present][enc][regsize-1];
   1795   1.5      maxv }
   1796   1.5      maxv 
   1797   1.5      maxv /*
   1798   1.6      maxv  * Special node, for MOVS. Fake two displacements of zero on the source and
   1799   1.6      maxv  * destination registers.
   1800   1.6      maxv  */
   1801   1.6      maxv static int
   1802   1.6      maxv node_movs(struct x86_decode_fsm *fsm, struct x86_instr *instr)
   1803   1.6      maxv {
   1804   1.6      maxv 	size_t adrsize;
   1805   1.6      maxv 
   1806   1.6      maxv 	adrsize = instr->address_size;
   1807   1.6      maxv 
   1808   1.6      maxv 	/* DS:RSI */
   1809   1.6      maxv 	instr->src.type = STORE_REG;
   1810   1.6      maxv 	instr->src.u.reg = &gpr_map__special[1][2][adrsize-1];
   1811   1.6      maxv 	instr->src.disp.type = DISP_0;
   1812   1.6      maxv 
   1813   1.6      maxv 	/* ES:RDI, force ES */
   1814   1.6      maxv 	instr->dst.type = STORE_REG;
   1815   1.6      maxv 	instr->dst.u.reg = &gpr_map__special[1][3][adrsize-1];
   1816   1.6      maxv 	instr->dst.disp.type = DISP_0;
   1817   1.6      maxv 	instr->dst.hardseg = NVMM_X64_SEG_ES;
   1818   1.6      maxv 
   1819   1.6      maxv 	fsm_advance(fsm, 0, NULL);
   1820   1.6      maxv 
   1821   1.6      maxv 	return 0;
   1822   1.6      maxv }
   1823   1.6      maxv 
   1824   1.6      maxv /*
   1825   1.5      maxv  * Special node, for STOS and LODS. Fake a displacement of zero on the
   1826   1.5      maxv  * destination register.
   1827   1.5      maxv  */
   1828   1.5      maxv static int
   1829   1.5      maxv node_stlo(struct x86_decode_fsm *fsm, struct x86_instr *instr)
   1830   1.5      maxv {
   1831   1.5      maxv 	const struct x86_opcode *opcode = instr->opcode;
   1832   1.5      maxv 	struct x86_store *stlo, *streg;
   1833   1.5      maxv 	size_t adrsize, regsize;
   1834   1.5      maxv 
   1835   1.5      maxv 	adrsize = instr->address_size;
   1836   1.5      maxv 	regsize = instr->operand_size;
   1837   1.5      maxv 
   1838   1.5      maxv 	if (opcode->stos) {
   1839   1.5      maxv 		streg = &instr->src;
   1840   1.5      maxv 		stlo = &instr->dst;
   1841   1.5      maxv 	} else {
   1842   1.5      maxv 		streg = &instr->dst;
   1843   1.5      maxv 		stlo = &instr->src;
   1844   1.5      maxv 	}
   1845   1.5      maxv 
   1846   1.5      maxv 	streg->type = STORE_REG;
   1847   1.5      maxv 	streg->u.reg = &gpr_map[0][0][regsize-1]; /* ?AX */
   1848   1.5      maxv 
   1849   1.5      maxv 	stlo->type = STORE_REG;
   1850   1.5      maxv 	if (opcode->stos) {
   1851   1.5      maxv 		/* ES:RDI, force ES */
   1852   1.5      maxv 		stlo->u.reg = &gpr_map__special[1][3][adrsize-1];
   1853   1.6      maxv 		stlo->hardseg = NVMM_X64_SEG_ES;
   1854   1.5      maxv 	} else {
   1855   1.5      maxv 		/* DS:RSI */
   1856   1.5      maxv 		stlo->u.reg = &gpr_map__special[1][2][adrsize-1];
   1857   1.5      maxv 	}
   1858   1.5      maxv 	stlo->disp.type = DISP_0;
   1859   1.5      maxv 
   1860   1.5      maxv 	fsm_advance(fsm, 0, NULL);
   1861   1.5      maxv 
   1862   1.5      maxv 	return 0;
   1863   1.5      maxv }
   1864   1.5      maxv 
   1865   1.5      maxv static int
   1866   1.5      maxv node_dmo(struct x86_decode_fsm *fsm, struct x86_instr *instr)
   1867   1.5      maxv {
   1868   1.5      maxv 	const struct x86_opcode *opcode = instr->opcode;
   1869   1.5      maxv 	struct x86_store *stdmo, *streg;
   1870   1.5      maxv 	size_t adrsize, regsize;
   1871   1.5      maxv 
   1872   1.5      maxv 	adrsize = instr->address_size;
   1873   1.5      maxv 	regsize = instr->operand_size;
   1874   1.5      maxv 
   1875   1.5      maxv 	if (opcode->todmo) {
   1876   1.5      maxv 		streg = &instr->src;
   1877   1.5      maxv 		stdmo = &instr->dst;
   1878   1.5      maxv 	} else {
   1879   1.5      maxv 		streg = &instr->dst;
   1880   1.5      maxv 		stdmo = &instr->src;
   1881   1.5      maxv 	}
   1882   1.5      maxv 
   1883   1.5      maxv 	streg->type = STORE_REG;
   1884   1.5      maxv 	streg->u.reg = &gpr_map[0][0][regsize-1]; /* ?AX */
   1885   1.5      maxv 
   1886   1.5      maxv 	stdmo->type = STORE_DMO;
   1887   1.5      maxv 	if (fsm_read(fsm, (uint8_t *)&stdmo->u.dmo, adrsize) == -1) {
   1888   1.5      maxv 		return -1;
   1889   1.5      maxv 	}
   1890   1.5      maxv 	fsm_advance(fsm, adrsize, NULL);
   1891   1.5      maxv 
   1892   1.5      maxv 	return 0;
   1893   1.5      maxv }
   1894   1.5      maxv 
   1895  1.15      maxv static inline uint64_t
   1896  1.11      maxv sign_extend(uint64_t val, int size)
   1897  1.11      maxv {
   1898  1.11      maxv 	if (size == 1) {
   1899  1.11      maxv 		if (val & __BIT(7))
   1900  1.11      maxv 			val |= 0xFFFFFFFFFFFFFF00;
   1901  1.11      maxv 	} else if (size == 2) {
   1902  1.11      maxv 		if (val & __BIT(15))
   1903  1.11      maxv 			val |= 0xFFFFFFFFFFFF0000;
   1904  1.11      maxv 	} else if (size == 4) {
   1905  1.11      maxv 		if (val & __BIT(31))
   1906  1.11      maxv 			val |= 0xFFFFFFFF00000000;
   1907  1.11      maxv 	}
   1908  1.11      maxv 	return val;
   1909  1.11      maxv }
   1910  1.11      maxv 
   1911   1.5      maxv static int
   1912   1.5      maxv node_immediate(struct x86_decode_fsm *fsm, struct x86_instr *instr)
   1913   1.5      maxv {
   1914   1.5      maxv 	const struct x86_opcode *opcode = instr->opcode;
   1915   1.5      maxv 	struct x86_store *store;
   1916   1.5      maxv 	uint8_t immsize;
   1917  1.11      maxv 	size_t sesize = 0;
   1918   1.5      maxv 
   1919   1.5      maxv 	/* The immediate is the source */
   1920   1.5      maxv 	store = &instr->src;
   1921   1.5      maxv 	immsize = instr->operand_size;
   1922   1.5      maxv 
   1923  1.11      maxv 	if (opcode->flags & FLAG_imm8) {
   1924  1.11      maxv 		sesize = immsize;
   1925  1.11      maxv 		immsize = 1;
   1926  1.11      maxv 	} else if ((opcode->flags & FLAG_immz) && (immsize == 8)) {
   1927  1.11      maxv 		sesize = immsize;
   1928   1.5      maxv 		immsize = 4;
   1929   1.5      maxv 	}
   1930   1.5      maxv 
   1931   1.5      maxv 	store->type = STORE_IMM;
   1932  1.11      maxv 	if (fsm_read(fsm, (uint8_t *)&store->u.imm.data, immsize) == -1) {
   1933   1.5      maxv 		return -1;
   1934   1.5      maxv 	}
   1935  1.15      maxv 	fsm_advance(fsm, immsize, NULL);
   1936   1.5      maxv 
   1937  1.11      maxv 	if (sesize != 0) {
   1938  1.11      maxv 		store->u.imm.data = sign_extend(store->u.imm.data, sesize);
   1939  1.11      maxv 	}
   1940   1.5      maxv 
   1941   1.5      maxv 	return 0;
   1942   1.5      maxv }
   1943   1.5      maxv 
   1944   1.5      maxv static int
   1945   1.5      maxv node_disp(struct x86_decode_fsm *fsm, struct x86_instr *instr)
   1946   1.5      maxv {
   1947   1.5      maxv 	const struct x86_opcode *opcode = instr->opcode;
   1948  1.11      maxv 	uint64_t data = 0;
   1949   1.5      maxv 	size_t n;
   1950   1.5      maxv 
   1951   1.5      maxv 	if (instr->strm->disp.type == DISP_1) {
   1952   1.5      maxv 		n = 1;
   1953   1.5      maxv 	} else { /* DISP4 */
   1954   1.5      maxv 		n = 4;
   1955   1.5      maxv 	}
   1956   1.5      maxv 
   1957  1.11      maxv 	if (fsm_read(fsm, (uint8_t *)&data, n) == -1) {
   1958   1.5      maxv 		return -1;
   1959   1.5      maxv 	}
   1960   1.5      maxv 
   1961  1.11      maxv 	if (__predict_true(fsm->is64bit)) {
   1962  1.11      maxv 		data = sign_extend(data, n);
   1963  1.11      maxv 	}
   1964  1.11      maxv 
   1965  1.11      maxv 	instr->strm->disp.data = data;
   1966  1.11      maxv 
   1967   1.5      maxv 	if (opcode->immediate) {
   1968   1.5      maxv 		fsm_advance(fsm, n, node_immediate);
   1969   1.5      maxv 	} else {
   1970   1.5      maxv 		fsm_advance(fsm, n, NULL);
   1971   1.5      maxv 	}
   1972   1.5      maxv 
   1973   1.5      maxv 	return 0;
   1974   1.5      maxv }
   1975   1.5      maxv 
   1976   1.5      maxv static const struct x86_reg *
   1977   1.5      maxv get_register_idx(struct x86_instr *instr, uint8_t index)
   1978   1.5      maxv {
   1979   1.5      maxv 	uint8_t enc = index;
   1980   1.5      maxv 	const struct x86_reg *reg;
   1981   1.5      maxv 	size_t regsize;
   1982   1.5      maxv 
   1983   1.5      maxv 	regsize = instr->address_size;
   1984   1.5      maxv 	reg = &gpr_map[instr->rexpref.x][enc][regsize-1];
   1985   1.5      maxv 
   1986   1.5      maxv 	if (reg->num == -1) {
   1987   1.5      maxv 		reg = resolve_special_register(instr, enc, regsize);
   1988   1.5      maxv 	}
   1989   1.5      maxv 
   1990   1.5      maxv 	return reg;
   1991   1.5      maxv }
   1992   1.5      maxv 
   1993   1.5      maxv static const struct x86_reg *
   1994   1.5      maxv get_register_bas(struct x86_instr *instr, uint8_t base)
   1995   1.5      maxv {
   1996   1.5      maxv 	uint8_t enc = base;
   1997   1.5      maxv 	const struct x86_reg *reg;
   1998   1.5      maxv 	size_t regsize;
   1999   1.5      maxv 
   2000   1.5      maxv 	regsize = instr->address_size;
   2001   1.5      maxv 	reg = &gpr_map[instr->rexpref.b][enc][regsize-1];
   2002   1.5      maxv 	if (reg->num == -1) {
   2003   1.5      maxv 		reg = resolve_special_register(instr, enc, regsize);
   2004   1.5      maxv 	}
   2005   1.5      maxv 
   2006   1.5      maxv 	return reg;
   2007   1.5      maxv }
   2008   1.5      maxv 
   2009   1.5      maxv static int
   2010   1.5      maxv node_sib(struct x86_decode_fsm *fsm, struct x86_instr *instr)
   2011   1.5      maxv {
   2012   1.5      maxv 	const struct x86_opcode *opcode;
   2013   1.5      maxv 	uint8_t scale, index, base;
   2014   1.5      maxv 	bool noindex, nobase;
   2015   1.5      maxv 	uint8_t byte;
   2016   1.5      maxv 
   2017   1.5      maxv 	if (fsm_read(fsm, &byte, sizeof(byte)) == -1) {
   2018   1.5      maxv 		return -1;
   2019   1.5      maxv 	}
   2020   1.5      maxv 
   2021   1.5      maxv 	scale = ((byte & 0b11000000) >> 6);
   2022   1.5      maxv 	index = ((byte & 0b00111000) >> 3);
   2023   1.5      maxv 	base  = ((byte & 0b00000111) >> 0);
   2024   1.5      maxv 
   2025   1.5      maxv 	opcode = instr->opcode;
   2026   1.5      maxv 
   2027   1.5      maxv 	noindex = false;
   2028   1.5      maxv 	nobase = false;
   2029   1.5      maxv 
   2030   1.5      maxv 	if (index == 0b100 && !instr->rexpref.x) {
   2031   1.5      maxv 		/* Special case: the index is null */
   2032   1.5      maxv 		noindex = true;
   2033   1.5      maxv 	}
   2034   1.5      maxv 
   2035   1.5      maxv 	if (instr->regmodrm.mod == 0b00 && base == 0b101) {
   2036   1.5      maxv 		/* Special case: the base is null + disp32 */
   2037   1.5      maxv 		instr->strm->disp.type = DISP_4;
   2038   1.5      maxv 		nobase = true;
   2039   1.5      maxv 	}
   2040   1.5      maxv 
   2041   1.5      maxv 	instr->strm->type = STORE_SIB;
   2042   1.5      maxv 	instr->strm->u.sib.scale = (1 << scale);
   2043   1.5      maxv 	if (!noindex)
   2044   1.5      maxv 		instr->strm->u.sib.idx = get_register_idx(instr, index);
   2045   1.5      maxv 	if (!nobase)
   2046   1.5      maxv 		instr->strm->u.sib.bas = get_register_bas(instr, base);
   2047   1.5      maxv 
   2048   1.5      maxv 	/* May have a displacement, or an immediate */
   2049   1.5      maxv 	if (instr->strm->disp.type == DISP_1 || instr->strm->disp.type == DISP_4) {
   2050   1.5      maxv 		fsm_advance(fsm, 1, node_disp);
   2051   1.5      maxv 	} else if (opcode->immediate) {
   2052   1.5      maxv 		fsm_advance(fsm, 1, node_immediate);
   2053   1.5      maxv 	} else {
   2054   1.5      maxv 		fsm_advance(fsm, 1, NULL);
   2055   1.5      maxv 	}
   2056   1.5      maxv 
   2057   1.5      maxv 	return 0;
   2058   1.5      maxv }
   2059   1.5      maxv 
   2060   1.5      maxv static const struct x86_reg *
   2061   1.5      maxv get_register_reg(struct x86_instr *instr, const struct x86_opcode *opcode)
   2062   1.5      maxv {
   2063   1.5      maxv 	uint8_t enc = instr->regmodrm.reg;
   2064   1.5      maxv 	const struct x86_reg *reg;
   2065   1.5      maxv 	size_t regsize;
   2066   1.5      maxv 
   2067  1.11      maxv 	regsize = instr->operand_size;
   2068   1.5      maxv 
   2069   1.5      maxv 	reg = &gpr_map[instr->rexpref.r][enc][regsize-1];
   2070   1.5      maxv 	if (reg->num == -1) {
   2071   1.5      maxv 		reg = resolve_special_register(instr, enc, regsize);
   2072   1.5      maxv 	}
   2073   1.5      maxv 
   2074   1.5      maxv 	return reg;
   2075   1.5      maxv }
   2076   1.5      maxv 
   2077   1.5      maxv static const struct x86_reg *
   2078   1.5      maxv get_register_rm(struct x86_instr *instr, const struct x86_opcode *opcode)
   2079   1.5      maxv {
   2080   1.5      maxv 	uint8_t enc = instr->regmodrm.rm;
   2081   1.5      maxv 	const struct x86_reg *reg;
   2082   1.5      maxv 	size_t regsize;
   2083   1.5      maxv 
   2084   1.5      maxv 	if (instr->strm->disp.type == DISP_NONE) {
   2085  1.11      maxv 		regsize = instr->operand_size;
   2086   1.5      maxv 	} else {
   2087   1.5      maxv 		/* Indirect access, the size is that of the address. */
   2088   1.5      maxv 		regsize = instr->address_size;
   2089   1.5      maxv 	}
   2090   1.5      maxv 
   2091   1.5      maxv 	reg = &gpr_map[instr->rexpref.b][enc][regsize-1];
   2092   1.5      maxv 	if (reg->num == -1) {
   2093   1.5      maxv 		reg = resolve_special_register(instr, enc, regsize);
   2094   1.5      maxv 	}
   2095   1.5      maxv 
   2096   1.5      maxv 	return reg;
   2097   1.5      maxv }
   2098   1.5      maxv 
   2099   1.5      maxv static inline bool
   2100   1.5      maxv has_sib(struct x86_instr *instr)
   2101   1.5      maxv {
   2102   1.5      maxv 	return (instr->regmodrm.mod != 3 && instr->regmodrm.rm == 4);
   2103   1.5      maxv }
   2104   1.5      maxv 
   2105   1.5      maxv static inline bool
   2106   1.9      maxv is_rip_relative(struct x86_decode_fsm *fsm, struct x86_instr *instr)
   2107   1.5      maxv {
   2108   1.9      maxv 	return (fsm->is64bit && instr->strm->disp.type == DISP_0 &&
   2109   1.9      maxv 	    instr->regmodrm.rm == RM_RBP_DISP32);
   2110   1.9      maxv }
   2111   1.9      maxv 
   2112   1.9      maxv static inline bool
   2113   1.9      maxv is_disp32_only(struct x86_decode_fsm *fsm, struct x86_instr *instr)
   2114   1.9      maxv {
   2115   1.9      maxv 	return (!fsm->is64bit && instr->strm->disp.type == DISP_0 &&
   2116   1.5      maxv 	    instr->regmodrm.rm == RM_RBP_DISP32);
   2117   1.5      maxv }
   2118   1.5      maxv 
   2119   1.5      maxv static enum x86_disp_type
   2120   1.5      maxv get_disp_type(struct x86_instr *instr)
   2121   1.5      maxv {
   2122   1.5      maxv 	switch (instr->regmodrm.mod) {
   2123   1.5      maxv 	case MOD_DIS0:	/* indirect */
   2124   1.5      maxv 		return DISP_0;
   2125   1.5      maxv 	case MOD_DIS1:	/* indirect+1 */
   2126   1.5      maxv 		return DISP_1;
   2127   1.5      maxv 	case MOD_DIS4:	/* indirect+4 */
   2128   1.5      maxv 		return DISP_4;
   2129   1.5      maxv 	case MOD_REG:	/* direct */
   2130   1.5      maxv 	default:	/* gcc */
   2131   1.5      maxv 		return DISP_NONE;
   2132   1.5      maxv 	}
   2133   1.5      maxv }
   2134   1.5      maxv 
   2135   1.5      maxv static int
   2136   1.5      maxv node_regmodrm(struct x86_decode_fsm *fsm, struct x86_instr *instr)
   2137   1.5      maxv {
   2138   1.5      maxv 	struct x86_store *strg, *strm;
   2139   1.5      maxv 	const struct x86_opcode *opcode;
   2140   1.5      maxv 	const struct x86_reg *reg;
   2141   1.5      maxv 	uint8_t byte;
   2142   1.5      maxv 
   2143   1.5      maxv 	if (fsm_read(fsm, &byte, sizeof(byte)) == -1) {
   2144   1.5      maxv 		return -1;
   2145   1.5      maxv 	}
   2146   1.5      maxv 
   2147   1.5      maxv 	opcode = instr->opcode;
   2148   1.5      maxv 
   2149  1.27      maxv 	instr->regmodrm.rm  = ((byte & 0b00000111) >> 0);
   2150  1.27      maxv 	instr->regmodrm.reg = ((byte & 0b00111000) >> 3);
   2151   1.5      maxv 	instr->regmodrm.mod = ((byte & 0b11000000) >> 6);
   2152   1.5      maxv 
   2153   1.5      maxv 	if (opcode->regtorm) {
   2154   1.5      maxv 		strg = &instr->src;
   2155   1.5      maxv 		strm = &instr->dst;
   2156   1.5      maxv 	} else { /* RM to REG */
   2157   1.5      maxv 		strm = &instr->src;
   2158   1.5      maxv 		strg = &instr->dst;
   2159   1.5      maxv 	}
   2160   1.5      maxv 
   2161   1.5      maxv 	/* Save for later use. */
   2162   1.5      maxv 	instr->strm = strm;
   2163   1.5      maxv 
   2164   1.5      maxv 	/*
   2165   1.5      maxv 	 * Special cases: Groups. The REG field of REGMODRM is the index in
   2166   1.5      maxv 	 * the group. op1 gets overwritten in the Immediate node, if any.
   2167   1.5      maxv 	 */
   2168  1.11      maxv 	if (opcode->group1) {
   2169  1.11      maxv 		if (group1[instr->regmodrm.reg].emul == NULL) {
   2170  1.11      maxv 			return -1;
   2171  1.11      maxv 		}
   2172  1.11      maxv 		instr->emul = group1[instr->regmodrm.reg].emul;
   2173  1.19      maxv 	} else if (opcode->group3) {
   2174  1.19      maxv 		if (group3[instr->regmodrm.reg].emul == NULL) {
   2175  1.19      maxv 			return -1;
   2176  1.19      maxv 		}
   2177  1.19      maxv 		instr->emul = group3[instr->regmodrm.reg].emul;
   2178  1.11      maxv 	} else if (opcode->group11) {
   2179   1.5      maxv 		if (group11[instr->regmodrm.reg].emul == NULL) {
   2180   1.5      maxv 			return -1;
   2181   1.5      maxv 		}
   2182   1.5      maxv 		instr->emul = group11[instr->regmodrm.reg].emul;
   2183   1.5      maxv 	}
   2184   1.5      maxv 
   2185  1.16      maxv 	if (!opcode->immediate) {
   2186  1.16      maxv 		reg = get_register_reg(instr, opcode);
   2187  1.16      maxv 		if (reg == NULL) {
   2188  1.16      maxv 			return -1;
   2189  1.16      maxv 		}
   2190  1.16      maxv 		strg->type = STORE_REG;
   2191  1.16      maxv 		strg->u.reg = reg;
   2192   1.5      maxv 	}
   2193   1.5      maxv 
   2194  1.24      maxv 	/* The displacement applies to RM. */
   2195  1.24      maxv 	strm->disp.type = get_disp_type(instr);
   2196  1.24      maxv 
   2197   1.5      maxv 	if (has_sib(instr)) {
   2198   1.5      maxv 		/* Overwrites RM */
   2199   1.5      maxv 		fsm_advance(fsm, 1, node_sib);
   2200   1.5      maxv 		return 0;
   2201   1.5      maxv 	}
   2202   1.5      maxv 
   2203   1.9      maxv 	if (is_rip_relative(fsm, instr)) {
   2204   1.5      maxv 		/* Overwrites RM */
   2205   1.5      maxv 		strm->type = STORE_REG;
   2206   1.5      maxv 		strm->u.reg = &gpr_map__rip;
   2207   1.5      maxv 		strm->disp.type = DISP_4;
   2208   1.5      maxv 		fsm_advance(fsm, 1, node_disp);
   2209   1.5      maxv 		return 0;
   2210   1.5      maxv 	}
   2211   1.5      maxv 
   2212   1.9      maxv 	if (is_disp32_only(fsm, instr)) {
   2213   1.9      maxv 		/* Overwrites RM */
   2214   1.9      maxv 		strm->type = STORE_REG;
   2215   1.9      maxv 		strm->u.reg = NULL;
   2216   1.9      maxv 		strm->disp.type = DISP_4;
   2217   1.9      maxv 		fsm_advance(fsm, 1, node_disp);
   2218   1.9      maxv 		return 0;
   2219   1.9      maxv 	}
   2220   1.9      maxv 
   2221   1.5      maxv 	reg = get_register_rm(instr, opcode);
   2222   1.5      maxv 	if (reg == NULL) {
   2223   1.5      maxv 		return -1;
   2224   1.5      maxv 	}
   2225   1.5      maxv 	strm->type = STORE_REG;
   2226   1.5      maxv 	strm->u.reg = reg;
   2227   1.5      maxv 
   2228   1.5      maxv 	if (strm->disp.type == DISP_NONE) {
   2229   1.5      maxv 		/* Direct register addressing mode */
   2230   1.5      maxv 		if (opcode->immediate) {
   2231   1.5      maxv 			fsm_advance(fsm, 1, node_immediate);
   2232   1.5      maxv 		} else {
   2233   1.5      maxv 			fsm_advance(fsm, 1, NULL);
   2234   1.5      maxv 		}
   2235   1.5      maxv 	} else if (strm->disp.type == DISP_0) {
   2236   1.5      maxv 		/* Indirect register addressing mode */
   2237   1.5      maxv 		if (opcode->immediate) {
   2238   1.5      maxv 			fsm_advance(fsm, 1, node_immediate);
   2239   1.5      maxv 		} else {
   2240   1.5      maxv 			fsm_advance(fsm, 1, NULL);
   2241   1.5      maxv 		}
   2242   1.5      maxv 	} else {
   2243   1.5      maxv 		fsm_advance(fsm, 1, node_disp);
   2244   1.5      maxv 	}
   2245   1.5      maxv 
   2246   1.5      maxv 	return 0;
   2247   1.5      maxv }
   2248   1.5      maxv 
   2249   1.5      maxv static size_t
   2250   1.5      maxv get_operand_size(struct x86_decode_fsm *fsm, struct x86_instr *instr)
   2251   1.5      maxv {
   2252   1.5      maxv 	const struct x86_opcode *opcode = instr->opcode;
   2253   1.5      maxv 	int opsize;
   2254   1.5      maxv 
   2255   1.5      maxv 	/* Get the opsize */
   2256   1.5      maxv 	if (!opcode->szoverride) {
   2257   1.5      maxv 		opsize = opcode->defsize;
   2258   1.5      maxv 	} else if (instr->rexpref.present && instr->rexpref.w) {
   2259   1.5      maxv 		opsize = 8;
   2260   1.5      maxv 	} else {
   2261   1.5      maxv 		if (!fsm->is16bit) {
   2262  1.13      maxv 			if (instr->legpref.opr_ovr) {
   2263   1.5      maxv 				opsize = 2;
   2264   1.5      maxv 			} else {
   2265   1.5      maxv 				opsize = 4;
   2266   1.5      maxv 			}
   2267   1.5      maxv 		} else { /* 16bit */
   2268  1.13      maxv 			if (instr->legpref.opr_ovr) {
   2269   1.5      maxv 				opsize = 4;
   2270   1.5      maxv 			} else {
   2271   1.5      maxv 				opsize = 2;
   2272   1.5      maxv 			}
   2273   1.5      maxv 		}
   2274   1.5      maxv 	}
   2275   1.5      maxv 
   2276   1.5      maxv 	return opsize;
   2277   1.5      maxv }
   2278   1.5      maxv 
   2279   1.5      maxv static size_t
   2280   1.5      maxv get_address_size(struct x86_decode_fsm *fsm, struct x86_instr *instr)
   2281   1.5      maxv {
   2282   1.5      maxv 	if (fsm->is64bit) {
   2283  1.13      maxv 		if (__predict_false(instr->legpref.adr_ovr)) {
   2284   1.5      maxv 			return 4;
   2285   1.5      maxv 		}
   2286   1.5      maxv 		return 8;
   2287   1.5      maxv 	}
   2288   1.5      maxv 
   2289   1.5      maxv 	if (fsm->is32bit) {
   2290  1.13      maxv 		if (__predict_false(instr->legpref.adr_ovr)) {
   2291   1.5      maxv 			return 2;
   2292   1.5      maxv 		}
   2293   1.5      maxv 		return 4;
   2294   1.5      maxv 	}
   2295   1.5      maxv 
   2296   1.5      maxv 	/* 16bit. */
   2297  1.13      maxv 	if (__predict_false(instr->legpref.adr_ovr)) {
   2298   1.5      maxv 		return 4;
   2299   1.5      maxv 	}
   2300   1.5      maxv 	return 2;
   2301   1.5      maxv }
   2302   1.5      maxv 
   2303   1.5      maxv static int
   2304   1.5      maxv node_primary_opcode(struct x86_decode_fsm *fsm, struct x86_instr *instr)
   2305   1.1      maxv {
   2306   1.5      maxv 	const struct x86_opcode *opcode;
   2307   1.5      maxv 	uint8_t byte;
   2308   1.5      maxv 
   2309   1.5      maxv 	if (fsm_read(fsm, &byte, sizeof(byte)) == -1) {
   2310   1.5      maxv 		return -1;
   2311   1.5      maxv 	}
   2312   1.5      maxv 
   2313  1.27      maxv 	opcode = &primary_opcode_table[byte];
   2314  1.27      maxv 	if (__predict_false(!opcode->valid)) {
   2315   1.1      maxv 		return -1;
   2316   1.1      maxv 	}
   2317   1.1      maxv 
   2318   1.5      maxv 	instr->opcode = opcode;
   2319   1.5      maxv 	instr->emul = opcode->emul;
   2320   1.5      maxv 	instr->operand_size = get_operand_size(fsm, instr);
   2321   1.5      maxv 	instr->address_size = get_address_size(fsm, instr);
   2322   1.5      maxv 
   2323  1.15      maxv 	if (fsm->is64bit && (instr->operand_size == 4)) {
   2324  1.15      maxv 		/* Zero-extend to 64 bits. */
   2325  1.15      maxv 		instr->zeroextend_mask = ~size_to_mask(4);
   2326  1.15      maxv 	}
   2327  1.15      maxv 
   2328   1.5      maxv 	if (opcode->regmodrm) {
   2329   1.5      maxv 		fsm_advance(fsm, 1, node_regmodrm);
   2330   1.5      maxv 	} else if (opcode->dmo) {
   2331   1.5      maxv 		/* Direct-Memory Offsets */
   2332   1.5      maxv 		fsm_advance(fsm, 1, node_dmo);
   2333   1.5      maxv 	} else if (opcode->stos || opcode->lods) {
   2334   1.5      maxv 		fsm_advance(fsm, 1, node_stlo);
   2335   1.6      maxv 	} else if (opcode->movs) {
   2336   1.6      maxv 		fsm_advance(fsm, 1, node_movs);
   2337   1.5      maxv 	} else {
   2338   1.5      maxv 		return -1;
   2339   1.5      maxv 	}
   2340   1.5      maxv 
   2341   1.5      maxv 	return 0;
   2342   1.5      maxv }
   2343   1.5      maxv 
   2344  1.10      maxv static int
   2345  1.10      maxv node_secondary_opcode(struct x86_decode_fsm *fsm, struct x86_instr *instr)
   2346  1.10      maxv {
   2347  1.10      maxv 	const struct x86_opcode *opcode;
   2348  1.10      maxv 	uint8_t byte;
   2349  1.10      maxv 
   2350  1.10      maxv 	if (fsm_read(fsm, &byte, sizeof(byte)) == -1) {
   2351  1.10      maxv 		return -1;
   2352  1.10      maxv 	}
   2353  1.10      maxv 
   2354  1.27      maxv 	opcode = &secondary_opcode_table[byte];
   2355  1.27      maxv 	if (__predict_false(!opcode->valid)) {
   2356  1.10      maxv 		return -1;
   2357  1.10      maxv 	}
   2358  1.10      maxv 
   2359  1.10      maxv 	instr->opcode = opcode;
   2360  1.10      maxv 	instr->emul = opcode->emul;
   2361  1.10      maxv 	instr->operand_size = get_operand_size(fsm, instr);
   2362  1.10      maxv 	instr->address_size = get_address_size(fsm, instr);
   2363  1.10      maxv 
   2364  1.18      maxv 	if (fsm->is64bit && (instr->operand_size == 4)) {
   2365  1.18      maxv 		/* Zero-extend to 64 bits. */
   2366  1.18      maxv 		instr->zeroextend_mask = ~size_to_mask(4);
   2367  1.18      maxv 	}
   2368  1.18      maxv 
   2369  1.11      maxv 	if (opcode->flags & FLAG_ze) {
   2370  1.10      maxv 		/*
   2371  1.10      maxv 		 * Compute the mask for zero-extend. Update the operand size,
   2372  1.10      maxv 		 * we move fewer bytes.
   2373  1.10      maxv 		 */
   2374  1.18      maxv 		instr->zeroextend_mask |= size_to_mask(instr->operand_size);
   2375  1.10      maxv 		instr->zeroextend_mask &= ~size_to_mask(opcode->defsize);
   2376  1.10      maxv 		instr->operand_size = opcode->defsize;
   2377  1.10      maxv 	}
   2378  1.10      maxv 
   2379  1.10      maxv 	if (opcode->regmodrm) {
   2380  1.10      maxv 		fsm_advance(fsm, 1, node_regmodrm);
   2381  1.10      maxv 	} else {
   2382  1.10      maxv 		return -1;
   2383  1.10      maxv 	}
   2384  1.10      maxv 
   2385  1.10      maxv 	return 0;
   2386  1.10      maxv }
   2387  1.10      maxv 
   2388   1.5      maxv static int
   2389   1.5      maxv node_main(struct x86_decode_fsm *fsm, struct x86_instr *instr)
   2390   1.5      maxv {
   2391   1.5      maxv 	uint8_t byte;
   2392   1.5      maxv 
   2393   1.5      maxv #define ESCAPE	0x0F
   2394   1.5      maxv #define VEX_1	0xC5
   2395   1.5      maxv #define VEX_2	0xC4
   2396   1.5      maxv #define XOP	0x8F
   2397   1.5      maxv 
   2398   1.5      maxv 	if (fsm_read(fsm, &byte, sizeof(byte)) == -1) {
   2399   1.5      maxv 		return -1;
   2400   1.5      maxv 	}
   2401   1.5      maxv 
   2402   1.5      maxv 	/*
   2403   1.5      maxv 	 * We don't take XOP. It is AMD-specific, and it was removed shortly
   2404   1.5      maxv 	 * after being introduced.
   2405   1.5      maxv 	 */
   2406   1.5      maxv 	if (byte == ESCAPE) {
   2407  1.10      maxv 		fsm_advance(fsm, 1, node_secondary_opcode);
   2408   1.5      maxv 	} else if (!instr->rexpref.present) {
   2409   1.5      maxv 		if (byte == VEX_1) {
   2410   1.5      maxv 			return -1;
   2411   1.5      maxv 		} else if (byte == VEX_2) {
   2412   1.5      maxv 			return -1;
   2413   1.5      maxv 		} else {
   2414   1.5      maxv 			fsm->fn = node_primary_opcode;
   2415   1.5      maxv 		}
   2416   1.5      maxv 	} else {
   2417   1.5      maxv 		fsm->fn = node_primary_opcode;
   2418   1.5      maxv 	}
   2419   1.5      maxv 
   2420   1.5      maxv 	return 0;
   2421   1.5      maxv }
   2422   1.5      maxv 
   2423   1.5      maxv static int
   2424   1.5      maxv node_rex_prefix(struct x86_decode_fsm *fsm, struct x86_instr *instr)
   2425   1.5      maxv {
   2426   1.5      maxv 	struct x86_rexpref *rexpref = &instr->rexpref;
   2427   1.5      maxv 	uint8_t byte;
   2428   1.5      maxv 	size_t n = 0;
   2429   1.5      maxv 
   2430   1.5      maxv 	if (fsm_read(fsm, &byte, sizeof(byte)) == -1) {
   2431   1.5      maxv 		return -1;
   2432   1.5      maxv 	}
   2433   1.5      maxv 
   2434   1.5      maxv 	if (byte >= 0x40 && byte <= 0x4F) {
   2435   1.5      maxv 		if (__predict_false(!fsm->is64bit)) {
   2436   1.5      maxv 			return -1;
   2437   1.5      maxv 		}
   2438  1.27      maxv 		rexpref->b = ((byte & 0x1) != 0);
   2439  1.27      maxv 		rexpref->x = ((byte & 0x2) != 0);
   2440  1.27      maxv 		rexpref->r = ((byte & 0x4) != 0);
   2441  1.27      maxv 		rexpref->w = ((byte & 0x8) != 0);
   2442   1.5      maxv 		rexpref->present = true;
   2443   1.5      maxv 		n = 1;
   2444   1.5      maxv 	}
   2445   1.5      maxv 
   2446   1.5      maxv 	fsm_advance(fsm, n, node_main);
   2447   1.5      maxv 	return 0;
   2448   1.5      maxv }
   2449   1.5      maxv 
   2450   1.5      maxv static int
   2451   1.5      maxv node_legacy_prefix(struct x86_decode_fsm *fsm, struct x86_instr *instr)
   2452   1.5      maxv {
   2453   1.5      maxv 	uint8_t byte;
   2454   1.5      maxv 
   2455   1.5      maxv 	if (fsm_read(fsm, &byte, sizeof(byte)) == -1) {
   2456   1.5      maxv 		return -1;
   2457   1.5      maxv 	}
   2458   1.5      maxv 
   2459  1.13      maxv 	if (byte == LEG_OPR_OVR) {
   2460  1.13      maxv 		instr->legpref.opr_ovr = 1;
   2461  1.13      maxv 	} else if (byte == LEG_OVR_DS) {
   2462  1.13      maxv 		instr->legpref.seg = NVMM_X64_SEG_DS;
   2463  1.13      maxv 	} else if (byte == LEG_OVR_ES) {
   2464  1.13      maxv 		instr->legpref.seg = NVMM_X64_SEG_ES;
   2465  1.13      maxv 	} else if (byte == LEG_REP) {
   2466  1.13      maxv 		instr->legpref.rep = 1;
   2467  1.13      maxv 	} else if (byte == LEG_OVR_GS) {
   2468  1.13      maxv 		instr->legpref.seg = NVMM_X64_SEG_GS;
   2469  1.13      maxv 	} else if (byte == LEG_OVR_FS) {
   2470  1.13      maxv 		instr->legpref.seg = NVMM_X64_SEG_FS;
   2471  1.13      maxv 	} else if (byte == LEG_ADR_OVR) {
   2472  1.13      maxv 		instr->legpref.adr_ovr = 1;
   2473  1.13      maxv 	} else if (byte == LEG_OVR_CS) {
   2474  1.13      maxv 		instr->legpref.seg = NVMM_X64_SEG_CS;
   2475  1.13      maxv 	} else if (byte == LEG_OVR_SS) {
   2476  1.13      maxv 		instr->legpref.seg = NVMM_X64_SEG_SS;
   2477  1.13      maxv 	} else if (byte == LEG_REPN) {
   2478  1.13      maxv 		instr->legpref.repn = 1;
   2479  1.13      maxv 	} else if (byte == LEG_LOCK) {
   2480  1.13      maxv 		/* ignore */
   2481   1.5      maxv 	} else {
   2482  1.13      maxv 		/* not a legacy prefix */
   2483  1.13      maxv 		fsm_advance(fsm, 0, node_rex_prefix);
   2484  1.13      maxv 		return 0;
   2485   1.5      maxv 	}
   2486   1.5      maxv 
   2487  1.13      maxv 	fsm_advance(fsm, 1, node_legacy_prefix);
   2488   1.5      maxv 	return 0;
   2489   1.5      maxv }
   2490   1.5      maxv 
   2491   1.5      maxv static int
   2492   1.5      maxv x86_decode(uint8_t *inst_bytes, size_t inst_len, struct x86_instr *instr,
   2493   1.5      maxv     struct nvmm_x64_state *state)
   2494   1.5      maxv {
   2495   1.5      maxv 	struct x86_decode_fsm fsm;
   2496   1.5      maxv 	int ret;
   2497   1.5      maxv 
   2498   1.5      maxv 	memset(instr, 0, sizeof(*instr));
   2499  1.13      maxv 	instr->legpref.seg = -1;
   2500  1.25      maxv 	instr->src.hardseg = -1;
   2501  1.25      maxv 	instr->dst.hardseg = -1;
   2502   1.5      maxv 
   2503   1.5      maxv 	fsm.is64bit = is_64bit(state);
   2504   1.5      maxv 	fsm.is32bit = is_32bit(state);
   2505   1.5      maxv 	fsm.is16bit = is_16bit(state);
   2506   1.5      maxv 
   2507   1.5      maxv 	fsm.fn = node_legacy_prefix;
   2508   1.5      maxv 	fsm.buf = inst_bytes;
   2509   1.5      maxv 	fsm.end = inst_bytes + inst_len;
   2510   1.5      maxv 
   2511   1.5      maxv 	while (fsm.fn != NULL) {
   2512   1.5      maxv 		ret = (*fsm.fn)(&fsm, instr);
   2513   1.5      maxv 		if (ret == -1)
   2514   1.5      maxv 			return -1;
   2515   1.5      maxv 	}
   2516   1.5      maxv 
   2517   1.5      maxv 	instr->len = fsm.buf - inst_bytes;
   2518   1.5      maxv 
   2519   1.5      maxv 	return 0;
   2520   1.5      maxv }
   2521   1.5      maxv 
   2522   1.5      maxv /* -------------------------------------------------------------------------- */
   2523   1.5      maxv 
   2524  1.19      maxv #define EXEC_INSTR(sz, instr)						\
   2525  1.19      maxv static uint##sz##_t							\
   2526  1.20  christos exec_##instr##sz(uint##sz##_t op1, uint##sz##_t op2, uint64_t *rflags)	\
   2527  1.19      maxv {									\
   2528  1.19      maxv 	uint##sz##_t res;						\
   2529  1.19      maxv 	__asm __volatile (						\
   2530  1.19      maxv 		#instr " %2, %3;"					\
   2531  1.19      maxv 		"mov %3, %1;"						\
   2532  1.19      maxv 		"pushfq;"						\
   2533  1.19      maxv 		"popq %0"						\
   2534  1.19      maxv 	    : "=r" (*rflags), "=r" (res)				\
   2535  1.19      maxv 	    : "r" (op1), "r" (op2));					\
   2536  1.19      maxv 	return res;							\
   2537  1.19      maxv }
   2538  1.19      maxv 
   2539  1.19      maxv #define EXEC_DISPATCHER(instr)						\
   2540  1.19      maxv static uint64_t								\
   2541  1.19      maxv exec_##instr(uint64_t op1, uint64_t op2, uint64_t *rflags, size_t opsize) \
   2542  1.19      maxv {									\
   2543  1.19      maxv 	switch (opsize) {						\
   2544  1.19      maxv 	case 1:								\
   2545  1.19      maxv 		return exec_##instr##8(op1, op2, rflags);		\
   2546  1.19      maxv 	case 2:								\
   2547  1.19      maxv 		return exec_##instr##16(op1, op2, rflags);		\
   2548  1.19      maxv 	case 4:								\
   2549  1.19      maxv 		return exec_##instr##32(op1, op2, rflags);		\
   2550  1.19      maxv 	default:							\
   2551  1.19      maxv 		return exec_##instr##64(op1, op2, rflags);		\
   2552  1.19      maxv 	}								\
   2553  1.19      maxv }
   2554  1.19      maxv 
   2555  1.19      maxv /* SUB: ret = op1 - op2 */
   2556  1.19      maxv #define PSL_SUB_MASK	(PSL_V|PSL_C|PSL_Z|PSL_N|PSL_PF|PSL_AF)
   2557  1.19      maxv EXEC_INSTR(8, sub)
   2558  1.19      maxv EXEC_INSTR(16, sub)
   2559  1.19      maxv EXEC_INSTR(32, sub)
   2560  1.19      maxv EXEC_INSTR(64, sub)
   2561  1.19      maxv EXEC_DISPATCHER(sub)
   2562  1.19      maxv 
   2563  1.19      maxv /* OR:  ret = op1 | op2 */
   2564  1.19      maxv #define PSL_OR_MASK	(PSL_V|PSL_C|PSL_Z|PSL_N|PSL_PF)
   2565  1.19      maxv EXEC_INSTR(8, or)
   2566  1.19      maxv EXEC_INSTR(16, or)
   2567  1.19      maxv EXEC_INSTR(32, or)
   2568  1.19      maxv EXEC_INSTR(64, or)
   2569  1.19      maxv EXEC_DISPATCHER(or)
   2570  1.19      maxv 
   2571  1.19      maxv /* AND: ret = op1 & op2 */
   2572  1.19      maxv #define PSL_AND_MASK	(PSL_V|PSL_C|PSL_Z|PSL_N|PSL_PF)
   2573  1.19      maxv EXEC_INSTR(8, and)
   2574  1.19      maxv EXEC_INSTR(16, and)
   2575  1.19      maxv EXEC_INSTR(32, and)
   2576  1.19      maxv EXEC_INSTR(64, and)
   2577  1.19      maxv EXEC_DISPATCHER(and)
   2578  1.19      maxv 
   2579  1.19      maxv /* XOR: ret = op1 ^ op2 */
   2580  1.19      maxv #define PSL_XOR_MASK	(PSL_V|PSL_C|PSL_Z|PSL_N|PSL_PF)
   2581  1.19      maxv EXEC_INSTR(8, xor)
   2582  1.19      maxv EXEC_INSTR(16, xor)
   2583  1.19      maxv EXEC_INSTR(32, xor)
   2584  1.19      maxv EXEC_INSTR(64, xor)
   2585  1.19      maxv EXEC_DISPATCHER(xor)
   2586  1.19      maxv 
   2587  1.19      maxv /* -------------------------------------------------------------------------- */
   2588   1.5      maxv 
   2589  1.19      maxv /*
   2590  1.19      maxv  * Emulation functions. We don't care about the order of the operands, except
   2591  1.19      maxv  * for SUB, CMP and TEST. For these ones we look at mem->write todetermine who
   2592  1.19      maxv  * is op1 and who is op2.
   2593  1.19      maxv  */
   2594   1.5      maxv 
   2595   1.5      maxv static void
   2596  1.19      maxv x86_func_or(struct nvmm_mem *mem, uint64_t *gprs)
   2597   1.5      maxv {
   2598  1.19      maxv 	uint64_t *retval = (uint64_t *)mem->data;
   2599   1.5      maxv 	const bool write = mem->write;
   2600  1.19      maxv 	uint64_t *op1, op2, fl, ret;
   2601   1.5      maxv 
   2602  1.19      maxv 	op1 = (uint64_t *)mem->data;
   2603  1.19      maxv 	op2 = 0;
   2604   1.5      maxv 
   2605  1.19      maxv 	/* Fetch the value to be OR'ed (op2). */
   2606  1.19      maxv 	mem->data = (uint8_t *)&op2;
   2607   1.5      maxv 	mem->write = false;
   2608  1.19      maxv 	(*__callbacks.mem)(mem);
   2609   1.5      maxv 
   2610   1.5      maxv 	/* Perform the OR. */
   2611  1.19      maxv 	ret = exec_or(*op1, op2, &fl, mem->size);
   2612   1.5      maxv 
   2613   1.5      maxv 	if (write) {
   2614   1.5      maxv 		/* Write back the result. */
   2615  1.19      maxv 		mem->data = (uint8_t *)&ret;
   2616   1.5      maxv 		mem->write = true;
   2617  1.19      maxv 		(*__callbacks.mem)(mem);
   2618  1.19      maxv 	} else {
   2619  1.19      maxv 		/* Return data to the caller. */
   2620  1.19      maxv 		*retval = ret;
   2621   1.5      maxv 	}
   2622   1.5      maxv 
   2623  1.19      maxv 	gprs[NVMM_X64_GPR_RFLAGS] &= ~PSL_OR_MASK;
   2624  1.19      maxv 	gprs[NVMM_X64_GPR_RFLAGS] |= (fl & PSL_OR_MASK);
   2625   1.5      maxv }
   2626   1.5      maxv 
   2627   1.5      maxv static void
   2628  1.19      maxv x86_func_and(struct nvmm_mem *mem, uint64_t *gprs)
   2629   1.5      maxv {
   2630  1.19      maxv 	uint64_t *retval = (uint64_t *)mem->data;
   2631   1.5      maxv 	const bool write = mem->write;
   2632  1.19      maxv 	uint64_t *op1, op2, fl, ret;
   2633   1.5      maxv 
   2634  1.19      maxv 	op1 = (uint64_t *)mem->data;
   2635  1.19      maxv 	op2 = 0;
   2636   1.5      maxv 
   2637  1.19      maxv 	/* Fetch the value to be AND'ed (op2). */
   2638  1.19      maxv 	mem->data = (uint8_t *)&op2;
   2639   1.5      maxv 	mem->write = false;
   2640  1.19      maxv 	(*__callbacks.mem)(mem);
   2641   1.5      maxv 
   2642   1.5      maxv 	/* Perform the AND. */
   2643  1.19      maxv 	ret = exec_and(*op1, op2, &fl, mem->size);
   2644   1.5      maxv 
   2645   1.5      maxv 	if (write) {
   2646   1.5      maxv 		/* Write back the result. */
   2647  1.19      maxv 		mem->data = (uint8_t *)&ret;
   2648   1.5      maxv 		mem->write = true;
   2649  1.19      maxv 		(*__callbacks.mem)(mem);
   2650  1.19      maxv 	} else {
   2651  1.19      maxv 		/* Return data to the caller. */
   2652  1.19      maxv 		*retval = ret;
   2653   1.5      maxv 	}
   2654   1.5      maxv 
   2655  1.19      maxv 	gprs[NVMM_X64_GPR_RFLAGS] &= ~PSL_AND_MASK;
   2656  1.19      maxv 	gprs[NVMM_X64_GPR_RFLAGS] |= (fl & PSL_AND_MASK);
   2657   1.5      maxv }
   2658   1.5      maxv 
   2659   1.5      maxv static void
   2660  1.19      maxv x86_func_sub(struct nvmm_mem *mem, uint64_t *gprs)
   2661   1.5      maxv {
   2662  1.19      maxv 	uint64_t *retval = (uint64_t *)mem->data;
   2663   1.5      maxv 	const bool write = mem->write;
   2664  1.19      maxv 	uint64_t *op1, *op2, fl, ret;
   2665  1.19      maxv 	uint64_t tmp;
   2666  1.19      maxv 	bool memop1;
   2667  1.19      maxv 
   2668  1.19      maxv 	memop1 = !mem->write;
   2669  1.19      maxv 	op1 = memop1 ? &tmp : (uint64_t *)mem->data;
   2670  1.19      maxv 	op2 = memop1 ? (uint64_t *)mem->data : &tmp;
   2671  1.19      maxv 
   2672  1.19      maxv 	/* Fetch the value to be SUB'ed (op1 or op2). */
   2673  1.19      maxv 	mem->data = (uint8_t *)&tmp;
   2674  1.19      maxv 	mem->write = false;
   2675  1.19      maxv 	(*__callbacks.mem)(mem);
   2676  1.19      maxv 
   2677  1.19      maxv 	/* Perform the SUB. */
   2678  1.19      maxv 	ret = exec_sub(*op1, *op2, &fl, mem->size);
   2679  1.19      maxv 
   2680  1.19      maxv 	if (write) {
   2681  1.19      maxv 		/* Write back the result. */
   2682  1.19      maxv 		mem->data = (uint8_t *)&ret;
   2683  1.19      maxv 		mem->write = true;
   2684  1.19      maxv 		(*__callbacks.mem)(mem);
   2685  1.19      maxv 	} else {
   2686  1.19      maxv 		/* Return data to the caller. */
   2687  1.19      maxv 		*retval = ret;
   2688  1.19      maxv 	}
   2689  1.19      maxv 
   2690  1.19      maxv 	gprs[NVMM_X64_GPR_RFLAGS] &= ~PSL_SUB_MASK;
   2691  1.19      maxv 	gprs[NVMM_X64_GPR_RFLAGS] |= (fl & PSL_SUB_MASK);
   2692  1.19      maxv }
   2693   1.5      maxv 
   2694  1.19      maxv static void
   2695  1.19      maxv x86_func_xor(struct nvmm_mem *mem, uint64_t *gprs)
   2696  1.19      maxv {
   2697  1.19      maxv 	uint64_t *retval = (uint64_t *)mem->data;
   2698  1.19      maxv 	const bool write = mem->write;
   2699  1.19      maxv 	uint64_t *op1, op2, fl, ret;
   2700   1.5      maxv 
   2701  1.19      maxv 	op1 = (uint64_t *)mem->data;
   2702  1.19      maxv 	op2 = 0;
   2703   1.5      maxv 
   2704  1.19      maxv 	/* Fetch the value to be XOR'ed (op2). */
   2705  1.19      maxv 	mem->data = (uint8_t *)&op2;
   2706   1.5      maxv 	mem->write = false;
   2707  1.19      maxv 	(*__callbacks.mem)(mem);
   2708   1.5      maxv 
   2709   1.5      maxv 	/* Perform the XOR. */
   2710  1.19      maxv 	ret = exec_xor(*op1, op2, &fl, mem->size);
   2711   1.5      maxv 
   2712   1.5      maxv 	if (write) {
   2713   1.5      maxv 		/* Write back the result. */
   2714  1.19      maxv 		mem->data = (uint8_t *)&ret;
   2715   1.5      maxv 		mem->write = true;
   2716  1.19      maxv 		(*__callbacks.mem)(mem);
   2717  1.19      maxv 	} else {
   2718  1.19      maxv 		/* Return data to the caller. */
   2719  1.19      maxv 		*retval = ret;
   2720   1.5      maxv 	}
   2721   1.5      maxv 
   2722  1.19      maxv 	gprs[NVMM_X64_GPR_RFLAGS] &= ~PSL_XOR_MASK;
   2723  1.19      maxv 	gprs[NVMM_X64_GPR_RFLAGS] |= (fl & PSL_XOR_MASK);
   2724   1.5      maxv }
   2725   1.5      maxv 
   2726   1.5      maxv static void
   2727  1.19      maxv x86_func_cmp(struct nvmm_mem *mem, uint64_t *gprs)
   2728  1.19      maxv {
   2729  1.19      maxv 	uint64_t *op1, *op2, fl;
   2730  1.19      maxv 	uint64_t tmp;
   2731  1.19      maxv 	bool memop1;
   2732  1.19      maxv 
   2733  1.19      maxv 	memop1 = !mem->write;
   2734  1.19      maxv 	op1 = memop1 ? &tmp : (uint64_t *)mem->data;
   2735  1.19      maxv 	op2 = memop1 ? (uint64_t *)mem->data : &tmp;
   2736  1.19      maxv 
   2737  1.19      maxv 	/* Fetch the value to be CMP'ed (op1 or op2). */
   2738  1.19      maxv 	mem->data = (uint8_t *)&tmp;
   2739  1.19      maxv 	mem->write = false;
   2740  1.19      maxv 	(*__callbacks.mem)(mem);
   2741  1.19      maxv 
   2742  1.19      maxv 	/* Perform the CMP. */
   2743  1.19      maxv 	exec_sub(*op1, *op2, &fl, mem->size);
   2744  1.19      maxv 
   2745  1.19      maxv 	gprs[NVMM_X64_GPR_RFLAGS] &= ~PSL_SUB_MASK;
   2746  1.19      maxv 	gprs[NVMM_X64_GPR_RFLAGS] |= (fl & PSL_SUB_MASK);
   2747  1.19      maxv }
   2748  1.19      maxv 
   2749  1.19      maxv static void
   2750  1.19      maxv x86_func_test(struct nvmm_mem *mem, uint64_t *gprs)
   2751  1.19      maxv {
   2752  1.19      maxv 	uint64_t *op1, *op2, fl;
   2753  1.19      maxv 	uint64_t tmp;
   2754  1.19      maxv 	bool memop1;
   2755  1.19      maxv 
   2756  1.19      maxv 	memop1 = !mem->write;
   2757  1.19      maxv 	op1 = memop1 ? &tmp : (uint64_t *)mem->data;
   2758  1.19      maxv 	op2 = memop1 ? (uint64_t *)mem->data : &tmp;
   2759  1.19      maxv 
   2760  1.19      maxv 	/* Fetch the value to be TEST'ed (op1 or op2). */
   2761  1.19      maxv 	mem->data = (uint8_t *)&tmp;
   2762  1.19      maxv 	mem->write = false;
   2763  1.19      maxv 	(*__callbacks.mem)(mem);
   2764  1.19      maxv 
   2765  1.19      maxv 	/* Perform the TEST. */
   2766  1.19      maxv 	exec_and(*op1, *op2, &fl, mem->size);
   2767  1.19      maxv 
   2768  1.19      maxv 	gprs[NVMM_X64_GPR_RFLAGS] &= ~PSL_AND_MASK;
   2769  1.19      maxv 	gprs[NVMM_X64_GPR_RFLAGS] |= (fl & PSL_AND_MASK);
   2770  1.19      maxv }
   2771  1.19      maxv 
   2772  1.19      maxv static void
   2773  1.19      maxv x86_func_mov(struct nvmm_mem *mem, uint64_t *gprs)
   2774   1.5      maxv {
   2775   1.5      maxv 	/*
   2776   1.5      maxv 	 * Nothing special, just move without emulation.
   2777   1.5      maxv 	 */
   2778  1.19      maxv 	(*__callbacks.mem)(mem);
   2779   1.5      maxv }
   2780   1.5      maxv 
   2781   1.5      maxv static void
   2782  1.19      maxv x86_func_stos(struct nvmm_mem *mem, uint64_t *gprs)
   2783   1.5      maxv {
   2784   1.5      maxv 	/*
   2785   1.5      maxv 	 * Just move, and update RDI.
   2786   1.5      maxv 	 */
   2787  1.19      maxv 	(*__callbacks.mem)(mem);
   2788   1.5      maxv 
   2789   1.5      maxv 	if (gprs[NVMM_X64_GPR_RFLAGS] & PSL_D) {
   2790   1.5      maxv 		gprs[NVMM_X64_GPR_RDI] -= mem->size;
   2791   1.5      maxv 	} else {
   2792   1.5      maxv 		gprs[NVMM_X64_GPR_RDI] += mem->size;
   2793   1.5      maxv 	}
   2794   1.5      maxv }
   2795   1.5      maxv 
   2796   1.5      maxv static void
   2797  1.19      maxv x86_func_lods(struct nvmm_mem *mem, uint64_t *gprs)
   2798   1.5      maxv {
   2799   1.5      maxv 	/*
   2800   1.5      maxv 	 * Just move, and update RSI.
   2801   1.5      maxv 	 */
   2802  1.19      maxv 	(*__callbacks.mem)(mem);
   2803   1.5      maxv 
   2804   1.5      maxv 	if (gprs[NVMM_X64_GPR_RFLAGS] & PSL_D) {
   2805   1.5      maxv 		gprs[NVMM_X64_GPR_RSI] -= mem->size;
   2806   1.5      maxv 	} else {
   2807   1.5      maxv 		gprs[NVMM_X64_GPR_RSI] += mem->size;
   2808   1.5      maxv 	}
   2809   1.5      maxv }
   2810   1.5      maxv 
   2811   1.6      maxv static void
   2812  1.19      maxv x86_func_movs(struct nvmm_mem *mem, uint64_t *gprs)
   2813   1.6      maxv {
   2814   1.6      maxv 	/*
   2815   1.6      maxv 	 * Special instruction: double memory operand. Don't call the cb,
   2816   1.6      maxv 	 * because the storage has already been performed earlier.
   2817   1.6      maxv 	 */
   2818   1.6      maxv 
   2819   1.6      maxv 	if (gprs[NVMM_X64_GPR_RFLAGS] & PSL_D) {
   2820   1.6      maxv 		gprs[NVMM_X64_GPR_RSI] -= mem->size;
   2821   1.6      maxv 		gprs[NVMM_X64_GPR_RDI] -= mem->size;
   2822   1.6      maxv 	} else {
   2823   1.6      maxv 		gprs[NVMM_X64_GPR_RSI] += mem->size;
   2824   1.6      maxv 		gprs[NVMM_X64_GPR_RDI] += mem->size;
   2825   1.6      maxv 	}
   2826   1.6      maxv }
   2827   1.6      maxv 
   2828   1.5      maxv /* -------------------------------------------------------------------------- */
   2829   1.5      maxv 
   2830   1.5      maxv static inline uint64_t
   2831   1.5      maxv gpr_read_address(struct x86_instr *instr, struct nvmm_x64_state *state, int gpr)
   2832   1.5      maxv {
   2833   1.5      maxv 	uint64_t val;
   2834   1.5      maxv 
   2835   1.5      maxv 	val = state->gprs[gpr];
   2836  1.15      maxv 	val &= size_to_mask(instr->address_size);
   2837   1.5      maxv 
   2838   1.5      maxv 	return val;
   2839   1.5      maxv }
   2840   1.5      maxv 
   2841   1.5      maxv static int
   2842   1.6      maxv store_to_gva(struct nvmm_x64_state *state, struct x86_instr *instr,
   2843   1.6      maxv     struct x86_store *store, gvaddr_t *gvap, size_t size)
   2844   1.5      maxv {
   2845   1.5      maxv 	struct x86_sib *sib;
   2846   1.6      maxv 	gvaddr_t gva = 0;
   2847   1.5      maxv 	uint64_t reg;
   2848   1.5      maxv 	int ret, seg;
   2849   1.5      maxv 
   2850   1.5      maxv 	if (store->type == STORE_SIB) {
   2851   1.5      maxv 		sib = &store->u.sib;
   2852   1.5      maxv 		if (sib->bas != NULL)
   2853   1.5      maxv 			gva += gpr_read_address(instr, state, sib->bas->num);
   2854   1.5      maxv 		if (sib->idx != NULL) {
   2855   1.5      maxv 			reg = gpr_read_address(instr, state, sib->idx->num);
   2856   1.5      maxv 			gva += sib->scale * reg;
   2857   1.5      maxv 		}
   2858   1.5      maxv 	} else if (store->type == STORE_REG) {
   2859   1.9      maxv 		if (store->u.reg == NULL) {
   2860   1.9      maxv 			/* The base is null. Happens with disp32-only. */
   2861   1.9      maxv 		} else {
   2862   1.9      maxv 			gva = gpr_read_address(instr, state, store->u.reg->num);
   2863   1.9      maxv 		}
   2864   1.5      maxv 	} else {
   2865   1.5      maxv 		gva = store->u.dmo;
   2866   1.5      maxv 	}
   2867   1.5      maxv 
   2868   1.5      maxv 	if (store->disp.type != DISP_NONE) {
   2869  1.11      maxv 		gva += store->disp.data;
   2870   1.5      maxv 	}
   2871   1.5      maxv 
   2872  1.25      maxv 	if (store->hardseg != -1) {
   2873  1.15      maxv 		seg = store->hardseg;
   2874  1.15      maxv 	} else {
   2875  1.15      maxv 		if (__predict_false(instr->legpref.seg != -1)) {
   2876  1.15      maxv 			seg = instr->legpref.seg;
   2877   1.5      maxv 		} else {
   2878  1.15      maxv 			seg = NVMM_X64_SEG_DS;
   2879   1.5      maxv 		}
   2880  1.15      maxv 	}
   2881   1.5      maxv 
   2882  1.15      maxv 	if (__predict_true(is_long_mode(state))) {
   2883  1.15      maxv 		if (seg == NVMM_X64_SEG_GS || seg == NVMM_X64_SEG_FS) {
   2884  1.15      maxv 			segment_apply(&state->segs[seg], &gva);
   2885  1.15      maxv 		}
   2886  1.15      maxv 	} else {
   2887  1.15      maxv 		ret = segment_check(&state->segs[seg], gva, size);
   2888   1.5      maxv 		if (ret == -1)
   2889   1.5      maxv 			return -1;
   2890  1.15      maxv 		segment_apply(&state->segs[seg], &gva);
   2891   1.5      maxv 	}
   2892   1.5      maxv 
   2893   1.6      maxv 	*gvap = gva;
   2894   1.6      maxv 	return 0;
   2895   1.6      maxv }
   2896   1.6      maxv 
   2897   1.6      maxv static int
   2898   1.8      maxv fetch_segment(struct nvmm_machine *mach, struct nvmm_x64_state *state)
   2899   1.8      maxv {
   2900  1.21      maxv 	uint8_t inst_bytes[5], byte;
   2901  1.13      maxv 	size_t i, fetchsize;
   2902   1.8      maxv 	gvaddr_t gva;
   2903   1.8      maxv 	int ret, seg;
   2904   1.8      maxv 
   2905   1.8      maxv 	fetchsize = sizeof(inst_bytes);
   2906   1.8      maxv 
   2907   1.8      maxv 	gva = state->gprs[NVMM_X64_GPR_RIP];
   2908  1.15      maxv 	if (__predict_false(!is_long_mode(state))) {
   2909  1.15      maxv 		ret = segment_check(&state->segs[NVMM_X64_SEG_CS], gva,
   2910   1.8      maxv 		    fetchsize);
   2911   1.8      maxv 		if (ret == -1)
   2912   1.8      maxv 			return -1;
   2913  1.15      maxv 		segment_apply(&state->segs[NVMM_X64_SEG_CS], &gva);
   2914   1.8      maxv 	}
   2915   1.8      maxv 
   2916   1.8      maxv 	ret = read_guest_memory(mach, state, gva, inst_bytes, fetchsize);
   2917   1.8      maxv 	if (ret == -1)
   2918   1.8      maxv 		return -1;
   2919   1.8      maxv 
   2920   1.8      maxv 	seg = NVMM_X64_SEG_DS;
   2921  1.13      maxv 	for (i = 0; i < fetchsize; i++) {
   2922  1.13      maxv 		byte = inst_bytes[i];
   2923  1.13      maxv 
   2924  1.13      maxv 		if (byte == LEG_OVR_DS) {
   2925  1.13      maxv 			seg = NVMM_X64_SEG_DS;
   2926  1.13      maxv 		} else if (byte == LEG_OVR_ES) {
   2927  1.13      maxv 			seg = NVMM_X64_SEG_ES;
   2928  1.13      maxv 		} else if (byte == LEG_OVR_GS) {
   2929  1.13      maxv 			seg = NVMM_X64_SEG_GS;
   2930  1.13      maxv 		} else if (byte == LEG_OVR_FS) {
   2931  1.13      maxv 			seg = NVMM_X64_SEG_FS;
   2932  1.13      maxv 		} else if (byte == LEG_OVR_CS) {
   2933  1.13      maxv 			seg = NVMM_X64_SEG_CS;
   2934  1.13      maxv 		} else if (byte == LEG_OVR_SS) {
   2935  1.13      maxv 			seg = NVMM_X64_SEG_SS;
   2936  1.13      maxv 		} else if (byte == LEG_OPR_OVR) {
   2937  1.13      maxv 			/* nothing */
   2938  1.13      maxv 		} else if (byte == LEG_ADR_OVR) {
   2939  1.13      maxv 			/* nothing */
   2940  1.13      maxv 		} else if (byte == LEG_REP) {
   2941  1.13      maxv 			/* nothing */
   2942  1.13      maxv 		} else if (byte == LEG_REPN) {
   2943  1.13      maxv 			/* nothing */
   2944  1.13      maxv 		} else if (byte == LEG_LOCK) {
   2945  1.13      maxv 			/* nothing */
   2946  1.13      maxv 		} else {
   2947  1.13      maxv 			return seg;
   2948   1.8      maxv 		}
   2949   1.8      maxv 	}
   2950   1.8      maxv 
   2951   1.8      maxv 	return seg;
   2952   1.8      maxv }
   2953   1.8      maxv 
   2954   1.8      maxv static int
   2955   1.5      maxv fetch_instruction(struct nvmm_machine *mach, struct nvmm_x64_state *state,
   2956   1.5      maxv     struct nvmm_exit *exit)
   2957   1.5      maxv {
   2958   1.6      maxv 	size_t fetchsize;
   2959   1.6      maxv 	gvaddr_t gva;
   2960   1.5      maxv 	int ret;
   2961   1.5      maxv 
   2962   1.5      maxv 	fetchsize = sizeof(exit->u.mem.inst_bytes);
   2963   1.5      maxv 
   2964   1.5      maxv 	gva = state->gprs[NVMM_X64_GPR_RIP];
   2965  1.15      maxv 	if (__predict_false(!is_long_mode(state))) {
   2966  1.15      maxv 		ret = segment_check(&state->segs[NVMM_X64_SEG_CS], gva,
   2967   1.5      maxv 		    fetchsize);
   2968   1.5      maxv 		if (ret == -1)
   2969   1.5      maxv 			return -1;
   2970  1.15      maxv 		segment_apply(&state->segs[NVMM_X64_SEG_CS], &gva);
   2971   1.5      maxv 	}
   2972   1.5      maxv 
   2973   1.6      maxv 	ret = read_guest_memory(mach, state, gva, exit->u.mem.inst_bytes,
   2974   1.6      maxv 	    fetchsize);
   2975   1.6      maxv 	if (ret == -1)
   2976   1.6      maxv 		return -1;
   2977   1.6      maxv 
   2978   1.6      maxv 	exit->u.mem.inst_len = fetchsize;
   2979   1.6      maxv 
   2980   1.6      maxv 	return 0;
   2981   1.6      maxv }
   2982   1.6      maxv 
   2983   1.6      maxv static int
   2984   1.6      maxv assist_mem_double(struct nvmm_machine *mach, struct nvmm_x64_state *state,
   2985   1.6      maxv     struct x86_instr *instr)
   2986   1.6      maxv {
   2987   1.6      maxv 	struct nvmm_mem mem;
   2988   1.6      maxv 	uint8_t data[8];
   2989   1.6      maxv 	gvaddr_t gva;
   2990   1.6      maxv 	size_t size;
   2991   1.6      maxv 	int ret;
   2992   1.6      maxv 
   2993   1.6      maxv 	size = instr->operand_size;
   2994   1.5      maxv 
   2995   1.6      maxv 	/* Source. */
   2996   1.6      maxv 	ret = store_to_gva(state, instr, &instr->src, &gva, size);
   2997   1.5      maxv 	if (ret == -1)
   2998   1.5      maxv 		return -1;
   2999   1.6      maxv 	ret = read_guest_memory(mach, state, gva, data, size);
   3000   1.6      maxv 	if (ret == -1)
   3001   1.5      maxv 		return -1;
   3002   1.5      maxv 
   3003   1.6      maxv 	/* Destination. */
   3004   1.6      maxv 	ret = store_to_gva(state, instr, &instr->dst, &gva, size);
   3005   1.6      maxv 	if (ret == -1)
   3006   1.6      maxv 		return -1;
   3007   1.6      maxv 	ret = write_guest_memory(mach, state, gva, data, size);
   3008   1.5      maxv 	if (ret == -1)
   3009   1.5      maxv 		return -1;
   3010   1.5      maxv 
   3011   1.6      maxv 	mem.size = size;
   3012  1.19      maxv 	(*instr->emul->func)(&mem, state->gprs);
   3013   1.5      maxv 
   3014   1.5      maxv 	return 0;
   3015   1.5      maxv }
   3016   1.5      maxv 
   3017   1.5      maxv #define DISASSEMBLER_BUG()	\
   3018   1.5      maxv 	do {			\
   3019   1.5      maxv 		errno = EINVAL;	\
   3020   1.5      maxv 		return -1;	\
   3021   1.5      maxv 	} while (0);
   3022   1.5      maxv 
   3023   1.6      maxv static int
   3024   1.6      maxv assist_mem_single(struct nvmm_machine *mach, struct nvmm_x64_state *state,
   3025  1.12      maxv     struct x86_instr *instr, struct nvmm_exit *exit)
   3026   1.5      maxv {
   3027   1.5      maxv 	struct nvmm_mem mem;
   3028  1.10      maxv 	uint8_t membuf[8];
   3029   1.5      maxv 	uint64_t val;
   3030   1.5      maxv 
   3031  1.11      maxv 	memset(membuf, 0, sizeof(membuf));
   3032  1.12      maxv 
   3033  1.12      maxv 	mem.gpa = exit->u.mem.gpa;
   3034  1.12      maxv 	mem.size = instr->operand_size;
   3035  1.10      maxv 	mem.data = membuf;
   3036   1.5      maxv 
   3037  1.12      maxv 	/* Determine the direction. */
   3038   1.6      maxv 	switch (instr->src.type) {
   3039   1.5      maxv 	case STORE_REG:
   3040   1.6      maxv 		if (instr->src.disp.type != DISP_NONE) {
   3041   1.5      maxv 			/* Indirect access. */
   3042   1.5      maxv 			mem.write = false;
   3043   1.5      maxv 		} else {
   3044   1.5      maxv 			/* Direct access. */
   3045   1.5      maxv 			mem.write = true;
   3046   1.5      maxv 		}
   3047   1.5      maxv 		break;
   3048   1.5      maxv 	case STORE_IMM:
   3049   1.5      maxv 		mem.write = true;
   3050   1.5      maxv 		break;
   3051   1.5      maxv 	case STORE_SIB:
   3052   1.5      maxv 		mem.write = false;
   3053   1.5      maxv 		break;
   3054   1.5      maxv 	case STORE_DMO:
   3055   1.5      maxv 		mem.write = false;
   3056   1.5      maxv 		break;
   3057   1.5      maxv 	default:
   3058  1.12      maxv 		DISASSEMBLER_BUG();
   3059   1.5      maxv 	}
   3060   1.5      maxv 
   3061  1.12      maxv 	if (mem.write) {
   3062  1.12      maxv 		switch (instr->src.type) {
   3063  1.12      maxv 		case STORE_REG:
   3064  1.12      maxv 			if (instr->src.disp.type != DISP_NONE) {
   3065   1.5      maxv 				DISASSEMBLER_BUG();
   3066   1.5      maxv 			}
   3067  1.12      maxv 			val = state->gprs[instr->src.u.reg->num];
   3068  1.12      maxv 			val = __SHIFTOUT(val, instr->src.u.reg->mask);
   3069  1.12      maxv 			memcpy(mem.data, &val, mem.size);
   3070  1.12      maxv 			break;
   3071  1.12      maxv 		case STORE_IMM:
   3072  1.12      maxv 			memcpy(mem.data, &instr->src.u.imm.data, mem.size);
   3073  1.12      maxv 			break;
   3074  1.12      maxv 		default:
   3075   1.5      maxv 			DISASSEMBLER_BUG();
   3076   1.5      maxv 		}
   3077  1.19      maxv 	} else if (instr->emul->read) {
   3078  1.19      maxv 		if (instr->dst.type != STORE_REG) {
   3079  1.19      maxv 			DISASSEMBLER_BUG();
   3080  1.19      maxv 		}
   3081  1.19      maxv 		if (instr->dst.disp.type != DISP_NONE) {
   3082  1.19      maxv 			DISASSEMBLER_BUG();
   3083  1.19      maxv 		}
   3084  1.19      maxv 		val = state->gprs[instr->dst.u.reg->num];
   3085  1.19      maxv 		val = __SHIFTOUT(val, instr->dst.u.reg->mask);
   3086  1.19      maxv 		memcpy(mem.data, &val, mem.size);
   3087   1.5      maxv 	}
   3088   1.5      maxv 
   3089  1.19      maxv 	(*instr->emul->func)(&mem, state->gprs);
   3090   1.5      maxv 
   3091  1.19      maxv 	if (!instr->emul->notouch && !mem.write) {
   3092  1.12      maxv 		if (instr->dst.type != STORE_REG) {
   3093  1.12      maxv 			DISASSEMBLER_BUG();
   3094  1.12      maxv 		}
   3095  1.19      maxv 		memcpy(&val, membuf, sizeof(uint64_t));
   3096   1.6      maxv 		val = __SHIFTIN(val, instr->dst.u.reg->mask);
   3097   1.6      maxv 		state->gprs[instr->dst.u.reg->num] &= ~instr->dst.u.reg->mask;
   3098   1.6      maxv 		state->gprs[instr->dst.u.reg->num] |= val;
   3099  1.10      maxv 		state->gprs[instr->dst.u.reg->num] &= ~instr->zeroextend_mask;
   3100   1.6      maxv 	}
   3101   1.6      maxv 
   3102   1.6      maxv 	return 0;
   3103   1.6      maxv }
   3104   1.6      maxv 
   3105   1.6      maxv int
   3106   1.6      maxv nvmm_assist_mem(struct nvmm_machine *mach, nvmm_cpuid_t cpuid,
   3107   1.6      maxv     struct nvmm_exit *exit)
   3108   1.6      maxv {
   3109   1.6      maxv 	struct nvmm_x64_state state;
   3110   1.6      maxv 	struct x86_instr instr;
   3111  1.15      maxv 	uint64_t cnt = 0; /* GCC */
   3112   1.6      maxv 	int ret;
   3113   1.6      maxv 
   3114   1.6      maxv 	if (__predict_false(exit->reason != NVMM_EXIT_MEMORY)) {
   3115   1.6      maxv 		errno = EINVAL;
   3116   1.6      maxv 		return -1;
   3117   1.6      maxv 	}
   3118   1.6      maxv 
   3119   1.6      maxv 	ret = nvmm_vcpu_getstate(mach, cpuid, &state,
   3120  1.15      maxv 	    NVMM_X64_STATE_GPRS | NVMM_X64_STATE_SEGS |
   3121  1.15      maxv 	    NVMM_X64_STATE_CRS | NVMM_X64_STATE_MSRS);
   3122   1.6      maxv 	if (ret == -1)
   3123   1.6      maxv 		return -1;
   3124   1.6      maxv 
   3125   1.6      maxv 	if (exit->u.mem.inst_len == 0) {
   3126   1.6      maxv 		/*
   3127   1.6      maxv 		 * The instruction was not fetched from the kernel. Fetch
   3128   1.6      maxv 		 * it ourselves.
   3129   1.6      maxv 		 */
   3130   1.6      maxv 		ret = fetch_instruction(mach, &state, exit);
   3131   1.6      maxv 		if (ret == -1)
   3132   1.6      maxv 			return -1;
   3133   1.6      maxv 	}
   3134   1.6      maxv 
   3135   1.6      maxv 	ret = x86_decode(exit->u.mem.inst_bytes, exit->u.mem.inst_len,
   3136   1.6      maxv 	    &instr, &state);
   3137   1.6      maxv 	if (ret == -1) {
   3138   1.6      maxv 		errno = ENODEV;
   3139   1.6      maxv 		return -1;
   3140   1.6      maxv 	}
   3141   1.6      maxv 
   3142  1.15      maxv 	if (instr.legpref.rep || instr.legpref.repn) {
   3143  1.15      maxv 		cnt = rep_get_cnt(&state, instr.address_size);
   3144  1.15      maxv 		if (__predict_false(cnt == 0)) {
   3145  1.15      maxv 			state.gprs[NVMM_X64_GPR_RIP] += instr.len;
   3146  1.15      maxv 			goto out;
   3147  1.15      maxv 		}
   3148  1.15      maxv 	}
   3149  1.15      maxv 
   3150   1.6      maxv 	if (instr.opcode->movs) {
   3151   1.6      maxv 		ret = assist_mem_double(mach, &state, &instr);
   3152   1.6      maxv 	} else {
   3153  1.12      maxv 		ret = assist_mem_single(mach, &state, &instr, exit);
   3154   1.6      maxv 	}
   3155   1.6      maxv 	if (ret == -1) {
   3156   1.6      maxv 		errno = ENODEV;
   3157   1.6      maxv 		return -1;
   3158   1.5      maxv 	}
   3159   1.5      maxv 
   3160  1.14      maxv 	if (instr.legpref.rep || instr.legpref.repn) {
   3161  1.15      maxv 		cnt -= 1;
   3162  1.15      maxv 		rep_set_cnt(&state, instr.address_size, cnt);
   3163   1.6      maxv 		if (cnt == 0) {
   3164   1.5      maxv 			state.gprs[NVMM_X64_GPR_RIP] += instr.len;
   3165  1.14      maxv 		} else if (__predict_false(instr.legpref.repn)) {
   3166  1.14      maxv 			if (state.gprs[NVMM_X64_GPR_RFLAGS] & PSL_Z) {
   3167  1.14      maxv 				state.gprs[NVMM_X64_GPR_RIP] += instr.len;
   3168  1.14      maxv 			}
   3169   1.5      maxv 		}
   3170   1.5      maxv 	} else {
   3171   1.5      maxv 		state.gprs[NVMM_X64_GPR_RIP] += instr.len;
   3172   1.5      maxv 	}
   3173   1.5      maxv 
   3174  1.15      maxv out:
   3175   1.5      maxv 	ret = nvmm_vcpu_setstate(mach, cpuid, &state, NVMM_X64_STATE_GPRS);
   3176   1.5      maxv 	if (ret == -1)
   3177   1.5      maxv 		return -1;
   3178   1.5      maxv 
   3179   1.5      maxv 	return 0;
   3180   1.1      maxv }
   3181