Home | History | Annotate | Line # | Download | only in libnvmm
libnvmm_x86.c revision 1.31
      1  1.31      maxv /*	$NetBSD: libnvmm_x86.c,v 1.31 2019/06/08 07:27:44 maxv Exp $	*/
      2   1.1      maxv 
      3   1.1      maxv /*
      4   1.1      maxv  * Copyright (c) 2018 The NetBSD Foundation, Inc.
      5   1.1      maxv  * All rights reserved.
      6   1.1      maxv  *
      7   1.1      maxv  * This code is derived from software contributed to The NetBSD Foundation
      8   1.1      maxv  * by Maxime Villard.
      9   1.1      maxv  *
     10   1.1      maxv  * Redistribution and use in source and binary forms, with or without
     11   1.1      maxv  * modification, are permitted provided that the following conditions
     12   1.1      maxv  * are met:
     13   1.1      maxv  * 1. Redistributions of source code must retain the above copyright
     14   1.1      maxv  *    notice, this list of conditions and the following disclaimer.
     15   1.1      maxv  * 2. Redistributions in binary form must reproduce the above copyright
     16   1.1      maxv  *    notice, this list of conditions and the following disclaimer in the
     17   1.1      maxv  *    documentation and/or other materials provided with the distribution.
     18   1.1      maxv  *
     19   1.1      maxv  * THIS SOFTWARE IS PROVIDED BY THE NETBSD FOUNDATION, INC. AND CONTRIBUTORS
     20   1.1      maxv  * ``AS IS'' AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED
     21   1.1      maxv  * TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR
     22   1.1      maxv  * PURPOSE ARE DISCLAIMED.  IN NO EVENT SHALL THE FOUNDATION OR CONTRIBUTORS
     23   1.1      maxv  * BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR
     24   1.1      maxv  * CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF
     25   1.1      maxv  * SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS
     26   1.1      maxv  * INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN
     27   1.1      maxv  * CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE)
     28   1.1      maxv  * ARISING IN ANY WAY OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE
     29   1.1      maxv  * POSSIBILITY OF SUCH DAMAGE.
     30   1.1      maxv  */
     31   1.1      maxv 
     32   1.1      maxv #include <sys/cdefs.h>
     33   1.1      maxv 
     34   1.1      maxv #include <stdio.h>
     35   1.1      maxv #include <stdlib.h>
     36   1.1      maxv #include <string.h>
     37   1.1      maxv #include <unistd.h>
     38   1.1      maxv #include <fcntl.h>
     39   1.1      maxv #include <errno.h>
     40   1.1      maxv #include <sys/ioctl.h>
     41   1.1      maxv #include <sys/mman.h>
     42   1.1      maxv #include <machine/vmparam.h>
     43   1.1      maxv #include <machine/pte.h>
     44   1.1      maxv #include <machine/psl.h>
     45   1.1      maxv 
     46  1.10      maxv #define MIN(X, Y) (((X) < (Y)) ? (X) : (Y))
     47  1.27      maxv #define __cacheline_aligned __attribute__((__aligned__(64)))
     48  1.10      maxv 
     49   1.1      maxv #include <x86/specialreg.h>
     50   1.1      maxv 
     51  1.29      maxv /* -------------------------------------------------------------------------- */
     52  1.29      maxv 
     53   1.6      maxv /*
     54   1.6      maxv  * Undocumented debugging function. Helpful.
     55   1.6      maxv  */
     56   1.6      maxv int
     57  1.31      maxv nvmm_vcpu_dump(struct nvmm_machine *mach, struct nvmm_vcpu *vcpu)
     58   1.6      maxv {
     59  1.31      maxv 	struct nvmm_x64_state *state = vcpu->state;
     60  1.26      maxv 	uint16_t *attr;
     61   1.6      maxv 	size_t i;
     62   1.6      maxv 	int ret;
     63   1.6      maxv 
     64   1.6      maxv 	const char *segnames[] = {
     65  1.26      maxv 		"ES", "CS", "SS", "DS", "FS", "GS", "GDT", "IDT", "LDT", "TR"
     66   1.6      maxv 	};
     67   1.6      maxv 
     68  1.31      maxv 	ret = nvmm_vcpu_getstate(mach, vcpu, NVMM_X64_STATE_ALL);
     69   1.6      maxv 	if (ret == -1)
     70   1.6      maxv 		return -1;
     71   1.6      maxv 
     72  1.31      maxv 	printf("+ VCPU id=%d\n", (int)vcpu->cpuid);
     73  1.31      maxv 	printf("| -> RIP=%"PRIx64"\n", state->gprs[NVMM_X64_GPR_RIP]);
     74  1.31      maxv 	printf("| -> RSP=%"PRIx64"\n", state->gprs[NVMM_X64_GPR_RSP]);
     75  1.31      maxv 	printf("| -> RAX=%"PRIx64"\n", state->gprs[NVMM_X64_GPR_RAX]);
     76  1.31      maxv 	printf("| -> RBX=%"PRIx64"\n", state->gprs[NVMM_X64_GPR_RBX]);
     77  1.31      maxv 	printf("| -> RCX=%"PRIx64"\n", state->gprs[NVMM_X64_GPR_RCX]);
     78  1.31      maxv 	printf("| -> RFLAGS=%p\n", (void *)state->gprs[NVMM_X64_GPR_RFLAGS]);
     79   1.6      maxv 	for (i = 0; i < NVMM_X64_NSEG; i++) {
     80  1.31      maxv 		attr = (uint16_t *)&state->segs[i].attrib;
     81  1.26      maxv 		printf("| -> %s: sel=0x%x base=%"PRIx64", limit=%x, attrib=%x\n",
     82   1.6      maxv 		    segnames[i],
     83  1.31      maxv 		    state->segs[i].selector,
     84  1.31      maxv 		    state->segs[i].base,
     85  1.31      maxv 		    state->segs[i].limit,
     86  1.26      maxv 		    *attr);
     87  1.26      maxv 	}
     88  1.31      maxv 	printf("| -> MSR_EFER=%"PRIx64"\n", state->msrs[NVMM_X64_MSR_EFER]);
     89  1.31      maxv 	printf("| -> CR0=%"PRIx64"\n", state->crs[NVMM_X64_CR_CR0]);
     90  1.31      maxv 	printf("| -> CR3=%"PRIx64"\n", state->crs[NVMM_X64_CR_CR3]);
     91  1.31      maxv 	printf("| -> CR4=%"PRIx64"\n", state->crs[NVMM_X64_CR_CR4]);
     92  1.31      maxv 	printf("| -> CR8=%"PRIx64"\n", state->crs[NVMM_X64_CR_CR8]);
     93   1.6      maxv 
     94   1.6      maxv 	return 0;
     95   1.6      maxv }
     96   1.6      maxv 
     97   1.1      maxv /* -------------------------------------------------------------------------- */
     98   1.1      maxv 
     99   1.1      maxv #define PTE32_L1_SHIFT	12
    100   1.1      maxv #define PTE32_L2_SHIFT	22
    101   1.1      maxv 
    102   1.1      maxv #define PTE32_L2_MASK	0xffc00000
    103   1.1      maxv #define PTE32_L1_MASK	0x003ff000
    104   1.1      maxv 
    105   1.1      maxv #define PTE32_L2_FRAME	(PTE32_L2_MASK)
    106   1.1      maxv #define PTE32_L1_FRAME	(PTE32_L2_FRAME|PTE32_L1_MASK)
    107   1.1      maxv 
    108   1.1      maxv #define pte32_l1idx(va)	(((va) & PTE32_L1_MASK) >> PTE32_L1_SHIFT)
    109   1.1      maxv #define pte32_l2idx(va)	(((va) & PTE32_L2_MASK) >> PTE32_L2_SHIFT)
    110   1.1      maxv 
    111  1.19      maxv #define CR3_FRAME_32BIT	PG_FRAME
    112  1.19      maxv 
    113   1.1      maxv typedef uint32_t pte_32bit_t;
    114   1.1      maxv 
    115   1.1      maxv static int
    116   1.1      maxv x86_gva_to_gpa_32bit(struct nvmm_machine *mach, uint64_t cr3,
    117   1.1      maxv     gvaddr_t gva, gpaddr_t *gpa, bool has_pse, nvmm_prot_t *prot)
    118   1.1      maxv {
    119   1.1      maxv 	gpaddr_t L2gpa, L1gpa;
    120   1.1      maxv 	uintptr_t L2hva, L1hva;
    121   1.1      maxv 	pte_32bit_t *pdir, pte;
    122  1.28      maxv 	nvmm_prot_t pageprot;
    123   1.1      maxv 
    124   1.1      maxv 	/* We begin with an RWXU access. */
    125   1.1      maxv 	*prot = NVMM_PROT_ALL;
    126   1.1      maxv 
    127   1.1      maxv 	/* Parse L2. */
    128  1.19      maxv 	L2gpa = (cr3 & CR3_FRAME_32BIT);
    129  1.28      maxv 	if (nvmm_gpa_to_hva(mach, L2gpa, &L2hva, &pageprot) == -1)
    130   1.1      maxv 		return -1;
    131   1.1      maxv 	pdir = (pte_32bit_t *)L2hva;
    132   1.1      maxv 	pte = pdir[pte32_l2idx(gva)];
    133   1.1      maxv 	if ((pte & PG_V) == 0)
    134   1.1      maxv 		return -1;
    135   1.1      maxv 	if ((pte & PG_u) == 0)
    136   1.1      maxv 		*prot &= ~NVMM_PROT_USER;
    137   1.1      maxv 	if ((pte & PG_KW) == 0)
    138   1.1      maxv 		*prot &= ~NVMM_PROT_WRITE;
    139   1.1      maxv 	if ((pte & PG_PS) && !has_pse)
    140   1.1      maxv 		return -1;
    141   1.1      maxv 	if (pte & PG_PS) {
    142   1.1      maxv 		*gpa = (pte & PTE32_L2_FRAME);
    143  1.10      maxv 		*gpa = *gpa + (gva & PTE32_L1_MASK);
    144   1.1      maxv 		return 0;
    145   1.1      maxv 	}
    146   1.1      maxv 
    147   1.1      maxv 	/* Parse L1. */
    148   1.1      maxv 	L1gpa = (pte & PG_FRAME);
    149  1.28      maxv 	if (nvmm_gpa_to_hva(mach, L1gpa, &L1hva, &pageprot) == -1)
    150   1.1      maxv 		return -1;
    151   1.1      maxv 	pdir = (pte_32bit_t *)L1hva;
    152   1.1      maxv 	pte = pdir[pte32_l1idx(gva)];
    153   1.1      maxv 	if ((pte & PG_V) == 0)
    154   1.1      maxv 		return -1;
    155   1.1      maxv 	if ((pte & PG_u) == 0)
    156   1.1      maxv 		*prot &= ~NVMM_PROT_USER;
    157   1.1      maxv 	if ((pte & PG_KW) == 0)
    158   1.1      maxv 		*prot &= ~NVMM_PROT_WRITE;
    159   1.1      maxv 	if (pte & PG_PS)
    160   1.1      maxv 		return -1;
    161   1.1      maxv 
    162   1.1      maxv 	*gpa = (pte & PG_FRAME);
    163   1.1      maxv 	return 0;
    164   1.1      maxv }
    165   1.1      maxv 
    166   1.1      maxv /* -------------------------------------------------------------------------- */
    167   1.1      maxv 
    168   1.1      maxv #define	PTE32_PAE_L1_SHIFT	12
    169   1.1      maxv #define	PTE32_PAE_L2_SHIFT	21
    170   1.1      maxv #define	PTE32_PAE_L3_SHIFT	30
    171   1.1      maxv 
    172   1.1      maxv #define	PTE32_PAE_L3_MASK	0xc0000000
    173   1.1      maxv #define	PTE32_PAE_L2_MASK	0x3fe00000
    174   1.1      maxv #define	PTE32_PAE_L1_MASK	0x001ff000
    175   1.1      maxv 
    176   1.1      maxv #define	PTE32_PAE_L3_FRAME	(PTE32_PAE_L3_MASK)
    177   1.1      maxv #define	PTE32_PAE_L2_FRAME	(PTE32_PAE_L3_FRAME|PTE32_PAE_L2_MASK)
    178   1.1      maxv #define	PTE32_PAE_L1_FRAME	(PTE32_PAE_L2_FRAME|PTE32_PAE_L1_MASK)
    179   1.1      maxv 
    180   1.1      maxv #define pte32_pae_l1idx(va)	(((va) & PTE32_PAE_L1_MASK) >> PTE32_PAE_L1_SHIFT)
    181   1.1      maxv #define pte32_pae_l2idx(va)	(((va) & PTE32_PAE_L2_MASK) >> PTE32_PAE_L2_SHIFT)
    182   1.1      maxv #define pte32_pae_l3idx(va)	(((va) & PTE32_PAE_L3_MASK) >> PTE32_PAE_L3_SHIFT)
    183   1.1      maxv 
    184  1.19      maxv #define CR3_FRAME_32BIT_PAE	__BITS(31, 5)
    185  1.19      maxv 
    186   1.1      maxv typedef uint64_t pte_32bit_pae_t;
    187   1.1      maxv 
    188   1.1      maxv static int
    189   1.1      maxv x86_gva_to_gpa_32bit_pae(struct nvmm_machine *mach, uint64_t cr3,
    190  1.23      maxv     gvaddr_t gva, gpaddr_t *gpa, nvmm_prot_t *prot)
    191   1.1      maxv {
    192   1.1      maxv 	gpaddr_t L3gpa, L2gpa, L1gpa;
    193   1.1      maxv 	uintptr_t L3hva, L2hva, L1hva;
    194   1.1      maxv 	pte_32bit_pae_t *pdir, pte;
    195  1.28      maxv 	nvmm_prot_t pageprot;
    196   1.1      maxv 
    197   1.1      maxv 	/* We begin with an RWXU access. */
    198   1.1      maxv 	*prot = NVMM_PROT_ALL;
    199   1.1      maxv 
    200   1.1      maxv 	/* Parse L3. */
    201  1.19      maxv 	L3gpa = (cr3 & CR3_FRAME_32BIT_PAE);
    202  1.28      maxv 	if (nvmm_gpa_to_hva(mach, L3gpa, &L3hva, &pageprot) == -1)
    203   1.1      maxv 		return -1;
    204   1.1      maxv 	pdir = (pte_32bit_pae_t *)L3hva;
    205   1.1      maxv 	pte = pdir[pte32_pae_l3idx(gva)];
    206   1.1      maxv 	if ((pte & PG_V) == 0)
    207   1.1      maxv 		return -1;
    208   1.1      maxv 	if (pte & PG_NX)
    209   1.1      maxv 		*prot &= ~NVMM_PROT_EXEC;
    210   1.1      maxv 	if (pte & PG_PS)
    211   1.1      maxv 		return -1;
    212   1.1      maxv 
    213   1.1      maxv 	/* Parse L2. */
    214   1.1      maxv 	L2gpa = (pte & PG_FRAME);
    215  1.28      maxv 	if (nvmm_gpa_to_hva(mach, L2gpa, &L2hva, &pageprot) == -1)
    216   1.1      maxv 		return -1;
    217   1.1      maxv 	pdir = (pte_32bit_pae_t *)L2hva;
    218   1.1      maxv 	pte = pdir[pte32_pae_l2idx(gva)];
    219   1.1      maxv 	if ((pte & PG_V) == 0)
    220   1.1      maxv 		return -1;
    221   1.1      maxv 	if ((pte & PG_u) == 0)
    222   1.1      maxv 		*prot &= ~NVMM_PROT_USER;
    223   1.1      maxv 	if ((pte & PG_KW) == 0)
    224   1.1      maxv 		*prot &= ~NVMM_PROT_WRITE;
    225   1.1      maxv 	if (pte & PG_NX)
    226   1.1      maxv 		*prot &= ~NVMM_PROT_EXEC;
    227   1.1      maxv 	if (pte & PG_PS) {
    228   1.1      maxv 		*gpa = (pte & PTE32_PAE_L2_FRAME);
    229  1.10      maxv 		*gpa = *gpa + (gva & PTE32_PAE_L1_MASK);
    230   1.1      maxv 		return 0;
    231   1.1      maxv 	}
    232   1.1      maxv 
    233   1.1      maxv 	/* Parse L1. */
    234   1.1      maxv 	L1gpa = (pte & PG_FRAME);
    235  1.28      maxv 	if (nvmm_gpa_to_hva(mach, L1gpa, &L1hva, &pageprot) == -1)
    236   1.1      maxv 		return -1;
    237   1.1      maxv 	pdir = (pte_32bit_pae_t *)L1hva;
    238   1.1      maxv 	pte = pdir[pte32_pae_l1idx(gva)];
    239   1.1      maxv 	if ((pte & PG_V) == 0)
    240   1.1      maxv 		return -1;
    241   1.1      maxv 	if ((pte & PG_u) == 0)
    242   1.1      maxv 		*prot &= ~NVMM_PROT_USER;
    243   1.1      maxv 	if ((pte & PG_KW) == 0)
    244   1.1      maxv 		*prot &= ~NVMM_PROT_WRITE;
    245   1.1      maxv 	if (pte & PG_NX)
    246   1.1      maxv 		*prot &= ~NVMM_PROT_EXEC;
    247   1.1      maxv 	if (pte & PG_PS)
    248   1.1      maxv 		return -1;
    249   1.1      maxv 
    250   1.1      maxv 	*gpa = (pte & PG_FRAME);
    251   1.1      maxv 	return 0;
    252   1.1      maxv }
    253   1.1      maxv 
    254   1.1      maxv /* -------------------------------------------------------------------------- */
    255   1.1      maxv 
    256   1.1      maxv #define PTE64_L1_SHIFT	12
    257   1.1      maxv #define PTE64_L2_SHIFT	21
    258   1.1      maxv #define PTE64_L3_SHIFT	30
    259   1.1      maxv #define PTE64_L4_SHIFT	39
    260   1.1      maxv 
    261   1.1      maxv #define PTE64_L4_MASK	0x0000ff8000000000
    262   1.1      maxv #define PTE64_L3_MASK	0x0000007fc0000000
    263   1.1      maxv #define PTE64_L2_MASK	0x000000003fe00000
    264   1.1      maxv #define PTE64_L1_MASK	0x00000000001ff000
    265   1.1      maxv 
    266   1.1      maxv #define PTE64_L4_FRAME	PTE64_L4_MASK
    267   1.1      maxv #define PTE64_L3_FRAME	(PTE64_L4_FRAME|PTE64_L3_MASK)
    268   1.1      maxv #define PTE64_L2_FRAME	(PTE64_L3_FRAME|PTE64_L2_MASK)
    269   1.1      maxv #define PTE64_L1_FRAME	(PTE64_L2_FRAME|PTE64_L1_MASK)
    270   1.1      maxv 
    271   1.1      maxv #define pte64_l1idx(va)	(((va) & PTE64_L1_MASK) >> PTE64_L1_SHIFT)
    272   1.1      maxv #define pte64_l2idx(va)	(((va) & PTE64_L2_MASK) >> PTE64_L2_SHIFT)
    273   1.1      maxv #define pte64_l3idx(va)	(((va) & PTE64_L3_MASK) >> PTE64_L3_SHIFT)
    274   1.1      maxv #define pte64_l4idx(va)	(((va) & PTE64_L4_MASK) >> PTE64_L4_SHIFT)
    275   1.1      maxv 
    276  1.19      maxv #define CR3_FRAME_64BIT	PG_FRAME
    277  1.19      maxv 
    278   1.1      maxv typedef uint64_t pte_64bit_t;
    279   1.1      maxv 
    280   1.1      maxv static inline bool
    281   1.1      maxv x86_gva_64bit_canonical(gvaddr_t gva)
    282   1.1      maxv {
    283   1.1      maxv 	/* Bits 63:47 must have the same value. */
    284   1.1      maxv #define SIGN_EXTEND	0xffff800000000000ULL
    285   1.1      maxv 	return (gva & SIGN_EXTEND) == 0 || (gva & SIGN_EXTEND) == SIGN_EXTEND;
    286   1.1      maxv }
    287   1.1      maxv 
    288   1.1      maxv static int
    289   1.1      maxv x86_gva_to_gpa_64bit(struct nvmm_machine *mach, uint64_t cr3,
    290  1.11      maxv     gvaddr_t gva, gpaddr_t *gpa, nvmm_prot_t *prot)
    291   1.1      maxv {
    292   1.1      maxv 	gpaddr_t L4gpa, L3gpa, L2gpa, L1gpa;
    293   1.1      maxv 	uintptr_t L4hva, L3hva, L2hva, L1hva;
    294   1.1      maxv 	pte_64bit_t *pdir, pte;
    295  1.28      maxv 	nvmm_prot_t pageprot;
    296   1.1      maxv 
    297   1.1      maxv 	/* We begin with an RWXU access. */
    298   1.1      maxv 	*prot = NVMM_PROT_ALL;
    299   1.1      maxv 
    300   1.1      maxv 	if (!x86_gva_64bit_canonical(gva))
    301   1.1      maxv 		return -1;
    302   1.1      maxv 
    303   1.1      maxv 	/* Parse L4. */
    304  1.19      maxv 	L4gpa = (cr3 & CR3_FRAME_64BIT);
    305  1.28      maxv 	if (nvmm_gpa_to_hva(mach, L4gpa, &L4hva, &pageprot) == -1)
    306   1.1      maxv 		return -1;
    307   1.1      maxv 	pdir = (pte_64bit_t *)L4hva;
    308   1.1      maxv 	pte = pdir[pte64_l4idx(gva)];
    309   1.1      maxv 	if ((pte & PG_V) == 0)
    310   1.1      maxv 		return -1;
    311   1.1      maxv 	if ((pte & PG_u) == 0)
    312   1.1      maxv 		*prot &= ~NVMM_PROT_USER;
    313   1.1      maxv 	if ((pte & PG_KW) == 0)
    314   1.1      maxv 		*prot &= ~NVMM_PROT_WRITE;
    315   1.1      maxv 	if (pte & PG_NX)
    316   1.1      maxv 		*prot &= ~NVMM_PROT_EXEC;
    317   1.1      maxv 	if (pte & PG_PS)
    318   1.1      maxv 		return -1;
    319   1.1      maxv 
    320   1.1      maxv 	/* Parse L3. */
    321   1.1      maxv 	L3gpa = (pte & PG_FRAME);
    322  1.28      maxv 	if (nvmm_gpa_to_hva(mach, L3gpa, &L3hva, &pageprot) == -1)
    323   1.1      maxv 		return -1;
    324   1.1      maxv 	pdir = (pte_64bit_t *)L3hva;
    325   1.1      maxv 	pte = pdir[pte64_l3idx(gva)];
    326   1.1      maxv 	if ((pte & PG_V) == 0)
    327   1.1      maxv 		return -1;
    328   1.1      maxv 	if ((pte & PG_u) == 0)
    329   1.1      maxv 		*prot &= ~NVMM_PROT_USER;
    330   1.1      maxv 	if ((pte & PG_KW) == 0)
    331   1.1      maxv 		*prot &= ~NVMM_PROT_WRITE;
    332   1.1      maxv 	if (pte & PG_NX)
    333   1.1      maxv 		*prot &= ~NVMM_PROT_EXEC;
    334   1.1      maxv 	if (pte & PG_PS) {
    335   1.1      maxv 		*gpa = (pte & PTE64_L3_FRAME);
    336  1.10      maxv 		*gpa = *gpa + (gva & (PTE64_L2_MASK|PTE64_L1_MASK));
    337   1.1      maxv 		return 0;
    338   1.1      maxv 	}
    339   1.1      maxv 
    340   1.1      maxv 	/* Parse L2. */
    341   1.1      maxv 	L2gpa = (pte & PG_FRAME);
    342  1.28      maxv 	if (nvmm_gpa_to_hva(mach, L2gpa, &L2hva, &pageprot) == -1)
    343   1.1      maxv 		return -1;
    344   1.1      maxv 	pdir = (pte_64bit_t *)L2hva;
    345   1.1      maxv 	pte = pdir[pte64_l2idx(gva)];
    346   1.1      maxv 	if ((pte & PG_V) == 0)
    347   1.1      maxv 		return -1;
    348   1.1      maxv 	if ((pte & PG_u) == 0)
    349   1.1      maxv 		*prot &= ~NVMM_PROT_USER;
    350   1.1      maxv 	if ((pte & PG_KW) == 0)
    351   1.1      maxv 		*prot &= ~NVMM_PROT_WRITE;
    352   1.1      maxv 	if (pte & PG_NX)
    353   1.1      maxv 		*prot &= ~NVMM_PROT_EXEC;
    354   1.1      maxv 	if (pte & PG_PS) {
    355   1.1      maxv 		*gpa = (pte & PTE64_L2_FRAME);
    356  1.10      maxv 		*gpa = *gpa + (gva & PTE64_L1_MASK);
    357   1.1      maxv 		return 0;
    358   1.1      maxv 	}
    359   1.1      maxv 
    360   1.1      maxv 	/* Parse L1. */
    361   1.1      maxv 	L1gpa = (pte & PG_FRAME);
    362  1.28      maxv 	if (nvmm_gpa_to_hva(mach, L1gpa, &L1hva, &pageprot) == -1)
    363   1.1      maxv 		return -1;
    364   1.1      maxv 	pdir = (pte_64bit_t *)L1hva;
    365   1.1      maxv 	pte = pdir[pte64_l1idx(gva)];
    366   1.1      maxv 	if ((pte & PG_V) == 0)
    367   1.1      maxv 		return -1;
    368   1.1      maxv 	if ((pte & PG_u) == 0)
    369   1.1      maxv 		*prot &= ~NVMM_PROT_USER;
    370   1.1      maxv 	if ((pte & PG_KW) == 0)
    371   1.1      maxv 		*prot &= ~NVMM_PROT_WRITE;
    372   1.1      maxv 	if (pte & PG_NX)
    373   1.1      maxv 		*prot &= ~NVMM_PROT_EXEC;
    374   1.1      maxv 	if (pte & PG_PS)
    375   1.1      maxv 		return -1;
    376   1.1      maxv 
    377   1.1      maxv 	*gpa = (pte & PG_FRAME);
    378   1.1      maxv 	return 0;
    379   1.1      maxv }
    380   1.1      maxv 
    381   1.1      maxv static inline int
    382   1.1      maxv x86_gva_to_gpa(struct nvmm_machine *mach, struct nvmm_x64_state *state,
    383   1.1      maxv     gvaddr_t gva, gpaddr_t *gpa, nvmm_prot_t *prot)
    384   1.1      maxv {
    385   1.1      maxv 	bool is_pae, is_lng, has_pse;
    386   1.1      maxv 	uint64_t cr3;
    387   1.6      maxv 	size_t off;
    388   1.1      maxv 	int ret;
    389   1.1      maxv 
    390   1.1      maxv 	if ((state->crs[NVMM_X64_CR_CR0] & CR0_PG) == 0) {
    391   1.1      maxv 		/* No paging. */
    392   1.4      maxv 		*prot = NVMM_PROT_ALL;
    393   1.1      maxv 		*gpa = gva;
    394   1.1      maxv 		return 0;
    395   1.1      maxv 	}
    396   1.1      maxv 
    397   1.6      maxv 	off = (gva & PAGE_MASK);
    398   1.6      maxv 	gva &= ~PAGE_MASK;
    399   1.6      maxv 
    400   1.1      maxv 	is_pae = (state->crs[NVMM_X64_CR_CR4] & CR4_PAE) != 0;
    401  1.15      maxv 	is_lng = (state->msrs[NVMM_X64_MSR_EFER] & EFER_LMA) != 0;
    402   1.1      maxv 	has_pse = (state->crs[NVMM_X64_CR_CR4] & CR4_PSE) != 0;
    403   1.1      maxv 	cr3 = state->crs[NVMM_X64_CR_CR3];
    404   1.1      maxv 
    405   1.1      maxv 	if (is_pae && is_lng) {
    406   1.1      maxv 		/* 64bit */
    407  1.11      maxv 		ret = x86_gva_to_gpa_64bit(mach, cr3, gva, gpa, prot);
    408   1.1      maxv 	} else if (is_pae && !is_lng) {
    409   1.1      maxv 		/* 32bit PAE */
    410  1.23      maxv 		ret = x86_gva_to_gpa_32bit_pae(mach, cr3, gva, gpa, prot);
    411   1.1      maxv 	} else if (!is_pae && !is_lng) {
    412   1.1      maxv 		/* 32bit */
    413   1.1      maxv 		ret = x86_gva_to_gpa_32bit(mach, cr3, gva, gpa, has_pse, prot);
    414   1.1      maxv 	} else {
    415   1.1      maxv 		ret = -1;
    416   1.1      maxv 	}
    417   1.1      maxv 
    418   1.1      maxv 	if (ret == -1) {
    419   1.1      maxv 		errno = EFAULT;
    420   1.1      maxv 	}
    421   1.1      maxv 
    422   1.6      maxv 	*gpa = *gpa + off;
    423   1.6      maxv 
    424   1.1      maxv 	return ret;
    425   1.1      maxv }
    426   1.1      maxv 
    427   1.1      maxv int
    428  1.31      maxv nvmm_gva_to_gpa(struct nvmm_machine *mach, struct nvmm_vcpu *vcpu,
    429   1.1      maxv     gvaddr_t gva, gpaddr_t *gpa, nvmm_prot_t *prot)
    430   1.1      maxv {
    431  1.31      maxv 	struct nvmm_x64_state *state = vcpu->state;
    432   1.1      maxv 	int ret;
    433   1.1      maxv 
    434  1.31      maxv 	ret = nvmm_vcpu_getstate(mach, vcpu,
    435   1.1      maxv 	    NVMM_X64_STATE_CRS | NVMM_X64_STATE_MSRS);
    436   1.1      maxv 	if (ret == -1)
    437   1.1      maxv 		return -1;
    438   1.1      maxv 
    439  1.31      maxv 	return x86_gva_to_gpa(mach, state, gva, gpa, prot);
    440   1.1      maxv }
    441   1.1      maxv 
    442   1.1      maxv /* -------------------------------------------------------------------------- */
    443   1.1      maxv 
    444   1.1      maxv static inline bool
    445  1.15      maxv is_long_mode(struct nvmm_x64_state *state)
    446  1.15      maxv {
    447  1.15      maxv 	return (state->msrs[NVMM_X64_MSR_EFER] & EFER_LMA) != 0;
    448  1.15      maxv }
    449  1.15      maxv 
    450  1.15      maxv static inline bool
    451   1.5      maxv is_64bit(struct nvmm_x64_state *state)
    452   1.5      maxv {
    453  1.26      maxv 	return (state->segs[NVMM_X64_SEG_CS].attrib.l != 0);
    454   1.5      maxv }
    455   1.5      maxv 
    456   1.5      maxv static inline bool
    457   1.5      maxv is_32bit(struct nvmm_x64_state *state)
    458   1.5      maxv {
    459  1.26      maxv 	return (state->segs[NVMM_X64_SEG_CS].attrib.l == 0) &&
    460  1.26      maxv 	    (state->segs[NVMM_X64_SEG_CS].attrib.def == 1);
    461   1.5      maxv }
    462   1.5      maxv 
    463   1.5      maxv static inline bool
    464   1.5      maxv is_16bit(struct nvmm_x64_state *state)
    465   1.5      maxv {
    466  1.26      maxv 	return (state->segs[NVMM_X64_SEG_CS].attrib.l == 0) &&
    467  1.26      maxv 	    (state->segs[NVMM_X64_SEG_CS].attrib.def == 0);
    468   1.5      maxv }
    469   1.5      maxv 
    470   1.1      maxv static int
    471  1.15      maxv segment_check(struct nvmm_x64_state_seg *seg, gvaddr_t gva, size_t size)
    472   1.1      maxv {
    473   1.1      maxv 	uint64_t limit;
    474   1.1      maxv 
    475   1.1      maxv 	/*
    476   1.1      maxv 	 * This is incomplete. We should check topdown, etc, really that's
    477   1.1      maxv 	 * tiring.
    478   1.1      maxv 	 */
    479   1.1      maxv 	if (__predict_false(!seg->attrib.p)) {
    480   1.1      maxv 		goto error;
    481   1.1      maxv 	}
    482   1.1      maxv 
    483  1.26      maxv 	limit = (uint64_t)seg->limit + 1;
    484  1.26      maxv 	if (__predict_true(seg->attrib.g)) {
    485   1.1      maxv 		limit *= PAGE_SIZE;
    486   1.1      maxv 	}
    487   1.1      maxv 
    488  1.15      maxv 	if (__predict_false(gva + size > limit)) {
    489   1.1      maxv 		goto error;
    490   1.1      maxv 	}
    491   1.1      maxv 
    492   1.1      maxv 	return 0;
    493   1.1      maxv 
    494   1.1      maxv error:
    495   1.1      maxv 	errno = EFAULT;
    496   1.1      maxv 	return -1;
    497   1.1      maxv }
    498   1.1      maxv 
    499  1.15      maxv static inline void
    500  1.15      maxv segment_apply(struct nvmm_x64_state_seg *seg, gvaddr_t *gva)
    501  1.15      maxv {
    502  1.15      maxv 	*gva += seg->base;
    503  1.15      maxv }
    504  1.15      maxv 
    505  1.15      maxv static inline uint64_t
    506  1.15      maxv size_to_mask(size_t size)
    507   1.6      maxv {
    508  1.15      maxv 	switch (size) {
    509  1.15      maxv 	case 1:
    510  1.15      maxv 		return 0x00000000000000FF;
    511  1.15      maxv 	case 2:
    512  1.15      maxv 		return 0x000000000000FFFF;
    513  1.15      maxv 	case 4:
    514  1.15      maxv 		return 0x00000000FFFFFFFF;
    515   1.6      maxv 	case 8:
    516  1.15      maxv 	default:
    517   1.6      maxv 		return 0xFFFFFFFFFFFFFFFF;
    518   1.6      maxv 	}
    519   1.6      maxv }
    520   1.6      maxv 
    521   1.6      maxv static uint64_t
    522  1.10      maxv rep_get_cnt(struct nvmm_x64_state *state, size_t adsize)
    523  1.10      maxv {
    524  1.10      maxv 	uint64_t mask, cnt;
    525  1.10      maxv 
    526  1.15      maxv 	mask = size_to_mask(adsize);
    527  1.10      maxv 	cnt = state->gprs[NVMM_X64_GPR_RCX] & mask;
    528  1.10      maxv 
    529  1.10      maxv 	return cnt;
    530  1.10      maxv }
    531  1.10      maxv 
    532  1.10      maxv static void
    533  1.10      maxv rep_set_cnt(struct nvmm_x64_state *state, size_t adsize, uint64_t cnt)
    534  1.10      maxv {
    535  1.10      maxv 	uint64_t mask;
    536  1.10      maxv 
    537  1.15      maxv 	/* XXX: should we zero-extend? */
    538  1.15      maxv 	mask = size_to_mask(adsize);
    539  1.10      maxv 	state->gprs[NVMM_X64_GPR_RCX] &= ~mask;
    540  1.10      maxv 	state->gprs[NVMM_X64_GPR_RCX] |= cnt;
    541  1.10      maxv }
    542  1.10      maxv 
    543   1.6      maxv static int
    544   1.6      maxv read_guest_memory(struct nvmm_machine *mach, struct nvmm_x64_state *state,
    545   1.6      maxv     gvaddr_t gva, uint8_t *data, size_t size)
    546   1.6      maxv {
    547   1.6      maxv 	struct nvmm_mem mem;
    548   1.6      maxv 	nvmm_prot_t prot;
    549   1.6      maxv 	gpaddr_t gpa;
    550   1.6      maxv 	uintptr_t hva;
    551   1.6      maxv 	bool is_mmio;
    552   1.6      maxv 	int ret, remain;
    553   1.6      maxv 
    554   1.6      maxv 	ret = x86_gva_to_gpa(mach, state, gva, &gpa, &prot);
    555   1.6      maxv 	if (__predict_false(ret == -1)) {
    556   1.6      maxv 		return -1;
    557   1.6      maxv 	}
    558   1.6      maxv 	if (__predict_false(!(prot & NVMM_PROT_READ))) {
    559   1.6      maxv 		errno = EFAULT;
    560   1.6      maxv 		return -1;
    561   1.6      maxv 	}
    562   1.6      maxv 
    563   1.6      maxv 	if ((gva & PAGE_MASK) + size > PAGE_SIZE) {
    564   1.6      maxv 		remain = ((gva & PAGE_MASK) + size - PAGE_SIZE);
    565   1.6      maxv 	} else {
    566   1.6      maxv 		remain = 0;
    567   1.6      maxv 	}
    568   1.6      maxv 	size -= remain;
    569   1.6      maxv 
    570  1.28      maxv 	ret = nvmm_gpa_to_hva(mach, gpa, &hva, &prot);
    571   1.6      maxv 	is_mmio = (ret == -1);
    572   1.6      maxv 
    573   1.6      maxv 	if (is_mmio) {
    574  1.11      maxv 		mem.data = data;
    575   1.6      maxv 		mem.gpa = gpa;
    576   1.6      maxv 		mem.write = false;
    577   1.6      maxv 		mem.size = size;
    578  1.30      maxv 		(*mach->cbs.mem)(&mem);
    579   1.6      maxv 	} else {
    580  1.28      maxv 		if (__predict_false(!(prot & NVMM_PROT_READ))) {
    581  1.28      maxv 			errno = EFAULT;
    582  1.28      maxv 			return -1;
    583  1.28      maxv 		}
    584   1.6      maxv 		memcpy(data, (uint8_t *)hva, size);
    585   1.6      maxv 	}
    586   1.6      maxv 
    587   1.6      maxv 	if (remain > 0) {
    588   1.6      maxv 		ret = read_guest_memory(mach, state, gva + size,
    589   1.6      maxv 		    data + size, remain);
    590   1.6      maxv 	} else {
    591   1.6      maxv 		ret = 0;
    592   1.6      maxv 	}
    593   1.6      maxv 
    594   1.6      maxv 	return ret;
    595   1.6      maxv }
    596   1.6      maxv 
    597   1.6      maxv static int
    598   1.6      maxv write_guest_memory(struct nvmm_machine *mach, struct nvmm_x64_state *state,
    599   1.6      maxv     gvaddr_t gva, uint8_t *data, size_t size)
    600   1.6      maxv {
    601   1.6      maxv 	struct nvmm_mem mem;
    602   1.6      maxv 	nvmm_prot_t prot;
    603   1.6      maxv 	gpaddr_t gpa;
    604   1.6      maxv 	uintptr_t hva;
    605   1.6      maxv 	bool is_mmio;
    606   1.6      maxv 	int ret, remain;
    607   1.6      maxv 
    608   1.6      maxv 	ret = x86_gva_to_gpa(mach, state, gva, &gpa, &prot);
    609   1.6      maxv 	if (__predict_false(ret == -1)) {
    610   1.6      maxv 		return -1;
    611   1.6      maxv 	}
    612   1.6      maxv 	if (__predict_false(!(prot & NVMM_PROT_WRITE))) {
    613   1.6      maxv 		errno = EFAULT;
    614   1.6      maxv 		return -1;
    615   1.6      maxv 	}
    616   1.6      maxv 
    617   1.6      maxv 	if ((gva & PAGE_MASK) + size > PAGE_SIZE) {
    618   1.6      maxv 		remain = ((gva & PAGE_MASK) + size - PAGE_SIZE);
    619   1.6      maxv 	} else {
    620   1.6      maxv 		remain = 0;
    621   1.6      maxv 	}
    622   1.6      maxv 	size -= remain;
    623   1.6      maxv 
    624  1.28      maxv 	ret = nvmm_gpa_to_hva(mach, gpa, &hva, &prot);
    625   1.6      maxv 	is_mmio = (ret == -1);
    626   1.6      maxv 
    627   1.6      maxv 	if (is_mmio) {
    628  1.11      maxv 		mem.data = data;
    629   1.6      maxv 		mem.gpa = gpa;
    630   1.6      maxv 		mem.write = true;
    631   1.6      maxv 		mem.size = size;
    632  1.30      maxv 		(*mach->cbs.mem)(&mem);
    633   1.6      maxv 	} else {
    634  1.28      maxv 		if (__predict_false(!(prot & NVMM_PROT_WRITE))) {
    635  1.28      maxv 			errno = EFAULT;
    636  1.28      maxv 			return -1;
    637  1.28      maxv 		}
    638   1.6      maxv 		memcpy((uint8_t *)hva, data, size);
    639   1.6      maxv 	}
    640   1.6      maxv 
    641   1.6      maxv 	if (remain > 0) {
    642   1.6      maxv 		ret = write_guest_memory(mach, state, gva + size,
    643   1.6      maxv 		    data + size, remain);
    644   1.6      maxv 	} else {
    645   1.6      maxv 		ret = 0;
    646   1.6      maxv 	}
    647   1.6      maxv 
    648   1.6      maxv 	return ret;
    649   1.6      maxv }
    650   1.6      maxv 
    651   1.6      maxv /* -------------------------------------------------------------------------- */
    652   1.6      maxv 
    653   1.8      maxv static int fetch_segment(struct nvmm_machine *, struct nvmm_x64_state *);
    654   1.8      maxv 
    655  1.10      maxv #define NVMM_IO_BATCH_SIZE	32
    656  1.10      maxv 
    657  1.10      maxv static int
    658  1.10      maxv assist_io_batch(struct nvmm_machine *mach, struct nvmm_x64_state *state,
    659  1.10      maxv     struct nvmm_io *io, gvaddr_t gva, uint64_t cnt)
    660  1.10      maxv {
    661  1.10      maxv 	uint8_t iobuf[NVMM_IO_BATCH_SIZE];
    662  1.10      maxv 	size_t i, iosize, iocnt;
    663  1.10      maxv 	int ret;
    664  1.10      maxv 
    665  1.10      maxv 	cnt = MIN(cnt, NVMM_IO_BATCH_SIZE);
    666  1.10      maxv 	iosize = MIN(io->size * cnt, NVMM_IO_BATCH_SIZE);
    667  1.10      maxv 	iocnt = iosize / io->size;
    668  1.10      maxv 
    669  1.10      maxv 	io->data = iobuf;
    670  1.10      maxv 
    671  1.10      maxv 	if (!io->in) {
    672  1.10      maxv 		ret = read_guest_memory(mach, state, gva, iobuf, iosize);
    673  1.10      maxv 		if (ret == -1)
    674  1.10      maxv 			return -1;
    675  1.10      maxv 	}
    676  1.10      maxv 
    677  1.10      maxv 	for (i = 0; i < iocnt; i++) {
    678  1.30      maxv 		(*mach->cbs.io)(io);
    679  1.10      maxv 		io->data += io->size;
    680  1.10      maxv 	}
    681  1.10      maxv 
    682  1.10      maxv 	if (io->in) {
    683  1.10      maxv 		ret = write_guest_memory(mach, state, gva, iobuf, iosize);
    684  1.10      maxv 		if (ret == -1)
    685  1.10      maxv 			return -1;
    686  1.10      maxv 	}
    687  1.10      maxv 
    688  1.10      maxv 	return iocnt;
    689  1.10      maxv }
    690  1.10      maxv 
    691   1.1      maxv int
    692  1.31      maxv nvmm_assist_io(struct nvmm_machine *mach, struct nvmm_vcpu *vcpu)
    693   1.1      maxv {
    694  1.31      maxv 	struct nvmm_x64_state *state = vcpu->state;
    695  1.31      maxv 	struct nvmm_exit *exit = vcpu->exit;
    696   1.1      maxv 	struct nvmm_io io;
    697  1.10      maxv 	uint64_t cnt = 0; /* GCC */
    698  1.10      maxv 	uint8_t iobuf[8];
    699  1.10      maxv 	int iocnt = 1;
    700  1.15      maxv 	gvaddr_t gva = 0; /* GCC */
    701   1.5      maxv 	int reg = 0; /* GCC */
    702   1.8      maxv 	int ret, seg;
    703  1.10      maxv 	bool psld = false;
    704   1.1      maxv 
    705   1.1      maxv 	if (__predict_false(exit->reason != NVMM_EXIT_IO)) {
    706   1.1      maxv 		errno = EINVAL;
    707   1.1      maxv 		return -1;
    708   1.1      maxv 	}
    709   1.1      maxv 
    710   1.1      maxv 	io.port = exit->u.io.port;
    711   1.1      maxv 	io.in = (exit->u.io.type == NVMM_EXIT_IO_IN);
    712   1.1      maxv 	io.size = exit->u.io.operand_size;
    713  1.10      maxv 	io.data = iobuf;
    714   1.1      maxv 
    715  1.31      maxv 	ret = nvmm_vcpu_getstate(mach, vcpu,
    716   1.1      maxv 	    NVMM_X64_STATE_GPRS | NVMM_X64_STATE_SEGS |
    717   1.1      maxv 	    NVMM_X64_STATE_CRS | NVMM_X64_STATE_MSRS);
    718   1.1      maxv 	if (ret == -1)
    719   1.1      maxv 		return -1;
    720   1.1      maxv 
    721  1.10      maxv 	if (exit->u.io.rep) {
    722  1.31      maxv 		cnt = rep_get_cnt(state, exit->u.io.address_size);
    723  1.10      maxv 		if (__predict_false(cnt == 0)) {
    724  1.31      maxv 			state->gprs[NVMM_X64_GPR_RIP] = exit->u.io.npc;
    725  1.15      maxv 			goto out;
    726  1.10      maxv 		}
    727  1.10      maxv 	}
    728  1.10      maxv 
    729  1.31      maxv 	if (__predict_false(state->gprs[NVMM_X64_GPR_RFLAGS] & PSL_D)) {
    730  1.10      maxv 		psld = true;
    731  1.10      maxv 	}
    732  1.10      maxv 
    733   1.6      maxv 	/*
    734   1.6      maxv 	 * Determine GVA.
    735   1.6      maxv 	 */
    736   1.6      maxv 	if (exit->u.io.str) {
    737   1.5      maxv 		if (io.in) {
    738   1.5      maxv 			reg = NVMM_X64_GPR_RDI;
    739   1.5      maxv 		} else {
    740   1.5      maxv 			reg = NVMM_X64_GPR_RSI;
    741   1.5      maxv 		}
    742   1.1      maxv 
    743  1.31      maxv 		gva = state->gprs[reg];
    744  1.15      maxv 		gva &= size_to_mask(exit->u.io.address_size);
    745   1.1      maxv 
    746  1.15      maxv 		if (exit->u.io.seg != -1) {
    747  1.15      maxv 			seg = exit->u.io.seg;
    748  1.15      maxv 		} else {
    749  1.15      maxv 			if (io.in) {
    750  1.15      maxv 				seg = NVMM_X64_SEG_ES;
    751   1.8      maxv 			} else {
    752  1.31      maxv 				seg = fetch_segment(mach, state);
    753  1.15      maxv 				if (seg == -1)
    754  1.15      maxv 					return -1;
    755   1.8      maxv 			}
    756  1.15      maxv 		}
    757   1.8      maxv 
    758  1.31      maxv 		if (__predict_true(is_long_mode(state))) {
    759  1.15      maxv 			if (seg == NVMM_X64_SEG_GS || seg == NVMM_X64_SEG_FS) {
    760  1.31      maxv 				segment_apply(&state->segs[seg], &gva);
    761  1.15      maxv 			}
    762  1.15      maxv 		} else {
    763  1.31      maxv 			ret = segment_check(&state->segs[seg], gva, io.size);
    764   1.1      maxv 			if (ret == -1)
    765   1.1      maxv 				return -1;
    766  1.31      maxv 			segment_apply(&state->segs[seg], &gva);
    767   1.1      maxv 		}
    768  1.10      maxv 
    769  1.10      maxv 		if (exit->u.io.rep && !psld) {
    770  1.31      maxv 			iocnt = assist_io_batch(mach, state, &io, gva, cnt);
    771  1.10      maxv 			if (iocnt == -1)
    772  1.10      maxv 				return -1;
    773  1.10      maxv 			goto done;
    774  1.10      maxv 		}
    775   1.6      maxv 	}
    776   1.1      maxv 
    777   1.6      maxv 	if (!io.in) {
    778   1.6      maxv 		if (!exit->u.io.str) {
    779  1.31      maxv 			memcpy(io.data, &state->gprs[NVMM_X64_GPR_RAX], io.size);
    780   1.6      maxv 		} else {
    781  1.31      maxv 			ret = read_guest_memory(mach, state, gva, io.data,
    782   1.6      maxv 			    io.size);
    783   1.1      maxv 			if (ret == -1)
    784   1.1      maxv 				return -1;
    785   1.1      maxv 		}
    786   1.1      maxv 	}
    787   1.1      maxv 
    788  1.30      maxv 	(*mach->cbs.io)(&io);
    789   1.1      maxv 
    790   1.1      maxv 	if (io.in) {
    791   1.6      maxv 		if (!exit->u.io.str) {
    792  1.31      maxv 			memcpy(&state->gprs[NVMM_X64_GPR_RAX], io.data, io.size);
    793  1.15      maxv 			if (io.size == 4) {
    794  1.15      maxv 				/* Zero-extend to 64 bits. */
    795  1.31      maxv 				state->gprs[NVMM_X64_GPR_RAX] &= size_to_mask(4);
    796  1.15      maxv 			}
    797   1.1      maxv 		} else {
    798  1.31      maxv 			ret = write_guest_memory(mach, state, gva, io.data,
    799   1.6      maxv 			    io.size);
    800   1.6      maxv 			if (ret == -1)
    801   1.6      maxv 				return -1;
    802   1.1      maxv 		}
    803   1.1      maxv 	}
    804   1.1      maxv 
    805  1.10      maxv done:
    806   1.5      maxv 	if (exit->u.io.str) {
    807  1.10      maxv 		if (__predict_false(psld)) {
    808  1.31      maxv 			state->gprs[reg] -= iocnt * io.size;
    809   1.5      maxv 		} else {
    810  1.31      maxv 			state->gprs[reg] += iocnt * io.size;
    811   1.5      maxv 		}
    812   1.5      maxv 	}
    813   1.5      maxv 
    814   1.1      maxv 	if (exit->u.io.rep) {
    815  1.10      maxv 		cnt -= iocnt;
    816  1.31      maxv 		rep_set_cnt(state, exit->u.io.address_size, cnt);
    817   1.6      maxv 		if (cnt == 0) {
    818  1.31      maxv 			state->gprs[NVMM_X64_GPR_RIP] = exit->u.io.npc;
    819   1.1      maxv 		}
    820   1.1      maxv 	} else {
    821  1.31      maxv 		state->gprs[NVMM_X64_GPR_RIP] = exit->u.io.npc;
    822   1.1      maxv 	}
    823   1.1      maxv 
    824  1.15      maxv out:
    825  1.31      maxv 	ret = nvmm_vcpu_setstate(mach, vcpu, NVMM_X64_STATE_GPRS);
    826   1.1      maxv 	if (ret == -1)
    827   1.1      maxv 		return -1;
    828   1.1      maxv 
    829   1.1      maxv 	return 0;
    830   1.1      maxv }
    831   1.1      maxv 
    832   1.1      maxv /* -------------------------------------------------------------------------- */
    833   1.1      maxv 
    834  1.19      maxv struct x86_emul {
    835  1.19      maxv 	bool read;
    836  1.19      maxv 	bool notouch;
    837  1.30      maxv 	void (*func)(struct nvmm_machine *, struct nvmm_mem *, uint64_t *);
    838  1.19      maxv };
    839  1.19      maxv 
    840  1.30      maxv static void x86_func_or(struct nvmm_machine *, struct nvmm_mem *, uint64_t *);
    841  1.30      maxv static void x86_func_and(struct nvmm_machine *, struct nvmm_mem *, uint64_t *);
    842  1.30      maxv static void x86_func_sub(struct nvmm_machine *, struct nvmm_mem *, uint64_t *);
    843  1.30      maxv static void x86_func_xor(struct nvmm_machine *, struct nvmm_mem *, uint64_t *);
    844  1.30      maxv static void x86_func_cmp(struct nvmm_machine *, struct nvmm_mem *, uint64_t *);
    845  1.30      maxv static void x86_func_test(struct nvmm_machine *, struct nvmm_mem *, uint64_t *);
    846  1.30      maxv static void x86_func_mov(struct nvmm_machine *, struct nvmm_mem *, uint64_t *);
    847  1.30      maxv static void x86_func_stos(struct nvmm_machine *, struct nvmm_mem *, uint64_t *);
    848  1.30      maxv static void x86_func_lods(struct nvmm_machine *, struct nvmm_mem *, uint64_t *);
    849  1.30      maxv static void x86_func_movs(struct nvmm_machine *, struct nvmm_mem *, uint64_t *);
    850  1.19      maxv 
    851  1.19      maxv static const struct x86_emul x86_emul_or = {
    852  1.19      maxv 	.read = true,
    853  1.19      maxv 	.func = x86_func_or
    854  1.19      maxv };
    855  1.19      maxv 
    856  1.19      maxv static const struct x86_emul x86_emul_and = {
    857  1.19      maxv 	.read = true,
    858  1.19      maxv 	.func = x86_func_and
    859  1.19      maxv };
    860  1.19      maxv 
    861  1.19      maxv static const struct x86_emul x86_emul_sub = {
    862  1.19      maxv 	.read = true,
    863  1.19      maxv 	.func = x86_func_sub
    864  1.19      maxv };
    865  1.19      maxv 
    866  1.19      maxv static const struct x86_emul x86_emul_xor = {
    867  1.19      maxv 	.read = true,
    868  1.19      maxv 	.func = x86_func_xor
    869  1.19      maxv };
    870  1.19      maxv 
    871  1.19      maxv static const struct x86_emul x86_emul_cmp = {
    872  1.19      maxv 	.notouch = true,
    873  1.19      maxv 	.func = x86_func_cmp
    874  1.19      maxv };
    875  1.19      maxv 
    876  1.19      maxv static const struct x86_emul x86_emul_test = {
    877  1.19      maxv 	.notouch = true,
    878  1.19      maxv 	.func = x86_func_test
    879  1.19      maxv };
    880  1.19      maxv 
    881  1.19      maxv static const struct x86_emul x86_emul_mov = {
    882  1.19      maxv 	.func = x86_func_mov
    883  1.19      maxv };
    884  1.19      maxv 
    885  1.19      maxv static const struct x86_emul x86_emul_stos = {
    886  1.19      maxv 	.func = x86_func_stos
    887  1.19      maxv };
    888  1.19      maxv 
    889  1.19      maxv static const struct x86_emul x86_emul_lods = {
    890  1.19      maxv 	.func = x86_func_lods
    891  1.19      maxv };
    892  1.19      maxv 
    893  1.19      maxv static const struct x86_emul x86_emul_movs = {
    894  1.19      maxv 	.func = x86_func_movs
    895  1.19      maxv };
    896   1.5      maxv 
    897  1.13      maxv /* Legacy prefixes. */
    898  1.13      maxv #define LEG_LOCK	0xF0
    899  1.13      maxv #define LEG_REPN	0xF2
    900  1.13      maxv #define LEG_REP		0xF3
    901  1.13      maxv #define LEG_OVR_CS	0x2E
    902  1.13      maxv #define LEG_OVR_SS	0x36
    903  1.13      maxv #define LEG_OVR_DS	0x3E
    904  1.13      maxv #define LEG_OVR_ES	0x26
    905  1.13      maxv #define LEG_OVR_FS	0x64
    906  1.13      maxv #define LEG_OVR_GS	0x65
    907  1.13      maxv #define LEG_OPR_OVR	0x66
    908  1.13      maxv #define LEG_ADR_OVR	0x67
    909  1.13      maxv 
    910  1.13      maxv struct x86_legpref {
    911  1.13      maxv 	bool opr_ovr:1;
    912  1.13      maxv 	bool adr_ovr:1;
    913  1.13      maxv 	bool rep:1;
    914  1.13      maxv 	bool repn:1;
    915  1.27      maxv 	int8_t seg;
    916   1.5      maxv };
    917   1.5      maxv 
    918   1.5      maxv struct x86_rexpref {
    919  1.27      maxv 	bool b:1;
    920  1.27      maxv 	bool x:1;
    921  1.27      maxv 	bool r:1;
    922  1.27      maxv 	bool w:1;
    923  1.27      maxv 	bool present:1;
    924   1.5      maxv };
    925   1.5      maxv 
    926   1.5      maxv struct x86_reg {
    927   1.5      maxv 	int num;	/* NVMM GPR state index */
    928   1.5      maxv 	uint64_t mask;
    929   1.5      maxv };
    930   1.5      maxv 
    931   1.5      maxv enum x86_disp_type {
    932   1.5      maxv 	DISP_NONE,
    933   1.5      maxv 	DISP_0,
    934   1.5      maxv 	DISP_1,
    935   1.5      maxv 	DISP_4
    936   1.5      maxv };
    937   1.5      maxv 
    938   1.5      maxv struct x86_disp {
    939   1.5      maxv 	enum x86_disp_type type;
    940  1.11      maxv 	uint64_t data; /* 4 bytes, but can be sign-extended */
    941   1.5      maxv };
    942   1.5      maxv 
    943   1.5      maxv enum REGMODRM__Mod {
    944   1.5      maxv 	MOD_DIS0, /* also, register indirect */
    945   1.5      maxv 	MOD_DIS1,
    946   1.5      maxv 	MOD_DIS4,
    947   1.5      maxv 	MOD_REG
    948   1.5      maxv };
    949   1.5      maxv 
    950   1.5      maxv enum REGMODRM__Reg {
    951   1.5      maxv 	REG_000, /* these fields are indexes to the register map */
    952   1.5      maxv 	REG_001,
    953   1.5      maxv 	REG_010,
    954   1.5      maxv 	REG_011,
    955   1.5      maxv 	REG_100,
    956   1.5      maxv 	REG_101,
    957   1.5      maxv 	REG_110,
    958   1.5      maxv 	REG_111
    959   1.5      maxv };
    960   1.5      maxv 
    961   1.5      maxv enum REGMODRM__Rm {
    962   1.5      maxv 	RM_000, /* reg */
    963   1.5      maxv 	RM_001, /* reg */
    964   1.5      maxv 	RM_010, /* reg */
    965   1.5      maxv 	RM_011, /* reg */
    966   1.5      maxv 	RM_RSP_SIB, /* reg or SIB, depending on the MOD */
    967   1.5      maxv 	RM_RBP_DISP32, /* reg or displacement-only (= RIP-relative on amd64) */
    968   1.5      maxv 	RM_110,
    969   1.5      maxv 	RM_111
    970   1.5      maxv };
    971   1.5      maxv 
    972   1.5      maxv struct x86_regmodrm {
    973  1.27      maxv 	uint8_t mod:2;
    974  1.27      maxv 	uint8_t reg:3;
    975  1.27      maxv 	uint8_t rm:3;
    976   1.5      maxv };
    977   1.5      maxv 
    978   1.5      maxv struct x86_immediate {
    979  1.11      maxv 	uint64_t data;
    980   1.5      maxv };
    981   1.5      maxv 
    982   1.5      maxv struct x86_sib {
    983   1.5      maxv 	uint8_t scale;
    984   1.5      maxv 	const struct x86_reg *idx;
    985   1.5      maxv 	const struct x86_reg *bas;
    986   1.5      maxv };
    987   1.5      maxv 
    988   1.5      maxv enum x86_store_type {
    989   1.5      maxv 	STORE_NONE,
    990   1.5      maxv 	STORE_REG,
    991   1.5      maxv 	STORE_IMM,
    992   1.5      maxv 	STORE_SIB,
    993   1.5      maxv 	STORE_DMO
    994   1.5      maxv };
    995   1.5      maxv 
    996   1.5      maxv struct x86_store {
    997   1.5      maxv 	enum x86_store_type type;
    998   1.5      maxv 	union {
    999   1.5      maxv 		const struct x86_reg *reg;
   1000   1.5      maxv 		struct x86_immediate imm;
   1001   1.5      maxv 		struct x86_sib sib;
   1002   1.5      maxv 		uint64_t dmo;
   1003   1.5      maxv 	} u;
   1004   1.5      maxv 	struct x86_disp disp;
   1005   1.6      maxv 	int hardseg;
   1006   1.5      maxv };
   1007   1.5      maxv 
   1008   1.5      maxv struct x86_instr {
   1009  1.27      maxv 	uint8_t len;
   1010  1.13      maxv 	struct x86_legpref legpref;
   1011   1.5      maxv 	struct x86_rexpref rexpref;
   1012  1.27      maxv 	struct x86_regmodrm regmodrm;
   1013  1.27      maxv 	uint8_t operand_size;
   1014  1.27      maxv 	uint8_t address_size;
   1015  1.10      maxv 	uint64_t zeroextend_mask;
   1016   1.5      maxv 
   1017   1.5      maxv 	const struct x86_opcode *opcode;
   1018  1.27      maxv 	const struct x86_emul *emul;
   1019   1.5      maxv 
   1020   1.5      maxv 	struct x86_store src;
   1021   1.5      maxv 	struct x86_store dst;
   1022   1.5      maxv 	struct x86_store *strm;
   1023   1.5      maxv };
   1024   1.5      maxv 
   1025   1.5      maxv struct x86_decode_fsm {
   1026   1.5      maxv 	/* vcpu */
   1027   1.5      maxv 	bool is64bit;
   1028   1.5      maxv 	bool is32bit;
   1029   1.5      maxv 	bool is16bit;
   1030   1.5      maxv 
   1031   1.5      maxv 	/* fsm */
   1032   1.5      maxv 	int (*fn)(struct x86_decode_fsm *, struct x86_instr *);
   1033   1.5      maxv 	uint8_t *buf;
   1034   1.5      maxv 	uint8_t *end;
   1035   1.5      maxv };
   1036   1.5      maxv 
   1037   1.5      maxv struct x86_opcode {
   1038  1.27      maxv 	bool valid:1;
   1039  1.27      maxv 	bool regmodrm:1;
   1040  1.27      maxv 	bool regtorm:1;
   1041  1.27      maxv 	bool dmo:1;
   1042  1.27      maxv 	bool todmo:1;
   1043  1.27      maxv 	bool movs:1;
   1044  1.27      maxv 	bool stos:1;
   1045  1.27      maxv 	bool lods:1;
   1046  1.27      maxv 	bool szoverride:1;
   1047  1.27      maxv 	bool group1:1;
   1048  1.27      maxv 	bool group3:1;
   1049  1.27      maxv 	bool group11:1;
   1050  1.27      maxv 	bool immediate:1;
   1051  1.27      maxv 	uint8_t defsize;
   1052  1.27      maxv 	uint8_t flags;
   1053  1.19      maxv 	const struct x86_emul *emul;
   1054   1.5      maxv };
   1055   1.5      maxv 
   1056   1.5      maxv struct x86_group_entry {
   1057  1.19      maxv 	const struct x86_emul *emul;
   1058   1.5      maxv };
   1059   1.5      maxv 
   1060   1.5      maxv #define OPSIZE_BYTE 0x01
   1061   1.5      maxv #define OPSIZE_WORD 0x02 /* 2 bytes */
   1062   1.5      maxv #define OPSIZE_DOUB 0x04 /* 4 bytes */
   1063   1.5      maxv #define OPSIZE_QUAD 0x08 /* 8 bytes */
   1064   1.5      maxv 
   1065  1.11      maxv #define FLAG_imm8	0x01
   1066  1.11      maxv #define FLAG_immz	0x02
   1067  1.11      maxv #define FLAG_ze		0x04
   1068  1.11      maxv 
   1069  1.27      maxv static const struct x86_group_entry group1[8] __cacheline_aligned = {
   1070  1.19      maxv 	[1] = { .emul = &x86_emul_or },
   1071  1.19      maxv 	[4] = { .emul = &x86_emul_and },
   1072  1.19      maxv 	[6] = { .emul = &x86_emul_xor },
   1073  1.19      maxv 	[7] = { .emul = &x86_emul_cmp }
   1074  1.19      maxv };
   1075  1.19      maxv 
   1076  1.27      maxv static const struct x86_group_entry group3[8] __cacheline_aligned = {
   1077  1.19      maxv 	[0] = { .emul = &x86_emul_test },
   1078  1.19      maxv 	[1] = { .emul = &x86_emul_test }
   1079  1.11      maxv };
   1080   1.5      maxv 
   1081  1.27      maxv static const struct x86_group_entry group11[8] __cacheline_aligned = {
   1082  1.19      maxv 	[0] = { .emul = &x86_emul_mov }
   1083   1.5      maxv };
   1084   1.5      maxv 
   1085  1.27      maxv static const struct x86_opcode primary_opcode_table[256] __cacheline_aligned = {
   1086   1.5      maxv 	/*
   1087  1.11      maxv 	 * Group1
   1088  1.11      maxv 	 */
   1089  1.27      maxv 	[0x80] = {
   1090  1.19      maxv 		/* Eb, Ib */
   1091  1.27      maxv 		.valid = true,
   1092  1.19      maxv 		.regmodrm = true,
   1093  1.19      maxv 		.regtorm = true,
   1094  1.19      maxv 		.szoverride = false,
   1095  1.19      maxv 		.defsize = OPSIZE_BYTE,
   1096  1.19      maxv 		.group1 = true,
   1097  1.19      maxv 		.immediate = true,
   1098  1.19      maxv 		.emul = NULL /* group1 */
   1099  1.19      maxv 	},
   1100  1.27      maxv 	[0x81] = {
   1101  1.15      maxv 		/* Ev, Iz */
   1102  1.27      maxv 		.valid = true,
   1103  1.15      maxv 		.regmodrm = true,
   1104  1.15      maxv 		.regtorm = true,
   1105  1.15      maxv 		.szoverride = true,
   1106  1.15      maxv 		.defsize = -1,
   1107  1.15      maxv 		.group1 = true,
   1108  1.15      maxv 		.immediate = true,
   1109  1.15      maxv 		.flags = FLAG_immz,
   1110  1.15      maxv 		.emul = NULL /* group1 */
   1111  1.15      maxv 	},
   1112  1.27      maxv 	[0x83] = {
   1113  1.11      maxv 		/* Ev, Ib */
   1114  1.27      maxv 		.valid = true,
   1115  1.11      maxv 		.regmodrm = true,
   1116  1.11      maxv 		.regtorm = true,
   1117  1.11      maxv 		.szoverride = true,
   1118  1.11      maxv 		.defsize = -1,
   1119  1.11      maxv 		.group1 = true,
   1120  1.11      maxv 		.immediate = true,
   1121  1.11      maxv 		.flags = FLAG_imm8,
   1122  1.11      maxv 		.emul = NULL /* group1 */
   1123  1.11      maxv 	},
   1124  1.11      maxv 
   1125  1.11      maxv 	/*
   1126  1.19      maxv 	 * Group3
   1127  1.19      maxv 	 */
   1128  1.27      maxv 	[0xF6] = {
   1129  1.19      maxv 		/* Eb, Ib */
   1130  1.27      maxv 		.valid = true,
   1131  1.19      maxv 		.regmodrm = true,
   1132  1.19      maxv 		.regtorm = true,
   1133  1.19      maxv 		.szoverride = false,
   1134  1.19      maxv 		.defsize = OPSIZE_BYTE,
   1135  1.19      maxv 		.group3 = true,
   1136  1.19      maxv 		.immediate = true,
   1137  1.19      maxv 		.emul = NULL /* group3 */
   1138  1.19      maxv 	},
   1139  1.27      maxv 	[0xF7] = {
   1140  1.19      maxv 		/* Ev, Iz */
   1141  1.27      maxv 		.valid = true,
   1142  1.19      maxv 		.regmodrm = true,
   1143  1.19      maxv 		.regtorm = true,
   1144  1.19      maxv 		.szoverride = true,
   1145  1.19      maxv 		.defsize = -1,
   1146  1.19      maxv 		.group3 = true,
   1147  1.19      maxv 		.immediate = true,
   1148  1.19      maxv 		.flags = FLAG_immz,
   1149  1.19      maxv 		.emul = NULL /* group3 */
   1150  1.19      maxv 	},
   1151  1.19      maxv 
   1152  1.19      maxv 	/*
   1153   1.5      maxv 	 * Group11
   1154   1.5      maxv 	 */
   1155  1.27      maxv 	[0xC6] = {
   1156  1.11      maxv 		/* Eb, Ib */
   1157  1.27      maxv 		.valid = true,
   1158   1.5      maxv 		.regmodrm = true,
   1159   1.5      maxv 		.regtorm = true,
   1160   1.5      maxv 		.szoverride = false,
   1161   1.5      maxv 		.defsize = OPSIZE_BYTE,
   1162   1.5      maxv 		.group11 = true,
   1163   1.5      maxv 		.immediate = true,
   1164   1.5      maxv 		.emul = NULL /* group11 */
   1165   1.5      maxv 	},
   1166  1.27      maxv 	[0xC7] = {
   1167  1.11      maxv 		/* Ev, Iz */
   1168  1.27      maxv 		.valid = true,
   1169   1.5      maxv 		.regmodrm = true,
   1170   1.5      maxv 		.regtorm = true,
   1171   1.5      maxv 		.szoverride = true,
   1172   1.5      maxv 		.defsize = -1,
   1173   1.5      maxv 		.group11 = true,
   1174   1.5      maxv 		.immediate = true,
   1175  1.11      maxv 		.flags = FLAG_immz,
   1176   1.5      maxv 		.emul = NULL /* group11 */
   1177   1.5      maxv 	},
   1178   1.5      maxv 
   1179   1.5      maxv 	/*
   1180   1.5      maxv 	 * OR
   1181   1.5      maxv 	 */
   1182  1.27      maxv 	[0x08] = {
   1183   1.5      maxv 		/* Eb, Gb */
   1184  1.27      maxv 		.valid = true,
   1185   1.5      maxv 		.regmodrm = true,
   1186   1.5      maxv 		.regtorm = true,
   1187   1.5      maxv 		.szoverride = false,
   1188   1.5      maxv 		.defsize = OPSIZE_BYTE,
   1189  1.19      maxv 		.emul = &x86_emul_or
   1190   1.5      maxv 	},
   1191  1.27      maxv 	[0x09] = {
   1192   1.5      maxv 		/* Ev, Gv */
   1193  1.27      maxv 		.valid = true,
   1194   1.5      maxv 		.regmodrm = true,
   1195   1.5      maxv 		.regtorm = true,
   1196   1.5      maxv 		.szoverride = true,
   1197   1.5      maxv 		.defsize = -1,
   1198  1.19      maxv 		.emul = &x86_emul_or
   1199   1.5      maxv 	},
   1200  1.27      maxv 	[0x0A] = {
   1201   1.5      maxv 		/* Gb, Eb */
   1202  1.27      maxv 		.valid = true,
   1203   1.5      maxv 		.regmodrm = true,
   1204   1.5      maxv 		.regtorm = false,
   1205   1.5      maxv 		.szoverride = false,
   1206   1.5      maxv 		.defsize = OPSIZE_BYTE,
   1207  1.19      maxv 		.emul = &x86_emul_or
   1208   1.5      maxv 	},
   1209  1.27      maxv 	[0x0B] = {
   1210   1.5      maxv 		/* Gv, Ev */
   1211  1.27      maxv 		.valid = true,
   1212   1.5      maxv 		.regmodrm = true,
   1213   1.5      maxv 		.regtorm = false,
   1214   1.5      maxv 		.szoverride = true,
   1215   1.5      maxv 		.defsize = -1,
   1216  1.19      maxv 		.emul = &x86_emul_or
   1217   1.5      maxv 	},
   1218   1.5      maxv 
   1219   1.5      maxv 	/*
   1220   1.5      maxv 	 * AND
   1221   1.5      maxv 	 */
   1222  1.27      maxv 	[0x20] = {
   1223   1.5      maxv 		/* Eb, Gb */
   1224  1.27      maxv 		.valid = true,
   1225   1.5      maxv 		.regmodrm = true,
   1226   1.5      maxv 		.regtorm = true,
   1227   1.5      maxv 		.szoverride = false,
   1228   1.5      maxv 		.defsize = OPSIZE_BYTE,
   1229  1.19      maxv 		.emul = &x86_emul_and
   1230   1.5      maxv 	},
   1231  1.27      maxv 	[0x21] = {
   1232   1.5      maxv 		/* Ev, Gv */
   1233  1.27      maxv 		.valid = true,
   1234   1.5      maxv 		.regmodrm = true,
   1235   1.5      maxv 		.regtorm = true,
   1236   1.5      maxv 		.szoverride = true,
   1237   1.5      maxv 		.defsize = -1,
   1238  1.19      maxv 		.emul = &x86_emul_and
   1239   1.5      maxv 	},
   1240  1.27      maxv 	[0x22] = {
   1241   1.5      maxv 		/* Gb, Eb */
   1242  1.27      maxv 		.valid = true,
   1243   1.5      maxv 		.regmodrm = true,
   1244   1.5      maxv 		.regtorm = false,
   1245   1.5      maxv 		.szoverride = false,
   1246   1.5      maxv 		.defsize = OPSIZE_BYTE,
   1247  1.19      maxv 		.emul = &x86_emul_and
   1248   1.5      maxv 	},
   1249  1.27      maxv 	[0x23] = {
   1250   1.5      maxv 		/* Gv, Ev */
   1251  1.27      maxv 		.valid = true,
   1252   1.5      maxv 		.regmodrm = true,
   1253   1.5      maxv 		.regtorm = false,
   1254   1.5      maxv 		.szoverride = true,
   1255   1.5      maxv 		.defsize = -1,
   1256  1.19      maxv 		.emul = &x86_emul_and
   1257  1.19      maxv 	},
   1258  1.19      maxv 
   1259  1.19      maxv 	/*
   1260  1.19      maxv 	 * SUB
   1261  1.19      maxv 	 */
   1262  1.27      maxv 	[0x28] = {
   1263  1.19      maxv 		/* Eb, Gb */
   1264  1.27      maxv 		.valid = true,
   1265  1.19      maxv 		.regmodrm = true,
   1266  1.19      maxv 		.regtorm = true,
   1267  1.19      maxv 		.szoverride = false,
   1268  1.19      maxv 		.defsize = OPSIZE_BYTE,
   1269  1.19      maxv 		.emul = &x86_emul_sub
   1270  1.19      maxv 	},
   1271  1.27      maxv 	[0x29] = {
   1272  1.19      maxv 		/* Ev, Gv */
   1273  1.27      maxv 		.valid = true,
   1274  1.19      maxv 		.regmodrm = true,
   1275  1.19      maxv 		.regtorm = true,
   1276  1.19      maxv 		.szoverride = true,
   1277  1.19      maxv 		.defsize = -1,
   1278  1.19      maxv 		.emul = &x86_emul_sub
   1279  1.19      maxv 	},
   1280  1.27      maxv 	[0x2A] = {
   1281  1.19      maxv 		/* Gb, Eb */
   1282  1.27      maxv 		.valid = true,
   1283  1.19      maxv 		.regmodrm = true,
   1284  1.19      maxv 		.regtorm = false,
   1285  1.19      maxv 		.szoverride = false,
   1286  1.19      maxv 		.defsize = OPSIZE_BYTE,
   1287  1.19      maxv 		.emul = &x86_emul_sub
   1288  1.19      maxv 	},
   1289  1.27      maxv 	[0x2B] = {
   1290  1.19      maxv 		/* Gv, Ev */
   1291  1.27      maxv 		.valid = true,
   1292  1.19      maxv 		.regmodrm = true,
   1293  1.19      maxv 		.regtorm = false,
   1294  1.19      maxv 		.szoverride = true,
   1295  1.19      maxv 		.defsize = -1,
   1296  1.19      maxv 		.emul = &x86_emul_sub
   1297   1.5      maxv 	},
   1298   1.5      maxv 
   1299   1.5      maxv 	/*
   1300   1.5      maxv 	 * XOR
   1301   1.5      maxv 	 */
   1302  1.27      maxv 	[0x30] = {
   1303   1.5      maxv 		/* Eb, Gb */
   1304  1.27      maxv 		.valid = true,
   1305   1.5      maxv 		.regmodrm = true,
   1306   1.5      maxv 		.regtorm = true,
   1307   1.5      maxv 		.szoverride = false,
   1308   1.5      maxv 		.defsize = OPSIZE_BYTE,
   1309  1.19      maxv 		.emul = &x86_emul_xor
   1310   1.5      maxv 	},
   1311  1.27      maxv 	[0x31] = {
   1312   1.5      maxv 		/* Ev, Gv */
   1313  1.27      maxv 		.valid = true,
   1314   1.5      maxv 		.regmodrm = true,
   1315   1.5      maxv 		.regtorm = true,
   1316   1.5      maxv 		.szoverride = true,
   1317   1.5      maxv 		.defsize = -1,
   1318  1.19      maxv 		.emul = &x86_emul_xor
   1319   1.5      maxv 	},
   1320  1.27      maxv 	[0x32] = {
   1321   1.5      maxv 		/* Gb, Eb */
   1322  1.27      maxv 		.valid = true,
   1323   1.5      maxv 		.regmodrm = true,
   1324   1.5      maxv 		.regtorm = false,
   1325   1.5      maxv 		.szoverride = false,
   1326   1.5      maxv 		.defsize = OPSIZE_BYTE,
   1327  1.19      maxv 		.emul = &x86_emul_xor
   1328   1.5      maxv 	},
   1329  1.27      maxv 	[0x33] = {
   1330   1.5      maxv 		/* Gv, Ev */
   1331  1.27      maxv 		.valid = true,
   1332   1.5      maxv 		.regmodrm = true,
   1333   1.5      maxv 		.regtorm = false,
   1334   1.5      maxv 		.szoverride = true,
   1335   1.5      maxv 		.defsize = -1,
   1336  1.19      maxv 		.emul = &x86_emul_xor
   1337   1.5      maxv 	},
   1338   1.5      maxv 
   1339   1.5      maxv 	/*
   1340   1.5      maxv 	 * MOV
   1341   1.5      maxv 	 */
   1342  1.27      maxv 	[0x88] = {
   1343   1.5      maxv 		/* Eb, Gb */
   1344  1.27      maxv 		.valid = true,
   1345   1.5      maxv 		.regmodrm = true,
   1346   1.5      maxv 		.regtorm = true,
   1347   1.5      maxv 		.szoverride = false,
   1348   1.5      maxv 		.defsize = OPSIZE_BYTE,
   1349  1.19      maxv 		.emul = &x86_emul_mov
   1350   1.5      maxv 	},
   1351  1.27      maxv 	[0x89] = {
   1352   1.5      maxv 		/* Ev, Gv */
   1353  1.27      maxv 		.valid = true,
   1354   1.5      maxv 		.regmodrm = true,
   1355   1.5      maxv 		.regtorm = true,
   1356   1.5      maxv 		.szoverride = true,
   1357   1.5      maxv 		.defsize = -1,
   1358  1.19      maxv 		.emul = &x86_emul_mov
   1359   1.5      maxv 	},
   1360  1.27      maxv 	[0x8A] = {
   1361   1.5      maxv 		/* Gb, Eb */
   1362  1.27      maxv 		.valid = true,
   1363   1.5      maxv 		.regmodrm = true,
   1364   1.5      maxv 		.regtorm = false,
   1365   1.5      maxv 		.szoverride = false,
   1366   1.5      maxv 		.defsize = OPSIZE_BYTE,
   1367  1.19      maxv 		.emul = &x86_emul_mov
   1368   1.5      maxv 	},
   1369  1.27      maxv 	[0x8B] = {
   1370   1.5      maxv 		/* Gv, Ev */
   1371  1.27      maxv 		.valid = true,
   1372   1.5      maxv 		.regmodrm = true,
   1373   1.5      maxv 		.regtorm = false,
   1374   1.5      maxv 		.szoverride = true,
   1375   1.5      maxv 		.defsize = -1,
   1376  1.19      maxv 		.emul = &x86_emul_mov
   1377   1.5      maxv 	},
   1378  1.27      maxv 	[0xA0] = {
   1379   1.5      maxv 		/* AL, Ob */
   1380  1.27      maxv 		.valid = true,
   1381   1.5      maxv 		.dmo = true,
   1382   1.5      maxv 		.todmo = false,
   1383   1.5      maxv 		.szoverride = false,
   1384   1.5      maxv 		.defsize = OPSIZE_BYTE,
   1385  1.19      maxv 		.emul = &x86_emul_mov
   1386   1.5      maxv 	},
   1387  1.27      maxv 	[0xA1] = {
   1388   1.5      maxv 		/* rAX, Ov */
   1389  1.27      maxv 		.valid = true,
   1390   1.5      maxv 		.dmo = true,
   1391   1.5      maxv 		.todmo = false,
   1392   1.5      maxv 		.szoverride = true,
   1393   1.5      maxv 		.defsize = -1,
   1394  1.19      maxv 		.emul = &x86_emul_mov
   1395   1.5      maxv 	},
   1396  1.27      maxv 	[0xA2] = {
   1397   1.5      maxv 		/* Ob, AL */
   1398  1.27      maxv 		.valid = true,
   1399   1.5      maxv 		.dmo = true,
   1400   1.5      maxv 		.todmo = true,
   1401   1.5      maxv 		.szoverride = false,
   1402   1.5      maxv 		.defsize = OPSIZE_BYTE,
   1403  1.19      maxv 		.emul = &x86_emul_mov
   1404   1.5      maxv 	},
   1405  1.27      maxv 	[0xA3] = {
   1406   1.5      maxv 		/* Ov, rAX */
   1407  1.27      maxv 		.valid = true,
   1408   1.5      maxv 		.dmo = true,
   1409   1.5      maxv 		.todmo = true,
   1410   1.5      maxv 		.szoverride = true,
   1411   1.5      maxv 		.defsize = -1,
   1412  1.19      maxv 		.emul = &x86_emul_mov
   1413   1.5      maxv 	},
   1414   1.5      maxv 
   1415   1.5      maxv 	/*
   1416   1.6      maxv 	 * MOVS
   1417   1.6      maxv 	 */
   1418  1.27      maxv 	[0xA4] = {
   1419   1.6      maxv 		/* Yb, Xb */
   1420  1.27      maxv 		.valid = true,
   1421   1.6      maxv 		.movs = true,
   1422   1.6      maxv 		.szoverride = false,
   1423   1.6      maxv 		.defsize = OPSIZE_BYTE,
   1424  1.19      maxv 		.emul = &x86_emul_movs
   1425   1.6      maxv 	},
   1426  1.27      maxv 	[0xA5] = {
   1427   1.6      maxv 		/* Yv, Xv */
   1428  1.27      maxv 		.valid = true,
   1429   1.6      maxv 		.movs = true,
   1430   1.6      maxv 		.szoverride = true,
   1431   1.6      maxv 		.defsize = -1,
   1432  1.19      maxv 		.emul = &x86_emul_movs
   1433   1.6      maxv 	},
   1434   1.6      maxv 
   1435   1.6      maxv 	/*
   1436   1.5      maxv 	 * STOS
   1437   1.5      maxv 	 */
   1438  1.27      maxv 	[0xAA] = {
   1439   1.5      maxv 		/* Yb, AL */
   1440  1.27      maxv 		.valid = true,
   1441   1.5      maxv 		.stos = true,
   1442   1.5      maxv 		.szoverride = false,
   1443   1.5      maxv 		.defsize = OPSIZE_BYTE,
   1444  1.19      maxv 		.emul = &x86_emul_stos
   1445   1.5      maxv 	},
   1446  1.27      maxv 	[0xAB] = {
   1447   1.5      maxv 		/* Yv, rAX */
   1448  1.27      maxv 		.valid = true,
   1449   1.5      maxv 		.stos = true,
   1450   1.5      maxv 		.szoverride = true,
   1451   1.5      maxv 		.defsize = -1,
   1452  1.19      maxv 		.emul = &x86_emul_stos
   1453   1.5      maxv 	},
   1454   1.5      maxv 
   1455   1.5      maxv 	/*
   1456   1.5      maxv 	 * LODS
   1457   1.5      maxv 	 */
   1458  1.27      maxv 	[0xAC] = {
   1459   1.5      maxv 		/* AL, Xb */
   1460  1.27      maxv 		.valid = true,
   1461   1.5      maxv 		.lods = true,
   1462   1.5      maxv 		.szoverride = false,
   1463   1.5      maxv 		.defsize = OPSIZE_BYTE,
   1464  1.19      maxv 		.emul = &x86_emul_lods
   1465   1.5      maxv 	},
   1466  1.27      maxv 	[0xAD] = {
   1467   1.5      maxv 		/* rAX, Xv */
   1468  1.27      maxv 		.valid = true,
   1469   1.5      maxv 		.lods = true,
   1470   1.5      maxv 		.szoverride = true,
   1471   1.5      maxv 		.defsize = -1,
   1472  1.19      maxv 		.emul = &x86_emul_lods
   1473   1.5      maxv 	},
   1474   1.5      maxv };
   1475   1.5      maxv 
   1476  1.27      maxv static const struct x86_opcode secondary_opcode_table[256] __cacheline_aligned = {
   1477  1.10      maxv 	/*
   1478  1.10      maxv 	 * MOVZX
   1479  1.10      maxv 	 */
   1480  1.27      maxv 	[0xB6] = {
   1481  1.10      maxv 		/* Gv, Eb */
   1482  1.27      maxv 		.valid = true,
   1483  1.10      maxv 		.regmodrm = true,
   1484  1.10      maxv 		.regtorm = false,
   1485  1.10      maxv 		.szoverride = true,
   1486  1.10      maxv 		.defsize = OPSIZE_BYTE,
   1487  1.11      maxv 		.flags = FLAG_ze,
   1488  1.19      maxv 		.emul = &x86_emul_mov
   1489  1.10      maxv 	},
   1490  1.27      maxv 	[0xB7] = {
   1491  1.10      maxv 		/* Gv, Ew */
   1492  1.27      maxv 		.valid = true,
   1493  1.10      maxv 		.regmodrm = true,
   1494  1.10      maxv 		.regtorm = false,
   1495  1.10      maxv 		.szoverride = true,
   1496  1.10      maxv 		.defsize = OPSIZE_WORD,
   1497  1.11      maxv 		.flags = FLAG_ze,
   1498  1.19      maxv 		.emul = &x86_emul_mov
   1499  1.10      maxv 	},
   1500  1.10      maxv };
   1501  1.10      maxv 
   1502   1.5      maxv static const struct x86_reg gpr_map__rip = { NVMM_X64_GPR_RIP, 0xFFFFFFFFFFFFFFFF };
   1503   1.5      maxv 
   1504   1.5      maxv /* [REX-present][enc][opsize] */
   1505  1.27      maxv static const struct x86_reg gpr_map__special[2][4][8] __cacheline_aligned = {
   1506   1.5      maxv 	[false] = {
   1507   1.5      maxv 		/* No REX prefix. */
   1508   1.5      maxv 		[0b00] = {
   1509   1.5      maxv 			[0] = { NVMM_X64_GPR_RAX, 0x000000000000FF00 }, /* AH */
   1510   1.5      maxv 			[1] = { NVMM_X64_GPR_RSP, 0x000000000000FFFF }, /* SP */
   1511   1.5      maxv 			[2] = { -1, 0 },
   1512   1.5      maxv 			[3] = { NVMM_X64_GPR_RSP, 0x00000000FFFFFFFF }, /* ESP */
   1513   1.5      maxv 			[4] = { -1, 0 },
   1514   1.5      maxv 			[5] = { -1, 0 },
   1515   1.5      maxv 			[6] = { -1, 0 },
   1516   1.5      maxv 			[7] = { -1, 0 },
   1517   1.5      maxv 		},
   1518   1.5      maxv 		[0b01] = {
   1519   1.5      maxv 			[0] = { NVMM_X64_GPR_RCX, 0x000000000000FF00 }, /* CH */
   1520   1.5      maxv 			[1] = { NVMM_X64_GPR_RBP, 0x000000000000FFFF }, /* BP */
   1521   1.5      maxv 			[2] = { -1, 0 },
   1522   1.5      maxv 			[3] = { NVMM_X64_GPR_RBP, 0x00000000FFFFFFFF },	/* EBP */
   1523   1.5      maxv 			[4] = { -1, 0 },
   1524   1.5      maxv 			[5] = { -1, 0 },
   1525   1.5      maxv 			[6] = { -1, 0 },
   1526   1.5      maxv 			[7] = { -1, 0 },
   1527   1.5      maxv 		},
   1528   1.5      maxv 		[0b10] = {
   1529   1.5      maxv 			[0] = { NVMM_X64_GPR_RDX, 0x000000000000FF00 }, /* DH */
   1530   1.5      maxv 			[1] = { NVMM_X64_GPR_RSI, 0x000000000000FFFF }, /* SI */
   1531   1.5      maxv 			[2] = { -1, 0 },
   1532   1.5      maxv 			[3] = { NVMM_X64_GPR_RSI, 0x00000000FFFFFFFF }, /* ESI */
   1533   1.5      maxv 			[4] = { -1, 0 },
   1534   1.5      maxv 			[5] = { -1, 0 },
   1535   1.5      maxv 			[6] = { -1, 0 },
   1536   1.5      maxv 			[7] = { -1, 0 },
   1537   1.5      maxv 		},
   1538   1.5      maxv 		[0b11] = {
   1539   1.5      maxv 			[0] = { NVMM_X64_GPR_RBX, 0x000000000000FF00 }, /* BH */
   1540   1.5      maxv 			[1] = { NVMM_X64_GPR_RDI, 0x000000000000FFFF }, /* DI */
   1541   1.5      maxv 			[2] = { -1, 0 },
   1542   1.5      maxv 			[3] = { NVMM_X64_GPR_RDI, 0x00000000FFFFFFFF }, /* EDI */
   1543   1.5      maxv 			[4] = { -1, 0 },
   1544   1.5      maxv 			[5] = { -1, 0 },
   1545   1.5      maxv 			[6] = { -1, 0 },
   1546   1.5      maxv 			[7] = { -1, 0 },
   1547   1.5      maxv 		}
   1548   1.5      maxv 	},
   1549   1.5      maxv 	[true] = {
   1550   1.5      maxv 		/* Has REX prefix. */
   1551   1.5      maxv 		[0b00] = {
   1552   1.5      maxv 			[0] = { NVMM_X64_GPR_RSP, 0x00000000000000FF }, /* SPL */
   1553   1.5      maxv 			[1] = { NVMM_X64_GPR_RSP, 0x000000000000FFFF }, /* SP */
   1554   1.5      maxv 			[2] = { -1, 0 },
   1555   1.5      maxv 			[3] = { NVMM_X64_GPR_RSP, 0x00000000FFFFFFFF }, /* ESP */
   1556   1.5      maxv 			[4] = { -1, 0 },
   1557   1.5      maxv 			[5] = { -1, 0 },
   1558   1.5      maxv 			[6] = { -1, 0 },
   1559   1.5      maxv 			[7] = { NVMM_X64_GPR_RSP, 0xFFFFFFFFFFFFFFFF }, /* RSP */
   1560   1.5      maxv 		},
   1561   1.5      maxv 		[0b01] = {
   1562   1.5      maxv 			[0] = { NVMM_X64_GPR_RBP, 0x00000000000000FF }, /* BPL */
   1563   1.5      maxv 			[1] = { NVMM_X64_GPR_RBP, 0x000000000000FFFF }, /* BP */
   1564   1.5      maxv 			[2] = { -1, 0 },
   1565   1.5      maxv 			[3] = { NVMM_X64_GPR_RBP, 0x00000000FFFFFFFF }, /* EBP */
   1566   1.5      maxv 			[4] = { -1, 0 },
   1567   1.5      maxv 			[5] = { -1, 0 },
   1568   1.5      maxv 			[6] = { -1, 0 },
   1569   1.5      maxv 			[7] = { NVMM_X64_GPR_RBP, 0xFFFFFFFFFFFFFFFF }, /* RBP */
   1570   1.5      maxv 		},
   1571   1.5      maxv 		[0b10] = {
   1572   1.5      maxv 			[0] = { NVMM_X64_GPR_RSI, 0x00000000000000FF }, /* SIL */
   1573   1.5      maxv 			[1] = { NVMM_X64_GPR_RSI, 0x000000000000FFFF }, /* SI */
   1574   1.5      maxv 			[2] = { -1, 0 },
   1575   1.5      maxv 			[3] = { NVMM_X64_GPR_RSI, 0x00000000FFFFFFFF }, /* ESI */
   1576   1.5      maxv 			[4] = { -1, 0 },
   1577   1.5      maxv 			[5] = { -1, 0 },
   1578   1.5      maxv 			[6] = { -1, 0 },
   1579   1.5      maxv 			[7] = { NVMM_X64_GPR_RSI, 0xFFFFFFFFFFFFFFFF }, /* RSI */
   1580   1.5      maxv 		},
   1581   1.5      maxv 		[0b11] = {
   1582   1.5      maxv 			[0] = { NVMM_X64_GPR_RDI, 0x00000000000000FF }, /* DIL */
   1583   1.5      maxv 			[1] = { NVMM_X64_GPR_RDI, 0x000000000000FFFF }, /* DI */
   1584   1.5      maxv 			[2] = { -1, 0 },
   1585   1.5      maxv 			[3] = { NVMM_X64_GPR_RDI, 0x00000000FFFFFFFF }, /* EDI */
   1586   1.5      maxv 			[4] = { -1, 0 },
   1587   1.5      maxv 			[5] = { -1, 0 },
   1588   1.5      maxv 			[6] = { -1, 0 },
   1589   1.5      maxv 			[7] = { NVMM_X64_GPR_RDI, 0xFFFFFFFFFFFFFFFF }, /* RDI */
   1590   1.5      maxv 		}
   1591   1.5      maxv 	}
   1592   1.5      maxv };
   1593   1.5      maxv 
   1594   1.5      maxv /* [depends][enc][size] */
   1595  1.27      maxv static const struct x86_reg gpr_map[2][8][8] __cacheline_aligned = {
   1596   1.5      maxv 	[false] = {
   1597   1.5      maxv 		/* Not extended. */
   1598   1.5      maxv 		[0b000] = {
   1599   1.5      maxv 			[0] = { NVMM_X64_GPR_RAX, 0x00000000000000FF }, /* AL */
   1600   1.5      maxv 			[1] = { NVMM_X64_GPR_RAX, 0x000000000000FFFF }, /* AX */
   1601   1.5      maxv 			[2] = { -1, 0 },
   1602   1.5      maxv 			[3] = { NVMM_X64_GPR_RAX, 0x00000000FFFFFFFF }, /* EAX */
   1603   1.5      maxv 			[4] = { -1, 0 },
   1604   1.5      maxv 			[5] = { -1, 0 },
   1605   1.5      maxv 			[6] = { -1, 0 },
   1606  1.18      maxv 			[7] = { NVMM_X64_GPR_RAX, 0xFFFFFFFFFFFFFFFF }, /* RAX */
   1607   1.5      maxv 		},
   1608   1.5      maxv 		[0b001] = {
   1609   1.5      maxv 			[0] = { NVMM_X64_GPR_RCX, 0x00000000000000FF }, /* CL */
   1610   1.5      maxv 			[1] = { NVMM_X64_GPR_RCX, 0x000000000000FFFF }, /* CX */
   1611   1.5      maxv 			[2] = { -1, 0 },
   1612   1.5      maxv 			[3] = { NVMM_X64_GPR_RCX, 0x00000000FFFFFFFF }, /* ECX */
   1613   1.5      maxv 			[4] = { -1, 0 },
   1614   1.5      maxv 			[5] = { -1, 0 },
   1615   1.5      maxv 			[6] = { -1, 0 },
   1616  1.18      maxv 			[7] = { NVMM_X64_GPR_RCX, 0xFFFFFFFFFFFFFFFF }, /* RCX */
   1617   1.5      maxv 		},
   1618   1.5      maxv 		[0b010] = {
   1619   1.5      maxv 			[0] = { NVMM_X64_GPR_RDX, 0x00000000000000FF }, /* DL */
   1620   1.5      maxv 			[1] = { NVMM_X64_GPR_RDX, 0x000000000000FFFF }, /* DX */
   1621   1.5      maxv 			[2] = { -1, 0 },
   1622   1.5      maxv 			[3] = { NVMM_X64_GPR_RDX, 0x00000000FFFFFFFF }, /* EDX */
   1623   1.5      maxv 			[4] = { -1, 0 },
   1624   1.5      maxv 			[5] = { -1, 0 },
   1625   1.5      maxv 			[6] = { -1, 0 },
   1626  1.18      maxv 			[7] = { NVMM_X64_GPR_RDX, 0xFFFFFFFFFFFFFFFF }, /* RDX */
   1627   1.5      maxv 		},
   1628   1.5      maxv 		[0b011] = {
   1629   1.5      maxv 			[0] = { NVMM_X64_GPR_RBX, 0x00000000000000FF }, /* BL */
   1630   1.5      maxv 			[1] = { NVMM_X64_GPR_RBX, 0x000000000000FFFF }, /* BX */
   1631   1.5      maxv 			[2] = { -1, 0 },
   1632   1.5      maxv 			[3] = { NVMM_X64_GPR_RBX, 0x00000000FFFFFFFF }, /* EBX */
   1633   1.5      maxv 			[4] = { -1, 0 },
   1634   1.5      maxv 			[5] = { -1, 0 },
   1635   1.5      maxv 			[6] = { -1, 0 },
   1636  1.18      maxv 			[7] = { NVMM_X64_GPR_RBX, 0xFFFFFFFFFFFFFFFF }, /* RBX */
   1637   1.5      maxv 		},
   1638   1.5      maxv 		[0b100] = {
   1639   1.5      maxv 			[0] = { -1, 0 }, /* SPECIAL */
   1640   1.5      maxv 			[1] = { -1, 0 }, /* SPECIAL */
   1641   1.5      maxv 			[2] = { -1, 0 },
   1642   1.5      maxv 			[3] = { -1, 0 }, /* SPECIAL */
   1643   1.5      maxv 			[4] = { -1, 0 },
   1644   1.5      maxv 			[5] = { -1, 0 },
   1645   1.5      maxv 			[6] = { -1, 0 },
   1646   1.5      maxv 			[7] = { -1, 0 }, /* SPECIAL */
   1647   1.5      maxv 		},
   1648   1.5      maxv 		[0b101] = {
   1649   1.5      maxv 			[0] = { -1, 0 }, /* SPECIAL */
   1650   1.5      maxv 			[1] = { -1, 0 }, /* SPECIAL */
   1651   1.5      maxv 			[2] = { -1, 0 },
   1652   1.5      maxv 			[3] = { -1, 0 }, /* SPECIAL */
   1653   1.5      maxv 			[4] = { -1, 0 },
   1654   1.5      maxv 			[5] = { -1, 0 },
   1655   1.5      maxv 			[6] = { -1, 0 },
   1656   1.5      maxv 			[7] = { -1, 0 }, /* SPECIAL */
   1657   1.5      maxv 		},
   1658   1.5      maxv 		[0b110] = {
   1659   1.5      maxv 			[0] = { -1, 0 }, /* SPECIAL */
   1660   1.5      maxv 			[1] = { -1, 0 }, /* SPECIAL */
   1661   1.5      maxv 			[2] = { -1, 0 },
   1662   1.5      maxv 			[3] = { -1, 0 }, /* SPECIAL */
   1663   1.5      maxv 			[4] = { -1, 0 },
   1664   1.5      maxv 			[5] = { -1, 0 },
   1665   1.5      maxv 			[6] = { -1, 0 },
   1666   1.5      maxv 			[7] = { -1, 0 }, /* SPECIAL */
   1667   1.5      maxv 		},
   1668   1.5      maxv 		[0b111] = {
   1669   1.5      maxv 			[0] = { -1, 0 }, /* SPECIAL */
   1670   1.5      maxv 			[1] = { -1, 0 }, /* SPECIAL */
   1671   1.5      maxv 			[2] = { -1, 0 },
   1672   1.5      maxv 			[3] = { -1, 0 }, /* SPECIAL */
   1673   1.5      maxv 			[4] = { -1, 0 },
   1674   1.5      maxv 			[5] = { -1, 0 },
   1675   1.5      maxv 			[6] = { -1, 0 },
   1676   1.5      maxv 			[7] = { -1, 0 }, /* SPECIAL */
   1677   1.5      maxv 		},
   1678   1.5      maxv 	},
   1679   1.5      maxv 	[true] = {
   1680   1.5      maxv 		/* Extended. */
   1681   1.5      maxv 		[0b000] = {
   1682   1.5      maxv 			[0] = { NVMM_X64_GPR_R8, 0x00000000000000FF }, /* R8B */
   1683   1.5      maxv 			[1] = { NVMM_X64_GPR_R8, 0x000000000000FFFF }, /* R8W */
   1684   1.5      maxv 			[2] = { -1, 0 },
   1685   1.5      maxv 			[3] = { NVMM_X64_GPR_R8, 0x00000000FFFFFFFF }, /* R8D */
   1686   1.5      maxv 			[4] = { -1, 0 },
   1687   1.5      maxv 			[5] = { -1, 0 },
   1688   1.5      maxv 			[6] = { -1, 0 },
   1689  1.18      maxv 			[7] = { NVMM_X64_GPR_R8, 0xFFFFFFFFFFFFFFFF }, /* R8 */
   1690   1.5      maxv 		},
   1691   1.5      maxv 		[0b001] = {
   1692   1.5      maxv 			[0] = { NVMM_X64_GPR_R9, 0x00000000000000FF }, /* R9B */
   1693   1.5      maxv 			[1] = { NVMM_X64_GPR_R9, 0x000000000000FFFF }, /* R9W */
   1694   1.5      maxv 			[2] = { -1, 0 },
   1695   1.5      maxv 			[3] = { NVMM_X64_GPR_R9, 0x00000000FFFFFFFF }, /* R9D */
   1696   1.5      maxv 			[4] = { -1, 0 },
   1697   1.5      maxv 			[5] = { -1, 0 },
   1698   1.5      maxv 			[6] = { -1, 0 },
   1699  1.18      maxv 			[7] = { NVMM_X64_GPR_R9, 0xFFFFFFFFFFFFFFFF }, /* R9 */
   1700   1.5      maxv 		},
   1701   1.5      maxv 		[0b010] = {
   1702   1.5      maxv 			[0] = { NVMM_X64_GPR_R10, 0x00000000000000FF }, /* R10B */
   1703   1.5      maxv 			[1] = { NVMM_X64_GPR_R10, 0x000000000000FFFF }, /* R10W */
   1704   1.5      maxv 			[2] = { -1, 0 },
   1705   1.5      maxv 			[3] = { NVMM_X64_GPR_R10, 0x00000000FFFFFFFF }, /* R10D */
   1706   1.5      maxv 			[4] = { -1, 0 },
   1707   1.5      maxv 			[5] = { -1, 0 },
   1708   1.5      maxv 			[6] = { -1, 0 },
   1709  1.18      maxv 			[7] = { NVMM_X64_GPR_R10, 0xFFFFFFFFFFFFFFFF }, /* R10 */
   1710   1.5      maxv 		},
   1711   1.5      maxv 		[0b011] = {
   1712   1.5      maxv 			[0] = { NVMM_X64_GPR_R11, 0x00000000000000FF }, /* R11B */
   1713   1.5      maxv 			[1] = { NVMM_X64_GPR_R11, 0x000000000000FFFF }, /* R11W */
   1714   1.5      maxv 			[2] = { -1, 0 },
   1715   1.5      maxv 			[3] = { NVMM_X64_GPR_R11, 0x00000000FFFFFFFF }, /* R11D */
   1716   1.5      maxv 			[4] = { -1, 0 },
   1717   1.5      maxv 			[5] = { -1, 0 },
   1718   1.5      maxv 			[6] = { -1, 0 },
   1719  1.18      maxv 			[7] = { NVMM_X64_GPR_R11, 0xFFFFFFFFFFFFFFFF }, /* R11 */
   1720   1.5      maxv 		},
   1721   1.5      maxv 		[0b100] = {
   1722   1.5      maxv 			[0] = { NVMM_X64_GPR_R12, 0x00000000000000FF }, /* R12B */
   1723   1.5      maxv 			[1] = { NVMM_X64_GPR_R12, 0x000000000000FFFF }, /* R12W */
   1724   1.5      maxv 			[2] = { -1, 0 },
   1725   1.5      maxv 			[3] = { NVMM_X64_GPR_R12, 0x00000000FFFFFFFF }, /* R12D */
   1726   1.5      maxv 			[4] = { -1, 0 },
   1727   1.5      maxv 			[5] = { -1, 0 },
   1728   1.5      maxv 			[6] = { -1, 0 },
   1729  1.18      maxv 			[7] = { NVMM_X64_GPR_R12, 0xFFFFFFFFFFFFFFFF }, /* R12 */
   1730   1.5      maxv 		},
   1731   1.5      maxv 		[0b101] = {
   1732   1.5      maxv 			[0] = { NVMM_X64_GPR_R13, 0x00000000000000FF }, /* R13B */
   1733   1.5      maxv 			[1] = { NVMM_X64_GPR_R13, 0x000000000000FFFF }, /* R13W */
   1734   1.5      maxv 			[2] = { -1, 0 },
   1735   1.5      maxv 			[3] = { NVMM_X64_GPR_R13, 0x00000000FFFFFFFF }, /* R13D */
   1736   1.5      maxv 			[4] = { -1, 0 },
   1737   1.5      maxv 			[5] = { -1, 0 },
   1738   1.5      maxv 			[6] = { -1, 0 },
   1739  1.18      maxv 			[7] = { NVMM_X64_GPR_R13, 0xFFFFFFFFFFFFFFFF }, /* R13 */
   1740   1.5      maxv 		},
   1741   1.5      maxv 		[0b110] = {
   1742   1.5      maxv 			[0] = { NVMM_X64_GPR_R14, 0x00000000000000FF }, /* R14B */
   1743   1.5      maxv 			[1] = { NVMM_X64_GPR_R14, 0x000000000000FFFF }, /* R14W */
   1744   1.5      maxv 			[2] = { -1, 0 },
   1745   1.5      maxv 			[3] = { NVMM_X64_GPR_R14, 0x00000000FFFFFFFF }, /* R14D */
   1746   1.5      maxv 			[4] = { -1, 0 },
   1747   1.5      maxv 			[5] = { -1, 0 },
   1748   1.5      maxv 			[6] = { -1, 0 },
   1749  1.18      maxv 			[7] = { NVMM_X64_GPR_R14, 0xFFFFFFFFFFFFFFFF }, /* R14 */
   1750   1.5      maxv 		},
   1751   1.5      maxv 		[0b111] = {
   1752   1.5      maxv 			[0] = { NVMM_X64_GPR_R15, 0x00000000000000FF }, /* R15B */
   1753   1.5      maxv 			[1] = { NVMM_X64_GPR_R15, 0x000000000000FFFF }, /* R15W */
   1754   1.5      maxv 			[2] = { -1, 0 },
   1755   1.5      maxv 			[3] = { NVMM_X64_GPR_R15, 0x00000000FFFFFFFF }, /* R15D */
   1756   1.5      maxv 			[4] = { -1, 0 },
   1757   1.5      maxv 			[5] = { -1, 0 },
   1758   1.5      maxv 			[6] = { -1, 0 },
   1759  1.18      maxv 			[7] = { NVMM_X64_GPR_R15, 0xFFFFFFFFFFFFFFFF }, /* R15 */
   1760   1.5      maxv 		},
   1761   1.5      maxv 	}
   1762   1.5      maxv };
   1763   1.5      maxv 
   1764   1.5      maxv static int
   1765   1.5      maxv node_overflow(struct x86_decode_fsm *fsm, struct x86_instr *instr)
   1766   1.5      maxv {
   1767   1.5      maxv 	fsm->fn = NULL;
   1768   1.5      maxv 	return -1;
   1769   1.5      maxv }
   1770   1.5      maxv 
   1771   1.5      maxv static int
   1772   1.5      maxv fsm_read(struct x86_decode_fsm *fsm, uint8_t *bytes, size_t n)
   1773   1.5      maxv {
   1774   1.5      maxv 	if (fsm->buf + n > fsm->end) {
   1775   1.5      maxv 		return -1;
   1776   1.5      maxv 	}
   1777   1.5      maxv 	memcpy(bytes, fsm->buf, n);
   1778   1.5      maxv 	return 0;
   1779   1.5      maxv }
   1780   1.5      maxv 
   1781  1.27      maxv static inline void
   1782   1.5      maxv fsm_advance(struct x86_decode_fsm *fsm, size_t n,
   1783   1.5      maxv     int (*fn)(struct x86_decode_fsm *, struct x86_instr *))
   1784   1.5      maxv {
   1785   1.5      maxv 	fsm->buf += n;
   1786   1.5      maxv 	if (fsm->buf > fsm->end) {
   1787   1.5      maxv 		fsm->fn = node_overflow;
   1788   1.5      maxv 	} else {
   1789   1.5      maxv 		fsm->fn = fn;
   1790   1.5      maxv 	}
   1791   1.5      maxv }
   1792   1.5      maxv 
   1793   1.5      maxv static const struct x86_reg *
   1794   1.5      maxv resolve_special_register(struct x86_instr *instr, uint8_t enc, size_t regsize)
   1795   1.5      maxv {
   1796   1.5      maxv 	enc &= 0b11;
   1797   1.5      maxv 	if (regsize == 8) {
   1798   1.5      maxv 		/* May be 64bit without REX */
   1799   1.5      maxv 		return &gpr_map__special[1][enc][regsize-1];
   1800   1.5      maxv 	}
   1801   1.5      maxv 	return &gpr_map__special[instr->rexpref.present][enc][regsize-1];
   1802   1.5      maxv }
   1803   1.5      maxv 
   1804   1.5      maxv /*
   1805   1.6      maxv  * Special node, for MOVS. Fake two displacements of zero on the source and
   1806   1.6      maxv  * destination registers.
   1807   1.6      maxv  */
   1808   1.6      maxv static int
   1809   1.6      maxv node_movs(struct x86_decode_fsm *fsm, struct x86_instr *instr)
   1810   1.6      maxv {
   1811   1.6      maxv 	size_t adrsize;
   1812   1.6      maxv 
   1813   1.6      maxv 	adrsize = instr->address_size;
   1814   1.6      maxv 
   1815   1.6      maxv 	/* DS:RSI */
   1816   1.6      maxv 	instr->src.type = STORE_REG;
   1817   1.6      maxv 	instr->src.u.reg = &gpr_map__special[1][2][adrsize-1];
   1818   1.6      maxv 	instr->src.disp.type = DISP_0;
   1819   1.6      maxv 
   1820   1.6      maxv 	/* ES:RDI, force ES */
   1821   1.6      maxv 	instr->dst.type = STORE_REG;
   1822   1.6      maxv 	instr->dst.u.reg = &gpr_map__special[1][3][adrsize-1];
   1823   1.6      maxv 	instr->dst.disp.type = DISP_0;
   1824   1.6      maxv 	instr->dst.hardseg = NVMM_X64_SEG_ES;
   1825   1.6      maxv 
   1826   1.6      maxv 	fsm_advance(fsm, 0, NULL);
   1827   1.6      maxv 
   1828   1.6      maxv 	return 0;
   1829   1.6      maxv }
   1830   1.6      maxv 
   1831   1.6      maxv /*
   1832   1.5      maxv  * Special node, for STOS and LODS. Fake a displacement of zero on the
   1833   1.5      maxv  * destination register.
   1834   1.5      maxv  */
   1835   1.5      maxv static int
   1836   1.5      maxv node_stlo(struct x86_decode_fsm *fsm, struct x86_instr *instr)
   1837   1.5      maxv {
   1838   1.5      maxv 	const struct x86_opcode *opcode = instr->opcode;
   1839   1.5      maxv 	struct x86_store *stlo, *streg;
   1840   1.5      maxv 	size_t adrsize, regsize;
   1841   1.5      maxv 
   1842   1.5      maxv 	adrsize = instr->address_size;
   1843   1.5      maxv 	regsize = instr->operand_size;
   1844   1.5      maxv 
   1845   1.5      maxv 	if (opcode->stos) {
   1846   1.5      maxv 		streg = &instr->src;
   1847   1.5      maxv 		stlo = &instr->dst;
   1848   1.5      maxv 	} else {
   1849   1.5      maxv 		streg = &instr->dst;
   1850   1.5      maxv 		stlo = &instr->src;
   1851   1.5      maxv 	}
   1852   1.5      maxv 
   1853   1.5      maxv 	streg->type = STORE_REG;
   1854   1.5      maxv 	streg->u.reg = &gpr_map[0][0][regsize-1]; /* ?AX */
   1855   1.5      maxv 
   1856   1.5      maxv 	stlo->type = STORE_REG;
   1857   1.5      maxv 	if (opcode->stos) {
   1858   1.5      maxv 		/* ES:RDI, force ES */
   1859   1.5      maxv 		stlo->u.reg = &gpr_map__special[1][3][adrsize-1];
   1860   1.6      maxv 		stlo->hardseg = NVMM_X64_SEG_ES;
   1861   1.5      maxv 	} else {
   1862   1.5      maxv 		/* DS:RSI */
   1863   1.5      maxv 		stlo->u.reg = &gpr_map__special[1][2][adrsize-1];
   1864   1.5      maxv 	}
   1865   1.5      maxv 	stlo->disp.type = DISP_0;
   1866   1.5      maxv 
   1867   1.5      maxv 	fsm_advance(fsm, 0, NULL);
   1868   1.5      maxv 
   1869   1.5      maxv 	return 0;
   1870   1.5      maxv }
   1871   1.5      maxv 
   1872   1.5      maxv static int
   1873   1.5      maxv node_dmo(struct x86_decode_fsm *fsm, struct x86_instr *instr)
   1874   1.5      maxv {
   1875   1.5      maxv 	const struct x86_opcode *opcode = instr->opcode;
   1876   1.5      maxv 	struct x86_store *stdmo, *streg;
   1877   1.5      maxv 	size_t adrsize, regsize;
   1878   1.5      maxv 
   1879   1.5      maxv 	adrsize = instr->address_size;
   1880   1.5      maxv 	regsize = instr->operand_size;
   1881   1.5      maxv 
   1882   1.5      maxv 	if (opcode->todmo) {
   1883   1.5      maxv 		streg = &instr->src;
   1884   1.5      maxv 		stdmo = &instr->dst;
   1885   1.5      maxv 	} else {
   1886   1.5      maxv 		streg = &instr->dst;
   1887   1.5      maxv 		stdmo = &instr->src;
   1888   1.5      maxv 	}
   1889   1.5      maxv 
   1890   1.5      maxv 	streg->type = STORE_REG;
   1891   1.5      maxv 	streg->u.reg = &gpr_map[0][0][regsize-1]; /* ?AX */
   1892   1.5      maxv 
   1893   1.5      maxv 	stdmo->type = STORE_DMO;
   1894   1.5      maxv 	if (fsm_read(fsm, (uint8_t *)&stdmo->u.dmo, adrsize) == -1) {
   1895   1.5      maxv 		return -1;
   1896   1.5      maxv 	}
   1897   1.5      maxv 	fsm_advance(fsm, adrsize, NULL);
   1898   1.5      maxv 
   1899   1.5      maxv 	return 0;
   1900   1.5      maxv }
   1901   1.5      maxv 
   1902  1.15      maxv static inline uint64_t
   1903  1.11      maxv sign_extend(uint64_t val, int size)
   1904  1.11      maxv {
   1905  1.11      maxv 	if (size == 1) {
   1906  1.11      maxv 		if (val & __BIT(7))
   1907  1.11      maxv 			val |= 0xFFFFFFFFFFFFFF00;
   1908  1.11      maxv 	} else if (size == 2) {
   1909  1.11      maxv 		if (val & __BIT(15))
   1910  1.11      maxv 			val |= 0xFFFFFFFFFFFF0000;
   1911  1.11      maxv 	} else if (size == 4) {
   1912  1.11      maxv 		if (val & __BIT(31))
   1913  1.11      maxv 			val |= 0xFFFFFFFF00000000;
   1914  1.11      maxv 	}
   1915  1.11      maxv 	return val;
   1916  1.11      maxv }
   1917  1.11      maxv 
   1918   1.5      maxv static int
   1919   1.5      maxv node_immediate(struct x86_decode_fsm *fsm, struct x86_instr *instr)
   1920   1.5      maxv {
   1921   1.5      maxv 	const struct x86_opcode *opcode = instr->opcode;
   1922   1.5      maxv 	struct x86_store *store;
   1923   1.5      maxv 	uint8_t immsize;
   1924  1.11      maxv 	size_t sesize = 0;
   1925   1.5      maxv 
   1926   1.5      maxv 	/* The immediate is the source */
   1927   1.5      maxv 	store = &instr->src;
   1928   1.5      maxv 	immsize = instr->operand_size;
   1929   1.5      maxv 
   1930  1.11      maxv 	if (opcode->flags & FLAG_imm8) {
   1931  1.11      maxv 		sesize = immsize;
   1932  1.11      maxv 		immsize = 1;
   1933  1.11      maxv 	} else if ((opcode->flags & FLAG_immz) && (immsize == 8)) {
   1934  1.11      maxv 		sesize = immsize;
   1935   1.5      maxv 		immsize = 4;
   1936   1.5      maxv 	}
   1937   1.5      maxv 
   1938   1.5      maxv 	store->type = STORE_IMM;
   1939  1.11      maxv 	if (fsm_read(fsm, (uint8_t *)&store->u.imm.data, immsize) == -1) {
   1940   1.5      maxv 		return -1;
   1941   1.5      maxv 	}
   1942  1.15      maxv 	fsm_advance(fsm, immsize, NULL);
   1943   1.5      maxv 
   1944  1.11      maxv 	if (sesize != 0) {
   1945  1.11      maxv 		store->u.imm.data = sign_extend(store->u.imm.data, sesize);
   1946  1.11      maxv 	}
   1947   1.5      maxv 
   1948   1.5      maxv 	return 0;
   1949   1.5      maxv }
   1950   1.5      maxv 
   1951   1.5      maxv static int
   1952   1.5      maxv node_disp(struct x86_decode_fsm *fsm, struct x86_instr *instr)
   1953   1.5      maxv {
   1954   1.5      maxv 	const struct x86_opcode *opcode = instr->opcode;
   1955  1.11      maxv 	uint64_t data = 0;
   1956   1.5      maxv 	size_t n;
   1957   1.5      maxv 
   1958   1.5      maxv 	if (instr->strm->disp.type == DISP_1) {
   1959   1.5      maxv 		n = 1;
   1960   1.5      maxv 	} else { /* DISP4 */
   1961   1.5      maxv 		n = 4;
   1962   1.5      maxv 	}
   1963   1.5      maxv 
   1964  1.11      maxv 	if (fsm_read(fsm, (uint8_t *)&data, n) == -1) {
   1965   1.5      maxv 		return -1;
   1966   1.5      maxv 	}
   1967   1.5      maxv 
   1968  1.11      maxv 	if (__predict_true(fsm->is64bit)) {
   1969  1.11      maxv 		data = sign_extend(data, n);
   1970  1.11      maxv 	}
   1971  1.11      maxv 
   1972  1.11      maxv 	instr->strm->disp.data = data;
   1973  1.11      maxv 
   1974   1.5      maxv 	if (opcode->immediate) {
   1975   1.5      maxv 		fsm_advance(fsm, n, node_immediate);
   1976   1.5      maxv 	} else {
   1977   1.5      maxv 		fsm_advance(fsm, n, NULL);
   1978   1.5      maxv 	}
   1979   1.5      maxv 
   1980   1.5      maxv 	return 0;
   1981   1.5      maxv }
   1982   1.5      maxv 
   1983   1.5      maxv static const struct x86_reg *
   1984   1.5      maxv get_register_idx(struct x86_instr *instr, uint8_t index)
   1985   1.5      maxv {
   1986   1.5      maxv 	uint8_t enc = index;
   1987   1.5      maxv 	const struct x86_reg *reg;
   1988   1.5      maxv 	size_t regsize;
   1989   1.5      maxv 
   1990   1.5      maxv 	regsize = instr->address_size;
   1991   1.5      maxv 	reg = &gpr_map[instr->rexpref.x][enc][regsize-1];
   1992   1.5      maxv 
   1993   1.5      maxv 	if (reg->num == -1) {
   1994   1.5      maxv 		reg = resolve_special_register(instr, enc, regsize);
   1995   1.5      maxv 	}
   1996   1.5      maxv 
   1997   1.5      maxv 	return reg;
   1998   1.5      maxv }
   1999   1.5      maxv 
   2000   1.5      maxv static const struct x86_reg *
   2001   1.5      maxv get_register_bas(struct x86_instr *instr, uint8_t base)
   2002   1.5      maxv {
   2003   1.5      maxv 	uint8_t enc = base;
   2004   1.5      maxv 	const struct x86_reg *reg;
   2005   1.5      maxv 	size_t regsize;
   2006   1.5      maxv 
   2007   1.5      maxv 	regsize = instr->address_size;
   2008   1.5      maxv 	reg = &gpr_map[instr->rexpref.b][enc][regsize-1];
   2009   1.5      maxv 	if (reg->num == -1) {
   2010   1.5      maxv 		reg = resolve_special_register(instr, enc, regsize);
   2011   1.5      maxv 	}
   2012   1.5      maxv 
   2013   1.5      maxv 	return reg;
   2014   1.5      maxv }
   2015   1.5      maxv 
   2016   1.5      maxv static int
   2017   1.5      maxv node_sib(struct x86_decode_fsm *fsm, struct x86_instr *instr)
   2018   1.5      maxv {
   2019   1.5      maxv 	const struct x86_opcode *opcode;
   2020   1.5      maxv 	uint8_t scale, index, base;
   2021   1.5      maxv 	bool noindex, nobase;
   2022   1.5      maxv 	uint8_t byte;
   2023   1.5      maxv 
   2024   1.5      maxv 	if (fsm_read(fsm, &byte, sizeof(byte)) == -1) {
   2025   1.5      maxv 		return -1;
   2026   1.5      maxv 	}
   2027   1.5      maxv 
   2028   1.5      maxv 	scale = ((byte & 0b11000000) >> 6);
   2029   1.5      maxv 	index = ((byte & 0b00111000) >> 3);
   2030   1.5      maxv 	base  = ((byte & 0b00000111) >> 0);
   2031   1.5      maxv 
   2032   1.5      maxv 	opcode = instr->opcode;
   2033   1.5      maxv 
   2034   1.5      maxv 	noindex = false;
   2035   1.5      maxv 	nobase = false;
   2036   1.5      maxv 
   2037   1.5      maxv 	if (index == 0b100 && !instr->rexpref.x) {
   2038   1.5      maxv 		/* Special case: the index is null */
   2039   1.5      maxv 		noindex = true;
   2040   1.5      maxv 	}
   2041   1.5      maxv 
   2042   1.5      maxv 	if (instr->regmodrm.mod == 0b00 && base == 0b101) {
   2043   1.5      maxv 		/* Special case: the base is null + disp32 */
   2044   1.5      maxv 		instr->strm->disp.type = DISP_4;
   2045   1.5      maxv 		nobase = true;
   2046   1.5      maxv 	}
   2047   1.5      maxv 
   2048   1.5      maxv 	instr->strm->type = STORE_SIB;
   2049   1.5      maxv 	instr->strm->u.sib.scale = (1 << scale);
   2050   1.5      maxv 	if (!noindex)
   2051   1.5      maxv 		instr->strm->u.sib.idx = get_register_idx(instr, index);
   2052   1.5      maxv 	if (!nobase)
   2053   1.5      maxv 		instr->strm->u.sib.bas = get_register_bas(instr, base);
   2054   1.5      maxv 
   2055   1.5      maxv 	/* May have a displacement, or an immediate */
   2056   1.5      maxv 	if (instr->strm->disp.type == DISP_1 || instr->strm->disp.type == DISP_4) {
   2057   1.5      maxv 		fsm_advance(fsm, 1, node_disp);
   2058   1.5      maxv 	} else if (opcode->immediate) {
   2059   1.5      maxv 		fsm_advance(fsm, 1, node_immediate);
   2060   1.5      maxv 	} else {
   2061   1.5      maxv 		fsm_advance(fsm, 1, NULL);
   2062   1.5      maxv 	}
   2063   1.5      maxv 
   2064   1.5      maxv 	return 0;
   2065   1.5      maxv }
   2066   1.5      maxv 
   2067   1.5      maxv static const struct x86_reg *
   2068   1.5      maxv get_register_reg(struct x86_instr *instr, const struct x86_opcode *opcode)
   2069   1.5      maxv {
   2070   1.5      maxv 	uint8_t enc = instr->regmodrm.reg;
   2071   1.5      maxv 	const struct x86_reg *reg;
   2072   1.5      maxv 	size_t regsize;
   2073   1.5      maxv 
   2074  1.11      maxv 	regsize = instr->operand_size;
   2075   1.5      maxv 
   2076   1.5      maxv 	reg = &gpr_map[instr->rexpref.r][enc][regsize-1];
   2077   1.5      maxv 	if (reg->num == -1) {
   2078   1.5      maxv 		reg = resolve_special_register(instr, enc, regsize);
   2079   1.5      maxv 	}
   2080   1.5      maxv 
   2081   1.5      maxv 	return reg;
   2082   1.5      maxv }
   2083   1.5      maxv 
   2084   1.5      maxv static const struct x86_reg *
   2085   1.5      maxv get_register_rm(struct x86_instr *instr, const struct x86_opcode *opcode)
   2086   1.5      maxv {
   2087   1.5      maxv 	uint8_t enc = instr->regmodrm.rm;
   2088   1.5      maxv 	const struct x86_reg *reg;
   2089   1.5      maxv 	size_t regsize;
   2090   1.5      maxv 
   2091   1.5      maxv 	if (instr->strm->disp.type == DISP_NONE) {
   2092  1.11      maxv 		regsize = instr->operand_size;
   2093   1.5      maxv 	} else {
   2094   1.5      maxv 		/* Indirect access, the size is that of the address. */
   2095   1.5      maxv 		regsize = instr->address_size;
   2096   1.5      maxv 	}
   2097   1.5      maxv 
   2098   1.5      maxv 	reg = &gpr_map[instr->rexpref.b][enc][regsize-1];
   2099   1.5      maxv 	if (reg->num == -1) {
   2100   1.5      maxv 		reg = resolve_special_register(instr, enc, regsize);
   2101   1.5      maxv 	}
   2102   1.5      maxv 
   2103   1.5      maxv 	return reg;
   2104   1.5      maxv }
   2105   1.5      maxv 
   2106   1.5      maxv static inline bool
   2107   1.5      maxv has_sib(struct x86_instr *instr)
   2108   1.5      maxv {
   2109   1.5      maxv 	return (instr->regmodrm.mod != 3 && instr->regmodrm.rm == 4);
   2110   1.5      maxv }
   2111   1.5      maxv 
   2112   1.5      maxv static inline bool
   2113   1.9      maxv is_rip_relative(struct x86_decode_fsm *fsm, struct x86_instr *instr)
   2114   1.5      maxv {
   2115   1.9      maxv 	return (fsm->is64bit && instr->strm->disp.type == DISP_0 &&
   2116   1.9      maxv 	    instr->regmodrm.rm == RM_RBP_DISP32);
   2117   1.9      maxv }
   2118   1.9      maxv 
   2119   1.9      maxv static inline bool
   2120   1.9      maxv is_disp32_only(struct x86_decode_fsm *fsm, struct x86_instr *instr)
   2121   1.9      maxv {
   2122   1.9      maxv 	return (!fsm->is64bit && instr->strm->disp.type == DISP_0 &&
   2123   1.5      maxv 	    instr->regmodrm.rm == RM_RBP_DISP32);
   2124   1.5      maxv }
   2125   1.5      maxv 
   2126   1.5      maxv static enum x86_disp_type
   2127   1.5      maxv get_disp_type(struct x86_instr *instr)
   2128   1.5      maxv {
   2129   1.5      maxv 	switch (instr->regmodrm.mod) {
   2130   1.5      maxv 	case MOD_DIS0:	/* indirect */
   2131   1.5      maxv 		return DISP_0;
   2132   1.5      maxv 	case MOD_DIS1:	/* indirect+1 */
   2133   1.5      maxv 		return DISP_1;
   2134   1.5      maxv 	case MOD_DIS4:	/* indirect+4 */
   2135   1.5      maxv 		return DISP_4;
   2136   1.5      maxv 	case MOD_REG:	/* direct */
   2137   1.5      maxv 	default:	/* gcc */
   2138   1.5      maxv 		return DISP_NONE;
   2139   1.5      maxv 	}
   2140   1.5      maxv }
   2141   1.5      maxv 
   2142   1.5      maxv static int
   2143   1.5      maxv node_regmodrm(struct x86_decode_fsm *fsm, struct x86_instr *instr)
   2144   1.5      maxv {
   2145   1.5      maxv 	struct x86_store *strg, *strm;
   2146   1.5      maxv 	const struct x86_opcode *opcode;
   2147   1.5      maxv 	const struct x86_reg *reg;
   2148   1.5      maxv 	uint8_t byte;
   2149   1.5      maxv 
   2150   1.5      maxv 	if (fsm_read(fsm, &byte, sizeof(byte)) == -1) {
   2151   1.5      maxv 		return -1;
   2152   1.5      maxv 	}
   2153   1.5      maxv 
   2154   1.5      maxv 	opcode = instr->opcode;
   2155   1.5      maxv 
   2156  1.27      maxv 	instr->regmodrm.rm  = ((byte & 0b00000111) >> 0);
   2157  1.27      maxv 	instr->regmodrm.reg = ((byte & 0b00111000) >> 3);
   2158   1.5      maxv 	instr->regmodrm.mod = ((byte & 0b11000000) >> 6);
   2159   1.5      maxv 
   2160   1.5      maxv 	if (opcode->regtorm) {
   2161   1.5      maxv 		strg = &instr->src;
   2162   1.5      maxv 		strm = &instr->dst;
   2163   1.5      maxv 	} else { /* RM to REG */
   2164   1.5      maxv 		strm = &instr->src;
   2165   1.5      maxv 		strg = &instr->dst;
   2166   1.5      maxv 	}
   2167   1.5      maxv 
   2168   1.5      maxv 	/* Save for later use. */
   2169   1.5      maxv 	instr->strm = strm;
   2170   1.5      maxv 
   2171   1.5      maxv 	/*
   2172   1.5      maxv 	 * Special cases: Groups. The REG field of REGMODRM is the index in
   2173   1.5      maxv 	 * the group. op1 gets overwritten in the Immediate node, if any.
   2174   1.5      maxv 	 */
   2175  1.11      maxv 	if (opcode->group1) {
   2176  1.11      maxv 		if (group1[instr->regmodrm.reg].emul == NULL) {
   2177  1.11      maxv 			return -1;
   2178  1.11      maxv 		}
   2179  1.11      maxv 		instr->emul = group1[instr->regmodrm.reg].emul;
   2180  1.19      maxv 	} else if (opcode->group3) {
   2181  1.19      maxv 		if (group3[instr->regmodrm.reg].emul == NULL) {
   2182  1.19      maxv 			return -1;
   2183  1.19      maxv 		}
   2184  1.19      maxv 		instr->emul = group3[instr->regmodrm.reg].emul;
   2185  1.11      maxv 	} else if (opcode->group11) {
   2186   1.5      maxv 		if (group11[instr->regmodrm.reg].emul == NULL) {
   2187   1.5      maxv 			return -1;
   2188   1.5      maxv 		}
   2189   1.5      maxv 		instr->emul = group11[instr->regmodrm.reg].emul;
   2190   1.5      maxv 	}
   2191   1.5      maxv 
   2192  1.16      maxv 	if (!opcode->immediate) {
   2193  1.16      maxv 		reg = get_register_reg(instr, opcode);
   2194  1.16      maxv 		if (reg == NULL) {
   2195  1.16      maxv 			return -1;
   2196  1.16      maxv 		}
   2197  1.16      maxv 		strg->type = STORE_REG;
   2198  1.16      maxv 		strg->u.reg = reg;
   2199   1.5      maxv 	}
   2200   1.5      maxv 
   2201  1.24      maxv 	/* The displacement applies to RM. */
   2202  1.24      maxv 	strm->disp.type = get_disp_type(instr);
   2203  1.24      maxv 
   2204   1.5      maxv 	if (has_sib(instr)) {
   2205   1.5      maxv 		/* Overwrites RM */
   2206   1.5      maxv 		fsm_advance(fsm, 1, node_sib);
   2207   1.5      maxv 		return 0;
   2208   1.5      maxv 	}
   2209   1.5      maxv 
   2210   1.9      maxv 	if (is_rip_relative(fsm, instr)) {
   2211   1.5      maxv 		/* Overwrites RM */
   2212   1.5      maxv 		strm->type = STORE_REG;
   2213   1.5      maxv 		strm->u.reg = &gpr_map__rip;
   2214   1.5      maxv 		strm->disp.type = DISP_4;
   2215   1.5      maxv 		fsm_advance(fsm, 1, node_disp);
   2216   1.5      maxv 		return 0;
   2217   1.5      maxv 	}
   2218   1.5      maxv 
   2219   1.9      maxv 	if (is_disp32_only(fsm, instr)) {
   2220   1.9      maxv 		/* Overwrites RM */
   2221   1.9      maxv 		strm->type = STORE_REG;
   2222   1.9      maxv 		strm->u.reg = NULL;
   2223   1.9      maxv 		strm->disp.type = DISP_4;
   2224   1.9      maxv 		fsm_advance(fsm, 1, node_disp);
   2225   1.9      maxv 		return 0;
   2226   1.9      maxv 	}
   2227   1.9      maxv 
   2228   1.5      maxv 	reg = get_register_rm(instr, opcode);
   2229   1.5      maxv 	if (reg == NULL) {
   2230   1.5      maxv 		return -1;
   2231   1.5      maxv 	}
   2232   1.5      maxv 	strm->type = STORE_REG;
   2233   1.5      maxv 	strm->u.reg = reg;
   2234   1.5      maxv 
   2235   1.5      maxv 	if (strm->disp.type == DISP_NONE) {
   2236   1.5      maxv 		/* Direct register addressing mode */
   2237   1.5      maxv 		if (opcode->immediate) {
   2238   1.5      maxv 			fsm_advance(fsm, 1, node_immediate);
   2239   1.5      maxv 		} else {
   2240   1.5      maxv 			fsm_advance(fsm, 1, NULL);
   2241   1.5      maxv 		}
   2242   1.5      maxv 	} else if (strm->disp.type == DISP_0) {
   2243   1.5      maxv 		/* Indirect register addressing mode */
   2244   1.5      maxv 		if (opcode->immediate) {
   2245   1.5      maxv 			fsm_advance(fsm, 1, node_immediate);
   2246   1.5      maxv 		} else {
   2247   1.5      maxv 			fsm_advance(fsm, 1, NULL);
   2248   1.5      maxv 		}
   2249   1.5      maxv 	} else {
   2250   1.5      maxv 		fsm_advance(fsm, 1, node_disp);
   2251   1.5      maxv 	}
   2252   1.5      maxv 
   2253   1.5      maxv 	return 0;
   2254   1.5      maxv }
   2255   1.5      maxv 
   2256   1.5      maxv static size_t
   2257   1.5      maxv get_operand_size(struct x86_decode_fsm *fsm, struct x86_instr *instr)
   2258   1.5      maxv {
   2259   1.5      maxv 	const struct x86_opcode *opcode = instr->opcode;
   2260   1.5      maxv 	int opsize;
   2261   1.5      maxv 
   2262   1.5      maxv 	/* Get the opsize */
   2263   1.5      maxv 	if (!opcode->szoverride) {
   2264   1.5      maxv 		opsize = opcode->defsize;
   2265   1.5      maxv 	} else if (instr->rexpref.present && instr->rexpref.w) {
   2266   1.5      maxv 		opsize = 8;
   2267   1.5      maxv 	} else {
   2268   1.5      maxv 		if (!fsm->is16bit) {
   2269  1.13      maxv 			if (instr->legpref.opr_ovr) {
   2270   1.5      maxv 				opsize = 2;
   2271   1.5      maxv 			} else {
   2272   1.5      maxv 				opsize = 4;
   2273   1.5      maxv 			}
   2274   1.5      maxv 		} else { /* 16bit */
   2275  1.13      maxv 			if (instr->legpref.opr_ovr) {
   2276   1.5      maxv 				opsize = 4;
   2277   1.5      maxv 			} else {
   2278   1.5      maxv 				opsize = 2;
   2279   1.5      maxv 			}
   2280   1.5      maxv 		}
   2281   1.5      maxv 	}
   2282   1.5      maxv 
   2283   1.5      maxv 	return opsize;
   2284   1.5      maxv }
   2285   1.5      maxv 
   2286   1.5      maxv static size_t
   2287   1.5      maxv get_address_size(struct x86_decode_fsm *fsm, struct x86_instr *instr)
   2288   1.5      maxv {
   2289   1.5      maxv 	if (fsm->is64bit) {
   2290  1.13      maxv 		if (__predict_false(instr->legpref.adr_ovr)) {
   2291   1.5      maxv 			return 4;
   2292   1.5      maxv 		}
   2293   1.5      maxv 		return 8;
   2294   1.5      maxv 	}
   2295   1.5      maxv 
   2296   1.5      maxv 	if (fsm->is32bit) {
   2297  1.13      maxv 		if (__predict_false(instr->legpref.adr_ovr)) {
   2298   1.5      maxv 			return 2;
   2299   1.5      maxv 		}
   2300   1.5      maxv 		return 4;
   2301   1.5      maxv 	}
   2302   1.5      maxv 
   2303   1.5      maxv 	/* 16bit. */
   2304  1.13      maxv 	if (__predict_false(instr->legpref.adr_ovr)) {
   2305   1.5      maxv 		return 4;
   2306   1.5      maxv 	}
   2307   1.5      maxv 	return 2;
   2308   1.5      maxv }
   2309   1.5      maxv 
   2310   1.5      maxv static int
   2311   1.5      maxv node_primary_opcode(struct x86_decode_fsm *fsm, struct x86_instr *instr)
   2312   1.1      maxv {
   2313   1.5      maxv 	const struct x86_opcode *opcode;
   2314   1.5      maxv 	uint8_t byte;
   2315   1.5      maxv 
   2316   1.5      maxv 	if (fsm_read(fsm, &byte, sizeof(byte)) == -1) {
   2317   1.5      maxv 		return -1;
   2318   1.5      maxv 	}
   2319   1.5      maxv 
   2320  1.27      maxv 	opcode = &primary_opcode_table[byte];
   2321  1.27      maxv 	if (__predict_false(!opcode->valid)) {
   2322   1.1      maxv 		return -1;
   2323   1.1      maxv 	}
   2324   1.1      maxv 
   2325   1.5      maxv 	instr->opcode = opcode;
   2326   1.5      maxv 	instr->emul = opcode->emul;
   2327   1.5      maxv 	instr->operand_size = get_operand_size(fsm, instr);
   2328   1.5      maxv 	instr->address_size = get_address_size(fsm, instr);
   2329   1.5      maxv 
   2330  1.15      maxv 	if (fsm->is64bit && (instr->operand_size == 4)) {
   2331  1.15      maxv 		/* Zero-extend to 64 bits. */
   2332  1.15      maxv 		instr->zeroextend_mask = ~size_to_mask(4);
   2333  1.15      maxv 	}
   2334  1.15      maxv 
   2335   1.5      maxv 	if (opcode->regmodrm) {
   2336   1.5      maxv 		fsm_advance(fsm, 1, node_regmodrm);
   2337   1.5      maxv 	} else if (opcode->dmo) {
   2338   1.5      maxv 		/* Direct-Memory Offsets */
   2339   1.5      maxv 		fsm_advance(fsm, 1, node_dmo);
   2340   1.5      maxv 	} else if (opcode->stos || opcode->lods) {
   2341   1.5      maxv 		fsm_advance(fsm, 1, node_stlo);
   2342   1.6      maxv 	} else if (opcode->movs) {
   2343   1.6      maxv 		fsm_advance(fsm, 1, node_movs);
   2344   1.5      maxv 	} else {
   2345   1.5      maxv 		return -1;
   2346   1.5      maxv 	}
   2347   1.5      maxv 
   2348   1.5      maxv 	return 0;
   2349   1.5      maxv }
   2350   1.5      maxv 
   2351  1.10      maxv static int
   2352  1.10      maxv node_secondary_opcode(struct x86_decode_fsm *fsm, struct x86_instr *instr)
   2353  1.10      maxv {
   2354  1.10      maxv 	const struct x86_opcode *opcode;
   2355  1.10      maxv 	uint8_t byte;
   2356  1.10      maxv 
   2357  1.10      maxv 	if (fsm_read(fsm, &byte, sizeof(byte)) == -1) {
   2358  1.10      maxv 		return -1;
   2359  1.10      maxv 	}
   2360  1.10      maxv 
   2361  1.27      maxv 	opcode = &secondary_opcode_table[byte];
   2362  1.27      maxv 	if (__predict_false(!opcode->valid)) {
   2363  1.10      maxv 		return -1;
   2364  1.10      maxv 	}
   2365  1.10      maxv 
   2366  1.10      maxv 	instr->opcode = opcode;
   2367  1.10      maxv 	instr->emul = opcode->emul;
   2368  1.10      maxv 	instr->operand_size = get_operand_size(fsm, instr);
   2369  1.10      maxv 	instr->address_size = get_address_size(fsm, instr);
   2370  1.10      maxv 
   2371  1.18      maxv 	if (fsm->is64bit && (instr->operand_size == 4)) {
   2372  1.18      maxv 		/* Zero-extend to 64 bits. */
   2373  1.18      maxv 		instr->zeroextend_mask = ~size_to_mask(4);
   2374  1.18      maxv 	}
   2375  1.18      maxv 
   2376  1.11      maxv 	if (opcode->flags & FLAG_ze) {
   2377  1.10      maxv 		/*
   2378  1.10      maxv 		 * Compute the mask for zero-extend. Update the operand size,
   2379  1.10      maxv 		 * we move fewer bytes.
   2380  1.10      maxv 		 */
   2381  1.18      maxv 		instr->zeroextend_mask |= size_to_mask(instr->operand_size);
   2382  1.10      maxv 		instr->zeroextend_mask &= ~size_to_mask(opcode->defsize);
   2383  1.10      maxv 		instr->operand_size = opcode->defsize;
   2384  1.10      maxv 	}
   2385  1.10      maxv 
   2386  1.10      maxv 	if (opcode->regmodrm) {
   2387  1.10      maxv 		fsm_advance(fsm, 1, node_regmodrm);
   2388  1.10      maxv 	} else {
   2389  1.10      maxv 		return -1;
   2390  1.10      maxv 	}
   2391  1.10      maxv 
   2392  1.10      maxv 	return 0;
   2393  1.10      maxv }
   2394  1.10      maxv 
   2395   1.5      maxv static int
   2396   1.5      maxv node_main(struct x86_decode_fsm *fsm, struct x86_instr *instr)
   2397   1.5      maxv {
   2398   1.5      maxv 	uint8_t byte;
   2399   1.5      maxv 
   2400   1.5      maxv #define ESCAPE	0x0F
   2401   1.5      maxv #define VEX_1	0xC5
   2402   1.5      maxv #define VEX_2	0xC4
   2403   1.5      maxv #define XOP	0x8F
   2404   1.5      maxv 
   2405   1.5      maxv 	if (fsm_read(fsm, &byte, sizeof(byte)) == -1) {
   2406   1.5      maxv 		return -1;
   2407   1.5      maxv 	}
   2408   1.5      maxv 
   2409   1.5      maxv 	/*
   2410   1.5      maxv 	 * We don't take XOP. It is AMD-specific, and it was removed shortly
   2411   1.5      maxv 	 * after being introduced.
   2412   1.5      maxv 	 */
   2413   1.5      maxv 	if (byte == ESCAPE) {
   2414  1.10      maxv 		fsm_advance(fsm, 1, node_secondary_opcode);
   2415   1.5      maxv 	} else if (!instr->rexpref.present) {
   2416   1.5      maxv 		if (byte == VEX_1) {
   2417   1.5      maxv 			return -1;
   2418   1.5      maxv 		} else if (byte == VEX_2) {
   2419   1.5      maxv 			return -1;
   2420   1.5      maxv 		} else {
   2421   1.5      maxv 			fsm->fn = node_primary_opcode;
   2422   1.5      maxv 		}
   2423   1.5      maxv 	} else {
   2424   1.5      maxv 		fsm->fn = node_primary_opcode;
   2425   1.5      maxv 	}
   2426   1.5      maxv 
   2427   1.5      maxv 	return 0;
   2428   1.5      maxv }
   2429   1.5      maxv 
   2430   1.5      maxv static int
   2431   1.5      maxv node_rex_prefix(struct x86_decode_fsm *fsm, struct x86_instr *instr)
   2432   1.5      maxv {
   2433   1.5      maxv 	struct x86_rexpref *rexpref = &instr->rexpref;
   2434   1.5      maxv 	uint8_t byte;
   2435   1.5      maxv 	size_t n = 0;
   2436   1.5      maxv 
   2437   1.5      maxv 	if (fsm_read(fsm, &byte, sizeof(byte)) == -1) {
   2438   1.5      maxv 		return -1;
   2439   1.5      maxv 	}
   2440   1.5      maxv 
   2441   1.5      maxv 	if (byte >= 0x40 && byte <= 0x4F) {
   2442   1.5      maxv 		if (__predict_false(!fsm->is64bit)) {
   2443   1.5      maxv 			return -1;
   2444   1.5      maxv 		}
   2445  1.27      maxv 		rexpref->b = ((byte & 0x1) != 0);
   2446  1.27      maxv 		rexpref->x = ((byte & 0x2) != 0);
   2447  1.27      maxv 		rexpref->r = ((byte & 0x4) != 0);
   2448  1.27      maxv 		rexpref->w = ((byte & 0x8) != 0);
   2449   1.5      maxv 		rexpref->present = true;
   2450   1.5      maxv 		n = 1;
   2451   1.5      maxv 	}
   2452   1.5      maxv 
   2453   1.5      maxv 	fsm_advance(fsm, n, node_main);
   2454   1.5      maxv 	return 0;
   2455   1.5      maxv }
   2456   1.5      maxv 
   2457   1.5      maxv static int
   2458   1.5      maxv node_legacy_prefix(struct x86_decode_fsm *fsm, struct x86_instr *instr)
   2459   1.5      maxv {
   2460   1.5      maxv 	uint8_t byte;
   2461   1.5      maxv 
   2462   1.5      maxv 	if (fsm_read(fsm, &byte, sizeof(byte)) == -1) {
   2463   1.5      maxv 		return -1;
   2464   1.5      maxv 	}
   2465   1.5      maxv 
   2466  1.13      maxv 	if (byte == LEG_OPR_OVR) {
   2467  1.13      maxv 		instr->legpref.opr_ovr = 1;
   2468  1.13      maxv 	} else if (byte == LEG_OVR_DS) {
   2469  1.13      maxv 		instr->legpref.seg = NVMM_X64_SEG_DS;
   2470  1.13      maxv 	} else if (byte == LEG_OVR_ES) {
   2471  1.13      maxv 		instr->legpref.seg = NVMM_X64_SEG_ES;
   2472  1.13      maxv 	} else if (byte == LEG_REP) {
   2473  1.13      maxv 		instr->legpref.rep = 1;
   2474  1.13      maxv 	} else if (byte == LEG_OVR_GS) {
   2475  1.13      maxv 		instr->legpref.seg = NVMM_X64_SEG_GS;
   2476  1.13      maxv 	} else if (byte == LEG_OVR_FS) {
   2477  1.13      maxv 		instr->legpref.seg = NVMM_X64_SEG_FS;
   2478  1.13      maxv 	} else if (byte == LEG_ADR_OVR) {
   2479  1.13      maxv 		instr->legpref.adr_ovr = 1;
   2480  1.13      maxv 	} else if (byte == LEG_OVR_CS) {
   2481  1.13      maxv 		instr->legpref.seg = NVMM_X64_SEG_CS;
   2482  1.13      maxv 	} else if (byte == LEG_OVR_SS) {
   2483  1.13      maxv 		instr->legpref.seg = NVMM_X64_SEG_SS;
   2484  1.13      maxv 	} else if (byte == LEG_REPN) {
   2485  1.13      maxv 		instr->legpref.repn = 1;
   2486  1.13      maxv 	} else if (byte == LEG_LOCK) {
   2487  1.13      maxv 		/* ignore */
   2488   1.5      maxv 	} else {
   2489  1.13      maxv 		/* not a legacy prefix */
   2490  1.13      maxv 		fsm_advance(fsm, 0, node_rex_prefix);
   2491  1.13      maxv 		return 0;
   2492   1.5      maxv 	}
   2493   1.5      maxv 
   2494  1.13      maxv 	fsm_advance(fsm, 1, node_legacy_prefix);
   2495   1.5      maxv 	return 0;
   2496   1.5      maxv }
   2497   1.5      maxv 
   2498   1.5      maxv static int
   2499   1.5      maxv x86_decode(uint8_t *inst_bytes, size_t inst_len, struct x86_instr *instr,
   2500   1.5      maxv     struct nvmm_x64_state *state)
   2501   1.5      maxv {
   2502   1.5      maxv 	struct x86_decode_fsm fsm;
   2503   1.5      maxv 	int ret;
   2504   1.5      maxv 
   2505   1.5      maxv 	memset(instr, 0, sizeof(*instr));
   2506  1.13      maxv 	instr->legpref.seg = -1;
   2507  1.25      maxv 	instr->src.hardseg = -1;
   2508  1.25      maxv 	instr->dst.hardseg = -1;
   2509   1.5      maxv 
   2510   1.5      maxv 	fsm.is64bit = is_64bit(state);
   2511   1.5      maxv 	fsm.is32bit = is_32bit(state);
   2512   1.5      maxv 	fsm.is16bit = is_16bit(state);
   2513   1.5      maxv 
   2514   1.5      maxv 	fsm.fn = node_legacy_prefix;
   2515   1.5      maxv 	fsm.buf = inst_bytes;
   2516   1.5      maxv 	fsm.end = inst_bytes + inst_len;
   2517   1.5      maxv 
   2518   1.5      maxv 	while (fsm.fn != NULL) {
   2519   1.5      maxv 		ret = (*fsm.fn)(&fsm, instr);
   2520   1.5      maxv 		if (ret == -1)
   2521   1.5      maxv 			return -1;
   2522   1.5      maxv 	}
   2523   1.5      maxv 
   2524   1.5      maxv 	instr->len = fsm.buf - inst_bytes;
   2525   1.5      maxv 
   2526   1.5      maxv 	return 0;
   2527   1.5      maxv }
   2528   1.5      maxv 
   2529   1.5      maxv /* -------------------------------------------------------------------------- */
   2530   1.5      maxv 
   2531  1.19      maxv #define EXEC_INSTR(sz, instr)						\
   2532  1.19      maxv static uint##sz##_t							\
   2533  1.20  christos exec_##instr##sz(uint##sz##_t op1, uint##sz##_t op2, uint64_t *rflags)	\
   2534  1.19      maxv {									\
   2535  1.19      maxv 	uint##sz##_t res;						\
   2536  1.19      maxv 	__asm __volatile (						\
   2537  1.19      maxv 		#instr " %2, %3;"					\
   2538  1.19      maxv 		"mov %3, %1;"						\
   2539  1.19      maxv 		"pushfq;"						\
   2540  1.19      maxv 		"popq %0"						\
   2541  1.19      maxv 	    : "=r" (*rflags), "=r" (res)				\
   2542  1.19      maxv 	    : "r" (op1), "r" (op2));					\
   2543  1.19      maxv 	return res;							\
   2544  1.19      maxv }
   2545  1.19      maxv 
   2546  1.19      maxv #define EXEC_DISPATCHER(instr)						\
   2547  1.19      maxv static uint64_t								\
   2548  1.19      maxv exec_##instr(uint64_t op1, uint64_t op2, uint64_t *rflags, size_t opsize) \
   2549  1.19      maxv {									\
   2550  1.19      maxv 	switch (opsize) {						\
   2551  1.19      maxv 	case 1:								\
   2552  1.19      maxv 		return exec_##instr##8(op1, op2, rflags);		\
   2553  1.19      maxv 	case 2:								\
   2554  1.19      maxv 		return exec_##instr##16(op1, op2, rflags);		\
   2555  1.19      maxv 	case 4:								\
   2556  1.19      maxv 		return exec_##instr##32(op1, op2, rflags);		\
   2557  1.19      maxv 	default:							\
   2558  1.19      maxv 		return exec_##instr##64(op1, op2, rflags);		\
   2559  1.19      maxv 	}								\
   2560  1.19      maxv }
   2561  1.19      maxv 
   2562  1.19      maxv /* SUB: ret = op1 - op2 */
   2563  1.19      maxv #define PSL_SUB_MASK	(PSL_V|PSL_C|PSL_Z|PSL_N|PSL_PF|PSL_AF)
   2564  1.19      maxv EXEC_INSTR(8, sub)
   2565  1.19      maxv EXEC_INSTR(16, sub)
   2566  1.19      maxv EXEC_INSTR(32, sub)
   2567  1.19      maxv EXEC_INSTR(64, sub)
   2568  1.19      maxv EXEC_DISPATCHER(sub)
   2569  1.19      maxv 
   2570  1.19      maxv /* OR:  ret = op1 | op2 */
   2571  1.19      maxv #define PSL_OR_MASK	(PSL_V|PSL_C|PSL_Z|PSL_N|PSL_PF)
   2572  1.19      maxv EXEC_INSTR(8, or)
   2573  1.19      maxv EXEC_INSTR(16, or)
   2574  1.19      maxv EXEC_INSTR(32, or)
   2575  1.19      maxv EXEC_INSTR(64, or)
   2576  1.19      maxv EXEC_DISPATCHER(or)
   2577  1.19      maxv 
   2578  1.19      maxv /* AND: ret = op1 & op2 */
   2579  1.19      maxv #define PSL_AND_MASK	(PSL_V|PSL_C|PSL_Z|PSL_N|PSL_PF)
   2580  1.19      maxv EXEC_INSTR(8, and)
   2581  1.19      maxv EXEC_INSTR(16, and)
   2582  1.19      maxv EXEC_INSTR(32, and)
   2583  1.19      maxv EXEC_INSTR(64, and)
   2584  1.19      maxv EXEC_DISPATCHER(and)
   2585  1.19      maxv 
   2586  1.19      maxv /* XOR: ret = op1 ^ op2 */
   2587  1.19      maxv #define PSL_XOR_MASK	(PSL_V|PSL_C|PSL_Z|PSL_N|PSL_PF)
   2588  1.19      maxv EXEC_INSTR(8, xor)
   2589  1.19      maxv EXEC_INSTR(16, xor)
   2590  1.19      maxv EXEC_INSTR(32, xor)
   2591  1.19      maxv EXEC_INSTR(64, xor)
   2592  1.19      maxv EXEC_DISPATCHER(xor)
   2593  1.19      maxv 
   2594  1.19      maxv /* -------------------------------------------------------------------------- */
   2595   1.5      maxv 
   2596  1.19      maxv /*
   2597  1.19      maxv  * Emulation functions. We don't care about the order of the operands, except
   2598  1.19      maxv  * for SUB, CMP and TEST. For these ones we look at mem->write todetermine who
   2599  1.19      maxv  * is op1 and who is op2.
   2600  1.19      maxv  */
   2601   1.5      maxv 
   2602   1.5      maxv static void
   2603  1.30      maxv x86_func_or(struct nvmm_machine *mach, struct nvmm_mem *mem, uint64_t *gprs)
   2604   1.5      maxv {
   2605  1.19      maxv 	uint64_t *retval = (uint64_t *)mem->data;
   2606   1.5      maxv 	const bool write = mem->write;
   2607  1.19      maxv 	uint64_t *op1, op2, fl, ret;
   2608   1.5      maxv 
   2609  1.19      maxv 	op1 = (uint64_t *)mem->data;
   2610  1.19      maxv 	op2 = 0;
   2611   1.5      maxv 
   2612  1.19      maxv 	/* Fetch the value to be OR'ed (op2). */
   2613  1.19      maxv 	mem->data = (uint8_t *)&op2;
   2614   1.5      maxv 	mem->write = false;
   2615  1.30      maxv 	(*mach->cbs.mem)(mem);
   2616   1.5      maxv 
   2617   1.5      maxv 	/* Perform the OR. */
   2618  1.19      maxv 	ret = exec_or(*op1, op2, &fl, mem->size);
   2619   1.5      maxv 
   2620   1.5      maxv 	if (write) {
   2621   1.5      maxv 		/* Write back the result. */
   2622  1.19      maxv 		mem->data = (uint8_t *)&ret;
   2623   1.5      maxv 		mem->write = true;
   2624  1.30      maxv 		(*mach->cbs.mem)(mem);
   2625  1.19      maxv 	} else {
   2626  1.19      maxv 		/* Return data to the caller. */
   2627  1.19      maxv 		*retval = ret;
   2628   1.5      maxv 	}
   2629   1.5      maxv 
   2630  1.19      maxv 	gprs[NVMM_X64_GPR_RFLAGS] &= ~PSL_OR_MASK;
   2631  1.19      maxv 	gprs[NVMM_X64_GPR_RFLAGS] |= (fl & PSL_OR_MASK);
   2632   1.5      maxv }
   2633   1.5      maxv 
   2634   1.5      maxv static void
   2635  1.30      maxv x86_func_and(struct nvmm_machine *mach, struct nvmm_mem *mem, uint64_t *gprs)
   2636   1.5      maxv {
   2637  1.19      maxv 	uint64_t *retval = (uint64_t *)mem->data;
   2638   1.5      maxv 	const bool write = mem->write;
   2639  1.19      maxv 	uint64_t *op1, op2, fl, ret;
   2640   1.5      maxv 
   2641  1.19      maxv 	op1 = (uint64_t *)mem->data;
   2642  1.19      maxv 	op2 = 0;
   2643   1.5      maxv 
   2644  1.19      maxv 	/* Fetch the value to be AND'ed (op2). */
   2645  1.19      maxv 	mem->data = (uint8_t *)&op2;
   2646   1.5      maxv 	mem->write = false;
   2647  1.30      maxv 	(*mach->cbs.mem)(mem);
   2648   1.5      maxv 
   2649   1.5      maxv 	/* Perform the AND. */
   2650  1.19      maxv 	ret = exec_and(*op1, op2, &fl, mem->size);
   2651   1.5      maxv 
   2652   1.5      maxv 	if (write) {
   2653   1.5      maxv 		/* Write back the result. */
   2654  1.19      maxv 		mem->data = (uint8_t *)&ret;
   2655   1.5      maxv 		mem->write = true;
   2656  1.30      maxv 		(*mach->cbs.mem)(mem);
   2657  1.19      maxv 	} else {
   2658  1.19      maxv 		/* Return data to the caller. */
   2659  1.19      maxv 		*retval = ret;
   2660   1.5      maxv 	}
   2661   1.5      maxv 
   2662  1.19      maxv 	gprs[NVMM_X64_GPR_RFLAGS] &= ~PSL_AND_MASK;
   2663  1.19      maxv 	gprs[NVMM_X64_GPR_RFLAGS] |= (fl & PSL_AND_MASK);
   2664   1.5      maxv }
   2665   1.5      maxv 
   2666   1.5      maxv static void
   2667  1.30      maxv x86_func_sub(struct nvmm_machine *mach, struct nvmm_mem *mem, uint64_t *gprs)
   2668   1.5      maxv {
   2669  1.19      maxv 	uint64_t *retval = (uint64_t *)mem->data;
   2670   1.5      maxv 	const bool write = mem->write;
   2671  1.19      maxv 	uint64_t *op1, *op2, fl, ret;
   2672  1.19      maxv 	uint64_t tmp;
   2673  1.19      maxv 	bool memop1;
   2674  1.19      maxv 
   2675  1.19      maxv 	memop1 = !mem->write;
   2676  1.19      maxv 	op1 = memop1 ? &tmp : (uint64_t *)mem->data;
   2677  1.19      maxv 	op2 = memop1 ? (uint64_t *)mem->data : &tmp;
   2678  1.19      maxv 
   2679  1.19      maxv 	/* Fetch the value to be SUB'ed (op1 or op2). */
   2680  1.19      maxv 	mem->data = (uint8_t *)&tmp;
   2681  1.19      maxv 	mem->write = false;
   2682  1.30      maxv 	(*mach->cbs.mem)(mem);
   2683  1.19      maxv 
   2684  1.19      maxv 	/* Perform the SUB. */
   2685  1.19      maxv 	ret = exec_sub(*op1, *op2, &fl, mem->size);
   2686  1.19      maxv 
   2687  1.19      maxv 	if (write) {
   2688  1.19      maxv 		/* Write back the result. */
   2689  1.19      maxv 		mem->data = (uint8_t *)&ret;
   2690  1.19      maxv 		mem->write = true;
   2691  1.30      maxv 		(*mach->cbs.mem)(mem);
   2692  1.19      maxv 	} else {
   2693  1.19      maxv 		/* Return data to the caller. */
   2694  1.19      maxv 		*retval = ret;
   2695  1.19      maxv 	}
   2696  1.19      maxv 
   2697  1.19      maxv 	gprs[NVMM_X64_GPR_RFLAGS] &= ~PSL_SUB_MASK;
   2698  1.19      maxv 	gprs[NVMM_X64_GPR_RFLAGS] |= (fl & PSL_SUB_MASK);
   2699  1.19      maxv }
   2700   1.5      maxv 
   2701  1.19      maxv static void
   2702  1.30      maxv x86_func_xor(struct nvmm_machine *mach, struct nvmm_mem *mem, uint64_t *gprs)
   2703  1.19      maxv {
   2704  1.19      maxv 	uint64_t *retval = (uint64_t *)mem->data;
   2705  1.19      maxv 	const bool write = mem->write;
   2706  1.19      maxv 	uint64_t *op1, op2, fl, ret;
   2707   1.5      maxv 
   2708  1.19      maxv 	op1 = (uint64_t *)mem->data;
   2709  1.19      maxv 	op2 = 0;
   2710   1.5      maxv 
   2711  1.19      maxv 	/* Fetch the value to be XOR'ed (op2). */
   2712  1.19      maxv 	mem->data = (uint8_t *)&op2;
   2713   1.5      maxv 	mem->write = false;
   2714  1.30      maxv 	(*mach->cbs.mem)(mem);
   2715   1.5      maxv 
   2716   1.5      maxv 	/* Perform the XOR. */
   2717  1.19      maxv 	ret = exec_xor(*op1, op2, &fl, mem->size);
   2718   1.5      maxv 
   2719   1.5      maxv 	if (write) {
   2720   1.5      maxv 		/* Write back the result. */
   2721  1.19      maxv 		mem->data = (uint8_t *)&ret;
   2722   1.5      maxv 		mem->write = true;
   2723  1.30      maxv 		(*mach->cbs.mem)(mem);
   2724  1.19      maxv 	} else {
   2725  1.19      maxv 		/* Return data to the caller. */
   2726  1.19      maxv 		*retval = ret;
   2727   1.5      maxv 	}
   2728   1.5      maxv 
   2729  1.19      maxv 	gprs[NVMM_X64_GPR_RFLAGS] &= ~PSL_XOR_MASK;
   2730  1.19      maxv 	gprs[NVMM_X64_GPR_RFLAGS] |= (fl & PSL_XOR_MASK);
   2731   1.5      maxv }
   2732   1.5      maxv 
   2733   1.5      maxv static void
   2734  1.30      maxv x86_func_cmp(struct nvmm_machine *mach, struct nvmm_mem *mem, uint64_t *gprs)
   2735  1.19      maxv {
   2736  1.19      maxv 	uint64_t *op1, *op2, fl;
   2737  1.19      maxv 	uint64_t tmp;
   2738  1.19      maxv 	bool memop1;
   2739  1.19      maxv 
   2740  1.19      maxv 	memop1 = !mem->write;
   2741  1.19      maxv 	op1 = memop1 ? &tmp : (uint64_t *)mem->data;
   2742  1.19      maxv 	op2 = memop1 ? (uint64_t *)mem->data : &tmp;
   2743  1.19      maxv 
   2744  1.19      maxv 	/* Fetch the value to be CMP'ed (op1 or op2). */
   2745  1.19      maxv 	mem->data = (uint8_t *)&tmp;
   2746  1.19      maxv 	mem->write = false;
   2747  1.30      maxv 	(*mach->cbs.mem)(mem);
   2748  1.19      maxv 
   2749  1.19      maxv 	/* Perform the CMP. */
   2750  1.19      maxv 	exec_sub(*op1, *op2, &fl, mem->size);
   2751  1.19      maxv 
   2752  1.19      maxv 	gprs[NVMM_X64_GPR_RFLAGS] &= ~PSL_SUB_MASK;
   2753  1.19      maxv 	gprs[NVMM_X64_GPR_RFLAGS] |= (fl & PSL_SUB_MASK);
   2754  1.19      maxv }
   2755  1.19      maxv 
   2756  1.19      maxv static void
   2757  1.30      maxv x86_func_test(struct nvmm_machine *mach, struct nvmm_mem *mem, uint64_t *gprs)
   2758  1.19      maxv {
   2759  1.19      maxv 	uint64_t *op1, *op2, fl;
   2760  1.19      maxv 	uint64_t tmp;
   2761  1.19      maxv 	bool memop1;
   2762  1.19      maxv 
   2763  1.19      maxv 	memop1 = !mem->write;
   2764  1.19      maxv 	op1 = memop1 ? &tmp : (uint64_t *)mem->data;
   2765  1.19      maxv 	op2 = memop1 ? (uint64_t *)mem->data : &tmp;
   2766  1.19      maxv 
   2767  1.19      maxv 	/* Fetch the value to be TEST'ed (op1 or op2). */
   2768  1.19      maxv 	mem->data = (uint8_t *)&tmp;
   2769  1.19      maxv 	mem->write = false;
   2770  1.30      maxv 	(*mach->cbs.mem)(mem);
   2771  1.19      maxv 
   2772  1.19      maxv 	/* Perform the TEST. */
   2773  1.19      maxv 	exec_and(*op1, *op2, &fl, mem->size);
   2774  1.19      maxv 
   2775  1.19      maxv 	gprs[NVMM_X64_GPR_RFLAGS] &= ~PSL_AND_MASK;
   2776  1.19      maxv 	gprs[NVMM_X64_GPR_RFLAGS] |= (fl & PSL_AND_MASK);
   2777  1.19      maxv }
   2778  1.19      maxv 
   2779  1.19      maxv static void
   2780  1.30      maxv x86_func_mov(struct nvmm_machine *mach, struct nvmm_mem *mem, uint64_t *gprs)
   2781   1.5      maxv {
   2782   1.5      maxv 	/*
   2783   1.5      maxv 	 * Nothing special, just move without emulation.
   2784   1.5      maxv 	 */
   2785  1.30      maxv 	(*mach->cbs.mem)(mem);
   2786   1.5      maxv }
   2787   1.5      maxv 
   2788   1.5      maxv static void
   2789  1.30      maxv x86_func_stos(struct nvmm_machine *mach, struct nvmm_mem *mem, uint64_t *gprs)
   2790   1.5      maxv {
   2791   1.5      maxv 	/*
   2792   1.5      maxv 	 * Just move, and update RDI.
   2793   1.5      maxv 	 */
   2794  1.30      maxv 	(*mach->cbs.mem)(mem);
   2795   1.5      maxv 
   2796   1.5      maxv 	if (gprs[NVMM_X64_GPR_RFLAGS] & PSL_D) {
   2797   1.5      maxv 		gprs[NVMM_X64_GPR_RDI] -= mem->size;
   2798   1.5      maxv 	} else {
   2799   1.5      maxv 		gprs[NVMM_X64_GPR_RDI] += mem->size;
   2800   1.5      maxv 	}
   2801   1.5      maxv }
   2802   1.5      maxv 
   2803   1.5      maxv static void
   2804  1.30      maxv x86_func_lods(struct nvmm_machine *mach, struct nvmm_mem *mem, uint64_t *gprs)
   2805   1.5      maxv {
   2806   1.5      maxv 	/*
   2807   1.5      maxv 	 * Just move, and update RSI.
   2808   1.5      maxv 	 */
   2809  1.30      maxv 	(*mach->cbs.mem)(mem);
   2810   1.5      maxv 
   2811   1.5      maxv 	if (gprs[NVMM_X64_GPR_RFLAGS] & PSL_D) {
   2812   1.5      maxv 		gprs[NVMM_X64_GPR_RSI] -= mem->size;
   2813   1.5      maxv 	} else {
   2814   1.5      maxv 		gprs[NVMM_X64_GPR_RSI] += mem->size;
   2815   1.5      maxv 	}
   2816   1.5      maxv }
   2817   1.5      maxv 
   2818   1.6      maxv static void
   2819  1.30      maxv x86_func_movs(struct nvmm_machine *mach, struct nvmm_mem *mem, uint64_t *gprs)
   2820   1.6      maxv {
   2821   1.6      maxv 	/*
   2822   1.6      maxv 	 * Special instruction: double memory operand. Don't call the cb,
   2823   1.6      maxv 	 * because the storage has already been performed earlier.
   2824   1.6      maxv 	 */
   2825   1.6      maxv 
   2826   1.6      maxv 	if (gprs[NVMM_X64_GPR_RFLAGS] & PSL_D) {
   2827   1.6      maxv 		gprs[NVMM_X64_GPR_RSI] -= mem->size;
   2828   1.6      maxv 		gprs[NVMM_X64_GPR_RDI] -= mem->size;
   2829   1.6      maxv 	} else {
   2830   1.6      maxv 		gprs[NVMM_X64_GPR_RSI] += mem->size;
   2831   1.6      maxv 		gprs[NVMM_X64_GPR_RDI] += mem->size;
   2832   1.6      maxv 	}
   2833   1.6      maxv }
   2834   1.6      maxv 
   2835   1.5      maxv /* -------------------------------------------------------------------------- */
   2836   1.5      maxv 
   2837   1.5      maxv static inline uint64_t
   2838   1.5      maxv gpr_read_address(struct x86_instr *instr, struct nvmm_x64_state *state, int gpr)
   2839   1.5      maxv {
   2840   1.5      maxv 	uint64_t val;
   2841   1.5      maxv 
   2842   1.5      maxv 	val = state->gprs[gpr];
   2843  1.15      maxv 	val &= size_to_mask(instr->address_size);
   2844   1.5      maxv 
   2845   1.5      maxv 	return val;
   2846   1.5      maxv }
   2847   1.5      maxv 
   2848   1.5      maxv static int
   2849   1.6      maxv store_to_gva(struct nvmm_x64_state *state, struct x86_instr *instr,
   2850   1.6      maxv     struct x86_store *store, gvaddr_t *gvap, size_t size)
   2851   1.5      maxv {
   2852   1.5      maxv 	struct x86_sib *sib;
   2853   1.6      maxv 	gvaddr_t gva = 0;
   2854   1.5      maxv 	uint64_t reg;
   2855   1.5      maxv 	int ret, seg;
   2856   1.5      maxv 
   2857   1.5      maxv 	if (store->type == STORE_SIB) {
   2858   1.5      maxv 		sib = &store->u.sib;
   2859   1.5      maxv 		if (sib->bas != NULL)
   2860   1.5      maxv 			gva += gpr_read_address(instr, state, sib->bas->num);
   2861   1.5      maxv 		if (sib->idx != NULL) {
   2862   1.5      maxv 			reg = gpr_read_address(instr, state, sib->idx->num);
   2863   1.5      maxv 			gva += sib->scale * reg;
   2864   1.5      maxv 		}
   2865   1.5      maxv 	} else if (store->type == STORE_REG) {
   2866   1.9      maxv 		if (store->u.reg == NULL) {
   2867   1.9      maxv 			/* The base is null. Happens with disp32-only. */
   2868   1.9      maxv 		} else {
   2869   1.9      maxv 			gva = gpr_read_address(instr, state, store->u.reg->num);
   2870   1.9      maxv 		}
   2871   1.5      maxv 	} else {
   2872   1.5      maxv 		gva = store->u.dmo;
   2873   1.5      maxv 	}
   2874   1.5      maxv 
   2875   1.5      maxv 	if (store->disp.type != DISP_NONE) {
   2876  1.11      maxv 		gva += store->disp.data;
   2877   1.5      maxv 	}
   2878   1.5      maxv 
   2879  1.25      maxv 	if (store->hardseg != -1) {
   2880  1.15      maxv 		seg = store->hardseg;
   2881  1.15      maxv 	} else {
   2882  1.15      maxv 		if (__predict_false(instr->legpref.seg != -1)) {
   2883  1.15      maxv 			seg = instr->legpref.seg;
   2884   1.5      maxv 		} else {
   2885  1.15      maxv 			seg = NVMM_X64_SEG_DS;
   2886   1.5      maxv 		}
   2887  1.15      maxv 	}
   2888   1.5      maxv 
   2889  1.15      maxv 	if (__predict_true(is_long_mode(state))) {
   2890  1.15      maxv 		if (seg == NVMM_X64_SEG_GS || seg == NVMM_X64_SEG_FS) {
   2891  1.15      maxv 			segment_apply(&state->segs[seg], &gva);
   2892  1.15      maxv 		}
   2893  1.15      maxv 	} else {
   2894  1.15      maxv 		ret = segment_check(&state->segs[seg], gva, size);
   2895   1.5      maxv 		if (ret == -1)
   2896   1.5      maxv 			return -1;
   2897  1.15      maxv 		segment_apply(&state->segs[seg], &gva);
   2898   1.5      maxv 	}
   2899   1.5      maxv 
   2900   1.6      maxv 	*gvap = gva;
   2901   1.6      maxv 	return 0;
   2902   1.6      maxv }
   2903   1.6      maxv 
   2904   1.6      maxv static int
   2905   1.8      maxv fetch_segment(struct nvmm_machine *mach, struct nvmm_x64_state *state)
   2906   1.8      maxv {
   2907  1.21      maxv 	uint8_t inst_bytes[5], byte;
   2908  1.13      maxv 	size_t i, fetchsize;
   2909   1.8      maxv 	gvaddr_t gva;
   2910   1.8      maxv 	int ret, seg;
   2911   1.8      maxv 
   2912   1.8      maxv 	fetchsize = sizeof(inst_bytes);
   2913   1.8      maxv 
   2914   1.8      maxv 	gva = state->gprs[NVMM_X64_GPR_RIP];
   2915  1.15      maxv 	if (__predict_false(!is_long_mode(state))) {
   2916  1.15      maxv 		ret = segment_check(&state->segs[NVMM_X64_SEG_CS], gva,
   2917   1.8      maxv 		    fetchsize);
   2918   1.8      maxv 		if (ret == -1)
   2919   1.8      maxv 			return -1;
   2920  1.15      maxv 		segment_apply(&state->segs[NVMM_X64_SEG_CS], &gva);
   2921   1.8      maxv 	}
   2922   1.8      maxv 
   2923   1.8      maxv 	ret = read_guest_memory(mach, state, gva, inst_bytes, fetchsize);
   2924   1.8      maxv 	if (ret == -1)
   2925   1.8      maxv 		return -1;
   2926   1.8      maxv 
   2927   1.8      maxv 	seg = NVMM_X64_SEG_DS;
   2928  1.13      maxv 	for (i = 0; i < fetchsize; i++) {
   2929  1.13      maxv 		byte = inst_bytes[i];
   2930  1.13      maxv 
   2931  1.13      maxv 		if (byte == LEG_OVR_DS) {
   2932  1.13      maxv 			seg = NVMM_X64_SEG_DS;
   2933  1.13      maxv 		} else if (byte == LEG_OVR_ES) {
   2934  1.13      maxv 			seg = NVMM_X64_SEG_ES;
   2935  1.13      maxv 		} else if (byte == LEG_OVR_GS) {
   2936  1.13      maxv 			seg = NVMM_X64_SEG_GS;
   2937  1.13      maxv 		} else if (byte == LEG_OVR_FS) {
   2938  1.13      maxv 			seg = NVMM_X64_SEG_FS;
   2939  1.13      maxv 		} else if (byte == LEG_OVR_CS) {
   2940  1.13      maxv 			seg = NVMM_X64_SEG_CS;
   2941  1.13      maxv 		} else if (byte == LEG_OVR_SS) {
   2942  1.13      maxv 			seg = NVMM_X64_SEG_SS;
   2943  1.13      maxv 		} else if (byte == LEG_OPR_OVR) {
   2944  1.13      maxv 			/* nothing */
   2945  1.13      maxv 		} else if (byte == LEG_ADR_OVR) {
   2946  1.13      maxv 			/* nothing */
   2947  1.13      maxv 		} else if (byte == LEG_REP) {
   2948  1.13      maxv 			/* nothing */
   2949  1.13      maxv 		} else if (byte == LEG_REPN) {
   2950  1.13      maxv 			/* nothing */
   2951  1.13      maxv 		} else if (byte == LEG_LOCK) {
   2952  1.13      maxv 			/* nothing */
   2953  1.13      maxv 		} else {
   2954  1.13      maxv 			return seg;
   2955   1.8      maxv 		}
   2956   1.8      maxv 	}
   2957   1.8      maxv 
   2958   1.8      maxv 	return seg;
   2959   1.8      maxv }
   2960   1.8      maxv 
   2961   1.8      maxv static int
   2962   1.5      maxv fetch_instruction(struct nvmm_machine *mach, struct nvmm_x64_state *state,
   2963   1.5      maxv     struct nvmm_exit *exit)
   2964   1.5      maxv {
   2965   1.6      maxv 	size_t fetchsize;
   2966   1.6      maxv 	gvaddr_t gva;
   2967   1.5      maxv 	int ret;
   2968   1.5      maxv 
   2969   1.5      maxv 	fetchsize = sizeof(exit->u.mem.inst_bytes);
   2970   1.5      maxv 
   2971   1.5      maxv 	gva = state->gprs[NVMM_X64_GPR_RIP];
   2972  1.15      maxv 	if (__predict_false(!is_long_mode(state))) {
   2973  1.15      maxv 		ret = segment_check(&state->segs[NVMM_X64_SEG_CS], gva,
   2974   1.5      maxv 		    fetchsize);
   2975   1.5      maxv 		if (ret == -1)
   2976   1.5      maxv 			return -1;
   2977  1.15      maxv 		segment_apply(&state->segs[NVMM_X64_SEG_CS], &gva);
   2978   1.5      maxv 	}
   2979   1.5      maxv 
   2980   1.6      maxv 	ret = read_guest_memory(mach, state, gva, exit->u.mem.inst_bytes,
   2981   1.6      maxv 	    fetchsize);
   2982   1.6      maxv 	if (ret == -1)
   2983   1.6      maxv 		return -1;
   2984   1.6      maxv 
   2985   1.6      maxv 	exit->u.mem.inst_len = fetchsize;
   2986   1.6      maxv 
   2987   1.6      maxv 	return 0;
   2988   1.6      maxv }
   2989   1.6      maxv 
   2990   1.6      maxv static int
   2991   1.6      maxv assist_mem_double(struct nvmm_machine *mach, struct nvmm_x64_state *state,
   2992   1.6      maxv     struct x86_instr *instr)
   2993   1.6      maxv {
   2994   1.6      maxv 	struct nvmm_mem mem;
   2995   1.6      maxv 	uint8_t data[8];
   2996   1.6      maxv 	gvaddr_t gva;
   2997   1.6      maxv 	size_t size;
   2998   1.6      maxv 	int ret;
   2999   1.6      maxv 
   3000   1.6      maxv 	size = instr->operand_size;
   3001   1.5      maxv 
   3002   1.6      maxv 	/* Source. */
   3003   1.6      maxv 	ret = store_to_gva(state, instr, &instr->src, &gva, size);
   3004   1.5      maxv 	if (ret == -1)
   3005   1.5      maxv 		return -1;
   3006   1.6      maxv 	ret = read_guest_memory(mach, state, gva, data, size);
   3007   1.6      maxv 	if (ret == -1)
   3008   1.5      maxv 		return -1;
   3009   1.5      maxv 
   3010   1.6      maxv 	/* Destination. */
   3011   1.6      maxv 	ret = store_to_gva(state, instr, &instr->dst, &gva, size);
   3012   1.6      maxv 	if (ret == -1)
   3013   1.6      maxv 		return -1;
   3014   1.6      maxv 	ret = write_guest_memory(mach, state, gva, data, size);
   3015   1.5      maxv 	if (ret == -1)
   3016   1.5      maxv 		return -1;
   3017   1.5      maxv 
   3018   1.6      maxv 	mem.size = size;
   3019  1.30      maxv 	(*instr->emul->func)(mach, &mem, state->gprs);
   3020   1.5      maxv 
   3021   1.5      maxv 	return 0;
   3022   1.5      maxv }
   3023   1.5      maxv 
   3024   1.5      maxv #define DISASSEMBLER_BUG()	\
   3025   1.5      maxv 	do {			\
   3026   1.5      maxv 		errno = EINVAL;	\
   3027   1.5      maxv 		return -1;	\
   3028   1.5      maxv 	} while (0);
   3029   1.5      maxv 
   3030   1.6      maxv static int
   3031   1.6      maxv assist_mem_single(struct nvmm_machine *mach, struct nvmm_x64_state *state,
   3032  1.12      maxv     struct x86_instr *instr, struct nvmm_exit *exit)
   3033   1.5      maxv {
   3034   1.5      maxv 	struct nvmm_mem mem;
   3035  1.10      maxv 	uint8_t membuf[8];
   3036   1.5      maxv 	uint64_t val;
   3037   1.5      maxv 
   3038  1.11      maxv 	memset(membuf, 0, sizeof(membuf));
   3039  1.12      maxv 
   3040  1.12      maxv 	mem.gpa = exit->u.mem.gpa;
   3041  1.12      maxv 	mem.size = instr->operand_size;
   3042  1.10      maxv 	mem.data = membuf;
   3043   1.5      maxv 
   3044  1.12      maxv 	/* Determine the direction. */
   3045   1.6      maxv 	switch (instr->src.type) {
   3046   1.5      maxv 	case STORE_REG:
   3047   1.6      maxv 		if (instr->src.disp.type != DISP_NONE) {
   3048   1.5      maxv 			/* Indirect access. */
   3049   1.5      maxv 			mem.write = false;
   3050   1.5      maxv 		} else {
   3051   1.5      maxv 			/* Direct access. */
   3052   1.5      maxv 			mem.write = true;
   3053   1.5      maxv 		}
   3054   1.5      maxv 		break;
   3055   1.5      maxv 	case STORE_IMM:
   3056   1.5      maxv 		mem.write = true;
   3057   1.5      maxv 		break;
   3058   1.5      maxv 	case STORE_SIB:
   3059   1.5      maxv 		mem.write = false;
   3060   1.5      maxv 		break;
   3061   1.5      maxv 	case STORE_DMO:
   3062   1.5      maxv 		mem.write = false;
   3063   1.5      maxv 		break;
   3064   1.5      maxv 	default:
   3065  1.12      maxv 		DISASSEMBLER_BUG();
   3066   1.5      maxv 	}
   3067   1.5      maxv 
   3068  1.12      maxv 	if (mem.write) {
   3069  1.12      maxv 		switch (instr->src.type) {
   3070  1.12      maxv 		case STORE_REG:
   3071  1.12      maxv 			if (instr->src.disp.type != DISP_NONE) {
   3072   1.5      maxv 				DISASSEMBLER_BUG();
   3073   1.5      maxv 			}
   3074  1.12      maxv 			val = state->gprs[instr->src.u.reg->num];
   3075  1.12      maxv 			val = __SHIFTOUT(val, instr->src.u.reg->mask);
   3076  1.12      maxv 			memcpy(mem.data, &val, mem.size);
   3077  1.12      maxv 			break;
   3078  1.12      maxv 		case STORE_IMM:
   3079  1.12      maxv 			memcpy(mem.data, &instr->src.u.imm.data, mem.size);
   3080  1.12      maxv 			break;
   3081  1.12      maxv 		default:
   3082   1.5      maxv 			DISASSEMBLER_BUG();
   3083   1.5      maxv 		}
   3084  1.19      maxv 	} else if (instr->emul->read) {
   3085  1.19      maxv 		if (instr->dst.type != STORE_REG) {
   3086  1.19      maxv 			DISASSEMBLER_BUG();
   3087  1.19      maxv 		}
   3088  1.19      maxv 		if (instr->dst.disp.type != DISP_NONE) {
   3089  1.19      maxv 			DISASSEMBLER_BUG();
   3090  1.19      maxv 		}
   3091  1.19      maxv 		val = state->gprs[instr->dst.u.reg->num];
   3092  1.19      maxv 		val = __SHIFTOUT(val, instr->dst.u.reg->mask);
   3093  1.19      maxv 		memcpy(mem.data, &val, mem.size);
   3094   1.5      maxv 	}
   3095   1.5      maxv 
   3096  1.30      maxv 	(*instr->emul->func)(mach, &mem, state->gprs);
   3097   1.5      maxv 
   3098  1.19      maxv 	if (!instr->emul->notouch && !mem.write) {
   3099  1.12      maxv 		if (instr->dst.type != STORE_REG) {
   3100  1.12      maxv 			DISASSEMBLER_BUG();
   3101  1.12      maxv 		}
   3102  1.19      maxv 		memcpy(&val, membuf, sizeof(uint64_t));
   3103   1.6      maxv 		val = __SHIFTIN(val, instr->dst.u.reg->mask);
   3104   1.6      maxv 		state->gprs[instr->dst.u.reg->num] &= ~instr->dst.u.reg->mask;
   3105   1.6      maxv 		state->gprs[instr->dst.u.reg->num] |= val;
   3106  1.10      maxv 		state->gprs[instr->dst.u.reg->num] &= ~instr->zeroextend_mask;
   3107   1.6      maxv 	}
   3108   1.6      maxv 
   3109   1.6      maxv 	return 0;
   3110   1.6      maxv }
   3111   1.6      maxv 
   3112   1.6      maxv int
   3113  1.31      maxv nvmm_assist_mem(struct nvmm_machine *mach, struct nvmm_vcpu *vcpu)
   3114   1.6      maxv {
   3115  1.31      maxv 	struct nvmm_x64_state *state = vcpu->state;
   3116  1.31      maxv 	struct nvmm_exit *exit = vcpu->exit;
   3117   1.6      maxv 	struct x86_instr instr;
   3118  1.15      maxv 	uint64_t cnt = 0; /* GCC */
   3119   1.6      maxv 	int ret;
   3120   1.6      maxv 
   3121   1.6      maxv 	if (__predict_false(exit->reason != NVMM_EXIT_MEMORY)) {
   3122   1.6      maxv 		errno = EINVAL;
   3123   1.6      maxv 		return -1;
   3124   1.6      maxv 	}
   3125   1.6      maxv 
   3126  1.31      maxv 	ret = nvmm_vcpu_getstate(mach, vcpu,
   3127  1.15      maxv 	    NVMM_X64_STATE_GPRS | NVMM_X64_STATE_SEGS |
   3128  1.15      maxv 	    NVMM_X64_STATE_CRS | NVMM_X64_STATE_MSRS);
   3129   1.6      maxv 	if (ret == -1)
   3130   1.6      maxv 		return -1;
   3131   1.6      maxv 
   3132   1.6      maxv 	if (exit->u.mem.inst_len == 0) {
   3133   1.6      maxv 		/*
   3134   1.6      maxv 		 * The instruction was not fetched from the kernel. Fetch
   3135   1.6      maxv 		 * it ourselves.
   3136   1.6      maxv 		 */
   3137  1.31      maxv 		ret = fetch_instruction(mach, state, exit);
   3138   1.6      maxv 		if (ret == -1)
   3139   1.6      maxv 			return -1;
   3140   1.6      maxv 	}
   3141   1.6      maxv 
   3142   1.6      maxv 	ret = x86_decode(exit->u.mem.inst_bytes, exit->u.mem.inst_len,
   3143  1.31      maxv 	    &instr, state);
   3144   1.6      maxv 	if (ret == -1) {
   3145   1.6      maxv 		errno = ENODEV;
   3146   1.6      maxv 		return -1;
   3147   1.6      maxv 	}
   3148   1.6      maxv 
   3149  1.15      maxv 	if (instr.legpref.rep || instr.legpref.repn) {
   3150  1.31      maxv 		cnt = rep_get_cnt(state, instr.address_size);
   3151  1.15      maxv 		if (__predict_false(cnt == 0)) {
   3152  1.31      maxv 			state->gprs[NVMM_X64_GPR_RIP] += instr.len;
   3153  1.15      maxv 			goto out;
   3154  1.15      maxv 		}
   3155  1.15      maxv 	}
   3156  1.15      maxv 
   3157   1.6      maxv 	if (instr.opcode->movs) {
   3158  1.31      maxv 		ret = assist_mem_double(mach, state, &instr);
   3159   1.6      maxv 	} else {
   3160  1.31      maxv 		ret = assist_mem_single(mach, state, &instr, exit);
   3161   1.6      maxv 	}
   3162   1.6      maxv 	if (ret == -1) {
   3163   1.6      maxv 		errno = ENODEV;
   3164   1.6      maxv 		return -1;
   3165   1.5      maxv 	}
   3166   1.5      maxv 
   3167  1.14      maxv 	if (instr.legpref.rep || instr.legpref.repn) {
   3168  1.15      maxv 		cnt -= 1;
   3169  1.31      maxv 		rep_set_cnt(state, instr.address_size, cnt);
   3170   1.6      maxv 		if (cnt == 0) {
   3171  1.31      maxv 			state->gprs[NVMM_X64_GPR_RIP] += instr.len;
   3172  1.14      maxv 		} else if (__predict_false(instr.legpref.repn)) {
   3173  1.31      maxv 			if (state->gprs[NVMM_X64_GPR_RFLAGS] & PSL_Z) {
   3174  1.31      maxv 				state->gprs[NVMM_X64_GPR_RIP] += instr.len;
   3175  1.14      maxv 			}
   3176   1.5      maxv 		}
   3177   1.5      maxv 	} else {
   3178  1.31      maxv 		state->gprs[NVMM_X64_GPR_RIP] += instr.len;
   3179   1.5      maxv 	}
   3180   1.5      maxv 
   3181  1.15      maxv out:
   3182  1.31      maxv 	ret = nvmm_vcpu_setstate(mach, vcpu, NVMM_X64_STATE_GPRS);
   3183   1.5      maxv 	if (ret == -1)
   3184   1.5      maxv 		return -1;
   3185   1.5      maxv 
   3186   1.5      maxv 	return 0;
   3187   1.1      maxv }
   3188