frameasm.h revision 1.4 1 1.4 fvdl /* $NetBSD: frameasm.h,v 1.4 2007/05/21 08:10:39 fvdl Exp $ */
2 1.1 fvdl
3 1.1 fvdl #ifndef _AMD64_MACHINE_FRAMEASM_H
4 1.1 fvdl #define _AMD64_MACHINE_FRAMEASM_H
5 1.1 fvdl
6 1.1 fvdl /*
7 1.1 fvdl * Macros to define pushing/popping frames for interrupts, traps
8 1.1 fvdl * and system calls. Currently all the same; will diverge later.
9 1.1 fvdl */
10 1.1 fvdl
11 1.1 fvdl /*
12 1.1 fvdl * These are used on interrupt or trap entry or exit.
13 1.1 fvdl */
14 1.1 fvdl #define INTR_SAVE_GPRS \
15 1.1 fvdl subq $120,%rsp ; \
16 1.1 fvdl movq %r15,TF_R15(%rsp) ; \
17 1.1 fvdl movq %r14,TF_R14(%rsp) ; \
18 1.1 fvdl movq %r13,TF_R13(%rsp) ; \
19 1.1 fvdl movq %r12,TF_R12(%rsp) ; \
20 1.1 fvdl movq %r11,TF_R11(%rsp) ; \
21 1.1 fvdl movq %r10,TF_R10(%rsp) ; \
22 1.1 fvdl movq %r9,TF_R9(%rsp) ; \
23 1.1 fvdl movq %r8,TF_R8(%rsp) ; \
24 1.1 fvdl movq %rdi,TF_RDI(%rsp) ; \
25 1.1 fvdl movq %rsi,TF_RSI(%rsp) ; \
26 1.1 fvdl movq %rbp,TF_RBP(%rsp) ; \
27 1.1 fvdl movq %rbx,TF_RBX(%rsp) ; \
28 1.1 fvdl movq %rdx,TF_RDX(%rsp) ; \
29 1.1 fvdl movq %rcx,TF_RCX(%rsp) ; \
30 1.1 fvdl movq %rax,TF_RAX(%rsp)
31 1.1 fvdl
32 1.1 fvdl #define INTR_RESTORE_GPRS \
33 1.1 fvdl movq TF_R15(%rsp),%r15 ; \
34 1.1 fvdl movq TF_R14(%rsp),%r14 ; \
35 1.1 fvdl movq TF_R13(%rsp),%r13 ; \
36 1.1 fvdl movq TF_R12(%rsp),%r12 ; \
37 1.1 fvdl movq TF_R11(%rsp),%r11 ; \
38 1.1 fvdl movq TF_R10(%rsp),%r10 ; \
39 1.1 fvdl movq TF_R9(%rsp),%r9 ; \
40 1.1 fvdl movq TF_R8(%rsp),%r8 ; \
41 1.1 fvdl movq TF_RDI(%rsp),%rdi ; \
42 1.1 fvdl movq TF_RSI(%rsp),%rsi ; \
43 1.1 fvdl movq TF_RBP(%rsp),%rbp ; \
44 1.1 fvdl movq TF_RBX(%rsp),%rbx ; \
45 1.1 fvdl movq TF_RDX(%rsp),%rdx ; \
46 1.1 fvdl movq TF_RCX(%rsp),%rcx ; \
47 1.1 fvdl movq TF_RAX(%rsp),%rax ; \
48 1.1 fvdl addq $120,%rsp
49 1.1 fvdl
50 1.1 fvdl #define INTRENTRY \
51 1.1 fvdl subq $32,%rsp ; \
52 1.1 fvdl testq $SEL_UPL,56(%rsp) ; \
53 1.1 fvdl je 98f ; \
54 1.1 fvdl swapgs ; \
55 1.4 fvdl movw %gs,0(%rsp) ; \
56 1.4 fvdl movw %fs,8(%rsp) ; \
57 1.1 fvdl movw %es,16(%rsp) ; \
58 1.1 fvdl movw %ds,24(%rsp) ; \
59 1.1 fvdl 98: INTR_SAVE_GPRS
60 1.1 fvdl
61 1.1 fvdl #define INTRFASTEXIT \
62 1.1 fvdl INTR_RESTORE_GPRS ; \
63 1.1 fvdl testq $SEL_UPL,56(%rsp) ; \
64 1.1 fvdl je 99f ; \
65 1.1 fvdl cli ; \
66 1.1 fvdl swapgs ; \
67 1.4 fvdl movw 0(%rsp),%gs ; \
68 1.4 fvdl movw 8(%rsp),%fs ; \
69 1.1 fvdl movw 16(%rsp),%es ; \
70 1.1 fvdl movw 24(%rsp),%ds ; \
71 1.1 fvdl 99: addq $48,%rsp ; \
72 1.1 fvdl iretq
73 1.1 fvdl
74 1.1 fvdl #define INTR_RECURSE_HWFRAME \
75 1.1 fvdl movq %rsp,%r10 ; \
76 1.1 fvdl movl %ss,%r11d ; \
77 1.1 fvdl pushq %r11 ; \
78 1.1 fvdl pushq %r10 ; \
79 1.1 fvdl pushfq ; \
80 1.1 fvdl movl %cs,%r11d ; \
81 1.1 fvdl pushq %r11 ; \
82 1.1 fvdl pushq %r13 ;
83 1.1 fvdl
84 1.1 fvdl
85 1.2 ad #define CHECK_ASTPENDING(reg) cmpq $0, reg ; \
86 1.1 fvdl je 99f ; \
87 1.2 ad cmpl $0, L_MD_ASTPENDING(reg) ; \
88 1.1 fvdl 99:
89 1.1 fvdl
90 1.2 ad #define CLEAR_ASTPENDING(reg) movl $0, L_MD_ASTPENDING(reg)
91 1.1 fvdl
92 1.1 fvdl #endif /* _AMD64_MACHINE_FRAMEASM_H */
93