db_machdep.c revision 1.12.12.4 1 1.12.12.4 yamt /* $NetBSD: db_machdep.c,v 1.12.12.4 2014/05/22 11:39:31 yamt Exp $ */
2 1.1 matt
3 1.12.12.4 yamt /*
4 1.1 matt * Copyright (c) 1996 Mark Brinicombe
5 1.1 matt *
6 1.1 matt * Mach Operating System
7 1.1 matt * Copyright (c) 1991,1990 Carnegie Mellon University
8 1.1 matt * All Rights Reserved.
9 1.12.12.4 yamt *
10 1.1 matt * Permission to use, copy, modify and distribute this software and its
11 1.1 matt * documentation is hereby granted, provided that both the copyright
12 1.1 matt * notice and this permission notice appear in all copies of the
13 1.1 matt * software, derivative works or modified versions, and any portions
14 1.1 matt * thereof, and that both notices appear in supporting documentation.
15 1.12.12.4 yamt *
16 1.1 matt * CARNEGIE MELLON ALLOWS FREE USE OF THIS SOFTWARE IN ITS "AS IS"
17 1.1 matt * CONDITION. CARNEGIE MELLON DISCLAIMS ANY LIABILITY OF ANY KIND FOR
18 1.1 matt * ANY DAMAGES WHATSOEVER RESULTING FROM THE USE OF THIS SOFTWARE.
19 1.12.12.4 yamt *
20 1.1 matt * Carnegie Mellon requests users of this software to return to
21 1.12.12.4 yamt *
22 1.1 matt * Software Distribution Coordinator or Software.Distribution (at) CS.CMU.EDU
23 1.1 matt * School of Computer Science
24 1.1 matt * Carnegie Mellon University
25 1.1 matt * Pittsburgh PA 15213-3890
26 1.12.12.4 yamt *
27 1.1 matt * any improvements or extensions that they make and grant Carnegie the
28 1.1 matt * rights to redistribute these changes.
29 1.1 matt */
30 1.8 lukem
31 1.12.12.4 yamt #ifdef _KERNEL_OPT
32 1.12.12.4 yamt #include "opt_multiprocessor.h"
33 1.12.12.4 yamt #endif
34 1.12.12.4 yamt
35 1.8 lukem #include <sys/cdefs.h>
36 1.12.12.4 yamt __KERNEL_RCSID(0, "$NetBSD: db_machdep.c,v 1.12.12.4 2014/05/22 11:39:31 yamt Exp $");
37 1.1 matt
38 1.1 matt #include <sys/param.h>
39 1.12.12.4 yamt #include <sys/cpu.h>
40 1.1 matt #include <sys/proc.h>
41 1.1 matt #include <sys/vnode.h>
42 1.1 matt #include <sys/systm.h>
43 1.1 matt
44 1.7 chris #include <arm/arm32/db_machdep.h>
45 1.12.12.1 yamt #include <arm/cpufunc.h>
46 1.1 matt
47 1.1 matt #include <ddb/db_access.h>
48 1.1 matt #include <ddb/db_sym.h>
49 1.1 matt #include <ddb/db_output.h>
50 1.12.12.1 yamt #include <ddb/db_variables.h>
51 1.12.12.1 yamt #include <ddb/db_command.h>
52 1.12.12.4 yamt #include <ddb/db_run.h>
53 1.12.12.4 yamt
54 1.12.12.4 yamt #ifndef _KERNEL
55 1.12.12.4 yamt #include <stddef.h>
56 1.12.12.4 yamt #endif
57 1.1 matt
58 1.12.12.2 yamt #ifdef _KERNEL
59 1.12.12.1 yamt static long nil;
60 1.1 matt
61 1.12.12.1 yamt int db_access_und_sp(const struct db_variable *, db_expr_t *, int);
62 1.12.12.1 yamt int db_access_abt_sp(const struct db_variable *, db_expr_t *, int);
63 1.12.12.1 yamt int db_access_irq_sp(const struct db_variable *, db_expr_t *, int);
64 1.12.12.2 yamt #endif
65 1.12.12.1 yamt
66 1.12.12.4 yamt static int
67 1.12.12.4 yamt ddb_reg_var(const struct db_variable *v, db_expr_t *ep, int op)
68 1.12.12.4 yamt {
69 1.12.12.4 yamt register_t * const rp = (register_t *)DDB_REGS;
70 1.12.12.4 yamt if (op == DB_VAR_SET) {
71 1.12.12.4 yamt rp[(uintptr_t)v->valuep] = *ep;
72 1.12.12.4 yamt } else {
73 1.12.12.4 yamt *ep = rp[(uintptr_t)v->valuep];
74 1.12.12.4 yamt }
75 1.12.12.4 yamt return 0;
76 1.12.12.4 yamt }
77 1.12.12.4 yamt
78 1.12.12.4 yamt
79 1.12.12.4 yamt #define XO(f) ((long *)(offsetof(db_regs_t, f) / sizeof(register_t)))
80 1.12.12.1 yamt const struct db_variable db_regs[] = {
81 1.12.12.4 yamt { "spsr", XO(tf_spsr), ddb_reg_var, NULL },
82 1.12.12.4 yamt { "r0", XO(tf_r0), ddb_reg_var, NULL },
83 1.12.12.4 yamt { "r1", XO(tf_r1), ddb_reg_var, NULL },
84 1.12.12.4 yamt { "r2", XO(tf_r2), ddb_reg_var, NULL },
85 1.12.12.4 yamt { "r3", XO(tf_r3), ddb_reg_var, NULL },
86 1.12.12.4 yamt { "r4", XO(tf_r4), ddb_reg_var, NULL },
87 1.12.12.4 yamt { "r5", XO(tf_r5), ddb_reg_var, NULL },
88 1.12.12.4 yamt { "r6", XO(tf_r6), ddb_reg_var, NULL },
89 1.12.12.4 yamt { "r7", XO(tf_r7), ddb_reg_var, NULL },
90 1.12.12.4 yamt { "r8", XO(tf_r8), ddb_reg_var, NULL },
91 1.12.12.4 yamt { "r9", XO(tf_r9), ddb_reg_var, NULL },
92 1.12.12.4 yamt { "r10", XO(tf_r10), ddb_reg_var, NULL },
93 1.12.12.4 yamt { "r11", XO(tf_r11), ddb_reg_var, NULL },
94 1.12.12.4 yamt { "r12", XO(tf_r12), ddb_reg_var, NULL },
95 1.12.12.4 yamt { "usr_sp", XO(tf_usr_sp), ddb_reg_var, NULL },
96 1.12.12.4 yamt { "usr_lr", XO(tf_usr_lr), ddb_reg_var, NULL },
97 1.12.12.4 yamt { "svc_sp", XO(tf_svc_sp), ddb_reg_var, NULL },
98 1.12.12.4 yamt { "svc_lr", XO(tf_svc_lr), ddb_reg_var, NULL },
99 1.12.12.4 yamt { "pc", XO(tf_pc), ddb_reg_var, NULL },
100 1.12.12.2 yamt #ifdef _KERNEL
101 1.12.12.1 yamt { "und_sp", &nil, db_access_und_sp, NULL },
102 1.12.12.1 yamt { "abt_sp", &nil, db_access_abt_sp, NULL },
103 1.12.12.1 yamt { "irq_sp", &nil, db_access_irq_sp, NULL },
104 1.12.12.2 yamt #endif
105 1.12.12.1 yamt };
106 1.12.12.4 yamt #undef XO
107 1.12.12.1 yamt
108 1.12.12.1 yamt const struct db_variable * const db_eregs = db_regs + sizeof(db_regs)/sizeof(db_regs[0]);
109 1.12.12.1 yamt
110 1.12.12.1 yamt const struct db_command db_machine_command_table[] = {
111 1.12.12.1 yamt { DDB_ADD_CMD("frame", db_show_frame_cmd, 0,
112 1.12.12.1 yamt "Displays the contents of a trapframe",
113 1.12.12.1 yamt "[address]",
114 1.12.12.1 yamt " address:\taddress of trapfame to display")},
115 1.12.12.1 yamt #ifdef _KERNEL
116 1.12.12.2 yamt { DDB_ADD_CMD("fault", db_show_fault_cmd, 0,
117 1.12.12.2 yamt "Displays the fault registers",
118 1.12.12.2 yamt NULL,NULL) },
119 1.12.12.1 yamt #endif
120 1.12.12.4 yamt #if defined(_KERNEL) && (defined(CPU_CORTEXA5) || defined(CPU_CORTEXA7))
121 1.12.12.4 yamt { DDB_ADD_CMD("tlb", db_show_tlb_cmd, 0,
122 1.12.12.4 yamt "Displays the TLB",
123 1.12.12.4 yamt NULL,NULL) },
124 1.12.12.4 yamt #endif
125 1.12.12.4 yamt #if defined(_KERNEL) && defined(MULTIPROCESSOR)
126 1.12.12.4 yamt { DDB_ADD_CMD("cpu", db_switch_cpu_cmd, 0,
127 1.12.12.4 yamt "switch to a different cpu",
128 1.12.12.4 yamt NULL,NULL) },
129 1.12.12.4 yamt #endif
130 1.12.12.4 yamt
131 1.12.12.1 yamt #ifdef ARM32_DB_COMMANDS
132 1.12.12.1 yamt ARM32_DB_COMMANDS,
133 1.12.12.1 yamt #endif
134 1.12.12.1 yamt { DDB_ADD_CMD(NULL, NULL, 0,NULL,NULL,NULL) }
135 1.12.12.1 yamt };
136 1.12.12.1 yamt
137 1.12.12.2 yamt #ifdef _KERNEL
138 1.12.12.1 yamt int
139 1.12.12.1 yamt db_access_und_sp(const struct db_variable *vp, db_expr_t *valp, int rw)
140 1.12.12.1 yamt {
141 1.12.12.1 yamt
142 1.12.12.1 yamt if (rw == DB_VAR_GET)
143 1.12.12.1 yamt *valp = get_stackptr(PSR_UND32_MODE);
144 1.12.12.1 yamt return(0);
145 1.12.12.1 yamt }
146 1.12.12.1 yamt
147 1.12.12.1 yamt int
148 1.12.12.1 yamt db_access_abt_sp(const struct db_variable *vp, db_expr_t *valp, int rw)
149 1.12.12.1 yamt {
150 1.12.12.1 yamt
151 1.12.12.1 yamt if (rw == DB_VAR_GET)
152 1.12.12.1 yamt *valp = get_stackptr(PSR_ABT32_MODE);
153 1.12.12.1 yamt return(0);
154 1.12.12.1 yamt }
155 1.12.12.1 yamt
156 1.12.12.1 yamt int
157 1.12.12.1 yamt db_access_irq_sp(const struct db_variable *vp, db_expr_t *valp, int rw)
158 1.12.12.1 yamt {
159 1.12.12.1 yamt
160 1.12.12.1 yamt if (rw == DB_VAR_GET)
161 1.12.12.1 yamt *valp = get_stackptr(PSR_IRQ32_MODE);
162 1.12.12.1 yamt return(0);
163 1.12.12.1 yamt }
164 1.12.12.1 yamt
165 1.1 matt void
166 1.12.12.2 yamt db_show_fault_cmd(db_expr_t addr, bool have_addr, db_expr_t count, const char *modif)
167 1.12.12.2 yamt {
168 1.12.12.4 yamt db_printf("DFAR=%#x DFSR=%#x IFAR=%#x IFSR=%#x\n",
169 1.12.12.2 yamt armreg_dfar_read(), armreg_dfsr_read(),
170 1.12.12.4 yamt armreg_ifar_read(), armreg_ifsr_read());
171 1.12.12.4 yamt db_printf("CONTEXTIDR=%#x TTBCR=%#x TTBR=%#x\n",
172 1.12.12.4 yamt armreg_contextidr_read(), armreg_ttbcr_read(),
173 1.12.12.2 yamt armreg_ttbr_read());
174 1.12.12.2 yamt }
175 1.12.12.4 yamt
176 1.12.12.4 yamt #if defined(CPU_CORTEXA5) || defined(CPU_CORTEXA7)
177 1.12.12.4 yamt static void
178 1.12.12.4 yamt tlb_print_common_header(const char *str)
179 1.12.12.4 yamt {
180 1.12.12.4 yamt db_printf("-W/I-- ----VA---- ----PA---- --SIZE-- D AP XN ASD %s\n", str);
181 1.12.12.4 yamt }
182 1.12.12.4 yamt
183 1.12.12.4 yamt static void
184 1.12.12.4 yamt tlb_print_addr(size_t way, size_t va_index, vaddr_t vpn, paddr_t pfn)
185 1.12.12.4 yamt {
186 1.12.12.4 yamt db_printf("[%1zu:%02zx] 0x%05lx000 0x%05lx000", way, va_index, vpn, pfn);
187 1.12.12.4 yamt }
188 1.12.12.4 yamt
189 1.12.12.4 yamt static void
190 1.12.12.4 yamt tlb_print_size_domain_prot(const char *sizestr, u_int domain, u_int ap,
191 1.12.12.4 yamt bool xn_p)
192 1.12.12.4 yamt {
193 1.12.12.4 yamt db_printf(" %8s %1x %2d %s", sizestr, domain, ap, (xn_p ? "XN" : "--"));
194 1.12.12.4 yamt }
195 1.12.12.4 yamt
196 1.12.12.4 yamt static void
197 1.12.12.4 yamt tlb_print_asid(bool ng_p, tlb_asid_t asid)
198 1.12.12.4 yamt {
199 1.12.12.4 yamt if (ng_p) {
200 1.12.12.4 yamt db_printf(" %3d", asid);
201 1.12.12.4 yamt } else {
202 1.12.12.4 yamt db_printf(" ---");
203 1.12.12.4 yamt }
204 1.12.12.4 yamt }
205 1.12.12.4 yamt
206 1.12.12.4 yamt struct db_tlbinfo {
207 1.12.12.4 yamt vaddr_t (*dti_decode_vpn)(size_t, uint32_t, uint32_t);
208 1.12.12.4 yamt void (*dti_print_header)(void);
209 1.12.12.4 yamt void (*dti_print_entry)(size_t, size_t, uint32_t, uint32_t);
210 1.12.12.4 yamt u_int dti_index;
211 1.12.12.4 yamt };
212 1.12.12.4 yamt
213 1.12.12.4 yamt #if defined(CPU_CORTEXA5)
214 1.12.12.4 yamt static void
215 1.12.12.4 yamt tlb_print_cortex_a5_header(void)
216 1.12.12.4 yamt {
217 1.12.12.4 yamt tlb_print_common_header(" S TEX C B");
218 1.12.12.4 yamt }
219 1.12.12.4 yamt
220 1.12.12.4 yamt static vaddr_t
221 1.12.12.4 yamt tlb_decode_cortex_a5_vpn(size_t va_index, uint32_t d0, uint32_t d1)
222 1.12.12.4 yamt {
223 1.12.12.4 yamt const uint64_t d = ((uint64_t)d1 << 32) | d0;
224 1.12.12.4 yamt
225 1.12.12.4 yamt const u_int size = __SHIFTOUT(d, ARM_A5_TLBDATA_SIZE);
226 1.12.12.4 yamt return __SHIFTOUT(d, ARM_A5_TLBDATA_VA) * (ARM_A5_TLBDATAOP_INDEX + 1)
227 1.12.12.4 yamt + (va_index << (4*size));
228 1.12.12.4 yamt }
229 1.12.12.4 yamt
230 1.12.12.4 yamt static void
231 1.12.12.4 yamt tlb_print_cortex_a5_entry(size_t way, size_t va_index, uint32_t d0, uint32_t d1)
232 1.12.12.4 yamt {
233 1.12.12.4 yamt static const char size_strings[4][8] = {
234 1.12.12.4 yamt " 4KB ", " 64KB ", " 1MB ", " 16MB ",
235 1.12.12.4 yamt };
236 1.12.12.4 yamt
237 1.12.12.4 yamt const uint64_t d = ((uint64_t)d1 << 32) | d0;
238 1.12.12.4 yamt
239 1.12.12.4 yamt const paddr_t pfn = __SHIFTOUT(d, ARM_A5_TLBDATA_PA);
240 1.12.12.4 yamt const vaddr_t vpn = tlb_decode_cortex_a5_vpn(va_index, d0, d1);
241 1.12.12.4 yamt
242 1.12.12.4 yamt tlb_print_addr(way, va_index, vpn, pfn);
243 1.12.12.4 yamt
244 1.12.12.4 yamt const u_int size = __SHIFTOUT(d, ARM_A5_TLBDATA_SIZE);
245 1.12.12.4 yamt const u_int domain = __SHIFTOUT(d, ARM_A5_TLBDATA_DOM);
246 1.12.12.4 yamt const u_int ap = __SHIFTOUT(d, ARM_A5_TLBDATA_AP);
247 1.12.12.4 yamt const bool xn_p = (d & ARM_A5_TLBDATA_XN) != 0;
248 1.12.12.4 yamt
249 1.12.12.4 yamt tlb_print_size_domain_prot(size_strings[size], domain, ap, xn_p);
250 1.12.12.4 yamt
251 1.12.12.4 yamt const bool ng_p = (d & ARM_A5_TLBDATA_nG) != 0;
252 1.12.12.4 yamt const tlb_asid_t asid = __SHIFTOUT(d, ARM_A5_TLBDATA_ASID);
253 1.12.12.4 yamt
254 1.12.12.4 yamt tlb_print_asid(ng_p, asid);
255 1.12.12.4 yamt
256 1.12.12.4 yamt const u_int tex = __SHIFTOUT(d, ARM_A5_TLBDATA_TEX);
257 1.12.12.4 yamt const bool c_p = (d & ARM_A5_TLBDATA_C) != 0;
258 1.12.12.4 yamt const bool b_p = (d & ARM_A5_TLBDATA_B) != 0;
259 1.12.12.4 yamt const bool s_p = (d & ARM_A5_TLBDATA_S) != 0;
260 1.12.12.4 yamt
261 1.12.12.4 yamt db_printf(" %c %d %c %c\n", (s_p ? 'S' : '-'), tex,
262 1.12.12.4 yamt (c_p ? 'C' : '-'), (b_p ? 'B' : '-'));
263 1.12.12.4 yamt }
264 1.12.12.4 yamt
265 1.12.12.4 yamt static const struct db_tlbinfo tlb_cortex_a5_info = {
266 1.12.12.4 yamt .dti_decode_vpn = tlb_decode_cortex_a5_vpn,
267 1.12.12.4 yamt .dti_print_header = tlb_print_cortex_a5_header,
268 1.12.12.4 yamt .dti_print_entry = tlb_print_cortex_a5_entry,
269 1.12.12.4 yamt .dti_index = ARM_A5_TLBDATAOP_INDEX,
270 1.12.12.4 yamt };
271 1.12.12.4 yamt #endif /* CPU_CORTEXA5 */
272 1.12.12.4 yamt
273 1.12.12.4 yamt #if defined(CPU_CORTEXA7)
274 1.12.12.4 yamt static const char tlb_cortex_a7_esizes[8][8] = {
275 1.12.12.4 yamt " 4KB(S)", " 4KB(L)", "64KB(S)", "64KB(L)",
276 1.12.12.4 yamt " 1MB(S)", " 2MB(L)", "16MB(S)", " 1GB(L)",
277 1.12.12.4 yamt };
278 1.12.12.4 yamt
279 1.12.12.4 yamt static void
280 1.12.12.4 yamt tlb_print_cortex_a7_header(void)
281 1.12.12.4 yamt {
282 1.12.12.4 yamt tlb_print_common_header("IS --OS- SH");
283 1.12.12.4 yamt }
284 1.12.12.4 yamt
285 1.12.12.4 yamt static inline vaddr_t
286 1.12.12.4 yamt tlb_decode_cortex_a7_vpn(size_t va_index, uint32_t d0, uint32_t d1)
287 1.12.12.4 yamt {
288 1.12.12.4 yamt const u_int size = __SHIFTOUT(d0, ARM_A7_TLBDATA0_SIZE);
289 1.12.12.4 yamt const u_int shift = (size & 1)
290 1.12.12.4 yamt ? ((0x12090400 >> (8*size)) & 0x1f)
291 1.12.12.4 yamt : (2 * size);
292 1.12.12.4 yamt
293 1.12.12.4 yamt return __SHIFTOUT(d0, ARM_A7_TLBDATA0_VA) * (ARM_A7_TLBDATAOP_INDEX + 1)
294 1.12.12.4 yamt + (va_index << shift);
295 1.12.12.4 yamt }
296 1.12.12.4 yamt
297 1.12.12.4 yamt static void
298 1.12.12.4 yamt tlb_print_cortex_a7_entry(size_t way, size_t va_index, uint32_t d0, uint32_t d1)
299 1.12.12.4 yamt {
300 1.12.12.4 yamt const uint32_t d2 = armreg_tlbdata2_read();
301 1.12.12.4 yamt const uint64_t d01 = ((uint64_t)d1 << 32) | d0;
302 1.12.12.4 yamt const uint64_t d12 = ((uint64_t)d2 << 32) | d1;
303 1.12.12.4 yamt
304 1.12.12.4 yamt const paddr_t pfn = __SHIFTOUT(d12, ARM_A7_TLBDATA12_PA);
305 1.12.12.4 yamt const vaddr_t vpn = tlb_decode_cortex_a7_vpn(va_index, d0, d1);
306 1.12.12.4 yamt
307 1.12.12.4 yamt tlb_print_addr(way, va_index, vpn, pfn);
308 1.12.12.4 yamt
309 1.12.12.4 yamt const u_int size = __SHIFTOUT(d0, ARM_A7_TLBDATA0_SIZE);
310 1.12.12.4 yamt const u_int domain = __SHIFTOUT(d2, ARM_A7_TLBDATA2_DOM);
311 1.12.12.4 yamt const u_int ap = __SHIFTOUT(d1, ARM_A7_TLBDATA1_AP);
312 1.12.12.4 yamt const bool xn_p = (d2 & ARM_A7_TLBDATA2_XN1) != 0;
313 1.12.12.4 yamt
314 1.12.12.4 yamt tlb_print_size_domain_prot(tlb_cortex_a7_esizes[size], domain, ap, xn_p);
315 1.12.12.4 yamt
316 1.12.12.4 yamt const bool ng_p = (d1 & ARM_A7_TLBDATA1_nG) != 0;
317 1.12.12.4 yamt const tlb_asid_t asid = __SHIFTOUT(d01, ARM_A7_TLBDATA01_ASID);
318 1.12.12.4 yamt
319 1.12.12.4 yamt tlb_print_asid(ng_p, asid);
320 1.12.12.4 yamt
321 1.12.12.4 yamt const u_int is = __SHIFTOUT(d2, ARM_A7_TLBDATA2_IS);
322 1.12.12.4 yamt if (is == ARM_A7_TLBDATA2_IS_DSO) {
323 1.12.12.4 yamt u_int mt = __SHIFTOUT(d2, ARM_A7_TLBDATA2_SDO_MT);
324 1.12.12.4 yamt switch (mt) {
325 1.12.12.4 yamt case ARM_A7_TLBDATA2_SDO_MT_D:
326 1.12.12.4 yamt db_printf(" DV\n");
327 1.12.12.4 yamt return;
328 1.12.12.4 yamt case ARM_A7_TLBDATA2_SDO_MT_SO:
329 1.12.12.4 yamt db_printf(" SO\n");
330 1.12.12.4 yamt return;
331 1.12.12.4 yamt default:
332 1.12.12.4 yamt db_printf(" %02u\n", mt);
333 1.12.12.4 yamt return;
334 1.12.12.4 yamt }
335 1.12.12.4 yamt }
336 1.12.12.4 yamt const u_int os = __SHIFTOUT(d2, ARM_A7_TLBDATA2_OS);
337 1.12.12.4 yamt const u_int sh = __SHIFTOUT(d2, ARM_A7_TLBDATA2_SH);
338 1.12.12.4 yamt static const char is_types[3][3] = { "NC", "WB", "WT" };
339 1.12.12.4 yamt static const char os_types[4][6] = { "NC", "WB+WA", "WT", "WB" };
340 1.12.12.4 yamt static const char sh_types[4][3] = { "NC", "na", "OS", "IS" };
341 1.12.12.4 yamt db_printf(" %2s %5s %2s\n", is_types[is], os_types[os], sh_types[sh]);
342 1.12.12.4 yamt }
343 1.12.12.4 yamt
344 1.12.12.4 yamt static const struct db_tlbinfo tlb_cortex_a7_info = {
345 1.12.12.4 yamt .dti_decode_vpn = tlb_decode_cortex_a7_vpn,
346 1.12.12.4 yamt .dti_print_header = tlb_print_cortex_a7_header,
347 1.12.12.4 yamt .dti_print_entry = tlb_print_cortex_a7_entry,
348 1.12.12.4 yamt .dti_index = ARM_A7_TLBDATAOP_INDEX,
349 1.12.12.4 yamt };
350 1.12.12.4 yamt #endif /* CPU_CORTEXA7 */
351 1.12.12.4 yamt
352 1.12.12.4 yamt static inline const struct db_tlbinfo *
353 1.12.12.4 yamt tlb_lookup_tlbinfo(void)
354 1.12.12.4 yamt {
355 1.12.12.4 yamt #if defined(CPU_CORTEXA5) && defined(CPU_CORTEXA7)
356 1.12.12.4 yamt const bool cortex_a5_p = CPU_ID_CORTEX_A5_P(curcpu()->ci_arm_cpuid);
357 1.12.12.4 yamt const bool cortex_a7_p = CPU_ID_CORTEX_A7_P(curcpu()->ci_arm_cpuid);
358 1.12.12.4 yamt #elif defined(CPU_CORTEXA5)
359 1.12.12.4 yamt const bool cortex_a5_p = true;
360 1.12.12.4 yamt #else
361 1.12.12.4 yamt const bool cortex_a7_p = true;
362 1.12.12.1 yamt #endif
363 1.12.12.4 yamt #ifdef CPU_CORTEXA5
364 1.12.12.4 yamt if (cortex_a5_p) {
365 1.12.12.4 yamt return &tlb_cortex_a5_info;
366 1.12.12.4 yamt }
367 1.12.12.4 yamt #endif
368 1.12.12.4 yamt #ifdef CPU_CORTEXA7
369 1.12.12.4 yamt if (cortex_a7_p) {
370 1.12.12.4 yamt return &tlb_cortex_a7_info;
371 1.12.12.4 yamt }
372 1.12.12.4 yamt #endif
373 1.12.12.4 yamt return NULL;
374 1.12.12.4 yamt }
375 1.12.12.4 yamt
376 1.12.12.4 yamt void
377 1.12.12.4 yamt db_show_tlb_cmd(db_expr_t addr, bool have_addr, db_expr_t count, const char *modif)
378 1.12.12.4 yamt {
379 1.12.12.4 yamt const struct db_tlbinfo * const dti = tlb_lookup_tlbinfo();
380 1.12.12.4 yamt
381 1.12.12.4 yamt if (have_addr) {
382 1.12.12.4 yamt const vaddr_t vpn = (vaddr_t)addr >> L2_S_SHIFT;
383 1.12.12.4 yamt const u_int va_index = vpn & dti->dti_index;
384 1.12.12.4 yamt for (size_t way = 0; way < 2; way++) {
385 1.12.12.4 yamt armreg_tlbdataop_write(
386 1.12.12.4 yamt __SHIFTIN(va_index, dti->dti_index)
387 1.12.12.4 yamt | __SHIFTIN(way, ARM_TLBDATAOP_WAY));
388 1.12.12.4 yamt __asm("isb");
389 1.12.12.4 yamt const uint32_t d0 = armreg_tlbdata0_read();
390 1.12.12.4 yamt const uint32_t d1 = armreg_tlbdata1_read();
391 1.12.12.4 yamt if ((d0 & ARM_TLBDATA_VALID)
392 1.12.12.4 yamt && vpn == (*dti->dti_decode_vpn)(va_index, d0, d1)) {
393 1.12.12.4 yamt (*dti->dti_print_header)();
394 1.12.12.4 yamt (*dti->dti_print_entry)(way, va_index, d0, d1);
395 1.12.12.4 yamt return;
396 1.12.12.4 yamt }
397 1.12.12.4 yamt }
398 1.12.12.4 yamt db_printf("VA %#"DDB_EXPR_FMT"x not found in TLB\n", addr);
399 1.12.12.4 yamt return;
400 1.12.12.4 yamt }
401 1.12.12.4 yamt
402 1.12.12.4 yamt bool first = true;
403 1.12.12.4 yamt size_t n = 0;
404 1.12.12.4 yamt for (size_t va_index = 0; va_index <= dti->dti_index; va_index++) {
405 1.12.12.4 yamt for (size_t way = 0; way < 2; way++) {
406 1.12.12.4 yamt armreg_tlbdataop_write(
407 1.12.12.4 yamt __SHIFTIN(way, ARM_TLBDATAOP_WAY)
408 1.12.12.4 yamt | __SHIFTIN(va_index, dti->dti_index));
409 1.12.12.4 yamt __asm("isb");
410 1.12.12.4 yamt const uint32_t d0 = armreg_tlbdata0_read();
411 1.12.12.4 yamt const uint32_t d1 = armreg_tlbdata1_read();
412 1.12.12.4 yamt if (d0 & ARM_TLBDATA_VALID) {
413 1.12.12.4 yamt if (first) {
414 1.12.12.4 yamt (*dti->dti_print_header)();
415 1.12.12.4 yamt first = false;
416 1.12.12.4 yamt }
417 1.12.12.4 yamt (*dti->dti_print_entry)(way, va_index, d0, d1);
418 1.12.12.4 yamt n++;
419 1.12.12.4 yamt }
420 1.12.12.4 yamt }
421 1.12.12.4 yamt }
422 1.12.12.4 yamt db_printf("%zu TLB valid entries found\n", n);
423 1.12.12.4 yamt }
424 1.12.12.4 yamt #endif /* CPU_CORTEXA5 || CPU_CORTEXA7 */
425 1.12.12.4 yamt #endif /* _KERNEL */
426 1.1 matt
427 1.1 matt
428 1.1 matt void
429 1.12 dsl db_show_frame_cmd(db_expr_t addr, bool have_addr, db_expr_t count, const char *modif)
430 1.1 matt {
431 1.1 matt struct trapframe *frame;
432 1.1 matt
433 1.1 matt if (!have_addr) {
434 1.1 matt db_printf("frame address must be specified\n");
435 1.1 matt return;
436 1.1 matt }
437 1.1 matt
438 1.1 matt frame = (struct trapframe *)addr;
439 1.1 matt
440 1.1 matt db_printf("frame address = %08x ", (u_int)frame);
441 1.1 matt db_printf("spsr=%08x\n", frame->tf_spsr);
442 1.1 matt db_printf("r0 =%08x r1 =%08x r2 =%08x r3 =%08x\n",
443 1.1 matt frame->tf_r0, frame->tf_r1, frame->tf_r2, frame->tf_r3);
444 1.1 matt db_printf("r4 =%08x r5 =%08x r6 =%08x r7 =%08x\n",
445 1.1 matt frame->tf_r4, frame->tf_r5, frame->tf_r6, frame->tf_r7);
446 1.1 matt db_printf("r8 =%08x r9 =%08x r10=%08x r11=%08x\n",
447 1.1 matt frame->tf_r8, frame->tf_r9, frame->tf_r10, frame->tf_r11);
448 1.1 matt db_printf("r12=%08x r13=%08x r14=%08x r15=%08x\n",
449 1.1 matt frame->tf_r12, frame->tf_usr_sp, frame->tf_usr_lr, frame->tf_pc);
450 1.1 matt db_printf("slr=%08x\n", frame->tf_svc_lr);
451 1.1 matt }
452 1.12.12.4 yamt
453 1.12.12.4 yamt #if defined(_KERNEL) && defined(MULTIPROCESSOR)
454 1.12.12.4 yamt void
455 1.12.12.4 yamt db_switch_cpu_cmd(db_expr_t addr, bool have_addr, db_expr_t count, const char *modif)
456 1.12.12.4 yamt {
457 1.12.12.4 yamt if (addr >= maxcpus) {
458 1.12.12.4 yamt db_printf("cpu %"DDB_EXPR_FMT"d out of range", addr);
459 1.12.12.4 yamt return;
460 1.12.12.4 yamt }
461 1.12.12.4 yamt struct cpu_info *new_ci = cpu_lookup(addr);
462 1.12.12.4 yamt if (new_ci == NULL) {
463 1.12.12.4 yamt db_printf("cpu %"DDB_EXPR_FMT"d does not exist", addr);
464 1.12.12.4 yamt return;
465 1.12.12.4 yamt }
466 1.12.12.4 yamt if (DDB_REGS->tf_spsr & PSR_T_bit) {
467 1.12.12.4 yamt DDB_REGS->tf_pc -= 2; /* XXX */
468 1.12.12.4 yamt } else {
469 1.12.12.4 yamt DDB_REGS->tf_pc -= 4;
470 1.12.12.4 yamt }
471 1.12.12.4 yamt db_newcpu = new_ci;
472 1.12.12.4 yamt db_continue_cmd(0, false, 0, "");
473 1.12.12.4 yamt }
474 1.12.12.4 yamt #endif
475