bcm2838_pcie.h revision 1.1 1 1.1 mlelstv /* $NetBSD: bcm2838_pcie.h,v 1.1 2021/03/08 13:49:01 mlelstv Exp $ */
2 1.1 mlelstv
3 1.1 mlelstv /*-
4 1.1 mlelstv * Copyright (c) 2020 The NetBSD Foundation, Inc.
5 1.1 mlelstv * All rights reserved.
6 1.1 mlelstv *
7 1.1 mlelstv * This code is derived from software contributed to The NetBSD Foundation
8 1.1 mlelstv * by Michael van Elst
9 1.1 mlelstv *
10 1.1 mlelstv * Redistribution and use in source and binary forms, with or without
11 1.1 mlelstv * modification, are permitted provided that the following conditions
12 1.1 mlelstv * are met:
13 1.1 mlelstv * 1. Redistributions of source code must retain the above copyright
14 1.1 mlelstv * notice, this list of conditions and the following disclaimer.
15 1.1 mlelstv * 2. Redistributions in binary form must reproduce the above copyright
16 1.1 mlelstv * notice, this list of conditions and the following disclaimer in the
17 1.1 mlelstv * documentation and/or other materials provided with the distribution.
18 1.1 mlelstv *
19 1.1 mlelstv * THIS SOFTWARE IS PROVIDED BY THE NETBSD FOUNDATION, INC. AND CONTRIBUTORS
20 1.1 mlelstv * ``AS IS'' AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED
21 1.1 mlelstv * TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR
22 1.1 mlelstv * PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE FOUNDATION OR CONTRIBUTORS
23 1.1 mlelstv * BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR
24 1.1 mlelstv * CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF
25 1.1 mlelstv * SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS
26 1.1 mlelstv * INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN
27 1.1 mlelstv * CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE)
28 1.1 mlelstv * ARISING IN ANY WAY OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE
29 1.1 mlelstv * POSSIBILITY OF SUCH DAMAGE.
30 1.1 mlelstv */
31 1.1 mlelstv
32 1.1 mlelstv #ifndef _BCM2838_PCIE_H
33 1.1 mlelstv #define _BCM2838_PCIE_H
34 1.1 mlelstv
35 1.1 mlelstv /* Broadcom Settop Box PCIE Register Offsets. */
36 1.1 mlelstv #define PCIE_RC_CFG_VENDOR_VENDOR_SPECIFIC_REG1 0x0188
37 1.1 mlelstv #define PCIE_RC_CFG_VENDOR_VENDOR_SPECIFIC_REG1_ENDIAN_MODE_BAR1 __BITS(0,1)
38 1.1 mlelstv #define PCIE_RC_CFG_VENDOR_VENDOR_SPECIFIC_REG1_ENDIAN_MODE_BAR2 __BITS(2,3)
39 1.1 mlelstv #define PCIE_RC_CFG_VENDOR_VENDOR_SPECIFIC_REG1_ENDIAN_MODE_BAR3 __BITS(4,5)
40 1.1 mlelstv
41 1.1 mlelstv #define PCIE_RC_CFG_PRIV1_ID_VAL3 0x043c
42 1.1 mlelstv #define PCIE_RC_CFG_PRIV1_ID_VAL3_CLASS_CODE __BITS(0,23)
43 1.1 mlelstv
44 1.1 mlelstv #define PCIE_RC_CFG_PRIV1_LINK_CAPABILITY 0x04dc
45 1.1 mlelstv #define PCIE_RC_CFG_PRIV1_LINK_CAPABILITY_ASPM_SUPPORT __BITS(10,11)
46 1.1 mlelstv
47 1.1 mlelstv #define PCIE_RC_DL_MDIO_ADDR 0x1100
48 1.1 mlelstv #define PCIE_RC_DL_MDIO_WR_DATA 0x1104
49 1.1 mlelstv #define PCIE_RC_DL_MDIO_RD_DATA 0x1108
50 1.1 mlelstv #define PCIE_RC_DL_MDIO_DATA __BITS(0,30)
51 1.1 mlelstv #define PCIE_RC_DL_MDIO_PORT __BITS(16,19)
52 1.1 mlelstv #define PCIE_RC_DL_MDIO_REGAD __BITS(0,15)
53 1.1 mlelstv #define PCIE_RC_DL_MDIO_CMD __BITS(20,31)
54 1.1 mlelstv #define PCIE_RC_DL_MDIO_READ __BIT(0)
55 1.1 mlelstv #define PCIE_RC_DL_MDIO_DATA_DONE __BIT(31)
56 1.1 mlelstv
57 1.1 mlelstv
58 1.1 mlelstv #define PCIE_MISC_MISC_CTRL 0x4008
59 1.1 mlelstv #define PCIE_MISC_MISC_CTRL_SCB_ACCESS_EN __BIT(12)
60 1.1 mlelstv #define PCIE_MISC_MISC_CTRL_CFG_READ_UR_MODE __BIT(13)
61 1.1 mlelstv #define PCIE_MISC_MISC_CTRL_MAX_BURST_SIZE __BITS(20,21)
62 1.1 mlelstv #define PCIE_MISC_MISC_CTRL_SCB0_SIZE __BITS(27,31)
63 1.1 mlelstv #define PCIE_MISC_MISC_CTRL_SCB1_SIZE __BITS(22,26)
64 1.1 mlelstv #define PCIE_MISC_MISC_CTRL_SCB2_SIZE __BITS(0,4)
65 1.1 mlelstv
66 1.1 mlelstv #define PCIE_RC_CFG_PCIE_LINK_CAPABILITY 0x00b8
67 1.1 mlelstv #define PCIE_RC_CFG_PCIE_LINK_CAPABILITY_MAX_LINK_SPEED __BITS(0,3)
68 1.1 mlelstv #define PCIE_RC_CFG_PCIE_LINK_STATUS_CONTROL 0x00bc
69 1.1 mlelstv #define PCIE_RC_CFG_PCIE_LINK_STATUS_CONTROL_NEG_LINK_WIDTH __BITS(24,29)
70 1.1 mlelstv #define PCIE_RC_CFG_PCIE_LINK_STATUS_CONTROL_NEG_LINK_SPEED __BITS(16,19)
71 1.1 mlelstv #define PCIE_RC_CFG_PCIE_ROOT_CAP_CONTROL 0x00c8
72 1.1 mlelstv #define PCIE_RC_CFG_PCIE_ROOT_CAP_CONTROL_RC_CRS_EN __BITS(4,7)
73 1.1 mlelstv #define PCIE_RC_CFG_PCIE_LINK_STATUS_CONTROL_2 0x00dc
74 1.1 mlelstv #define PCIE_RC_CFG_PCIE_LINK_STATUS_CONTROL_2_TARGET_LINK_SPEED __BITS(0,3)
75 1.1 mlelstv
76 1.1 mlelstv #define PCIE_MISC_CPU_2_PCIE_MEM_WIN0_LO(w) (0x400c + (w) * 0x4)
77 1.1 mlelstv #define PCIE_MISC_CPU_2_PCIE_MEM_WIN0_HI(w) (0x4010 + (w) * 0x4)
78 1.1 mlelstv
79 1.1 mlelstv #define PCIE_MISC_RC_BAR1_CONFIG_LO 0x402c
80 1.1 mlelstv #define PCIE_MISC_RC_BARx_CONFIG_LO_MATCH_ADDRESS __BITS(12,31)
81 1.1 mlelstv #define PCIE_MISC_RC_BARx_CONFIG_LO_SIZE __BITS(0,5)
82 1.1 mlelstv #define PCIE_MISC_RC_BAR1_CONFIG_HI 0x4030
83 1.1 mlelstv #define PCIE_MISC_RC_BAR2_CONFIG_LO 0x4034
84 1.1 mlelstv #define PCIE_MISC_RC_BAR2_CONFIG_HI 0x4038
85 1.1 mlelstv #define PCIE_MISC_RC_BAR3_CONFIG_LO 0x403c
86 1.1 mlelstv #define PCIE_MISC_RC_BAR3_CONFIG_HI 0x4040
87 1.1 mlelstv
88 1.1 mlelstv #define PCIE_MISC_PCIE_CTRL 0x4064
89 1.1 mlelstv #define PCIE_MISC_PCIE_CTRL_PCIE_PERSTB __BIT(2)
90 1.1 mlelstv #define PCIE_MISC_PCIE_CTRL_PCIE_L23_REQUEST __BIT(0)
91 1.1 mlelstv
92 1.1 mlelstv #define PCIE_MISC_PCIE_STATUS 0x4068
93 1.1 mlelstv #define PCIE_MISC_PCIE_STATUS_PCIE_PORT __BIT(7)
94 1.1 mlelstv #define PCIE_MISC_PCIE_STATUS_PCIE_LINK_IN_L23 __BIT(6)
95 1.1 mlelstv #define PCIE_MISC_PCIE_STATUS_PCIE_DL_ACTIVE __BIT(5)
96 1.1 mlelstv #define PCIE_MISC_PCIE_STATUS_PCIE_PHYLINKUP __BIT(4)
97 1.1 mlelstv
98 1.1 mlelstv #define PCIE_MISC_REVISION 0x406c
99 1.1 mlelstv #define PCIE_MISC_REVISION_MAJMIN __BITS(0,15)
100 1.1 mlelstv
101 1.1 mlelstv #define PCIE_MISC_CPU_2_PCIE_MEM_WIN0_BASE_LIMIT(w) (0x4070 + (w) * 0x4)
102 1.1 mlelstv #define PCIE_MISC_CPU_2_PCIE_MEM_WIN0_BASE_LIMIT_LIMIT __BITS(20,31)
103 1.1 mlelstv #define PCIE_MISC_CPU_2_PCIE_MEM_WIN0_BASE_LIMIT_BASE __BITS(4,15)
104 1.1 mlelstv
105 1.1 mlelstv #define PCIE_MISC_CPU_2_PCIE_MEM_WIN0_BASE_HI(w) (0x4080 + (w) * 0x4)
106 1.1 mlelstv #define PCIE_MISC_CPU_2_PCIE_MEM_WIN0_BASE_HI_BASE __BITS(0,7)
107 1.1 mlelstv
108 1.1 mlelstv #define PCIE_MISC_CPU_2_PCIE_MEM_WIN0_LIMIT_HI(w) (0x4084 + (w) * 0x8)
109 1.1 mlelstv #define PCIE_MISC_CPU_2_PCIE_MEM_WIN0_LIMIT_HI_LIMIT __BITS(0,7)
110 1.1 mlelstv
111 1.1 mlelstv #define PCIE_MISC_HARD_PCIE_HARD_DEBUG 0x4204
112 1.1 mlelstv #define PCIE_MISC_HARD_PCIE_HARD_DEBUG_CLKREQ __BIT(1)
113 1.1 mlelstv #define PCIE_MISC_HARD_PCIE_HARD_DEBUG_SERDES_IDDQ __BIT(27)
114 1.1 mlelstv
115 1.1 mlelstv #define PCIE_INTR2_STATUS 0x4300
116 1.1 mlelstv #define PCIE_INTR2_SET 0x4304
117 1.1 mlelstv #define PCIE_INTR2_CLR 0x4308
118 1.1 mlelstv #define PCIE_INTR2_MASK_STATUS 0x430c
119 1.1 mlelstv #define PCIE_INTR2_MASK_SET 0x4310
120 1.1 mlelstv #define PCIE_INTR2_MASK_CLR 0x4314
121 1.1 mlelstv
122 1.1 mlelstv #define PCIE_MSI_INTR2_STATUS 0x4500
123 1.1 mlelstv #define PCIE_MSI_INTR2_SET 0x4504
124 1.1 mlelstv #define PCIE_MSI_INTR2_CLR 0x4508
125 1.1 mlelstv #define PCIE_MSI_INTR2_MASK_STATUS 0x450c
126 1.1 mlelstv #define PCIE_MSI_INTR2_MASK_SET 0x4510
127 1.1 mlelstv #define PCIE_MSI_INTR2_MASK_CLR 0x4514
128 1.1 mlelstv
129 1.1 mlelstv #define PCIE_EXT_CFG_DATA 0x8000
130 1.1 mlelstv
131 1.1 mlelstv #define PCIE_EXT_CFG_INDEX 0x9000
132 1.1 mlelstv #define PCIE_EXT_CFG_INDEX_BUSNUM __BITS(20,27)
133 1.1 mlelstv #define PCIE_EXT_CFG_INDEX_SLOT __BITS(15,19)
134 1.1 mlelstv #define PCIE_EXT_CFG_INDEX_FUNC __BITS(12,14)
135 1.1 mlelstv
136 1.1 mlelstv #define PCIE_RGR1_SW_INIT_1 0x9210
137 1.1 mlelstv #define PCIE_RGR1_SW_INIT_1_PERST __BIT(0)
138 1.1 mlelstv #define PCIE_RGR1_SW_INIT_1_INIT __BIT(1)
139 1.1 mlelstv
140 1.1 mlelstv #endif /* !_BCM2838_PCIE_H */
141