imx23_sspreg.h revision 1.1.2.2 1 1.1.2.2 yamt /* $Id: imx23_sspreg.h,v 1.1.2.2 2013/01/16 05:32:48 yamt Exp $ */
2 1.1.2.2 yamt
3 1.1.2.2 yamt /*
4 1.1.2.2 yamt * Copyright (c) 2012 The NetBSD Foundation, Inc.
5 1.1.2.2 yamt * All rights reserved.
6 1.1.2.2 yamt *
7 1.1.2.2 yamt * This code is derived from software contributed to The NetBSD Foundation
8 1.1.2.2 yamt * by Petri Laakso.
9 1.1.2.2 yamt *
10 1.1.2.2 yamt * Redistribution and use in source and binary forms, with or without
11 1.1.2.2 yamt * modification, are permitted provided that the following conditions
12 1.1.2.2 yamt * are met:
13 1.1.2.2 yamt * 1. Redistributions of source code must retain the above copyright
14 1.1.2.2 yamt * notice, this list of conditions and the following disclaimer.
15 1.1.2.2 yamt * 2. Redistributions in binary form must reproduce the above copyright
16 1.1.2.2 yamt * notice, this list of conditions and the following disclaimer in the
17 1.1.2.2 yamt * documentation and/or other materials provided with the distribution.
18 1.1.2.2 yamt *
19 1.1.2.2 yamt * THIS SOFTWARE IS PROVIDED BY THE NETBSD FOUNDATION, INC. AND CONTRIBUTORS
20 1.1.2.2 yamt * ``AS IS'' AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED
21 1.1.2.2 yamt * TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR
22 1.1.2.2 yamt * PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE FOUNDATION OR CONTRIBUTORS
23 1.1.2.2 yamt * BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR
24 1.1.2.2 yamt * CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF
25 1.1.2.2 yamt * SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS
26 1.1.2.2 yamt * INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN
27 1.1.2.2 yamt * CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE)
28 1.1.2.2 yamt * ARISING IN ANY WAY OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE
29 1.1.2.2 yamt * POSSIBILITY OF SUCH DAMAGE.
30 1.1.2.2 yamt */
31 1.1.2.2 yamt
32 1.1.2.2 yamt #ifndef _ARM_IMX_IMX23_SSPREG_H_
33 1.1.2.2 yamt #define _ARM_IMX_IMX23_SSSREG_H_
34 1.1.2.2 yamt
35 1.1.2.2 yamt #include <sys/cdefs.h>
36 1.1.2.2 yamt
37 1.1.2.2 yamt #define HW_SSP1_BASE 0x80010000
38 1.1.2.2 yamt #define HW_SSP1_SIZE 0x2000
39 1.1.2.2 yamt
40 1.1.2.2 yamt #define HW_SSP2_BASE 0x80034000
41 1.1.2.2 yamt #define HW_SSP2_SIZE 0x2000
42 1.1.2.2 yamt
43 1.1.2.2 yamt /*
44 1.1.2.2 yamt * SSP Control Register 0.
45 1.1.2.2 yamt */
46 1.1.2.2 yamt #define HW_SSP_CTRL0 0x000
47 1.1.2.2 yamt #define HW_SSP_CTRL0_SET 0x004
48 1.1.2.2 yamt #define HW_SSP_CTRL0_CLR 0x008
49 1.1.2.2 yamt #define HW_SSP_CTRL0_TOG 0x00C
50 1.1.2.2 yamt
51 1.1.2.2 yamt #define HW_SSP_CTRL0_SFTRST __BIT(31)
52 1.1.2.2 yamt #define HW_SSP_CTRL0_CLKGATE __BIT(30)
53 1.1.2.2 yamt #define HW_SSP_CTRL0_RUN __BIT(29)
54 1.1.2.2 yamt #define HW_SSP_CTRL0_SDIO_IRQ_CHECK __BIT(28)
55 1.1.2.2 yamt #define HW_SSP_CTRL0_LOCK_CS __BIT(27)
56 1.1.2.2 yamt #define HW_SSP_CTRL0_IGNORE_CRC __BIT(26)
57 1.1.2.2 yamt #define HW_SSP_CTRL0_READ __BIT(25)
58 1.1.2.2 yamt #define HW_SSP_CTRL0_DATA_XFER __BIT(24)
59 1.1.2.2 yamt #define HW_SSP_CTRL0_BUS_WIDTH __BITS(23, 22)
60 1.1.2.2 yamt #define HW_SSP_CTRL0_WAIT_FOR_IRQ __BIT(21)
61 1.1.2.2 yamt #define HW_SSP_CTRL0_WAIT_FOR_CMD __BIT(20)
62 1.1.2.2 yamt #define HW_SSP_CTRL0_LONG_RESP __BIT(19)
63 1.1.2.2 yamt #define HW_SSP_CTRL0_CHECK_RESP __BIT(18)
64 1.1.2.2 yamt #define HW_SSP_CTRL0_GET_RESP __BIT(17)
65 1.1.2.2 yamt #define HW_SSP_CTRL0_ENABLE __BIT(16)
66 1.1.2.2 yamt #define HW_SSP_CTRL0_XFER_COUNT __BITS(15, 0)
67 1.1.2.2 yamt
68 1.1.2.2 yamt /*
69 1.1.2.2 yamt * SD/MMC Command Register 0.
70 1.1.2.2 yamt */
71 1.1.2.2 yamt #define HW_SSP_CMD0 0x010
72 1.1.2.2 yamt #define HW_SSP_CMD0_SET 0x014
73 1.1.2.2 yamt #define HW_SSP_CMD0_CLR 0x018
74 1.1.2.2 yamt #define HW_SSP_CMD0_TOG 0x01C
75 1.1.2.2 yamt
76 1.1.2.2 yamt #define HW_SSP_CMD0_RSVD0 __BITS(31, 23)
77 1.1.2.2 yamt #define HW_SSP_CMD0_SLOW_CLKING_EN __BIT(22)
78 1.1.2.2 yamt #define HW_SSP_CMD0_CONT_CLKING_EN __BIT(21)
79 1.1.2.2 yamt #define HW_SSP_CMD0_APPEND_8CYC __BIT(20)
80 1.1.2.2 yamt #define HW_SSP_CMD0_BLOCK_SIZE __BITS(19, 16)
81 1.1.2.2 yamt #define HW_SSP_CMD0_BLOCK_COUNT __BITS(15, 8)
82 1.1.2.2 yamt #define HW_SSP_CMD0_CMD __BITS(7, 0)
83 1.1.2.2 yamt
84 1.1.2.2 yamt /*
85 1.1.2.2 yamt * SD/MMC Command Register 1.
86 1.1.2.2 yamt */
87 1.1.2.2 yamt #define HW_SSP_CMD1 0x020
88 1.1.2.2 yamt
89 1.1.2.2 yamt #define HW_SSP_CMD1_CMD_ARG __BITS(31, 0)
90 1.1.2.2 yamt
91 1.1.2.2 yamt /*
92 1.1.2.2 yamt * SD/MMC Compare Reference.
93 1.1.2.2 yamt */
94 1.1.2.2 yamt #define HW_SSP_COMPREF 0x030
95 1.1.2.2 yamt
96 1.1.2.2 yamt #define HW_SSP_COMPREF_REFERENCE __BITS(31, 0)
97 1.1.2.2 yamt
98 1.1.2.2 yamt /*
99 1.1.2.2 yamt * SD/MMC compare mask.
100 1.1.2.2 yamt */
101 1.1.2.2 yamt #define HW_SSP_COMPMASK 0x040
102 1.1.2.2 yamt
103 1.1.2.2 yamt #define HW_SSP_COMPMASK_MASK __BITS(31, 0)
104 1.1.2.2 yamt
105 1.1.2.2 yamt /*
106 1.1.2.2 yamt * SSP Timing Register.
107 1.1.2.2 yamt */
108 1.1.2.2 yamt #define HW_SSP_TIMING 0x050
109 1.1.2.2 yamt
110 1.1.2.2 yamt #define HW_SSP_TIMING_TIMEOUT __BITS(31, 16)
111 1.1.2.2 yamt #define HW_SSP_TIMING_CLOCK_DIVIDE __BITS(15, 8)
112 1.1.2.2 yamt #define HW_SSP_TIMING_CLOCK_RATE __BITS(7, 0)
113 1.1.2.2 yamt
114 1.1.2.2 yamt /*
115 1.1.2.2 yamt * SSP Control Register 1.
116 1.1.2.2 yamt */
117 1.1.2.2 yamt #define HW_SSP_CTRL1 0x060
118 1.1.2.2 yamt #define HW_SSP_CTRL1_SET 0x064
119 1.1.2.2 yamt #define HW_SSP_CTRL1_CLR 0x068
120 1.1.2.2 yamt #define HW_SSP_CTRL1_TOG 0x06C
121 1.1.2.2 yamt
122 1.1.2.2 yamt #define HW_SSP_CTRL1_SDIO_IRQ __BIT(31)
123 1.1.2.2 yamt #define HW_SSP_CTRL1_SDIO_IRQ_EN __BIT(30)
124 1.1.2.2 yamt #define HW_SSP_CTRL1_RESP_ERR_IRQ __BIT(29)
125 1.1.2.2 yamt #define HW_SSP_CTRL1_RESP_ERR_IRQ_EN __BIT(28)
126 1.1.2.2 yamt #define HW_SSP_CTRL1_RESP_TIMEOUT_IRQ __BIT(27)
127 1.1.2.2 yamt #define HW_SSP_CTRL1_RESP_TIMEOUT_IRQ_EN __BIT(26)
128 1.1.2.2 yamt #define HW_SSP_CTRL1_DATA_TIMEOUT_IRQ __BIT(25)
129 1.1.2.2 yamt #define HW_SSP_CTRL1_DATA_TIMEOUT_IRQ_EN __BIT(24)
130 1.1.2.2 yamt #define HW_SSP_CTRL1_DATA_CRC_IRQ __BIT(23)
131 1.1.2.2 yamt #define HW_SSP_CTRL1_DATA_CRC_IRQ_EN __BIT(22)
132 1.1.2.2 yamt #define HW_SSP_CTRL1_FIFO_UNDERRUN_IRQ __BIT(21)
133 1.1.2.2 yamt #define HW_SSP_CTRL1_FIFO_UNDERRUN_EN __BIT(20)
134 1.1.2.2 yamt #define HW_SSP_CTRL1_RSVD3 __BIT(19)
135 1.1.2.2 yamt #define HW_SSP_CTRL1_RSVD2 __BIT(18)
136 1.1.2.2 yamt #define HW_SSP_CTRL1_RECV_TIMEOUT_IRQ __BIT(17)
137 1.1.2.2 yamt #define HW_SSP_CTRL1_RECV_TIMEOUT_IRQ_EN __BIT(16)
138 1.1.2.2 yamt #define HW_SSP_CTRL1_FIFO_OVERRUN_IRQ __BIT(15)
139 1.1.2.2 yamt #define HW_SSP_CTRL1_FIFO_OVERRUN_IRQ_EN __BIT(14)
140 1.1.2.2 yamt #define HW_SSP_CTRL1_DMA_ENABLE __BIT(13)
141 1.1.2.2 yamt #define HW_SSP_CTRL1_RSVD1 __BIT(12)
142 1.1.2.2 yamt #define HW_SSP_CTRL1_SLAVE_OUT_DISABLE __BIT(11)
143 1.1.2.2 yamt #define HW_SSP_CTRL1_PHASE __BIT(10)
144 1.1.2.2 yamt #define HW_SSP_CTRL1_POLARITY __BIT(9)
145 1.1.2.2 yamt #define HW_SSP_CTRL1_SLAVE_MODE __BIT(8)
146 1.1.2.2 yamt #define HW_SSP_CTRL1_WORD_LENGTH __BITS(7, 4)
147 1.1.2.2 yamt #define HW_SSP_CTRL1_SSP_MODE __BITS(3, 0)
148 1.1.2.2 yamt
149 1.1.2.2 yamt /*
150 1.1.2.2 yamt * SSP Data Register.
151 1.1.2.2 yamt */
152 1.1.2.2 yamt #define HW_SSP_DATA 0x070
153 1.1.2.2 yamt
154 1.1.2.2 yamt #define HW_SSP_DATA_DATA __BITS(31, 0)
155 1.1.2.2 yamt
156 1.1.2.2 yamt /*
157 1.1.2.2 yamt * SD/MMC Card Response Register 0.
158 1.1.2.2 yamt */
159 1.1.2.2 yamt #define HW_SSP_SDRESP0 0x080
160 1.1.2.2 yamt
161 1.1.2.2 yamt #define HW_SSP_SDRESP0_RESP0 __BITS(31, 0)
162 1.1.2.2 yamt
163 1.1.2.2 yamt /*
164 1.1.2.2 yamt * SD/MMC Card Response Register 1.
165 1.1.2.2 yamt */
166 1.1.2.2 yamt #define HW_SSP_SDRESP1 0x090
167 1.1.2.2 yamt
168 1.1.2.2 yamt #define HW_SSP_SDRESP1_RESP1 __BITS(31, 0)
169 1.1.2.2 yamt
170 1.1.2.2 yamt /*
171 1.1.2.2 yamt * SD/MMC Card Response Register 2.
172 1.1.2.2 yamt */
173 1.1.2.2 yamt #define HW_SSP_SDRESP2 0x0A0
174 1.1.2.2 yamt
175 1.1.2.2 yamt #define HW_SSP_SDRESP2_RESP2 __BITS(31, 0)
176 1.1.2.2 yamt
177 1.1.2.2 yamt /*
178 1.1.2.2 yamt * SD/MMC Card Response Register 3.
179 1.1.2.2 yamt */
180 1.1.2.2 yamt #define HW_SSP_SDRESP3 0x0B0
181 1.1.2.2 yamt
182 1.1.2.2 yamt #define HW_SSP_SDRESP3_RESP3 __BITS(31, 0)
183 1.1.2.2 yamt
184 1.1.2.2 yamt /*
185 1.1.2.2 yamt * SSP Status Register.
186 1.1.2.2 yamt */
187 1.1.2.2 yamt #define HW_SSP_STATUS 0x0C0
188 1.1.2.2 yamt
189 1.1.2.2 yamt #define HW_SSP_STATUS_PRESENT __BIT(31)
190 1.1.2.2 yamt #define HW_SSP_STATUS_RSVD5 __BIT(30)
191 1.1.2.2 yamt #define HW_SSP_STATUS_SD_PRESENT __BIT(29)
192 1.1.2.2 yamt #define HW_SSP_STATUS_CARD_DETECT __BIT(28)
193 1.1.2.2 yamt #define HW_SSP_STATUS_RSVD4 __BITS(27, 22)
194 1.1.2.2 yamt #define HW_SSP_STATUS_DMASENSE __BIT(21)
195 1.1.2.2 yamt #define HW_SSP_STATUS_DMATERM __BIT(20)
196 1.1.2.2 yamt #define HW_SSP_STATUS_DMAREQ __BIT(19)
197 1.1.2.2 yamt #define HW_SSP_STATUS_DMAEND __BIT(18)
198 1.1.2.2 yamt #define HW_SSP_STATUS_SDIO_IRQ __BIT(17)
199 1.1.2.2 yamt #define HW_SSP_STATUS_RESP_CRC_ERR __BIT(16)
200 1.1.2.2 yamt #define HW_SSP_STATUS_RESP_ERR __BIT(15)
201 1.1.2.2 yamt #define HW_SSP_STATUS_RESP_TIMEOUT __BIT(14)
202 1.1.2.2 yamt #define HW_SSP_STATUS_DATA_CRC_ERR __BIT(13)
203 1.1.2.2 yamt #define HW_SSP_STATUS_TIMEOUT __BIT(12)
204 1.1.2.2 yamt #define HW_SSP_STATUS_RECV_TIMEOUT_STAT __BIT(11)
205 1.1.2.2 yamt #define HW_SSP_STATUS_RSVD3 __BIT(10)
206 1.1.2.2 yamt #define HW_SSP_STATUS_FIFO_OVRFLW __BIT(9)
207 1.1.2.2 yamt #define HW_SSP_STATUS_FIFO_FULL __BIT(8)
208 1.1.2.2 yamt #define HW_SSP_STATUS_RSVD2 __BIT(7, 6)
209 1.1.2.2 yamt #define HW_SSP_STATUS_FIFO_EMPTY __BIT(5)
210 1.1.2.2 yamt #define HW_SSP_STATUS_FIFO_UNDRFLW __BIT(4)
211 1.1.2.2 yamt #define HW_SSP_STATUS_CMD_BUSY __BIT(3)
212 1.1.2.2 yamt #define HW_SSP_STATUS_DATA_BUSY __BIT(2)
213 1.1.2.2 yamt #define HW_SSP_STATUS_RSVD1 __BIT(1)
214 1.1.2.2 yamt #define HW_SSP_STATUS_BUSY __BIT(0)
215 1.1.2.2 yamt
216 1.1.2.2 yamt /*
217 1.1.2.2 yamt * SSP Debug Register.
218 1.1.2.2 yamt */
219 1.1.2.2 yamt #define HW_SSP_DEBUG 0x100
220 1.1.2.2 yamt
221 1.1.2.2 yamt #define HW_SSP_DEBUG_DATACRC_ERR __BITS(31, 28)
222 1.1.2.2 yamt #define HW_SSP_DEBUG_DATA_STALL __BIT(27)
223 1.1.2.2 yamt #define HW_SSP_DEBUG_DAT_SM __BITS(26, 24)
224 1.1.2.2 yamt #define HW_SSP_DEBUG_RSVD1 __BITS(23, 20)
225 1.1.2.2 yamt #define HW_SSP_DEBUG_CMD_OE __BIT(19)
226 1.1.2.2 yamt #define HW_SSP_DEBUG_DMA_SM __BITS(18, 16)
227 1.1.2.2 yamt #define HW_SSP_DEBUG_MMC_SM __BITS(15, 12)
228 1.1.2.2 yamt #define HW_SSP_DEBUG_CMD_SM __BITS(11, 10)
229 1.1.2.2 yamt #define HW_SSP_DEBUG_SSP_CMD __BIT(9)
230 1.1.2.2 yamt #define HW_SSP_DEBUG_SSP_RESP __BIT(8)
231 1.1.2.2 yamt #define HW_SSP_DEBUG_SSP_RXD __BITS(7, 0)
232 1.1.2.2 yamt
233 1.1.2.2 yamt /*
234 1.1.2.2 yamt * SSP Version Register.
235 1.1.2.2 yamt */
236 1.1.2.2 yamt #define HW_SSP_VERSION 0x110
237 1.1.2.2 yamt
238 1.1.2.2 yamt #define HW_SSP_VERSION_MAJOR __BITS(31, 24)
239 1.1.2.2 yamt #define HW_SSP_VERSION_MINOR __BITS(23, 16)
240 1.1.2.2 yamt #define HW_SSP_VERSION_STEP __BITS(15, 0)
241 1.1.2.2 yamt
242 1.1.2.2 yamt #endif /* !_ARM_IMX_IMX23_SSPREG_H_ */
243