Home | History | Annotate | Line # | Download | only in sunxi
sunxi_emac.c revision 1.11.2.2
      1  1.11.2.2  jdolecek /* $NetBSD: sunxi_emac.c,v 1.11.2.2 2017/12/03 11:35:56 jdolecek Exp $ */
      2  1.11.2.2  jdolecek 
      3  1.11.2.2  jdolecek /*-
      4  1.11.2.2  jdolecek  * Copyright (c) 2016-2017 Jared McNeill <jmcneill (at) invisible.ca>
      5  1.11.2.2  jdolecek  * All rights reserved.
      6  1.11.2.2  jdolecek  *
      7  1.11.2.2  jdolecek  * Redistribution and use in source and binary forms, with or without
      8  1.11.2.2  jdolecek  * modification, are permitted provided that the following conditions
      9  1.11.2.2  jdolecek  * are met:
     10  1.11.2.2  jdolecek  * 1. Redistributions of source code must retain the above copyright
     11  1.11.2.2  jdolecek  *    notice, this list of conditions and the following disclaimer.
     12  1.11.2.2  jdolecek  * 2. Redistributions in binary form must reproduce the above copyright
     13  1.11.2.2  jdolecek  *    notice, this list of conditions and the following disclaimer in the
     14  1.11.2.2  jdolecek  *    documentation and/or other materials provided with the distribution.
     15  1.11.2.2  jdolecek  *
     16  1.11.2.2  jdolecek  * THIS SOFTWARE IS PROVIDED BY THE AUTHOR ``AS IS'' AND ANY EXPRESS OR
     17  1.11.2.2  jdolecek  * IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE IMPLIED WARRANTIES
     18  1.11.2.2  jdolecek  * OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE ARE DISCLAIMED.
     19  1.11.2.2  jdolecek  * IN NO EVENT SHALL THE AUTHOR BE LIABLE FOR ANY DIRECT, INDIRECT,
     20  1.11.2.2  jdolecek  * INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING,
     21  1.11.2.2  jdolecek  * BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES;
     22  1.11.2.2  jdolecek  * LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED
     23  1.11.2.2  jdolecek  * AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY,
     24  1.11.2.2  jdolecek  * OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
     25  1.11.2.2  jdolecek  * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF
     26  1.11.2.2  jdolecek  * SUCH DAMAGE.
     27  1.11.2.2  jdolecek  */
     28  1.11.2.2  jdolecek 
     29  1.11.2.2  jdolecek /*
     30  1.11.2.2  jdolecek  * Allwinner Gigabit Ethernet MAC (EMAC) controller
     31  1.11.2.2  jdolecek  */
     32  1.11.2.2  jdolecek 
     33  1.11.2.2  jdolecek #include "opt_net_mpsafe.h"
     34  1.11.2.2  jdolecek 
     35  1.11.2.2  jdolecek #include <sys/cdefs.h>
     36  1.11.2.2  jdolecek __KERNEL_RCSID(0, "$NetBSD: sunxi_emac.c,v 1.11.2.2 2017/12/03 11:35:56 jdolecek Exp $");
     37  1.11.2.2  jdolecek 
     38  1.11.2.2  jdolecek #include <sys/param.h>
     39  1.11.2.2  jdolecek #include <sys/bus.h>
     40  1.11.2.2  jdolecek #include <sys/device.h>
     41  1.11.2.2  jdolecek #include <sys/intr.h>
     42  1.11.2.2  jdolecek #include <sys/systm.h>
     43  1.11.2.2  jdolecek #include <sys/kernel.h>
     44  1.11.2.2  jdolecek #include <sys/mutex.h>
     45  1.11.2.2  jdolecek #include <sys/callout.h>
     46  1.11.2.2  jdolecek #include <sys/gpio.h>
     47  1.11.2.2  jdolecek #include <sys/cprng.h>
     48  1.11.2.2  jdolecek 
     49  1.11.2.2  jdolecek #include <net/if.h>
     50  1.11.2.2  jdolecek #include <net/if_dl.h>
     51  1.11.2.2  jdolecek #include <net/if_ether.h>
     52  1.11.2.2  jdolecek #include <net/if_media.h>
     53  1.11.2.2  jdolecek #include <net/bpf.h>
     54  1.11.2.2  jdolecek 
     55  1.11.2.2  jdolecek #include <dev/mii/miivar.h>
     56  1.11.2.2  jdolecek 
     57  1.11.2.2  jdolecek #include <dev/fdt/fdtvar.h>
     58  1.11.2.2  jdolecek 
     59  1.11.2.2  jdolecek #include <arm/sunxi/sunxi_emac.h>
     60  1.11.2.2  jdolecek 
     61  1.11.2.2  jdolecek #ifdef NET_MPSAFE
     62  1.11.2.2  jdolecek #define	EMAC_MPSAFE		1
     63  1.11.2.2  jdolecek #define	CALLOUT_FLAGS		CALLOUT_MPSAFE
     64  1.11.2.2  jdolecek #define	FDT_INTR_FLAGS		FDT_INTR_MPSAFE
     65  1.11.2.2  jdolecek #else
     66  1.11.2.2  jdolecek #define	CALLOUT_FLAGS		0
     67  1.11.2.2  jdolecek #define	FDT_INTR_FLAGS		0
     68  1.11.2.2  jdolecek #endif
     69  1.11.2.2  jdolecek 
     70  1.11.2.2  jdolecek #define	EMAC_IFNAME		"emac%d"
     71  1.11.2.2  jdolecek 
     72  1.11.2.2  jdolecek #define	ETHER_ALIGN		2
     73  1.11.2.2  jdolecek 
     74  1.11.2.2  jdolecek #define	EMAC_LOCK(sc)		mutex_enter(&(sc)->mtx)
     75  1.11.2.2  jdolecek #define	EMAC_UNLOCK(sc)		mutex_exit(&(sc)->mtx)
     76  1.11.2.2  jdolecek #define	EMAC_ASSERT_LOCKED(sc)	KASSERT(mutex_owned(&(sc)->mtx))
     77  1.11.2.2  jdolecek 
     78  1.11.2.2  jdolecek #define	DESC_ALIGN		sizeof(struct sunxi_emac_desc)
     79  1.11.2.2  jdolecek #define	TX_DESC_COUNT		1024
     80  1.11.2.2  jdolecek #define	TX_DESC_SIZE		(sizeof(struct sunxi_emac_desc) * TX_DESC_COUNT)
     81  1.11.2.2  jdolecek #define	RX_DESC_COUNT		256
     82  1.11.2.2  jdolecek #define	RX_DESC_SIZE		(sizeof(struct sunxi_emac_desc) * RX_DESC_COUNT)
     83  1.11.2.2  jdolecek 
     84  1.11.2.2  jdolecek #define	DESC_OFF(n)		((n) * sizeof(struct sunxi_emac_desc))
     85  1.11.2.2  jdolecek #define	TX_NEXT(n)		(((n) + 1) & (TX_DESC_COUNT - 1))
     86  1.11.2.2  jdolecek #define	TX_SKIP(n, o)		(((n) + (o)) & (TX_DESC_COUNT - 1))
     87  1.11.2.2  jdolecek #define	RX_NEXT(n)		(((n) + 1) & (RX_DESC_COUNT - 1))
     88  1.11.2.2  jdolecek 
     89  1.11.2.2  jdolecek #define	TX_MAX_SEGS		128
     90  1.11.2.2  jdolecek 
     91  1.11.2.2  jdolecek #define	SOFT_RST_RETRY		1000
     92  1.11.2.2  jdolecek #define	MII_BUSY_RETRY		1000
     93  1.11.2.2  jdolecek #define	MDIO_FREQ		2500000
     94  1.11.2.2  jdolecek 
     95  1.11.2.2  jdolecek #define	BURST_LEN_DEFAULT	8
     96  1.11.2.2  jdolecek #define	RX_TX_PRI_DEFAULT	0
     97  1.11.2.2  jdolecek #define	PAUSE_TIME_DEFAULT	0x400
     98  1.11.2.2  jdolecek 
     99  1.11.2.2  jdolecek /* syscon EMAC clock register */
    100  1.11.2.2  jdolecek #define	EMAC_CLK_REG		0x30
    101  1.11.2.2  jdolecek #define	 EMAC_CLK_EPHY_ADDR		(0x1f << 20)	/* H3 */
    102  1.11.2.2  jdolecek #define	 EMAC_CLK_EPHY_ADDR_SHIFT	20
    103  1.11.2.2  jdolecek #define	 EMAC_CLK_EPHY_LED_POL		(1 << 17)	/* H3 */
    104  1.11.2.2  jdolecek #define	 EMAC_CLK_EPHY_SHUTDOWN		(1 << 16)	/* H3 */
    105  1.11.2.2  jdolecek #define	 EMAC_CLK_EPHY_SELECT		(1 << 15)	/* H3 */
    106  1.11.2.2  jdolecek #define	 EMAC_CLK_RMII_EN		(1 << 13)
    107  1.11.2.2  jdolecek #define	 EMAC_CLK_ETXDC			(0x7 << 10)
    108  1.11.2.2  jdolecek #define	 EMAC_CLK_ETXDC_SHIFT		10
    109  1.11.2.2  jdolecek #define	 EMAC_CLK_ERXDC			(0x1f << 5)
    110  1.11.2.2  jdolecek #define	 EMAC_CLK_ERXDC_SHIFT		5
    111  1.11.2.2  jdolecek #define	 EMAC_CLK_PIT			(0x1 << 2)
    112  1.11.2.2  jdolecek #define	  EMAC_CLK_PIT_MII		(0 << 2)
    113  1.11.2.2  jdolecek #define	  EMAC_CLK_PIT_RGMII		(1 << 2)
    114  1.11.2.2  jdolecek #define	 EMAC_CLK_SRC			(0x3 << 0)
    115  1.11.2.2  jdolecek #define	  EMAC_CLK_SRC_MII		(0 << 0)
    116  1.11.2.2  jdolecek #define	  EMAC_CLK_SRC_EXT_RGMII	(1 << 0)
    117  1.11.2.2  jdolecek #define	  EMAC_CLK_SRC_RGMII		(2 << 0)
    118  1.11.2.2  jdolecek 
    119  1.11.2.2  jdolecek /* Burst length of RX and TX DMA transfers */
    120  1.11.2.2  jdolecek static int sunxi_emac_burst_len = BURST_LEN_DEFAULT;
    121  1.11.2.2  jdolecek 
    122  1.11.2.2  jdolecek /* RX / TX DMA priority. If 1, RX DMA has priority over TX DMA. */
    123  1.11.2.2  jdolecek static int sunxi_emac_rx_tx_pri = RX_TX_PRI_DEFAULT;
    124  1.11.2.2  jdolecek 
    125  1.11.2.2  jdolecek /* Pause time field in the transmitted control frame */
    126  1.11.2.2  jdolecek static int sunxi_emac_pause_time = PAUSE_TIME_DEFAULT;
    127  1.11.2.2  jdolecek 
    128  1.11.2.2  jdolecek enum sunxi_emac_type {
    129  1.11.2.2  jdolecek 	EMAC_A83T = 1,
    130  1.11.2.2  jdolecek 	EMAC_H3,
    131  1.11.2.2  jdolecek 	EMAC_A64,
    132  1.11.2.2  jdolecek };
    133  1.11.2.2  jdolecek 
    134  1.11.2.2  jdolecek static const struct of_compat_data compat_data[] = {
    135  1.11.2.2  jdolecek 	{ "allwinner,sun8i-a83t-emac",	EMAC_A83T },
    136  1.11.2.2  jdolecek 	{ "allwinner,sun8i-h3-emac",	EMAC_H3 },
    137  1.11.2.2  jdolecek 	{ "allwinner,sun50i-a64-emac",	EMAC_A64 },
    138  1.11.2.2  jdolecek 	{ NULL }
    139  1.11.2.2  jdolecek };
    140  1.11.2.2  jdolecek 
    141  1.11.2.2  jdolecek struct sunxi_emac_bufmap {
    142  1.11.2.2  jdolecek 	bus_dmamap_t		map;
    143  1.11.2.2  jdolecek 	struct mbuf		*mbuf;
    144  1.11.2.2  jdolecek };
    145  1.11.2.2  jdolecek 
    146  1.11.2.2  jdolecek struct sunxi_emac_txring {
    147  1.11.2.2  jdolecek 	bus_dma_tag_t		desc_tag;
    148  1.11.2.2  jdolecek 	bus_dmamap_t		desc_map;
    149  1.11.2.2  jdolecek 	bus_dma_segment_t	desc_dmaseg;
    150  1.11.2.2  jdolecek 	struct sunxi_emac_desc	*desc_ring;
    151  1.11.2.2  jdolecek 	bus_addr_t		desc_ring_paddr;
    152  1.11.2.2  jdolecek 	bus_dma_tag_t		buf_tag;
    153  1.11.2.2  jdolecek 	struct sunxi_emac_bufmap buf_map[TX_DESC_COUNT];
    154  1.11.2.2  jdolecek 	u_int			cur, next, queued;
    155  1.11.2.2  jdolecek };
    156  1.11.2.2  jdolecek 
    157  1.11.2.2  jdolecek struct sunxi_emac_rxring {
    158  1.11.2.2  jdolecek 	bus_dma_tag_t		desc_tag;
    159  1.11.2.2  jdolecek 	bus_dmamap_t		desc_map;
    160  1.11.2.2  jdolecek 	bus_dma_segment_t	desc_dmaseg;
    161  1.11.2.2  jdolecek 	struct sunxi_emac_desc	*desc_ring;
    162  1.11.2.2  jdolecek 	bus_addr_t		desc_ring_paddr;
    163  1.11.2.2  jdolecek 	bus_dma_tag_t		buf_tag;
    164  1.11.2.2  jdolecek 	struct sunxi_emac_bufmap buf_map[RX_DESC_COUNT];
    165  1.11.2.2  jdolecek 	u_int			cur;
    166  1.11.2.2  jdolecek };
    167  1.11.2.2  jdolecek 
    168  1.11.2.2  jdolecek enum {
    169  1.11.2.2  jdolecek 	_RES_EMAC,
    170  1.11.2.2  jdolecek 	_RES_SYSCON,
    171  1.11.2.2  jdolecek 	_RES_NITEMS
    172  1.11.2.2  jdolecek };
    173  1.11.2.2  jdolecek 
    174  1.11.2.2  jdolecek struct sunxi_emac_softc {
    175  1.11.2.2  jdolecek 	device_t		dev;
    176  1.11.2.2  jdolecek 	int			phandle;
    177  1.11.2.2  jdolecek 	enum sunxi_emac_type	type;
    178  1.11.2.2  jdolecek 	bus_space_tag_t		bst;
    179  1.11.2.2  jdolecek 	bus_dma_tag_t		dmat;
    180  1.11.2.2  jdolecek 
    181  1.11.2.2  jdolecek 	bus_space_handle_t	bsh[_RES_NITEMS];
    182  1.11.2.2  jdolecek 	struct clk		*clk_ahb;
    183  1.11.2.2  jdolecek 	struct clk		*clk_ephy;
    184  1.11.2.2  jdolecek 	struct fdtbus_reset	*rst_ahb;
    185  1.11.2.2  jdolecek 	struct fdtbus_reset	*rst_ephy;
    186  1.11.2.2  jdolecek 	struct fdtbus_regulator	*reg_phy;
    187  1.11.2.2  jdolecek 	struct fdtbus_gpio_pin	*pin_reset;
    188  1.11.2.2  jdolecek 
    189  1.11.2.2  jdolecek 	int			phy_id;
    190  1.11.2.2  jdolecek 
    191  1.11.2.2  jdolecek 	kmutex_t		mtx;
    192  1.11.2.2  jdolecek 	struct ethercom		ec;
    193  1.11.2.2  jdolecek 	struct mii_data		mii;
    194  1.11.2.2  jdolecek 	callout_t		stat_ch;
    195  1.11.2.2  jdolecek 	void			*ih;
    196  1.11.2.2  jdolecek 	u_int			mdc_div_ratio_m;
    197  1.11.2.2  jdolecek 
    198  1.11.2.2  jdolecek 	struct sunxi_emac_txring	tx;
    199  1.11.2.2  jdolecek 	struct sunxi_emac_rxring	rx;
    200  1.11.2.2  jdolecek };
    201  1.11.2.2  jdolecek 
    202  1.11.2.2  jdolecek #define	RD4(sc, reg)			\
    203  1.11.2.2  jdolecek 	bus_space_read_4((sc)->bst, (sc)->bsh[_RES_EMAC], (reg))
    204  1.11.2.2  jdolecek #define	WR4(sc, reg, val)		\
    205  1.11.2.2  jdolecek 	bus_space_write_4((sc)->bst, (sc)->bsh[_RES_EMAC], (reg), (val))
    206  1.11.2.2  jdolecek 
    207  1.11.2.2  jdolecek #define	SYSCONRD4(sc, reg)		\
    208  1.11.2.2  jdolecek 	bus_space_read_4((sc)->bst, (sc)->bsh[_RES_SYSCON], (reg))
    209  1.11.2.2  jdolecek #define	SYSCONWR4(sc, reg, val)		\
    210  1.11.2.2  jdolecek 	bus_space_write_4((sc)->bst, (sc)->bsh[_RES_SYSCON], (reg), (val))
    211  1.11.2.2  jdolecek 
    212  1.11.2.2  jdolecek static int
    213  1.11.2.2  jdolecek sunxi_emac_mii_readreg(device_t dev, int phy, int reg)
    214  1.11.2.2  jdolecek {
    215  1.11.2.2  jdolecek 	struct sunxi_emac_softc *sc = device_private(dev);
    216  1.11.2.2  jdolecek 	int retry, val;
    217  1.11.2.2  jdolecek 
    218  1.11.2.2  jdolecek 	val = 0;
    219  1.11.2.2  jdolecek 
    220  1.11.2.2  jdolecek 	WR4(sc, EMAC_MII_CMD,
    221  1.11.2.2  jdolecek 	    (sc->mdc_div_ratio_m << MDC_DIV_RATIO_M_SHIFT) |
    222  1.11.2.2  jdolecek 	    (phy << PHY_ADDR_SHIFT) |
    223  1.11.2.2  jdolecek 	    (reg << PHY_REG_ADDR_SHIFT) |
    224  1.11.2.2  jdolecek 	    MII_BUSY);
    225  1.11.2.2  jdolecek 	for (retry = MII_BUSY_RETRY; retry > 0; retry--) {
    226  1.11.2.2  jdolecek 		if ((RD4(sc, EMAC_MII_CMD) & MII_BUSY) == 0) {
    227  1.11.2.2  jdolecek 			val = RD4(sc, EMAC_MII_DATA);
    228  1.11.2.2  jdolecek 			break;
    229  1.11.2.2  jdolecek 		}
    230  1.11.2.2  jdolecek 		delay(10);
    231  1.11.2.2  jdolecek 	}
    232  1.11.2.2  jdolecek 
    233  1.11.2.2  jdolecek 	if (retry == 0)
    234  1.11.2.2  jdolecek 		device_printf(dev, "phy read timeout, phy=%d reg=%d\n",
    235  1.11.2.2  jdolecek 		    phy, reg);
    236  1.11.2.2  jdolecek 
    237  1.11.2.2  jdolecek 	return val;
    238  1.11.2.2  jdolecek }
    239  1.11.2.2  jdolecek 
    240  1.11.2.2  jdolecek static void
    241  1.11.2.2  jdolecek sunxi_emac_mii_writereg(device_t dev, int phy, int reg, int val)
    242  1.11.2.2  jdolecek {
    243  1.11.2.2  jdolecek 	struct sunxi_emac_softc *sc = device_private(dev);
    244  1.11.2.2  jdolecek 	int retry;
    245  1.11.2.2  jdolecek 
    246  1.11.2.2  jdolecek 	WR4(sc, EMAC_MII_DATA, val);
    247  1.11.2.2  jdolecek 	WR4(sc, EMAC_MII_CMD,
    248  1.11.2.2  jdolecek 	    (sc->mdc_div_ratio_m << MDC_DIV_RATIO_M_SHIFT) |
    249  1.11.2.2  jdolecek 	    (phy << PHY_ADDR_SHIFT) |
    250  1.11.2.2  jdolecek 	    (reg << PHY_REG_ADDR_SHIFT) |
    251  1.11.2.2  jdolecek 	    MII_WR | MII_BUSY);
    252  1.11.2.2  jdolecek 	for (retry = MII_BUSY_RETRY; retry > 0; retry--) {
    253  1.11.2.2  jdolecek 		if ((RD4(sc, EMAC_MII_CMD) & MII_BUSY) == 0)
    254  1.11.2.2  jdolecek 			break;
    255  1.11.2.2  jdolecek 		delay(10);
    256  1.11.2.2  jdolecek 	}
    257  1.11.2.2  jdolecek 
    258  1.11.2.2  jdolecek 	if (retry == 0)
    259  1.11.2.2  jdolecek 		device_printf(dev, "phy write timeout, phy=%d reg=%d\n",
    260  1.11.2.2  jdolecek 		    phy, reg);
    261  1.11.2.2  jdolecek }
    262  1.11.2.2  jdolecek 
    263  1.11.2.2  jdolecek static void
    264  1.11.2.2  jdolecek sunxi_emac_update_link(struct sunxi_emac_softc *sc)
    265  1.11.2.2  jdolecek {
    266  1.11.2.2  jdolecek 	struct mii_data *mii = &sc->mii;
    267  1.11.2.2  jdolecek 	uint32_t val;
    268  1.11.2.2  jdolecek 
    269  1.11.2.2  jdolecek 	val = RD4(sc, EMAC_BASIC_CTL_0);
    270  1.11.2.2  jdolecek 	val &= ~(BASIC_CTL_SPEED | BASIC_CTL_DUPLEX);
    271  1.11.2.2  jdolecek 
    272  1.11.2.2  jdolecek 	if (IFM_SUBTYPE(mii->mii_media_active) == IFM_1000_T ||
    273  1.11.2.2  jdolecek 	    IFM_SUBTYPE(mii->mii_media_active) == IFM_1000_SX)
    274  1.11.2.2  jdolecek 		val |= BASIC_CTL_SPEED_1000 << BASIC_CTL_SPEED_SHIFT;
    275  1.11.2.2  jdolecek 	else if (IFM_SUBTYPE(mii->mii_media_active) == IFM_100_TX)
    276  1.11.2.2  jdolecek 		val |= BASIC_CTL_SPEED_100 << BASIC_CTL_SPEED_SHIFT;
    277  1.11.2.2  jdolecek 	else
    278  1.11.2.2  jdolecek 		val |= BASIC_CTL_SPEED_10 << BASIC_CTL_SPEED_SHIFT;
    279  1.11.2.2  jdolecek 
    280  1.11.2.2  jdolecek 	if ((IFM_OPTIONS(mii->mii_media_active) & IFM_FDX) != 0)
    281  1.11.2.2  jdolecek 		val |= BASIC_CTL_DUPLEX;
    282  1.11.2.2  jdolecek 
    283  1.11.2.2  jdolecek 	WR4(sc, EMAC_BASIC_CTL_0, val);
    284  1.11.2.2  jdolecek 
    285  1.11.2.2  jdolecek 	val = RD4(sc, EMAC_RX_CTL_0);
    286  1.11.2.2  jdolecek 	val &= ~RX_FLOW_CTL_EN;
    287  1.11.2.2  jdolecek 	if ((IFM_OPTIONS(mii->mii_media_active) & IFM_ETH_RXPAUSE) != 0)
    288  1.11.2.2  jdolecek 		val |= RX_FLOW_CTL_EN;
    289  1.11.2.2  jdolecek 	WR4(sc, EMAC_RX_CTL_0, val);
    290  1.11.2.2  jdolecek 
    291  1.11.2.2  jdolecek 	val = RD4(sc, EMAC_TX_FLOW_CTL);
    292  1.11.2.2  jdolecek 	val &= ~(PAUSE_TIME|TX_FLOW_CTL_EN);
    293  1.11.2.2  jdolecek 	if ((IFM_OPTIONS(mii->mii_media_active) & IFM_ETH_TXPAUSE) != 0)
    294  1.11.2.2  jdolecek 		val |= TX_FLOW_CTL_EN;
    295  1.11.2.2  jdolecek 	if ((IFM_OPTIONS(mii->mii_media_active) & IFM_FDX) != 0)
    296  1.11.2.2  jdolecek 		val |= sunxi_emac_pause_time << PAUSE_TIME_SHIFT;
    297  1.11.2.2  jdolecek 	WR4(sc, EMAC_TX_FLOW_CTL, val);
    298  1.11.2.2  jdolecek }
    299  1.11.2.2  jdolecek 
    300  1.11.2.2  jdolecek static void
    301  1.11.2.2  jdolecek sunxi_emac_mii_statchg(struct ifnet *ifp)
    302  1.11.2.2  jdolecek {
    303  1.11.2.2  jdolecek 	struct sunxi_emac_softc * const sc = ifp->if_softc;
    304  1.11.2.2  jdolecek 
    305  1.11.2.2  jdolecek 	sunxi_emac_update_link(sc);
    306  1.11.2.2  jdolecek }
    307  1.11.2.2  jdolecek 
    308  1.11.2.2  jdolecek static void
    309  1.11.2.2  jdolecek sunxi_emac_dma_sync(struct sunxi_emac_softc *sc, bus_dma_tag_t dmat,
    310  1.11.2.2  jdolecek     bus_dmamap_t map, int start, int end, int total, int flags)
    311  1.11.2.2  jdolecek {
    312  1.11.2.2  jdolecek 	if (end > start) {
    313  1.11.2.2  jdolecek 		bus_dmamap_sync(dmat, map, DESC_OFF(start),
    314  1.11.2.2  jdolecek 		    DESC_OFF(end) - DESC_OFF(start), flags);
    315  1.11.2.2  jdolecek 	} else {
    316  1.11.2.2  jdolecek 		bus_dmamap_sync(dmat, map, DESC_OFF(start),
    317  1.11.2.2  jdolecek 		    DESC_OFF(total) - DESC_OFF(start), flags);
    318  1.11.2.2  jdolecek 		if (DESC_OFF(end) - DESC_OFF(0) > 0)
    319  1.11.2.2  jdolecek 			bus_dmamap_sync(dmat, map, DESC_OFF(0),
    320  1.11.2.2  jdolecek 			    DESC_OFF(end) - DESC_OFF(0), flags);
    321  1.11.2.2  jdolecek 	}
    322  1.11.2.2  jdolecek }
    323  1.11.2.2  jdolecek 
    324  1.11.2.2  jdolecek static void
    325  1.11.2.2  jdolecek sunxi_emac_setup_txdesc(struct sunxi_emac_softc *sc, int index, int flags,
    326  1.11.2.2  jdolecek     bus_addr_t paddr, u_int len)
    327  1.11.2.2  jdolecek {
    328  1.11.2.2  jdolecek 	uint32_t status, size;
    329  1.11.2.2  jdolecek 
    330  1.11.2.2  jdolecek 	if (paddr == 0 || len == 0) {
    331  1.11.2.2  jdolecek 		status = 0;
    332  1.11.2.2  jdolecek 		size = 0;
    333  1.11.2.2  jdolecek 		--sc->tx.queued;
    334  1.11.2.2  jdolecek 	} else {
    335  1.11.2.2  jdolecek 		status = TX_DESC_CTL;
    336  1.11.2.2  jdolecek 		size = flags | len;
    337  1.11.2.2  jdolecek 		++sc->tx.queued;
    338  1.11.2.2  jdolecek 	}
    339  1.11.2.2  jdolecek 
    340  1.11.2.2  jdolecek 	sc->tx.desc_ring[index].addr = htole32((uint32_t)paddr);
    341  1.11.2.2  jdolecek 	sc->tx.desc_ring[index].size = htole32(size);
    342  1.11.2.2  jdolecek 	sc->tx.desc_ring[index].status = htole32(status);
    343  1.11.2.2  jdolecek }
    344  1.11.2.2  jdolecek 
    345  1.11.2.2  jdolecek static int
    346  1.11.2.2  jdolecek sunxi_emac_setup_txbuf(struct sunxi_emac_softc *sc, int index, struct mbuf *m)
    347  1.11.2.2  jdolecek {
    348  1.11.2.2  jdolecek 	bus_dma_segment_t *segs;
    349  1.11.2.2  jdolecek 	int error, nsegs, cur, i, flags;
    350  1.11.2.2  jdolecek 	u_int csum_flags;
    351  1.11.2.2  jdolecek 
    352  1.11.2.2  jdolecek 	error = bus_dmamap_load_mbuf(sc->tx.buf_tag,
    353  1.11.2.2  jdolecek 	    sc->tx.buf_map[index].map, m, BUS_DMA_WRITE|BUS_DMA_NOWAIT);
    354  1.11.2.2  jdolecek 	if (error == EFBIG) {
    355  1.11.2.2  jdolecek 		device_printf(sc->dev,
    356  1.11.2.2  jdolecek 		    "TX packet needs too many DMA segments, dropping...\n");
    357  1.11.2.2  jdolecek 		m_freem(m);
    358  1.11.2.2  jdolecek 		return 0;
    359  1.11.2.2  jdolecek 	}
    360  1.11.2.2  jdolecek 	if (error != 0)
    361  1.11.2.2  jdolecek 		return 0;
    362  1.11.2.2  jdolecek 
    363  1.11.2.2  jdolecek 	segs = sc->tx.buf_map[index].map->dm_segs;
    364  1.11.2.2  jdolecek 	nsegs = sc->tx.buf_map[index].map->dm_nsegs;
    365  1.11.2.2  jdolecek 
    366  1.11.2.2  jdolecek 	flags = TX_FIR_DESC;
    367  1.11.2.2  jdolecek 	if ((m->m_pkthdr.csum_flags & M_CSUM_IPv4) != 0) {
    368  1.11.2.2  jdolecek 		if ((m->m_pkthdr.csum_flags & (M_CSUM_TCPv4|M_CSUM_UDPv4)) != 0)
    369  1.11.2.2  jdolecek 			csum_flags = TX_CHECKSUM_CTL_FULL;
    370  1.11.2.2  jdolecek 		else
    371  1.11.2.2  jdolecek 			csum_flags = TX_CHECKSUM_CTL_IP;
    372  1.11.2.2  jdolecek 		flags |= (csum_flags << TX_CHECKSUM_CTL_SHIFT);
    373  1.11.2.2  jdolecek 	}
    374  1.11.2.2  jdolecek 
    375  1.11.2.2  jdolecek 	for (cur = index, i = 0; i < nsegs; i++) {
    376  1.11.2.2  jdolecek 		sc->tx.buf_map[cur].mbuf = (i == 0 ? m : NULL);
    377  1.11.2.2  jdolecek 		if (i == nsegs - 1)
    378  1.11.2.2  jdolecek 			flags |= TX_LAST_DESC | TX_INT_CTL;
    379  1.11.2.2  jdolecek 
    380  1.11.2.2  jdolecek 		sunxi_emac_setup_txdesc(sc, cur, flags, segs[i].ds_addr,
    381  1.11.2.2  jdolecek 		    segs[i].ds_len);
    382  1.11.2.2  jdolecek 		flags &= ~TX_FIR_DESC;
    383  1.11.2.2  jdolecek 		cur = TX_NEXT(cur);
    384  1.11.2.2  jdolecek 	}
    385  1.11.2.2  jdolecek 
    386  1.11.2.2  jdolecek 	bus_dmamap_sync(sc->tx.buf_tag, sc->tx.buf_map[index].map,
    387  1.11.2.2  jdolecek 	    0, sc->tx.buf_map[index].map->dm_mapsize, BUS_DMASYNC_PREWRITE);
    388  1.11.2.2  jdolecek 
    389  1.11.2.2  jdolecek 	return nsegs;
    390  1.11.2.2  jdolecek }
    391  1.11.2.2  jdolecek 
    392  1.11.2.2  jdolecek static void
    393  1.11.2.2  jdolecek sunxi_emac_setup_rxdesc(struct sunxi_emac_softc *sc, int index,
    394  1.11.2.2  jdolecek     bus_addr_t paddr)
    395  1.11.2.2  jdolecek {
    396  1.11.2.2  jdolecek 	uint32_t status, size;
    397  1.11.2.2  jdolecek 
    398  1.11.2.2  jdolecek 	status = RX_DESC_CTL;
    399  1.11.2.2  jdolecek 	size = MCLBYTES - 1;
    400  1.11.2.2  jdolecek 
    401  1.11.2.2  jdolecek 	sc->rx.desc_ring[index].addr = htole32((uint32_t)paddr);
    402  1.11.2.2  jdolecek 	sc->rx.desc_ring[index].size = htole32(size);
    403  1.11.2.2  jdolecek 	sc->rx.desc_ring[index].next =
    404  1.11.2.2  jdolecek 	    htole32(sc->rx.desc_ring_paddr + DESC_OFF(RX_NEXT(index)));
    405  1.11.2.2  jdolecek 	sc->rx.desc_ring[index].status = htole32(status);
    406  1.11.2.2  jdolecek }
    407  1.11.2.2  jdolecek 
    408  1.11.2.2  jdolecek static int
    409  1.11.2.2  jdolecek sunxi_emac_setup_rxbuf(struct sunxi_emac_softc *sc, int index, struct mbuf *m)
    410  1.11.2.2  jdolecek {
    411  1.11.2.2  jdolecek 	int error;
    412  1.11.2.2  jdolecek 
    413  1.11.2.2  jdolecek 	m_adj(m, ETHER_ALIGN);
    414  1.11.2.2  jdolecek 
    415  1.11.2.2  jdolecek 	error = bus_dmamap_load_mbuf(sc->rx.buf_tag,
    416  1.11.2.2  jdolecek 	    sc->rx.buf_map[index].map, m, BUS_DMA_READ|BUS_DMA_NOWAIT);
    417  1.11.2.2  jdolecek 	if (error != 0)
    418  1.11.2.2  jdolecek 		return error;
    419  1.11.2.2  jdolecek 
    420  1.11.2.2  jdolecek 	bus_dmamap_sync(sc->rx.buf_tag, sc->rx.buf_map[index].map,
    421  1.11.2.2  jdolecek 	    0, sc->rx.buf_map[index].map->dm_mapsize,
    422  1.11.2.2  jdolecek 	    BUS_DMASYNC_PREREAD);
    423  1.11.2.2  jdolecek 
    424  1.11.2.2  jdolecek 	sc->rx.buf_map[index].mbuf = m;
    425  1.11.2.2  jdolecek 	sunxi_emac_setup_rxdesc(sc, index,
    426  1.11.2.2  jdolecek 	    sc->rx.buf_map[index].map->dm_segs[0].ds_addr);
    427  1.11.2.2  jdolecek 
    428  1.11.2.2  jdolecek 	return 0;
    429  1.11.2.2  jdolecek }
    430  1.11.2.2  jdolecek 
    431  1.11.2.2  jdolecek static struct mbuf *
    432  1.11.2.2  jdolecek sunxi_emac_alloc_mbufcl(struct sunxi_emac_softc *sc)
    433  1.11.2.2  jdolecek {
    434  1.11.2.2  jdolecek 	struct mbuf *m;
    435  1.11.2.2  jdolecek 
    436  1.11.2.2  jdolecek 	m = m_getcl(M_NOWAIT, MT_DATA, M_PKTHDR);
    437  1.11.2.2  jdolecek 	if (m != NULL)
    438  1.11.2.2  jdolecek 		m->m_pkthdr.len = m->m_len = m->m_ext.ext_size;
    439  1.11.2.2  jdolecek 
    440  1.11.2.2  jdolecek 	return m;
    441  1.11.2.2  jdolecek }
    442  1.11.2.2  jdolecek 
    443  1.11.2.2  jdolecek static void
    444  1.11.2.2  jdolecek sunxi_emac_start_locked(struct sunxi_emac_softc *sc)
    445  1.11.2.2  jdolecek {
    446  1.11.2.2  jdolecek 	struct ifnet *ifp = &sc->ec.ec_if;
    447  1.11.2.2  jdolecek 	struct mbuf *m;
    448  1.11.2.2  jdolecek 	uint32_t val;
    449  1.11.2.2  jdolecek 	int cnt, nsegs, start;
    450  1.11.2.2  jdolecek 
    451  1.11.2.2  jdolecek 	EMAC_ASSERT_LOCKED(sc);
    452  1.11.2.2  jdolecek 
    453  1.11.2.2  jdolecek 	if ((ifp->if_flags & (IFF_RUNNING | IFF_OACTIVE)) != IFF_RUNNING)
    454  1.11.2.2  jdolecek 		return;
    455  1.11.2.2  jdolecek 
    456  1.11.2.2  jdolecek 	for (cnt = 0, start = sc->tx.cur; ; cnt++) {
    457  1.11.2.2  jdolecek 		if (sc->tx.queued >= TX_DESC_COUNT - TX_MAX_SEGS) {
    458  1.11.2.2  jdolecek 			ifp->if_flags |= IFF_OACTIVE;
    459  1.11.2.2  jdolecek 			break;
    460  1.11.2.2  jdolecek 		}
    461  1.11.2.2  jdolecek 
    462  1.11.2.2  jdolecek 		IFQ_POLL(&ifp->if_snd, m);
    463  1.11.2.2  jdolecek 		if (m == NULL)
    464  1.11.2.2  jdolecek 			break;
    465  1.11.2.2  jdolecek 
    466  1.11.2.2  jdolecek 		nsegs = sunxi_emac_setup_txbuf(sc, sc->tx.cur, m);
    467  1.11.2.2  jdolecek 		if (nsegs == 0) {
    468  1.11.2.2  jdolecek 			ifp->if_flags |= IFF_OACTIVE;
    469  1.11.2.2  jdolecek 			break;
    470  1.11.2.2  jdolecek 		}
    471  1.11.2.2  jdolecek 		IFQ_DEQUEUE(&ifp->if_snd, m);
    472  1.11.2.2  jdolecek 		bpf_mtap(ifp, m);
    473  1.11.2.2  jdolecek 
    474  1.11.2.2  jdolecek 		sc->tx.cur = TX_SKIP(sc->tx.cur, nsegs);
    475  1.11.2.2  jdolecek 	}
    476  1.11.2.2  jdolecek 
    477  1.11.2.2  jdolecek 	if (cnt != 0) {
    478  1.11.2.2  jdolecek 		sunxi_emac_dma_sync(sc, sc->tx.desc_tag, sc->tx.desc_map,
    479  1.11.2.2  jdolecek 		    start, sc->tx.cur, TX_DESC_COUNT,
    480  1.11.2.2  jdolecek 		    BUS_DMASYNC_PREREAD|BUS_DMASYNC_PREWRITE);
    481  1.11.2.2  jdolecek 
    482  1.11.2.2  jdolecek 		/* Start and run TX DMA */
    483  1.11.2.2  jdolecek 		val = RD4(sc, EMAC_TX_CTL_1);
    484  1.11.2.2  jdolecek 		WR4(sc, EMAC_TX_CTL_1, val | TX_DMA_START);
    485  1.11.2.2  jdolecek 	}
    486  1.11.2.2  jdolecek }
    487  1.11.2.2  jdolecek 
    488  1.11.2.2  jdolecek static void
    489  1.11.2.2  jdolecek sunxi_emac_start(struct ifnet *ifp)
    490  1.11.2.2  jdolecek {
    491  1.11.2.2  jdolecek 	struct sunxi_emac_softc *sc = ifp->if_softc;
    492  1.11.2.2  jdolecek 
    493  1.11.2.2  jdolecek 	EMAC_LOCK(sc);
    494  1.11.2.2  jdolecek 	sunxi_emac_start_locked(sc);
    495  1.11.2.2  jdolecek 	EMAC_UNLOCK(sc);
    496  1.11.2.2  jdolecek }
    497  1.11.2.2  jdolecek 
    498  1.11.2.2  jdolecek static void
    499  1.11.2.2  jdolecek sunxi_emac_tick(void *softc)
    500  1.11.2.2  jdolecek {
    501  1.11.2.2  jdolecek 	struct sunxi_emac_softc *sc = softc;
    502  1.11.2.2  jdolecek 	struct mii_data *mii = &sc->mii;
    503  1.11.2.2  jdolecek #ifndef EMAC_MPSAFE
    504  1.11.2.2  jdolecek 	int s = splnet();
    505  1.11.2.2  jdolecek #endif
    506  1.11.2.2  jdolecek 
    507  1.11.2.2  jdolecek 	EMAC_LOCK(sc);
    508  1.11.2.2  jdolecek 	mii_tick(mii);
    509  1.11.2.2  jdolecek 	callout_schedule(&sc->stat_ch, hz);
    510  1.11.2.2  jdolecek 	EMAC_UNLOCK(sc);
    511  1.11.2.2  jdolecek 
    512  1.11.2.2  jdolecek #ifndef EMAC_MPSAFE
    513  1.11.2.2  jdolecek 	splx(s);
    514  1.11.2.2  jdolecek #endif
    515  1.11.2.2  jdolecek }
    516  1.11.2.2  jdolecek 
    517  1.11.2.2  jdolecek /* Bit Reversal - http://aggregate.org/MAGIC/#Bit%20Reversal */
    518  1.11.2.2  jdolecek static uint32_t
    519  1.11.2.2  jdolecek bitrev32(uint32_t x)
    520  1.11.2.2  jdolecek {
    521  1.11.2.2  jdolecek 	x = (((x & 0xaaaaaaaa) >> 1) | ((x & 0x55555555) << 1));
    522  1.11.2.2  jdolecek 	x = (((x & 0xcccccccc) >> 2) | ((x & 0x33333333) << 2));
    523  1.11.2.2  jdolecek 	x = (((x & 0xf0f0f0f0) >> 4) | ((x & 0x0f0f0f0f) << 4));
    524  1.11.2.2  jdolecek 	x = (((x & 0xff00ff00) >> 8) | ((x & 0x00ff00ff) << 8));
    525  1.11.2.2  jdolecek 
    526  1.11.2.2  jdolecek 	return (x >> 16) | (x << 16);
    527  1.11.2.2  jdolecek }
    528  1.11.2.2  jdolecek 
    529  1.11.2.2  jdolecek static void
    530  1.11.2.2  jdolecek sunxi_emac_setup_rxfilter(struct sunxi_emac_softc *sc)
    531  1.11.2.2  jdolecek {
    532  1.11.2.2  jdolecek 	struct ifnet *ifp = &sc->ec.ec_if;
    533  1.11.2.2  jdolecek 	uint32_t val, crc, hashreg, hashbit, hash[2], machi, maclo;
    534  1.11.2.2  jdolecek 	struct ether_multi *enm;
    535  1.11.2.2  jdolecek 	struct ether_multistep step;
    536  1.11.2.2  jdolecek 	const uint8_t *eaddr;
    537  1.11.2.2  jdolecek 
    538  1.11.2.2  jdolecek 	EMAC_ASSERT_LOCKED(sc);
    539  1.11.2.2  jdolecek 
    540  1.11.2.2  jdolecek 	val = 0;
    541  1.11.2.2  jdolecek 	hash[0] = hash[1] = 0;
    542  1.11.2.2  jdolecek 
    543  1.11.2.2  jdolecek 	if ((ifp->if_flags & IFF_PROMISC) != 0)
    544  1.11.2.2  jdolecek 		val |= DIS_ADDR_FILTER;
    545  1.11.2.2  jdolecek 	else if ((ifp->if_flags & IFF_ALLMULTI) != 0) {
    546  1.11.2.2  jdolecek 		val |= RX_ALL_MULTICAST;
    547  1.11.2.2  jdolecek 		hash[0] = hash[1] = ~0;
    548  1.11.2.2  jdolecek 	} else {
    549  1.11.2.2  jdolecek 		val |= HASH_MULTICAST;
    550  1.11.2.2  jdolecek 		ETHER_FIRST_MULTI(step, &sc->ec, enm);
    551  1.11.2.2  jdolecek 		while (enm != NULL) {
    552  1.11.2.2  jdolecek 			crc = ether_crc32_le(enm->enm_addrlo, ETHER_ADDR_LEN);
    553  1.11.2.2  jdolecek 			crc &= 0x7f;
    554  1.11.2.2  jdolecek 			crc = bitrev32(~crc) >> 26;
    555  1.11.2.2  jdolecek 			hashreg = (crc >> 5);
    556  1.11.2.2  jdolecek 			hashbit = (crc & 0x1f);
    557  1.11.2.2  jdolecek 			hash[hashreg] |= (1 << hashbit);
    558  1.11.2.2  jdolecek 			ETHER_NEXT_MULTI(step, enm);
    559  1.11.2.2  jdolecek 		}
    560  1.11.2.2  jdolecek 	}
    561  1.11.2.2  jdolecek 
    562  1.11.2.2  jdolecek 	/* Write our unicast address */
    563  1.11.2.2  jdolecek 	eaddr = CLLADDR(ifp->if_sadl);
    564  1.11.2.2  jdolecek 	machi = (eaddr[5] << 8) | eaddr[4];
    565  1.11.2.2  jdolecek 	maclo = (eaddr[3] << 24) | (eaddr[2] << 16) | (eaddr[1] << 8) |
    566  1.11.2.2  jdolecek 	   (eaddr[0] << 0);
    567  1.11.2.2  jdolecek 	WR4(sc, EMAC_ADDR_HIGH(0), machi);
    568  1.11.2.2  jdolecek 	WR4(sc, EMAC_ADDR_LOW(0), maclo);
    569  1.11.2.2  jdolecek 
    570  1.11.2.2  jdolecek 	/* Multicast hash filters */
    571  1.11.2.2  jdolecek 	WR4(sc, EMAC_RX_HASH_0, hash[1]);
    572  1.11.2.2  jdolecek 	WR4(sc, EMAC_RX_HASH_1, hash[0]);
    573  1.11.2.2  jdolecek 
    574  1.11.2.2  jdolecek 	/* RX frame filter config */
    575  1.11.2.2  jdolecek 	WR4(sc, EMAC_RX_FRM_FLT, val);
    576  1.11.2.2  jdolecek }
    577  1.11.2.2  jdolecek 
    578  1.11.2.2  jdolecek static void
    579  1.11.2.2  jdolecek sunxi_emac_enable_intr(struct sunxi_emac_softc *sc)
    580  1.11.2.2  jdolecek {
    581  1.11.2.2  jdolecek 	/* Enable interrupts */
    582  1.11.2.2  jdolecek 	WR4(sc, EMAC_INT_EN, RX_INT_EN | TX_INT_EN | TX_BUF_UA_INT_EN);
    583  1.11.2.2  jdolecek }
    584  1.11.2.2  jdolecek 
    585  1.11.2.2  jdolecek static void
    586  1.11.2.2  jdolecek sunxi_emac_disable_intr(struct sunxi_emac_softc *sc)
    587  1.11.2.2  jdolecek {
    588  1.11.2.2  jdolecek 	/* Disable interrupts */
    589  1.11.2.2  jdolecek 	WR4(sc, EMAC_INT_EN, 0);
    590  1.11.2.2  jdolecek }
    591  1.11.2.2  jdolecek 
    592  1.11.2.2  jdolecek static int
    593  1.11.2.2  jdolecek sunxi_emac_init_locked(struct sunxi_emac_softc *sc)
    594  1.11.2.2  jdolecek {
    595  1.11.2.2  jdolecek 	struct ifnet *ifp = &sc->ec.ec_if;
    596  1.11.2.2  jdolecek 	struct mii_data *mii = &sc->mii;
    597  1.11.2.2  jdolecek 	uint32_t val;
    598  1.11.2.2  jdolecek 
    599  1.11.2.2  jdolecek 	EMAC_ASSERT_LOCKED(sc);
    600  1.11.2.2  jdolecek 
    601  1.11.2.2  jdolecek 	if ((ifp->if_flags & IFF_RUNNING) != 0)
    602  1.11.2.2  jdolecek 		return 0;
    603  1.11.2.2  jdolecek 
    604  1.11.2.2  jdolecek 	sunxi_emac_setup_rxfilter(sc);
    605  1.11.2.2  jdolecek 
    606  1.11.2.2  jdolecek 	/* Configure DMA burst length and priorities */
    607  1.11.2.2  jdolecek 	val = sunxi_emac_burst_len << BASIC_CTL_BURST_LEN_SHIFT;
    608  1.11.2.2  jdolecek 	if (sunxi_emac_rx_tx_pri)
    609  1.11.2.2  jdolecek 		val |= BASIC_CTL_RX_TX_PRI;
    610  1.11.2.2  jdolecek 	WR4(sc, EMAC_BASIC_CTL_1, val);
    611  1.11.2.2  jdolecek 
    612  1.11.2.2  jdolecek 	/* Enable interrupts */
    613  1.11.2.2  jdolecek 	sunxi_emac_enable_intr(sc);
    614  1.11.2.2  jdolecek 
    615  1.11.2.2  jdolecek 	/* Enable transmit DMA */
    616  1.11.2.2  jdolecek 	val = RD4(sc, EMAC_TX_CTL_1);
    617  1.11.2.2  jdolecek 	WR4(sc, EMAC_TX_CTL_1, val | TX_DMA_EN | TX_MD | TX_NEXT_FRAME);
    618  1.11.2.2  jdolecek 
    619  1.11.2.2  jdolecek 	/* Enable receive DMA */
    620  1.11.2.2  jdolecek 	val = RD4(sc, EMAC_RX_CTL_1);
    621  1.11.2.2  jdolecek 	WR4(sc, EMAC_RX_CTL_1, val | RX_DMA_EN | RX_MD);
    622  1.11.2.2  jdolecek 
    623  1.11.2.2  jdolecek 	/* Enable transmitter */
    624  1.11.2.2  jdolecek 	val = RD4(sc, EMAC_TX_CTL_0);
    625  1.11.2.2  jdolecek 	WR4(sc, EMAC_TX_CTL_0, val | TX_EN);
    626  1.11.2.2  jdolecek 
    627  1.11.2.2  jdolecek 	/* Enable receiver */
    628  1.11.2.2  jdolecek 	val = RD4(sc, EMAC_RX_CTL_0);
    629  1.11.2.2  jdolecek 	WR4(sc, EMAC_RX_CTL_0, val | RX_EN | CHECK_CRC);
    630  1.11.2.2  jdolecek 
    631  1.11.2.2  jdolecek 	ifp->if_flags |= IFF_RUNNING;
    632  1.11.2.2  jdolecek 	ifp->if_flags &= ~IFF_OACTIVE;
    633  1.11.2.2  jdolecek 
    634  1.11.2.2  jdolecek 	mii_mediachg(mii);
    635  1.11.2.2  jdolecek 	callout_schedule(&sc->stat_ch, hz);
    636  1.11.2.2  jdolecek 
    637  1.11.2.2  jdolecek 	return 0;
    638  1.11.2.2  jdolecek }
    639  1.11.2.2  jdolecek 
    640  1.11.2.2  jdolecek static int
    641  1.11.2.2  jdolecek sunxi_emac_init(struct ifnet *ifp)
    642  1.11.2.2  jdolecek {
    643  1.11.2.2  jdolecek 	struct sunxi_emac_softc *sc = ifp->if_softc;
    644  1.11.2.2  jdolecek 	int error;
    645  1.11.2.2  jdolecek 
    646  1.11.2.2  jdolecek 	EMAC_LOCK(sc);
    647  1.11.2.2  jdolecek 	error = sunxi_emac_init_locked(sc);
    648  1.11.2.2  jdolecek 	EMAC_UNLOCK(sc);
    649  1.11.2.2  jdolecek 
    650  1.11.2.2  jdolecek 	return error;
    651  1.11.2.2  jdolecek }
    652  1.11.2.2  jdolecek 
    653  1.11.2.2  jdolecek static void
    654  1.11.2.2  jdolecek sunxi_emac_stop_locked(struct sunxi_emac_softc *sc, int disable)
    655  1.11.2.2  jdolecek {
    656  1.11.2.2  jdolecek 	struct ifnet *ifp = &sc->ec.ec_if;
    657  1.11.2.2  jdolecek 	uint32_t val;
    658  1.11.2.2  jdolecek 
    659  1.11.2.2  jdolecek 	EMAC_ASSERT_LOCKED(sc);
    660  1.11.2.2  jdolecek 
    661  1.11.2.2  jdolecek 	callout_stop(&sc->stat_ch);
    662  1.11.2.2  jdolecek 
    663  1.11.2.2  jdolecek 	mii_down(&sc->mii);
    664  1.11.2.2  jdolecek 
    665  1.11.2.2  jdolecek 	/* Stop transmit DMA and flush data in the TX FIFO */
    666  1.11.2.2  jdolecek 	val = RD4(sc, EMAC_TX_CTL_1);
    667  1.11.2.2  jdolecek 	val &= ~TX_DMA_EN;
    668  1.11.2.2  jdolecek 	val |= FLUSH_TX_FIFO;
    669  1.11.2.2  jdolecek 	WR4(sc, EMAC_TX_CTL_1, val);
    670  1.11.2.2  jdolecek 
    671  1.11.2.2  jdolecek 	/* Disable transmitter */
    672  1.11.2.2  jdolecek 	val = RD4(sc, EMAC_TX_CTL_0);
    673  1.11.2.2  jdolecek 	WR4(sc, EMAC_TX_CTL_0, val & ~TX_EN);
    674  1.11.2.2  jdolecek 
    675  1.11.2.2  jdolecek 	/* Disable receiver */
    676  1.11.2.2  jdolecek 	val = RD4(sc, EMAC_RX_CTL_0);
    677  1.11.2.2  jdolecek 	WR4(sc, EMAC_RX_CTL_0, val & ~RX_EN);
    678  1.11.2.2  jdolecek 
    679  1.11.2.2  jdolecek 	/* Disable interrupts */
    680  1.11.2.2  jdolecek 	sunxi_emac_disable_intr(sc);
    681  1.11.2.2  jdolecek 
    682  1.11.2.2  jdolecek 	/* Disable transmit DMA */
    683  1.11.2.2  jdolecek 	val = RD4(sc, EMAC_TX_CTL_1);
    684  1.11.2.2  jdolecek 	WR4(sc, EMAC_TX_CTL_1, val & ~TX_DMA_EN);
    685  1.11.2.2  jdolecek 
    686  1.11.2.2  jdolecek 	/* Disable receive DMA */
    687  1.11.2.2  jdolecek 	val = RD4(sc, EMAC_RX_CTL_1);
    688  1.11.2.2  jdolecek 	WR4(sc, EMAC_RX_CTL_1, val & ~RX_DMA_EN);
    689  1.11.2.2  jdolecek 
    690  1.11.2.2  jdolecek 	ifp->if_flags &= ~(IFF_RUNNING | IFF_OACTIVE);
    691  1.11.2.2  jdolecek }
    692  1.11.2.2  jdolecek 
    693  1.11.2.2  jdolecek static void
    694  1.11.2.2  jdolecek sunxi_emac_stop(struct ifnet *ifp, int disable)
    695  1.11.2.2  jdolecek {
    696  1.11.2.2  jdolecek 	struct sunxi_emac_softc * const sc = ifp->if_softc;
    697  1.11.2.2  jdolecek 
    698  1.11.2.2  jdolecek 	EMAC_LOCK(sc);
    699  1.11.2.2  jdolecek 	sunxi_emac_stop_locked(sc, disable);
    700  1.11.2.2  jdolecek 	EMAC_UNLOCK(sc);
    701  1.11.2.2  jdolecek }
    702  1.11.2.2  jdolecek 
    703  1.11.2.2  jdolecek static int
    704  1.11.2.2  jdolecek sunxi_emac_rxintr(struct sunxi_emac_softc *sc)
    705  1.11.2.2  jdolecek {
    706  1.11.2.2  jdolecek 	struct ifnet *ifp = &sc->ec.ec_if;
    707  1.11.2.2  jdolecek 	int error, index, len, npkt;
    708  1.11.2.2  jdolecek 	struct mbuf *m, *m0;
    709  1.11.2.2  jdolecek 	uint32_t status;
    710  1.11.2.2  jdolecek 
    711  1.11.2.2  jdolecek 	npkt = 0;
    712  1.11.2.2  jdolecek 
    713  1.11.2.2  jdolecek 	for (index = sc->rx.cur; ; index = RX_NEXT(index)) {
    714  1.11.2.2  jdolecek 		sunxi_emac_dma_sync(sc, sc->rx.desc_tag, sc->rx.desc_map,
    715  1.11.2.2  jdolecek 		    index, index + 1,
    716  1.11.2.2  jdolecek 		    RX_DESC_COUNT, BUS_DMASYNC_POSTREAD|BUS_DMASYNC_POSTWRITE);
    717  1.11.2.2  jdolecek 
    718  1.11.2.2  jdolecek 		status = le32toh(sc->rx.desc_ring[index].status);
    719  1.11.2.2  jdolecek 		if ((status & RX_DESC_CTL) != 0)
    720  1.11.2.2  jdolecek 			break;
    721  1.11.2.2  jdolecek 
    722  1.11.2.2  jdolecek 		bus_dmamap_sync(sc->rx.buf_tag, sc->rx.buf_map[index].map,
    723  1.11.2.2  jdolecek 		    0, sc->rx.buf_map[index].map->dm_mapsize,
    724  1.11.2.2  jdolecek 		    BUS_DMASYNC_POSTREAD);
    725  1.11.2.2  jdolecek 		bus_dmamap_unload(sc->rx.buf_tag, sc->rx.buf_map[index].map);
    726  1.11.2.2  jdolecek 
    727  1.11.2.2  jdolecek 		len = (status & RX_FRM_LEN) >> RX_FRM_LEN_SHIFT;
    728  1.11.2.2  jdolecek 		if (len != 0) {
    729  1.11.2.2  jdolecek 			m = sc->rx.buf_map[index].mbuf;
    730  1.11.2.2  jdolecek 			m_set_rcvif(m, ifp);
    731  1.11.2.2  jdolecek 			m->m_flags |= M_HASFCS;
    732  1.11.2.2  jdolecek 			m->m_pkthdr.len = len;
    733  1.11.2.2  jdolecek 			m->m_len = len;
    734  1.11.2.2  jdolecek 			m->m_nextpkt = NULL;
    735  1.11.2.2  jdolecek 
    736  1.11.2.2  jdolecek 			if ((ifp->if_capenable & IFCAP_CSUM_IPv4_Rx) != 0 &&
    737  1.11.2.2  jdolecek 			    (status & RX_FRM_TYPE) != 0) {
    738  1.11.2.2  jdolecek 				m->m_pkthdr.csum_flags = M_CSUM_IPv4 |
    739  1.11.2.2  jdolecek 				    M_CSUM_TCPv4 | M_CSUM_UDPv4;
    740  1.11.2.2  jdolecek 				if ((status & RX_HEADER_ERR) != 0)
    741  1.11.2.2  jdolecek 					m->m_pkthdr.csum_flags |=
    742  1.11.2.2  jdolecek 					    M_CSUM_IPv4_BAD;
    743  1.11.2.2  jdolecek 				if ((status & RX_PAYLOAD_ERR) != 0)
    744  1.11.2.2  jdolecek 					m->m_pkthdr.csum_flags |=
    745  1.11.2.2  jdolecek 					    M_CSUM_TCP_UDP_BAD;
    746  1.11.2.2  jdolecek 			}
    747  1.11.2.2  jdolecek 
    748  1.11.2.2  jdolecek 			++npkt;
    749  1.11.2.2  jdolecek 
    750  1.11.2.2  jdolecek 			if_percpuq_enqueue(ifp->if_percpuq, m);
    751  1.11.2.2  jdolecek 		}
    752  1.11.2.2  jdolecek 
    753  1.11.2.2  jdolecek 		if ((m0 = sunxi_emac_alloc_mbufcl(sc)) != NULL) {
    754  1.11.2.2  jdolecek 			error = sunxi_emac_setup_rxbuf(sc, index, m0);
    755  1.11.2.2  jdolecek 			if (error != 0) {
    756  1.11.2.2  jdolecek 				/* XXX hole in RX ring */
    757  1.11.2.2  jdolecek 			}
    758  1.11.2.2  jdolecek 		} else
    759  1.11.2.2  jdolecek 			ifp->if_ierrors++;
    760  1.11.2.2  jdolecek 
    761  1.11.2.2  jdolecek 		sunxi_emac_dma_sync(sc, sc->rx.desc_tag, sc->rx.desc_map,
    762  1.11.2.2  jdolecek 		    index, index + 1,
    763  1.11.2.2  jdolecek 		    RX_DESC_COUNT, BUS_DMASYNC_PREWRITE|BUS_DMASYNC_PREREAD);
    764  1.11.2.2  jdolecek 	}
    765  1.11.2.2  jdolecek 
    766  1.11.2.2  jdolecek 	sc->rx.cur = index;
    767  1.11.2.2  jdolecek 
    768  1.11.2.2  jdolecek 	return npkt;
    769  1.11.2.2  jdolecek }
    770  1.11.2.2  jdolecek 
    771  1.11.2.2  jdolecek static void
    772  1.11.2.2  jdolecek sunxi_emac_txintr(struct sunxi_emac_softc *sc)
    773  1.11.2.2  jdolecek {
    774  1.11.2.2  jdolecek 	struct ifnet *ifp = &sc->ec.ec_if;
    775  1.11.2.2  jdolecek 	struct sunxi_emac_bufmap *bmap;
    776  1.11.2.2  jdolecek 	struct sunxi_emac_desc *desc;
    777  1.11.2.2  jdolecek 	uint32_t status;
    778  1.11.2.2  jdolecek 	int i;
    779  1.11.2.2  jdolecek 
    780  1.11.2.2  jdolecek 	EMAC_ASSERT_LOCKED(sc);
    781  1.11.2.2  jdolecek 
    782  1.11.2.2  jdolecek 	for (i = sc->tx.next; sc->tx.queued > 0; i = TX_NEXT(i)) {
    783  1.11.2.2  jdolecek 		KASSERT(sc->tx.queued > 0 && sc->tx.queued <= TX_DESC_COUNT);
    784  1.11.2.2  jdolecek 		sunxi_emac_dma_sync(sc, sc->tx.desc_tag, sc->tx.desc_map,
    785  1.11.2.2  jdolecek 		    i, i + 1, TX_DESC_COUNT,
    786  1.11.2.2  jdolecek 		    BUS_DMASYNC_POSTREAD|BUS_DMASYNC_POSTWRITE);
    787  1.11.2.2  jdolecek 		desc = &sc->tx.desc_ring[i];
    788  1.11.2.2  jdolecek 		status = le32toh(desc->status);
    789  1.11.2.2  jdolecek 		if ((status & TX_DESC_CTL) != 0)
    790  1.11.2.2  jdolecek 			break;
    791  1.11.2.2  jdolecek 		bmap = &sc->tx.buf_map[i];
    792  1.11.2.2  jdolecek 		if (bmap->mbuf != NULL) {
    793  1.11.2.2  jdolecek 			bus_dmamap_sync(sc->tx.buf_tag, bmap->map,
    794  1.11.2.2  jdolecek 			    0, bmap->map->dm_mapsize,
    795  1.11.2.2  jdolecek 			    BUS_DMASYNC_POSTWRITE);
    796  1.11.2.2  jdolecek 			bus_dmamap_unload(sc->tx.buf_tag, bmap->map);
    797  1.11.2.2  jdolecek 			m_freem(bmap->mbuf);
    798  1.11.2.2  jdolecek 			bmap->mbuf = NULL;
    799  1.11.2.2  jdolecek 		}
    800  1.11.2.2  jdolecek 
    801  1.11.2.2  jdolecek 		sunxi_emac_setup_txdesc(sc, i, 0, 0, 0);
    802  1.11.2.2  jdolecek 		sunxi_emac_dma_sync(sc, sc->tx.desc_tag, sc->tx.desc_map,
    803  1.11.2.2  jdolecek 		    i, i + 1, TX_DESC_COUNT,
    804  1.11.2.2  jdolecek 		    BUS_DMASYNC_PREREAD|BUS_DMASYNC_PREWRITE);
    805  1.11.2.2  jdolecek 
    806  1.11.2.2  jdolecek 		ifp->if_flags &= ~IFF_OACTIVE;
    807  1.11.2.2  jdolecek 		ifp->if_opackets++;
    808  1.11.2.2  jdolecek 	}
    809  1.11.2.2  jdolecek 
    810  1.11.2.2  jdolecek 	sc->tx.next = i;
    811  1.11.2.2  jdolecek }
    812  1.11.2.2  jdolecek 
    813  1.11.2.2  jdolecek static int
    814  1.11.2.2  jdolecek sunxi_emac_intr(void *arg)
    815  1.11.2.2  jdolecek {
    816  1.11.2.2  jdolecek 	struct sunxi_emac_softc *sc = arg;
    817  1.11.2.2  jdolecek 	struct ifnet *ifp = &sc->ec.ec_if;
    818  1.11.2.2  jdolecek 	uint32_t val;
    819  1.11.2.2  jdolecek 
    820  1.11.2.2  jdolecek 	EMAC_LOCK(sc);
    821  1.11.2.2  jdolecek 
    822  1.11.2.2  jdolecek 	val = RD4(sc, EMAC_INT_STA);
    823  1.11.2.2  jdolecek 	WR4(sc, EMAC_INT_STA, val);
    824  1.11.2.2  jdolecek 
    825  1.11.2.2  jdolecek 	if (val & RX_INT)
    826  1.11.2.2  jdolecek 		sunxi_emac_rxintr(sc);
    827  1.11.2.2  jdolecek 
    828  1.11.2.2  jdolecek 	if (val & (TX_INT|TX_BUF_UA_INT)) {
    829  1.11.2.2  jdolecek 		sunxi_emac_txintr(sc);
    830  1.11.2.2  jdolecek 		if_schedule_deferred_start(ifp);
    831  1.11.2.2  jdolecek 	}
    832  1.11.2.2  jdolecek 
    833  1.11.2.2  jdolecek 	EMAC_UNLOCK(sc);
    834  1.11.2.2  jdolecek 
    835  1.11.2.2  jdolecek 	return 1;
    836  1.11.2.2  jdolecek }
    837  1.11.2.2  jdolecek 
    838  1.11.2.2  jdolecek static int
    839  1.11.2.2  jdolecek sunxi_emac_ioctl(struct ifnet *ifp, u_long cmd, void *data)
    840  1.11.2.2  jdolecek {
    841  1.11.2.2  jdolecek 	struct sunxi_emac_softc *sc = ifp->if_softc;
    842  1.11.2.2  jdolecek 	struct mii_data *mii = &sc->mii;
    843  1.11.2.2  jdolecek 	struct ifreq *ifr = data;
    844  1.11.2.2  jdolecek 	int error, s;
    845  1.11.2.2  jdolecek 
    846  1.11.2.2  jdolecek #ifndef EMAC_MPSAFE
    847  1.11.2.2  jdolecek 	s = splnet();
    848  1.11.2.2  jdolecek #endif
    849  1.11.2.2  jdolecek 
    850  1.11.2.2  jdolecek 	switch (cmd) {
    851  1.11.2.2  jdolecek 	case SIOCSIFMEDIA:
    852  1.11.2.2  jdolecek 	case SIOCGIFMEDIA:
    853  1.11.2.2  jdolecek #ifdef EMAC_MPSAFE
    854  1.11.2.2  jdolecek 		s = splnet();
    855  1.11.2.2  jdolecek #endif
    856  1.11.2.2  jdolecek 		error = ifmedia_ioctl(ifp, ifr, &mii->mii_media, cmd);
    857  1.11.2.2  jdolecek #ifdef EMAC_MPSAFE
    858  1.11.2.2  jdolecek 		splx(s);
    859  1.11.2.2  jdolecek #endif
    860  1.11.2.2  jdolecek 		break;
    861  1.11.2.2  jdolecek 	default:
    862  1.11.2.2  jdolecek #ifdef EMAC_MPSAFE
    863  1.11.2.2  jdolecek 		s = splnet();
    864  1.11.2.2  jdolecek #endif
    865  1.11.2.2  jdolecek 		error = ether_ioctl(ifp, cmd, data);
    866  1.11.2.2  jdolecek #ifdef EMAC_MPSAFE
    867  1.11.2.2  jdolecek 		splx(s);
    868  1.11.2.2  jdolecek #endif
    869  1.11.2.2  jdolecek 		if (error != ENETRESET)
    870  1.11.2.2  jdolecek 			break;
    871  1.11.2.2  jdolecek 
    872  1.11.2.2  jdolecek 		error = 0;
    873  1.11.2.2  jdolecek 
    874  1.11.2.2  jdolecek 		if (cmd == SIOCSIFCAP)
    875  1.11.2.2  jdolecek 			error = (*ifp->if_init)(ifp);
    876  1.11.2.2  jdolecek 		else if (cmd != SIOCADDMULTI && cmd != SIOCDELMULTI)
    877  1.11.2.2  jdolecek 			;
    878  1.11.2.2  jdolecek 		else if ((ifp->if_flags & IFF_RUNNING) != 0) {
    879  1.11.2.2  jdolecek 			EMAC_LOCK(sc);
    880  1.11.2.2  jdolecek 			sunxi_emac_setup_rxfilter(sc);
    881  1.11.2.2  jdolecek 			EMAC_UNLOCK(sc);
    882  1.11.2.2  jdolecek 		}
    883  1.11.2.2  jdolecek 		break;
    884  1.11.2.2  jdolecek 	}
    885  1.11.2.2  jdolecek 
    886  1.11.2.2  jdolecek #ifndef EMAC_MPSAFE
    887  1.11.2.2  jdolecek 	splx(s);
    888  1.11.2.2  jdolecek #endif
    889  1.11.2.2  jdolecek 
    890  1.11.2.2  jdolecek 	return error;
    891  1.11.2.2  jdolecek }
    892  1.11.2.2  jdolecek 
    893  1.11.2.2  jdolecek static bool
    894  1.11.2.2  jdolecek sunxi_emac_has_internal_phy(struct sunxi_emac_softc *sc)
    895  1.11.2.2  jdolecek {
    896  1.11.2.2  jdolecek 	const char * mdio_internal_compat[] = {
    897  1.11.2.2  jdolecek 		"allwinner,sun8i-h3-mdio-internal",
    898  1.11.2.2  jdolecek 		NULL
    899  1.11.2.2  jdolecek 	};
    900  1.11.2.2  jdolecek 	int phy;
    901  1.11.2.2  jdolecek 
    902  1.11.2.2  jdolecek 	/* Non-standard property, for compatible with old dts files */
    903  1.11.2.2  jdolecek 	if (of_hasprop(sc->phandle, "allwinner,use-internal-phy"))
    904  1.11.2.2  jdolecek 		return true;
    905  1.11.2.2  jdolecek 
    906  1.11.2.2  jdolecek 	phy = fdtbus_get_phandle(sc->phandle, "phy-handle");
    907  1.11.2.2  jdolecek 	if (phy == -1)
    908  1.11.2.2  jdolecek 		return false;
    909  1.11.2.2  jdolecek 
    910  1.11.2.2  jdolecek 	/* For internal PHY, check compatible string of parent node */
    911  1.11.2.2  jdolecek 	return of_compatible(OF_parent(phy), mdio_internal_compat) >= 0;
    912  1.11.2.2  jdolecek }
    913  1.11.2.2  jdolecek 
    914  1.11.2.2  jdolecek static int
    915  1.11.2.2  jdolecek sunxi_emac_setup_phy(struct sunxi_emac_softc *sc)
    916  1.11.2.2  jdolecek {
    917  1.11.2.2  jdolecek 	uint32_t reg, tx_delay, rx_delay;
    918  1.11.2.2  jdolecek 	const char *phy_type;
    919  1.11.2.2  jdolecek 
    920  1.11.2.2  jdolecek 	phy_type = fdtbus_get_string(sc->phandle, "phy-mode");
    921  1.11.2.2  jdolecek 	if (phy_type == NULL)
    922  1.11.2.2  jdolecek 		return 0;
    923  1.11.2.2  jdolecek 
    924  1.11.2.2  jdolecek 	aprint_debug_dev(sc->dev, "PHY type: %s\n", phy_type);
    925  1.11.2.2  jdolecek 
    926  1.11.2.2  jdolecek 	reg = SYSCONRD4(sc, 0);
    927  1.11.2.2  jdolecek 
    928  1.11.2.2  jdolecek 	reg &= ~(EMAC_CLK_PIT | EMAC_CLK_SRC | EMAC_CLK_RMII_EN);
    929  1.11.2.2  jdolecek 	if (strcmp(phy_type, "rgmii") == 0)
    930  1.11.2.2  jdolecek 		reg |= EMAC_CLK_PIT_RGMII | EMAC_CLK_SRC_RGMII;
    931  1.11.2.2  jdolecek 	else if (strcmp(phy_type, "rmii") == 0)
    932  1.11.2.2  jdolecek 		reg |= EMAC_CLK_RMII_EN;
    933  1.11.2.2  jdolecek 	else
    934  1.11.2.2  jdolecek 		reg |= EMAC_CLK_PIT_MII | EMAC_CLK_SRC_MII;
    935  1.11.2.2  jdolecek 
    936  1.11.2.2  jdolecek 	if (of_getprop_uint32(sc->phandle, "tx-delay", &tx_delay) == 0) {
    937  1.11.2.2  jdolecek 		reg &= ~EMAC_CLK_ETXDC;
    938  1.11.2.2  jdolecek 		reg |= (tx_delay << EMAC_CLK_ETXDC_SHIFT);
    939  1.11.2.2  jdolecek 	}
    940  1.11.2.2  jdolecek 	if (of_getprop_uint32(sc->phandle, "rx-delay", &rx_delay) == 0) {
    941  1.11.2.2  jdolecek 		reg &= ~EMAC_CLK_ERXDC;
    942  1.11.2.2  jdolecek 		reg |= (rx_delay << EMAC_CLK_ERXDC_SHIFT);
    943  1.11.2.2  jdolecek 	}
    944  1.11.2.2  jdolecek 
    945  1.11.2.2  jdolecek 	if (sc->type == EMAC_H3) {
    946  1.11.2.2  jdolecek 		if (sunxi_emac_has_internal_phy(sc)) {
    947  1.11.2.2  jdolecek 			reg |= EMAC_CLK_EPHY_SELECT;
    948  1.11.2.2  jdolecek 			reg &= ~EMAC_CLK_EPHY_SHUTDOWN;
    949  1.11.2.2  jdolecek 			if (of_hasprop(sc->phandle,
    950  1.11.2.2  jdolecek 			    "allwinner,leds-active-low"))
    951  1.11.2.2  jdolecek 				reg |= EMAC_CLK_EPHY_LED_POL;
    952  1.11.2.2  jdolecek 			else
    953  1.11.2.2  jdolecek 				reg &= ~EMAC_CLK_EPHY_LED_POL;
    954  1.11.2.2  jdolecek 
    955  1.11.2.2  jdolecek 			/* Set internal PHY addr to 1 */
    956  1.11.2.2  jdolecek 			reg &= ~EMAC_CLK_EPHY_ADDR;
    957  1.11.2.2  jdolecek 			reg |= (1 << EMAC_CLK_EPHY_ADDR_SHIFT);
    958  1.11.2.2  jdolecek 		} else {
    959  1.11.2.2  jdolecek 			reg &= ~EMAC_CLK_EPHY_SELECT;
    960  1.11.2.2  jdolecek 		}
    961  1.11.2.2  jdolecek 	}
    962  1.11.2.2  jdolecek 
    963  1.11.2.2  jdolecek 	aprint_debug_dev(sc->dev, "EMAC clock: 0x%08x\n", reg);
    964  1.11.2.2  jdolecek 
    965  1.11.2.2  jdolecek 	SYSCONWR4(sc, 0, reg);
    966  1.11.2.2  jdolecek 
    967  1.11.2.2  jdolecek 	return 0;
    968  1.11.2.2  jdolecek }
    969  1.11.2.2  jdolecek 
    970  1.11.2.2  jdolecek static int
    971  1.11.2.2  jdolecek sunxi_emac_setup_resources(struct sunxi_emac_softc *sc)
    972  1.11.2.2  jdolecek {
    973  1.11.2.2  jdolecek 	u_int freq;
    974  1.11.2.2  jdolecek 	int error, div;
    975  1.11.2.2  jdolecek 
    976  1.11.2.2  jdolecek 	/* Configure PHY for MII or RGMII mode */
    977  1.11.2.2  jdolecek 	if (sunxi_emac_setup_phy(sc) != 0)
    978  1.11.2.2  jdolecek 		return ENXIO;
    979  1.11.2.2  jdolecek 
    980  1.11.2.2  jdolecek 	/* Enable clocks */
    981  1.11.2.2  jdolecek 	error = clk_enable(sc->clk_ahb);
    982  1.11.2.2  jdolecek 	if (error != 0) {
    983  1.11.2.2  jdolecek 		aprint_error_dev(sc->dev, "cannot enable ahb clock\n");
    984  1.11.2.2  jdolecek 		return error;
    985  1.11.2.2  jdolecek 	}
    986  1.11.2.2  jdolecek 
    987  1.11.2.2  jdolecek 	if (sc->clk_ephy != NULL) {
    988  1.11.2.2  jdolecek 		error = clk_enable(sc->clk_ephy);
    989  1.11.2.2  jdolecek 		if (error != 0) {
    990  1.11.2.2  jdolecek 			aprint_error_dev(sc->dev, "cannot enable ephy clock\n");
    991  1.11.2.2  jdolecek 			return error;
    992  1.11.2.2  jdolecek 		}
    993  1.11.2.2  jdolecek 	}
    994  1.11.2.2  jdolecek 
    995  1.11.2.2  jdolecek 	/* De-assert reset */
    996  1.11.2.2  jdolecek 	error = fdtbus_reset_deassert(sc->rst_ahb);
    997  1.11.2.2  jdolecek 	if (error != 0) {
    998  1.11.2.2  jdolecek 		aprint_error_dev(sc->dev, "cannot de-assert ahb reset\n");
    999  1.11.2.2  jdolecek 		return error;
   1000  1.11.2.2  jdolecek 	}
   1001  1.11.2.2  jdolecek 	if (sc->rst_ephy != NULL) {
   1002  1.11.2.2  jdolecek 		error = fdtbus_reset_deassert(sc->rst_ephy);
   1003  1.11.2.2  jdolecek 		if (error != 0) {
   1004  1.11.2.2  jdolecek 			aprint_error_dev(sc->dev,
   1005  1.11.2.2  jdolecek 			    "cannot de-assert ephy reset\n");
   1006  1.11.2.2  jdolecek 			return error;
   1007  1.11.2.2  jdolecek 		}
   1008  1.11.2.2  jdolecek 	}
   1009  1.11.2.2  jdolecek 
   1010  1.11.2.2  jdolecek 	/* Enable PHY regulator if applicable */
   1011  1.11.2.2  jdolecek 	if (sc->reg_phy != NULL) {
   1012  1.11.2.2  jdolecek 		error = fdtbus_regulator_enable(sc->reg_phy);
   1013  1.11.2.2  jdolecek 		if (error != 0) {
   1014  1.11.2.2  jdolecek 			aprint_error_dev(sc->dev,
   1015  1.11.2.2  jdolecek 			    "cannot enable PHY regulator\n");
   1016  1.11.2.2  jdolecek 			return error;
   1017  1.11.2.2  jdolecek 		}
   1018  1.11.2.2  jdolecek 	}
   1019  1.11.2.2  jdolecek 
   1020  1.11.2.2  jdolecek 	/* Determine MDC clock divide ratio based on AHB clock */
   1021  1.11.2.2  jdolecek 	freq = clk_get_rate(sc->clk_ahb);
   1022  1.11.2.2  jdolecek 	if (freq == 0) {
   1023  1.11.2.2  jdolecek 		aprint_error_dev(sc->dev, "cannot get AHB clock frequency\n");
   1024  1.11.2.2  jdolecek 		return ENXIO;
   1025  1.11.2.2  jdolecek 	}
   1026  1.11.2.2  jdolecek 	div = freq / MDIO_FREQ;
   1027  1.11.2.2  jdolecek 	if (div <= 16)
   1028  1.11.2.2  jdolecek 		sc->mdc_div_ratio_m = MDC_DIV_RATIO_M_16;
   1029  1.11.2.2  jdolecek 	else if (div <= 32)
   1030  1.11.2.2  jdolecek 		sc->mdc_div_ratio_m = MDC_DIV_RATIO_M_32;
   1031  1.11.2.2  jdolecek 	else if (div <= 64)
   1032  1.11.2.2  jdolecek 		sc->mdc_div_ratio_m = MDC_DIV_RATIO_M_64;
   1033  1.11.2.2  jdolecek 	else if (div <= 128)
   1034  1.11.2.2  jdolecek 		sc->mdc_div_ratio_m = MDC_DIV_RATIO_M_128;
   1035  1.11.2.2  jdolecek 	else {
   1036  1.11.2.2  jdolecek 		aprint_error_dev(sc->dev,
   1037  1.11.2.2  jdolecek 		    "cannot determine MDC clock divide ratio\n");
   1038  1.11.2.2  jdolecek 		return ENXIO;
   1039  1.11.2.2  jdolecek 	}
   1040  1.11.2.2  jdolecek 
   1041  1.11.2.2  jdolecek 	aprint_debug_dev(sc->dev, "AHB frequency %u Hz, MDC div: 0x%x\n",
   1042  1.11.2.2  jdolecek 	    freq, sc->mdc_div_ratio_m);
   1043  1.11.2.2  jdolecek 
   1044  1.11.2.2  jdolecek 	return 0;
   1045  1.11.2.2  jdolecek }
   1046  1.11.2.2  jdolecek 
   1047  1.11.2.2  jdolecek static void
   1048  1.11.2.2  jdolecek sunxi_emac_get_eaddr(struct sunxi_emac_softc *sc, uint8_t *eaddr)
   1049  1.11.2.2  jdolecek {
   1050  1.11.2.2  jdolecek 	uint32_t maclo, machi;
   1051  1.11.2.2  jdolecek #if notyet
   1052  1.11.2.2  jdolecek 	u_char rootkey[16];
   1053  1.11.2.2  jdolecek #endif
   1054  1.11.2.2  jdolecek 
   1055  1.11.2.2  jdolecek 	machi = RD4(sc, EMAC_ADDR_HIGH(0)) & 0xffff;
   1056  1.11.2.2  jdolecek 	maclo = RD4(sc, EMAC_ADDR_LOW(0));
   1057  1.11.2.2  jdolecek 
   1058  1.11.2.2  jdolecek 	if (maclo == 0xffffffff && machi == 0xffff) {
   1059  1.11.2.2  jdolecek #if notyet
   1060  1.11.2.2  jdolecek 		/* MAC address in hardware is invalid, create one */
   1061  1.11.2.2  jdolecek 		if (aw_sid_get_rootkey(rootkey) == 0 &&
   1062  1.11.2.2  jdolecek 		    (rootkey[3] | rootkey[12] | rootkey[13] | rootkey[14] |
   1063  1.11.2.2  jdolecek 		     rootkey[15]) != 0) {
   1064  1.11.2.2  jdolecek 			/* MAC address is derived from the root key in SID */
   1065  1.11.2.2  jdolecek 			maclo = (rootkey[13] << 24) | (rootkey[12] << 16) |
   1066  1.11.2.2  jdolecek 				(rootkey[3] << 8) | 0x02;
   1067  1.11.2.2  jdolecek 			machi = (rootkey[15] << 8) | rootkey[14];
   1068  1.11.2.2  jdolecek 		} else {
   1069  1.11.2.2  jdolecek #endif
   1070  1.11.2.2  jdolecek 			/* Create one */
   1071  1.11.2.2  jdolecek 			maclo = 0x00f2 | (cprng_strong32() & 0xffff0000);
   1072  1.11.2.2  jdolecek 			machi = cprng_strong32() & 0xffff;
   1073  1.11.2.2  jdolecek #if notyet
   1074  1.11.2.2  jdolecek 		}
   1075  1.11.2.2  jdolecek #endif
   1076  1.11.2.2  jdolecek 	}
   1077  1.11.2.2  jdolecek 
   1078  1.11.2.2  jdolecek 	eaddr[0] = maclo & 0xff;
   1079  1.11.2.2  jdolecek 	eaddr[1] = (maclo >> 8) & 0xff;
   1080  1.11.2.2  jdolecek 	eaddr[2] = (maclo >> 16) & 0xff;
   1081  1.11.2.2  jdolecek 	eaddr[3] = (maclo >> 24) & 0xff;
   1082  1.11.2.2  jdolecek 	eaddr[4] = machi & 0xff;
   1083  1.11.2.2  jdolecek 	eaddr[5] = (machi >> 8) & 0xff;
   1084  1.11.2.2  jdolecek }
   1085  1.11.2.2  jdolecek 
   1086  1.11.2.2  jdolecek #ifdef SUNXI_EMAC_DEBUG
   1087  1.11.2.2  jdolecek static void
   1088  1.11.2.2  jdolecek sunxi_emac_dump_regs(struct sunxi_emac_softc *sc)
   1089  1.11.2.2  jdolecek {
   1090  1.11.2.2  jdolecek 	static const struct {
   1091  1.11.2.2  jdolecek 		const char *name;
   1092  1.11.2.2  jdolecek 		u_int reg;
   1093  1.11.2.2  jdolecek 	} regs[] = {
   1094  1.11.2.2  jdolecek 		{ "BASIC_CTL_0", EMAC_BASIC_CTL_0 },
   1095  1.11.2.2  jdolecek 		{ "BASIC_CTL_1", EMAC_BASIC_CTL_1 },
   1096  1.11.2.2  jdolecek 		{ "INT_STA", EMAC_INT_STA },
   1097  1.11.2.2  jdolecek 		{ "INT_EN", EMAC_INT_EN },
   1098  1.11.2.2  jdolecek 		{ "TX_CTL_0", EMAC_TX_CTL_0 },
   1099  1.11.2.2  jdolecek 		{ "TX_CTL_1", EMAC_TX_CTL_1 },
   1100  1.11.2.2  jdolecek 		{ "TX_FLOW_CTL", EMAC_TX_FLOW_CTL },
   1101  1.11.2.2  jdolecek 		{ "TX_DMA_LIST", EMAC_TX_DMA_LIST },
   1102  1.11.2.2  jdolecek 		{ "RX_CTL_0", EMAC_RX_CTL_0 },
   1103  1.11.2.2  jdolecek 		{ "RX_CTL_1", EMAC_RX_CTL_1 },
   1104  1.11.2.2  jdolecek 		{ "RX_DMA_LIST", EMAC_RX_DMA_LIST },
   1105  1.11.2.2  jdolecek 		{ "RX_FRM_FLT", EMAC_RX_FRM_FLT },
   1106  1.11.2.2  jdolecek 		{ "RX_HASH_0", EMAC_RX_HASH_0 },
   1107  1.11.2.2  jdolecek 		{ "RX_HASH_1", EMAC_RX_HASH_1 },
   1108  1.11.2.2  jdolecek 		{ "MII_CMD", EMAC_MII_CMD },
   1109  1.11.2.2  jdolecek 		{ "ADDR_HIGH0", EMAC_ADDR_HIGH(0) },
   1110  1.11.2.2  jdolecek 		{ "ADDR_LOW0", EMAC_ADDR_LOW(0) },
   1111  1.11.2.2  jdolecek 		{ "TX_DMA_STA", EMAC_TX_DMA_STA },
   1112  1.11.2.2  jdolecek 		{ "TX_DMA_CUR_DESC", EMAC_TX_DMA_CUR_DESC },
   1113  1.11.2.2  jdolecek 		{ "TX_DMA_CUR_BUF", EMAC_TX_DMA_CUR_BUF },
   1114  1.11.2.2  jdolecek 		{ "RX_DMA_STA", EMAC_RX_DMA_STA },
   1115  1.11.2.2  jdolecek 		{ "RX_DMA_CUR_DESC", EMAC_RX_DMA_CUR_DESC },
   1116  1.11.2.2  jdolecek 		{ "RX_DMA_CUR_BUF", EMAC_RX_DMA_CUR_BUF },
   1117  1.11.2.2  jdolecek 		{ "RGMII_STA", EMAC_RGMII_STA },
   1118  1.11.2.2  jdolecek 	};
   1119  1.11.2.2  jdolecek 	u_int n;
   1120  1.11.2.2  jdolecek 
   1121  1.11.2.2  jdolecek 	for (n = 0; n < __arraycount(regs); n++)
   1122  1.11.2.2  jdolecek 		device_printf(dev, "  %-20s %08x\n", regs[n].name,
   1123  1.11.2.2  jdolecek 		    RD4(sc, regs[n].reg));
   1124  1.11.2.2  jdolecek }
   1125  1.11.2.2  jdolecek #endif
   1126  1.11.2.2  jdolecek 
   1127  1.11.2.2  jdolecek static int
   1128  1.11.2.2  jdolecek sunxi_emac_phy_reset(struct sunxi_emac_softc *sc)
   1129  1.11.2.2  jdolecek {
   1130  1.11.2.2  jdolecek 	uint32_t delay_prop[3];
   1131  1.11.2.2  jdolecek 	int pin_value;
   1132  1.11.2.2  jdolecek 
   1133  1.11.2.2  jdolecek 	if (sc->pin_reset == NULL)
   1134  1.11.2.2  jdolecek 		return 0;
   1135  1.11.2.2  jdolecek 
   1136  1.11.2.2  jdolecek 	if (OF_getprop(sc->phandle, "allwinner,reset-delays-us", delay_prop,
   1137  1.11.2.2  jdolecek 	    sizeof(delay_prop)) <= 0)
   1138  1.11.2.2  jdolecek 		return ENXIO;
   1139  1.11.2.2  jdolecek 
   1140  1.11.2.2  jdolecek 	pin_value = of_hasprop(sc->phandle, "allwinner,reset-active-low");
   1141  1.11.2.2  jdolecek 
   1142  1.11.2.2  jdolecek 	fdtbus_gpio_write(sc->pin_reset, pin_value);
   1143  1.11.2.2  jdolecek 	delay(htole32(delay_prop[0]));
   1144  1.11.2.2  jdolecek 	fdtbus_gpio_write(sc->pin_reset, !pin_value);
   1145  1.11.2.2  jdolecek 	delay(htole32(delay_prop[1]));
   1146  1.11.2.2  jdolecek 	fdtbus_gpio_write(sc->pin_reset, pin_value);
   1147  1.11.2.2  jdolecek 	delay(htole32(delay_prop[2]));
   1148  1.11.2.2  jdolecek 
   1149  1.11.2.2  jdolecek 	return 0;
   1150  1.11.2.2  jdolecek }
   1151  1.11.2.2  jdolecek 
   1152  1.11.2.2  jdolecek static int
   1153  1.11.2.2  jdolecek sunxi_emac_reset(struct sunxi_emac_softc *sc)
   1154  1.11.2.2  jdolecek {
   1155  1.11.2.2  jdolecek 	int retry;
   1156  1.11.2.2  jdolecek 
   1157  1.11.2.2  jdolecek 	/* Reset PHY if necessary */
   1158  1.11.2.2  jdolecek 	if (sunxi_emac_phy_reset(sc) != 0) {
   1159  1.11.2.2  jdolecek 		aprint_error_dev(sc->dev, "failed to reset PHY\n");
   1160  1.11.2.2  jdolecek 		return ENXIO;
   1161  1.11.2.2  jdolecek 	}
   1162  1.11.2.2  jdolecek 
   1163  1.11.2.2  jdolecek 	/* Soft reset all registers and logic */
   1164  1.11.2.2  jdolecek 	WR4(sc, EMAC_BASIC_CTL_1, BASIC_CTL_SOFT_RST);
   1165  1.11.2.2  jdolecek 
   1166  1.11.2.2  jdolecek 	/* Wait for soft reset bit to self-clear */
   1167  1.11.2.2  jdolecek 	for (retry = SOFT_RST_RETRY; retry > 0; retry--) {
   1168  1.11.2.2  jdolecek 		if ((RD4(sc, EMAC_BASIC_CTL_1) & BASIC_CTL_SOFT_RST) == 0)
   1169  1.11.2.2  jdolecek 			break;
   1170  1.11.2.2  jdolecek 		delay(10);
   1171  1.11.2.2  jdolecek 	}
   1172  1.11.2.2  jdolecek 	if (retry == 0) {
   1173  1.11.2.2  jdolecek 		aprint_error_dev(sc->dev, "soft reset timed out\n");
   1174  1.11.2.2  jdolecek #ifdef SUNXI_EMAC_DEBUG
   1175  1.11.2.2  jdolecek 		sunxi_emac_dump_regs(sc);
   1176  1.11.2.2  jdolecek #endif
   1177  1.11.2.2  jdolecek 		return ETIMEDOUT;
   1178  1.11.2.2  jdolecek 	}
   1179  1.11.2.2  jdolecek 
   1180  1.11.2.2  jdolecek 	return 0;
   1181  1.11.2.2  jdolecek }
   1182  1.11.2.2  jdolecek 
   1183  1.11.2.2  jdolecek static int
   1184  1.11.2.2  jdolecek sunxi_emac_setup_dma(struct sunxi_emac_softc *sc)
   1185  1.11.2.2  jdolecek {
   1186  1.11.2.2  jdolecek 	struct mbuf *m;
   1187  1.11.2.2  jdolecek 	int error, nsegs, i;
   1188  1.11.2.2  jdolecek 
   1189  1.11.2.2  jdolecek 	/* Setup TX ring */
   1190  1.11.2.2  jdolecek 	sc->tx.buf_tag = sc->tx.desc_tag = sc->dmat;
   1191  1.11.2.2  jdolecek 	error = bus_dmamap_create(sc->dmat, TX_DESC_SIZE, 1, TX_DESC_SIZE, 0,
   1192  1.11.2.2  jdolecek 	    BUS_DMA_WAITOK, &sc->tx.desc_map);
   1193  1.11.2.2  jdolecek 	if (error)
   1194  1.11.2.2  jdolecek 		return error;
   1195  1.11.2.2  jdolecek 	error = bus_dmamem_alloc(sc->dmat, TX_DESC_SIZE, DESC_ALIGN, 0,
   1196  1.11.2.2  jdolecek 	    &sc->tx.desc_dmaseg, 1, &nsegs, BUS_DMA_WAITOK);
   1197  1.11.2.2  jdolecek 	if (error)
   1198  1.11.2.2  jdolecek 		return error;
   1199  1.11.2.2  jdolecek 	error = bus_dmamem_map(sc->dmat, &sc->tx.desc_dmaseg, nsegs,
   1200  1.11.2.2  jdolecek 	    TX_DESC_SIZE, (void *)&sc->tx.desc_ring,
   1201  1.11.2.2  jdolecek 	    BUS_DMA_WAITOK);
   1202  1.11.2.2  jdolecek 	if (error)
   1203  1.11.2.2  jdolecek 		return error;
   1204  1.11.2.2  jdolecek 	error = bus_dmamap_load(sc->dmat, sc->tx.desc_map, sc->tx.desc_ring,
   1205  1.11.2.2  jdolecek 	    TX_DESC_SIZE, NULL, BUS_DMA_WAITOK);
   1206  1.11.2.2  jdolecek 	if (error)
   1207  1.11.2.2  jdolecek 		return error;
   1208  1.11.2.2  jdolecek 	sc->tx.desc_ring_paddr = sc->tx.desc_map->dm_segs[0].ds_addr;
   1209  1.11.2.2  jdolecek 
   1210  1.11.2.2  jdolecek 	memset(sc->tx.desc_ring, 0, TX_DESC_SIZE);
   1211  1.11.2.2  jdolecek 	bus_dmamap_sync(sc->dmat, sc->tx.desc_map, 0, TX_DESC_SIZE,
   1212  1.11.2.2  jdolecek 	    BUS_DMASYNC_PREREAD|BUS_DMASYNC_PREWRITE);
   1213  1.11.2.2  jdolecek 
   1214  1.11.2.2  jdolecek 	for (i = 0; i < TX_DESC_COUNT; i++)
   1215  1.11.2.2  jdolecek 		sc->tx.desc_ring[i].next =
   1216  1.11.2.2  jdolecek 		    htole32(sc->tx.desc_ring_paddr + DESC_OFF(TX_NEXT(i)));
   1217  1.11.2.2  jdolecek 
   1218  1.11.2.2  jdolecek 	sc->tx.queued = TX_DESC_COUNT;
   1219  1.11.2.2  jdolecek 	for (i = 0; i < TX_DESC_COUNT; i++) {
   1220  1.11.2.2  jdolecek 		error = bus_dmamap_create(sc->tx.buf_tag, MCLBYTES,
   1221  1.11.2.2  jdolecek 		    TX_MAX_SEGS, MCLBYTES, 0, BUS_DMA_WAITOK,
   1222  1.11.2.2  jdolecek 		    &sc->tx.buf_map[i].map);
   1223  1.11.2.2  jdolecek 		if (error != 0) {
   1224  1.11.2.2  jdolecek 			device_printf(sc->dev, "cannot create TX buffer map\n");
   1225  1.11.2.2  jdolecek 			return error;
   1226  1.11.2.2  jdolecek 		}
   1227  1.11.2.2  jdolecek 		sunxi_emac_setup_txdesc(sc, i, 0, 0, 0);
   1228  1.11.2.2  jdolecek 	}
   1229  1.11.2.2  jdolecek 
   1230  1.11.2.2  jdolecek 	/* Setup RX ring */
   1231  1.11.2.2  jdolecek 	sc->rx.buf_tag = sc->rx.desc_tag = sc->dmat;
   1232  1.11.2.2  jdolecek 	error = bus_dmamap_create(sc->dmat, RX_DESC_SIZE, 1, RX_DESC_SIZE, 0,
   1233  1.11.2.2  jdolecek 	    BUS_DMA_WAITOK, &sc->rx.desc_map);
   1234  1.11.2.2  jdolecek 	if (error)
   1235  1.11.2.2  jdolecek 		return error;
   1236  1.11.2.2  jdolecek 	error = bus_dmamem_alloc(sc->dmat, RX_DESC_SIZE, DESC_ALIGN, 0,
   1237  1.11.2.2  jdolecek 	    &sc->rx.desc_dmaseg, 1, &nsegs, BUS_DMA_WAITOK);
   1238  1.11.2.2  jdolecek 	if (error)
   1239  1.11.2.2  jdolecek 		return error;
   1240  1.11.2.2  jdolecek 	error = bus_dmamem_map(sc->dmat, &sc->rx.desc_dmaseg, nsegs,
   1241  1.11.2.2  jdolecek 	    RX_DESC_SIZE, (void *)&sc->rx.desc_ring,
   1242  1.11.2.2  jdolecek 	    BUS_DMA_WAITOK);
   1243  1.11.2.2  jdolecek 	if (error)
   1244  1.11.2.2  jdolecek 		return error;
   1245  1.11.2.2  jdolecek 	error = bus_dmamap_load(sc->dmat, sc->rx.desc_map, sc->rx.desc_ring,
   1246  1.11.2.2  jdolecek 	    RX_DESC_SIZE, NULL, BUS_DMA_WAITOK);
   1247  1.11.2.2  jdolecek 	if (error)
   1248  1.11.2.2  jdolecek 		return error;
   1249  1.11.2.2  jdolecek 	sc->rx.desc_ring_paddr = sc->rx.desc_map->dm_segs[0].ds_addr;
   1250  1.11.2.2  jdolecek 
   1251  1.11.2.2  jdolecek 	memset(sc->rx.desc_ring, 0, RX_DESC_SIZE);
   1252  1.11.2.2  jdolecek 
   1253  1.11.2.2  jdolecek 	for (i = 0; i < RX_DESC_COUNT; i++) {
   1254  1.11.2.2  jdolecek 		error = bus_dmamap_create(sc->rx.buf_tag, MCLBYTES,
   1255  1.11.2.2  jdolecek 		    RX_DESC_COUNT, MCLBYTES, 0, BUS_DMA_WAITOK,
   1256  1.11.2.2  jdolecek 		    &sc->rx.buf_map[i].map);
   1257  1.11.2.2  jdolecek 		if (error != 0) {
   1258  1.11.2.2  jdolecek 			device_printf(sc->dev, "cannot create RX buffer map\n");
   1259  1.11.2.2  jdolecek 			return error;
   1260  1.11.2.2  jdolecek 		}
   1261  1.11.2.2  jdolecek 		if ((m = sunxi_emac_alloc_mbufcl(sc)) == NULL) {
   1262  1.11.2.2  jdolecek 			device_printf(sc->dev, "cannot allocate RX mbuf\n");
   1263  1.11.2.2  jdolecek 			return ENOMEM;
   1264  1.11.2.2  jdolecek 		}
   1265  1.11.2.2  jdolecek 		error = sunxi_emac_setup_rxbuf(sc, i, m);
   1266  1.11.2.2  jdolecek 		if (error != 0) {
   1267  1.11.2.2  jdolecek 			device_printf(sc->dev, "cannot create RX buffer\n");
   1268  1.11.2.2  jdolecek 			return error;
   1269  1.11.2.2  jdolecek 		}
   1270  1.11.2.2  jdolecek 	}
   1271  1.11.2.2  jdolecek 	bus_dmamap_sync(sc->rx.desc_tag, sc->rx.desc_map,
   1272  1.11.2.2  jdolecek 	    0, sc->rx.desc_map->dm_mapsize,
   1273  1.11.2.2  jdolecek 	    BUS_DMASYNC_PREREAD|BUS_DMASYNC_PREWRITE);
   1274  1.11.2.2  jdolecek 
   1275  1.11.2.2  jdolecek 	/* Write transmit and receive descriptor base address registers */
   1276  1.11.2.2  jdolecek 	WR4(sc, EMAC_TX_DMA_LIST, sc->tx.desc_ring_paddr);
   1277  1.11.2.2  jdolecek 	WR4(sc, EMAC_RX_DMA_LIST, sc->rx.desc_ring_paddr);
   1278  1.11.2.2  jdolecek 
   1279  1.11.2.2  jdolecek 	return 0;
   1280  1.11.2.2  jdolecek }
   1281  1.11.2.2  jdolecek 
   1282  1.11.2.2  jdolecek static int
   1283  1.11.2.2  jdolecek sunxi_emac_get_resources(struct sunxi_emac_softc *sc)
   1284  1.11.2.2  jdolecek {
   1285  1.11.2.2  jdolecek 	const int phandle = sc->phandle;
   1286  1.11.2.2  jdolecek 	bus_addr_t addr, size;
   1287  1.11.2.2  jdolecek 
   1288  1.11.2.2  jdolecek 	/* Map EMAC registers */
   1289  1.11.2.2  jdolecek 	if (fdtbus_get_reg(phandle, 0, &addr, &size) != 0)
   1290  1.11.2.2  jdolecek 		return ENXIO;
   1291  1.11.2.2  jdolecek 	if (bus_space_map(sc->bst, addr, size, 0, &sc->bsh[_RES_EMAC]) != 0)
   1292  1.11.2.2  jdolecek 		return ENXIO;
   1293  1.11.2.2  jdolecek 
   1294  1.11.2.2  jdolecek 	/* Map SYSCON registers */
   1295  1.11.2.2  jdolecek 	if (of_hasprop(phandle, "syscon")) {
   1296  1.11.2.2  jdolecek 		const int syscon_phandle = fdtbus_get_phandle(phandle,
   1297  1.11.2.2  jdolecek 		    "syscon");
   1298  1.11.2.2  jdolecek 		if (syscon_phandle == -1)
   1299  1.11.2.2  jdolecek 			return ENXIO;
   1300  1.11.2.2  jdolecek 		if (fdtbus_get_reg(syscon_phandle, 0, &addr, &size) != 0)
   1301  1.11.2.2  jdolecek 			return ENXIO;
   1302  1.11.2.2  jdolecek 		if (size < EMAC_CLK_REG + 4)
   1303  1.11.2.2  jdolecek 			return ENXIO;
   1304  1.11.2.2  jdolecek 		addr += EMAC_CLK_REG;
   1305  1.11.2.2  jdolecek 		size -= EMAC_CLK_REG;
   1306  1.11.2.2  jdolecek 	} else {
   1307  1.11.2.2  jdolecek 		if (fdtbus_get_reg(phandle, 1, &addr, &size) != 0)
   1308  1.11.2.2  jdolecek 			return ENXIO;
   1309  1.11.2.2  jdolecek 	}
   1310  1.11.2.2  jdolecek 	if (bus_space_map(sc->bst, addr, size, 0, &sc->bsh[_RES_SYSCON]) != 0)
   1311  1.11.2.2  jdolecek 		return ENXIO;
   1312  1.11.2.2  jdolecek 
   1313  1.11.2.2  jdolecek 	/* The "ahb"/"stmmaceth" clock and reset is required */
   1314  1.11.2.2  jdolecek 	if ((sc->clk_ahb = fdtbus_clock_get(phandle, "ahb")) == NULL &&
   1315  1.11.2.2  jdolecek 	    (sc->clk_ahb = fdtbus_clock_get(phandle, "stmmaceth")) == NULL)
   1316  1.11.2.2  jdolecek 		return ENXIO;
   1317  1.11.2.2  jdolecek 	if ((sc->rst_ahb = fdtbus_reset_get(phandle, "ahb")) == NULL &&
   1318  1.11.2.2  jdolecek 	    (sc->rst_ahb = fdtbus_reset_get(phandle, "stmmaceth")) == NULL)
   1319  1.11.2.2  jdolecek 		return ENXIO;
   1320  1.11.2.2  jdolecek 
   1321  1.11.2.2  jdolecek 	/* Internal PHY clock and reset are optional properties. */
   1322  1.11.2.2  jdolecek 	sc->clk_ephy = fdtbus_clock_get(phandle, "ephy");
   1323  1.11.2.2  jdolecek 	if (sc->clk_ephy == NULL) {
   1324  1.11.2.2  jdolecek 		int phy_phandle = fdtbus_get_phandle(phandle, "phy-handle");
   1325  1.11.2.2  jdolecek 		if (phy_phandle != -1)
   1326  1.11.2.2  jdolecek 			sc->clk_ephy = fdtbus_clock_get_index(phy_phandle, 0);
   1327  1.11.2.2  jdolecek 	}
   1328  1.11.2.2  jdolecek 	sc->rst_ephy = fdtbus_reset_get(phandle, "ephy");
   1329  1.11.2.2  jdolecek 	if (sc->rst_ephy == NULL) {
   1330  1.11.2.2  jdolecek 		int phy_phandle = fdtbus_get_phandle(phandle, "phy-phandle");
   1331  1.11.2.2  jdolecek 		if (phy_phandle != -1)
   1332  1.11.2.2  jdolecek 			sc->rst_ephy = fdtbus_reset_get_index(phy_phandle, 0);
   1333  1.11.2.2  jdolecek 	}
   1334  1.11.2.2  jdolecek 
   1335  1.11.2.2  jdolecek 	/* Regulator is optional */
   1336  1.11.2.2  jdolecek 	sc->reg_phy = fdtbus_regulator_acquire(phandle, "phy-supply");
   1337  1.11.2.2  jdolecek 
   1338  1.11.2.2  jdolecek 	/* Reset GPIO is optional */
   1339  1.11.2.2  jdolecek 	sc->pin_reset = fdtbus_gpio_acquire(sc->phandle,
   1340  1.11.2.2  jdolecek 	    "allwinner,reset-gpio", GPIO_PIN_OUTPUT);
   1341  1.11.2.2  jdolecek 
   1342  1.11.2.2  jdolecek 	return 0;
   1343  1.11.2.2  jdolecek }
   1344  1.11.2.2  jdolecek 
   1345  1.11.2.2  jdolecek static int
   1346  1.11.2.2  jdolecek sunxi_emac_get_phyid(struct sunxi_emac_softc *sc)
   1347  1.11.2.2  jdolecek {
   1348  1.11.2.2  jdolecek 	bus_addr_t addr;
   1349  1.11.2.2  jdolecek 	int phy_phandle;
   1350  1.11.2.2  jdolecek 
   1351  1.11.2.2  jdolecek 	phy_phandle = fdtbus_get_phandle(sc->phandle, "phy");
   1352  1.11.2.2  jdolecek 	if (phy_phandle == -1)
   1353  1.11.2.2  jdolecek 		phy_phandle = fdtbus_get_phandle(sc->phandle, "phy-handle");
   1354  1.11.2.2  jdolecek 	if (phy_phandle == -1)
   1355  1.11.2.2  jdolecek 		return MII_PHY_ANY;
   1356  1.11.2.2  jdolecek 
   1357  1.11.2.2  jdolecek 	if (fdtbus_get_reg(phy_phandle, 0, &addr, NULL) != 0)
   1358  1.11.2.2  jdolecek 		return MII_PHY_ANY;
   1359  1.11.2.2  jdolecek 
   1360  1.11.2.2  jdolecek 	return (int)addr;
   1361  1.11.2.2  jdolecek }
   1362  1.11.2.2  jdolecek 
   1363  1.11.2.2  jdolecek static int
   1364  1.11.2.2  jdolecek sunxi_emac_match(device_t parent, cfdata_t cf, void *aux)
   1365  1.11.2.2  jdolecek {
   1366  1.11.2.2  jdolecek 	struct fdt_attach_args * const faa = aux;
   1367  1.11.2.2  jdolecek 
   1368  1.11.2.2  jdolecek 	return of_match_compat_data(faa->faa_phandle, compat_data);
   1369  1.11.2.2  jdolecek }
   1370  1.11.2.2  jdolecek 
   1371  1.11.2.2  jdolecek static void
   1372  1.11.2.2  jdolecek sunxi_emac_attach(device_t parent, device_t self, void *aux)
   1373  1.11.2.2  jdolecek {
   1374  1.11.2.2  jdolecek 	struct fdt_attach_args * const faa = aux;
   1375  1.11.2.2  jdolecek 	struct sunxi_emac_softc * const sc = device_private(self);
   1376  1.11.2.2  jdolecek 	const int phandle = faa->faa_phandle;
   1377  1.11.2.2  jdolecek 	struct mii_data *mii = &sc->mii;
   1378  1.11.2.2  jdolecek 	struct ifnet *ifp = &sc->ec.ec_if;
   1379  1.11.2.2  jdolecek 	uint8_t eaddr[ETHER_ADDR_LEN];
   1380  1.11.2.2  jdolecek 	char intrstr[128];
   1381  1.11.2.2  jdolecek 
   1382  1.11.2.2  jdolecek 	sc->dev = self;
   1383  1.11.2.2  jdolecek 	sc->phandle = phandle;
   1384  1.11.2.2  jdolecek 	sc->bst = faa->faa_bst;
   1385  1.11.2.2  jdolecek 	sc->dmat = faa->faa_dmat;
   1386  1.11.2.2  jdolecek 	sc->type = of_search_compatible(phandle, compat_data)->data;
   1387  1.11.2.2  jdolecek 	sc->phy_id = sunxi_emac_get_phyid(sc);
   1388  1.11.2.2  jdolecek 
   1389  1.11.2.2  jdolecek 	if (sunxi_emac_get_resources(sc) != 0) {
   1390  1.11.2.2  jdolecek 		aprint_error(": cannot allocate resources for device\n");
   1391  1.11.2.2  jdolecek 		return;
   1392  1.11.2.2  jdolecek 	}
   1393  1.11.2.2  jdolecek 	if (!fdtbus_intr_str(phandle, 0, intrstr, sizeof(intrstr))) {
   1394  1.11.2.2  jdolecek 		aprint_error(": cannot decode interrupt\n");
   1395  1.11.2.2  jdolecek 		return;
   1396  1.11.2.2  jdolecek 	}
   1397  1.11.2.2  jdolecek 
   1398  1.11.2.2  jdolecek 	mutex_init(&sc->mtx, MUTEX_DEFAULT, IPL_NET);
   1399  1.11.2.2  jdolecek 	callout_init(&sc->stat_ch, CALLOUT_FLAGS);
   1400  1.11.2.2  jdolecek 	callout_setfunc(&sc->stat_ch, sunxi_emac_tick, sc);
   1401  1.11.2.2  jdolecek 
   1402  1.11.2.2  jdolecek 	aprint_naive("\n");
   1403  1.11.2.2  jdolecek 	aprint_normal(": EMAC\n");
   1404  1.11.2.2  jdolecek 
   1405  1.11.2.2  jdolecek 	/* Setup clocks and regulators */
   1406  1.11.2.2  jdolecek 	if (sunxi_emac_setup_resources(sc) != 0)
   1407  1.11.2.2  jdolecek 		return;
   1408  1.11.2.2  jdolecek 
   1409  1.11.2.2  jdolecek 	/* Read MAC address before resetting the chip */
   1410  1.11.2.2  jdolecek 	sunxi_emac_get_eaddr(sc, eaddr);
   1411  1.11.2.2  jdolecek 
   1412  1.11.2.2  jdolecek 	/* Soft reset EMAC core */
   1413  1.11.2.2  jdolecek 	if (sunxi_emac_reset(sc) != 0)
   1414  1.11.2.2  jdolecek 		return;
   1415  1.11.2.2  jdolecek 
   1416  1.11.2.2  jdolecek 	/* Setup DMA descriptors */
   1417  1.11.2.2  jdolecek 	if (sunxi_emac_setup_dma(sc) != 0) {
   1418  1.11.2.2  jdolecek 		aprint_error_dev(self, "failed to setup DMA descriptors\n");
   1419  1.11.2.2  jdolecek 		return;
   1420  1.11.2.2  jdolecek 	}
   1421  1.11.2.2  jdolecek 
   1422  1.11.2.2  jdolecek 	/* Install interrupt handler */
   1423  1.11.2.2  jdolecek 	sc->ih = fdtbus_intr_establish(phandle, 0, IPL_NET,
   1424  1.11.2.2  jdolecek 	    FDT_INTR_FLAGS, sunxi_emac_intr, sc);
   1425  1.11.2.2  jdolecek 	if (sc->ih == NULL) {
   1426  1.11.2.2  jdolecek 		aprint_error_dev(self, "failed to establish interrupt on %s\n",
   1427  1.11.2.2  jdolecek 		    intrstr);
   1428  1.11.2.2  jdolecek 		return;
   1429  1.11.2.2  jdolecek 	}
   1430  1.11.2.2  jdolecek 	aprint_normal_dev(self, "interrupting on %s\n", intrstr);
   1431  1.11.2.2  jdolecek 
   1432  1.11.2.2  jdolecek 	/* Setup ethernet interface */
   1433  1.11.2.2  jdolecek 	ifp->if_softc = sc;
   1434  1.11.2.2  jdolecek 	snprintf(ifp->if_xname, IFNAMSIZ, EMAC_IFNAME, device_unit(self));
   1435  1.11.2.2  jdolecek 	ifp->if_flags = IFF_BROADCAST | IFF_SIMPLEX | IFF_MULTICAST;
   1436  1.11.2.2  jdolecek #ifdef EMAC_MPSAFE
   1437  1.11.2.2  jdolecek 	ifp->if_extflags = IFEF_MPSAFE;
   1438  1.11.2.2  jdolecek #endif
   1439  1.11.2.2  jdolecek 	ifp->if_start = sunxi_emac_start;
   1440  1.11.2.2  jdolecek 	ifp->if_ioctl = sunxi_emac_ioctl;
   1441  1.11.2.2  jdolecek 	ifp->if_init = sunxi_emac_init;
   1442  1.11.2.2  jdolecek 	ifp->if_stop = sunxi_emac_stop;
   1443  1.11.2.2  jdolecek 	ifp->if_capabilities = IFCAP_CSUM_IPv4_Rx |
   1444  1.11.2.2  jdolecek 			       IFCAP_CSUM_IPv4_Tx |
   1445  1.11.2.2  jdolecek 			       IFCAP_CSUM_TCPv4_Rx |
   1446  1.11.2.2  jdolecek 			       IFCAP_CSUM_TCPv4_Tx |
   1447  1.11.2.2  jdolecek 			       IFCAP_CSUM_UDPv4_Rx |
   1448  1.11.2.2  jdolecek 			       IFCAP_CSUM_UDPv4_Tx;
   1449  1.11.2.2  jdolecek 	IFQ_SET_MAXLEN(&ifp->if_snd, IFQ_MAXLEN);
   1450  1.11.2.2  jdolecek 	IFQ_SET_READY(&ifp->if_snd);
   1451  1.11.2.2  jdolecek 
   1452  1.11.2.2  jdolecek 	/* 802.1Q VLAN-sized frames are supported */
   1453  1.11.2.2  jdolecek 	sc->ec.ec_capabilities |= ETHERCAP_VLAN_MTU;
   1454  1.11.2.2  jdolecek 
   1455  1.11.2.2  jdolecek 	/* Attach MII driver */
   1456  1.11.2.2  jdolecek 	sc->ec.ec_mii = mii;
   1457  1.11.2.2  jdolecek 	ifmedia_init(&mii->mii_media, 0, ether_mediachange, ether_mediastatus);
   1458  1.11.2.2  jdolecek 	mii->mii_ifp = ifp;
   1459  1.11.2.2  jdolecek 	mii->mii_readreg = sunxi_emac_mii_readreg;
   1460  1.11.2.2  jdolecek 	mii->mii_writereg = sunxi_emac_mii_writereg;
   1461  1.11.2.2  jdolecek 	mii->mii_statchg = sunxi_emac_mii_statchg;
   1462  1.11.2.2  jdolecek 	mii_attach(self, mii, 0xffffffff, sc->phy_id, MII_OFFSET_ANY,
   1463  1.11.2.2  jdolecek 	    MIIF_DOPAUSE);
   1464  1.11.2.2  jdolecek 
   1465  1.11.2.2  jdolecek 	if (LIST_EMPTY(&mii->mii_phys)) {
   1466  1.11.2.2  jdolecek 		aprint_error_dev(self, "no PHY found!\n");
   1467  1.11.2.2  jdolecek 		return;
   1468  1.11.2.2  jdolecek 	}
   1469  1.11.2.2  jdolecek 	ifmedia_set(&mii->mii_media, IFM_ETHER|IFM_AUTO);
   1470  1.11.2.2  jdolecek 
   1471  1.11.2.2  jdolecek 	/* Attach interface */
   1472  1.11.2.2  jdolecek 	if_attach(ifp);
   1473  1.11.2.2  jdolecek 	if_deferred_start_init(ifp, NULL);
   1474  1.11.2.2  jdolecek 
   1475  1.11.2.2  jdolecek 	/* Attach ethernet interface */
   1476  1.11.2.2  jdolecek 	ether_ifattach(ifp, eaddr);
   1477  1.11.2.2  jdolecek }
   1478  1.11.2.2  jdolecek 
   1479  1.11.2.2  jdolecek CFATTACH_DECL_NEW(sunxi_emac, sizeof(struct sunxi_emac_softc),
   1480  1.11.2.2  jdolecek     sunxi_emac_match, sunxi_emac_attach, NULL, NULL);
   1481