wzero3_ssp.c revision 1.4.2.2 1 1.4.2.2 yamt /* $NetBSD: wzero3_ssp.c,v 1.4.2.2 2010/08/11 22:52:05 yamt Exp $ */
2 1.4.2.2 yamt
3 1.4.2.2 yamt /*
4 1.4.2.2 yamt * Copyright (c) 2010 NONAKA Kimihiro <nonaka (at) netbsd.org>
5 1.4.2.2 yamt * All rights reserved.
6 1.4.2.2 yamt *
7 1.4.2.2 yamt * Redistribution and use in source and binary forms, with or without
8 1.4.2.2 yamt * modification, are permitted provided that the following conditions
9 1.4.2.2 yamt * are met:
10 1.4.2.2 yamt * 1. Redistributions of source code must retain the above copyright
11 1.4.2.2 yamt * notice, this list of conditions and the following disclaimer.
12 1.4.2.2 yamt * 2. Redistributions in binary form must reproduce the above copyright
13 1.4.2.2 yamt * notice, this list of conditions and the following disclaimer in the
14 1.4.2.2 yamt * documentation and/or other materials provided with the distribution.
15 1.4.2.2 yamt *
16 1.4.2.2 yamt * THIS SOFTWARE IS PROVIDED BY THE REGENTS AND CONTRIBUTORS ``AS IS'' AND
17 1.4.2.2 yamt * ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
18 1.4.2.2 yamt * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
19 1.4.2.2 yamt * ARE DISCLAIMED. IN NO EVENT SHALL THE REGENTS OR CONTRIBUTORS BE LIABLE
20 1.4.2.2 yamt * FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL
21 1.4.2.2 yamt * DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS
22 1.4.2.2 yamt * OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION)
23 1.4.2.2 yamt * HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
24 1.4.2.2 yamt * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
25 1.4.2.2 yamt * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF
26 1.4.2.2 yamt * SUCH DAMAGE.
27 1.4.2.2 yamt */
28 1.4.2.2 yamt
29 1.4.2.2 yamt #include <sys/cdefs.h>
30 1.4.2.2 yamt __KERNEL_RCSID(0, "$NetBSD: wzero3_ssp.c,v 1.4.2.2 2010/08/11 22:52:05 yamt Exp $");
31 1.4.2.2 yamt
32 1.4.2.2 yamt #include <sys/param.h>
33 1.4.2.2 yamt #include <sys/systm.h>
34 1.4.2.2 yamt #include <sys/device.h>
35 1.4.2.2 yamt #include <sys/mutex.h>
36 1.4.2.2 yamt #include <sys/pmf.h>
37 1.4.2.2 yamt #include <sys/bus.h>
38 1.4.2.2 yamt
39 1.4.2.2 yamt #include <machine/bootinfo.h>
40 1.4.2.2 yamt #include <machine/platid.h>
41 1.4.2.2 yamt #include <machine/platid_mask.h>
42 1.4.2.2 yamt
43 1.4.2.2 yamt #include <arm/xscale/pxa2x0reg.h>
44 1.4.2.2 yamt #include <arm/xscale/pxa2x0var.h>
45 1.4.2.2 yamt #include <arm/xscale/pxa2x0_gpio.h>
46 1.4.2.2 yamt
47 1.4.2.2 yamt #include <hpcarm/dev/wzero3_reg.h>
48 1.4.2.2 yamt #include <hpcarm/dev/wzero3_sspvar.h>
49 1.4.2.2 yamt
50 1.4.2.2 yamt #define WS003SH_SSCR0_MAX1233 0x0000048f /* 16bit/SPI/div by 5 */
51 1.4.2.2 yamt #define WS007SH_SSCR0_ADS7846 0x000006ab /* 12bit/Microwire/div by 7 */
52 1.4.2.2 yamt #define WS011SH_SSCR0_AK4184_TP 0x0010068f /* 32bit/SPI/div by 7 */
53 1.4.2.2 yamt #define WS011SH_SSCR0_AK4184_KEYPAD 0x0000068f /* 16bit/SPI/div by 7 */
54 1.4.2.2 yamt
55 1.4.2.2 yamt struct wzero3ssp_model;
56 1.4.2.2 yamt struct wzero3ssp_softc {
57 1.4.2.2 yamt device_t sc_dev;
58 1.4.2.2 yamt bus_space_tag_t sc_iot;
59 1.4.2.2 yamt bus_space_handle_t sc_ioh;
60 1.4.2.2 yamt kmutex_t sc_mtx;
61 1.4.2.2 yamt const struct wzero3ssp_model *sc_model;
62 1.4.2.2 yamt };
63 1.4.2.2 yamt
64 1.4.2.2 yamt static int wzero3ssp_match(device_t, cfdata_t, void *);
65 1.4.2.2 yamt static void wzero3ssp_attach(device_t, device_t, void *);
66 1.4.2.2 yamt
67 1.4.2.2 yamt CFATTACH_DECL_NEW(wzero3ssp, sizeof(struct wzero3ssp_softc),
68 1.4.2.2 yamt wzero3ssp_match, wzero3ssp_attach, NULL, NULL);
69 1.4.2.2 yamt
70 1.4.2.2 yamt static void wzero3ssp_init(struct wzero3ssp_softc *);
71 1.4.2.2 yamt static bool wzero3ssp_resume(device_t dv, const pmf_qual_t *);
72 1.4.2.2 yamt static uint32_t wzero3ssp_read_ads7846(struct wzero3ssp_softc *, uint32_t);
73 1.4.2.2 yamt static uint32_t wzero3ssp_read_max1233(struct wzero3ssp_softc *, uint32_t,
74 1.4.2.2 yamt uint32_t);
75 1.4.2.2 yamt static uint32_t wzero3ssp_read_ak4184_tp(struct wzero3ssp_softc *, uint32_t);
76 1.4.2.2 yamt static uint16_t wzero3ssp_read_ak4184_keypad(struct wzero3ssp_softc *, uint32_t,
77 1.4.2.2 yamt uint32_t);
78 1.4.2.2 yamt
79 1.4.2.2 yamt static struct wzero3ssp_softc *wzero3ssp_sc;
80 1.4.2.2 yamt
81 1.4.2.2 yamt static const struct wzero3ssp_model {
82 1.4.2.2 yamt platid_mask_t *platid;
83 1.4.2.2 yamt u_long sspaddr;
84 1.4.2.2 yamt } wzero3ssp_table[] = {
85 1.4.2.2 yamt /* WS003SH */
86 1.4.2.2 yamt {
87 1.4.2.2 yamt &platid_mask_MACH_SHARP_WZERO3_WS003SH,
88 1.4.2.2 yamt PXA2X0_SSP2_BASE,
89 1.4.2.2 yamt },
90 1.4.2.2 yamt /* WS004SH */
91 1.4.2.2 yamt {
92 1.4.2.2 yamt &platid_mask_MACH_SHARP_WZERO3_WS004SH,
93 1.4.2.2 yamt PXA2X0_SSP2_BASE,
94 1.4.2.2 yamt },
95 1.4.2.2 yamt /* WS007SH */
96 1.4.2.2 yamt {
97 1.4.2.2 yamt &platid_mask_MACH_SHARP_WZERO3_WS007SH,
98 1.4.2.2 yamt PXA2X0_SSP1_BASE,
99 1.4.2.2 yamt },
100 1.4.2.2 yamt /* WS011SH */
101 1.4.2.2 yamt {
102 1.4.2.2 yamt &platid_mask_MACH_SHARP_WZERO3_WS011SH,
103 1.4.2.2 yamt PXA2X0_SSP1_BASE,
104 1.4.2.2 yamt },
105 1.4.2.2 yamt #if 0
106 1.4.2.2 yamt /* WS0020H */
107 1.4.2.2 yamt {
108 1.4.2.2 yamt &platid_mask_MACH_SHARP_WZERO3_WS020SH,
109 1.4.2.2 yamt PXA2X0_SSP1_BASE,
110 1.4.2.2 yamt },
111 1.4.2.2 yamt #endif
112 1.4.2.2 yamt {
113 1.4.2.2 yamt NULL, 0,
114 1.4.2.2 yamt },
115 1.4.2.2 yamt };
116 1.4.2.2 yamt
117 1.4.2.2 yamt static const struct wzero3ssp_model *
118 1.4.2.2 yamt wzero3ssp_lookup(void)
119 1.4.2.2 yamt {
120 1.4.2.2 yamt const struct wzero3ssp_model *model;
121 1.4.2.2 yamt
122 1.4.2.2 yamt for (model = wzero3ssp_table; model->platid != NULL; model++) {
123 1.4.2.2 yamt if (platid_match(&platid, model->platid)) {
124 1.4.2.2 yamt return model;
125 1.4.2.2 yamt }
126 1.4.2.2 yamt }
127 1.4.2.2 yamt return NULL;
128 1.4.2.2 yamt }
129 1.4.2.2 yamt
130 1.4.2.2 yamt static int
131 1.4.2.2 yamt wzero3ssp_match(device_t parent, cfdata_t cf, void *aux)
132 1.4.2.2 yamt {
133 1.4.2.2 yamt
134 1.4.2.2 yamt if (strcmp(cf->cf_name, "wzero3ssp") != 0)
135 1.4.2.2 yamt return 0;
136 1.4.2.2 yamt if (wzero3ssp_lookup() == NULL)
137 1.4.2.2 yamt return 0;
138 1.4.2.2 yamt if (wzero3ssp_sc != NULL)
139 1.4.2.2 yamt return 0;
140 1.4.2.2 yamt return 1;
141 1.4.2.2 yamt }
142 1.4.2.2 yamt
143 1.4.2.2 yamt static void
144 1.4.2.2 yamt wzero3ssp_attach(device_t parent, device_t self, void *aux)
145 1.4.2.2 yamt {
146 1.4.2.2 yamt struct wzero3ssp_softc *sc = device_private(self);
147 1.4.2.2 yamt
148 1.4.2.2 yamt sc->sc_dev = self;
149 1.4.2.2 yamt wzero3ssp_sc = sc;
150 1.4.2.2 yamt
151 1.4.2.2 yamt aprint_normal("\n");
152 1.4.2.2 yamt aprint_naive("\n");
153 1.4.2.2 yamt
154 1.4.2.2 yamt sc->sc_model = wzero3ssp_lookup();
155 1.4.2.2 yamt if (sc->sc_model == NULL) {
156 1.4.2.2 yamt aprint_error_dev(self, "unknown model\n");
157 1.4.2.2 yamt return;
158 1.4.2.2 yamt }
159 1.4.2.2 yamt
160 1.4.2.2 yamt mutex_init(&sc->sc_mtx, MUTEX_DEFAULT, IPL_TTY);
161 1.4.2.2 yamt
162 1.4.2.2 yamt sc->sc_iot = &pxa2x0_bs_tag;
163 1.4.2.2 yamt if (bus_space_map(sc->sc_iot, sc->sc_model->sspaddr, PXA2X0_SSP_SIZE, 0,
164 1.4.2.2 yamt &sc->sc_ioh)) {
165 1.4.2.2 yamt aprint_error_dev(sc->sc_dev, "can't map bus space\n");
166 1.4.2.2 yamt return;
167 1.4.2.2 yamt }
168 1.4.2.2 yamt
169 1.4.2.2 yamt if (!pmf_device_register(sc->sc_dev, NULL, wzero3ssp_resume))
170 1.4.2.2 yamt aprint_error_dev(sc->sc_dev,
171 1.4.2.2 yamt "couldn't establish power handler\n");
172 1.4.2.2 yamt
173 1.4.2.2 yamt wzero3ssp_init(sc);
174 1.4.2.2 yamt }
175 1.4.2.2 yamt
176 1.4.2.2 yamt /*
177 1.4.2.2 yamt * Initialize the dedicated SSP unit and disable all chip selects.
178 1.4.2.2 yamt * This function is called with interrupts disabled.
179 1.4.2.2 yamt */
180 1.4.2.2 yamt static void
181 1.4.2.2 yamt wzero3ssp_init(struct wzero3ssp_softc *sc)
182 1.4.2.2 yamt {
183 1.4.2.2 yamt
184 1.4.2.2 yamt if (sc->sc_model->sspaddr == PXA2X0_SSP1_BASE)
185 1.4.2.2 yamt pxa2x0_clkman_config(CKEN_SSP2, 1);
186 1.4.2.2 yamt else if (sc->sc_model->sspaddr == PXA2X0_SSP2_BASE)
187 1.4.2.2 yamt pxa2x0_clkman_config(CKEN_SSP3, 1);
188 1.4.2.2 yamt
189 1.4.2.2 yamt bus_space_write_4(sc->sc_iot, sc->sc_ioh, SSP_SSCR0, 0);
190 1.4.2.2 yamt bus_space_write_4(sc->sc_iot, sc->sc_ioh, SSP_SSCR1, 0);
191 1.4.2.2 yamt
192 1.4.2.2 yamt /* XXX */
193 1.4.2.2 yamt if (platid_match(&platid, &platid_mask_MACH_SHARP_WZERO3_WS003SH)
194 1.4.2.2 yamt || platid_match(&platid, &platid_mask_MACH_SHARP_WZERO3_WS004SH)) {
195 1.4.2.2 yamt pxa2x0_gpio_set_function(39/*GPIO_WS003SH_XXX*/,
196 1.4.2.2 yamt GPIO_OUT|GPIO_SET);
197 1.4.2.2 yamt pxa2x0_gpio_set_function(GPIO_WS003SH_MAX1233_CS,
198 1.4.2.2 yamt GPIO_OUT|GPIO_SET);
199 1.4.2.2 yamt }
200 1.4.2.2 yamt if (platid_match(&platid, &platid_mask_MACH_SHARP_WZERO3_WS007SH)) {
201 1.4.2.2 yamt pxa2x0_gpio_set_function(GPIO_WS007SH_ADS7846_CS,
202 1.4.2.2 yamt GPIO_OUT|GPIO_SET);
203 1.4.2.2 yamt }
204 1.4.2.2 yamt if (platid_match(&platid, &platid_mask_MACH_SHARP_WZERO3_WS011SH)) {
205 1.4.2.2 yamt pxa2x0_gpio_set_function(GPIO_WS011SH_AK4184_CS,
206 1.4.2.2 yamt GPIO_OUT|GPIO_SET);
207 1.4.2.2 yamt }
208 1.4.2.2 yamt }
209 1.4.2.2 yamt
210 1.4.2.2 yamt static bool
211 1.4.2.2 yamt wzero3ssp_resume(device_t dv, const pmf_qual_t *qual)
212 1.4.2.2 yamt {
213 1.4.2.2 yamt struct wzero3ssp_softc *sc = device_private(dv);
214 1.4.2.2 yamt
215 1.4.2.2 yamt mutex_enter(&sc->sc_mtx);
216 1.4.2.2 yamt wzero3ssp_init(sc);
217 1.4.2.2 yamt mutex_exit(&sc->sc_mtx);
218 1.4.2.2 yamt
219 1.4.2.2 yamt return true;
220 1.4.2.2 yamt }
221 1.4.2.2 yamt
222 1.4.2.2 yamt /*
223 1.4.2.2 yamt * Transmit a single data word to one of the ICs, keep the chip selected
224 1.4.2.2 yamt * afterwards, and don't wait for data to be returned in SSDR. Interrupts
225 1.4.2.2 yamt * must be held off until wzero3ssp_ic_stop() gets called.
226 1.4.2.2 yamt */
227 1.4.2.2 yamt void
228 1.4.2.2 yamt wzero3ssp_ic_start(int ic, uint32_t cmd)
229 1.4.2.2 yamt {
230 1.4.2.2 yamt struct wzero3ssp_softc *sc;
231 1.4.2.2 yamt
232 1.4.2.2 yamt KASSERT(wzero3ssp_sc != NULL);
233 1.4.2.2 yamt sc = wzero3ssp_sc;
234 1.4.2.2 yamt
235 1.4.2.2 yamt mutex_enter(&sc->sc_mtx);
236 1.4.2.2 yamt
237 1.4.2.2 yamt /* disable other ICs */
238 1.4.2.2 yamt bus_space_write_4(sc->sc_iot, sc->sc_ioh, SSP_SSCR0, 0);
239 1.4.2.2 yamt if (platid_match(&platid, &platid_mask_MACH_SHARP_WZERO3_WS007SH)) {
240 1.4.2.2 yamt if (ic != WZERO3_SSP_IC_ADS7846)
241 1.4.2.2 yamt pxa2x0_gpio_set_bit(GPIO_WS007SH_ADS7846_CS);
242 1.4.2.2 yamt }
243 1.4.2.2 yamt if (platid_match(&platid, &platid_mask_MACH_SHARP_WZERO3_WS011SH)) {
244 1.4.2.2 yamt if (ic != WZERO3_SSP_IC_AK4184_TP
245 1.4.2.2 yamt && ic != WZERO3_SSP_IC_AK4184_KEYPAD)
246 1.4.2.2 yamt pxa2x0_gpio_set_bit(GPIO_WS011SH_AK4184_CS);
247 1.4.2.2 yamt }
248 1.4.2.2 yamt
249 1.4.2.2 yamt /* activate the chosen one */
250 1.4.2.2 yamt switch (ic) {
251 1.4.2.2 yamt case WZERO3_SSP_IC_ADS7846:
252 1.4.2.2 yamt bus_space_write_4(sc->sc_iot, sc->sc_ioh, SSP_SSCR0, 0);
253 1.4.2.2 yamt bus_space_write_4(sc->sc_iot, sc->sc_ioh, SSP_SSCR0,
254 1.4.2.2 yamt WS007SH_SSCR0_ADS7846);
255 1.4.2.2 yamt pxa2x0_gpio_clear_bit(GPIO_WS007SH_ADS7846_CS);
256 1.4.2.2 yamt bus_space_write_1(sc->sc_iot, sc->sc_ioh, SSP_SSDR, cmd);
257 1.4.2.2 yamt while ((bus_space_read_4(sc->sc_iot, sc->sc_ioh, SSP_SSSR)
258 1.4.2.2 yamt & SSSR_TNF) != SSSR_TNF)
259 1.4.2.2 yamt continue; /* poll */
260 1.4.2.2 yamt break;
261 1.4.2.2 yamt case WZERO3_SSP_IC_AK4184_TP:
262 1.4.2.2 yamt bus_space_write_4(sc->sc_iot, sc->sc_ioh, SSP_SSCR0, 0);
263 1.4.2.2 yamt bus_space_write_4(sc->sc_iot, sc->sc_ioh, SSP_SSCR0,
264 1.4.2.2 yamt WS011SH_SSCR0_AK4184_TP);
265 1.4.2.2 yamt pxa2x0_gpio_clear_bit(GPIO_WS011SH_AK4184_CS);
266 1.4.2.2 yamt (void) bus_space_read_4(sc->sc_iot, sc->sc_ioh, SSP_SSDR);
267 1.4.2.2 yamt while (!(bus_space_read_4(sc->sc_iot, sc->sc_ioh, SSP_SSSR)
268 1.4.2.2 yamt & SSSR_TNF))
269 1.4.2.2 yamt continue; /* poll */
270 1.4.2.2 yamt bus_space_write_4(sc->sc_iot, sc->sc_ioh, SSP_SSDR, cmd << 16);
271 1.4.2.2 yamt while (bus_space_read_4(sc->sc_iot, sc->sc_ioh, SSP_SSSR)
272 1.4.2.2 yamt & SSSR_BUSY)
273 1.4.2.2 yamt continue; /* poll */
274 1.4.2.2 yamt break;
275 1.4.2.2 yamt case WZERO3_SSP_IC_MAX1233:
276 1.4.2.2 yamt case WZERO3_SSP_IC_AK4184_KEYPAD:
277 1.4.2.2 yamt case WZERO3_SSP_IC_NUM:
278 1.4.2.2 yamt default:
279 1.4.2.2 yamt break;
280 1.4.2.2 yamt }
281 1.4.2.2 yamt }
282 1.4.2.2 yamt
283 1.4.2.2 yamt /*
284 1.4.2.2 yamt * Read the last value from SSDR and deactivate all chip-selects.
285 1.4.2.2 yamt */
286 1.4.2.2 yamt uint32_t
287 1.4.2.2 yamt wzero3ssp_ic_stop(int ic)
288 1.4.2.2 yamt {
289 1.4.2.2 yamt struct wzero3ssp_softc *sc;
290 1.4.2.2 yamt uint32_t rv;
291 1.4.2.2 yamt
292 1.4.2.2 yamt KASSERT(wzero3ssp_sc != NULL);
293 1.4.2.2 yamt sc = wzero3ssp_sc;
294 1.4.2.2 yamt
295 1.4.2.2 yamt switch (ic) {
296 1.4.2.2 yamt case WZERO3_SSP_IC_ADS7846:
297 1.4.2.2 yamt /* read result of last command */
298 1.4.2.2 yamt while ((bus_space_read_4(sc->sc_iot, sc->sc_ioh, SSP_SSSR)
299 1.4.2.2 yamt & SSSR_RNE) != SSSR_RNE)
300 1.4.2.2 yamt continue; /* poll */
301 1.4.2.2 yamt rv = bus_space_read_4(sc->sc_iot, sc->sc_ioh, SSP_SSDR);
302 1.4.2.2 yamt pxa2x0_gpio_set_bit(GPIO_WS007SH_ADS7846_CS);
303 1.4.2.2 yamt break;
304 1.4.2.2 yamt case WZERO3_SSP_IC_AK4184_TP:
305 1.4.2.2 yamt /* read result of last command */
306 1.4.2.2 yamt while ((bus_space_read_4(sc->sc_iot, sc->sc_ioh, SSP_SSSR)
307 1.4.2.2 yamt & SSSR_RNE) != SSSR_RNE)
308 1.4.2.2 yamt continue; /* poll */
309 1.4.2.2 yamt rv = bus_space_read_4(sc->sc_iot, sc->sc_ioh, SSP_SSDR);
310 1.4.2.2 yamt pxa2x0_gpio_set_bit(GPIO_WS011SH_AK4184_CS);
311 1.4.2.2 yamt break;
312 1.4.2.2 yamt case WZERO3_SSP_IC_MAX1233:
313 1.4.2.2 yamt case WZERO3_SSP_IC_AK4184_KEYPAD:
314 1.4.2.2 yamt case WZERO3_SSP_IC_NUM:
315 1.4.2.2 yamt default:
316 1.4.2.2 yamt rv = 0;
317 1.4.2.2 yamt break;
318 1.4.2.2 yamt }
319 1.4.2.2 yamt
320 1.4.2.2 yamt mutex_exit(&sc->sc_mtx);
321 1.4.2.2 yamt
322 1.4.2.2 yamt return rv;
323 1.4.2.2 yamt }
324 1.4.2.2 yamt
325 1.4.2.2 yamt /*
326 1.4.2.2 yamt * Activate one of the chip-select lines, transmit one word value in
327 1.4.2.2 yamt * each direction, and deactivate the chip-select again.
328 1.4.2.2 yamt */
329 1.4.2.2 yamt uint32_t
330 1.4.2.2 yamt wzero3ssp_ic_send(int ic, uint32_t data, uint32_t data2)
331 1.4.2.2 yamt {
332 1.4.2.2 yamt struct wzero3ssp_softc *sc;
333 1.4.2.2 yamt
334 1.4.2.2 yamt if (wzero3ssp_sc == NULL) {
335 1.4.2.2 yamt aprint_error("%s: not configured\n", __func__);
336 1.4.2.2 yamt return 0;
337 1.4.2.2 yamt }
338 1.4.2.2 yamt sc = wzero3ssp_sc;
339 1.4.2.2 yamt
340 1.4.2.2 yamt switch (ic) {
341 1.4.2.2 yamt case WZERO3_SSP_IC_ADS7846:
342 1.4.2.2 yamt return wzero3ssp_read_ads7846(sc, data);
343 1.4.2.2 yamt case WZERO3_SSP_IC_MAX1233:
344 1.4.2.2 yamt return wzero3ssp_read_max1233(sc, data, data2);
345 1.4.2.2 yamt case WZERO3_SSP_IC_AK4184_TP:
346 1.4.2.2 yamt return wzero3ssp_read_ak4184_tp(sc, data);
347 1.4.2.2 yamt case WZERO3_SSP_IC_AK4184_KEYPAD:
348 1.4.2.2 yamt return wzero3ssp_read_ak4184_keypad(sc, data, data2);
349 1.4.2.2 yamt case WZERO3_SSP_IC_NUM:
350 1.4.2.2 yamt default:
351 1.4.2.2 yamt aprint_error("%s: invalid IC %d\n", __func__, ic);
352 1.4.2.2 yamt return 0;
353 1.4.2.2 yamt }
354 1.4.2.2 yamt }
355 1.4.2.2 yamt
356 1.4.2.2 yamt static uint32_t
357 1.4.2.2 yamt wzero3ssp_read_ads7846(struct wzero3ssp_softc *sc, uint32_t cmd)
358 1.4.2.2 yamt {
359 1.4.2.2 yamt uint32_t rv;
360 1.4.2.2 yamt
361 1.4.2.2 yamt mutex_enter(&sc->sc_mtx);
362 1.4.2.2 yamt
363 1.4.2.2 yamt bus_space_write_4(sc->sc_iot, sc->sc_ioh, SSP_SSCR0, 0);
364 1.4.2.2 yamt bus_space_write_4(sc->sc_iot, sc->sc_ioh, SSP_SSCR0,
365 1.4.2.2 yamt WS007SH_SSCR0_ADS7846);
366 1.4.2.2 yamt
367 1.4.2.2 yamt pxa2x0_gpio_clear_bit(GPIO_WS007SH_ADS7846_CS);
368 1.4.2.2 yamt
369 1.4.2.2 yamt /* send cmd */
370 1.4.2.2 yamt while (!(bus_space_read_4(sc->sc_iot, sc->sc_ioh, SSP_SSSR) & SSSR_TNF))
371 1.4.2.2 yamt continue; /* poll */
372 1.4.2.2 yamt bus_space_write_4(sc->sc_iot, sc->sc_ioh, SSP_SSDR, cmd);
373 1.4.2.2 yamt while (bus_space_read_4(sc->sc_iot, sc->sc_ioh, SSP_SSSR) & SSSR_BUSY)
374 1.4.2.2 yamt continue; /* poll */
375 1.4.2.2 yamt
376 1.4.2.2 yamt while (!(bus_space_read_4(sc->sc_iot, sc->sc_ioh, SSP_SSSR) & SSSR_RNE))
377 1.4.2.2 yamt continue; /* poll */
378 1.4.2.2 yamt rv = bus_space_read_4(sc->sc_iot, sc->sc_ioh, SSP_SSDR);
379 1.4.2.2 yamt
380 1.4.2.2 yamt pxa2x0_gpio_set_bit(GPIO_WS007SH_ADS7846_CS);
381 1.4.2.2 yamt
382 1.4.2.2 yamt mutex_exit(&sc->sc_mtx);
383 1.4.2.2 yamt
384 1.4.2.2 yamt return rv;
385 1.4.2.2 yamt }
386 1.4.2.2 yamt
387 1.4.2.2 yamt static uint32_t
388 1.4.2.2 yamt wzero3ssp_read_max1233(struct wzero3ssp_softc *sc, uint32_t cmd, uint32_t data)
389 1.4.2.2 yamt {
390 1.4.2.2 yamt uint32_t rv;
391 1.4.2.2 yamt
392 1.4.2.2 yamt mutex_enter(&sc->sc_mtx);
393 1.4.2.2 yamt
394 1.4.2.2 yamt bus_space_write_4(sc->sc_iot, sc->sc_ioh, SSP_SSCR0, 0);
395 1.4.2.2 yamt bus_space_write_4(sc->sc_iot, sc->sc_ioh, SSP_SSCR0,
396 1.4.2.2 yamt WS003SH_SSCR0_MAX1233);
397 1.4.2.2 yamt
398 1.4.2.2 yamt pxa2x0_gpio_set_bit(39/*GPIO_WS003SH_XXX*/);
399 1.4.2.2 yamt pxa2x0_gpio_clear_bit(GPIO_WS003SH_MAX1233_CS);
400 1.4.2.2 yamt
401 1.4.2.2 yamt /* send cmd */
402 1.4.2.2 yamt while (!(bus_space_read_4(sc->sc_iot, sc->sc_ioh, SSP_SSSR) & SSSR_TNF))
403 1.4.2.2 yamt continue; /* poll */
404 1.4.2.2 yamt bus_space_write_4(sc->sc_iot, sc->sc_ioh, SSP_SSDR, cmd);
405 1.4.2.2 yamt while (bus_space_read_4(sc->sc_iot, sc->sc_ioh, SSP_SSSR) & SSSR_BUSY)
406 1.4.2.2 yamt continue; /* poll */
407 1.4.2.2 yamt while (!(bus_space_read_4(sc->sc_iot, sc->sc_ioh, SSP_SSSR) & SSSR_RNE))
408 1.4.2.2 yamt continue; /* poll */
409 1.4.2.2 yamt (void)bus_space_read_4(sc->sc_iot, sc->sc_ioh, SSP_SSDR);
410 1.4.2.2 yamt
411 1.4.2.2 yamt while (!(bus_space_read_4(sc->sc_iot, sc->sc_ioh, SSP_SSSR) & SSSR_TNF))
412 1.4.2.2 yamt continue; /* poll */
413 1.4.2.2 yamt bus_space_write_4(sc->sc_iot, sc->sc_ioh, SSP_SSDR, data);
414 1.4.2.2 yamt while (bus_space_read_4(sc->sc_iot, sc->sc_ioh, SSP_SSSR) & SSSR_BUSY)
415 1.4.2.2 yamt continue; /* poll */
416 1.4.2.2 yamt while (!(bus_space_read_4(sc->sc_iot, sc->sc_ioh, SSP_SSSR) & SSSR_RNE))
417 1.4.2.2 yamt continue; /* poll */
418 1.4.2.2 yamt rv = bus_space_read_4(sc->sc_iot, sc->sc_ioh, SSP_SSDR);
419 1.4.2.2 yamt
420 1.4.2.2 yamt pxa2x0_gpio_set_bit(GPIO_WS003SH_MAX1233_CS);
421 1.4.2.2 yamt
422 1.4.2.2 yamt mutex_exit(&sc->sc_mtx);
423 1.4.2.2 yamt
424 1.4.2.2 yamt return rv;
425 1.4.2.2 yamt }
426 1.4.2.2 yamt
427 1.4.2.2 yamt static uint32_t
428 1.4.2.2 yamt wzero3ssp_read_ak4184_tp(struct wzero3ssp_softc *sc, uint32_t cmd)
429 1.4.2.2 yamt {
430 1.4.2.2 yamt uint32_t rv;
431 1.4.2.2 yamt
432 1.4.2.2 yamt mutex_enter(&sc->sc_mtx);
433 1.4.2.2 yamt
434 1.4.2.2 yamt bus_space_write_4(sc->sc_iot, sc->sc_ioh, SSP_SSCR0, 0);
435 1.4.2.2 yamt bus_space_write_4(sc->sc_iot, sc->sc_ioh, SSP_SSCR0,
436 1.4.2.2 yamt WS011SH_SSCR0_AK4184_TP);
437 1.4.2.2 yamt
438 1.4.2.2 yamt pxa2x0_gpio_clear_bit(GPIO_WS011SH_AK4184_CS);
439 1.4.2.2 yamt
440 1.4.2.2 yamt /* clear rx fifo */
441 1.4.2.2 yamt (void) bus_space_read_4(sc->sc_iot, sc->sc_ioh, SSP_SSDR);
442 1.4.2.2 yamt
443 1.4.2.2 yamt /* send cmd */
444 1.4.2.2 yamt while (!(bus_space_read_4(sc->sc_iot, sc->sc_ioh, SSP_SSSR) & SSSR_TNF))
445 1.4.2.2 yamt continue; /* poll */
446 1.4.2.2 yamt bus_space_write_4(sc->sc_iot, sc->sc_ioh, SSP_SSDR, cmd << 16);
447 1.4.2.2 yamt while (bus_space_read_4(sc->sc_iot, sc->sc_ioh, SSP_SSSR) & SSSR_BUSY)
448 1.4.2.2 yamt continue; /* poll */
449 1.4.2.2 yamt
450 1.4.2.2 yamt while (!(bus_space_read_4(sc->sc_iot, sc->sc_ioh, SSP_SSSR) & SSSR_RNE))
451 1.4.2.2 yamt continue; /* poll */
452 1.4.2.2 yamt rv = bus_space_read_4(sc->sc_iot, sc->sc_ioh, SSP_SSDR);
453 1.4.2.2 yamt
454 1.4.2.2 yamt pxa2x0_gpio_set_bit(GPIO_WS011SH_AK4184_CS);
455 1.4.2.2 yamt
456 1.4.2.2 yamt mutex_exit(&sc->sc_mtx);
457 1.4.2.2 yamt
458 1.4.2.2 yamt return rv;
459 1.4.2.2 yamt }
460 1.4.2.2 yamt
461 1.4.2.2 yamt static uint16_t
462 1.4.2.2 yamt wzero3ssp_read_ak4184_keypad(struct wzero3ssp_softc *sc, uint32_t cmd,
463 1.4.2.2 yamt uint32_t data)
464 1.4.2.2 yamt {
465 1.4.2.2 yamt uint16_t rv;
466 1.4.2.2 yamt
467 1.4.2.2 yamt mutex_enter(&sc->sc_mtx);
468 1.4.2.2 yamt
469 1.4.2.2 yamt bus_space_write_4(sc->sc_iot, sc->sc_ioh, SSP_SSCR0, 0);
470 1.4.2.2 yamt bus_space_write_4(sc->sc_iot, sc->sc_ioh, SSP_SSCR0,
471 1.4.2.2 yamt WS011SH_SSCR0_AK4184_KEYPAD);
472 1.4.2.2 yamt
473 1.4.2.2 yamt pxa2x0_gpio_clear_bit(GPIO_WS011SH_AK4184_CS);
474 1.4.2.2 yamt
475 1.4.2.2 yamt /* clear rx fifo */
476 1.4.2.2 yamt (void) bus_space_read_4(sc->sc_iot, sc->sc_ioh, SSP_SSDR);
477 1.4.2.2 yamt
478 1.4.2.2 yamt /* send cmd */
479 1.4.2.2 yamt while (!(bus_space_read_4(sc->sc_iot, sc->sc_ioh, SSP_SSSR) & SSSR_TNF))
480 1.4.2.2 yamt continue; /* poll */
481 1.4.2.2 yamt bus_space_write_2(sc->sc_iot, sc->sc_ioh, SSP_SSDR, (uint16_t)cmd);
482 1.4.2.2 yamt while (bus_space_read_4(sc->sc_iot, sc->sc_ioh, SSP_SSSR) & SSSR_BUSY)
483 1.4.2.2 yamt continue; /* poll */
484 1.4.2.2 yamt while (!(bus_space_read_4(sc->sc_iot, sc->sc_ioh, SSP_SSSR) & SSSR_RNE))
485 1.4.2.2 yamt continue; /* poll */
486 1.4.2.2 yamt (void) bus_space_read_2(sc->sc_iot, sc->sc_ioh, SSP_SSDR);
487 1.4.2.2 yamt
488 1.4.2.2 yamt while (!(bus_space_read_4(sc->sc_iot, sc->sc_ioh, SSP_SSSR) & SSSR_TNF))
489 1.4.2.2 yamt continue; /* poll */
490 1.4.2.2 yamt bus_space_write_2(sc->sc_iot, sc->sc_ioh, SSP_SSDR, (uint16_t)data);
491 1.4.2.2 yamt while (bus_space_read_4(sc->sc_iot, sc->sc_ioh, SSP_SSSR) & SSSR_BUSY)
492 1.4.2.2 yamt continue; /* poll */
493 1.4.2.2 yamt while (!(bus_space_read_4(sc->sc_iot, sc->sc_ioh, SSP_SSSR) & SSSR_RNE))
494 1.4.2.2 yamt continue; /* poll */
495 1.4.2.2 yamt rv = bus_space_read_2(sc->sc_iot, sc->sc_ioh, SSP_SSDR);
496 1.4.2.2 yamt
497 1.4.2.2 yamt pxa2x0_gpio_set_bit(GPIO_WS011SH_AK4184_CS);
498 1.4.2.2 yamt
499 1.4.2.2 yamt mutex_exit(&sc->sc_mtx);
500 1.4.2.2 yamt
501 1.4.2.2 yamt return rv;
502 1.4.2.2 yamt }
503