Home | History | Annotate | Line # | Download | only in dev
wdc_obio.c revision 1.12
      1  1.12      matt /*	$NetBSD: wdc_obio.c,v 1.12 2001/06/08 00:32:02 matt Exp $	*/
      2   1.1    tsubai 
      3   1.1    tsubai /*-
      4   1.1    tsubai  * Copyright (c) 1998 The NetBSD Foundation, Inc.
      5   1.1    tsubai  * All rights reserved.
      6   1.1    tsubai  *
      7   1.1    tsubai  * This code is derived from software contributed to The NetBSD Foundation
      8   1.1    tsubai  * by Charles M. Hannum and by Onno van der Linden.
      9   1.1    tsubai  *
     10   1.1    tsubai  * Redistribution and use in source and binary forms, with or without
     11   1.1    tsubai  * modification, are permitted provided that the following conditions
     12   1.1    tsubai  * are met:
     13   1.1    tsubai  * 1. Redistributions of source code must retain the above copyright
     14   1.1    tsubai  *    notice, this list of conditions and the following disclaimer.
     15   1.1    tsubai  * 2. Redistributions in binary form must reproduce the above copyright
     16   1.1    tsubai  *    notice, this list of conditions and the following disclaimer in the
     17   1.1    tsubai  *    documentation and/or other materials provided with the distribution.
     18   1.1    tsubai  * 3. All advertising materials mentioning features or use of this software
     19   1.1    tsubai  *    must display the following acknowledgement:
     20   1.1    tsubai  *        This product includes software developed by the NetBSD
     21   1.1    tsubai  *        Foundation, Inc. and its contributors.
     22   1.1    tsubai  * 4. Neither the name of The NetBSD Foundation nor the names of its
     23   1.1    tsubai  *    contributors may be used to endorse or promote products derived
     24   1.1    tsubai  *    from this software without specific prior written permission.
     25   1.1    tsubai  *
     26   1.1    tsubai  * THIS SOFTWARE IS PROVIDED BY THE NETBSD FOUNDATION, INC. AND CONTRIBUTORS
     27   1.1    tsubai  * ``AS IS'' AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED
     28   1.1    tsubai  * TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR
     29   1.1    tsubai  * PURPOSE ARE DISCLAIMED.  IN NO EVENT SHALL THE FOUNDATION OR CONTRIBUTORS
     30   1.1    tsubai  * BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR
     31   1.1    tsubai  * CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF
     32   1.1    tsubai  * SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS
     33   1.1    tsubai  * INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN
     34   1.1    tsubai  * CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE)
     35   1.1    tsubai  * ARISING IN ANY WAY OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE
     36   1.1    tsubai  * POSSIBILITY OF SUCH DAMAGE.
     37   1.1    tsubai  */
     38   1.1    tsubai 
     39   1.1    tsubai #include <sys/param.h>
     40   1.1    tsubai #include <sys/systm.h>
     41   1.1    tsubai #include <sys/device.h>
     42   1.1    tsubai #include <sys/malloc.h>
     43   1.1    tsubai 
     44  1.10       mrg #include <uvm/uvm_extern.h>
     45   1.1    tsubai 
     46   1.1    tsubai #include <machine/bus.h>
     47   1.1    tsubai #include <machine/autoconf.h>
     48   1.1    tsubai 
     49   1.9    tsubai #include <dev/ata/atareg.h>
     50   1.1    tsubai #include <dev/ata/atavar.h>
     51   1.1    tsubai #include <dev/ic/wdcvar.h>
     52   1.1    tsubai 
     53  1.12      matt #include <dev/ofw/openfirm.h>
     54  1.12      matt 
     55   1.1    tsubai #include <macppc/dev/dbdma.h>
     56   1.1    tsubai 
     57   1.1    tsubai #define WDC_REG_NPORTS		8
     58   1.1    tsubai #define WDC_AUXREG_OFFSET	0x16
     59   1.1    tsubai #define WDC_DEFAULT_PIO_IRQ	13	/* XXX */
     60   1.1    tsubai #define WDC_DEFAULT_DMA_IRQ	2	/* XXX */
     61   1.1    tsubai 
     62   1.1    tsubai #define WDC_OPTIONS_DMA 0x01
     63   1.1    tsubai 
     64   1.1    tsubai /*
     65   1.1    tsubai  * XXX This code currently doesn't even try to allow 32-bit data port use.
     66   1.1    tsubai  */
     67   1.1    tsubai 
     68   1.1    tsubai struct wdc_obio_softc {
     69   1.1    tsubai 	struct wdc_softc sc_wdcdev;
     70   1.1    tsubai 	struct channel_softc *wdc_chanptr;
     71   1.1    tsubai 	struct channel_softc wdc_channel;
     72   1.1    tsubai 	dbdma_regmap_t *sc_dmareg;
     73   1.1    tsubai 	dbdma_command_t	*sc_dmacmd;
     74   1.5    tsubai 	void *sc_ih;
     75   1.1    tsubai };
     76   1.1    tsubai 
     77   1.9    tsubai int wdc_obio_probe __P((struct device *, struct cfdata *, void *));
     78   1.9    tsubai void wdc_obio_attach __P((struct device *, struct device *, void *));
     79   1.9    tsubai int wdc_obio_detach __P((struct device *, int));
     80   1.9    tsubai int wdc_obio_dma_init __P((void *, int, int, void *, size_t, int));
     81   1.9    tsubai void wdc_obio_dma_start __P((void *, int, int));
     82   1.9    tsubai int wdc_obio_dma_finish __P((void *, int, int, int));
     83   1.9    tsubai static void adjust_timing __P((struct channel_softc *));
     84   1.1    tsubai 
     85   1.1    tsubai struct cfattach wdc_obio_ca = {
     86   1.5    tsubai 	sizeof(struct wdc_obio_softc), wdc_obio_probe, wdc_obio_attach,
     87   1.5    tsubai 	wdc_obio_detach, wdcactivate
     88   1.1    tsubai };
     89   1.1    tsubai 
     90   1.1    tsubai 
     91   1.1    tsubai int
     92   1.1    tsubai wdc_obio_probe(parent, match, aux)
     93   1.1    tsubai 	struct device *parent;
     94   1.1    tsubai 	struct cfdata *match;
     95   1.1    tsubai 	void *aux;
     96   1.1    tsubai {
     97   1.1    tsubai 	struct confargs *ca = aux;
     98   1.3    tsubai 	char compat[32];
     99   1.1    tsubai 
    100   1.3    tsubai 	/* XXX should not use name */
    101   1.1    tsubai 	if (strcmp(ca->ca_name, "ATA") == 0 ||
    102   1.1    tsubai 	    strcmp(ca->ca_name, "ata") == 0 ||
    103   1.2    tsubai 	    strcmp(ca->ca_name, "ata0") == 0 ||
    104   1.1    tsubai 	    strcmp(ca->ca_name, "ide") == 0)
    105   1.3    tsubai 		return 1;
    106   1.3    tsubai 
    107   1.3    tsubai 	bzero(compat, sizeof(compat));
    108   1.3    tsubai 	OF_getprop(ca->ca_node, "compatible", compat, sizeof(compat));
    109   1.6    tsubai 	if (strcmp(compat, "heathrow-ata") == 0 ||
    110   1.6    tsubai 	    strcmp(compat, "keylargo-ata") == 0)
    111   1.1    tsubai 		return 1;
    112   1.1    tsubai 
    113   1.1    tsubai 	return 0;
    114   1.1    tsubai }
    115   1.1    tsubai 
    116   1.1    tsubai void
    117   1.1    tsubai wdc_obio_attach(parent, self, aux)
    118   1.1    tsubai 	struct device *parent, *self;
    119   1.1    tsubai 	void *aux;
    120   1.1    tsubai {
    121   1.1    tsubai 	struct wdc_obio_softc *sc = (void *)self;
    122   1.1    tsubai 	struct confargs *ca = aux;
    123   1.1    tsubai 	struct channel_softc *chp = &sc->wdc_channel;
    124   1.4    tsubai 	int intr;
    125   1.1    tsubai 	int use_dma = 0;
    126   1.7    tsubai 	char path[80];
    127   1.1    tsubai 
    128   1.1    tsubai 	if (sc->sc_wdcdev.sc_dev.dv_cfdata->cf_flags & WDC_OPTIONS_DMA) {
    129   1.1    tsubai 		if (ca->ca_nreg >= 16 || ca->ca_nintr == -1)
    130   1.1    tsubai 			use_dma = 1;	/* XXX Don't work yet. */
    131   1.1    tsubai 	}
    132   1.1    tsubai 
    133   1.1    tsubai 	if (ca->ca_nintr >= 4 && ca->ca_nreg >= 8) {
    134   1.4    tsubai 		intr = ca->ca_intr[0];
    135   1.4    tsubai 		printf(" irq %d", intr);
    136   1.4    tsubai 	} else if (ca->ca_nintr == -1) {
    137   1.4    tsubai 		intr = WDC_DEFAULT_PIO_IRQ;
    138   1.4    tsubai 		printf(" irq property not found; using %d", intr);
    139   1.4    tsubai 	} else {
    140   1.1    tsubai 		printf(": couldn't get irq property\n");
    141   1.1    tsubai 		return;
    142   1.1    tsubai 	}
    143   1.1    tsubai 
    144   1.1    tsubai 	if (use_dma)
    145   1.1    tsubai 		printf(": DMA transfer");
    146   1.1    tsubai 
    147   1.1    tsubai 	printf("\n");
    148   1.1    tsubai 
    149   1.1    tsubai 	chp->cmd_iot = chp->ctl_iot =
    150   1.1    tsubai 		macppc_make_bus_space_tag(ca->ca_baseaddr + ca->ca_reg[0], 4);
    151   1.1    tsubai 
    152   1.1    tsubai 	if (bus_space_map(chp->cmd_iot, 0, WDC_REG_NPORTS, 0, &chp->cmd_ioh) ||
    153   1.1    tsubai 	    bus_space_subregion(chp->cmd_iot, chp->cmd_ioh,
    154   1.1    tsubai 			WDC_AUXREG_OFFSET, 1, &chp->ctl_ioh)) {
    155   1.1    tsubai 		printf("%s: couldn't map registers\n",
    156   1.1    tsubai 			sc->sc_wdcdev.sc_dev.dv_xname);
    157   1.1    tsubai 		return;
    158   1.1    tsubai 	}
    159   1.1    tsubai #if 0
    160   1.1    tsubai 	chp->data32iot = chp->cmd_iot;
    161   1.1    tsubai 	chp->data32ioh = chp->cmd_ioh;
    162   1.1    tsubai #endif
    163   1.1    tsubai 
    164   1.5    tsubai 	sc->sc_ih = intr_establish(intr, IST_LEVEL, IPL_BIO, wdcintr, chp);
    165   1.1    tsubai 
    166   1.1    tsubai 	if (use_dma) {
    167   1.1    tsubai 		sc->sc_dmacmd = dbdma_alloc(sizeof(dbdma_command_t) * 20);
    168   1.1    tsubai 		sc->sc_dmareg = mapiodev(ca->ca_baseaddr + ca->ca_reg[2],
    169   1.1    tsubai 					 ca->ca_reg[3]);
    170   1.1    tsubai 		sc->sc_wdcdev.cap |= WDC_CAPABILITY_DMA;
    171   1.1    tsubai 	}
    172   1.1    tsubai 	sc->sc_wdcdev.cap |= WDC_CAPABILITY_DATA16;
    173   1.1    tsubai 	sc->sc_wdcdev.PIO_cap = 0;
    174   1.1    tsubai 	sc->wdc_chanptr = chp;
    175   1.1    tsubai 	sc->sc_wdcdev.channels = &sc->wdc_chanptr;
    176   1.1    tsubai 	sc->sc_wdcdev.nchannels = 1;
    177   1.1    tsubai 	sc->sc_wdcdev.dma_arg = sc;
    178   1.1    tsubai 	sc->sc_wdcdev.dma_init = wdc_obio_dma_init;
    179   1.1    tsubai 	sc->sc_wdcdev.dma_start = wdc_obio_dma_start;
    180   1.1    tsubai 	sc->sc_wdcdev.dma_finish = wdc_obio_dma_finish;
    181   1.1    tsubai 	chp->channel = 0;
    182   1.1    tsubai 	chp->wdc = &sc->sc_wdcdev;
    183   1.1    tsubai 	chp->ch_queue = malloc(sizeof(struct channel_queue),
    184   1.1    tsubai 		M_DEVBUF, M_NOWAIT);
    185   1.1    tsubai 	if (chp->ch_queue == NULL) {
    186   1.1    tsubai 		printf("%s: can't allocate memory for command queue",
    187   1.1    tsubai 		sc->sc_wdcdev.sc_dev.dv_xname);
    188   1.1    tsubai 		return;
    189   1.7    tsubai 	}
    190   1.7    tsubai 
    191   1.7    tsubai #define OHARE_FEATURE_REG	0xf3000038
    192   1.7    tsubai 
    193   1.7    tsubai 	/* XXX Enable wdc1 by feature reg. */
    194   1.7    tsubai 	bzero(path, sizeof(path));
    195   1.7    tsubai 	OF_package_to_path(ca->ca_node, path, sizeof(path));
    196   1.7    tsubai 	if (strcmp(path, "/bandit@F2000000/ohare@10/ata@21000") == 0) {
    197   1.7    tsubai 		u_int x;
    198   1.7    tsubai 
    199   1.7    tsubai 		x = in32rb(OHARE_FEATURE_REG);
    200   1.7    tsubai 		x |= 8;
    201   1.7    tsubai 		out32rb(OHARE_FEATURE_REG, x);
    202   1.1    tsubai 	}
    203   1.1    tsubai 
    204   1.1    tsubai 	wdcattach(chp);
    205   1.9    tsubai 
    206   1.9    tsubai 	/* modify DMA access timings */
    207   1.9    tsubai 	if (use_dma)
    208   1.9    tsubai 		adjust_timing(chp);
    209  1.11  wrstuden 
    210  1.11  wrstuden 	wdc_print_modes(chp);
    211   1.9    tsubai }
    212   1.9    tsubai 
    213   1.9    tsubai /* Multiword DMA transfer timings */
    214   1.9    tsubai static struct {
    215   1.9    tsubai 	int cycle;	/* minimum cycle time [ns] */
    216   1.9    tsubai 	int active;	/* minimum command active time [ns] */
    217   1.9    tsubai } dma_timing[3] = {
    218  1.12      matt 	{ 480, 215 },	/* Mode 0 */
    219  1.12      matt 	{ 150,  80 },	/* Mode 1 */
    220  1.12      matt 	{ 120,  70 },	/* Mode 2 */
    221   1.9    tsubai };
    222   1.9    tsubai 
    223   1.9    tsubai #define TIME_TO_TICK(time) howmany((time), 30)
    224   1.9    tsubai 
    225   1.9    tsubai #define CONFIG_REG (0x200 >> 4)		/* IDE access timing register */
    226   1.9    tsubai 
    227   1.9    tsubai void
    228   1.9    tsubai adjust_timing(chp)
    229   1.9    tsubai 	struct channel_softc *chp;
    230   1.9    tsubai {
    231   1.9    tsubai         struct ataparams params;
    232   1.9    tsubai 	struct ata_drive_datas *drvp = &chp->ch_drive[0];	/* XXX */
    233   1.9    tsubai 	u_int conf;
    234   1.9    tsubai 	int mode;
    235   1.9    tsubai 	int cycle, active, min_cycle, min_active;
    236   1.9    tsubai 	int cycle_tick, act_tick, inact_tick, half_tick;
    237   1.9    tsubai 
    238   1.9    tsubai 	if (ata_get_params(drvp, AT_POLL, &params) != CMD_OK)
    239   1.9    tsubai 		return;
    240   1.9    tsubai 
    241   1.9    tsubai 	for (mode = 2; mode >= 0; mode--)
    242   1.9    tsubai 		if (params.atap_dmamode_act & (1 << mode))
    243   1.9    tsubai 			goto found;
    244   1.9    tsubai 
    245   1.9    tsubai 	/* No active DMA mode is found...  Do nothing. */
    246   1.9    tsubai 	return;
    247   1.9    tsubai 
    248   1.9    tsubai found:
    249   1.9    tsubai 	min_cycle = dma_timing[mode].cycle;
    250   1.9    tsubai 	min_active = dma_timing[mode].active;
    251   1.9    tsubai 
    252   1.9    tsubai #ifdef notyet
    253   1.9    tsubai 	/* Minimum cycle time is 150ns on ohare. */
    254   1.9    tsubai 	if (ohare && params.atap_dmatiming_recom < 150)
    255   1.9    tsubai 		params.atap_dmatiming_recom = 150;
    256   1.9    tsubai #endif
    257   1.9    tsubai 	cycle = max(min_cycle, params.atap_dmatiming_recom);
    258   1.9    tsubai 	active = min_active + (cycle - min_cycle);		/* XXX */
    259   1.9    tsubai 
    260   1.9    tsubai 	cycle_tick = TIME_TO_TICK(cycle);
    261   1.9    tsubai 	act_tick = TIME_TO_TICK(active);
    262   1.9    tsubai 	inact_tick = cycle_tick - act_tick - 1;
    263   1.9    tsubai 	if (inact_tick < 1)
    264   1.9    tsubai 		inact_tick = 1;
    265   1.9    tsubai 	half_tick = 0;	/* XXX */
    266   1.9    tsubai 	conf = (half_tick << 21) | (inact_tick << 16) | (act_tick << 11);
    267   1.9    tsubai 	bus_space_write_4(chp->cmd_iot, chp->cmd_ioh, CONFIG_REG, conf);
    268   1.9    tsubai #if 0
    269   1.9    tsubai 	printf("conf = 0x%x, cyc = %d (%d ns), act = %d (%d ns), inact = %d\n",
    270   1.9    tsubai 	    conf, cycle_tick, cycle, act_tick, active, inact_tick);
    271   1.9    tsubai #endif
    272   1.5    tsubai }
    273   1.5    tsubai 
    274   1.5    tsubai int
    275   1.5    tsubai wdc_obio_detach(self, flags)
    276   1.5    tsubai 	struct device *self;
    277   1.5    tsubai 	int flags;
    278   1.5    tsubai {
    279   1.5    tsubai 	struct wdc_obio_softc *sc = (void *)self;
    280   1.5    tsubai 	int error;
    281   1.5    tsubai 
    282   1.5    tsubai 	if ((error = wdcdetach(self, flags)) != 0)
    283   1.5    tsubai 		return error;
    284   1.5    tsubai 
    285   1.5    tsubai 	intr_disestablish(sc->sc_ih);
    286   1.5    tsubai 
    287   1.5    tsubai 	free(sc->wdc_channel.ch_queue, M_DEVBUF);
    288   1.5    tsubai 
    289   1.5    tsubai 	/* Unmap our i/o space. */
    290   1.5    tsubai 	bus_space_unmap(chp->cmd_iot, chp->cmd_ioh, WDC_REG_NPORTS);
    291   1.5    tsubai 
    292   1.5    tsubai 	/* Unmap DMA registers. */
    293   1.5    tsubai 	/* XXX unmapiodev(sc->sc_dmareg); */
    294   1.5    tsubai 	/* XXX free(sc->sc_dmacmd); */
    295   1.5    tsubai 
    296   1.5    tsubai 	return 0;
    297   1.1    tsubai }
    298   1.1    tsubai 
    299   1.9    tsubai int
    300   1.1    tsubai wdc_obio_dma_init(v, channel, drive, databuf, datalen, read)
    301   1.1    tsubai 	void *v;
    302   1.1    tsubai 	void *databuf;
    303   1.1    tsubai 	size_t datalen;
    304   1.1    tsubai 	int read;
    305   1.1    tsubai {
    306   1.1    tsubai 	struct wdc_obio_softc *sc = v;
    307   1.1    tsubai 	vaddr_t va = (vaddr_t)databuf;
    308   1.1    tsubai 	dbdma_command_t *cmdp;
    309   1.4    tsubai 	u_int cmd, offset;
    310   1.1    tsubai 
    311   1.1    tsubai 	cmdp = sc->sc_dmacmd;
    312   1.1    tsubai 	cmd = read ? DBDMA_CMD_IN_MORE : DBDMA_CMD_OUT_MORE;
    313   1.4    tsubai 
    314   1.4    tsubai 	offset = va & PGOFSET;
    315   1.4    tsubai 
    316   1.4    tsubai 	/* if va is not page-aligned, setup the first page */
    317   1.4    tsubai 	if (offset != 0) {
    318   1.4    tsubai 		int rest = NBPG - offset;	/* the rest of the page */
    319   1.4    tsubai 
    320   1.4    tsubai 		if (datalen > rest) {		/* if continues to next page */
    321   1.4    tsubai 			DBDMA_BUILD(cmdp, cmd, 0, rest, vtophys(va),
    322   1.4    tsubai 				DBDMA_INT_NEVER, DBDMA_WAIT_NEVER,
    323   1.4    tsubai 				DBDMA_BRANCH_NEVER);
    324   1.4    tsubai 			datalen -= rest;
    325   1.4    tsubai 			va += rest;
    326   1.4    tsubai 			cmdp++;
    327   1.4    tsubai 		}
    328   1.4    tsubai 	}
    329   1.4    tsubai 
    330   1.4    tsubai 	/* now va is page-aligned */
    331   1.1    tsubai 	while (datalen > NBPG) {
    332   1.1    tsubai 		DBDMA_BUILD(cmdp, cmd, 0, NBPG, vtophys(va),
    333   1.1    tsubai 			DBDMA_INT_NEVER, DBDMA_WAIT_NEVER, DBDMA_BRANCH_NEVER);
    334   1.1    tsubai 		datalen -= NBPG;
    335   1.1    tsubai 		va += NBPG;
    336   1.1    tsubai 		cmdp++;
    337   1.1    tsubai 	}
    338   1.1    tsubai 
    339   1.1    tsubai 	/* the last page (datalen <= NBPG here) */
    340   1.1    tsubai 	cmd = read ? DBDMA_CMD_IN_LAST : DBDMA_CMD_OUT_LAST;
    341   1.1    tsubai 	DBDMA_BUILD(cmdp, cmd, 0, datalen, vtophys(va),
    342   1.4    tsubai 		DBDMA_INT_NEVER, DBDMA_WAIT_NEVER, DBDMA_BRANCH_NEVER);
    343   1.1    tsubai 	cmdp++;
    344   1.1    tsubai 
    345   1.1    tsubai 	DBDMA_BUILD(cmdp, DBDMA_CMD_STOP, 0, 0, 0,
    346   1.1    tsubai 		DBDMA_INT_NEVER, DBDMA_WAIT_NEVER, DBDMA_BRANCH_NEVER);
    347   1.1    tsubai 
    348   1.1    tsubai 	return 0;
    349   1.1    tsubai }
    350   1.1    tsubai 
    351   1.9    tsubai void
    352   1.8    tsubai wdc_obio_dma_start(v, channel, drive)
    353   1.1    tsubai 	void *v;
    354   1.1    tsubai 	int channel, drive;
    355   1.1    tsubai {
    356   1.1    tsubai 	struct wdc_obio_softc *sc = v;
    357   1.1    tsubai 
    358   1.1    tsubai 	dbdma_start(sc->sc_dmareg, sc->sc_dmacmd);
    359   1.1    tsubai }
    360   1.1    tsubai 
    361   1.9    tsubai int
    362   1.1    tsubai wdc_obio_dma_finish(v, channel, drive, read)
    363   1.1    tsubai 	void *v;
    364   1.1    tsubai 	int channel, drive;
    365   1.1    tsubai 	int read;
    366   1.1    tsubai {
    367   1.4    tsubai 	struct wdc_obio_softc *sc = v;
    368   1.4    tsubai 
    369   1.4    tsubai 	dbdma_stop(sc->sc_dmareg);
    370   1.1    tsubai 	return 0;
    371   1.1    tsubai }
    372