scsi_1185.c revision 1.1 1 1.1 tsubai /*
2 1.1 tsubai * Copyright (c) 1992, 1993
3 1.1 tsubai * The Regents of the University of California. All rights reserved.
4 1.1 tsubai *
5 1.1 tsubai * This code is derived from software contributed to Berkeley by
6 1.1 tsubai * Sony Corp. and Kazumasa Utashiro of Software Research Associates, Inc.
7 1.1 tsubai *
8 1.1 tsubai * Redistribution and use in source and binary forms, with or without
9 1.1 tsubai * modification, are permitted provided that the following conditions
10 1.1 tsubai * are met:
11 1.1 tsubai * 1. Redistributions of source code must retain the above copyright
12 1.1 tsubai * notice, this list of conditions and the following disclaimer.
13 1.1 tsubai * 2. Redistributions in binary form must reproduce the above copyright
14 1.1 tsubai * notice, this list of conditions and the following disclaimer in the
15 1.1 tsubai * documentation and/or other materials provided with the distribution.
16 1.1 tsubai * 3. All advertising materials mentioning features or use of this software
17 1.1 tsubai * must display the following acknowledgement:
18 1.1 tsubai * This product includes software developed by the University of
19 1.1 tsubai * California, Berkeley and its contributors.
20 1.1 tsubai * 4. Neither the name of the University nor the names of its contributors
21 1.1 tsubai * may be used to endorse or promote products derived from this software
22 1.1 tsubai * without specific prior written permission.
23 1.1 tsubai *
24 1.1 tsubai * THIS SOFTWARE IS PROVIDED BY THE REGENTS AND CONTRIBUTORS ``AS IS'' AND
25 1.1 tsubai * ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
26 1.1 tsubai * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
27 1.1 tsubai * ARE DISCLAIMED. IN NO EVENT SHALL THE REGENTS OR CONTRIBUTORS BE LIABLE
28 1.1 tsubai * FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL
29 1.1 tsubai * DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS
30 1.1 tsubai * OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION)
31 1.1 tsubai * HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
32 1.1 tsubai * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
33 1.1 tsubai * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF
34 1.1 tsubai * SUCH DAMAGE.
35 1.1 tsubai *
36 1.1 tsubai * from: $Hdr: scsi_1185.c,v 4.300 91/06/09 06:22:20 root Rel41 $ SONY
37 1.1 tsubai *
38 1.1 tsubai * @(#)scsi_1185.c 8.1 (Berkeley) 6/11/93
39 1.1 tsubai */
40 1.1 tsubai
41 1.1 tsubai /*
42 1.1 tsubai * Copyright (c) 1989- by SONY Corporation.
43 1.1 tsubai */
44 1.1 tsubai /*
45 1.1 tsubai * scsi_1185.c
46 1.1 tsubai *
47 1.1 tsubai * CXD1185Q
48 1.1 tsubai * SCSI bus low level common routines
49 1.1 tsubai * for one cpu machine
50 1.1 tsubai */
51 1.1 tsubai /*
52 1.1 tsubai * MODIFY HISTORY:
53 1.1 tsubai *
54 1.1 tsubai * DMAC_WAIT --- DMAC_0266 wo tukau-baai, DMAC mata-wa SCSI-chip ni
55 1.1 tsubai * tuzukete access suru-baai,
56 1.1 tsubai * kanarazu wait wo ireru-beshi !
57 1.1 tsubai *
58 1.1 tsubai */
59 1.1 tsubai
60 1.1 tsubai #include <sys/types.h>
61 1.1 tsubai #include <sys/param.h>
62 1.1 tsubai #include <sys/systm.h>
63 1.1 tsubai #include <sys/map.h>
64 1.1 tsubai #include <sys/buf.h>
65 1.1 tsubai #include <vm/vm.h>
66 1.1 tsubai #include <sys/proc.h>
67 1.1 tsubai #include <sys/user.h>
68 1.1 tsubai #include <sys/conf.h>
69 1.1 tsubai #include <sys/dkstat.h>
70 1.1 tsubai #include <sys/kernel.h>
71 1.1 tsubai
72 1.1 tsubai #include <machine/pte.h>
73 1.1 tsubai #include <machine/cpu.h>
74 1.1 tsubai
75 1.1 tsubai #include <news/dev/screg_1185.h>
76 1.1 tsubai #include <news/dev/scsic.h>
77 1.1 tsubai
78 1.1 tsubai #ifdef news3400
79 1.1 tsubai # include <news/dev/dmac_0448.h>
80 1.1 tsubai # ifndef NDMACMAP
81 1.1 tsubai # define NDMACMAP 144
82 1.1 tsubai # endif
83 1.1 tsubai #endif
84 1.1 tsubai
85 1.1 tsubai #include <news/dev/scsireg.h>
86 1.1 tsubai
87 1.1 tsubai #include <machine/locore.h>
88 1.1 tsubai #include <machine/machConst.h>
89 1.1 tsubai
90 1.1 tsubai #ifdef mips
91 1.1 tsubai #define VOLATILE volatile
92 1.1 tsubai #else
93 1.1 tsubai #define VOLATILE
94 1.1 tsubai #endif
95 1.1 tsubai
96 1.1 tsubai #define ABORT_SYNCTR_MES_FROM_TARGET
97 1.1 tsubai #define SCSI_1185AQ
98 1.1 tsubai #define RESET_RECOVER
99 1.1 tsubai
100 1.1 tsubai #define DMAC_MAP_INIT /* for nws-3700 parity error */
101 1.1 tsubai
102 1.1 tsubai #define APAD_ALWAYS_ON
103 1.1 tsubai
104 1.1 tsubai # define CHECK_LOOP_CNT 60
105 1.1 tsubai # define RSL_LOOP_CNT 60
106 1.1 tsubai
107 1.1 tsubai #ifndef DMAC_MAP_INIT
108 1.1 tsubai # define MAP_OVER_ACCESS /* for nws-3700 parity error */
109 1.1 tsubai #endif
110 1.1 tsubai
111 1.1 tsubai #undef CHECK_MRQ
112 1.1 tsubai
113 1.1 tsubai #ifdef NOT_SUPPORT_SYNCTR
114 1.1 tsubai # define MAX_OFFSET_BYTES 0
115 1.1 tsubai #else
116 1.1 tsubai # define MAX_OFFSET_BYTES MAX_OFFSET
117 1.1 tsubai #endif
118 1.1 tsubai
119 1.1 tsubai #define NTARGET 8
120 1.1 tsubai
121 1.1 tsubai #define act_point spoint
122 1.1 tsubai #define act_trcnt stcnt
123 1.1 tsubai #define act_tag stag
124 1.1 tsubai #define act_offset soffset
125 1.1 tsubai
126 1.1 tsubai #define splscsi splsc
127 1.1 tsubai
128 1.1 tsubai #if defined(mips) && defined(CPU_SINGLE)
129 1.1 tsubai #define nops(x) { int i; for (i = 0; i < (x); i++) ; }
130 1.1 tsubai #define vtophys(v) kvtophys((vm_offset_t)(v))
131 1.1 tsubai #define DMAC_WAIT0 ;
132 1.1 tsubai #else
133 1.1 tsubai #define DMAC_WAIT0 DMAC_WAIT
134 1.1 tsubai #endif
135 1.1 tsubai
136 1.1 tsubai int perr_flag[NTARGET];
137 1.1 tsubai
138 1.1 tsubai #ifndef NOT_SUPPORT_SYNCTR
139 1.1 tsubai VOLATILE char sync_tr[NTARGET];
140 1.1 tsubai #endif
141 1.1 tsubai
142 1.1 tsubai #ifdef DMAC_MAP_INIT
143 1.1 tsubai int dmac_map_init = 0;
144 1.1 tsubai #endif
145 1.1 tsubai
146 1.1 tsubai #ifdef SCSI_1185AQ
147 1.1 tsubai int scsi_1185AQ = 0;
148 1.1 tsubai #endif
149 1.1 tsubai
150 1.1 tsubai struct sc_chan_stat chan_stat[NTARGET]; /* SCSI channel status */
151 1.1 tsubai int sel_stat[NTARGET]; /* target select status */
152 1.1 tsubai #define SEL_WAIT 0
153 1.1 tsubai #define SEL_START 1
154 1.1 tsubai #define SEL_TIMEOUT 2
155 1.1 tsubai #define SEL_ARBF 3
156 1.1 tsubai #define SEL_SUCCESS 4
157 1.1 tsubai #define SEL_RSLD 5
158 1.1 tsubai #define SEL_RSL_WAIT 6
159 1.1 tsubai
160 1.1 tsubai /*
161 1.1 tsubai * command flag status
162 1.1 tsubai */
163 1.1 tsubai #define CF_SET 1
164 1.1 tsubai #define CF_SEND 2
165 1.1 tsubai #define CF_ENOUGH 3
166 1.1 tsubai #define CF_EXEC 4
167 1.1 tsubai
168 1.1 tsubai #define SEL_TIMEOUT_VALUE 0x7a
169 1.1 tsubai
170 1.1 tsubai VOLATILE int int_stat1;
171 1.1 tsubai VOLATILE int int_stat2;
172 1.1 tsubai
173 1.1 tsubai VOLATILE int min_flag;
174 1.1 tsubai
175 1.1 tsubai VOLATILE char mout_flag[NTARGET];
176 1.1 tsubai #define MOUT_IDENTIFY 1
177 1.1 tsubai #define MOUT_SYNC_TR 2
178 1.1 tsubai
179 1.1 tsubai VOLATILE int last_cmd;
180 1.1 tsubai VOLATILE char min_cnt[NTARGET];
181 1.1 tsubai VOLATILE u_char *min_point[NTARGET];
182 1.1 tsubai VOLATILE int pad_cnt[NTARGET];
183 1.1 tsubai
184 1.1 tsubai VOLATILE static u_char *act_cmd_pointer;
185 1.1 tsubai static VOLATILE struct sc_chan_stat *wbq_actf = 0; /* forword active pointer */
186 1.1 tsubai static VOLATILE struct sc_chan_stat *wbq_actl = 0; /* last active pointer */
187 1.1 tsubai static char ScsiSoftError[] = "SCSI soft error";
188 1.1 tsubai static struct scsi_stat scsi_stat;
189 1.1 tsubai
190 1.1 tsubai static int pad_start;
191 1.1 tsubai
192 1.1 tsubai static int WAIT_STATR_BITCLR __P((int));
193 1.1 tsubai static int WAIT_STATR_BITSET __P((int));
194 1.1 tsubai static void SET_CMD __P((int));
195 1.1 tsubai static void SET_CNT __P((int));
196 1.1 tsubai static int GET_CNT __P((void));
197 1.1 tsubai static void GET_INTR __P((VOLATILE int *, VOLATILE int *));
198 1.1 tsubai void sc_send __P((int, int, struct scsi *));
199 1.1 tsubai static void sc_start __P((void));
200 1.1 tsubai int scintr __P((void));
201 1.1 tsubai void scsi_hardreset __P((void));
202 1.1 tsubai void scsi_chipreset __P((void));
203 1.1 tsubai void scsi_softreset __P((void));
204 1.1 tsubai static void sc_resel __P((void));
205 1.1 tsubai static void sc_discon __P((void));
206 1.1 tsubai static void sc_pmatch __P((void));
207 1.1 tsubai static void flush_fifo __P((void));
208 1.1 tsubai static void sc_cout __P((struct sc_chan_stat *));
209 1.1 tsubai static void sc_min __P((struct sc_chan_stat *));
210 1.1 tsubai static void sc_mout __P((struct sc_chan_stat *));
211 1.1 tsubai static void sc_sin __P((VOLATILE struct sc_chan_stat *));
212 1.1 tsubai static void sc_dio __P((VOLATILE struct sc_chan_stat *));
213 1.1 tsubai static void sc_dio_pad __P((VOLATILE struct sc_chan_stat *));
214 1.1 tsubai static void print_scsi_stat __P((void));
215 1.1 tsubai int sc_busy __P((int));
216 1.1 tsubai static void append_wb __P((VOLATILE struct sc_chan_stat *));
217 1.1 tsubai static int get_wb_chan __P((void));
218 1.1 tsubai static int release_wb __P((void));
219 1.1 tsubai static void adjust_transfer __P((struct sc_chan_stat *));
220 1.1 tsubai
221 1.1 tsubai extern void sc_done __P((struct scsi *));
222 1.1 tsubai extern vm_offset_t kvtophys __P((vm_offset_t));
223 1.1 tsubai
224 1.1 tsubai #if defined(mips) && defined(CPU_SINGLE)
225 1.1 tsubai #define dma_reset(x) { \
226 1.1 tsubai int s = splscsi(); \
227 1.1 tsubai dmac_gsel = (x); dmac_cctl = DM_RST; dmac_cctl = 0; \
228 1.1 tsubai splx(s); \
229 1.1 tsubai }
230 1.1 tsubai #endif
231 1.1 tsubai
232 1.1 tsubai int
233 1.1 tsubai WAIT_STATR_BITCLR(bitmask)
234 1.1 tsubai register int bitmask;
235 1.1 tsubai {
236 1.1 tsubai register int iloop;
237 1.1 tsubai register VOLATILE int dummy;
238 1.1 tsubai
239 1.1 tsubai iloop = 0;
240 1.1 tsubai do {
241 1.1 tsubai dummy = sc_statr;
242 1.1 tsubai DMAC_WAIT0;
243 1.1 tsubai if (iloop++ > CHECK_LOOP_CNT)
244 1.1 tsubai return (-1);
245 1.1 tsubai } while (dummy & bitmask);
246 1.1 tsubai return (0);
247 1.1 tsubai }
248 1.1 tsubai
249 1.1 tsubai int
250 1.1 tsubai WAIT_STATR_BITSET(bitmask)
251 1.1 tsubai register int bitmask;
252 1.1 tsubai {
253 1.1 tsubai register int iloop;
254 1.1 tsubai register VOLATILE int dummy;
255 1.1 tsubai
256 1.1 tsubai iloop = 0;
257 1.1 tsubai do {
258 1.1 tsubai dummy = sc_statr;
259 1.1 tsubai DMAC_WAIT0;
260 1.1 tsubai if (iloop++ > CHECK_LOOP_CNT)
261 1.1 tsubai return (-1);
262 1.1 tsubai } while ((dummy & bitmask) == 0);
263 1.1 tsubai return (0);
264 1.1 tsubai }
265 1.1 tsubai
266 1.1 tsubai void
267 1.1 tsubai SET_CMD(CMD)
268 1.1 tsubai register int CMD;
269 1.1 tsubai {
270 1.1 tsubai
271 1.1 tsubai (void) WAIT_STATR_BITCLR(R0_CIP);
272 1.1 tsubai last_cmd = (CMD);
273 1.1 tsubai sc_comr = (CMD);
274 1.1 tsubai DMAC_WAIT0;
275 1.1 tsubai }
276 1.1 tsubai
277 1.1 tsubai void
278 1.1 tsubai SET_CNT(COUNT)
279 1.1 tsubai register int COUNT;
280 1.1 tsubai {
281 1.1 tsubai
282 1.1 tsubai sc_tclow = (COUNT) & 0xff;
283 1.1 tsubai DMAC_WAIT0;
284 1.1 tsubai sc_tcmid = ((COUNT) >> 8) & 0xff;
285 1.1 tsubai DMAC_WAIT0;
286 1.1 tsubai sc_tchi = ((COUNT) >> 16) & 0xff;
287 1.1 tsubai DMAC_WAIT0;
288 1.1 tsubai }
289 1.1 tsubai
290 1.1 tsubai int
291 1.1 tsubai GET_CNT()
292 1.1 tsubai {
293 1.1 tsubai register VOLATILE int COUNT;
294 1.1 tsubai
295 1.1 tsubai COUNT = sc_tclow;
296 1.1 tsubai DMAC_WAIT0;
297 1.1 tsubai COUNT += (sc_tcmid << 8) & 0xff00;
298 1.1 tsubai DMAC_WAIT0;
299 1.1 tsubai COUNT += (sc_tchi << 16) & 0xff0000;
300 1.1 tsubai DMAC_WAIT0;
301 1.1 tsubai return (COUNT);
302 1.1 tsubai }
303 1.1 tsubai
304 1.1 tsubai void
305 1.1 tsubai GET_INTR(DATA1, DATA2)
306 1.1 tsubai register VOLATILE int *DATA1;
307 1.1 tsubai register VOLATILE int *DATA2;
308 1.1 tsubai {
309 1.1 tsubai (void) WAIT_STATR_BITCLR(R0_CIP);
310 1.1 tsubai while (sc_statr & R0_MIRQ) {
311 1.1 tsubai DMAC_WAIT0;
312 1.1 tsubai *DATA1 |= sc_intrq1;
313 1.1 tsubai DMAC_WAIT0;
314 1.1 tsubai *DATA2 |= sc_intrq2;
315 1.1 tsubai DMAC_WAIT0;
316 1.1 tsubai }
317 1.1 tsubai }
318 1.1 tsubai
319 1.1 tsubai
320 1.1 tsubai void
321 1.1 tsubai sc_send(chan, ie, sc)
322 1.1 tsubai register int chan;
323 1.1 tsubai register int ie;
324 1.1 tsubai register struct scsi *sc;
325 1.1 tsubai {
326 1.1 tsubai register VOLATILE struct sc_chan_stat *cs;
327 1.1 tsubai register struct scsi_stat *ss;
328 1.1 tsubai register int i;
329 1.1 tsubai
330 1.1 tsubai cs = &chan_stat[chan];
331 1.1 tsubai ss = &scsi_stat;
332 1.1 tsubai
333 1.1 tsubai if (sc == NULL || cs->sc != NULL) {
334 1.1 tsubai printf("SCSI%d:sc_send() NULL sc or NOT NULL cs->sc\n", chan);
335 1.1 tsubai printf("ie=0x%x sc=0x%p cs->sc=0x%p\n", ie, sc, cs->sc);
336 1.1 tsubai if (sc) {
337 1.1 tsubai printf("cdb=");
338 1.1 tsubai for (i = 0; i < 6; i++)
339 1.1 tsubai printf("0x%x ", sc->sc_cdb.un_reserved[i]);
340 1.1 tsubai printf("\n");
341 1.1 tsubai }
342 1.1 tsubai panic(ScsiSoftError);
343 1.1 tsubai /*NOTREACHED*/
344 1.1 tsubai }
345 1.1 tsubai
346 1.1 tsubai if ((sc->sc_cdb.un_reserved[0] == SCOP_RESET)
347 1.1 tsubai && (sc->sc_cdb.un_reserved[1] == SCOP_RESET)) {
348 1.1 tsubai /*
349 1.1 tsubai * SCSI bus reset command procedure
350 1.1 tsubai * (vender unique by Sony Corp.)
351 1.1 tsubai */
352 1.1 tsubai #ifdef SCSI_1185AQ
353 1.1 tsubai if (sc_idenr & 0x08) {
354 1.1 tsubai scsi_1185AQ = 1;
355 1.1 tsubai }
356 1.1 tsubai #endif
357 1.1 tsubai cs->sc = sc;
358 1.1 tsubai scsi_hardreset();
359 1.1 tsubai sc->sc_istatus = INST_EP;
360 1.1 tsubai cs->sc = NULL;
361 1.1 tsubai sc_done(sc);
362 1.1 tsubai return;
363 1.1 tsubai }
364 1.1 tsubai
365 1.1 tsubai if (sc->sc_map && (sc->sc_map->mp_pages > 0)) {
366 1.1 tsubai /*
367 1.1 tsubai * use map table
368 1.1 tsubai */
369 1.1 tsubai sc->sc_coffset = sc->sc_map->mp_offset & PGOFSET;
370 1.1 tsubai if (sc->sc_map->mp_pages > NSCMAP) {
371 1.1 tsubai printf("SCSI%d: map table overflow\n", chan);
372 1.1 tsubai sc->sc_istatus = INST_EP|INST_LB|INST_PRE;
373 1.1 tsubai return;
374 1.1 tsubai }
375 1.1 tsubai } else {
376 1.1 tsubai /*
377 1.1 tsubai * no use map table
378 1.1 tsubai */
379 1.1 tsubai sc->sc_coffset = (u_int)sc->sc_cpoint & PGOFSET;
380 1.1 tsubai }
381 1.1 tsubai sc->sc_ctag = 0;
382 1.1 tsubai
383 1.1 tsubai cs->sc = sc;
384 1.1 tsubai cs->comflg = OFF;
385 1.1 tsubai
386 1.1 tsubai cs->intr_flg = ie;
387 1.1 tsubai cs->chan_num = chan;
388 1.1 tsubai perr_flag[chan] = 0;
389 1.1 tsubai mout_flag[chan] = 0;
390 1.1 tsubai min_cnt[chan] = 0;
391 1.1 tsubai
392 1.1 tsubai sel_stat[chan] = SEL_WAIT;
393 1.1 tsubai append_wb(cs);
394 1.1 tsubai sc_start();
395 1.1 tsubai }
396 1.1 tsubai
397 1.1 tsubai /*
398 1.1 tsubai * SCSI start up routine
399 1.1 tsubai */
400 1.1 tsubai void
401 1.1 tsubai sc_start()
402 1.1 tsubai {
403 1.1 tsubai register VOLATILE struct sc_chan_stat *cs;
404 1.1 tsubai register struct scsi_stat *ss;
405 1.1 tsubai register int s;
406 1.1 tsubai register VOLATILE int chan;
407 1.1 tsubai register VOLATILE int dummy;
408 1.1 tsubai
409 1.1 tsubai ss = &scsi_stat;
410 1.1 tsubai
411 1.1 tsubai s = splclock();
412 1.1 tsubai chan = get_wb_chan();
413 1.1 tsubai if ((chan < 0) || (ss->ipc >= 0))
414 1.1 tsubai goto sc_start_exit;
415 1.1 tsubai if (sel_stat[chan] != SEL_WAIT) {
416 1.1 tsubai /*
417 1.1 tsubai * already started
418 1.1 tsubai */
419 1.1 tsubai goto sc_start_exit;
420 1.1 tsubai }
421 1.1 tsubai sel_stat[chan] = SEL_START;
422 1.1 tsubai (void) splscsi();
423 1.1 tsubai
424 1.1 tsubai cs = &chan_stat[chan];
425 1.1 tsubai
426 1.1 tsubai dummy = sc_cmonr;
427 1.1 tsubai DMAC_WAIT0;
428 1.1 tsubai if (dummy & (R4_MBSY|R4_MSEL)) {
429 1.1 tsubai sel_stat[chan] = SEL_WAIT;
430 1.1 tsubai goto sc_start_exit;
431 1.1 tsubai }
432 1.1 tsubai
433 1.1 tsubai /*
434 1.1 tsubai * send SELECT with ATN command
435 1.1 tsubai */
436 1.1 tsubai ss->dma_stat = OFF;
437 1.1 tsubai pad_start = 0;
438 1.1 tsubai dummy = sc_statr;
439 1.1 tsubai DMAC_WAIT0;
440 1.1 tsubai if (dummy & R0_CIP) {
441 1.1 tsubai sel_stat[chan] = SEL_WAIT;
442 1.1 tsubai goto sc_start_exit;
443 1.1 tsubai }
444 1.1 tsubai sc_idenr = (chan << SC_TG_SHIFT) | SC_OWNID;
445 1.1 tsubai DMAC_WAIT0;
446 1.1 tsubai #ifdef SCSI_1185AQ
447 1.1 tsubai if (scsi_1185AQ)
448 1.1 tsubai sc_intok1 = Ra_STO|Ra_ARBF;
449 1.1 tsubai else
450 1.1 tsubai sc_intok1 = Ra_STO|Ra_RSL|Ra_ARBF;
451 1.1 tsubai #else
452 1.1 tsubai sc_intok1 = Ra_STO|Ra_RSL|Ra_ARBF;
453 1.1 tsubai #endif
454 1.1 tsubai DMAC_WAIT0;
455 1.1 tsubai /*
456 1.1 tsubai * BUGFIX for signal reflection on BSY
457 1.1 tsubai * !Rb_DCNT
458 1.1 tsubai */
459 1.1 tsubai sc_intok2 = Rb_FNC|Rb_SRST|Rb_PHC|Rb_SPE;
460 1.1 tsubai DMAC_WAIT0;
461 1.1 tsubai
462 1.1 tsubai dummy = sc_cmonr;
463 1.1 tsubai DMAC_WAIT0;
464 1.1 tsubai if (dummy & (R4_MBSY|R4_MSEL)) {
465 1.1 tsubai sel_stat[chan] = SEL_WAIT;
466 1.1 tsubai goto sc_start_exit;
467 1.1 tsubai }
468 1.1 tsubai SET_CMD(SCMD_SEL_ATN);
469 1.1 tsubai
470 1.1 tsubai sc_start_exit:
471 1.1 tsubai splx(s);
472 1.1 tsubai }
473 1.1 tsubai
474 1.1 tsubai /*
475 1.1 tsubai * SCSI interrupt service routine
476 1.1 tsubai */
477 1.1 tsubai int
478 1.1 tsubai scintr()
479 1.1 tsubai {
480 1.1 tsubai register struct scsi_stat *ss;
481 1.1 tsubai register int iloop;
482 1.1 tsubai register VOLATILE int chan;
483 1.1 tsubai register VOLATILE int dummy;
484 1.1 tsubai int s_int1, s_int2;
485 1.1 tsubai
486 1.1 tsubai scintr_loop:
487 1.1 tsubai
488 1.1 tsubai #if defined(CHECK_MRQ) && defined(news3400)
489 1.1 tsubai while (dmac_gstat & CH_MRQ(CH_SCSI))
490 1.1 tsubai DMAC_WAIT;
491 1.1 tsubai #endif
492 1.1 tsubai
493 1.1 tsubai for (iloop = 0; iloop < 100; iloop++) {
494 1.1 tsubai dummy = sc_statr;
495 1.1 tsubai DMAC_WAIT;
496 1.1 tsubai if ((dummy & R0_CIP) == 0)
497 1.1 tsubai break;
498 1.1 tsubai }
499 1.1 tsubai
500 1.1 tsubai /*
501 1.1 tsubai * get SCSI interrupt request
502 1.1 tsubai */
503 1.1 tsubai while (sc_statr & R0_MIRQ) {
504 1.1 tsubai DMAC_WAIT0;
505 1.1 tsubai s_int1 = sc_intrq1;
506 1.1 tsubai DMAC_WAIT0;
507 1.1 tsubai s_int2 = sc_intrq2;
508 1.1 tsubai DMAC_WAIT0;
509 1.1 tsubai int_stat1 |= s_int1;
510 1.1 tsubai int_stat2 |= s_int2;
511 1.1 tsubai }
512 1.1 tsubai
513 1.1 tsubai if (int_stat2 & R3_SRST) {
514 1.1 tsubai /*
515 1.1 tsubai * RST signal is drived
516 1.1 tsubai */
517 1.1 tsubai int_stat2 &= ~R3_SRST;
518 1.1 tsubai scsi_softreset();
519 1.1 tsubai goto scintr_exit;
520 1.1 tsubai }
521 1.1 tsubai
522 1.1 tsubai ss = &scsi_stat;
523 1.1 tsubai if ((ss->ipc < 0) && (ss->wrc <= 0) && (ss->wbc <= 0)) {
524 1.1 tsubai int_stat1 = 0;
525 1.1 tsubai int_stat2 = 0;
526 1.1 tsubai goto scintr_exit;
527 1.1 tsubai }
528 1.1 tsubai
529 1.1 tsubai chan = get_wb_chan();
530 1.1 tsubai if ((chan >= 0) && (sel_stat[chan] == SEL_START) &&
531 1.1 tsubai (last_cmd == SCMD_SEL_ATN)) {
532 1.1 tsubai /*
533 1.1 tsubai * Check the result of SELECTION command
534 1.1 tsubai */
535 1.1 tsubai if (int_stat1 & R2_RSL) {
536 1.1 tsubai /*
537 1.1 tsubai * RESELECTION occur
538 1.1 tsubai */
539 1.1 tsubai if (ss->wrc > 0) {
540 1.1 tsubai sel_stat[chan] = SEL_RSLD;
541 1.1 tsubai } else {
542 1.1 tsubai /*
543 1.1 tsubai * Ghost RESELECTION ???
544 1.1 tsubai */
545 1.1 tsubai int_stat1 &= ~R2_RSL;
546 1.1 tsubai }
547 1.1 tsubai }
548 1.1 tsubai if (int_stat1 & R2_ARBF) {
549 1.1 tsubai /*
550 1.1 tsubai * ARBITRATION fault
551 1.1 tsubai */
552 1.1 tsubai int_stat1 &= ~R2_ARBF;
553 1.1 tsubai sel_stat[chan] = SEL_ARBF;
554 1.1 tsubai }
555 1.1 tsubai if (int_stat1 & R2_STO) {
556 1.1 tsubai /*
557 1.1 tsubai * SELECTION timeout
558 1.1 tsubai */
559 1.1 tsubai int_stat1 &= ~R2_STO;
560 1.1 tsubai if ((int_stat2&(R3_PHC|R3_RMSG)) != (R3_PHC|R3_RMSG)) {
561 1.1 tsubai ss->ipc = chan;
562 1.1 tsubai ss->ip = &chan_stat[chan];
563 1.1 tsubai sel_stat[chan] = SEL_TIMEOUT;
564 1.1 tsubai chan_stat[chan].sc->sc_istatus
565 1.1 tsubai = INST_EP|INST_TO;
566 1.1 tsubai release_wb();
567 1.1 tsubai }
568 1.1 tsubai }
569 1.1 tsubai
570 1.1 tsubai /*
571 1.1 tsubai * SELECTION command done
572 1.1 tsubai */
573 1.1 tsubai switch (sel_stat[chan]) {
574 1.1 tsubai
575 1.1 tsubai case SEL_START:
576 1.1 tsubai if ((int_stat2 & R3_FNC) == 0)
577 1.1 tsubai break;
578 1.1 tsubai /*
579 1.1 tsubai * SELECTION success
580 1.1 tsubai */
581 1.1 tsubai sc_intok2 = Rb_FNC|Rb_DCNT|Rb_SRST|Rb_PHC|Rb_SPE;
582 1.1 tsubai ss->ipc = chan;
583 1.1 tsubai ss->ip = &chan_stat[chan];
584 1.1 tsubai ss->ip->sc->sc_istatus |= INST_IP;
585 1.1 tsubai ss->dma_stat = OFF;
586 1.1 tsubai pad_start = 0;
587 1.1 tsubai sel_stat[chan] = SEL_SUCCESS;
588 1.1 tsubai release_wb();
589 1.1 tsubai #ifndef NOT_SUPPORT_SYNCTR
590 1.1 tsubai sc_syncr = sync_tr[chan];
591 1.1 tsubai DMAC_WAIT0;
592 1.1 tsubai #endif
593 1.1 tsubai DMAC_WAIT0;
594 1.1 tsubai break;
595 1.1 tsubai
596 1.1 tsubai case SEL_TIMEOUT:
597 1.1 tsubai /*
598 1.1 tsubai * SELECTION time out
599 1.1 tsubai */
600 1.1 tsubai sc_discon();
601 1.1 tsubai goto scintr_exit;
602 1.1 tsubai
603 1.1 tsubai /* case SEL_RSLD: */
604 1.1 tsubai /* case SEL_ARBF: */
605 1.1 tsubai default:
606 1.1 tsubai /*
607 1.1 tsubai * SELECTION failed
608 1.1 tsubai */
609 1.1 tsubai sel_stat[chan] = SEL_WAIT;
610 1.1 tsubai break;
611 1.1 tsubai }
612 1.1 tsubai if ((int_stat1 & R2_RSL) == 0)
613 1.1 tsubai int_stat2 &= ~R3_FNC;
614 1.1 tsubai }
615 1.1 tsubai
616 1.1 tsubai if (ss->ip != NULL) {
617 1.1 tsubai /*
618 1.1 tsubai * check In Process channel's request
619 1.1 tsubai */
620 1.1 tsubai if (ss->dma_stat != OFF) {
621 1.1 tsubai /*
622 1.1 tsubai * adjust pointer & counter
623 1.1 tsubai */
624 1.1 tsubai adjust_transfer(ss->ip);
625 1.1 tsubai }
626 1.1 tsubai if (int_stat2 & R3_SPE) {
627 1.1 tsubai register int VOLATILE statr;
628 1.1 tsubai register int VOLATILE cmonr;
629 1.1 tsubai
630 1.1 tsubai statr = sc_statr;
631 1.1 tsubai DMAC_WAIT0;
632 1.1 tsubai cmonr = sc_cmonr;
633 1.1 tsubai int_stat2 &= ~R3_SPE;
634 1.1 tsubai perr_flag[ss->ip->chan_num] = 1;
635 1.1 tsubai }
636 1.1 tsubai }
637 1.1 tsubai
638 1.1 tsubai if (int_stat2 & R3_DCNT) {
639 1.1 tsubai /*
640 1.1 tsubai * Bus Free
641 1.1 tsubai */
642 1.1 tsubai sc_discon();
643 1.1 tsubai int_stat2 &= ~R3_DCNT;
644 1.1 tsubai }
645 1.1 tsubai
646 1.1 tsubai if ((ss->ipc >= 0) && (sel_stat[ss->ipc] == SEL_RSL_WAIT)) {
647 1.1 tsubai sel_stat[ss->ipc] = SEL_RSLD;
648 1.1 tsubai ss->ipc = -1;
649 1.1 tsubai int_stat1 |= R2_RSL;
650 1.1 tsubai }
651 1.1 tsubai if (int_stat1 & R2_RSL) {
652 1.1 tsubai /*
653 1.1 tsubai * Reselection
654 1.1 tsubai */
655 1.1 tsubai sc_resel();
656 1.1 tsubai int_stat1 &= ~R2_RSL;
657 1.1 tsubai if (sel_stat[ss->ipc] == SEL_RSL_WAIT)
658 1.1 tsubai goto scintr_exit;
659 1.1 tsubai }
660 1.1 tsubai
661 1.1 tsubai
662 1.1 tsubai if ((ss->ipc >= 0) && (ss->ipc != SC_OWNID) &&
663 1.1 tsubai (sel_stat[ss->ipc] == SEL_SUCCESS)) {
664 1.1 tsubai if (int_stat2 & R3_PHC) {
665 1.1 tsubai /*
666 1.1 tsubai * Phase change
667 1.1 tsubai */
668 1.1 tsubai int_stat2 &= ~(R3_PHC|R3_RMSG);
669 1.1 tsubai sc_pmatch();
670 1.1 tsubai } else if (int_stat2 & R3_RMSG) {
671 1.1 tsubai /*
672 1.1 tsubai * message Phase
673 1.1 tsubai */
674 1.1 tsubai if (min_flag > 0) {
675 1.1 tsubai int_stat2 &= ~(R3_PHC|R3_RMSG);
676 1.1 tsubai sc_pmatch();
677 1.1 tsubai }
678 1.1 tsubai }
679 1.1 tsubai else if (ss->dma_stat != OFF) {
680 1.1 tsubai dummy = sc_cmonr;
681 1.1 tsubai DMAC_WAIT0;
682 1.1 tsubai if ((dummy & (R4_MMSG|R4_MCD|R4_MREQ)) == R4_MREQ) {
683 1.1 tsubai /*
684 1.1 tsubai * still DATA transfer phase
685 1.1 tsubai */
686 1.1 tsubai sc_dio_pad(ss->ip);
687 1.1 tsubai }
688 1.1 tsubai }
689 1.1 tsubai else if (ss->ip->comflg == CF_SEND) {
690 1.1 tsubai dummy = sc_cmonr;
691 1.1 tsubai DMAC_WAIT0;
692 1.1 tsubai if ((dummy & SC_PMASK) == COM_OUT) {
693 1.1 tsubai /*
694 1.1 tsubai * command out phase
695 1.1 tsubai */
696 1.1 tsubai sc_cout(ss->ip);
697 1.1 tsubai }
698 1.1 tsubai }
699 1.1 tsubai } else {
700 1.1 tsubai if (int_stat2 & (R3_PHC|R3_RMSG))
701 1.1 tsubai goto scintr_exit;
702 1.1 tsubai }
703 1.1 tsubai
704 1.1 tsubai if ((int_stat1 & (R2_STO|R2_RSL|R2_ARBF))
705 1.1 tsubai || (int_stat2 & (R3_DCNT|R3_SRST|R3_PHC|R3_SPE))) {
706 1.1 tsubai /*
707 1.1 tsubai * still remain intrq
708 1.1 tsubai */
709 1.1 tsubai goto scintr_loop;
710 1.1 tsubai }
711 1.1 tsubai
712 1.1 tsubai scintr_exit:
713 1.1 tsubai return (1);
714 1.1 tsubai }
715 1.1 tsubai
716 1.1 tsubai /*
717 1.1 tsubai * SCSI bus reset routine
718 1.1 tsubai * scsi_hardreset() is occered a reset interrupt.
719 1.1 tsubai * And call scsi_softreset().
720 1.1 tsubai */
721 1.1 tsubai void
722 1.1 tsubai scsi_hardreset()
723 1.1 tsubai {
724 1.1 tsubai register int s;
725 1.1 tsubai #ifdef DMAC_MAP_INIT
726 1.1 tsubai register int i;
727 1.1 tsubai #endif
728 1.1 tsubai
729 1.1 tsubai s = splscsi();
730 1.1 tsubai
731 1.1 tsubai scsi_chipreset();
732 1.1 tsubai DMAC_WAIT0;
733 1.1 tsubai int_stat1 = 0;
734 1.1 tsubai int_stat2 = 0;
735 1.1 tsubai SET_CMD(SCMD_AST_RST); /* assert RST signal */
736 1.1 tsubai
737 1.1 tsubai #ifdef DMAC_MAP_INIT
738 1.1 tsubai if (dmac_map_init == 0) {
739 1.1 tsubai dmac_map_init++;
740 1.1 tsubai for (i = 0; i < NDMACMAP; i++) {
741 1.1 tsubai # if defined(mips) && defined(CPU_SINGLE)
742 1.1 tsubai dmac_gsel = CH_SCSI;
743 1.1 tsubai dmac_ctag = (u_char)i;
744 1.1 tsubai dmac_cmap = (u_short)0;
745 1.1 tsubai # endif
746 1.1 tsubai }
747 1.1 tsubai }
748 1.1 tsubai #endif
749 1.1 tsubai /*cxd1185_init();*/
750 1.1 tsubai splx(s);
751 1.1 tsubai }
752 1.1 tsubai
753 1.1 tsubai /*
754 1.1 tsubai * I/O port (sc_ioptr) bit assign
755 1.1 tsubai *
756 1.1 tsubai * Rf_PRT3 - <reserved>
757 1.1 tsubai * Rf_PRT2 - <reserved>
758 1.1 tsubai * Rf_PRT1 out Floppy Disk Density control
759 1.1 tsubai * Rf_PRT0 out Floppy Disk Eject control
760 1.1 tsubai */
761 1.1 tsubai
762 1.1 tsubai void
763 1.1 tsubai scsi_chipreset()
764 1.1 tsubai {
765 1.1 tsubai register int s;
766 1.1 tsubai register VOLATILE int save_ioptr;
767 1.1 tsubai
768 1.1 tsubai s = splscsi();
769 1.1 tsubai
770 1.1 tsubai #if defined(mips) && defined(CPU_SINGLE)
771 1.1 tsubai dmac_gsel = CH_SCSI;
772 1.1 tsubai dmac_cwid = 4; /* initialize DMAC SCSI chan */
773 1.1 tsubai *(unsigned VOLATILE char *)PINTEN |= DMA_INTEN;
774 1.1 tsubai dma_reset(CH_SCSI);
775 1.1 tsubai #endif
776 1.1 tsubai sc_envir = 0; /* 1/4 clock */
777 1.1 tsubai DMAC_WAIT0;
778 1.1 tsubai save_ioptr = sc_ioptr;
779 1.1 tsubai DMAC_WAIT0;
780 1.1 tsubai last_cmd = SCMD_CHIP_RST;
781 1.1 tsubai sc_comr = SCMD_CHIP_RST; /* reset chip */
782 1.1 tsubai DMAC_WAIT;
783 1.1 tsubai (void) WAIT_STATR_BITCLR(R0_CIP);
784 1.1 tsubai /*
785 1.1 tsubai * SCMD_CHIP_RST command reset all register
786 1.1 tsubai * except sc_statr<7:6> & sc_cmonr.
787 1.1 tsubai * So, bit R0_MIRQ & R3_FNC will be not set.
788 1.1 tsubai */
789 1.1 tsubai sc_idenr = SC_OWNID;
790 1.1 tsubai DMAC_WAIT0;
791 1.1 tsubai
792 1.1 tsubai sc_intok1 = Ra_STO|Ra_RSL|Ra_ARBF;
793 1.1 tsubai DMAC_WAIT0;
794 1.1 tsubai sc_intok2 = Rb_FNC|Rb_SRST|Rb_PHC|Rb_SPE|Rb_RMSG;
795 1.1 tsubai DMAC_WAIT0;
796 1.1 tsubai
797 1.1 tsubai sc_ioptr = save_ioptr;
798 1.1 tsubai DMAC_WAIT;
799 1.1 tsubai
800 1.1 tsubai sc_moder = Rc_TMSL; /* RST drive time = 25.5 us */
801 1.1 tsubai DMAC_WAIT0;
802 1.1 tsubai sc_timer = 0x2;
803 1.1 tsubai DMAC_WAIT0;
804 1.1 tsubai
805 1.1 tsubai sc_moder = Rc_SPHI; /* selection timeout = 252 ms */
806 1.1 tsubai DMAC_WAIT0;
807 1.1 tsubai sc_timer = SEL_TIMEOUT_VALUE;
808 1.1 tsubai DMAC_WAIT0;
809 1.1 tsubai
810 1.1 tsubai #ifdef SCSI_1185AQ
811 1.1 tsubai if (scsi_1185AQ)
812 1.1 tsubai SET_CMD(SCMD_ENB_SEL); /* enable reselection */
813 1.1 tsubai #endif
814 1.1 tsubai
815 1.1 tsubai int_stat1 &= ~R2_RSL; /* ignore RSL inter request */
816 1.1 tsubai
817 1.1 tsubai splx(s);
818 1.1 tsubai }
819 1.1 tsubai
820 1.1 tsubai void
821 1.1 tsubai scsi_softreset()
822 1.1 tsubai {
823 1.1 tsubai register VOLATILE struct sc_chan_stat *cs;
824 1.1 tsubai register struct scsi_stat *ss;
825 1.1 tsubai /* register int (*handler)(); */
826 1.1 tsubai register int i;
827 1.1 tsubai #ifdef mips
828 1.1 tsubai extern struct sc_data sc_data[];
829 1.1 tsubai register struct sc_data *scdp;
830 1.1 tsubai #endif
831 1.1 tsubai
832 1.1 tsubai wbq_actf = NULL;
833 1.1 tsubai wbq_actl = NULL;
834 1.1 tsubai ss = &scsi_stat;
835 1.1 tsubai ss->wbc = 0;
836 1.1 tsubai ss->wrc = 0;
837 1.1 tsubai ss->ip = NULL;
838 1.1 tsubai ss->ipc = -1;
839 1.1 tsubai ss->dma_stat = OFF;
840 1.1 tsubai pad_start = 0;
841 1.1 tsubai
842 1.1 tsubai for (i = 0; i < NTARGET; ++i) {
843 1.1 tsubai if (i == SC_OWNID)
844 1.1 tsubai continue;
845 1.1 tsubai cs = &chan_stat[i];
846 1.1 tsubai cs->wb_next = NULL;
847 1.1 tsubai #ifndef NOT_SUPPORT_SYNCTR
848 1.1 tsubai sync_tr[i] = 0; /* asynchronous mode */
849 1.1 tsubai #endif
850 1.1 tsubai sel_stat[i] = SEL_WAIT;
851 1.1 tsubai if (cs->sc != NULL) {
852 1.1 tsubai struct scsi *sc = cs->sc;
853 1.1 tsubai
854 1.1 tsubai if ((cs->sc->sc_istatus & INST_EP) == 0)
855 1.1 tsubai cs->sc->sc_istatus = (INST_EP|INST_HE);
856 1.1 tsubai cs->sc = NULL;
857 1.1 tsubai #ifdef mips
858 1.1 tsubai scdp = &sc_data[cs->chan_num];
859 1.1 tsubai MachFlushDCache((vm_offset_t)scdp->scd_scaddr, sizeof(struct scsi));
860 1.1 tsubai
861 1.1 tsubai if (MACH_IS_USPACE(scdp->scd_vaddr)) {
862 1.1 tsubai panic("scsi_softreset: user address is not supported");
863 1.1 tsubai } else if (MACH_IS_CACHED(scdp->scd_vaddr)) {
864 1.1 tsubai MachFlushDCache(scdp->scd_vaddr, scdp->scd_count);
865 1.1 tsubai } else if (MACH_IS_MAPPED(scdp->scd_vaddr)) {
866 1.1 tsubai #ifdef notyet /* KU:XXX */
867 1.1 tsubai clean_k2dcache(scdp->scd_vaddr, scdp->scd_count);
868 1.1 tsubai #else
869 1.1 tsubai MachFlushCache();
870 1.1 tsubai #endif
871 1.1 tsubai }
872 1.1 tsubai #endif /* mips */
873 1.1 tsubai #if 0
874 1.1 tsubai if ((cs->intr_flg == SCSI_INTEN)
875 1.1 tsubai && (handler = scintsw[i].sci_inthandler)) {
876 1.1 tsubai #ifdef noyet /* KU:XXX */
877 1.1 tsubai intrcnt[INTR_SCSI00 + i]++;
878 1.1 tsubai #endif
879 1.1 tsubai (*handler)(scintsw[i].sci_ctlr);
880 1.1 tsubai }
881 1.1 tsubai #endif
882 1.1 tsubai sc_done(sc);
883 1.1 tsubai }
884 1.1 tsubai }
885 1.1 tsubai }
886 1.1 tsubai
887 1.1 tsubai /*
888 1.1 tsubai * RESELECTION interrupt service routine
889 1.1 tsubai * ( RESELECTION phase )
890 1.1 tsubai */
891 1.1 tsubai void
892 1.1 tsubai sc_resel()
893 1.1 tsubai {
894 1.1 tsubai register struct sc_chan_stat *cs;
895 1.1 tsubai register struct scsi_stat *ss;
896 1.1 tsubai register VOLATILE int chan;
897 1.1 tsubai register VOLATILE int statr;
898 1.1 tsubai register int iloop;
899 1.1 tsubai
900 1.1 tsubai min_flag = 0;
901 1.1 tsubai chan = (sc_idenr & R6_SID_MASK) >> SC_TG_SHIFT;
902 1.1 tsubai
903 1.1 tsubai if (chan == SC_OWNID)
904 1.1 tsubai return;
905 1.1 tsubai
906 1.1 tsubai statr = sc_statr;
907 1.1 tsubai DMAC_WAIT0;
908 1.1 tsubai if (statr & R0_CIP) {
909 1.1 tsubai if (last_cmd == SCMD_SEL_ATN) {
910 1.1 tsubai /*
911 1.1 tsubai * SELECTION command dead lock ?
912 1.1 tsubai * save interrupt request
913 1.1 tsubai */
914 1.1 tsubai while (sc_statr & R0_MIRQ) {
915 1.1 tsubai DMAC_WAIT0;
916 1.1 tsubai int_stat1 |= sc_intrq1;
917 1.1 tsubai DMAC_WAIT0;
918 1.1 tsubai int_stat2 |= sc_intrq2;
919 1.1 tsubai DMAC_WAIT0;
920 1.1 tsubai }
921 1.1 tsubai scsi_chipreset();
922 1.1 tsubai }
923 1.1 tsubai }
924 1.1 tsubai
925 1.1 tsubai cs = &chan_stat[chan];
926 1.1 tsubai if (cs->sc == NULL) {
927 1.1 tsubai scsi_hardreset();
928 1.1 tsubai return;
929 1.1 tsubai }
930 1.1 tsubai if ((cs->sc->sc_istatus & INST_WR) == 0) {
931 1.1 tsubai scsi_hardreset();
932 1.1 tsubai return;
933 1.1 tsubai }
934 1.1 tsubai
935 1.1 tsubai ss = &scsi_stat;
936 1.1 tsubai if (ss->ipc >= 0) {
937 1.1 tsubai scsi_hardreset();
938 1.1 tsubai return;
939 1.1 tsubai }
940 1.1 tsubai
941 1.1 tsubai ss->ip = cs;
942 1.1 tsubai ss->ipc = chan;
943 1.1 tsubai
944 1.1 tsubai sc_intok2 = Rb_FNC|Rb_DCNT|Rb_SRST|Rb_PHC|Rb_SPE;
945 1.1 tsubai DMAC_WAIT0;
946 1.1 tsubai
947 1.1 tsubai iloop = 0;
948 1.1 tsubai while ((int_stat2 & R3_FNC) == 0) {
949 1.1 tsubai /*
950 1.1 tsubai * Max 6 usec wait
951 1.1 tsubai */
952 1.1 tsubai if (iloop++ > RSL_LOOP_CNT) {
953 1.1 tsubai sel_stat[chan] = SEL_RSL_WAIT;
954 1.1 tsubai return;
955 1.1 tsubai }
956 1.1 tsubai GET_INTR(&int_stat1, &int_stat2);
957 1.1 tsubai }
958 1.1 tsubai int_stat2 &= ~R3_FNC;
959 1.1 tsubai
960 1.1 tsubai sel_stat[chan] = SEL_SUCCESS;
961 1.1 tsubai
962 1.1 tsubai ss->wrc--;
963 1.1 tsubai ss->dma_stat = OFF;
964 1.1 tsubai pad_start = 0;
965 1.1 tsubai cs->sc->sc_istatus |= INST_IP;
966 1.1 tsubai cs->sc->sc_istatus &= ~INST_WR;
967 1.1 tsubai
968 1.1 tsubai #ifndef NOT_SUPPORT_SYNCTR
969 1.1 tsubai sc_syncr = sync_tr[chan];
970 1.1 tsubai DMAC_WAIT0;
971 1.1 tsubai #endif
972 1.1 tsubai }
973 1.1 tsubai
974 1.1 tsubai /*
975 1.1 tsubai * DISCONNECT interrupt service routine
976 1.1 tsubai * ( Target disconnect / job done )
977 1.1 tsubai */
978 1.1 tsubai void
979 1.1 tsubai sc_discon()
980 1.1 tsubai {
981 1.1 tsubai register VOLATILE struct sc_chan_stat *cs;
982 1.1 tsubai register struct scsi_stat *ss;
983 1.1 tsubai /* register int (*handler)(); */
984 1.1 tsubai register VOLATILE int dummy;
985 1.1 tsubai #ifdef mips
986 1.1 tsubai extern struct sc_data sc_data[];
987 1.1 tsubai register struct sc_data *scdp;
988 1.1 tsubai #endif
989 1.1 tsubai
990 1.1 tsubai /*
991 1.1 tsubai * Signal reflection on BSY is occured.
992 1.1 tsubai * Not Bus Free Phase, ignore.
993 1.1 tsubai *
994 1.1 tsubai * But, CXD1185Q reset INIT bit of sc_statr.
995 1.1 tsubai * So, can't issue Transfer Information command.
996 1.1 tsubai *
997 1.1 tsubai * What shall we do ? Bus reset ?
998 1.1 tsubai */
999 1.1 tsubai if ((int_stat2 & R3_DCNT) && ((sc_intok2 & Rb_DCNT) == 0))
1000 1.1 tsubai return;
1001 1.1 tsubai
1002 1.1 tsubai sc_intok2 = Rb_FNC|Rb_SRST|Rb_PHC|Rb_SPE;
1003 1.1 tsubai DMAC_WAIT0;
1004 1.1 tsubai
1005 1.1 tsubai min_flag = 0;
1006 1.1 tsubai dummy = sc_cmonr;
1007 1.1 tsubai DMAC_WAIT0;
1008 1.1 tsubai if (dummy & R4_MATN) {
1009 1.1 tsubai SET_CMD(SCMD_NGT_ATN);
1010 1.1 tsubai (void) WAIT_STATR_BITSET(R0_MIRQ);
1011 1.1 tsubai GET_INTR(&int_stat1, &int_stat2); /* clear interrupt */
1012 1.1 tsubai }
1013 1.1 tsubai
1014 1.1 tsubai if ((int_stat1 & R2_RSL) == 0)
1015 1.1 tsubai int_stat2 &= ~R3_FNC;
1016 1.1 tsubai
1017 1.1 tsubai ss = &scsi_stat;
1018 1.1 tsubai cs = ss->ip;
1019 1.1 tsubai if ((cs == NULL) || (ss->ipc < 0))
1020 1.1 tsubai goto sc_discon_exit;
1021 1.1 tsubai
1022 1.1 tsubai if ((sel_stat[cs->chan_num] != SEL_SUCCESS)
1023 1.1 tsubai && (sel_stat[cs->chan_num] != SEL_TIMEOUT))
1024 1.1 tsubai printf("sc_discon: eh!\n");
1025 1.1 tsubai
1026 1.1 tsubai /*
1027 1.1 tsubai * indicate abnormal terminate
1028 1.1 tsubai */
1029 1.1 tsubai if ((cs->sc->sc_istatus & (INST_EP|INST_WR)) == 0)
1030 1.1 tsubai cs->sc->sc_istatus |= (INST_EP|INST_PRE|INST_LB);
1031 1.1 tsubai
1032 1.1 tsubai cs->sc->sc_istatus &= ~INST_IP;
1033 1.1 tsubai ss->dma_stat = OFF;
1034 1.1 tsubai pad_start = 0;
1035 1.1 tsubai ss->ip = NULL;
1036 1.1 tsubai ss->ipc = -1;
1037 1.1 tsubai
1038 1.1 tsubai if ((cs->sc->sc_istatus & INST_WR) == 0) {
1039 1.1 tsubai struct scsi *sc = cs->sc;
1040 1.1 tsubai
1041 1.1 tsubai if (perr_flag[cs->chan_num] > 0)
1042 1.1 tsubai cs->sc->sc_istatus |= INST_EP|INST_PRE;
1043 1.1 tsubai cs->sc = NULL;
1044 1.1 tsubai #ifdef mips
1045 1.1 tsubai scdp = &sc_data[cs->chan_num];
1046 1.1 tsubai MachFlushDCache((vm_offset_t)scdp->scd_scaddr, sizeof(struct scsi));
1047 1.1 tsubai
1048 1.1 tsubai if (MACH_IS_USPACE(scdp->scd_vaddr)) {
1049 1.1 tsubai panic("sc_discon: user address is not supported");
1050 1.1 tsubai } else if (MACH_IS_CACHED(scdp->scd_vaddr)) {
1051 1.1 tsubai MachFlushDCache(scdp->scd_vaddr, scdp->scd_count);
1052 1.1 tsubai } else if (MACH_IS_MAPPED(scdp->scd_vaddr)) {
1053 1.1 tsubai #ifdef notyet /* KU:XXX */
1054 1.1 tsubai clean_k2dcache(scdp->scd_vaddr, scdp->scd_count);
1055 1.1 tsubai #else
1056 1.1 tsubai MachFlushCache();
1057 1.1 tsubai #endif
1058 1.1 tsubai }
1059 1.1 tsubai #endif /* mips */
1060 1.1 tsubai #if 0
1061 1.1 tsubai if ((cs->intr_flg == SCSI_INTEN)
1062 1.1 tsubai && (handler = scintsw[cs->chan_num].sci_inthandler)) {
1063 1.1 tsubai #ifdef notyet /* KU:XXX */
1064 1.1 tsubai intrcnt[INTR_SCSI00 + cs->chan_num]++;
1065 1.1 tsubai #endif
1066 1.1 tsubai (*handler)(scintsw[cs->chan_num].sci_ctlr);
1067 1.1 tsubai }
1068 1.1 tsubai #endif
1069 1.1 tsubai sc_done(sc);
1070 1.1 tsubai }
1071 1.1 tsubai
1072 1.1 tsubai sc_discon_exit:
1073 1.1 tsubai sc_start();
1074 1.1 tsubai }
1075 1.1 tsubai
1076 1.1 tsubai /*
1077 1.1 tsubai * SCSI phase match interrupt service routine
1078 1.1 tsubai */
1079 1.1 tsubai void
1080 1.1 tsubai sc_pmatch()
1081 1.1 tsubai {
1082 1.1 tsubai register /*VOLATILE*/ struct sc_chan_stat *cs; /* XXX Is this volatile? */
1083 1.1 tsubai register VOLATILE int phase;
1084 1.1 tsubai register VOLATILE int phase2;
1085 1.1 tsubai register VOLATILE int cmonr;
1086 1.1 tsubai
1087 1.1 tsubai int_stat2 &= ~R3_FNC; /* XXXXXXXX */
1088 1.1 tsubai
1089 1.1 tsubai cs = scsi_stat.ip;
1090 1.1 tsubai if (cs == NULL)
1091 1.1 tsubai return;
1092 1.1 tsubai
1093 1.1 tsubai # if defined(mips) && defined(CPU_SINGLE)
1094 1.1 tsubai dma_reset(CH_SCSI);
1095 1.1 tsubai # endif
1096 1.1 tsubai phase = sc_cmonr & SC_PMASK;
1097 1.1 tsubai DMAC_WAIT0;
1098 1.1 tsubai for (;;) {
1099 1.1 tsubai phase2 = phase;
1100 1.1 tsubai cmonr = sc_cmonr;
1101 1.1 tsubai DMAC_WAIT0;
1102 1.1 tsubai phase = cmonr & SC_PMASK;
1103 1.1 tsubai if (phase == phase2) {
1104 1.1 tsubai if ((phase == DAT_IN) || (phase == DAT_OUT))
1105 1.1 tsubai break;
1106 1.1 tsubai else if (cmonr & R4_MREQ)
1107 1.1 tsubai break;
1108 1.1 tsubai }
1109 1.1 tsubai }
1110 1.1 tsubai
1111 1.1 tsubai
1112 1.1 tsubai scsi_stat.dma_stat = OFF;
1113 1.1 tsubai pad_start = 0;
1114 1.1 tsubai
1115 1.1 tsubai if (phase == COM_OUT) {
1116 1.1 tsubai min_flag = 0;
1117 1.1 tsubai if (cs->comflg != CF_SEND)
1118 1.1 tsubai cs->comflg = CF_SET;
1119 1.1 tsubai sc_cout(cs);
1120 1.1 tsubai } else {
1121 1.1 tsubai cs->comflg = CF_ENOUGH;
1122 1.1 tsubai sc_intok2 &= ~Rb_FNC;
1123 1.1 tsubai if (phase == MES_IN) {
1124 1.1 tsubai min_flag++;
1125 1.1 tsubai sc_min(cs);
1126 1.1 tsubai } else {
1127 1.1 tsubai min_flag = 0;
1128 1.1 tsubai
1129 1.1 tsubai switch (phase) {
1130 1.1 tsubai
1131 1.1 tsubai case MES_OUT:
1132 1.1 tsubai sc_mout(cs);
1133 1.1 tsubai break;
1134 1.1 tsubai
1135 1.1 tsubai case DAT_IN:
1136 1.1 tsubai case DAT_OUT:
1137 1.1 tsubai sc_dio(cs);
1138 1.1 tsubai break;
1139 1.1 tsubai
1140 1.1 tsubai case STAT_IN:
1141 1.1 tsubai sc_sin(cs);
1142 1.1 tsubai break;
1143 1.1 tsubai
1144 1.1 tsubai default:
1145 1.1 tsubai printf("SCSI%d: unknown phase\n", cs->chan_num);
1146 1.1 tsubai break;
1147 1.1 tsubai }
1148 1.1 tsubai }
1149 1.1 tsubai }
1150 1.1 tsubai }
1151 1.1 tsubai
1152 1.1 tsubai
1153 1.1 tsubai void
1154 1.1 tsubai flush_fifo()
1155 1.1 tsubai {
1156 1.1 tsubai register VOLATILE int dummy;
1157 1.1 tsubai VOLATILE int tmp;
1158 1.1 tsubai VOLATILE int tmp0;
1159 1.1 tsubai
1160 1.1 tsubai dummy = sc_ffstr;
1161 1.1 tsubai DMAC_WAIT0;
1162 1.1 tsubai if (dummy & R5_FIFOREM) {
1163 1.1 tsubai /*
1164 1.1 tsubai * flush FIFO
1165 1.1 tsubai */
1166 1.1 tsubai SET_CMD(SCMD_FLSH_FIFO);
1167 1.1 tsubai tmp = 0;
1168 1.1 tsubai do {
1169 1.1 tsubai do {
1170 1.1 tsubai dummy = sc_statr;
1171 1.1 tsubai DMAC_WAIT0;
1172 1.1 tsubai } while (dummy & R0_CIP);
1173 1.1 tsubai GET_INTR(&tmp0, &tmp); /* clear interrupt */
1174 1.1 tsubai } while ((tmp & R3_FNC) == 0);
1175 1.1 tsubai }
1176 1.1 tsubai }
1177 1.1 tsubai
1178 1.1 tsubai /*
1179 1.1 tsubai * SCSI command send routine
1180 1.1 tsubai */
1181 1.1 tsubai void
1182 1.1 tsubai sc_cout(cs)
1183 1.1 tsubai register struct sc_chan_stat *cs;
1184 1.1 tsubai {
1185 1.1 tsubai register struct scsi *sc;
1186 1.1 tsubai register int iloop;
1187 1.1 tsubai register int cdb_bytes;
1188 1.1 tsubai register VOLATILE int dummy;
1189 1.1 tsubai register VOLATILE int statr;
1190 1.1 tsubai
1191 1.1 tsubai if (cs->comflg == CF_SET) {
1192 1.1 tsubai cs->comflg = CF_SEND;
1193 1.1 tsubai
1194 1.1 tsubai flush_fifo();
1195 1.1 tsubai
1196 1.1 tsubai sc = cs->sc;
1197 1.1 tsubai switch (sc->sc_opcode & CMD_TYPEMASK) {
1198 1.1 tsubai case CMD_T0:
1199 1.1 tsubai cdb_bytes = 6;
1200 1.1 tsubai break;
1201 1.1 tsubai
1202 1.1 tsubai case CMD_T1:
1203 1.1 tsubai cdb_bytes = 10;
1204 1.1 tsubai break;
1205 1.1 tsubai
1206 1.1 tsubai case CMD_T5:
1207 1.1 tsubai cdb_bytes = 12;
1208 1.1 tsubai break;
1209 1.1 tsubai
1210 1.1 tsubai default:
1211 1.1 tsubai cdb_bytes = 6;
1212 1.1 tsubai sc_intok2 |= Rb_FNC;
1213 1.1 tsubai break;
1214 1.1 tsubai }
1215 1.1 tsubai
1216 1.1 tsubai /*
1217 1.1 tsubai * set Active pointers
1218 1.1 tsubai */
1219 1.1 tsubai act_cmd_pointer = sc->sc_cdb.un_reserved;
1220 1.1 tsubai cs->act_trcnt = sc->sc_ctrnscnt;
1221 1.1 tsubai cs->act_point = sc->sc_cpoint;
1222 1.1 tsubai cs->act_tag = sc->sc_ctag;
1223 1.1 tsubai cs->act_offset = sc->sc_coffset;
1224 1.1 tsubai
1225 1.1 tsubai } else {
1226 1.1 tsubai cdb_bytes = 1;
1227 1.1 tsubai iloop = 0;
1228 1.1 tsubai do {
1229 1.1 tsubai dummy = sc_cmonr;
1230 1.1 tsubai DMAC_WAIT0;
1231 1.1 tsubai if ((dummy & SC_PMASK) != COM_OUT)
1232 1.1 tsubai return;
1233 1.1 tsubai statr = sc_statr;
1234 1.1 tsubai DMAC_WAIT0;
1235 1.1 tsubai if (statr & R0_MIRQ)
1236 1.1 tsubai return;
1237 1.1 tsubai } while ((dummy & R4_MREQ) == 0);
1238 1.1 tsubai statr = sc_statr;
1239 1.1 tsubai DMAC_WAIT0;
1240 1.1 tsubai if (statr & R0_MIRQ)
1241 1.1 tsubai return;
1242 1.1 tsubai }
1243 1.1 tsubai
1244 1.1 tsubai
1245 1.1 tsubai SET_CNT(cdb_bytes);
1246 1.1 tsubai SET_CMD(SCMD_TR_INFO|R0_TRBE);
1247 1.1 tsubai
1248 1.1 tsubai for (iloop = 0; iloop < cdb_bytes; iloop++) {
1249 1.1 tsubai do {
1250 1.1 tsubai dummy = sc_cmonr;
1251 1.1 tsubai DMAC_WAIT0;
1252 1.1 tsubai if ((dummy & SC_PMASK) != COM_OUT)
1253 1.1 tsubai return;
1254 1.1 tsubai } while ((dummy & R4_MREQ) == 0);
1255 1.1 tsubai statr = sc_statr;
1256 1.1 tsubai DMAC_WAIT0;
1257 1.1 tsubai if (statr & R0_MIRQ)
1258 1.1 tsubai return;
1259 1.1 tsubai sc_datr = *act_cmd_pointer++;
1260 1.1 tsubai do {
1261 1.1 tsubai dummy = sc_cmonr;
1262 1.1 tsubai DMAC_WAIT0;
1263 1.1 tsubai } while ((dummy & R4_MACK) != 0);
1264 1.1 tsubai }
1265 1.1 tsubai }
1266 1.1 tsubai
1267 1.1 tsubai #define GET_MIN_COUNT 127
1268 1.1 tsubai
1269 1.1 tsubai /*
1270 1.1 tsubai * SCSI message accept routine
1271 1.1 tsubai */
1272 1.1 tsubai void
1273 1.1 tsubai sc_min(cs)
1274 1.1 tsubai register struct sc_chan_stat *cs;
1275 1.1 tsubai {
1276 1.1 tsubai register struct scsi *sc;
1277 1.1 tsubai register struct scsi_stat *ss;
1278 1.1 tsubai register VOLATILE int dummy;
1279 1.1 tsubai
1280 1.1 tsubai sc = cs->sc;
1281 1.1 tsubai ss = &scsi_stat;
1282 1.1 tsubai
1283 1.1 tsubai sc_intok2 = Rb_FNC|Rb_DCNT|Rb_SRST|Rb_PHC|Rb_SPE|Rb_RMSG;
1284 1.1 tsubai DMAC_WAIT0;
1285 1.1 tsubai
1286 1.1 tsubai if (min_flag == 1)
1287 1.1 tsubai flush_fifo();
1288 1.1 tsubai
1289 1.1 tsubai dummy = sc_cmonr;
1290 1.1 tsubai DMAC_WAIT0;
1291 1.1 tsubai if ((dummy & R4_MREQ) == 0) {
1292 1.1 tsubai printf("sc_min: !REQ cmonr=%x\n", dummy);
1293 1.1 tsubai print_scsi_stat();
1294 1.1 tsubai scsi_hardreset();
1295 1.1 tsubai return;
1296 1.1 tsubai }
1297 1.1 tsubai
1298 1.1 tsubai /* retry_cmd_issue: */
1299 1.1 tsubai int_stat2 &= ~R3_FNC;
1300 1.1 tsubai SET_CMD(SCMD_TR_INFO);
1301 1.1 tsubai do {
1302 1.1 tsubai do {
1303 1.1 tsubai dummy = sc_statr;
1304 1.1 tsubai DMAC_WAIT0;
1305 1.1 tsubai } while (dummy & R0_CIP);
1306 1.1 tsubai GET_INTR(&int_stat1, &int_stat2); /* clear interrupt */
1307 1.1 tsubai } while ((int_stat2 & R3_FNC) == 0);
1308 1.1 tsubai int_stat2 &= ~R3_FNC;
1309 1.1 tsubai
1310 1.1 tsubai dummy = sc_ffstr;
1311 1.1 tsubai if (dummy & R5_FIE) {
1312 1.1 tsubai DMAC_WAIT;
1313 1.1 tsubai dummy = sc_ffstr;
1314 1.1 tsubai DMAC_WAIT0;
1315 1.1 tsubai if (dummy & R5_FIE) {
1316 1.1 tsubai dummy = sc_statr;
1317 1.1 tsubai DMAC_WAIT0;
1318 1.1 tsubai if ((dummy & R0_INIT) == 0) {
1319 1.1 tsubai /*
1320 1.1 tsubai * CXD1185 detect BSY false
1321 1.1 tsubai */
1322 1.1 tsubai scsi_hardreset();
1323 1.1 tsubai return;
1324 1.1 tsubai }
1325 1.1 tsubai }
1326 1.1 tsubai }
1327 1.1 tsubai dummy = sc_datr; /* get message byte */
1328 1.1 tsubai DMAC_WAIT0;
1329 1.1 tsubai
1330 1.1 tsubai if (min_cnt[cs->chan_num] == 0) {
1331 1.1 tsubai sc->sc_message = sc->sc_identify;
1332 1.1 tsubai if (dummy == MSG_EXTND) {
1333 1.1 tsubai /* Extended Message */
1334 1.1 tsubai min_cnt[cs->chan_num] = GET_MIN_COUNT;
1335 1.1 tsubai min_point[cs->chan_num] = sc->sc_param;
1336 1.1 tsubai bzero((caddr_t)sc->sc_param, 8);
1337 1.1 tsubai *min_point[cs->chan_num]++ = dummy;
1338 1.1 tsubai } else {
1339 1.1 tsubai switch ((dummy & MSG_IDENT)? MSG_IDENT : dummy) {
1340 1.1 tsubai
1341 1.1 tsubai case MSG_CCOMP:
1342 1.1 tsubai sc->sc_istatus |= INST_EP;
1343 1.1 tsubai break;
1344 1.1 tsubai
1345 1.1 tsubai case MSG_MREJ:
1346 1.1 tsubai #ifndef NOT_SUPPORT_SYNCTR
1347 1.1 tsubai if (mout_flag[cs->chan_num] == MOUT_SYNC_TR)
1348 1.1 tsubai sync_tr[cs->chan_num] = 0;
1349 1.1 tsubai #endif
1350 1.1 tsubai break;
1351 1.1 tsubai
1352 1.1 tsubai case MSG_IDENT:
1353 1.1 tsubai case MSG_RDP:
1354 1.1 tsubai ss->dma_stat = OFF;
1355 1.1 tsubai pad_start = 0;
1356 1.1 tsubai cs->comflg = OFF;
1357 1.1 tsubai /*
1358 1.1 tsubai * restore the saved value to Active pointers
1359 1.1 tsubai */
1360 1.1 tsubai act_cmd_pointer = sc->sc_cdb.un_reserved;
1361 1.1 tsubai cs->act_trcnt = sc->sc_ctrnscnt;
1362 1.1 tsubai cs->act_point = sc->sc_cpoint;
1363 1.1 tsubai cs->act_tag = sc->sc_ctag;
1364 1.1 tsubai cs->act_offset = sc->sc_coffset;
1365 1.1 tsubai break;
1366 1.1 tsubai
1367 1.1 tsubai case MSG_SDP:
1368 1.1 tsubai /*
1369 1.1 tsubai * save Active pointers
1370 1.1 tsubai */
1371 1.1 tsubai sc->sc_ctrnscnt = cs->act_trcnt;
1372 1.1 tsubai sc->sc_ctag = cs->act_tag;
1373 1.1 tsubai sc->sc_coffset = cs->act_offset;
1374 1.1 tsubai sc->sc_cpoint = cs->act_point;
1375 1.1 tsubai break;
1376 1.1 tsubai
1377 1.1 tsubai case MSG_DCNT:
1378 1.1 tsubai sc->sc_istatus |= INST_WR;
1379 1.1 tsubai ss->wrc++;
1380 1.1 tsubai break;
1381 1.1 tsubai
1382 1.1 tsubai default:
1383 1.1 tsubai sc->sc_message = MSG_MREJ;
1384 1.1 tsubai SET_CMD(SCMD_AST_ATN);
1385 1.1 tsubai printf("SCSI%d:sc_min() Unknown mes=0x%x, \n",
1386 1.1 tsubai cs->chan_num, dummy);
1387 1.1 tsubai }
1388 1.1 tsubai }
1389 1.1 tsubai } else {
1390 1.1 tsubai *min_point[cs->chan_num]++ = dummy;
1391 1.1 tsubai if (min_cnt[cs->chan_num] == GET_MIN_COUNT)
1392 1.1 tsubai min_cnt[cs->chan_num] = dummy;
1393 1.1 tsubai else
1394 1.1 tsubai min_cnt[cs->chan_num]--;
1395 1.1 tsubai if (min_cnt[cs->chan_num] <= 0) {
1396 1.1 tsubai #ifdef ABORT_SYNCTR_MES_FROM_TARGET
1397 1.1 tsubai if ((sc->sc_param[2] == 0x01)
1398 1.1 tsubai && (mout_flag[cs->chan_num] == MOUT_SYNC_TR)) {
1399 1.1 tsubai #else
1400 1.1 tsubai if (sc->sc_param[2] == 0x01) { /*}*/
1401 1.1 tsubai #endif
1402 1.1 tsubai register int i;
1403 1.1 tsubai /*
1404 1.1 tsubai * receive Synchronous transfer message reply
1405 1.1 tsubai * calculate transfer period val
1406 1.1 tsubai * tpm * 4/1000 us = 4/16 * (tpv + 1)
1407 1.1 tsubai */
1408 1.1 tsubai #define TPM2TPV(tpm) (((tpm)*16 + 999) / 1000 - 1)
1409 1.1 tsubai #ifndef NOT_SUPPORT_SYNCTR
1410 1.1 tsubai i = sc->sc_param[3]; /* get tpm */
1411 1.1 tsubai i = TPM2TPV(i) << 4;
1412 1.1 tsubai if (sc->sc_param[4] == 0)
1413 1.1 tsubai sync_tr[cs->chan_num] = 0;
1414 1.1 tsubai else
1415 1.1 tsubai sync_tr[cs->chan_num] = i | sc->sc_param[4];
1416 1.1 tsubai #endif /* !NOT_SUPPORT_SYNCTR */
1417 1.1 tsubai } else {
1418 1.1 tsubai sc->sc_message = MSG_MREJ;
1419 1.1 tsubai SET_CMD(SCMD_AST_ATN); /* assert ATN */
1420 1.1 tsubai }
1421 1.1 tsubai }
1422 1.1 tsubai }
1423 1.1 tsubai SET_CMD(SCMD_NGT_ACK);
1424 1.1 tsubai }
1425 1.1 tsubai
1426 1.1 tsubai /*
1427 1.1 tsubai * SCSI message send routine
1428 1.1 tsubai */
1429 1.1 tsubai void
1430 1.1 tsubai sc_mout(cs)
1431 1.1 tsubai register struct sc_chan_stat *cs;
1432 1.1 tsubai {
1433 1.1 tsubai register struct scsi *sc = cs->sc;
1434 1.1 tsubai register u_char *mp;
1435 1.1 tsubai register int cnt;
1436 1.1 tsubai register int iloop;
1437 1.1 tsubai register VOLATILE int dummy;
1438 1.1 tsubai VOLATILE int tmp;
1439 1.1 tsubai VOLATILE int tmp0;
1440 1.1 tsubai
1441 1.1 tsubai flush_fifo();
1442 1.1 tsubai
1443 1.1 tsubai if (mout_flag[cs->chan_num] == 0) {
1444 1.1 tsubai mout_flag[cs->chan_num] = MOUT_IDENTIFY;
1445 1.1 tsubai if (sc->sc_message != 0) {
1446 1.1 tsubai sc_intok2 = Rb_FNC|Rb_DCNT|Rb_SRST|Rb_PHC|Rb_SPE|Rb_RMSG;
1447 1.1 tsubai DMAC_WAIT0;
1448 1.1 tsubai if ((sc->sc_message == MSG_EXTND)
1449 1.1 tsubai && (sc->sc_param[2] == 0x01)) {
1450 1.1 tsubai cnt = 5;
1451 1.1 tsubai mp = sc->sc_param;
1452 1.1 tsubai sc->sc_param[3] = MIN_TP;
1453 1.1 tsubai if (sc->sc_param[4] > MAX_OFFSET_BYTES)
1454 1.1 tsubai sc->sc_param[4] = MAX_OFFSET_BYTES;
1455 1.1 tsubai mout_flag[cs->chan_num] = MOUT_SYNC_TR;
1456 1.1 tsubai } else {
1457 1.1 tsubai cnt = 1;
1458 1.1 tsubai mp = &sc->sc_message;
1459 1.1 tsubai }
1460 1.1 tsubai
1461 1.1 tsubai SET_CNT(cnt);
1462 1.1 tsubai SET_CMD(SCMD_TR_INFO|R0_TRBE);
1463 1.1 tsubai sc_datr = sc->sc_identify;
1464 1.1 tsubai DMAC_WAIT0;
1465 1.1 tsubai for (iloop = 1; iloop < cnt; iloop++) {
1466 1.1 tsubai sc_datr = *mp++;
1467 1.1 tsubai DMAC_WAIT;
1468 1.1 tsubai }
1469 1.1 tsubai do {
1470 1.1 tsubai dummy = sc_cmonr;
1471 1.1 tsubai DMAC_WAIT0;
1472 1.1 tsubai if ((dummy & R4_MBSY) == 0)
1473 1.1 tsubai return;
1474 1.1 tsubai dummy = sc_statr;
1475 1.1 tsubai DMAC_WAIT0;
1476 1.1 tsubai } while (dummy & R0_CIP);
1477 1.1 tsubai
1478 1.1 tsubai tmp = 0;
1479 1.1 tsubai GET_INTR(&tmp0, &tmp); /* clear interrupt */
1480 1.1 tsubai if ((tmp & R3_FNC) == 0) {
1481 1.1 tsubai (void) WAIT_STATR_BITSET(R0_MIRQ);
1482 1.1 tsubai GET_INTR(&tmp0, &tmp); /* clear interrupt */
1483 1.1 tsubai }
1484 1.1 tsubai
1485 1.1 tsubai do {
1486 1.1 tsubai dummy = sc_cmonr;
1487 1.1 tsubai DMAC_WAIT0;
1488 1.1 tsubai if ((dummy & R4_MBSY) == 0)
1489 1.1 tsubai return;
1490 1.1 tsubai } while ((dummy & R4_MREQ) == 0);
1491 1.1 tsubai SET_CMD(SCMD_NGT_ATN);
1492 1.1 tsubai (void) WAIT_STATR_BITCLR(R0_CIP);
1493 1.1 tsubai GET_INTR(&tmp0, &tmp); /* clear interrupt */
1494 1.1 tsubai
1495 1.1 tsubai dummy = sc_cmonr;
1496 1.1 tsubai DMAC_WAIT0;
1497 1.1 tsubai if ((dummy & R4_MREQ) == 0) {
1498 1.1 tsubai printf("sc_mout: !REQ cmonr=%x\n", dummy);
1499 1.1 tsubai print_scsi_stat();
1500 1.1 tsubai scsi_hardreset();
1501 1.1 tsubai return;
1502 1.1 tsubai }
1503 1.1 tsubai
1504 1.1 tsubai SET_CMD(SCMD_TR_INFO);
1505 1.1 tsubai sc_datr = *mp++;
1506 1.1 tsubai DMAC_WAIT0;
1507 1.1 tsubai } else {
1508 1.1 tsubai dummy = sc_cmonr;
1509 1.1 tsubai DMAC_WAIT0;
1510 1.1 tsubai if (dummy & R4_MATN) {
1511 1.1 tsubai SET_CMD(SCMD_NGT_ATN);
1512 1.1 tsubai (void) WAIT_STATR_BITCLR(R0_CIP);
1513 1.1 tsubai GET_INTR(&tmp0, &tmp); /* clear interrupt */
1514 1.1 tsubai }
1515 1.1 tsubai
1516 1.1 tsubai iloop = 0;
1517 1.1 tsubai do {
1518 1.1 tsubai dummy = sc_cmonr;
1519 1.1 tsubai DMAC_WAIT0;
1520 1.1 tsubai if (iloop++ > CHECK_LOOP_CNT)
1521 1.1 tsubai break;
1522 1.1 tsubai } while ((dummy & R4_MREQ) == 0);
1523 1.1 tsubai SET_CMD(SCMD_TR_INFO);
1524 1.1 tsubai sc_datr = sc->sc_identify;
1525 1.1 tsubai DMAC_WAIT0;
1526 1.1 tsubai }
1527 1.1 tsubai } else {
1528 1.1 tsubai dummy = sc_cmonr;
1529 1.1 tsubai DMAC_WAIT0;
1530 1.1 tsubai if (dummy & R4_MATN) {
1531 1.1 tsubai SET_CMD(SCMD_NGT_ATN);
1532 1.1 tsubai (void) WAIT_STATR_BITCLR(R0_CIP);
1533 1.1 tsubai GET_INTR(&tmp0, &tmp); /* clear interrupt */
1534 1.1 tsubai }
1535 1.1 tsubai
1536 1.1 tsubai dummy = sc_cmonr;
1537 1.1 tsubai DMAC_WAIT0;
1538 1.1 tsubai if ((dummy & R4_MREQ) == 0) {
1539 1.1 tsubai printf("sc_mout: !REQ cmonr=%x\n", dummy);
1540 1.1 tsubai print_scsi_stat();
1541 1.1 tsubai scsi_hardreset();
1542 1.1 tsubai return;
1543 1.1 tsubai }
1544 1.1 tsubai
1545 1.1 tsubai SET_CMD(SCMD_TR_INFO);
1546 1.1 tsubai sc_datr = sc->sc_message;
1547 1.1 tsubai DMAC_WAIT0;
1548 1.1 tsubai }
1549 1.1 tsubai }
1550 1.1 tsubai
1551 1.1 tsubai /*
1552 1.1 tsubai * SCSI status accept routine
1553 1.1 tsubai */
1554 1.1 tsubai void
1555 1.1 tsubai sc_sin(cs)
1556 1.1 tsubai register VOLATILE struct sc_chan_stat *cs;
1557 1.1 tsubai {
1558 1.1 tsubai register VOLATILE int dummy;
1559 1.1 tsubai register int iloop;
1560 1.1 tsubai
1561 1.1 tsubai flush_fifo();
1562 1.1 tsubai
1563 1.1 tsubai dummy = sc_cmonr;
1564 1.1 tsubai DMAC_WAIT0;
1565 1.1 tsubai if ((dummy & R4_MREQ) == 0) {
1566 1.1 tsubai printf("sc_sin: !REQ cmonr=%x\n", dummy);
1567 1.1 tsubai print_scsi_stat();
1568 1.1 tsubai scsi_hardreset();
1569 1.1 tsubai return;
1570 1.1 tsubai }
1571 1.1 tsubai
1572 1.1 tsubai sc_intok2 = Rb_FNC|Rb_DCNT|Rb_SRST|Rb_PHC|Rb_SPE|Rb_RMSG;
1573 1.1 tsubai DMAC_WAIT0;
1574 1.1 tsubai
1575 1.1 tsubai SET_CMD(SCMD_TR_INFO);
1576 1.1 tsubai
1577 1.1 tsubai (void) WAIT_STATR_BITCLR(R0_CIP);
1578 1.1 tsubai
1579 1.1 tsubai int_stat2 &= ~R3_FNC;
1580 1.1 tsubai iloop = 0;
1581 1.1 tsubai do {
1582 1.1 tsubai if (iloop++ > CHECK_LOOP_CNT)
1583 1.1 tsubai break;
1584 1.1 tsubai GET_INTR(&int_stat1, &int_stat2); /* clear interrupt */
1585 1.1 tsubai } while ((int_stat2 & R3_FNC) == 0);
1586 1.1 tsubai int_stat2 &= ~R3_FNC;
1587 1.1 tsubai
1588 1.1 tsubai cs->sc->sc_tstatus = sc_datr; /* get status byte */
1589 1.1 tsubai DMAC_WAIT0;
1590 1.1 tsubai }
1591 1.1 tsubai
1592 1.1 tsubai /*
1593 1.1 tsubai * SCSI data in/out routine
1594 1.1 tsubai */
1595 1.1 tsubai void
1596 1.1 tsubai sc_dio(cs)
1597 1.1 tsubai register VOLATILE struct sc_chan_stat *cs;
1598 1.1 tsubai {
1599 1.1 tsubai register VOLATILE struct scsi *sc;
1600 1.1 tsubai register struct scsi_stat *ss;
1601 1.1 tsubai register int i;
1602 1.1 tsubai register int pages;
1603 1.1 tsubai register u_int tag;
1604 1.1 tsubai register u_int pfn;
1605 1.1 tsubai VOLATILE int phase;
1606 1.1 tsubai
1607 1.1 tsubai sc = cs->sc;
1608 1.1 tsubai ss = &scsi_stat;
1609 1.1 tsubai
1610 1.1 tsubai sc_intok2 = Rb_FNC|Rb_DCNT|Rb_SRST|Rb_PHC|Rb_SPE;
1611 1.1 tsubai DMAC_WAIT0;
1612 1.1 tsubai
1613 1.1 tsubai if (cs->act_trcnt <= 0) {
1614 1.1 tsubai sc_dio_pad(cs);
1615 1.1 tsubai return;
1616 1.1 tsubai }
1617 1.1 tsubai
1618 1.1 tsubai switch (sc->sc_opcode) {
1619 1.1 tsubai
1620 1.1 tsubai case SCOP_READ:
1621 1.1 tsubai case SCOP_WRITE:
1622 1.1 tsubai case SCOP_EREAD:
1623 1.1 tsubai case SCOP_EWRITE:
1624 1.1 tsubai i = (cs->act_trcnt + sc->sc_bytesec -1) / sc->sc_bytesec;
1625 1.1 tsubai i *= sc->sc_bytesec;
1626 1.1 tsubai break;
1627 1.1 tsubai
1628 1.1 tsubai default:
1629 1.1 tsubai i = cs->act_trcnt;
1630 1.1 tsubai break;
1631 1.1 tsubai }
1632 1.1 tsubai
1633 1.1 tsubai SET_CNT(i);
1634 1.1 tsubai pad_cnt[cs->chan_num] = i - cs->act_trcnt;
1635 1.1 tsubai
1636 1.1 tsubai phase = sc_cmonr & SC_PMASK;
1637 1.1 tsubai DMAC_WAIT0;
1638 1.1 tsubai if (phase == DAT_IN) {
1639 1.1 tsubai if (sc_syncr == OFF) {
1640 1.1 tsubai DMAC_WAIT0;
1641 1.1 tsubai flush_fifo();
1642 1.1 tsubai }
1643 1.1 tsubai }
1644 1.1 tsubai
1645 1.1 tsubai #if defined(mips) && defined(CPU_SINGLE)
1646 1.1 tsubai SET_CMD(SCMD_TR_INFO|R0_DMA|R0_TRBE);
1647 1.1 tsubai #endif
1648 1.1 tsubai
1649 1.1 tsubai #if defined(mips) && defined(CPU_SINGLE)
1650 1.1 tsubai dmac_gsel = CH_SCSI;
1651 1.1 tsubai dmac_ctrcl = (u_char)(cs->act_trcnt & 0xff);
1652 1.1 tsubai dmac_ctrcm = (u_char)((cs->act_trcnt >> 8) & 0xff);
1653 1.1 tsubai dmac_ctrch = (u_char)((cs->act_trcnt >> 16) & 0x0f);
1654 1.1 tsubai dmac_cofsh = (u_char)((cs->act_offset >> 8) & 0xf);
1655 1.1 tsubai dmac_cofsl = (u_char)(cs->act_offset & 0xff);
1656 1.1 tsubai #endif
1657 1.1 tsubai tag = 0;
1658 1.1 tsubai
1659 1.1 tsubai if (sc->sc_map && (sc->sc_map->mp_pages > 0)) {
1660 1.1 tsubai /*
1661 1.1 tsubai * Set DMAC map entry from map table
1662 1.1 tsubai */
1663 1.1 tsubai pages = sc->sc_map->mp_pages;
1664 1.1 tsubai for (i = cs->act_tag; i < pages; i++) {
1665 1.1 tsubai if ((pfn = sc->sc_map->mp_addr[i]) == 0)
1666 1.1 tsubai panic("SCSI:sc_dma() zero entry");
1667 1.1 tsubai #if defined(mips) && defined(CPU_SINGLE)
1668 1.1 tsubai dmac_gsel = CH_SCSI;
1669 1.1 tsubai dmac_ctag = (u_char)tag++;
1670 1.1 tsubai dmac_cmap = (u_short)pfn;
1671 1.1 tsubai #endif
1672 1.1 tsubai }
1673 1.1 tsubai #ifdef MAP_OVER_ACCESS
1674 1.1 tsubai # if defined(mips) && defined(CPU_SINGLE)
1675 1.1 tsubai dmac_gsel = CH_SCSI;
1676 1.1 tsubai dmac_ctag = (u_char)tag++;
1677 1.1 tsubai dmac_cmap = (u_short)pfn;
1678 1.1 tsubai # endif
1679 1.1 tsubai #endif
1680 1.1 tsubai } else {
1681 1.1 tsubai /*
1682 1.1 tsubai * Set DMAC map entry from logical address
1683 1.1 tsubai */
1684 1.1 tsubai pfn = (u_int)vtophys(cs->act_point) >> PGSHIFT;
1685 1.1 tsubai pages = (cs->act_trcnt >> PGSHIFT) + 2;
1686 1.1 tsubai for (i = 0; i < pages; i++) {
1687 1.1 tsubai #if defined(mips) && defined(CPU_SINGLE)
1688 1.1 tsubai dmac_gsel = CH_SCSI;
1689 1.1 tsubai dmac_ctag = (u_char)tag++;
1690 1.1 tsubai dmac_cmap = (u_short)pfn + i;
1691 1.1 tsubai #endif
1692 1.1 tsubai }
1693 1.1 tsubai }
1694 1.1 tsubai
1695 1.1 tsubai #if defined(mips) && defined(CPU_SINGLE)
1696 1.1 tsubai dmac_gsel = CH_SCSI;
1697 1.1 tsubai dmac_ctag = 0;
1698 1.1 tsubai #endif
1699 1.1 tsubai
1700 1.1 tsubai if (phase == DAT_IN) {
1701 1.1 tsubai ss->dma_stat = SC_DMAC_RD;
1702 1.1 tsubai #if defined(mips) && defined(CPU_SINGLE)
1703 1.1 tsubai /*
1704 1.1 tsubai * auto pad flag is always on
1705 1.1 tsubai */
1706 1.1 tsubai dmac_gsel = CH_SCSI;
1707 1.1 tsubai dmac_cctl = DM_MODE|DM_APAD;
1708 1.1 tsubai DMAC_WAIT;
1709 1.1 tsubai dmac_cctl = DM_MODE|DM_APAD|DM_ENABLE;
1710 1.1 tsubai DMAC_WAIT0;
1711 1.1 tsubai #endif
1712 1.1 tsubai }
1713 1.1 tsubai else if (phase == DAT_OUT) {
1714 1.1 tsubai ss->dma_stat = SC_DMAC_WR;
1715 1.1 tsubai #if defined(mips) && defined(CPU_SINGLE)
1716 1.1 tsubai dmac_gsel = CH_SCSI;
1717 1.1 tsubai dmac_cctl = DM_APAD;
1718 1.1 tsubai DMAC_WAIT;
1719 1.1 tsubai dmac_cctl = DM_APAD|DM_ENABLE;
1720 1.1 tsubai DMAC_WAIT0;
1721 1.1 tsubai #endif
1722 1.1 tsubai /* DMAC start on mem->I/O */
1723 1.1 tsubai }
1724 1.1 tsubai }
1725 1.1 tsubai
1726 1.1 tsubai #define MAX_TR_CNT24 ((1 << 24) -1)
1727 1.1 tsubai void
1728 1.1 tsubai sc_dio_pad(cs)
1729 1.1 tsubai register VOLATILE struct sc_chan_stat *cs;
1730 1.1 tsubai {
1731 1.1 tsubai register int dummy;
1732 1.1 tsubai
1733 1.1 tsubai if (cs->act_trcnt >= 0)
1734 1.1 tsubai return;
1735 1.1 tsubai pad_start = 1;
1736 1.1 tsubai
1737 1.1 tsubai SET_CNT(MAX_TR_CNT24);
1738 1.1 tsubai SET_CMD(SCMD_TR_PAD|R0_TRBE);
1739 1.1 tsubai dummy = sc_cmonr & SC_PMASK;
1740 1.1 tsubai DMAC_WAIT0;
1741 1.1 tsubai if (dummy == DAT_IN)
1742 1.1 tsubai dummy = sc_datr; /* get data */
1743 1.1 tsubai else
1744 1.1 tsubai sc_datr = 0; /* send data */
1745 1.1 tsubai }
1746 1.1 tsubai
1747 1.1 tsubai void
1748 1.1 tsubai print_scsi_stat()
1749 1.1 tsubai {
1750 1.1 tsubai register struct scsi_stat *ss;
1751 1.1 tsubai
1752 1.1 tsubai ss = &scsi_stat;
1753 1.1 tsubai printf("ipc=%d wrc=%d wbc=%d\n", ss->ipc, ss->wrc, ss->wbc);
1754 1.1 tsubai }
1755 1.1 tsubai
1756 1.1 tsubai /*
1757 1.1 tsubai * return 0 if it was done. Or retun TRUE if it is busy.
1758 1.1 tsubai */
1759 1.1 tsubai int
1760 1.1 tsubai sc_busy(chan)
1761 1.1 tsubai register int chan;
1762 1.1 tsubai {
1763 1.1 tsubai return ((int)chan_stat[chan].sc);
1764 1.1 tsubai }
1765 1.1 tsubai
1766 1.1 tsubai
1767 1.1 tsubai /*
1768 1.1 tsubai * append channel into Waiting Bus_free queue
1769 1.1 tsubai */
1770 1.1 tsubai void
1771 1.1 tsubai append_wb(cs)
1772 1.1 tsubai register VOLATILE struct sc_chan_stat *cs;
1773 1.1 tsubai {
1774 1.1 tsubai register int s;
1775 1.1 tsubai
1776 1.1 tsubai s = splclock(); /* inhibit process switch */
1777 1.1 tsubai if (wbq_actf == NULL)
1778 1.1 tsubai wbq_actf = cs;
1779 1.1 tsubai else
1780 1.1 tsubai wbq_actl->wb_next = cs;
1781 1.1 tsubai wbq_actl = cs;
1782 1.1 tsubai cs->sc->sc_istatus = INST_WAIT;
1783 1.1 tsubai scsi_stat.wbc++;
1784 1.1 tsubai splx(s);
1785 1.1 tsubai }
1786 1.1 tsubai
1787 1.1 tsubai /*
1788 1.1 tsubai * get channel from Waiting Bus_free queue
1789 1.1 tsubai */
1790 1.1 tsubai int
1791 1.1 tsubai get_wb_chan()
1792 1.1 tsubai {
1793 1.1 tsubai register int s;
1794 1.1 tsubai register int chan;
1795 1.1 tsubai
1796 1.1 tsubai s = splclock(); /* inhibit process switch */
1797 1.1 tsubai if (wbq_actf == NULL) {
1798 1.1 tsubai chan = -1;
1799 1.1 tsubai } else {
1800 1.1 tsubai chan = wbq_actf->chan_num;
1801 1.1 tsubai if ((chan < 0) || (chan >= NTARGET) || (chan == SC_OWNID))
1802 1.1 tsubai chan = -1;
1803 1.1 tsubai }
1804 1.1 tsubai splx(s);
1805 1.1 tsubai return (chan);
1806 1.1 tsubai }
1807 1.1 tsubai
1808 1.1 tsubai /*
1809 1.1 tsubai * release channel from Waiting Bus_free queue
1810 1.1 tsubai */
1811 1.1 tsubai int
1812 1.1 tsubai release_wb()
1813 1.1 tsubai {
1814 1.1 tsubai register VOLATILE struct sc_chan_stat *cs;
1815 1.1 tsubai register int s;
1816 1.1 tsubai int error;
1817 1.1 tsubai
1818 1.1 tsubai s = splclock(); /* inhibit process switch */
1819 1.1 tsubai error = 0;
1820 1.1 tsubai if (wbq_actf == NULL) {
1821 1.1 tsubai error = -1;
1822 1.1 tsubai } else {
1823 1.1 tsubai cs = wbq_actf;
1824 1.1 tsubai wbq_actf = cs->wb_next;
1825 1.1 tsubai cs->wb_next = NULL;
1826 1.1 tsubai if (wbq_actl == cs)
1827 1.1 tsubai wbq_actl = NULL;
1828 1.1 tsubai cs->sc->sc_istatus &= ~INST_WAIT;
1829 1.1 tsubai scsi_stat.wbc--;
1830 1.1 tsubai }
1831 1.1 tsubai splx(s);
1832 1.1 tsubai return (error);
1833 1.1 tsubai }
1834 1.1 tsubai
1835 1.1 tsubai void
1836 1.1 tsubai adjust_transfer(cs)
1837 1.1 tsubai register struct sc_chan_stat *cs;
1838 1.1 tsubai {
1839 1.1 tsubai register struct scsi *sc;
1840 1.1 tsubai register struct scsi_stat *ss;
1841 1.1 tsubai register VOLATILE u_int remain_cnt;
1842 1.1 tsubai register u_int offset;
1843 1.1 tsubai u_int sent_byte;
1844 1.1 tsubai
1845 1.1 tsubai sc = cs->sc;
1846 1.1 tsubai ss = &scsi_stat;
1847 1.1 tsubai
1848 1.1 tsubai if (pad_start) {
1849 1.1 tsubai pad_start = 0;
1850 1.1 tsubai remain_cnt = 0;
1851 1.1 tsubai } else {
1852 1.1 tsubai # if defined(mips) && defined(CPU_SINGLE)
1853 1.1 tsubai remain_cnt = GET_CNT();
1854 1.1 tsubai remain_cnt -= pad_cnt[cs->chan_num];
1855 1.1 tsubai if (ss->dma_stat == SC_DMAC_WR) {
1856 1.1 tsubai /*
1857 1.1 tsubai * adjust counter in the FIFO
1858 1.1 tsubai */
1859 1.1 tsubai remain_cnt += sc_ffstr & R5_FIFOREM;
1860 1.1 tsubai }
1861 1.1 tsubai # endif
1862 1.1 tsubai }
1863 1.1 tsubai
1864 1.1 tsubai sent_byte = sc->sc_ctrnscnt - remain_cnt;
1865 1.1 tsubai cs->act_trcnt = remain_cnt;
1866 1.1 tsubai
1867 1.1 tsubai offset = sc->sc_coffset + sent_byte;
1868 1.1 tsubai cs->act_tag += (offset >> PGSHIFT);
1869 1.1 tsubai cs->act_offset = offset & PGOFSET;
1870 1.1 tsubai if ((sc->sc_map == NULL) || (sc->sc_map->mp_pages <= 0))
1871 1.1 tsubai cs->act_point += sent_byte;
1872 1.1 tsubai }
1873