scsi_1185.c revision 1.17 1 1.17 tsutsui /* $NetBSD: scsi_1185.c,v 1.17 2005/06/03 13:47:05 tsutsui Exp $ */
2 1.3 tsubai
3 1.1 tsubai /*
4 1.1 tsubai * Copyright (c) 1992, 1993
5 1.1 tsubai * The Regents of the University of California. All rights reserved.
6 1.1 tsubai *
7 1.1 tsubai * This code is derived from software contributed to Berkeley by
8 1.1 tsubai * Sony Corp. and Kazumasa Utashiro of Software Research Associates, Inc.
9 1.1 tsubai *
10 1.1 tsubai * Redistribution and use in source and binary forms, with or without
11 1.1 tsubai * modification, are permitted provided that the following conditions
12 1.1 tsubai * are met:
13 1.1 tsubai * 1. Redistributions of source code must retain the above copyright
14 1.1 tsubai * notice, this list of conditions and the following disclaimer.
15 1.1 tsubai * 2. Redistributions in binary form must reproduce the above copyright
16 1.1 tsubai * notice, this list of conditions and the following disclaimer in the
17 1.1 tsubai * documentation and/or other materials provided with the distribution.
18 1.13 agc * 3. Neither the name of the University nor the names of its contributors
19 1.1 tsubai * may be used to endorse or promote products derived from this software
20 1.1 tsubai * without specific prior written permission.
21 1.1 tsubai *
22 1.1 tsubai * THIS SOFTWARE IS PROVIDED BY THE REGENTS AND CONTRIBUTORS ``AS IS'' AND
23 1.1 tsubai * ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
24 1.1 tsubai * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
25 1.1 tsubai * ARE DISCLAIMED. IN NO EVENT SHALL THE REGENTS OR CONTRIBUTORS BE LIABLE
26 1.1 tsubai * FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL
27 1.1 tsubai * DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS
28 1.1 tsubai * OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION)
29 1.1 tsubai * HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
30 1.1 tsubai * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
31 1.1 tsubai * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF
32 1.1 tsubai * SUCH DAMAGE.
33 1.1 tsubai *
34 1.1 tsubai * from: $Hdr: scsi_1185.c,v 4.300 91/06/09 06:22:20 root Rel41 $ SONY
35 1.1 tsubai *
36 1.1 tsubai * @(#)scsi_1185.c 8.1 (Berkeley) 6/11/93
37 1.1 tsubai */
38 1.1 tsubai
39 1.1 tsubai /*
40 1.1 tsubai * Copyright (c) 1989- by SONY Corporation.
41 1.4 tsubai *
42 1.1 tsubai * scsi_1185.c
43 1.1 tsubai *
44 1.1 tsubai * CXD1185Q
45 1.1 tsubai * SCSI bus low level common routines
46 1.14 wiz * for one CPU machine
47 1.4 tsubai *
48 1.1 tsubai * MODIFY HISTORY:
49 1.1 tsubai *
50 1.1 tsubai * DMAC_WAIT --- DMAC_0266 wo tukau-baai, DMAC mata-wa SCSI-chip ni
51 1.1 tsubai * tuzukete access suru-baai,
52 1.1 tsubai * kanarazu wait wo ireru-beshi !
53 1.1 tsubai */
54 1.12 lukem
55 1.12 lukem #include <sys/cdefs.h>
56 1.17 tsutsui __KERNEL_RCSID(0, "$NetBSD: scsi_1185.c,v 1.17 2005/06/03 13:47:05 tsutsui Exp $");
57 1.1 tsubai
58 1.1 tsubai #include <sys/param.h>
59 1.1 tsubai #include <sys/systm.h>
60 1.4 tsubai #include <sys/device.h>
61 1.4 tsubai
62 1.10 thorpej #include <uvm/uvm_extern.h>
63 1.10 thorpej
64 1.4 tsubai #include <dev/scsipi/scsi_all.h>
65 1.4 tsubai #include <dev/scsipi/scsipi_all.h>
66 1.4 tsubai #include <dev/scsipi/scsiconf.h>
67 1.1 tsubai
68 1.1 tsubai #include <machine/cpu.h>
69 1.4 tsubai #include <machine/intr.h>
70 1.4 tsubai #include <machine/machConst.h>
71 1.1 tsubai
72 1.8 thorpej #include <mips/cache.h>
73 1.8 thorpej
74 1.2 thorpej #include <newsmips/dev/screg_1185.h>
75 1.4 tsubai #include <newsmips/dev/scsireg.h>
76 1.1 tsubai
77 1.4 tsubai #if defined(news3400)
78 1.2 thorpej # include <newsmips/dev/dmac_0448.h>
79 1.1 tsubai # ifndef NDMACMAP
80 1.4 tsubai # define NDMACMAP 144
81 1.1 tsubai # endif
82 1.1 tsubai #endif
83 1.1 tsubai
84 1.1 tsubai #define ABORT_SYNCTR_MES_FROM_TARGET
85 1.1 tsubai #define SCSI_1185AQ
86 1.1 tsubai #define RESET_RECOVER
87 1.1 tsubai #define DMAC_MAP_INIT /* for nws-3700 parity error */
88 1.1 tsubai #define APAD_ALWAYS_ON
89 1.1 tsubai
90 1.4 tsubai #define CHECK_LOOP_CNT 60
91 1.4 tsubai #define RSL_LOOP_CNT 60
92 1.1 tsubai
93 1.1 tsubai #ifndef DMAC_MAP_INIT
94 1.1 tsubai # define MAP_OVER_ACCESS /* for nws-3700 parity error */
95 1.1 tsubai #endif
96 1.1 tsubai
97 1.1 tsubai #undef CHECK_MRQ
98 1.1 tsubai
99 1.1 tsubai #ifdef NOT_SUPPORT_SYNCTR
100 1.4 tsubai # define MAX_OFFSET_BYTES 0
101 1.1 tsubai #else
102 1.4 tsubai # define MAX_OFFSET_BYTES MAX_OFFSET
103 1.1 tsubai #endif
104 1.1 tsubai
105 1.1 tsubai #define act_point spoint
106 1.1 tsubai #define act_trcnt stcnt
107 1.1 tsubai #define act_tag stag
108 1.1 tsubai #define act_offset soffset
109 1.1 tsubai
110 1.4 tsubai #define splscsi splsc
111 1.1 tsubai
112 1.9 thorpej #if defined(__mips__) && defined(CPU_SINGLE)
113 1.17 tsutsui #define nops(x) { int __i; for (__i = 0; __i < (x); __i++) ; }
114 1.1 tsubai #define DMAC_WAIT0 ;
115 1.1 tsubai #else
116 1.1 tsubai #define DMAC_WAIT0 DMAC_WAIT
117 1.1 tsubai #endif
118 1.1 tsubai
119 1.1 tsubai #ifdef DMAC_MAP_INIT
120 1.4 tsubai static int dmac_map_init = 0;
121 1.1 tsubai #endif
122 1.1 tsubai
123 1.1 tsubai /*
124 1.1 tsubai * command flag status
125 1.1 tsubai */
126 1.1 tsubai #define CF_SET 1
127 1.1 tsubai #define CF_SEND 2
128 1.1 tsubai #define CF_ENOUGH 3
129 1.1 tsubai #define CF_EXEC 4
130 1.1 tsubai
131 1.4 tsubai #define SEL_TIMEOUT_VALUE 0x7a
132 1.1 tsubai
133 1.4 tsubai extern struct cfdriver sc_cd;
134 1.1 tsubai
135 1.15 tsutsui void sc_send(struct sc_scb *, int, int);
136 1.15 tsutsui int scintr(void);
137 1.15 tsutsui void scsi_hardreset(void);
138 1.15 tsutsui void scsi_chipreset(struct sc_softc *);
139 1.15 tsutsui void scsi_softreset(struct sc_softc *);
140 1.15 tsutsui int sc_busy(struct sc_softc *, int);
141 1.15 tsutsui
142 1.15 tsutsui static int WAIT_STATR_BITCLR(int);
143 1.15 tsutsui static int WAIT_STATR_BITSET(int);
144 1.15 tsutsui static void SET_CMD(struct sc_softc *, int);
145 1.15 tsutsui static void SET_CNT(int);
146 1.15 tsutsui static int GET_CNT(void);
147 1.15 tsutsui static void GET_INTR(volatile int *, volatile int *);
148 1.15 tsutsui static void sc_start(struct sc_softc *);
149 1.15 tsutsui static void sc_resel(struct sc_softc *);
150 1.15 tsutsui static void sc_discon(struct sc_softc *);
151 1.15 tsutsui static void sc_pmatch(struct sc_softc *);
152 1.15 tsutsui static void flush_fifo(struct sc_softc *);
153 1.15 tsutsui static void sc_cout(struct sc_softc *, struct sc_chan_stat *);
154 1.15 tsutsui static void sc_min(struct sc_softc *, struct sc_chan_stat *);
155 1.15 tsutsui static void sc_mout(struct sc_softc *, struct sc_chan_stat *);
156 1.15 tsutsui static void sc_sin(struct sc_softc *, volatile struct sc_chan_stat *);
157 1.15 tsutsui static void sc_dio(struct sc_softc *, volatile struct sc_chan_stat *);
158 1.15 tsutsui static void sc_dio_pad(struct sc_softc *, volatile struct sc_chan_stat *);
159 1.15 tsutsui static void print_scsi_stat(struct sc_softc *);
160 1.15 tsutsui static void append_wb(struct sc_softc *, struct sc_chan_stat *);
161 1.15 tsutsui static struct sc_chan_stat *get_wb_chan(struct sc_softc *);
162 1.15 tsutsui static int release_wb(struct sc_softc *);
163 1.15 tsutsui static void adjust_transfer(struct sc_softc *, struct sc_chan_stat *);
164 1.15 tsutsui static void clean_k2dcache(struct sc_scb *);
165 1.1 tsubai
166 1.15 tsutsui extern void sc_done(struct sc_scb *);
167 1.15 tsutsui extern paddr_t kvtophys(vaddr_t);
168 1.1 tsubai
169 1.9 thorpej #if defined(__mips__) && defined(CPU_SINGLE)
170 1.3 tsubai #define dma_reset(x) { \
171 1.17 tsutsui int __s = splscsi(); \
172 1.3 tsubai dmac_gsel = (x); dmac_cctl = DM_RST; dmac_cctl = 0; \
173 1.17 tsutsui splx(__s); \
174 1.1 tsubai }
175 1.1 tsubai #endif
176 1.1 tsubai
177 1.1 tsubai int
178 1.15 tsutsui WAIT_STATR_BITCLR(int bitmask)
179 1.1 tsubai {
180 1.15 tsutsui int iloop;
181 1.15 tsutsui volatile int dummy;
182 1.1 tsubai
183 1.1 tsubai iloop = 0;
184 1.1 tsubai do {
185 1.1 tsubai dummy = sc_statr;
186 1.1 tsubai DMAC_WAIT0;
187 1.1 tsubai if (iloop++ > CHECK_LOOP_CNT)
188 1.15 tsutsui return -1;
189 1.1 tsubai } while (dummy & bitmask);
190 1.15 tsutsui return 0;
191 1.1 tsubai }
192 1.1 tsubai
193 1.1 tsubai int
194 1.15 tsutsui WAIT_STATR_BITSET(int bitmask)
195 1.1 tsubai {
196 1.15 tsutsui int iloop;
197 1.15 tsutsui volatile int dummy;
198 1.1 tsubai
199 1.1 tsubai iloop = 0;
200 1.1 tsubai do {
201 1.1 tsubai dummy = sc_statr;
202 1.1 tsubai DMAC_WAIT0;
203 1.1 tsubai if (iloop++ > CHECK_LOOP_CNT)
204 1.15 tsutsui return -1;
205 1.1 tsubai } while ((dummy & bitmask) == 0);
206 1.15 tsutsui return 0;
207 1.1 tsubai }
208 1.1 tsubai
209 1.1 tsubai void
210 1.15 tsutsui SET_CMD(struct sc_softc *sc, int CMD)
211 1.1 tsubai {
212 1.15 tsutsui
213 1.15 tsutsui (void)WAIT_STATR_BITCLR(R0_CIP);
214 1.15 tsutsui sc->lastcmd = CMD;
215 1.15 tsutsui sc_comr = CMD;
216 1.1 tsubai DMAC_WAIT0;
217 1.1 tsubai }
218 1.1 tsubai
219 1.1 tsubai void
220 1.15 tsutsui SET_CNT(int COUNT)
221 1.1 tsubai {
222 1.15 tsutsui
223 1.15 tsutsui sc_tclow = COUNT & 0xff;
224 1.1 tsubai DMAC_WAIT0;
225 1.15 tsutsui sc_tcmid = (COUNT >> 8) & 0xff;
226 1.1 tsubai DMAC_WAIT0;
227 1.15 tsutsui sc_tchi = (COUNT >> 16) & 0xff;
228 1.1 tsubai DMAC_WAIT0;
229 1.1 tsubai }
230 1.1 tsubai
231 1.1 tsubai int
232 1.15 tsutsui GET_CNT(void)
233 1.1 tsubai {
234 1.15 tsutsui volatile int COUNT;
235 1.1 tsubai
236 1.1 tsubai COUNT = sc_tclow;
237 1.1 tsubai DMAC_WAIT0;
238 1.1 tsubai COUNT += (sc_tcmid << 8) & 0xff00;
239 1.1 tsubai DMAC_WAIT0;
240 1.1 tsubai COUNT += (sc_tchi << 16) & 0xff0000;
241 1.1 tsubai DMAC_WAIT0;
242 1.15 tsutsui return COUNT;
243 1.1 tsubai }
244 1.1 tsubai
245 1.1 tsubai void
246 1.15 tsutsui GET_INTR(volatile int *DATA1, volatile int *DATA2)
247 1.1 tsubai {
248 1.15 tsutsui
249 1.15 tsutsui (void)WAIT_STATR_BITCLR(R0_CIP);
250 1.1 tsubai while (sc_statr & R0_MIRQ) {
251 1.1 tsubai DMAC_WAIT0;
252 1.1 tsubai *DATA1 |= sc_intrq1;
253 1.1 tsubai DMAC_WAIT0;
254 1.1 tsubai *DATA2 |= sc_intrq2;
255 1.1 tsubai DMAC_WAIT0;
256 1.1 tsubai }
257 1.1 tsubai }
258 1.1 tsubai
259 1.1 tsubai
260 1.1 tsubai void
261 1.15 tsutsui sc_send(struct sc_scb *scb, int chan, int ie)
262 1.4 tsubai {
263 1.4 tsubai struct sc_softc *sc = scb->scb_softc;
264 1.4 tsubai struct sc_chan_stat *cs;
265 1.4 tsubai struct scsipi_xfer *xs;
266 1.4 tsubai int i;
267 1.4 tsubai u_char *p;
268 1.4 tsubai
269 1.4 tsubai cs = &sc->chan_stat[chan];
270 1.4 tsubai xs = scb->xs;
271 1.4 tsubai
272 1.4 tsubai p = (u_char *)xs->cmd;
273 1.4 tsubai if (cs->scb != NULL) {
274 1.4 tsubai printf("SCSI%d: sc_send() NOT NULL cs->sc\n", chan);
275 1.16 christos printf("ie=0x%x scb=%p cs->sc=%p\n", ie, scb, cs->scb);
276 1.4 tsubai printf("cdb=");
277 1.4 tsubai for (i = 0; i < 6; i++)
278 1.4 tsubai printf(" 0x%x", *p++);
279 1.4 tsubai printf("\n");
280 1.4 tsubai panic("SCSI soft error");
281 1.1 tsubai /*NOTREACHED*/
282 1.1 tsubai }
283 1.1 tsubai
284 1.4 tsubai if (p[0] == SCOP_RESET && p[1] == SCOP_RESET) {
285 1.1 tsubai /*
286 1.1 tsubai * SCSI bus reset command procedure
287 1.1 tsubai * (vender unique by Sony Corp.)
288 1.1 tsubai */
289 1.1 tsubai #ifdef SCSI_1185AQ
290 1.4 tsubai if (sc_idenr & 0x08)
291 1.4 tsubai sc->scsi_1185AQ = 1;
292 1.4 tsubai else
293 1.4 tsubai sc->scsi_1185AQ = 0;
294 1.1 tsubai #endif
295 1.4 tsubai cs->scb = scb;
296 1.1 tsubai scsi_hardreset();
297 1.4 tsubai scb->istatus = INST_EP;
298 1.4 tsubai cs->scb = NULL;
299 1.4 tsubai sc_done(scb);
300 1.1 tsubai return;
301 1.1 tsubai }
302 1.1 tsubai
303 1.4 tsubai if (scb->sc_map && (scb->sc_map->mp_pages > 0)) {
304 1.1 tsubai /*
305 1.1 tsubai * use map table
306 1.1 tsubai */
307 1.4 tsubai scb->sc_coffset = scb->sc_map->mp_offset & PGOFSET;
308 1.4 tsubai if (scb->sc_map->mp_pages > NSCMAP) {
309 1.1 tsubai printf("SCSI%d: map table overflow\n", chan);
310 1.4 tsubai scb->istatus = INST_EP|INST_LB|INST_PRE;
311 1.1 tsubai return;
312 1.1 tsubai }
313 1.1 tsubai } else {
314 1.1 tsubai /*
315 1.1 tsubai * no use map table
316 1.1 tsubai */
317 1.4 tsubai scb->sc_coffset = (u_int)scb->sc_cpoint & PGOFSET;
318 1.1 tsubai }
319 1.4 tsubai scb->sc_ctag = 0;
320 1.1 tsubai
321 1.4 tsubai cs->scb = scb;
322 1.1 tsubai cs->comflg = OFF;
323 1.1 tsubai
324 1.1 tsubai cs->intr_flg = ie;
325 1.1 tsubai cs->chan_num = chan;
326 1.4 tsubai sc->perr_flag[chan] = 0;
327 1.4 tsubai sc->mout_flag[chan] = 0;
328 1.4 tsubai sc->min_cnt[chan] = 0;
329 1.4 tsubai
330 1.4 tsubai sc->sel_stat[chan] = SEL_WAIT;
331 1.4 tsubai append_wb(sc, cs);
332 1.4 tsubai sc_start(sc);
333 1.1 tsubai }
334 1.1 tsubai
335 1.1 tsubai /*
336 1.1 tsubai * SCSI start up routine
337 1.1 tsubai */
338 1.1 tsubai void
339 1.15 tsutsui sc_start(struct sc_softc *sc)
340 1.1 tsubai {
341 1.4 tsubai struct sc_chan_stat *cs;
342 1.4 tsubai int chan, dummy;
343 1.4 tsubai int s;
344 1.1 tsubai
345 1.4 tsubai s = splscsi();
346 1.4 tsubai cs = get_wb_chan(sc);
347 1.4 tsubai if ((cs == NULL) || (sc->ipc >= 0))
348 1.1 tsubai goto sc_start_exit;
349 1.4 tsubai chan = cs->chan_num;
350 1.4 tsubai if (sc->sel_stat[chan] != SEL_WAIT) {
351 1.1 tsubai /*
352 1.1 tsubai * already started
353 1.1 tsubai */
354 1.1 tsubai goto sc_start_exit;
355 1.1 tsubai }
356 1.4 tsubai sc->sel_stat[chan] = SEL_START;
357 1.1 tsubai
358 1.1 tsubai dummy = sc_cmonr;
359 1.1 tsubai DMAC_WAIT0;
360 1.1 tsubai if (dummy & (R4_MBSY|R4_MSEL)) {
361 1.4 tsubai sc->sel_stat[chan] = SEL_WAIT;
362 1.1 tsubai goto sc_start_exit;
363 1.1 tsubai }
364 1.1 tsubai
365 1.1 tsubai /*
366 1.1 tsubai * send SELECT with ATN command
367 1.1 tsubai */
368 1.4 tsubai sc->dma_stat = OFF;
369 1.4 tsubai sc->pad_start = 0;
370 1.1 tsubai dummy = sc_statr;
371 1.1 tsubai DMAC_WAIT0;
372 1.1 tsubai if (dummy & R0_CIP) {
373 1.4 tsubai sc->sel_stat[chan] = SEL_WAIT;
374 1.1 tsubai goto sc_start_exit;
375 1.1 tsubai }
376 1.1 tsubai sc_idenr = (chan << SC_TG_SHIFT) | SC_OWNID;
377 1.1 tsubai DMAC_WAIT0;
378 1.1 tsubai #ifdef SCSI_1185AQ
379 1.4 tsubai if (sc->scsi_1185AQ)
380 1.1 tsubai sc_intok1 = Ra_STO|Ra_ARBF;
381 1.1 tsubai else
382 1.1 tsubai sc_intok1 = Ra_STO|Ra_RSL|Ra_ARBF;
383 1.1 tsubai #else
384 1.1 tsubai sc_intok1 = Ra_STO|Ra_RSL|Ra_ARBF;
385 1.1 tsubai #endif
386 1.1 tsubai DMAC_WAIT0;
387 1.1 tsubai /*
388 1.1 tsubai * BUGFIX for signal reflection on BSY
389 1.1 tsubai * !Rb_DCNT
390 1.1 tsubai */
391 1.1 tsubai sc_intok2 = Rb_FNC|Rb_SRST|Rb_PHC|Rb_SPE;
392 1.1 tsubai DMAC_WAIT0;
393 1.1 tsubai
394 1.1 tsubai dummy = sc_cmonr;
395 1.1 tsubai DMAC_WAIT0;
396 1.1 tsubai if (dummy & (R4_MBSY|R4_MSEL)) {
397 1.4 tsubai sc->sel_stat[chan] = SEL_WAIT;
398 1.1 tsubai goto sc_start_exit;
399 1.1 tsubai }
400 1.4 tsubai SET_CMD(sc, SCMD_SEL_ATN);
401 1.1 tsubai
402 1.1 tsubai sc_start_exit:
403 1.1 tsubai splx(s);
404 1.1 tsubai }
405 1.1 tsubai
406 1.1 tsubai /*
407 1.1 tsubai * SCSI interrupt service routine
408 1.1 tsubai */
409 1.1 tsubai int
410 1.15 tsutsui scintr(void)
411 1.1 tsubai {
412 1.15 tsutsui int iloop;
413 1.15 tsutsui volatile int chan;
414 1.15 tsutsui volatile int dummy;
415 1.4 tsubai struct sc_softc *sc;
416 1.4 tsubai struct sc_chan_stat *cs;
417 1.1 tsubai int s_int1, s_int2;
418 1.1 tsubai
419 1.4 tsubai sc = sc_cd.cd_devs[0]; /* XXX */
420 1.4 tsubai
421 1.1 tsubai scintr_loop:
422 1.1 tsubai
423 1.1 tsubai #if defined(CHECK_MRQ) && defined(news3400)
424 1.1 tsubai while (dmac_gstat & CH_MRQ(CH_SCSI))
425 1.1 tsubai DMAC_WAIT;
426 1.1 tsubai #endif
427 1.1 tsubai
428 1.1 tsubai for (iloop = 0; iloop < 100; iloop++) {
429 1.1 tsubai dummy = sc_statr;
430 1.1 tsubai DMAC_WAIT;
431 1.1 tsubai if ((dummy & R0_CIP) == 0)
432 1.1 tsubai break;
433 1.1 tsubai }
434 1.1 tsubai
435 1.1 tsubai /*
436 1.1 tsubai * get SCSI interrupt request
437 1.1 tsubai */
438 1.1 tsubai while (sc_statr & R0_MIRQ) {
439 1.1 tsubai DMAC_WAIT0;
440 1.1 tsubai s_int1 = sc_intrq1;
441 1.1 tsubai DMAC_WAIT0;
442 1.1 tsubai s_int2 = sc_intrq2;
443 1.1 tsubai DMAC_WAIT0;
444 1.4 tsubai sc->int_stat1 |= s_int1;
445 1.4 tsubai sc->int_stat2 |= s_int2;
446 1.1 tsubai }
447 1.1 tsubai
448 1.4 tsubai if (sc->int_stat2 & R3_SRST) {
449 1.1 tsubai /*
450 1.1 tsubai * RST signal is drived
451 1.1 tsubai */
452 1.4 tsubai sc->int_stat2 &= ~R3_SRST;
453 1.4 tsubai scsi_softreset(sc);
454 1.1 tsubai goto scintr_exit;
455 1.1 tsubai }
456 1.1 tsubai
457 1.4 tsubai if ((sc->ipc < 0) && (sc->wrc <= 0) && (sc->wbc <= 0)) {
458 1.4 tsubai sc->int_stat1 = 0;
459 1.4 tsubai sc->int_stat2 = 0;
460 1.1 tsubai goto scintr_exit;
461 1.1 tsubai }
462 1.1 tsubai
463 1.4 tsubai cs = get_wb_chan(sc);
464 1.4 tsubai if (cs) chan = cs->chan_num;
465 1.4 tsubai
466 1.4 tsubai if (cs && (sc->sel_stat[chan] == SEL_START) &&
467 1.4 tsubai (sc->lastcmd == SCMD_SEL_ATN)) {
468 1.1 tsubai /*
469 1.1 tsubai * Check the result of SELECTION command
470 1.1 tsubai */
471 1.4 tsubai if (sc->int_stat1 & R2_RSL) {
472 1.1 tsubai /*
473 1.1 tsubai * RESELECTION occur
474 1.1 tsubai */
475 1.4 tsubai if (sc->wrc > 0) {
476 1.4 tsubai sc->sel_stat[chan] = SEL_RSLD;
477 1.1 tsubai } else {
478 1.1 tsubai /*
479 1.1 tsubai * Ghost RESELECTION ???
480 1.1 tsubai */
481 1.4 tsubai sc->int_stat1 &= ~R2_RSL;
482 1.1 tsubai }
483 1.1 tsubai }
484 1.4 tsubai if (sc->int_stat1 & R2_ARBF) {
485 1.1 tsubai /*
486 1.1 tsubai * ARBITRATION fault
487 1.1 tsubai */
488 1.4 tsubai sc->int_stat1 &= ~R2_ARBF;
489 1.4 tsubai sc->sel_stat[chan] = SEL_ARBF;
490 1.1 tsubai }
491 1.4 tsubai if (sc->int_stat1 & R2_STO) {
492 1.1 tsubai /*
493 1.1 tsubai * SELECTION timeout
494 1.1 tsubai */
495 1.4 tsubai sc->int_stat1 &= ~R2_STO;
496 1.15 tsutsui if ((sc->int_stat2&(R3_PHC|R3_RMSG)) !=
497 1.15 tsutsui (R3_PHC|R3_RMSG)) {
498 1.4 tsubai sc->ipc = chan;
499 1.4 tsubai sc->ip = &sc->chan_stat[chan];
500 1.4 tsubai sc->sel_stat[chan] = SEL_TIMEOUT;
501 1.4 tsubai sc->chan_stat[chan].scb->istatus
502 1.1 tsubai = INST_EP|INST_TO;
503 1.4 tsubai release_wb(sc);
504 1.1 tsubai }
505 1.1 tsubai }
506 1.1 tsubai
507 1.1 tsubai /*
508 1.1 tsubai * SELECTION command done
509 1.1 tsubai */
510 1.4 tsubai switch (sc->sel_stat[chan]) {
511 1.1 tsubai
512 1.1 tsubai case SEL_START:
513 1.4 tsubai if ((sc->int_stat2 & R3_FNC) == 0)
514 1.1 tsubai break;
515 1.1 tsubai /*
516 1.1 tsubai * SELECTION success
517 1.1 tsubai */
518 1.1 tsubai sc_intok2 = Rb_FNC|Rb_DCNT|Rb_SRST|Rb_PHC|Rb_SPE;
519 1.4 tsubai sc->ipc = chan;
520 1.4 tsubai sc->ip = &sc->chan_stat[chan];
521 1.4 tsubai sc->ip->scb->istatus |= INST_IP;
522 1.4 tsubai sc->dma_stat = OFF;
523 1.4 tsubai sc->pad_start = 0;
524 1.4 tsubai sc->sel_stat[chan] = SEL_SUCCESS;
525 1.4 tsubai release_wb(sc);
526 1.1 tsubai #ifndef NOT_SUPPORT_SYNCTR
527 1.4 tsubai sc_syncr = sc->sync_tr[chan];
528 1.1 tsubai DMAC_WAIT0;
529 1.1 tsubai #endif
530 1.1 tsubai DMAC_WAIT0;
531 1.1 tsubai break;
532 1.1 tsubai
533 1.1 tsubai case SEL_TIMEOUT:
534 1.1 tsubai /*
535 1.1 tsubai * SELECTION time out
536 1.1 tsubai */
537 1.4 tsubai sc_discon(sc);
538 1.1 tsubai goto scintr_exit;
539 1.1 tsubai
540 1.1 tsubai /* case SEL_RSLD: */
541 1.1 tsubai /* case SEL_ARBF: */
542 1.1 tsubai default:
543 1.1 tsubai /*
544 1.1 tsubai * SELECTION failed
545 1.1 tsubai */
546 1.4 tsubai sc->sel_stat[chan] = SEL_WAIT;
547 1.1 tsubai break;
548 1.1 tsubai }
549 1.4 tsubai if ((sc->int_stat1 & R2_RSL) == 0)
550 1.4 tsubai sc->int_stat2 &= ~R3_FNC;
551 1.1 tsubai }
552 1.1 tsubai
553 1.4 tsubai if (sc->ip != NULL) {
554 1.1 tsubai /*
555 1.1 tsubai * check In Process channel's request
556 1.1 tsubai */
557 1.4 tsubai if (sc->dma_stat != OFF) {
558 1.1 tsubai /*
559 1.1 tsubai * adjust pointer & counter
560 1.1 tsubai */
561 1.4 tsubai adjust_transfer(sc, sc->ip);
562 1.1 tsubai }
563 1.4 tsubai if (sc->int_stat2 & R3_SPE) {
564 1.15 tsutsui int volatile statr;
565 1.15 tsutsui int volatile cmonr;
566 1.1 tsubai
567 1.1 tsubai statr = sc_statr;
568 1.1 tsubai DMAC_WAIT0;
569 1.1 tsubai cmonr = sc_cmonr;
570 1.4 tsubai sc->int_stat2 &= ~R3_SPE;
571 1.4 tsubai sc->perr_flag[sc->ip->chan_num] = 1;
572 1.1 tsubai }
573 1.1 tsubai }
574 1.1 tsubai
575 1.4 tsubai if (sc->int_stat2 & R3_DCNT) {
576 1.1 tsubai /*
577 1.1 tsubai * Bus Free
578 1.1 tsubai */
579 1.4 tsubai sc_discon(sc);
580 1.4 tsubai sc->int_stat2 &= ~R3_DCNT;
581 1.1 tsubai }
582 1.1 tsubai
583 1.4 tsubai if ((sc->ipc >= 0) && (sc->sel_stat[sc->ipc] == SEL_RSL_WAIT)) {
584 1.4 tsubai sc->sel_stat[sc->ipc] = SEL_RSLD;
585 1.4 tsubai sc->ipc = -1;
586 1.4 tsubai sc->int_stat1 |= R2_RSL;
587 1.1 tsubai }
588 1.4 tsubai if (sc->int_stat1 & R2_RSL) {
589 1.1 tsubai /*
590 1.1 tsubai * Reselection
591 1.1 tsubai */
592 1.4 tsubai sc_resel(sc);
593 1.4 tsubai sc->int_stat1 &= ~R2_RSL;
594 1.4 tsubai if (sc->sel_stat[sc->ipc] == SEL_RSL_WAIT)
595 1.1 tsubai goto scintr_exit;
596 1.1 tsubai }
597 1.1 tsubai
598 1.1 tsubai
599 1.4 tsubai if ((sc->ipc >= 0) && (sc->ipc != SC_OWNID) &&
600 1.4 tsubai (sc->sel_stat[sc->ipc] == SEL_SUCCESS)) {
601 1.4 tsubai if (sc->int_stat2 & R3_PHC) {
602 1.1 tsubai /*
603 1.1 tsubai * Phase change
604 1.1 tsubai */
605 1.4 tsubai sc->int_stat2 &= ~(R3_PHC|R3_RMSG);
606 1.4 tsubai sc_pmatch(sc);
607 1.4 tsubai } else if (sc->int_stat2 & R3_RMSG) {
608 1.1 tsubai /*
609 1.1 tsubai * message Phase
610 1.1 tsubai */
611 1.4 tsubai if (sc->min_flag > 0) {
612 1.4 tsubai sc->int_stat2 &= ~(R3_PHC|R3_RMSG);
613 1.4 tsubai sc_pmatch(sc);
614 1.1 tsubai }
615 1.1 tsubai }
616 1.4 tsubai else if (sc->dma_stat != OFF) {
617 1.1 tsubai dummy = sc_cmonr;
618 1.1 tsubai DMAC_WAIT0;
619 1.1 tsubai if ((dummy & (R4_MMSG|R4_MCD|R4_MREQ)) == R4_MREQ) {
620 1.1 tsubai /*
621 1.1 tsubai * still DATA transfer phase
622 1.1 tsubai */
623 1.4 tsubai sc_dio_pad(sc, sc->ip);
624 1.1 tsubai }
625 1.1 tsubai }
626 1.4 tsubai else if (sc->ip->comflg == CF_SEND) {
627 1.1 tsubai dummy = sc_cmonr;
628 1.1 tsubai DMAC_WAIT0;
629 1.1 tsubai if ((dummy & SC_PMASK) == COM_OUT) {
630 1.1 tsubai /*
631 1.1 tsubai * command out phase
632 1.1 tsubai */
633 1.4 tsubai sc_cout(sc, sc->ip);
634 1.1 tsubai }
635 1.1 tsubai }
636 1.1 tsubai } else {
637 1.4 tsubai if (sc->int_stat2 & (R3_PHC|R3_RMSG))
638 1.1 tsubai goto scintr_exit;
639 1.1 tsubai }
640 1.1 tsubai
641 1.4 tsubai if ((sc->int_stat1 & (R2_STO|R2_RSL|R2_ARBF))
642 1.4 tsubai || (sc->int_stat2 & (R3_DCNT|R3_SRST|R3_PHC|R3_SPE))) {
643 1.1 tsubai /*
644 1.1 tsubai * still remain intrq
645 1.1 tsubai */
646 1.1 tsubai goto scintr_loop;
647 1.1 tsubai }
648 1.1 tsubai
649 1.1 tsubai scintr_exit:
650 1.15 tsutsui return 1;
651 1.1 tsubai }
652 1.1 tsubai
653 1.1 tsubai /*
654 1.1 tsubai * SCSI bus reset routine
655 1.1 tsubai * scsi_hardreset() is occered a reset interrupt.
656 1.1 tsubai * And call scsi_softreset().
657 1.1 tsubai */
658 1.1 tsubai void
659 1.15 tsutsui scsi_hardreset(void)
660 1.1 tsubai {
661 1.15 tsutsui int s;
662 1.1 tsubai #ifdef DMAC_MAP_INIT
663 1.15 tsutsui int i;
664 1.1 tsubai #endif
665 1.4 tsubai struct sc_softc *sc;
666 1.1 tsubai
667 1.4 tsubai sc = sc_cd.cd_devs[0]; /* XXX */
668 1.1 tsubai s = splscsi();
669 1.1 tsubai
670 1.4 tsubai scsi_chipreset(sc);
671 1.1 tsubai DMAC_WAIT0;
672 1.4 tsubai sc->int_stat1 = 0;
673 1.4 tsubai sc->int_stat2 = 0;
674 1.4 tsubai SET_CMD(sc, SCMD_AST_RST); /* assert RST signal */
675 1.1 tsubai
676 1.1 tsubai #ifdef DMAC_MAP_INIT
677 1.1 tsubai if (dmac_map_init == 0) {
678 1.1 tsubai dmac_map_init++;
679 1.1 tsubai for (i = 0; i < NDMACMAP; i++) {
680 1.9 thorpej # if defined(__mips__) && defined(CPU_SINGLE)
681 1.1 tsubai dmac_gsel = CH_SCSI;
682 1.1 tsubai dmac_ctag = (u_char)i;
683 1.1 tsubai dmac_cmap = (u_short)0;
684 1.1 tsubai # endif
685 1.1 tsubai }
686 1.1 tsubai }
687 1.1 tsubai #endif
688 1.1 tsubai /*cxd1185_init();*/
689 1.1 tsubai splx(s);
690 1.1 tsubai }
691 1.1 tsubai
692 1.1 tsubai /*
693 1.1 tsubai * I/O port (sc_ioptr) bit assign
694 1.11 tsutsui *
695 1.1 tsubai * Rf_PRT3 - <reserved>
696 1.1 tsubai * Rf_PRT2 - <reserved>
697 1.1 tsubai * Rf_PRT1 out Floppy Disk Density control
698 1.1 tsubai * Rf_PRT0 out Floppy Disk Eject control
699 1.1 tsubai */
700 1.1 tsubai
701 1.1 tsubai void
702 1.15 tsutsui scsi_chipreset(struct sc_softc *sc)
703 1.1 tsubai {
704 1.15 tsutsui int s;
705 1.15 tsutsui volatile int save_ioptr;
706 1.1 tsubai
707 1.1 tsubai s = splscsi();
708 1.1 tsubai
709 1.9 thorpej #if defined(__mips__) && defined(CPU_SINGLE)
710 1.1 tsubai dmac_gsel = CH_SCSI;
711 1.1 tsubai dmac_cwid = 4; /* initialize DMAC SCSI chan */
712 1.15 tsutsui *(unsigned volatile char *)PINTEN |= DMA_INTEN;
713 1.1 tsubai dma_reset(CH_SCSI);
714 1.1 tsubai #endif
715 1.1 tsubai sc_envir = 0; /* 1/4 clock */
716 1.1 tsubai DMAC_WAIT0;
717 1.1 tsubai save_ioptr = sc_ioptr;
718 1.1 tsubai DMAC_WAIT0;
719 1.4 tsubai sc->lastcmd = SCMD_CHIP_RST;
720 1.1 tsubai sc_comr = SCMD_CHIP_RST; /* reset chip */
721 1.1 tsubai DMAC_WAIT;
722 1.15 tsutsui (void)WAIT_STATR_BITCLR(R0_CIP);
723 1.1 tsubai /*
724 1.1 tsubai * SCMD_CHIP_RST command reset all register
725 1.1 tsubai * except sc_statr<7:6> & sc_cmonr.
726 1.1 tsubai * So, bit R0_MIRQ & R3_FNC will be not set.
727 1.1 tsubai */
728 1.1 tsubai sc_idenr = SC_OWNID;
729 1.1 tsubai DMAC_WAIT0;
730 1.1 tsubai
731 1.1 tsubai sc_intok1 = Ra_STO|Ra_RSL|Ra_ARBF;
732 1.1 tsubai DMAC_WAIT0;
733 1.1 tsubai sc_intok2 = Rb_FNC|Rb_SRST|Rb_PHC|Rb_SPE|Rb_RMSG;
734 1.1 tsubai DMAC_WAIT0;
735 1.1 tsubai
736 1.1 tsubai sc_ioptr = save_ioptr;
737 1.1 tsubai DMAC_WAIT;
738 1.1 tsubai
739 1.1 tsubai sc_moder = Rc_TMSL; /* RST drive time = 25.5 us */
740 1.1 tsubai DMAC_WAIT0;
741 1.1 tsubai sc_timer = 0x2;
742 1.1 tsubai DMAC_WAIT0;
743 1.1 tsubai
744 1.1 tsubai sc_moder = Rc_SPHI; /* selection timeout = 252 ms */
745 1.1 tsubai DMAC_WAIT0;
746 1.1 tsubai sc_timer = SEL_TIMEOUT_VALUE;
747 1.1 tsubai DMAC_WAIT0;
748 1.1 tsubai
749 1.1 tsubai #ifdef SCSI_1185AQ
750 1.4 tsubai if (sc->scsi_1185AQ)
751 1.4 tsubai SET_CMD(sc, SCMD_ENB_SEL); /* enable reselection */
752 1.1 tsubai #endif
753 1.1 tsubai
754 1.4 tsubai sc->int_stat1 &= ~R2_RSL; /* ignore RSL inter request */
755 1.1 tsubai
756 1.1 tsubai splx(s);
757 1.1 tsubai }
758 1.1 tsubai
759 1.1 tsubai void
760 1.15 tsutsui scsi_softreset(struct sc_softc *sc)
761 1.1 tsubai {
762 1.15 tsutsui volatile struct sc_chan_stat *cs;
763 1.4 tsubai int i;
764 1.15 tsutsui /* int (*handler)(); */
765 1.1 tsubai
766 1.4 tsubai sc->wbq_actf = NULL;
767 1.4 tsubai sc->wbq_actl = NULL;
768 1.4 tsubai sc->wbc = 0;
769 1.4 tsubai sc->wrc = 0;
770 1.4 tsubai sc->ip = NULL;
771 1.4 tsubai sc->ipc = -1;
772 1.4 tsubai sc->dma_stat = OFF;
773 1.4 tsubai sc->pad_start = 0;
774 1.1 tsubai
775 1.1 tsubai for (i = 0; i < NTARGET; ++i) {
776 1.1 tsubai if (i == SC_OWNID)
777 1.1 tsubai continue;
778 1.4 tsubai cs = &sc->chan_stat[i];
779 1.1 tsubai cs->wb_next = NULL;
780 1.1 tsubai #ifndef NOT_SUPPORT_SYNCTR
781 1.4 tsubai sc->sync_tr[i] = 0; /* asynchronous mode */
782 1.1 tsubai #endif
783 1.4 tsubai sc->sel_stat[i] = SEL_WAIT;
784 1.4 tsubai if (cs->scb != NULL) {
785 1.4 tsubai struct sc_scb *scb = cs->scb;
786 1.4 tsubai
787 1.4 tsubai if ((cs->scb->istatus & INST_EP) == 0)
788 1.4 tsubai cs->scb->istatus = (INST_EP|INST_HE);
789 1.4 tsubai cs->scb = NULL;
790 1.9 thorpej #ifdef __mips__
791 1.4 tsubai clean_k2dcache(scb);
792 1.4 tsubai #endif
793 1.4 tsubai if (cs->intr_flg == SCSI_INTEN) {
794 1.4 tsubai intrcnt[SCSI_INTR]++;
795 1.1 tsubai #if 0
796 1.4 tsubai handler = scintsw[i].sci_inthandler;
797 1.4 tsubai if (handler)
798 1.4 tsubai (*handler)(scintsw[i].sci_ctlr);
799 1.1 tsubai #endif
800 1.1 tsubai }
801 1.4 tsubai sc_done(scb);
802 1.1 tsubai }
803 1.1 tsubai }
804 1.1 tsubai }
805 1.1 tsubai
806 1.1 tsubai /*
807 1.1 tsubai * RESELECTION interrupt service routine
808 1.1 tsubai * ( RESELECTION phase )
809 1.1 tsubai */
810 1.1 tsubai void
811 1.15 tsutsui sc_resel(struct sc_softc *sc)
812 1.1 tsubai {
813 1.15 tsutsui struct sc_chan_stat *cs;
814 1.15 tsutsui volatile int chan;
815 1.15 tsutsui volatile int statr;
816 1.15 tsutsui int iloop;
817 1.1 tsubai
818 1.4 tsubai sc->min_flag = 0;
819 1.1 tsubai chan = (sc_idenr & R6_SID_MASK) >> SC_TG_SHIFT;
820 1.1 tsubai
821 1.1 tsubai if (chan == SC_OWNID)
822 1.1 tsubai return;
823 1.1 tsubai
824 1.1 tsubai statr = sc_statr;
825 1.1 tsubai DMAC_WAIT0;
826 1.1 tsubai if (statr & R0_CIP) {
827 1.4 tsubai if (sc->lastcmd == SCMD_SEL_ATN) {
828 1.1 tsubai /*
829 1.1 tsubai * SELECTION command dead lock ?
830 1.1 tsubai * save interrupt request
831 1.1 tsubai */
832 1.1 tsubai while (sc_statr & R0_MIRQ) {
833 1.1 tsubai DMAC_WAIT0;
834 1.4 tsubai sc->int_stat1 |= sc_intrq1;
835 1.1 tsubai DMAC_WAIT0;
836 1.4 tsubai sc->int_stat2 |= sc_intrq2;
837 1.1 tsubai DMAC_WAIT0;
838 1.1 tsubai }
839 1.4 tsubai scsi_chipreset(sc);
840 1.1 tsubai }
841 1.1 tsubai }
842 1.1 tsubai
843 1.4 tsubai cs = &sc->chan_stat[chan];
844 1.4 tsubai if (cs->scb == NULL) {
845 1.1 tsubai scsi_hardreset();
846 1.1 tsubai return;
847 1.1 tsubai }
848 1.4 tsubai if ((cs->scb->istatus & INST_WR) == 0) {
849 1.1 tsubai scsi_hardreset();
850 1.1 tsubai return;
851 1.1 tsubai }
852 1.1 tsubai
853 1.4 tsubai if (sc->ipc >= 0) {
854 1.1 tsubai scsi_hardreset();
855 1.1 tsubai return;
856 1.1 tsubai }
857 1.1 tsubai
858 1.4 tsubai sc->ip = cs;
859 1.4 tsubai sc->ipc = chan;
860 1.1 tsubai
861 1.1 tsubai sc_intok2 = Rb_FNC|Rb_DCNT|Rb_SRST|Rb_PHC|Rb_SPE;
862 1.1 tsubai DMAC_WAIT0;
863 1.1 tsubai
864 1.1 tsubai iloop = 0;
865 1.4 tsubai while ((sc->int_stat2 & R3_FNC) == 0) {
866 1.1 tsubai /*
867 1.1 tsubai * Max 6 usec wait
868 1.1 tsubai */
869 1.1 tsubai if (iloop++ > RSL_LOOP_CNT) {
870 1.4 tsubai sc->sel_stat[chan] = SEL_RSL_WAIT;
871 1.1 tsubai return;
872 1.1 tsubai }
873 1.4 tsubai GET_INTR(&sc->int_stat1, &sc->int_stat2);
874 1.1 tsubai }
875 1.4 tsubai sc->int_stat2 &= ~R3_FNC;
876 1.11 tsutsui
877 1.4 tsubai sc->sel_stat[chan] = SEL_SUCCESS;
878 1.1 tsubai
879 1.4 tsubai sc->wrc--;
880 1.4 tsubai sc->dma_stat = OFF;
881 1.4 tsubai sc->pad_start = 0;
882 1.4 tsubai cs->scb->istatus |= INST_IP;
883 1.4 tsubai cs->scb->istatus &= ~INST_WR;
884 1.1 tsubai
885 1.1 tsubai #ifndef NOT_SUPPORT_SYNCTR
886 1.4 tsubai sc_syncr = sc->sync_tr[chan];
887 1.1 tsubai DMAC_WAIT0;
888 1.1 tsubai #endif
889 1.1 tsubai }
890 1.1 tsubai
891 1.1 tsubai /*
892 1.1 tsubai * DISCONNECT interrupt service routine
893 1.1 tsubai * ( Target disconnect / job done )
894 1.1 tsubai */
895 1.1 tsubai void
896 1.15 tsutsui sc_discon(struct sc_softc *sc)
897 1.1 tsubai {
898 1.15 tsutsui volatile struct sc_chan_stat *cs;
899 1.15 tsutsui /* int (*handler)(); */
900 1.15 tsutsui volatile int dummy;
901 1.1 tsubai
902 1.1 tsubai /*
903 1.7 wiz * Signal reflection on BSY has occurred.
904 1.1 tsubai * Not Bus Free Phase, ignore.
905 1.1 tsubai *
906 1.1 tsubai * But, CXD1185Q reset INIT bit of sc_statr.
907 1.1 tsubai * So, can't issue Transfer Information command.
908 1.11 tsutsui *
909 1.1 tsubai * What shall we do ? Bus reset ?
910 1.1 tsubai */
911 1.4 tsubai if ((sc->int_stat2 & R3_DCNT) && ((sc_intok2 & Rb_DCNT) == 0))
912 1.1 tsubai return;
913 1.1 tsubai
914 1.1 tsubai sc_intok2 = Rb_FNC|Rb_SRST|Rb_PHC|Rb_SPE;
915 1.1 tsubai DMAC_WAIT0;
916 1.1 tsubai
917 1.4 tsubai sc->min_flag = 0;
918 1.1 tsubai dummy = sc_cmonr;
919 1.1 tsubai DMAC_WAIT0;
920 1.1 tsubai if (dummy & R4_MATN) {
921 1.4 tsubai SET_CMD(sc, SCMD_NGT_ATN);
922 1.1 tsubai (void) WAIT_STATR_BITSET(R0_MIRQ);
923 1.4 tsubai GET_INTR(&sc->int_stat1, &sc->int_stat2); /* clear interrupt */
924 1.1 tsubai }
925 1.1 tsubai
926 1.4 tsubai if ((sc->int_stat1 & R2_RSL) == 0)
927 1.4 tsubai sc->int_stat2 &= ~R3_FNC;
928 1.1 tsubai
929 1.4 tsubai cs = sc->ip;
930 1.4 tsubai if ((cs == NULL) || (sc->ipc < 0))
931 1.1 tsubai goto sc_discon_exit;
932 1.1 tsubai
933 1.4 tsubai if ((sc->sel_stat[cs->chan_num] != SEL_SUCCESS)
934 1.4 tsubai && (sc->sel_stat[cs->chan_num] != SEL_TIMEOUT))
935 1.1 tsubai printf("sc_discon: eh!\n");
936 1.1 tsubai
937 1.1 tsubai /*
938 1.1 tsubai * indicate abnormal terminate
939 1.1 tsubai */
940 1.4 tsubai if ((cs->scb->istatus & (INST_EP|INST_WR)) == 0)
941 1.4 tsubai cs->scb->istatus |= (INST_EP|INST_PRE|INST_LB);
942 1.1 tsubai
943 1.4 tsubai cs->scb->istatus &= ~INST_IP;
944 1.4 tsubai sc->dma_stat = OFF;
945 1.4 tsubai sc->pad_start = 0;
946 1.4 tsubai sc->ip = NULL;
947 1.4 tsubai sc->ipc = -1;
948 1.4 tsubai
949 1.4 tsubai if ((cs->scb->istatus & INST_WR) == 0) {
950 1.4 tsubai struct sc_scb *scb = cs->scb;
951 1.4 tsubai
952 1.4 tsubai if (sc->perr_flag[cs->chan_num] > 0)
953 1.4 tsubai cs->scb->istatus |= INST_EP|INST_PRE;
954 1.4 tsubai cs->scb = NULL;
955 1.9 thorpej #ifdef __mips__
956 1.4 tsubai clean_k2dcache(scb);
957 1.4 tsubai #endif
958 1.4 tsubai if (cs->intr_flg == SCSI_INTEN) {
959 1.4 tsubai intrcnt[SCSI_INTR]++;
960 1.1 tsubai #if 0
961 1.4 tsubai handler = scintsw[cs->chan_num].sci_inthandler;
962 1.4 tsubai if (handler)
963 1.4 tsubai (*handler)(scintsw[cs->chan_num].sci_ctlr);
964 1.1 tsubai #endif
965 1.1 tsubai }
966 1.4 tsubai sc_done(scb);
967 1.1 tsubai }
968 1.1 tsubai
969 1.1 tsubai sc_discon_exit:
970 1.4 tsubai sc_start(sc);
971 1.1 tsubai }
972 1.1 tsubai
973 1.1 tsubai /*
974 1.1 tsubai * SCSI phase match interrupt service routine
975 1.1 tsubai */
976 1.1 tsubai void
977 1.15 tsutsui sc_pmatch(struct sc_softc *sc)
978 1.1 tsubai {
979 1.4 tsubai struct sc_chan_stat *cs;
980 1.15 tsutsui volatile int phase;
981 1.15 tsutsui volatile int phase2;
982 1.15 tsutsui volatile int cmonr;
983 1.1 tsubai
984 1.4 tsubai sc->int_stat2 &= ~R3_FNC; /* XXXXXXXX */
985 1.1 tsubai
986 1.4 tsubai cs = sc->ip;
987 1.1 tsubai if (cs == NULL)
988 1.1 tsubai return;
989 1.1 tsubai
990 1.9 thorpej #if defined(__mips__) && defined(CPU_SINGLE)
991 1.1 tsubai dma_reset(CH_SCSI);
992 1.4 tsubai #endif
993 1.1 tsubai phase = sc_cmonr & SC_PMASK;
994 1.1 tsubai DMAC_WAIT0;
995 1.1 tsubai for (;;) {
996 1.1 tsubai phase2 = phase;
997 1.1 tsubai cmonr = sc_cmonr;
998 1.1 tsubai DMAC_WAIT0;
999 1.1 tsubai phase = cmonr & SC_PMASK;
1000 1.1 tsubai if (phase == phase2) {
1001 1.1 tsubai if ((phase == DAT_IN) || (phase == DAT_OUT))
1002 1.1 tsubai break;
1003 1.1 tsubai else if (cmonr & R4_MREQ)
1004 1.1 tsubai break;
1005 1.1 tsubai }
1006 1.1 tsubai }
1007 1.1 tsubai
1008 1.1 tsubai
1009 1.4 tsubai sc->dma_stat = OFF;
1010 1.4 tsubai sc->pad_start = 0;
1011 1.1 tsubai
1012 1.1 tsubai if (phase == COM_OUT) {
1013 1.4 tsubai sc->min_flag = 0;
1014 1.1 tsubai if (cs->comflg != CF_SEND)
1015 1.1 tsubai cs->comflg = CF_SET;
1016 1.4 tsubai sc_cout(sc, cs);
1017 1.1 tsubai } else {
1018 1.1 tsubai cs->comflg = CF_ENOUGH;
1019 1.1 tsubai sc_intok2 &= ~Rb_FNC;
1020 1.1 tsubai if (phase == MES_IN) {
1021 1.4 tsubai sc->min_flag++;
1022 1.4 tsubai sc_min(sc, cs);
1023 1.1 tsubai } else {
1024 1.4 tsubai sc->min_flag = 0;
1025 1.1 tsubai
1026 1.1 tsubai switch (phase) {
1027 1.1 tsubai
1028 1.1 tsubai case MES_OUT:
1029 1.4 tsubai sc_mout(sc, cs);
1030 1.1 tsubai break;
1031 1.1 tsubai
1032 1.1 tsubai case DAT_IN:
1033 1.1 tsubai case DAT_OUT:
1034 1.4 tsubai sc_dio(sc, cs);
1035 1.1 tsubai break;
1036 1.1 tsubai
1037 1.1 tsubai case STAT_IN:
1038 1.4 tsubai sc_sin(sc, cs);
1039 1.1 tsubai break;
1040 1.1 tsubai
1041 1.1 tsubai default:
1042 1.1 tsubai printf("SCSI%d: unknown phase\n", cs->chan_num);
1043 1.1 tsubai break;
1044 1.1 tsubai }
1045 1.1 tsubai }
1046 1.1 tsubai }
1047 1.1 tsubai }
1048 1.1 tsubai
1049 1.1 tsubai
1050 1.1 tsubai void
1051 1.15 tsutsui flush_fifo(struct sc_softc *sc)
1052 1.1 tsubai {
1053 1.15 tsutsui volatile int dummy;
1054 1.15 tsutsui volatile int tmp;
1055 1.15 tsutsui volatile int tmp0;
1056 1.1 tsubai
1057 1.1 tsubai dummy = sc_ffstr;
1058 1.1 tsubai DMAC_WAIT0;
1059 1.1 tsubai if (dummy & R5_FIFOREM) {
1060 1.1 tsubai /*
1061 1.1 tsubai * flush FIFO
1062 1.1 tsubai */
1063 1.4 tsubai SET_CMD(sc, SCMD_FLSH_FIFO);
1064 1.1 tsubai tmp = 0;
1065 1.1 tsubai do {
1066 1.1 tsubai do {
1067 1.1 tsubai dummy = sc_statr;
1068 1.1 tsubai DMAC_WAIT0;
1069 1.1 tsubai } while (dummy & R0_CIP);
1070 1.1 tsubai GET_INTR(&tmp0, &tmp); /* clear interrupt */
1071 1.1 tsubai } while ((tmp & R3_FNC) == 0);
1072 1.1 tsubai }
1073 1.1 tsubai }
1074 1.1 tsubai
1075 1.1 tsubai /*
1076 1.1 tsubai * SCSI command send routine
1077 1.1 tsubai */
1078 1.1 tsubai void
1079 1.15 tsutsui sc_cout(struct sc_softc *sc, struct sc_chan_stat *cs)
1080 1.1 tsubai {
1081 1.15 tsutsui int iloop;
1082 1.15 tsutsui int cdb_bytes;
1083 1.15 tsutsui volatile int dummy;
1084 1.15 tsutsui volatile int statr;
1085 1.4 tsubai struct scsipi_xfer *xs;
1086 1.1 tsubai
1087 1.1 tsubai if (cs->comflg == CF_SET) {
1088 1.4 tsubai struct sc_scb *scb = cs->scb;
1089 1.4 tsubai
1090 1.1 tsubai cs->comflg = CF_SEND;
1091 1.1 tsubai
1092 1.4 tsubai flush_fifo(sc);
1093 1.1 tsubai
1094 1.4 tsubai xs = scb->xs;
1095 1.4 tsubai cdb_bytes = xs->cmdlen;
1096 1.4 tsubai
1097 1.4 tsubai switch (xs->cmd->opcode & CMD_TYPEMASK) {
1098 1.1 tsubai case CMD_T0:
1099 1.1 tsubai case CMD_T1:
1100 1.1 tsubai case CMD_T5:
1101 1.1 tsubai break;
1102 1.1 tsubai
1103 1.1 tsubai default:
1104 1.1 tsubai cdb_bytes = 6;
1105 1.1 tsubai sc_intok2 |= Rb_FNC;
1106 1.1 tsubai break;
1107 1.1 tsubai }
1108 1.1 tsubai
1109 1.1 tsubai /*
1110 1.1 tsubai * set Active pointers
1111 1.1 tsubai */
1112 1.4 tsubai sc->act_cmd_pointer = (char *)xs->cmd;
1113 1.4 tsubai cs->act_trcnt = scb->sc_ctrnscnt;
1114 1.4 tsubai cs->act_point = scb->sc_cpoint;
1115 1.4 tsubai cs->act_tag = scb->sc_ctag;
1116 1.4 tsubai cs->act_offset = scb->sc_coffset;
1117 1.1 tsubai
1118 1.1 tsubai } else {
1119 1.1 tsubai cdb_bytes = 1;
1120 1.1 tsubai iloop = 0;
1121 1.1 tsubai do {
1122 1.1 tsubai dummy = sc_cmonr;
1123 1.1 tsubai DMAC_WAIT0;
1124 1.1 tsubai if ((dummy & SC_PMASK) != COM_OUT)
1125 1.1 tsubai return;
1126 1.1 tsubai statr = sc_statr;
1127 1.1 tsubai DMAC_WAIT0;
1128 1.1 tsubai if (statr & R0_MIRQ)
1129 1.1 tsubai return;
1130 1.1 tsubai } while ((dummy & R4_MREQ) == 0);
1131 1.1 tsubai statr = sc_statr;
1132 1.1 tsubai DMAC_WAIT0;
1133 1.1 tsubai if (statr & R0_MIRQ)
1134 1.1 tsubai return;
1135 1.1 tsubai }
1136 1.1 tsubai
1137 1.1 tsubai
1138 1.1 tsubai SET_CNT(cdb_bytes);
1139 1.4 tsubai SET_CMD(sc, SCMD_TR_INFO|R0_TRBE);
1140 1.1 tsubai
1141 1.1 tsubai for (iloop = 0; iloop < cdb_bytes; iloop++) {
1142 1.1 tsubai do {
1143 1.1 tsubai dummy = sc_cmonr;
1144 1.1 tsubai DMAC_WAIT0;
1145 1.1 tsubai if ((dummy & SC_PMASK) != COM_OUT)
1146 1.1 tsubai return;
1147 1.1 tsubai } while ((dummy & R4_MREQ) == 0);
1148 1.1 tsubai statr = sc_statr;
1149 1.1 tsubai DMAC_WAIT0;
1150 1.1 tsubai if (statr & R0_MIRQ)
1151 1.1 tsubai return;
1152 1.4 tsubai sc_datr = *sc->act_cmd_pointer++;
1153 1.1 tsubai do {
1154 1.1 tsubai dummy = sc_cmonr;
1155 1.1 tsubai DMAC_WAIT0;
1156 1.1 tsubai } while ((dummy & R4_MACK) != 0);
1157 1.1 tsubai }
1158 1.1 tsubai }
1159 1.1 tsubai
1160 1.1 tsubai #define GET_MIN_COUNT 127
1161 1.1 tsubai
1162 1.1 tsubai /*
1163 1.1 tsubai * SCSI message accept routine
1164 1.1 tsubai */
1165 1.1 tsubai void
1166 1.15 tsutsui sc_min(struct sc_softc *sc, struct sc_chan_stat *cs)
1167 1.1 tsubai {
1168 1.4 tsubai struct sc_scb *scb = cs->scb;
1169 1.4 tsubai struct scsipi_xfer *xs = scb->xs;
1170 1.15 tsutsui volatile int dummy;
1171 1.1 tsubai
1172 1.1 tsubai sc_intok2 = Rb_FNC|Rb_DCNT|Rb_SRST|Rb_PHC|Rb_SPE|Rb_RMSG;
1173 1.1 tsubai DMAC_WAIT0;
1174 1.1 tsubai
1175 1.4 tsubai if (sc->min_flag == 1)
1176 1.4 tsubai flush_fifo(sc);
1177 1.1 tsubai
1178 1.1 tsubai dummy = sc_cmonr;
1179 1.1 tsubai DMAC_WAIT0;
1180 1.1 tsubai if ((dummy & R4_MREQ) == 0) {
1181 1.1 tsubai printf("sc_min: !REQ cmonr=%x\n", dummy);
1182 1.4 tsubai print_scsi_stat(sc);
1183 1.1 tsubai scsi_hardreset();
1184 1.1 tsubai return;
1185 1.1 tsubai }
1186 1.1 tsubai
1187 1.1 tsubai /* retry_cmd_issue: */
1188 1.4 tsubai sc->int_stat2 &= ~R3_FNC;
1189 1.4 tsubai SET_CMD(sc, SCMD_TR_INFO);
1190 1.1 tsubai do {
1191 1.1 tsubai do {
1192 1.1 tsubai dummy = sc_statr;
1193 1.1 tsubai DMAC_WAIT0;
1194 1.1 tsubai } while (dummy & R0_CIP);
1195 1.4 tsubai GET_INTR(&sc->int_stat1, &sc->int_stat2); /* clear interrupt */
1196 1.4 tsubai } while ((sc->int_stat2 & R3_FNC) == 0);
1197 1.4 tsubai sc->int_stat2 &= ~R3_FNC;
1198 1.1 tsubai
1199 1.1 tsubai dummy = sc_ffstr;
1200 1.1 tsubai if (dummy & R5_FIE) {
1201 1.1 tsubai DMAC_WAIT;
1202 1.1 tsubai dummy = sc_ffstr;
1203 1.1 tsubai DMAC_WAIT0;
1204 1.1 tsubai if (dummy & R5_FIE) {
1205 1.1 tsubai dummy = sc_statr;
1206 1.1 tsubai DMAC_WAIT0;
1207 1.1 tsubai if ((dummy & R0_INIT) == 0) {
1208 1.1 tsubai /*
1209 1.1 tsubai * CXD1185 detect BSY false
1210 1.1 tsubai */
1211 1.1 tsubai scsi_hardreset();
1212 1.1 tsubai return;
1213 1.1 tsubai }
1214 1.1 tsubai }
1215 1.1 tsubai }
1216 1.1 tsubai dummy = sc_datr; /* get message byte */
1217 1.1 tsubai DMAC_WAIT0;
1218 1.1 tsubai
1219 1.4 tsubai if (sc->min_cnt[cs->chan_num] == 0) {
1220 1.4 tsubai scb->message = scb->identify;
1221 1.1 tsubai if (dummy == MSG_EXTND) {
1222 1.1 tsubai /* Extended Message */
1223 1.4 tsubai sc->min_cnt[cs->chan_num] = GET_MIN_COUNT;
1224 1.4 tsubai sc->min_point[cs->chan_num] = scb->msgbuf;
1225 1.4 tsubai bzero(scb->msgbuf, 8);
1226 1.4 tsubai *sc->min_point[cs->chan_num]++ = dummy;
1227 1.1 tsubai } else {
1228 1.1 tsubai switch ((dummy & MSG_IDENT)? MSG_IDENT : dummy) {
1229 1.1 tsubai
1230 1.1 tsubai case MSG_CCOMP:
1231 1.4 tsubai scb->istatus |= INST_EP;
1232 1.1 tsubai break;
1233 1.1 tsubai
1234 1.1 tsubai case MSG_MREJ:
1235 1.1 tsubai #ifndef NOT_SUPPORT_SYNCTR
1236 1.4 tsubai if (sc->mout_flag[cs->chan_num] == MOUT_SYNC_TR)
1237 1.4 tsubai sc->sync_tr[cs->chan_num] = 0;
1238 1.1 tsubai #endif
1239 1.1 tsubai break;
1240 1.1 tsubai
1241 1.1 tsubai case MSG_IDENT:
1242 1.1 tsubai case MSG_RDP:
1243 1.4 tsubai
1244 1.4 tsubai sc->dma_stat = OFF;
1245 1.4 tsubai sc->pad_start = 0;
1246 1.1 tsubai cs->comflg = OFF;
1247 1.1 tsubai /*
1248 1.4 tsubai * restore the saved value to Active pointers
1249 1.4 tsubai */
1250 1.4 tsubai sc->act_cmd_pointer = (char *)xs->cmd;
1251 1.4 tsubai cs->act_trcnt = scb->sc_ctrnscnt;
1252 1.4 tsubai cs->act_point = scb->sc_cpoint;
1253 1.4 tsubai cs->act_tag = scb->sc_ctag;
1254 1.4 tsubai cs->act_offset = scb->sc_coffset;
1255 1.1 tsubai break;
1256 1.1 tsubai
1257 1.1 tsubai case MSG_SDP:
1258 1.1 tsubai /*
1259 1.1 tsubai * save Active pointers
1260 1.1 tsubai */
1261 1.4 tsubai scb->sc_ctrnscnt = cs->act_trcnt;
1262 1.4 tsubai scb->sc_ctag = cs->act_tag;
1263 1.4 tsubai scb->sc_coffset = cs->act_offset;
1264 1.4 tsubai scb->sc_cpoint = cs->act_point;
1265 1.1 tsubai break;
1266 1.1 tsubai
1267 1.1 tsubai case MSG_DCNT:
1268 1.4 tsubai scb->istatus |= INST_WR;
1269 1.4 tsubai sc->wrc++;
1270 1.1 tsubai break;
1271 1.1 tsubai
1272 1.1 tsubai default:
1273 1.4 tsubai scb->message = MSG_MREJ;
1274 1.4 tsubai SET_CMD(sc, SCMD_AST_ATN);
1275 1.1 tsubai printf("SCSI%d:sc_min() Unknown mes=0x%x, \n",
1276 1.1 tsubai cs->chan_num, dummy);
1277 1.1 tsubai }
1278 1.1 tsubai }
1279 1.1 tsubai } else {
1280 1.4 tsubai *sc->min_point[cs->chan_num]++ = dummy;
1281 1.4 tsubai if (sc->min_cnt[cs->chan_num] == GET_MIN_COUNT)
1282 1.4 tsubai sc->min_cnt[cs->chan_num] = dummy;
1283 1.1 tsubai else
1284 1.4 tsubai sc->min_cnt[cs->chan_num]--;
1285 1.4 tsubai if (sc->min_cnt[cs->chan_num] <= 0) {
1286 1.1 tsubai #ifdef ABORT_SYNCTR_MES_FROM_TARGET
1287 1.4 tsubai if ((scb->msgbuf[2] == 0x01) &&
1288 1.4 tsubai (sc->mout_flag[cs->chan_num] == MOUT_SYNC_TR)) {
1289 1.1 tsubai #else
1290 1.4 tsubai if (scb->msgbuf[2] == 0x01) {
1291 1.1 tsubai #endif
1292 1.15 tsutsui int i;
1293 1.1 tsubai /*
1294 1.1 tsubai * receive Synchronous transfer message reply
1295 1.1 tsubai * calculate transfer period val
1296 1.1 tsubai * tpm * 4/1000 us = 4/16 * (tpv + 1)
1297 1.1 tsubai */
1298 1.1 tsubai #define TPM2TPV(tpm) (((tpm)*16 + 999) / 1000 - 1)
1299 1.1 tsubai #ifndef NOT_SUPPORT_SYNCTR
1300 1.4 tsubai i = scb->msgbuf[3]; /* get tpm */
1301 1.1 tsubai i = TPM2TPV(i) << 4;
1302 1.4 tsubai if (scb->msgbuf[4] == 0)
1303 1.4 tsubai sc->sync_tr[cs->chan_num] = 0;
1304 1.1 tsubai else
1305 1.4 tsubai sc->sync_tr[cs->chan_num] =
1306 1.4 tsubai i | scb->msgbuf[4];
1307 1.1 tsubai #endif /* !NOT_SUPPORT_SYNCTR */
1308 1.1 tsubai } else {
1309 1.4 tsubai scb->message = MSG_MREJ;
1310 1.4 tsubai SET_CMD(sc, SCMD_AST_ATN); /* assert ATN */
1311 1.1 tsubai }
1312 1.1 tsubai }
1313 1.1 tsubai }
1314 1.4 tsubai SET_CMD(sc, SCMD_NGT_ACK);
1315 1.1 tsubai }
1316 1.1 tsubai
1317 1.1 tsubai /*
1318 1.1 tsubai * SCSI message send routine
1319 1.1 tsubai */
1320 1.1 tsubai void
1321 1.15 tsutsui sc_mout(struct sc_softc *sc, struct sc_chan_stat *cs)
1322 1.1 tsubai {
1323 1.15 tsutsui struct sc_scb *scb = cs->scb;
1324 1.15 tsutsui u_char *mp;
1325 1.15 tsutsui int cnt;
1326 1.15 tsutsui int iloop;
1327 1.15 tsutsui volatile int dummy;
1328 1.15 tsutsui volatile int tmp;
1329 1.15 tsutsui volatile int tmp0;
1330 1.1 tsubai
1331 1.4 tsubai flush_fifo(sc);
1332 1.1 tsubai
1333 1.4 tsubai if (sc->mout_flag[cs->chan_num] == 0) {
1334 1.4 tsubai sc->mout_flag[cs->chan_num] = MOUT_IDENTIFY;
1335 1.4 tsubai if (scb->message != 0) {
1336 1.1 tsubai sc_intok2 = Rb_FNC|Rb_DCNT|Rb_SRST|Rb_PHC|Rb_SPE|Rb_RMSG;
1337 1.1 tsubai DMAC_WAIT0;
1338 1.4 tsubai if ((scb->message == MSG_EXTND)
1339 1.4 tsubai && (scb->msgbuf[2] == 0x01)) {
1340 1.1 tsubai cnt = 5;
1341 1.4 tsubai mp = scb->msgbuf;
1342 1.4 tsubai scb->msgbuf[3] = MIN_TP;
1343 1.4 tsubai if (scb->msgbuf[4] > MAX_OFFSET_BYTES)
1344 1.4 tsubai scb->msgbuf[4] = MAX_OFFSET_BYTES;
1345 1.4 tsubai sc->mout_flag[cs->chan_num] = MOUT_SYNC_TR;
1346 1.1 tsubai } else {
1347 1.1 tsubai cnt = 1;
1348 1.4 tsubai mp = &scb->message;
1349 1.1 tsubai }
1350 1.1 tsubai
1351 1.1 tsubai SET_CNT(cnt);
1352 1.4 tsubai SET_CMD(sc, SCMD_TR_INFO|R0_TRBE);
1353 1.4 tsubai sc_datr = scb->identify;
1354 1.1 tsubai DMAC_WAIT0;
1355 1.1 tsubai for (iloop = 1; iloop < cnt; iloop++) {
1356 1.1 tsubai sc_datr = *mp++;
1357 1.1 tsubai DMAC_WAIT;
1358 1.1 tsubai }
1359 1.1 tsubai do {
1360 1.1 tsubai dummy = sc_cmonr;
1361 1.1 tsubai DMAC_WAIT0;
1362 1.1 tsubai if ((dummy & R4_MBSY) == 0)
1363 1.1 tsubai return;
1364 1.1 tsubai dummy = sc_statr;
1365 1.1 tsubai DMAC_WAIT0;
1366 1.1 tsubai } while (dummy & R0_CIP);
1367 1.1 tsubai
1368 1.1 tsubai tmp = 0;
1369 1.1 tsubai GET_INTR(&tmp0, &tmp); /* clear interrupt */
1370 1.1 tsubai if ((tmp & R3_FNC) == 0) {
1371 1.1 tsubai (void) WAIT_STATR_BITSET(R0_MIRQ);
1372 1.1 tsubai GET_INTR(&tmp0, &tmp); /* clear interrupt */
1373 1.1 tsubai }
1374 1.1 tsubai
1375 1.1 tsubai do {
1376 1.1 tsubai dummy = sc_cmonr;
1377 1.1 tsubai DMAC_WAIT0;
1378 1.1 tsubai if ((dummy & R4_MBSY) == 0)
1379 1.1 tsubai return;
1380 1.1 tsubai } while ((dummy & R4_MREQ) == 0);
1381 1.4 tsubai SET_CMD(sc, SCMD_NGT_ATN);
1382 1.15 tsutsui (void)WAIT_STATR_BITCLR(R0_CIP);
1383 1.1 tsubai GET_INTR(&tmp0, &tmp); /* clear interrupt */
1384 1.1 tsubai
1385 1.1 tsubai dummy = sc_cmonr;
1386 1.1 tsubai DMAC_WAIT0;
1387 1.1 tsubai if ((dummy & R4_MREQ) == 0) {
1388 1.1 tsubai printf("sc_mout: !REQ cmonr=%x\n", dummy);
1389 1.4 tsubai print_scsi_stat(sc);
1390 1.1 tsubai scsi_hardreset();
1391 1.1 tsubai return;
1392 1.1 tsubai }
1393 1.1 tsubai
1394 1.4 tsubai SET_CMD(sc, SCMD_TR_INFO);
1395 1.1 tsubai sc_datr = *mp++;
1396 1.1 tsubai DMAC_WAIT0;
1397 1.1 tsubai } else {
1398 1.1 tsubai dummy = sc_cmonr;
1399 1.1 tsubai DMAC_WAIT0;
1400 1.1 tsubai if (dummy & R4_MATN) {
1401 1.4 tsubai SET_CMD(sc, SCMD_NGT_ATN);
1402 1.1 tsubai (void) WAIT_STATR_BITCLR(R0_CIP);
1403 1.1 tsubai GET_INTR(&tmp0, &tmp); /* clear interrupt */
1404 1.1 tsubai }
1405 1.1 tsubai
1406 1.1 tsubai iloop = 0;
1407 1.1 tsubai do {
1408 1.1 tsubai dummy = sc_cmonr;
1409 1.1 tsubai DMAC_WAIT0;
1410 1.1 tsubai if (iloop++ > CHECK_LOOP_CNT)
1411 1.1 tsubai break;
1412 1.1 tsubai } while ((dummy & R4_MREQ) == 0);
1413 1.4 tsubai SET_CMD(sc, SCMD_TR_INFO);
1414 1.4 tsubai sc_datr = scb->identify;
1415 1.1 tsubai DMAC_WAIT0;
1416 1.1 tsubai }
1417 1.1 tsubai } else {
1418 1.1 tsubai dummy = sc_cmonr;
1419 1.1 tsubai DMAC_WAIT0;
1420 1.1 tsubai if (dummy & R4_MATN) {
1421 1.4 tsubai SET_CMD(sc, SCMD_NGT_ATN);
1422 1.1 tsubai (void) WAIT_STATR_BITCLR(R0_CIP);
1423 1.1 tsubai GET_INTR(&tmp0, &tmp); /* clear interrupt */
1424 1.1 tsubai }
1425 1.1 tsubai
1426 1.1 tsubai dummy = sc_cmonr;
1427 1.1 tsubai DMAC_WAIT0;
1428 1.1 tsubai if ((dummy & R4_MREQ) == 0) {
1429 1.1 tsubai printf("sc_mout: !REQ cmonr=%x\n", dummy);
1430 1.4 tsubai print_scsi_stat(sc);
1431 1.1 tsubai scsi_hardreset();
1432 1.1 tsubai return;
1433 1.1 tsubai }
1434 1.1 tsubai
1435 1.4 tsubai SET_CMD(sc, SCMD_TR_INFO);
1436 1.4 tsubai sc_datr = scb->message;
1437 1.1 tsubai DMAC_WAIT0;
1438 1.1 tsubai }
1439 1.1 tsubai }
1440 1.1 tsubai
1441 1.1 tsubai /*
1442 1.1 tsubai * SCSI status accept routine
1443 1.1 tsubai */
1444 1.1 tsubai void
1445 1.15 tsutsui sc_sin(struct sc_softc *sc, volatile struct sc_chan_stat *cs)
1446 1.1 tsubai {
1447 1.15 tsutsui volatile int dummy;
1448 1.15 tsutsui int iloop;
1449 1.1 tsubai
1450 1.4 tsubai flush_fifo(sc);
1451 1.1 tsubai
1452 1.1 tsubai dummy = sc_cmonr;
1453 1.1 tsubai DMAC_WAIT0;
1454 1.1 tsubai if ((dummy & R4_MREQ) == 0) {
1455 1.1 tsubai printf("sc_sin: !REQ cmonr=%x\n", dummy);
1456 1.4 tsubai print_scsi_stat(sc);
1457 1.1 tsubai scsi_hardreset();
1458 1.1 tsubai return;
1459 1.1 tsubai }
1460 1.1 tsubai
1461 1.1 tsubai sc_intok2 = Rb_FNC|Rb_DCNT|Rb_SRST|Rb_PHC|Rb_SPE|Rb_RMSG;
1462 1.1 tsubai DMAC_WAIT0;
1463 1.1 tsubai
1464 1.4 tsubai SET_CMD(sc, SCMD_TR_INFO);
1465 1.1 tsubai
1466 1.15 tsutsui (void)WAIT_STATR_BITCLR(R0_CIP);
1467 1.1 tsubai
1468 1.4 tsubai sc->int_stat2 &= ~R3_FNC;
1469 1.1 tsubai iloop = 0;
1470 1.1 tsubai do {
1471 1.1 tsubai if (iloop++ > CHECK_LOOP_CNT)
1472 1.1 tsubai break;
1473 1.4 tsubai GET_INTR(&sc->int_stat1, &sc->int_stat2); /* clear interrupt */
1474 1.4 tsubai } while ((sc->int_stat2 & R3_FNC) == 0);
1475 1.4 tsubai sc->int_stat2 &= ~R3_FNC;
1476 1.1 tsubai
1477 1.4 tsubai cs->scb->tstatus = sc_datr; /* get status byte */
1478 1.1 tsubai DMAC_WAIT0;
1479 1.1 tsubai }
1480 1.1 tsubai
1481 1.1 tsubai /*
1482 1.1 tsubai * SCSI data in/out routine
1483 1.1 tsubai */
1484 1.1 tsubai void
1485 1.15 tsutsui sc_dio(struct sc_softc *sc, volatile struct sc_chan_stat *cs)
1486 1.1 tsubai {
1487 1.15 tsutsui volatile struct sc_scb *scb;
1488 1.15 tsutsui int i;
1489 1.15 tsutsui int pages;
1490 1.15 tsutsui u_int tag;
1491 1.15 tsutsui u_int pfn;
1492 1.15 tsutsui volatile int phase;
1493 1.4 tsubai struct scsipi_xfer *xs;
1494 1.1 tsubai
1495 1.4 tsubai scb = cs->scb;
1496 1.4 tsubai xs = scb->xs;
1497 1.1 tsubai
1498 1.1 tsubai sc_intok2 = Rb_FNC|Rb_DCNT|Rb_SRST|Rb_PHC|Rb_SPE;
1499 1.1 tsubai DMAC_WAIT0;
1500 1.1 tsubai
1501 1.1 tsubai if (cs->act_trcnt <= 0) {
1502 1.4 tsubai sc_dio_pad(sc, cs);
1503 1.1 tsubai return;
1504 1.1 tsubai }
1505 1.1 tsubai
1506 1.4 tsubai switch (xs->cmd->opcode) {
1507 1.1 tsubai
1508 1.1 tsubai case SCOP_READ:
1509 1.1 tsubai case SCOP_WRITE:
1510 1.1 tsubai case SCOP_EREAD:
1511 1.1 tsubai case SCOP_EWRITE:
1512 1.4 tsubai i = (cs->act_trcnt + DEV_BSIZE -1) / DEV_BSIZE;
1513 1.4 tsubai i *= DEV_BSIZE;
1514 1.1 tsubai break;
1515 1.1 tsubai
1516 1.1 tsubai default:
1517 1.1 tsubai i = cs->act_trcnt;
1518 1.1 tsubai break;
1519 1.1 tsubai }
1520 1.1 tsubai
1521 1.1 tsubai SET_CNT(i);
1522 1.4 tsubai sc->pad_cnt[cs->chan_num] = i - cs->act_trcnt;
1523 1.1 tsubai
1524 1.1 tsubai phase = sc_cmonr & SC_PMASK;
1525 1.1 tsubai DMAC_WAIT0;
1526 1.1 tsubai if (phase == DAT_IN) {
1527 1.1 tsubai if (sc_syncr == OFF) {
1528 1.1 tsubai DMAC_WAIT0;
1529 1.4 tsubai flush_fifo(sc);
1530 1.1 tsubai }
1531 1.1 tsubai }
1532 1.1 tsubai
1533 1.9 thorpej #if defined(__mips__) && defined(CPU_SINGLE)
1534 1.4 tsubai SET_CMD(sc, SCMD_TR_INFO|R0_DMA|R0_TRBE);
1535 1.1 tsubai #endif
1536 1.1 tsubai
1537 1.9 thorpej #if defined(__mips__) && defined(CPU_SINGLE)
1538 1.1 tsubai dmac_gsel = CH_SCSI;
1539 1.1 tsubai dmac_ctrcl = (u_char)(cs->act_trcnt & 0xff);
1540 1.1 tsubai dmac_ctrcm = (u_char)((cs->act_trcnt >> 8) & 0xff);
1541 1.1 tsubai dmac_ctrch = (u_char)((cs->act_trcnt >> 16) & 0x0f);
1542 1.1 tsubai dmac_cofsh = (u_char)((cs->act_offset >> 8) & 0xf);
1543 1.1 tsubai dmac_cofsl = (u_char)(cs->act_offset & 0xff);
1544 1.1 tsubai #endif
1545 1.1 tsubai tag = 0;
1546 1.1 tsubai
1547 1.4 tsubai if (scb->sc_map && (scb->sc_map->mp_pages > 0)) {
1548 1.1 tsubai /*
1549 1.1 tsubai * Set DMAC map entry from map table
1550 1.1 tsubai */
1551 1.4 tsubai pages = scb->sc_map->mp_pages;
1552 1.1 tsubai for (i = cs->act_tag; i < pages; i++) {
1553 1.4 tsubai if ((pfn = scb->sc_map->mp_addr[i]) == 0)
1554 1.1 tsubai panic("SCSI:sc_dma() zero entry");
1555 1.9 thorpej #if defined(__mips__) && defined(CPU_SINGLE)
1556 1.1 tsubai dmac_gsel = CH_SCSI;
1557 1.1 tsubai dmac_ctag = (u_char)tag++;
1558 1.1 tsubai dmac_cmap = (u_short)pfn;
1559 1.1 tsubai #endif
1560 1.1 tsubai }
1561 1.1 tsubai #ifdef MAP_OVER_ACCESS
1562 1.9 thorpej # if defined(__mips__) && defined(CPU_SINGLE)
1563 1.1 tsubai dmac_gsel = CH_SCSI;
1564 1.1 tsubai dmac_ctag = (u_char)tag++;
1565 1.1 tsubai dmac_cmap = (u_short)pfn;
1566 1.1 tsubai # endif
1567 1.1 tsubai #endif
1568 1.1 tsubai } else {
1569 1.1 tsubai /*
1570 1.1 tsubai * Set DMAC map entry from logical address
1571 1.1 tsubai */
1572 1.5 tsubai pfn = kvtophys((vaddr_t)cs->act_point) >> PGSHIFT;
1573 1.1 tsubai pages = (cs->act_trcnt >> PGSHIFT) + 2;
1574 1.1 tsubai for (i = 0; i < pages; i++) {
1575 1.9 thorpej #if defined(__mips__) && defined(CPU_SINGLE)
1576 1.1 tsubai dmac_gsel = CH_SCSI;
1577 1.1 tsubai dmac_ctag = (u_char)tag++;
1578 1.1 tsubai dmac_cmap = (u_short)pfn + i;
1579 1.1 tsubai #endif
1580 1.1 tsubai }
1581 1.1 tsubai }
1582 1.1 tsubai
1583 1.9 thorpej #if defined(__mips__) && defined(CPU_SINGLE)
1584 1.1 tsubai dmac_gsel = CH_SCSI;
1585 1.1 tsubai dmac_ctag = 0;
1586 1.1 tsubai #endif
1587 1.1 tsubai
1588 1.1 tsubai if (phase == DAT_IN) {
1589 1.4 tsubai sc->dma_stat = SC_DMAC_RD;
1590 1.9 thorpej #if defined(__mips__) && defined(CPU_SINGLE)
1591 1.1 tsubai /*
1592 1.1 tsubai * auto pad flag is always on
1593 1.1 tsubai */
1594 1.1 tsubai dmac_gsel = CH_SCSI;
1595 1.1 tsubai dmac_cctl = DM_MODE|DM_APAD;
1596 1.1 tsubai DMAC_WAIT;
1597 1.1 tsubai dmac_cctl = DM_MODE|DM_APAD|DM_ENABLE;
1598 1.1 tsubai DMAC_WAIT0;
1599 1.1 tsubai #endif
1600 1.1 tsubai }
1601 1.1 tsubai else if (phase == DAT_OUT) {
1602 1.4 tsubai sc->dma_stat = SC_DMAC_WR;
1603 1.9 thorpej #if defined(__mips__) && defined(CPU_SINGLE)
1604 1.1 tsubai dmac_gsel = CH_SCSI;
1605 1.1 tsubai dmac_cctl = DM_APAD;
1606 1.1 tsubai DMAC_WAIT;
1607 1.1 tsubai dmac_cctl = DM_APAD|DM_ENABLE;
1608 1.1 tsubai DMAC_WAIT0;
1609 1.1 tsubai #endif
1610 1.1 tsubai /* DMAC start on mem->I/O */
1611 1.1 tsubai }
1612 1.1 tsubai }
1613 1.1 tsubai
1614 1.1 tsubai #define MAX_TR_CNT24 ((1 << 24) -1)
1615 1.1 tsubai void
1616 1.15 tsutsui sc_dio_pad(struct sc_softc *sc, volatile struct sc_chan_stat *cs)
1617 1.1 tsubai {
1618 1.15 tsutsui int dummy;
1619 1.1 tsubai
1620 1.1 tsubai if (cs->act_trcnt >= 0)
1621 1.1 tsubai return;
1622 1.4 tsubai sc->pad_start = 1;
1623 1.1 tsubai
1624 1.1 tsubai SET_CNT(MAX_TR_CNT24);
1625 1.4 tsubai SET_CMD(sc, SCMD_TR_PAD|R0_TRBE);
1626 1.1 tsubai dummy = sc_cmonr & SC_PMASK;
1627 1.1 tsubai DMAC_WAIT0;
1628 1.1 tsubai if (dummy == DAT_IN)
1629 1.1 tsubai dummy = sc_datr; /* get data */
1630 1.1 tsubai else
1631 1.1 tsubai sc_datr = 0; /* send data */
1632 1.1 tsubai }
1633 1.1 tsubai
1634 1.1 tsubai void
1635 1.15 tsutsui print_scsi_stat(struct sc_softc *sc)
1636 1.1 tsubai {
1637 1.15 tsutsui
1638 1.4 tsubai printf("ipc=%d wrc=%d wbc=%d\n", sc->ipc, sc->wrc, sc->wbc);
1639 1.1 tsubai }
1640 1.1 tsubai
1641 1.1 tsubai /*
1642 1.1 tsubai * return 0 if it was done. Or retun TRUE if it is busy.
1643 1.1 tsubai */
1644 1.1 tsubai int
1645 1.15 tsutsui sc_busy(struct sc_softc *sc, int chan)
1646 1.1 tsubai {
1647 1.15 tsutsui
1648 1.15 tsutsui return (int)sc->chan_stat[chan].scb;
1649 1.1 tsubai }
1650 1.1 tsubai
1651 1.1 tsubai
1652 1.1 tsubai /*
1653 1.1 tsubai * append channel into Waiting Bus_free queue
1654 1.1 tsubai */
1655 1.1 tsubai void
1656 1.15 tsutsui append_wb(struct sc_softc *sc, struct sc_chan_stat *cs)
1657 1.1 tsubai {
1658 1.4 tsubai int s;
1659 1.1 tsubai
1660 1.1 tsubai s = splclock(); /* inhibit process switch */
1661 1.4 tsubai if (sc->wbq_actf == NULL)
1662 1.4 tsubai sc->wbq_actf = cs;
1663 1.1 tsubai else
1664 1.4 tsubai sc->wbq_actl->wb_next = cs;
1665 1.4 tsubai sc->wbq_actl = cs;
1666 1.4 tsubai cs->scb->istatus = INST_WAIT;
1667 1.4 tsubai sc->wbc++;
1668 1.1 tsubai splx(s);
1669 1.1 tsubai }
1670 1.1 tsubai
1671 1.1 tsubai /*
1672 1.1 tsubai * get channel from Waiting Bus_free queue
1673 1.1 tsubai */
1674 1.4 tsubai struct sc_chan_stat *
1675 1.15 tsutsui get_wb_chan(struct sc_softc *sc)
1676 1.1 tsubai {
1677 1.4 tsubai struct sc_chan_stat *cs;
1678 1.4 tsubai int s;
1679 1.1 tsubai
1680 1.1 tsubai s = splclock(); /* inhibit process switch */
1681 1.4 tsubai cs = sc->wbq_actf;
1682 1.4 tsubai if (cs && cs->chan_num == SC_OWNID) /* needed? */
1683 1.4 tsubai cs = NULL;
1684 1.1 tsubai splx(s);
1685 1.4 tsubai return cs;
1686 1.1 tsubai }
1687 1.1 tsubai
1688 1.1 tsubai /*
1689 1.1 tsubai * release channel from Waiting Bus_free queue
1690 1.1 tsubai */
1691 1.1 tsubai int
1692 1.15 tsutsui release_wb(struct sc_softc *sc)
1693 1.1 tsubai {
1694 1.4 tsubai struct sc_chan_stat *cs;
1695 1.4 tsubai int error = 0;
1696 1.4 tsubai int s;
1697 1.1 tsubai
1698 1.1 tsubai s = splclock(); /* inhibit process switch */
1699 1.4 tsubai if (sc->wbq_actf == NULL) {
1700 1.1 tsubai error = -1;
1701 1.1 tsubai } else {
1702 1.4 tsubai cs = sc->wbq_actf;
1703 1.4 tsubai sc->wbq_actf = cs->wb_next;
1704 1.1 tsubai cs->wb_next = NULL;
1705 1.4 tsubai if (sc->wbq_actl == cs)
1706 1.4 tsubai sc->wbq_actl = NULL;
1707 1.4 tsubai cs->scb->istatus &= ~INST_WAIT;
1708 1.4 tsubai sc->wbc--;
1709 1.1 tsubai }
1710 1.1 tsubai splx(s);
1711 1.4 tsubai return error;
1712 1.1 tsubai }
1713 1.1 tsubai
1714 1.1 tsubai void
1715 1.15 tsutsui adjust_transfer(struct sc_softc *sc, struct sc_chan_stat *cs)
1716 1.1 tsubai {
1717 1.4 tsubai struct sc_scb *scb = cs->scb;
1718 1.4 tsubai u_int remain_cnt;
1719 1.4 tsubai u_int offset, sent_byte;
1720 1.1 tsubai
1721 1.4 tsubai if (sc->pad_start) {
1722 1.4 tsubai sc->pad_start = 0;
1723 1.1 tsubai remain_cnt = 0;
1724 1.1 tsubai } else {
1725 1.9 thorpej # if defined(__mips__) && defined(CPU_SINGLE)
1726 1.1 tsubai remain_cnt = GET_CNT();
1727 1.4 tsubai remain_cnt -= sc->pad_cnt[cs->chan_num];
1728 1.4 tsubai if (sc->dma_stat == SC_DMAC_WR) {
1729 1.1 tsubai /*
1730 1.1 tsubai * adjust counter in the FIFO
1731 1.1 tsubai */
1732 1.1 tsubai remain_cnt += sc_ffstr & R5_FIFOREM;
1733 1.1 tsubai }
1734 1.1 tsubai # endif
1735 1.1 tsubai }
1736 1.1 tsubai
1737 1.4 tsubai sent_byte = scb->sc_ctrnscnt - remain_cnt;
1738 1.1 tsubai cs->act_trcnt = remain_cnt;
1739 1.1 tsubai
1740 1.4 tsubai offset = scb->sc_coffset + sent_byte;
1741 1.1 tsubai cs->act_tag += (offset >> PGSHIFT);
1742 1.1 tsubai cs->act_offset = offset & PGOFSET;
1743 1.4 tsubai if ((scb->sc_map == NULL) || (scb->sc_map->mp_pages <= 0))
1744 1.1 tsubai cs->act_point += sent_byte;
1745 1.1 tsubai }
1746 1.3 tsubai
1747 1.9 thorpej #ifdef __mips__
1748 1.3 tsubai static void
1749 1.15 tsutsui clean_k2dcache(struct sc_scb *scb)
1750 1.3 tsubai {
1751 1.4 tsubai struct sc_map *sc_map = scb->sc_map;
1752 1.5 tsubai paddr_t pa;
1753 1.3 tsubai int i, pages;
1754 1.3 tsubai
1755 1.5 tsubai pa = kvtophys((vaddr_t)scb->msgbuf);
1756 1.8 thorpej mips_dcache_wbinv_range_index(MIPS_PHYS_TO_KSEG0(pa),
1757 1.8 thorpej sizeof(scb->msgbuf));
1758 1.4 tsubai
1759 1.4 tsubai if (MACH_IS_USPACE(scb->sc_cpoint))
1760 1.4 tsubai panic("clean_k2dcache: user address is not supported");
1761 1.4 tsubai
1762 1.4 tsubai if (MACH_IS_CACHED(scb->sc_cpoint)) {
1763 1.8 thorpej mips_dcache_wbinv_range_index((vaddr_t)scb->sc_cpoint,
1764 1.8 thorpej scb->sc_ctrnscnt);
1765 1.3 tsubai return;
1766 1.4 tsubai }
1767 1.3 tsubai
1768 1.4 tsubai if (sc_map) {
1769 1.4 tsubai pages = sc_map->mp_pages;
1770 1.4 tsubai for (i = 0; i < pages; i++) {
1771 1.4 tsubai pa = sc_map->mp_addr[i] << PGSHIFT;
1772 1.8 thorpej mips_dcache_wbinv_range_index(MIPS_PHYS_TO_KSEG0(pa),
1773 1.10 thorpej PAGE_SIZE);
1774 1.4 tsubai }
1775 1.3 tsubai }
1776 1.3 tsubai }
1777 1.3 tsubai #endif
1778