Home | History | Annotate | Line # | Download | only in dev
scsi_1185.c revision 1.18.74.1
      1  1.18.74.1       mjf /*	$NetBSD: scsi_1185.c,v 1.18.74.1 2008/06/02 13:22:29 mjf Exp $	*/
      2        1.3    tsubai 
      3        1.1    tsubai /*
      4        1.1    tsubai  * Copyright (c) 1992, 1993
      5        1.1    tsubai  *	The Regents of the University of California.  All rights reserved.
      6        1.1    tsubai  *
      7        1.1    tsubai  * This code is derived from software contributed to Berkeley by
      8        1.1    tsubai  * Sony Corp. and Kazumasa Utashiro of Software Research Associates, Inc.
      9        1.1    tsubai  *
     10        1.1    tsubai  * Redistribution and use in source and binary forms, with or without
     11        1.1    tsubai  * modification, are permitted provided that the following conditions
     12        1.1    tsubai  * are met:
     13        1.1    tsubai  * 1. Redistributions of source code must retain the above copyright
     14        1.1    tsubai  *    notice, this list of conditions and the following disclaimer.
     15        1.1    tsubai  * 2. Redistributions in binary form must reproduce the above copyright
     16        1.1    tsubai  *    notice, this list of conditions and the following disclaimer in the
     17        1.1    tsubai  *    documentation and/or other materials provided with the distribution.
     18       1.13       agc  * 3. Neither the name of the University nor the names of its contributors
     19        1.1    tsubai  *    may be used to endorse or promote products derived from this software
     20        1.1    tsubai  *    without specific prior written permission.
     21        1.1    tsubai  *
     22        1.1    tsubai  * THIS SOFTWARE IS PROVIDED BY THE REGENTS AND CONTRIBUTORS ``AS IS'' AND
     23        1.1    tsubai  * ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
     24        1.1    tsubai  * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
     25        1.1    tsubai  * ARE DISCLAIMED.  IN NO EVENT SHALL THE REGENTS OR CONTRIBUTORS BE LIABLE
     26        1.1    tsubai  * FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL
     27        1.1    tsubai  * DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS
     28        1.1    tsubai  * OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION)
     29        1.1    tsubai  * HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
     30        1.1    tsubai  * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
     31        1.1    tsubai  * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF
     32        1.1    tsubai  * SUCH DAMAGE.
     33        1.1    tsubai  *
     34        1.1    tsubai  * from: $Hdr: scsi_1185.c,v 4.300 91/06/09 06:22:20 root Rel41 $ SONY
     35        1.1    tsubai  *
     36        1.1    tsubai  *	@(#)scsi_1185.c	8.1 (Berkeley) 6/11/93
     37        1.1    tsubai  */
     38        1.1    tsubai 
     39        1.1    tsubai /*
     40        1.1    tsubai  * Copyright (c) 1989- by SONY Corporation.
     41        1.4    tsubai  *
     42        1.1    tsubai  *	scsi_1185.c
     43        1.1    tsubai  *
     44        1.1    tsubai  *	CXD1185Q
     45        1.1    tsubai  *	SCSI bus low level common routines
     46       1.14       wiz  *				for one CPU machine
     47        1.4    tsubai  *
     48        1.1    tsubai  * MODIFY HISTORY:
     49        1.1    tsubai  *
     50        1.1    tsubai  *	DMAC_WAIT	--- DMAC_0266 wo tukau-baai, DMAC mata-wa SCSI-chip ni
     51        1.1    tsubai  *				tuzukete access suru-baai,
     52        1.1    tsubai  *				kanarazu wait wo ireru-beshi !
     53        1.1    tsubai  */
     54       1.12     lukem 
     55       1.12     lukem #include <sys/cdefs.h>
     56  1.18.74.1       mjf __KERNEL_RCSID(0, "$NetBSD: scsi_1185.c,v 1.18.74.1 2008/06/02 13:22:29 mjf Exp $");
     57        1.1    tsubai 
     58        1.1    tsubai #include <sys/param.h>
     59        1.1    tsubai #include <sys/systm.h>
     60        1.4    tsubai #include <sys/device.h>
     61        1.4    tsubai 
     62       1.10   thorpej #include <uvm/uvm_extern.h>
     63       1.10   thorpej 
     64        1.4    tsubai #include <dev/scsipi/scsi_all.h>
     65        1.4    tsubai #include <dev/scsipi/scsipi_all.h>
     66        1.4    tsubai #include <dev/scsipi/scsiconf.h>
     67        1.1    tsubai 
     68        1.1    tsubai #include <machine/cpu.h>
     69        1.4    tsubai #include <machine/intr.h>
     70        1.4    tsubai #include <machine/machConst.h>
     71        1.1    tsubai 
     72        1.8   thorpej #include <mips/cache.h>
     73        1.8   thorpej 
     74        1.2   thorpej #include <newsmips/dev/screg_1185.h>
     75        1.4    tsubai #include <newsmips/dev/scsireg.h>
     76        1.1    tsubai 
     77  1.18.74.1       mjf #include "ioconf.h"
     78  1.18.74.1       mjf 
     79        1.4    tsubai #if defined(news3400)
     80        1.2   thorpej # include <newsmips/dev/dmac_0448.h>
     81        1.1    tsubai # ifndef NDMACMAP
     82        1.4    tsubai # define NDMACMAP 144
     83        1.1    tsubai # endif
     84        1.1    tsubai #endif
     85        1.1    tsubai 
     86        1.1    tsubai #define ABORT_SYNCTR_MES_FROM_TARGET
     87        1.1    tsubai #define SCSI_1185AQ
     88        1.1    tsubai #define RESET_RECOVER
     89        1.1    tsubai #define DMAC_MAP_INIT			/* for nws-3700 parity error */
     90        1.1    tsubai #define APAD_ALWAYS_ON
     91        1.1    tsubai 
     92        1.4    tsubai #define CHECK_LOOP_CNT	60
     93        1.4    tsubai #define RSL_LOOP_CNT	60
     94        1.1    tsubai 
     95        1.1    tsubai #ifndef DMAC_MAP_INIT
     96        1.1    tsubai # define MAP_OVER_ACCESS		/* for nws-3700 parity error */
     97        1.1    tsubai #endif
     98        1.1    tsubai 
     99        1.1    tsubai #undef	CHECK_MRQ
    100        1.1    tsubai 
    101        1.1    tsubai #ifdef NOT_SUPPORT_SYNCTR
    102        1.4    tsubai # define MAX_OFFSET_BYTES 0
    103        1.1    tsubai #else
    104        1.4    tsubai # define MAX_OFFSET_BYTES MAX_OFFSET
    105        1.1    tsubai #endif
    106        1.1    tsubai 
    107        1.1    tsubai #define	act_point	spoint
    108        1.1    tsubai #define	act_trcnt	stcnt
    109        1.1    tsubai #define	act_tag		stag
    110        1.1    tsubai #define	act_offset	soffset
    111        1.1    tsubai 
    112        1.4    tsubai #define	splscsi splsc
    113        1.1    tsubai 
    114        1.9   thorpej #if defined(__mips__) && defined(CPU_SINGLE)
    115       1.17   tsutsui #define nops(x)		{ int __i; for (__i = 0; __i < (x); __i++) ; }
    116        1.1    tsubai #define	DMAC_WAIT0	;
    117        1.1    tsubai #else
    118        1.1    tsubai #define	DMAC_WAIT0	DMAC_WAIT
    119        1.1    tsubai #endif
    120        1.1    tsubai 
    121        1.1    tsubai #ifdef DMAC_MAP_INIT
    122        1.4    tsubai static int dmac_map_init = 0;
    123        1.1    tsubai #endif
    124        1.1    tsubai 
    125        1.1    tsubai /*
    126        1.1    tsubai  *	command flag status
    127        1.1    tsubai  */
    128        1.1    tsubai #define	CF_SET		1
    129        1.1    tsubai #define	CF_SEND		2
    130        1.1    tsubai #define	CF_ENOUGH	3
    131        1.1    tsubai #define	CF_EXEC		4
    132        1.1    tsubai 
    133        1.4    tsubai #define	SEL_TIMEOUT_VALUE 0x7a
    134        1.1    tsubai 
    135       1.15   tsutsui void sc_send(struct sc_scb *, int, int);
    136       1.15   tsutsui int scintr(void);
    137       1.15   tsutsui void scsi_hardreset(void);
    138       1.15   tsutsui void scsi_chipreset(struct sc_softc *);
    139       1.15   tsutsui void scsi_softreset(struct sc_softc *);
    140       1.15   tsutsui int sc_busy(struct sc_softc *, int);
    141       1.15   tsutsui 
    142       1.15   tsutsui static int WAIT_STATR_BITCLR(int);
    143       1.15   tsutsui static int WAIT_STATR_BITSET(int);
    144       1.15   tsutsui static void SET_CMD(struct sc_softc *, int);
    145       1.15   tsutsui static void SET_CNT(int);
    146       1.15   tsutsui static int GET_CNT(void);
    147  1.18.74.1       mjf static void GET_INTR(uint8_t *, uint8_t *);
    148       1.15   tsutsui static void sc_start(struct sc_softc *);
    149       1.15   tsutsui static void sc_resel(struct sc_softc *);
    150       1.15   tsutsui static void sc_discon(struct sc_softc *);
    151       1.15   tsutsui static void sc_pmatch(struct sc_softc *);
    152       1.15   tsutsui static void flush_fifo(struct sc_softc *);
    153       1.15   tsutsui static void sc_cout(struct sc_softc *, struct sc_chan_stat *);
    154       1.15   tsutsui static void sc_min(struct sc_softc *, struct sc_chan_stat *);
    155       1.15   tsutsui static void sc_mout(struct sc_softc *, struct sc_chan_stat *);
    156       1.15   tsutsui static void sc_sin(struct sc_softc *, volatile struct sc_chan_stat *);
    157       1.15   tsutsui static void sc_dio(struct sc_softc *, volatile struct sc_chan_stat *);
    158       1.15   tsutsui static void sc_dio_pad(struct sc_softc *, volatile struct sc_chan_stat *);
    159       1.15   tsutsui static void print_scsi_stat(struct sc_softc *);
    160       1.15   tsutsui static void append_wb(struct sc_softc *, struct sc_chan_stat *);
    161       1.15   tsutsui static struct sc_chan_stat *get_wb_chan(struct sc_softc *);
    162       1.15   tsutsui static int release_wb(struct sc_softc *);
    163       1.15   tsutsui static void adjust_transfer(struct sc_softc *, struct sc_chan_stat *);
    164       1.15   tsutsui static void clean_k2dcache(struct sc_scb *);
    165        1.1    tsubai 
    166       1.15   tsutsui extern void sc_done(struct sc_scb *);
    167       1.15   tsutsui extern paddr_t kvtophys(vaddr_t);
    168        1.1    tsubai 
    169        1.9   thorpej #if defined(__mips__) && defined(CPU_SINGLE)
    170  1.18.74.1       mjf #define dma_reset(x) do {					\
    171       1.17   tsutsui 	int __s = splscsi();					\
    172        1.3    tsubai 	dmac_gsel = (x); dmac_cctl = DM_RST; dmac_cctl = 0;	\
    173       1.17   tsutsui 	splx(__s);						\
    174  1.18.74.1       mjf } while (/* CONSTCOND */ 0)
    175        1.1    tsubai #endif
    176        1.1    tsubai 
    177        1.1    tsubai int
    178       1.15   tsutsui WAIT_STATR_BITCLR(int bitmask)
    179        1.1    tsubai {
    180       1.15   tsutsui 	int iloop;
    181  1.18.74.1       mjf 	uint8_t dummy;
    182        1.1    tsubai 
    183        1.1    tsubai 	iloop = 0;
    184        1.1    tsubai 	do {
    185        1.1    tsubai 		dummy = sc_statr;
    186        1.1    tsubai 		DMAC_WAIT0;
    187        1.1    tsubai 		if (iloop++ > CHECK_LOOP_CNT)
    188       1.15   tsutsui 			return -1;
    189        1.1    tsubai 	} while (dummy & bitmask);
    190       1.15   tsutsui 	return 0;
    191        1.1    tsubai }
    192        1.1    tsubai 
    193        1.1    tsubai int
    194       1.15   tsutsui WAIT_STATR_BITSET(int bitmask)
    195        1.1    tsubai {
    196       1.15   tsutsui 	int iloop;
    197  1.18.74.1       mjf 	uint8_t dummy;
    198        1.1    tsubai 
    199        1.1    tsubai 	iloop = 0;
    200        1.1    tsubai 	do {
    201        1.1    tsubai 		dummy = sc_statr;
    202        1.1    tsubai 		DMAC_WAIT0;
    203        1.1    tsubai 		if (iloop++ > CHECK_LOOP_CNT)
    204       1.15   tsutsui 			return -1;
    205        1.1    tsubai 	} while ((dummy & bitmask) == 0);
    206       1.15   tsutsui 	return 0;
    207        1.1    tsubai }
    208        1.1    tsubai 
    209        1.1    tsubai void
    210       1.15   tsutsui SET_CMD(struct sc_softc *sc, int CMD)
    211        1.1    tsubai {
    212       1.15   tsutsui 
    213       1.15   tsutsui 	(void)WAIT_STATR_BITCLR(R0_CIP);
    214       1.15   tsutsui 	sc->lastcmd = CMD;
    215       1.15   tsutsui 	sc_comr = CMD;
    216        1.1    tsubai 	DMAC_WAIT0;
    217        1.1    tsubai }
    218        1.1    tsubai 
    219        1.1    tsubai void
    220       1.15   tsutsui SET_CNT(int COUNT)
    221        1.1    tsubai {
    222       1.15   tsutsui 
    223       1.15   tsutsui 	sc_tclow = COUNT & 0xff;
    224        1.1    tsubai 	DMAC_WAIT0;
    225       1.15   tsutsui 	sc_tcmid = (COUNT >> 8) & 0xff;
    226        1.1    tsubai 	DMAC_WAIT0;
    227       1.15   tsutsui 	sc_tchi = (COUNT >> 16) & 0xff;
    228        1.1    tsubai 	DMAC_WAIT0;
    229        1.1    tsubai }
    230        1.1    tsubai 
    231        1.1    tsubai int
    232       1.15   tsutsui GET_CNT(void)
    233        1.1    tsubai {
    234  1.18.74.1       mjf 	int COUNT;
    235        1.1    tsubai 
    236        1.1    tsubai 	COUNT = sc_tclow;
    237        1.1    tsubai 	DMAC_WAIT0;
    238        1.1    tsubai 	COUNT += (sc_tcmid << 8) & 0xff00;
    239        1.1    tsubai 	DMAC_WAIT0;
    240        1.1    tsubai 	COUNT += (sc_tchi << 16) & 0xff0000;
    241        1.1    tsubai 	DMAC_WAIT0;
    242       1.15   tsutsui 	return COUNT;
    243        1.1    tsubai }
    244        1.1    tsubai 
    245        1.1    tsubai void
    246  1.18.74.1       mjf GET_INTR(uint8_t *DATA1, uint8_t *DATA2)
    247        1.1    tsubai {
    248       1.15   tsutsui 
    249       1.15   tsutsui 	(void)WAIT_STATR_BITCLR(R0_CIP);
    250        1.1    tsubai 	while (sc_statr & R0_MIRQ) {
    251        1.1    tsubai 		DMAC_WAIT0;
    252        1.1    tsubai 		*DATA1 |= sc_intrq1;
    253        1.1    tsubai 		DMAC_WAIT0;
    254        1.1    tsubai 		*DATA2 |= sc_intrq2;
    255        1.1    tsubai 		DMAC_WAIT0;
    256        1.1    tsubai 	}
    257        1.1    tsubai }
    258        1.1    tsubai 
    259        1.1    tsubai 
    260        1.1    tsubai void
    261       1.15   tsutsui sc_send(struct sc_scb *scb, int chan, int ie)
    262        1.4    tsubai {
    263        1.4    tsubai 	struct sc_softc *sc = scb->scb_softc;
    264        1.4    tsubai 	struct sc_chan_stat *cs;
    265        1.4    tsubai 	struct scsipi_xfer *xs;
    266        1.4    tsubai 	int i;
    267  1.18.74.1       mjf 	uint8_t *p;
    268        1.4    tsubai 
    269        1.4    tsubai 	cs = &sc->chan_stat[chan];
    270        1.4    tsubai 	xs = scb->xs;
    271        1.4    tsubai 
    272  1.18.74.1       mjf 	p = (uint8_t *)xs->cmd;
    273        1.4    tsubai 	if (cs->scb != NULL) {
    274        1.4    tsubai 		printf("SCSI%d: sc_send() NOT NULL cs->sc\n", chan);
    275       1.16  christos 		printf("ie=0x%x scb=%p cs->sc=%p\n", ie, scb, cs->scb);
    276        1.4    tsubai 		printf("cdb=");
    277        1.4    tsubai 		for (i = 0; i < 6; i++)
    278        1.4    tsubai 			printf(" 0x%x", *p++);
    279        1.4    tsubai 		printf("\n");
    280        1.4    tsubai 		panic("SCSI soft error");
    281        1.1    tsubai 		/*NOTREACHED*/
    282        1.1    tsubai 	}
    283        1.1    tsubai 
    284        1.4    tsubai 	if (p[0] == SCOP_RESET && p[1] == SCOP_RESET) {
    285        1.1    tsubai 		/*
    286        1.1    tsubai 		 * SCSI bus reset command procedure
    287        1.1    tsubai 		 *	(vender unique by Sony Corp.)
    288        1.1    tsubai 		 */
    289        1.1    tsubai #ifdef SCSI_1185AQ
    290        1.4    tsubai 		if (sc_idenr & 0x08)
    291        1.4    tsubai 			sc->scsi_1185AQ = 1;
    292        1.4    tsubai 		else
    293        1.4    tsubai 			sc->scsi_1185AQ = 0;
    294        1.1    tsubai #endif
    295        1.4    tsubai 		cs->scb = scb;
    296        1.1    tsubai 		scsi_hardreset();
    297        1.4    tsubai 		scb->istatus = INST_EP;
    298        1.4    tsubai 		cs->scb = NULL;
    299        1.4    tsubai 		sc_done(scb);
    300        1.1    tsubai 		return;
    301        1.1    tsubai 	}
    302        1.1    tsubai 
    303        1.4    tsubai 	if (scb->sc_map && (scb->sc_map->mp_pages > 0)) {
    304        1.1    tsubai 		/*
    305        1.1    tsubai 		 * use map table
    306        1.1    tsubai 		 */
    307        1.4    tsubai 		scb->sc_coffset = scb->sc_map->mp_offset & PGOFSET;
    308        1.4    tsubai 		if (scb->sc_map->mp_pages > NSCMAP) {
    309        1.1    tsubai 			printf("SCSI%d: map table overflow\n", chan);
    310        1.4    tsubai 			scb->istatus = INST_EP|INST_LB|INST_PRE;
    311        1.1    tsubai 			return;
    312        1.1    tsubai 		}
    313        1.1    tsubai 	} else {
    314        1.1    tsubai 		/*
    315        1.1    tsubai 		 * no use map table
    316        1.1    tsubai 		 */
    317        1.4    tsubai 		scb->sc_coffset = (u_int)scb->sc_cpoint & PGOFSET;
    318        1.1    tsubai 	}
    319        1.4    tsubai 	scb->sc_ctag = 0;
    320        1.1    tsubai 
    321        1.4    tsubai 	cs->scb = scb;
    322        1.1    tsubai 	cs->comflg = OFF;
    323        1.1    tsubai 
    324        1.1    tsubai 	cs->intr_flg = ie;
    325        1.1    tsubai 	cs->chan_num = chan;
    326        1.4    tsubai 	sc->perr_flag[chan] = 0;
    327        1.4    tsubai 	sc->mout_flag[chan] = 0;
    328        1.4    tsubai 	sc->min_cnt[chan] = 0;
    329        1.4    tsubai 
    330        1.4    tsubai 	sc->sel_stat[chan] = SEL_WAIT;
    331        1.4    tsubai 	append_wb(sc, cs);
    332        1.4    tsubai 	sc_start(sc);
    333        1.1    tsubai }
    334        1.1    tsubai 
    335        1.1    tsubai /*
    336        1.1    tsubai  *	SCSI start up routine
    337        1.1    tsubai  */
    338        1.1    tsubai void
    339       1.15   tsutsui sc_start(struct sc_softc *sc)
    340        1.1    tsubai {
    341        1.4    tsubai 	struct sc_chan_stat *cs;
    342  1.18.74.1       mjf 	int chan, s;
    343  1.18.74.1       mjf 	uint8_t dummy;
    344        1.1    tsubai 
    345        1.4    tsubai 	s = splscsi();
    346        1.4    tsubai 	cs = get_wb_chan(sc);
    347        1.4    tsubai 	if ((cs == NULL) || (sc->ipc >= 0))
    348        1.1    tsubai 		goto sc_start_exit;
    349        1.4    tsubai 	chan = cs->chan_num;
    350        1.4    tsubai 	if (sc->sel_stat[chan] != SEL_WAIT) {
    351        1.1    tsubai 		/*
    352        1.1    tsubai 		 * already started
    353        1.1    tsubai 		 */
    354        1.1    tsubai 		goto sc_start_exit;
    355        1.1    tsubai 	}
    356        1.4    tsubai 	sc->sel_stat[chan] = SEL_START;
    357        1.1    tsubai 
    358        1.1    tsubai 	dummy = sc_cmonr;
    359        1.1    tsubai 	DMAC_WAIT0;
    360        1.1    tsubai 	if (dummy & (R4_MBSY|R4_MSEL)) {
    361        1.4    tsubai 		sc->sel_stat[chan] = SEL_WAIT;
    362        1.1    tsubai 		goto sc_start_exit;
    363        1.1    tsubai 	}
    364        1.1    tsubai 
    365        1.1    tsubai 	/*
    366        1.1    tsubai 	 *	send SELECT with ATN command
    367        1.1    tsubai 	 */
    368        1.4    tsubai 	sc->dma_stat = OFF;
    369        1.4    tsubai 	sc->pad_start = 0;
    370        1.1    tsubai 	dummy = sc_statr;
    371        1.1    tsubai 	DMAC_WAIT0;
    372        1.1    tsubai 	if (dummy & R0_CIP) {
    373        1.4    tsubai 		sc->sel_stat[chan] = SEL_WAIT;
    374        1.1    tsubai 		goto sc_start_exit;
    375        1.1    tsubai 	}
    376        1.1    tsubai 	sc_idenr = (chan << SC_TG_SHIFT) | SC_OWNID;
    377        1.1    tsubai 	DMAC_WAIT0;
    378        1.1    tsubai #ifdef SCSI_1185AQ
    379        1.4    tsubai 	if (sc->scsi_1185AQ)
    380        1.1    tsubai 		sc_intok1 = Ra_STO|Ra_ARBF;
    381        1.1    tsubai 	else
    382        1.1    tsubai 		sc_intok1 = Ra_STO|Ra_RSL|Ra_ARBF;
    383        1.1    tsubai #else
    384        1.1    tsubai 	sc_intok1 = Ra_STO|Ra_RSL|Ra_ARBF;
    385        1.1    tsubai #endif
    386        1.1    tsubai 	DMAC_WAIT0;
    387        1.1    tsubai 	/*
    388        1.1    tsubai 	 * BUGFIX for signal reflection on BSY
    389        1.1    tsubai 	 *	!Rb_DCNT
    390        1.1    tsubai 	 */
    391        1.1    tsubai 	sc_intok2 = Rb_FNC|Rb_SRST|Rb_PHC|Rb_SPE;
    392        1.1    tsubai 	DMAC_WAIT0;
    393        1.1    tsubai 
    394        1.1    tsubai 	dummy = sc_cmonr;
    395        1.1    tsubai 	DMAC_WAIT0;
    396        1.1    tsubai 	if (dummy & (R4_MBSY|R4_MSEL)) {
    397        1.4    tsubai 		sc->sel_stat[chan] = SEL_WAIT;
    398        1.1    tsubai 		goto sc_start_exit;
    399        1.1    tsubai 	}
    400        1.4    tsubai 	SET_CMD(sc, SCMD_SEL_ATN);
    401        1.1    tsubai 
    402        1.1    tsubai sc_start_exit:
    403        1.1    tsubai 	splx(s);
    404        1.1    tsubai }
    405        1.1    tsubai 
    406        1.1    tsubai /*
    407        1.1    tsubai  *	SCSI interrupt service routine
    408        1.1    tsubai  */
    409        1.1    tsubai int
    410       1.15   tsutsui scintr(void)
    411        1.1    tsubai {
    412       1.15   tsutsui 	int iloop;
    413  1.18.74.1       mjf 	int chan;
    414  1.18.74.1       mjf 	uint8_t dummy;
    415        1.4    tsubai 	struct sc_softc *sc;
    416        1.4    tsubai 	struct sc_chan_stat *cs;
    417  1.18.74.1       mjf 	uint8_t s_int1, s_int2;
    418        1.1    tsubai 
    419  1.18.74.1       mjf 	sc = device_lookup_private(&sc_cd, 0);		/* XXX */
    420        1.4    tsubai 
    421        1.1    tsubai scintr_loop:
    422        1.1    tsubai 
    423        1.1    tsubai #if defined(CHECK_MRQ) && defined(news3400)
    424        1.1    tsubai 	while (dmac_gstat & CH_MRQ(CH_SCSI))
    425        1.1    tsubai 		DMAC_WAIT;
    426        1.1    tsubai #endif
    427        1.1    tsubai 
    428        1.1    tsubai 	for (iloop = 0; iloop < 100; iloop++) {
    429        1.1    tsubai 		dummy = sc_statr;
    430        1.1    tsubai 		DMAC_WAIT;
    431        1.1    tsubai 		if ((dummy & R0_CIP) == 0)
    432        1.1    tsubai 			break;
    433        1.1    tsubai 	}
    434        1.1    tsubai 
    435        1.1    tsubai 	/*
    436        1.1    tsubai 	 * get SCSI interrupt request
    437        1.1    tsubai 	 */
    438        1.1    tsubai 	while (sc_statr & R0_MIRQ) {
    439        1.1    tsubai 		DMAC_WAIT0;
    440        1.1    tsubai 		s_int1 = sc_intrq1;
    441        1.1    tsubai 		DMAC_WAIT0;
    442        1.1    tsubai 		s_int2 = sc_intrq2;
    443        1.1    tsubai 		DMAC_WAIT0;
    444        1.4    tsubai 		sc->int_stat1 |= s_int1;
    445        1.4    tsubai 		sc->int_stat2 |= s_int2;
    446        1.1    tsubai 	}
    447        1.1    tsubai 
    448        1.4    tsubai 	if (sc->int_stat2 & R3_SRST) {
    449        1.1    tsubai 		/*
    450        1.1    tsubai 		 * RST signal is drived
    451        1.1    tsubai 		 */
    452        1.4    tsubai 		sc->int_stat2 &= ~R3_SRST;
    453        1.4    tsubai 		scsi_softreset(sc);
    454        1.1    tsubai 		goto scintr_exit;
    455        1.1    tsubai 	}
    456        1.1    tsubai 
    457        1.4    tsubai 	if ((sc->ipc < 0) && (sc->wrc <= 0) && (sc->wbc <= 0)) {
    458        1.4    tsubai 		sc->int_stat1 = 0;
    459        1.4    tsubai 		sc->int_stat2 = 0;
    460        1.1    tsubai 		goto scintr_exit;
    461        1.1    tsubai 	}
    462        1.1    tsubai 
    463        1.4    tsubai 	cs = get_wb_chan(sc);
    464  1.18.74.1       mjf 	if (cs)
    465  1.18.74.1       mjf 		chan = cs->chan_num;
    466        1.4    tsubai 
    467        1.4    tsubai 	if (cs && (sc->sel_stat[chan] == SEL_START) &&
    468        1.4    tsubai 		(sc->lastcmd == SCMD_SEL_ATN)) {
    469        1.1    tsubai 		/*
    470        1.1    tsubai 		 *	Check the result of SELECTION command
    471        1.1    tsubai 		 */
    472        1.4    tsubai 		if (sc->int_stat1 & R2_RSL) {
    473        1.1    tsubai 			/*
    474        1.1    tsubai 			 * RESELECTION occur
    475        1.1    tsubai 			 */
    476        1.4    tsubai 			if (sc->wrc > 0) {
    477        1.4    tsubai 				sc->sel_stat[chan] = SEL_RSLD;
    478        1.1    tsubai 			} else {
    479        1.1    tsubai 				/*
    480        1.1    tsubai 				 * Ghost RESELECTION ???
    481        1.1    tsubai 				 */
    482        1.4    tsubai 				sc->int_stat1 &= ~R2_RSL;
    483        1.1    tsubai 			}
    484        1.1    tsubai 		}
    485        1.4    tsubai 		if (sc->int_stat1 & R2_ARBF) {
    486        1.1    tsubai 			/*
    487        1.1    tsubai 			 * ARBITRATION fault
    488        1.1    tsubai 			 */
    489        1.4    tsubai 			sc->int_stat1 &= ~R2_ARBF;
    490        1.4    tsubai 			sc->sel_stat[chan] = SEL_ARBF;
    491        1.1    tsubai 		}
    492        1.4    tsubai 		if (sc->int_stat1 & R2_STO) {
    493        1.1    tsubai 			/*
    494        1.1    tsubai 			 * SELECTION timeout
    495        1.1    tsubai 			 */
    496        1.4    tsubai 			sc->int_stat1 &= ~R2_STO;
    497       1.15   tsutsui 			if ((sc->int_stat2&(R3_PHC|R3_RMSG)) !=
    498       1.15   tsutsui 			     (R3_PHC|R3_RMSG)) {
    499        1.4    tsubai 				sc->ipc = chan;
    500        1.4    tsubai 				sc->ip = &sc->chan_stat[chan];
    501        1.4    tsubai 				sc->sel_stat[chan] = SEL_TIMEOUT;
    502        1.4    tsubai 				sc->chan_stat[chan].scb->istatus
    503        1.1    tsubai 					= INST_EP|INST_TO;
    504        1.4    tsubai 				release_wb(sc);
    505        1.1    tsubai 			}
    506        1.1    tsubai 		}
    507        1.1    tsubai 
    508        1.1    tsubai 		/*
    509        1.1    tsubai 		 *	SELECTION command done
    510        1.1    tsubai 		 */
    511        1.4    tsubai 		switch (sc->sel_stat[chan]) {
    512        1.1    tsubai 
    513        1.1    tsubai 		case SEL_START:
    514        1.4    tsubai 			if ((sc->int_stat2 & R3_FNC) == 0)
    515        1.1    tsubai 				break;
    516        1.1    tsubai 			/*
    517        1.1    tsubai 			 * SELECTION success
    518        1.1    tsubai 			 */
    519        1.1    tsubai 			sc_intok2 = Rb_FNC|Rb_DCNT|Rb_SRST|Rb_PHC|Rb_SPE;
    520        1.4    tsubai 			sc->ipc = chan;
    521        1.4    tsubai 			sc->ip = &sc->chan_stat[chan];
    522        1.4    tsubai 			sc->ip->scb->istatus |= INST_IP;
    523        1.4    tsubai 			sc->dma_stat = OFF;
    524        1.4    tsubai 			sc->pad_start = 0;
    525        1.4    tsubai 			sc->sel_stat[chan] = SEL_SUCCESS;
    526        1.4    tsubai 			release_wb(sc);
    527        1.1    tsubai #ifndef NOT_SUPPORT_SYNCTR
    528        1.4    tsubai 			sc_syncr = sc->sync_tr[chan];
    529        1.1    tsubai 			DMAC_WAIT0;
    530        1.1    tsubai #endif
    531        1.1    tsubai 			DMAC_WAIT0;
    532        1.1    tsubai 			break;
    533        1.1    tsubai 
    534        1.1    tsubai 		case SEL_TIMEOUT:
    535        1.1    tsubai 			/*
    536        1.1    tsubai 			 * SELECTION time out
    537        1.1    tsubai 			 */
    538        1.4    tsubai 			sc_discon(sc);
    539        1.1    tsubai 			goto scintr_exit;
    540        1.1    tsubai 
    541        1.1    tsubai 		/* case SEL_RSLD: */
    542        1.1    tsubai 		/* case SEL_ARBF: */
    543        1.1    tsubai 		default:
    544        1.1    tsubai 			/*
    545        1.1    tsubai 			 * SELECTION failed
    546        1.1    tsubai 			 */
    547        1.4    tsubai 			sc->sel_stat[chan] = SEL_WAIT;
    548        1.1    tsubai 			break;
    549        1.1    tsubai 		}
    550        1.4    tsubai 		if ((sc->int_stat1 & R2_RSL) == 0)
    551        1.4    tsubai 			sc->int_stat2 &= ~R3_FNC;
    552        1.1    tsubai 	}
    553        1.1    tsubai 
    554        1.4    tsubai 	if (sc->ip != NULL) {
    555        1.1    tsubai 		/*
    556        1.1    tsubai 		 * check In Process channel's request
    557        1.1    tsubai 		 */
    558        1.4    tsubai 		if (sc->dma_stat != OFF) {
    559        1.1    tsubai 			/*
    560        1.1    tsubai 			 * adjust pointer & counter
    561        1.1    tsubai 			 */
    562        1.4    tsubai 			adjust_transfer(sc, sc->ip);
    563        1.1    tsubai 		}
    564        1.4    tsubai 		if (sc->int_stat2 & R3_SPE) {
    565       1.15   tsutsui 			int volatile statr;
    566       1.15   tsutsui 			int volatile cmonr;
    567        1.1    tsubai 
    568        1.1    tsubai 			statr = sc_statr;
    569        1.1    tsubai 			DMAC_WAIT0;
    570        1.1    tsubai 			cmonr = sc_cmonr;
    571        1.4    tsubai 			sc->int_stat2 &= ~R3_SPE;
    572        1.4    tsubai 			sc->perr_flag[sc->ip->chan_num] = 1;
    573        1.1    tsubai 		}
    574        1.1    tsubai 	}
    575        1.1    tsubai 
    576        1.4    tsubai 	if (sc->int_stat2 & R3_DCNT) {
    577        1.1    tsubai 		/*
    578        1.1    tsubai 		 * Bus Free
    579        1.1    tsubai 		 */
    580        1.4    tsubai 		sc_discon(sc);
    581        1.4    tsubai 		sc->int_stat2 &= ~R3_DCNT;
    582        1.1    tsubai 	}
    583        1.1    tsubai 
    584        1.4    tsubai 	if ((sc->ipc >= 0) && (sc->sel_stat[sc->ipc] == SEL_RSL_WAIT)) {
    585        1.4    tsubai 		sc->sel_stat[sc->ipc] = SEL_RSLD;
    586        1.4    tsubai 		sc->ipc = -1;
    587        1.4    tsubai 		sc->int_stat1 |= R2_RSL;
    588        1.1    tsubai 	}
    589        1.4    tsubai 	if (sc->int_stat1 & R2_RSL) {
    590        1.1    tsubai 		/*
    591        1.1    tsubai 		 * Reselection
    592        1.1    tsubai 		 */
    593        1.4    tsubai 		sc_resel(sc);
    594        1.4    tsubai 		sc->int_stat1 &= ~R2_RSL;
    595        1.4    tsubai 		if (sc->sel_stat[sc->ipc] == SEL_RSL_WAIT)
    596        1.1    tsubai 			goto scintr_exit;
    597        1.1    tsubai 	}
    598        1.1    tsubai 
    599        1.1    tsubai 
    600        1.4    tsubai 	if ((sc->ipc >= 0) && (sc->ipc != SC_OWNID) &&
    601        1.4    tsubai 	    (sc->sel_stat[sc->ipc] == SEL_SUCCESS)) {
    602        1.4    tsubai 		if (sc->int_stat2 & R3_PHC) {
    603        1.1    tsubai 			/*
    604        1.1    tsubai 			 * Phase change
    605        1.1    tsubai 			 */
    606        1.4    tsubai 			sc->int_stat2 &= ~(R3_PHC|R3_RMSG);
    607        1.4    tsubai 			sc_pmatch(sc);
    608        1.4    tsubai 		} else if (sc->int_stat2 & R3_RMSG) {
    609        1.1    tsubai 			/*
    610        1.1    tsubai 			 * message Phase
    611        1.1    tsubai 			 */
    612        1.4    tsubai 			if (sc->min_flag > 0) {
    613        1.4    tsubai 				sc->int_stat2 &= ~(R3_PHC|R3_RMSG);
    614        1.4    tsubai 				sc_pmatch(sc);
    615        1.1    tsubai 			}
    616        1.1    tsubai 		}
    617        1.4    tsubai 		else if (sc->dma_stat != OFF) {
    618        1.1    tsubai 			dummy = sc_cmonr;
    619        1.1    tsubai 			DMAC_WAIT0;
    620        1.1    tsubai 			if ((dummy & (R4_MMSG|R4_MCD|R4_MREQ)) == R4_MREQ) {
    621        1.1    tsubai 				/*
    622        1.1    tsubai 				 * still DATA transfer phase
    623        1.1    tsubai 				 */
    624        1.4    tsubai 				sc_dio_pad(sc, sc->ip);
    625        1.1    tsubai 			}
    626        1.1    tsubai 		}
    627        1.4    tsubai 		else if (sc->ip->comflg == CF_SEND) {
    628        1.1    tsubai 			dummy = sc_cmonr;
    629        1.1    tsubai 			DMAC_WAIT0;
    630        1.1    tsubai 			if ((dummy & SC_PMASK) == COM_OUT) {
    631        1.1    tsubai 				/*
    632        1.1    tsubai 				 * command out phase
    633        1.1    tsubai 				 */
    634        1.4    tsubai 				sc_cout(sc, sc->ip);
    635        1.1    tsubai 			}
    636        1.1    tsubai 		}
    637        1.1    tsubai 	} else {
    638        1.4    tsubai 		if (sc->int_stat2 & (R3_PHC|R3_RMSG))
    639        1.1    tsubai 			goto scintr_exit;
    640        1.1    tsubai 	}
    641        1.1    tsubai 
    642        1.4    tsubai 	if ((sc->int_stat1 & (R2_STO|R2_RSL|R2_ARBF))
    643        1.4    tsubai 	    || (sc->int_stat2 & (R3_DCNT|R3_SRST|R3_PHC|R3_SPE))) {
    644        1.1    tsubai 		/*
    645        1.1    tsubai 		 * still remain intrq
    646        1.1    tsubai 		 */
    647        1.1    tsubai 		goto scintr_loop;
    648        1.1    tsubai 	}
    649        1.1    tsubai 
    650        1.1    tsubai scintr_exit:
    651       1.15   tsutsui 	return 1;
    652        1.1    tsubai }
    653        1.1    tsubai 
    654        1.1    tsubai /*
    655        1.1    tsubai  *	SCSI bus reset routine
    656        1.1    tsubai  *		scsi_hardreset() is occered a reset interrupt.
    657        1.1    tsubai  *		And call scsi_softreset().
    658        1.1    tsubai  */
    659        1.1    tsubai void
    660       1.15   tsutsui scsi_hardreset(void)
    661        1.1    tsubai {
    662       1.15   tsutsui 	int s;
    663        1.1    tsubai #ifdef DMAC_MAP_INIT
    664       1.15   tsutsui 	int i;
    665        1.1    tsubai #endif
    666        1.4    tsubai 	struct sc_softc *sc;
    667        1.1    tsubai 
    668  1.18.74.1       mjf 	sc = device_lookup_private(&sc_cd, 0);	/* XXX */
    669        1.1    tsubai 	s = splscsi();
    670        1.1    tsubai 
    671        1.4    tsubai 	scsi_chipreset(sc);
    672        1.1    tsubai 	DMAC_WAIT0;
    673        1.4    tsubai 	sc->int_stat1 = 0;
    674        1.4    tsubai 	sc->int_stat2 = 0;
    675        1.4    tsubai 	SET_CMD(sc, SCMD_AST_RST);			/* assert RST signal */
    676        1.1    tsubai 
    677        1.1    tsubai #ifdef DMAC_MAP_INIT
    678        1.1    tsubai 	if (dmac_map_init == 0) {
    679        1.1    tsubai 		dmac_map_init++;
    680        1.1    tsubai 		for (i = 0; i < NDMACMAP; i++) {
    681        1.9   thorpej # if defined(__mips__) && defined(CPU_SINGLE)
    682        1.1    tsubai 			dmac_gsel = CH_SCSI;
    683  1.18.74.1       mjf 			dmac_ctag = (uint8_t)i;
    684  1.18.74.1       mjf 			dmac_cmap = (uint16_t)0;
    685        1.1    tsubai # endif
    686        1.1    tsubai 		}
    687        1.1    tsubai 	}
    688        1.1    tsubai #endif
    689        1.1    tsubai 	/*cxd1185_init();*/
    690        1.1    tsubai 	splx(s);
    691        1.1    tsubai }
    692        1.1    tsubai 
    693        1.1    tsubai /*
    694        1.1    tsubai  * I/O port (sc_ioptr) bit assign
    695       1.11   tsutsui  *
    696        1.1    tsubai  *	Rf_PRT3		-	<reserved>
    697        1.1    tsubai  *	Rf_PRT2		-	<reserved>
    698        1.1    tsubai  *	Rf_PRT1		out	Floppy Disk Density control
    699        1.1    tsubai  *	Rf_PRT0		out	Floppy Disk Eject control
    700        1.1    tsubai  */
    701        1.1    tsubai 
    702        1.1    tsubai void
    703       1.15   tsutsui scsi_chipreset(struct sc_softc *sc)
    704        1.1    tsubai {
    705       1.15   tsutsui 	int s;
    706  1.18.74.1       mjf 	uint8_t save_ioptr;
    707        1.1    tsubai 
    708        1.1    tsubai 	s = splscsi();
    709        1.1    tsubai 
    710        1.9   thorpej #if defined(__mips__) && defined(CPU_SINGLE)
    711        1.1    tsubai 	dmac_gsel = CH_SCSI;
    712        1.1    tsubai 	dmac_cwid = 4;				/* initialize DMAC SCSI chan */
    713  1.18.74.1       mjf 	*(volatile uint8_t *)PINTEN |= DMA_INTEN;
    714        1.1    tsubai 	dma_reset(CH_SCSI);
    715        1.1    tsubai #endif
    716        1.1    tsubai 	sc_envir = 0;				/* 1/4 clock */
    717        1.1    tsubai 	DMAC_WAIT0;
    718        1.1    tsubai 	save_ioptr = sc_ioptr;
    719        1.1    tsubai 	DMAC_WAIT0;
    720        1.4    tsubai 	sc->lastcmd = SCMD_CHIP_RST;
    721        1.1    tsubai 	sc_comr = SCMD_CHIP_RST;		/* reset chip */
    722        1.1    tsubai 	DMAC_WAIT;
    723       1.15   tsutsui 	(void)WAIT_STATR_BITCLR(R0_CIP);
    724        1.1    tsubai 	/*
    725        1.1    tsubai 	 * SCMD_CHIP_RST command reset all register
    726        1.1    tsubai 	 *				except sc_statr<7:6> & sc_cmonr.
    727        1.1    tsubai 	 * So, bit R0_MIRQ & R3_FNC will be not set.
    728        1.1    tsubai 	 */
    729        1.1    tsubai 	sc_idenr = SC_OWNID;
    730        1.1    tsubai 	DMAC_WAIT0;
    731        1.1    tsubai 
    732        1.1    tsubai 	sc_intok1 = Ra_STO|Ra_RSL|Ra_ARBF;
    733        1.1    tsubai 	DMAC_WAIT0;
    734        1.1    tsubai 	sc_intok2 = Rb_FNC|Rb_SRST|Rb_PHC|Rb_SPE|Rb_RMSG;
    735        1.1    tsubai 	DMAC_WAIT0;
    736        1.1    tsubai 
    737        1.1    tsubai 	sc_ioptr = save_ioptr;
    738        1.1    tsubai 	DMAC_WAIT;
    739        1.1    tsubai 
    740        1.1    tsubai 	sc_moder = Rc_TMSL;			/* RST drive time = 25.5 us */
    741        1.1    tsubai 	DMAC_WAIT0;
    742        1.1    tsubai 	sc_timer = 0x2;
    743        1.1    tsubai 	DMAC_WAIT0;
    744        1.1    tsubai 
    745        1.1    tsubai 	sc_moder = Rc_SPHI;			/* selection timeout = 252 ms */
    746        1.1    tsubai 	DMAC_WAIT0;
    747        1.1    tsubai 	sc_timer = SEL_TIMEOUT_VALUE;
    748        1.1    tsubai 	DMAC_WAIT0;
    749        1.1    tsubai 
    750        1.1    tsubai #ifdef SCSI_1185AQ
    751        1.4    tsubai 	if (sc->scsi_1185AQ)
    752        1.4    tsubai 		SET_CMD(sc, SCMD_ENB_SEL);		/* enable reselection */
    753        1.1    tsubai #endif
    754        1.1    tsubai 
    755        1.4    tsubai 	sc->int_stat1 &= ~R2_RSL;		/* ignore RSL inter request */
    756        1.1    tsubai 
    757        1.1    tsubai 	splx(s);
    758        1.1    tsubai }
    759        1.1    tsubai 
    760        1.1    tsubai void
    761       1.15   tsutsui scsi_softreset(struct sc_softc *sc)
    762        1.1    tsubai {
    763  1.18.74.1       mjf 	struct sc_chan_stat *cs;
    764        1.4    tsubai 	int i;
    765       1.15   tsutsui 	/* int (*handler)(); */
    766        1.1    tsubai 
    767        1.4    tsubai 	sc->wbq_actf = NULL;
    768        1.4    tsubai 	sc->wbq_actl = NULL;
    769        1.4    tsubai 	sc->wbc = 0;
    770        1.4    tsubai 	sc->wrc = 0;
    771        1.4    tsubai 	sc->ip = NULL;
    772        1.4    tsubai 	sc->ipc = -1;
    773        1.4    tsubai 	sc->dma_stat = OFF;
    774        1.4    tsubai 	sc->pad_start = 0;
    775        1.1    tsubai 
    776        1.1    tsubai 	for (i = 0; i < NTARGET; ++i) {
    777        1.1    tsubai 		if (i == SC_OWNID)
    778        1.1    tsubai 			continue;
    779        1.4    tsubai 		cs = &sc->chan_stat[i];
    780        1.1    tsubai 		cs->wb_next = NULL;
    781        1.1    tsubai #ifndef NOT_SUPPORT_SYNCTR
    782        1.4    tsubai 		sc->sync_tr[i] = 0;		/* asynchronous mode */
    783        1.1    tsubai #endif
    784        1.4    tsubai 		sc->sel_stat[i] = SEL_WAIT;
    785        1.4    tsubai 		if (cs->scb != NULL) {
    786        1.4    tsubai 			struct sc_scb *scb = cs->scb;
    787        1.4    tsubai 
    788        1.4    tsubai 			if ((cs->scb->istatus & INST_EP) == 0)
    789        1.4    tsubai 				cs->scb->istatus = (INST_EP|INST_HE);
    790        1.4    tsubai 			cs->scb = NULL;
    791        1.9   thorpej #ifdef __mips__
    792        1.4    tsubai 			clean_k2dcache(scb);
    793        1.4    tsubai #endif
    794        1.4    tsubai 			if (cs->intr_flg == SCSI_INTEN) {
    795        1.4    tsubai 				intrcnt[SCSI_INTR]++;
    796        1.1    tsubai #if 0
    797        1.4    tsubai 				handler = scintsw[i].sci_inthandler;
    798        1.4    tsubai 				if (handler)
    799        1.4    tsubai 					(*handler)(scintsw[i].sci_ctlr);
    800        1.1    tsubai #endif
    801        1.1    tsubai 			}
    802        1.4    tsubai 			sc_done(scb);
    803        1.1    tsubai 		}
    804        1.1    tsubai 	}
    805        1.1    tsubai }
    806        1.1    tsubai 
    807        1.1    tsubai /*
    808        1.1    tsubai  *	RESELECTION interrupt service routine
    809        1.1    tsubai  *		( RESELECTION phase )
    810        1.1    tsubai  */
    811        1.1    tsubai void
    812       1.15   tsutsui sc_resel(struct sc_softc *sc)
    813        1.1    tsubai {
    814       1.15   tsutsui 	struct sc_chan_stat *cs;
    815  1.18.74.1       mjf 	uint8_t chan;
    816  1.18.74.1       mjf 	uint8_t statr;
    817       1.15   tsutsui 	int iloop;
    818        1.1    tsubai 
    819        1.4    tsubai 	sc->min_flag = 0;
    820        1.1    tsubai 	chan = (sc_idenr & R6_SID_MASK) >> SC_TG_SHIFT;
    821        1.1    tsubai 
    822        1.1    tsubai 	if (chan == SC_OWNID)
    823        1.1    tsubai 		return;
    824        1.1    tsubai 
    825        1.1    tsubai 	statr = sc_statr;
    826        1.1    tsubai 	DMAC_WAIT0;
    827        1.1    tsubai 	if (statr & R0_CIP) {
    828        1.4    tsubai 		if (sc->lastcmd == SCMD_SEL_ATN) {
    829        1.1    tsubai 			/*
    830        1.1    tsubai 			 * SELECTION command dead lock ?
    831        1.1    tsubai 			 *	save interrupt request
    832        1.1    tsubai 			 */
    833        1.1    tsubai 			while (sc_statr & R0_MIRQ) {
    834        1.1    tsubai 				DMAC_WAIT0;
    835        1.4    tsubai 				sc->int_stat1 |= sc_intrq1;
    836        1.1    tsubai 				DMAC_WAIT0;
    837        1.4    tsubai 				sc->int_stat2 |= sc_intrq2;
    838        1.1    tsubai 				DMAC_WAIT0;
    839        1.1    tsubai 			}
    840        1.4    tsubai 			scsi_chipreset(sc);
    841        1.1    tsubai 		}
    842        1.1    tsubai 	}
    843        1.1    tsubai 
    844        1.4    tsubai 	cs = &sc->chan_stat[chan];
    845        1.4    tsubai 	if (cs->scb == NULL) {
    846        1.1    tsubai 		scsi_hardreset();
    847        1.1    tsubai 		return;
    848        1.1    tsubai 	}
    849        1.4    tsubai 	if ((cs->scb->istatus & INST_WR) == 0) {
    850        1.1    tsubai 		scsi_hardreset();
    851        1.1    tsubai 		return;
    852        1.1    tsubai 	}
    853        1.1    tsubai 
    854        1.4    tsubai 	if (sc->ipc >= 0) {
    855        1.1    tsubai 		scsi_hardreset();
    856        1.1    tsubai 		return;
    857        1.1    tsubai 	}
    858        1.1    tsubai 
    859        1.4    tsubai 	sc->ip = cs;
    860        1.4    tsubai 	sc->ipc = chan;
    861        1.1    tsubai 
    862        1.1    tsubai 	sc_intok2 = Rb_FNC|Rb_DCNT|Rb_SRST|Rb_PHC|Rb_SPE;
    863        1.1    tsubai 	DMAC_WAIT0;
    864        1.1    tsubai 
    865        1.1    tsubai 	iloop = 0;
    866        1.4    tsubai 	while ((sc->int_stat2 & R3_FNC) == 0) {
    867        1.1    tsubai 		/*
    868        1.1    tsubai 		 * Max 6 usec wait
    869        1.1    tsubai 		 */
    870        1.1    tsubai 		if (iloop++ > RSL_LOOP_CNT) {
    871        1.4    tsubai 			sc->sel_stat[chan] = SEL_RSL_WAIT;
    872        1.1    tsubai 			return;
    873        1.1    tsubai 		}
    874        1.4    tsubai 		GET_INTR(&sc->int_stat1, &sc->int_stat2);
    875        1.1    tsubai 	}
    876        1.4    tsubai 	sc->int_stat2 &= ~R3_FNC;
    877       1.11   tsutsui 
    878        1.4    tsubai 	sc->sel_stat[chan] = SEL_SUCCESS;
    879        1.1    tsubai 
    880        1.4    tsubai 	sc->wrc--;
    881        1.4    tsubai 	sc->dma_stat = OFF;
    882        1.4    tsubai 	sc->pad_start = 0;
    883        1.4    tsubai 	cs->scb->istatus |= INST_IP;
    884        1.4    tsubai 	cs->scb->istatus &= ~INST_WR;
    885        1.1    tsubai 
    886        1.1    tsubai #ifndef NOT_SUPPORT_SYNCTR
    887        1.4    tsubai 	sc_syncr = sc->sync_tr[chan];
    888        1.1    tsubai 	DMAC_WAIT0;
    889        1.1    tsubai #endif
    890        1.1    tsubai }
    891        1.1    tsubai 
    892        1.1    tsubai /*
    893        1.1    tsubai  *	DISCONNECT interrupt service routine
    894        1.1    tsubai  *		( Target disconnect / job done )
    895        1.1    tsubai  */
    896        1.1    tsubai void
    897       1.15   tsutsui sc_discon(struct sc_softc *sc)
    898        1.1    tsubai {
    899  1.18.74.1       mjf 	struct sc_chan_stat *cs;
    900       1.15   tsutsui 	/* int (*handler)(); */
    901  1.18.74.1       mjf 	uint8_t dummy;
    902        1.1    tsubai 
    903        1.1    tsubai 	/*
    904        1.7       wiz 	 * Signal reflection on BSY has occurred.
    905        1.1    tsubai 	 *	Not Bus Free Phase, ignore.
    906        1.1    tsubai 	 *
    907        1.1    tsubai 	 *	But, CXD1185Q reset INIT bit of sc_statr.
    908        1.1    tsubai 	 *	So, can't issue Transfer Information command.
    909       1.11   tsutsui 	 *
    910        1.1    tsubai 	 *	What shall we do ?  Bus reset ?
    911        1.1    tsubai 	 */
    912        1.4    tsubai 	if ((sc->int_stat2 & R3_DCNT) && ((sc_intok2 & Rb_DCNT) == 0))
    913        1.1    tsubai 		return;
    914        1.1    tsubai 
    915        1.1    tsubai 	sc_intok2 = Rb_FNC|Rb_SRST|Rb_PHC|Rb_SPE;
    916        1.1    tsubai 	DMAC_WAIT0;
    917        1.1    tsubai 
    918        1.4    tsubai 	sc->min_flag = 0;
    919        1.1    tsubai 	dummy = sc_cmonr;
    920        1.1    tsubai 	DMAC_WAIT0;
    921        1.1    tsubai 	if (dummy & R4_MATN) {
    922        1.4    tsubai 		SET_CMD(sc, SCMD_NGT_ATN);
    923        1.1    tsubai 		(void) WAIT_STATR_BITSET(R0_MIRQ);
    924        1.4    tsubai 		GET_INTR(&sc->int_stat1, &sc->int_stat2); /* clear interrupt */
    925        1.1    tsubai 	}
    926        1.1    tsubai 
    927        1.4    tsubai 	if ((sc->int_stat1 & R2_RSL) == 0)
    928        1.4    tsubai 		sc->int_stat2 &= ~R3_FNC;
    929        1.1    tsubai 
    930        1.4    tsubai 	cs = sc->ip;
    931        1.4    tsubai 	if ((cs == NULL) || (sc->ipc < 0))
    932        1.1    tsubai 		goto sc_discon_exit;
    933        1.1    tsubai 
    934        1.4    tsubai 	if ((sc->sel_stat[cs->chan_num] != SEL_SUCCESS)
    935        1.4    tsubai 			&& (sc->sel_stat[cs->chan_num] != SEL_TIMEOUT))
    936  1.18.74.1       mjf 		printf("%s: eh!\n", __func__);
    937        1.1    tsubai 
    938        1.1    tsubai 	/*
    939        1.1    tsubai 	 * indicate abnormal terminate
    940        1.1    tsubai 	 */
    941        1.4    tsubai 	if ((cs->scb->istatus & (INST_EP|INST_WR)) == 0)
    942        1.4    tsubai 		cs->scb->istatus |= (INST_EP|INST_PRE|INST_LB);
    943        1.1    tsubai 
    944        1.4    tsubai 	cs->scb->istatus &= ~INST_IP;
    945        1.4    tsubai 	sc->dma_stat = OFF;
    946        1.4    tsubai 	sc->pad_start = 0;
    947        1.4    tsubai 	sc->ip = NULL;
    948        1.4    tsubai 	sc->ipc = -1;
    949        1.4    tsubai 
    950        1.4    tsubai 	if ((cs->scb->istatus & INST_WR) == 0) {
    951        1.4    tsubai 		struct sc_scb *scb = cs->scb;
    952        1.4    tsubai 
    953        1.4    tsubai 		if (sc->perr_flag[cs->chan_num] > 0)
    954        1.4    tsubai 			cs->scb->istatus |= INST_EP|INST_PRE;
    955        1.4    tsubai 		cs->scb = NULL;
    956        1.9   thorpej #ifdef __mips__
    957        1.4    tsubai 		clean_k2dcache(scb);
    958        1.4    tsubai #endif
    959        1.4    tsubai 		if (cs->intr_flg == SCSI_INTEN) {
    960        1.4    tsubai 			intrcnt[SCSI_INTR]++;
    961        1.1    tsubai #if 0
    962        1.4    tsubai 			handler = scintsw[cs->chan_num].sci_inthandler;
    963        1.4    tsubai 			if (handler)
    964        1.4    tsubai 				(*handler)(scintsw[cs->chan_num].sci_ctlr);
    965        1.1    tsubai #endif
    966        1.1    tsubai 		}
    967        1.4    tsubai 		sc_done(scb);
    968        1.1    tsubai 	}
    969        1.1    tsubai 
    970        1.1    tsubai sc_discon_exit:
    971        1.4    tsubai 	sc_start(sc);
    972        1.1    tsubai }
    973        1.1    tsubai 
    974        1.1    tsubai /*
    975        1.1    tsubai  *	SCSI phase match interrupt service routine
    976        1.1    tsubai  */
    977        1.1    tsubai void
    978       1.15   tsutsui sc_pmatch(struct sc_softc *sc)
    979        1.1    tsubai {
    980        1.4    tsubai 	struct sc_chan_stat *cs;
    981  1.18.74.1       mjf 	uint8_t phase;
    982  1.18.74.1       mjf 	uint8_t phase2;
    983  1.18.74.1       mjf 	uint8_t cmonr;
    984        1.1    tsubai 
    985        1.4    tsubai 	sc->int_stat2 &= ~R3_FNC;			/* XXXXXXXX */
    986        1.1    tsubai 
    987        1.4    tsubai 	cs = sc->ip;
    988        1.1    tsubai 	if (cs == NULL)
    989        1.1    tsubai 		return;
    990        1.1    tsubai 
    991        1.9   thorpej #if defined(__mips__) && defined(CPU_SINGLE)
    992        1.1    tsubai 	dma_reset(CH_SCSI);
    993        1.4    tsubai #endif
    994        1.1    tsubai 	phase = sc_cmonr & SC_PMASK;
    995        1.1    tsubai 	DMAC_WAIT0;
    996        1.1    tsubai 	for (;;) {
    997        1.1    tsubai 		phase2 = phase;
    998        1.1    tsubai 		cmonr = sc_cmonr;
    999        1.1    tsubai 		DMAC_WAIT0;
   1000        1.1    tsubai 		phase = cmonr & SC_PMASK;
   1001        1.1    tsubai 		if (phase == phase2) {
   1002        1.1    tsubai 			if ((phase == DAT_IN) || (phase == DAT_OUT))
   1003        1.1    tsubai 				break;
   1004        1.1    tsubai 			else if (cmonr & R4_MREQ)
   1005        1.1    tsubai 				break;
   1006        1.1    tsubai 		}
   1007        1.1    tsubai 	}
   1008        1.1    tsubai 
   1009        1.1    tsubai 
   1010        1.4    tsubai 	sc->dma_stat = OFF;
   1011        1.4    tsubai 	sc->pad_start = 0;
   1012        1.1    tsubai 
   1013        1.1    tsubai 	if (phase == COM_OUT) {
   1014        1.4    tsubai 		sc->min_flag = 0;
   1015        1.1    tsubai 		if (cs->comflg != CF_SEND)
   1016        1.1    tsubai 			cs->comflg = CF_SET;
   1017        1.4    tsubai 		sc_cout(sc, cs);
   1018        1.1    tsubai 	} else {
   1019        1.1    tsubai 		cs->comflg = CF_ENOUGH;
   1020        1.1    tsubai 		sc_intok2 &= ~Rb_FNC;
   1021        1.1    tsubai 		if (phase == MES_IN) {
   1022        1.4    tsubai 			sc->min_flag++;
   1023        1.4    tsubai 			sc_min(sc, cs);
   1024        1.1    tsubai 		} else {
   1025        1.4    tsubai 			sc->min_flag = 0;
   1026        1.1    tsubai 
   1027        1.1    tsubai 			switch (phase) {
   1028        1.1    tsubai 
   1029        1.1    tsubai 			case MES_OUT:
   1030        1.4    tsubai 				sc_mout(sc, cs);
   1031        1.1    tsubai 				break;
   1032        1.1    tsubai 
   1033        1.1    tsubai 			case DAT_IN:
   1034        1.1    tsubai 			case DAT_OUT:
   1035        1.4    tsubai 				sc_dio(sc, cs);
   1036        1.1    tsubai 				break;
   1037        1.1    tsubai 
   1038        1.1    tsubai 			case STAT_IN:
   1039        1.4    tsubai 				sc_sin(sc, cs);
   1040        1.1    tsubai 				break;
   1041        1.1    tsubai 
   1042        1.1    tsubai 			default:
   1043        1.1    tsubai 				printf("SCSI%d: unknown phase\n", cs->chan_num);
   1044        1.1    tsubai 				break;
   1045        1.1    tsubai 			}
   1046        1.1    tsubai 		}
   1047        1.1    tsubai 	}
   1048        1.1    tsubai }
   1049        1.1    tsubai 
   1050        1.1    tsubai 
   1051        1.1    tsubai void
   1052       1.15   tsutsui flush_fifo(struct sc_softc *sc)
   1053        1.1    tsubai {
   1054  1.18.74.1       mjf 	uint8_t dummy;
   1055  1.18.74.1       mjf 	uint8_t tmp;
   1056  1.18.74.1       mjf 	uint8_t tmp0;
   1057        1.1    tsubai 
   1058        1.1    tsubai 	dummy = sc_ffstr;
   1059        1.1    tsubai 	DMAC_WAIT0;
   1060        1.1    tsubai 	if (dummy & R5_FIFOREM) {
   1061        1.1    tsubai 		/*
   1062        1.1    tsubai 		 * flush FIFO
   1063        1.1    tsubai 		 */
   1064        1.4    tsubai 		SET_CMD(sc, SCMD_FLSH_FIFO);
   1065        1.1    tsubai 		tmp = 0;
   1066        1.1    tsubai 		do {
   1067        1.1    tsubai 			do {
   1068        1.1    tsubai 				dummy = sc_statr;
   1069        1.1    tsubai 				DMAC_WAIT0;
   1070        1.1    tsubai 			} while (dummy & R0_CIP);
   1071        1.1    tsubai 			GET_INTR(&tmp0, &tmp); /* clear interrupt */
   1072        1.1    tsubai 		} while ((tmp & R3_FNC) == 0);
   1073        1.1    tsubai 	}
   1074        1.1    tsubai }
   1075        1.1    tsubai 
   1076        1.1    tsubai /*
   1077        1.1    tsubai  *	SCSI command send routine
   1078        1.1    tsubai  */
   1079        1.1    tsubai void
   1080       1.15   tsutsui sc_cout(struct sc_softc *sc, struct sc_chan_stat *cs)
   1081        1.1    tsubai {
   1082       1.15   tsutsui 	int iloop;
   1083       1.15   tsutsui 	int cdb_bytes;
   1084  1.18.74.1       mjf 	uint8_t dummy;
   1085  1.18.74.1       mjf 	uint8_t statr;
   1086        1.4    tsubai 	struct scsipi_xfer *xs;
   1087        1.1    tsubai 
   1088        1.1    tsubai 	if (cs->comflg == CF_SET) {
   1089        1.4    tsubai 		struct sc_scb *scb = cs->scb;
   1090        1.4    tsubai 
   1091        1.1    tsubai 		cs->comflg = CF_SEND;
   1092        1.1    tsubai 
   1093        1.4    tsubai 		flush_fifo(sc);
   1094        1.1    tsubai 
   1095        1.4    tsubai 		xs = scb->xs;
   1096        1.4    tsubai 		cdb_bytes = xs->cmdlen;
   1097        1.4    tsubai 
   1098        1.4    tsubai 		switch (xs->cmd->opcode & CMD_TYPEMASK) {
   1099        1.1    tsubai 		case CMD_T0:
   1100        1.1    tsubai 		case CMD_T1:
   1101        1.1    tsubai 		case CMD_T5:
   1102        1.1    tsubai 			break;
   1103        1.1    tsubai 
   1104        1.1    tsubai 		default:
   1105        1.1    tsubai 			cdb_bytes = 6;
   1106        1.1    tsubai 			sc_intok2 |= Rb_FNC;
   1107        1.1    tsubai 			break;
   1108        1.1    tsubai 		}
   1109        1.1    tsubai 
   1110        1.1    tsubai 		/*
   1111        1.1    tsubai 		 * set Active pointers
   1112        1.1    tsubai 		 */
   1113        1.4    tsubai 		sc->act_cmd_pointer = (char *)xs->cmd;
   1114        1.4    tsubai 		cs->act_trcnt = scb->sc_ctrnscnt;
   1115        1.4    tsubai 		cs->act_point = scb->sc_cpoint;
   1116        1.4    tsubai 		cs->act_tag = scb->sc_ctag;
   1117        1.4    tsubai 		cs->act_offset = scb->sc_coffset;
   1118        1.1    tsubai 
   1119        1.1    tsubai 	} else {
   1120        1.1    tsubai 		cdb_bytes = 1;
   1121        1.1    tsubai 		iloop = 0;
   1122        1.1    tsubai 		do {
   1123        1.1    tsubai 			dummy = sc_cmonr;
   1124        1.1    tsubai 			DMAC_WAIT0;
   1125        1.1    tsubai 			if ((dummy & SC_PMASK) != COM_OUT)
   1126        1.1    tsubai 				return;
   1127        1.1    tsubai 			statr = sc_statr;
   1128        1.1    tsubai 			DMAC_WAIT0;
   1129        1.1    tsubai 			if (statr & R0_MIRQ)
   1130        1.1    tsubai 				return;
   1131        1.1    tsubai 		} while ((dummy & R4_MREQ) == 0);
   1132        1.1    tsubai 		statr = sc_statr;
   1133        1.1    tsubai 		DMAC_WAIT0;
   1134        1.1    tsubai 		if (statr & R0_MIRQ)
   1135        1.1    tsubai 			return;
   1136        1.1    tsubai 	}
   1137        1.1    tsubai 
   1138        1.1    tsubai 
   1139        1.1    tsubai 	SET_CNT(cdb_bytes);
   1140        1.4    tsubai 	SET_CMD(sc, SCMD_TR_INFO|R0_TRBE);
   1141        1.1    tsubai 
   1142        1.1    tsubai 	for (iloop = 0; iloop < cdb_bytes; iloop++) {
   1143        1.1    tsubai 		do {
   1144        1.1    tsubai 			dummy = sc_cmonr;
   1145        1.1    tsubai 			DMAC_WAIT0;
   1146        1.1    tsubai 			if ((dummy & SC_PMASK) != COM_OUT)
   1147        1.1    tsubai 				return;
   1148        1.1    tsubai 		} while ((dummy & R4_MREQ) == 0);
   1149        1.1    tsubai 		statr = sc_statr;
   1150        1.1    tsubai 		DMAC_WAIT0;
   1151        1.1    tsubai 		if (statr & R0_MIRQ)
   1152        1.1    tsubai 			return;
   1153        1.4    tsubai 		sc_datr = *sc->act_cmd_pointer++;
   1154        1.1    tsubai 		do {
   1155        1.1    tsubai 			dummy = sc_cmonr;
   1156        1.1    tsubai 			DMAC_WAIT0;
   1157        1.1    tsubai 		} while ((dummy & R4_MACK) != 0);
   1158        1.1    tsubai 	}
   1159        1.1    tsubai }
   1160        1.1    tsubai 
   1161        1.1    tsubai #define GET_MIN_COUNT	127
   1162        1.1    tsubai 
   1163        1.1    tsubai /*
   1164        1.1    tsubai  *	SCSI message accept routine
   1165        1.1    tsubai  */
   1166        1.1    tsubai void
   1167       1.15   tsutsui sc_min(struct sc_softc *sc, struct sc_chan_stat *cs)
   1168        1.1    tsubai {
   1169        1.4    tsubai 	struct sc_scb *scb = cs->scb;
   1170        1.4    tsubai 	struct scsipi_xfer *xs = scb->xs;
   1171  1.18.74.1       mjf 	uint8_t dummy;
   1172        1.1    tsubai 
   1173        1.1    tsubai 	sc_intok2 = Rb_FNC|Rb_DCNT|Rb_SRST|Rb_PHC|Rb_SPE|Rb_RMSG;
   1174        1.1    tsubai 	DMAC_WAIT0;
   1175        1.1    tsubai 
   1176        1.4    tsubai 	if (sc->min_flag == 1)
   1177        1.4    tsubai 		flush_fifo(sc);
   1178        1.1    tsubai 
   1179        1.1    tsubai 	dummy = sc_cmonr;
   1180        1.1    tsubai 	DMAC_WAIT0;
   1181        1.1    tsubai 	if ((dummy & R4_MREQ) == 0) {
   1182        1.1    tsubai 		printf("sc_min: !REQ cmonr=%x\n", dummy);
   1183        1.4    tsubai 		print_scsi_stat(sc);
   1184        1.1    tsubai 		scsi_hardreset();
   1185        1.1    tsubai 		return;
   1186        1.1    tsubai 	}
   1187        1.1    tsubai 
   1188        1.1    tsubai /*  retry_cmd_issue: */
   1189        1.4    tsubai 	sc->int_stat2 &= ~R3_FNC;
   1190        1.4    tsubai 	SET_CMD(sc, SCMD_TR_INFO);
   1191        1.1    tsubai 	do {
   1192        1.1    tsubai 		do {
   1193        1.1    tsubai 			dummy = sc_statr;
   1194        1.1    tsubai 			DMAC_WAIT0;
   1195        1.1    tsubai 		} while (dummy & R0_CIP);
   1196  1.18.74.1       mjf 		GET_INTR(&sc->int_stat1, &sc->int_stat2); /* clear interrupt */
   1197        1.4    tsubai 	} while ((sc->int_stat2 & R3_FNC) == 0);
   1198        1.4    tsubai 	sc->int_stat2 &= ~R3_FNC;
   1199        1.1    tsubai 
   1200        1.1    tsubai 	dummy = sc_ffstr;
   1201        1.1    tsubai 	if (dummy & R5_FIE) {
   1202        1.1    tsubai 		DMAC_WAIT;
   1203        1.1    tsubai 		dummy = sc_ffstr;
   1204        1.1    tsubai 		DMAC_WAIT0;
   1205        1.1    tsubai 		if (dummy & R5_FIE) {
   1206        1.1    tsubai 			dummy = sc_statr;
   1207        1.1    tsubai 			DMAC_WAIT0;
   1208        1.1    tsubai 			if ((dummy & R0_INIT) == 0) {
   1209        1.1    tsubai 				/*
   1210        1.1    tsubai 				 * CXD1185 detect BSY false
   1211        1.1    tsubai 				 */
   1212        1.1    tsubai 				scsi_hardreset();
   1213        1.1    tsubai 				return;
   1214        1.1    tsubai 			}
   1215        1.1    tsubai 		}
   1216        1.1    tsubai 	}
   1217        1.1    tsubai 	dummy = sc_datr;				/* get message byte */
   1218        1.1    tsubai 	DMAC_WAIT0;
   1219        1.1    tsubai 
   1220        1.4    tsubai 	if (sc->min_cnt[cs->chan_num] == 0) {
   1221        1.4    tsubai 		scb->message = scb->identify;
   1222        1.1    tsubai 		if (dummy == MSG_EXTND) {
   1223        1.1    tsubai 			/* Extended Message */
   1224        1.4    tsubai 			sc->min_cnt[cs->chan_num] = GET_MIN_COUNT;
   1225        1.4    tsubai 			sc->min_point[cs->chan_num] = scb->msgbuf;
   1226  1.18.74.1       mjf 			memset(scb->msgbuf, 0, 8);
   1227        1.4    tsubai 			*sc->min_point[cs->chan_num]++ = dummy;
   1228        1.1    tsubai 		} else {
   1229        1.1    tsubai 			switch ((dummy & MSG_IDENT)? MSG_IDENT : dummy) {
   1230        1.1    tsubai 
   1231        1.1    tsubai 			case MSG_CCOMP:
   1232        1.4    tsubai 				scb->istatus |= INST_EP;
   1233        1.1    tsubai 				break;
   1234        1.1    tsubai 
   1235        1.1    tsubai 			case MSG_MREJ:
   1236        1.1    tsubai #ifndef NOT_SUPPORT_SYNCTR
   1237        1.4    tsubai 				if (sc->mout_flag[cs->chan_num] == MOUT_SYNC_TR)
   1238        1.4    tsubai 					sc->sync_tr[cs->chan_num] = 0;
   1239        1.1    tsubai #endif
   1240        1.1    tsubai 				break;
   1241        1.1    tsubai 
   1242        1.1    tsubai 			case MSG_IDENT:
   1243        1.1    tsubai 			case MSG_RDP:
   1244        1.4    tsubai 
   1245        1.4    tsubai 				sc->dma_stat = OFF;
   1246        1.4    tsubai 				sc->pad_start = 0;
   1247        1.1    tsubai 				cs->comflg = OFF;
   1248        1.1    tsubai 				/*
   1249        1.4    tsubai 			 	 * restore the saved value to Active pointers
   1250        1.4    tsubai 			 	 */
   1251        1.4    tsubai 				sc->act_cmd_pointer = (char *)xs->cmd;
   1252        1.4    tsubai 				cs->act_trcnt = scb->sc_ctrnscnt;
   1253        1.4    tsubai 				cs->act_point = scb->sc_cpoint;
   1254        1.4    tsubai 				cs->act_tag = scb->sc_ctag;
   1255        1.4    tsubai 				cs->act_offset = scb->sc_coffset;
   1256        1.1    tsubai 				break;
   1257        1.1    tsubai 
   1258        1.1    tsubai 			case MSG_SDP:
   1259        1.1    tsubai 				/*
   1260        1.1    tsubai 				 * save Active pointers
   1261        1.1    tsubai 				 */
   1262        1.4    tsubai 				scb->sc_ctrnscnt = cs->act_trcnt;
   1263        1.4    tsubai 				scb->sc_ctag = cs->act_tag;
   1264        1.4    tsubai 				scb->sc_coffset = cs->act_offset;
   1265        1.4    tsubai 				scb->sc_cpoint = cs->act_point;
   1266        1.1    tsubai 				break;
   1267        1.1    tsubai 
   1268        1.1    tsubai 			case MSG_DCNT:
   1269        1.4    tsubai 				scb->istatus |= INST_WR;
   1270        1.4    tsubai 				sc->wrc++;
   1271        1.1    tsubai 				break;
   1272        1.1    tsubai 
   1273        1.1    tsubai 			default:
   1274        1.4    tsubai 				scb->message = MSG_MREJ;
   1275        1.4    tsubai 				SET_CMD(sc, SCMD_AST_ATN);
   1276        1.1    tsubai 				printf("SCSI%d:sc_min() Unknown mes=0x%x, \n",
   1277        1.1    tsubai 					cs->chan_num, dummy);
   1278        1.1    tsubai 			}
   1279        1.1    tsubai 		}
   1280        1.1    tsubai 	} else {
   1281        1.4    tsubai 		*sc->min_point[cs->chan_num]++ = dummy;
   1282        1.4    tsubai 		if (sc->min_cnt[cs->chan_num] == GET_MIN_COUNT)
   1283        1.4    tsubai 			sc->min_cnt[cs->chan_num] = dummy;
   1284        1.1    tsubai 		else
   1285        1.4    tsubai 			sc->min_cnt[cs->chan_num]--;
   1286        1.4    tsubai 		if (sc->min_cnt[cs->chan_num] <= 0) {
   1287        1.1    tsubai #ifdef ABORT_SYNCTR_MES_FROM_TARGET
   1288        1.4    tsubai 			if ((scb->msgbuf[2] == 0x01) &&
   1289        1.4    tsubai 			    (sc->mout_flag[cs->chan_num] == MOUT_SYNC_TR)) {
   1290        1.1    tsubai #else
   1291        1.4    tsubai 			if (scb->msgbuf[2] == 0x01) {
   1292        1.1    tsubai #endif
   1293       1.15   tsutsui 				int i;
   1294        1.1    tsubai 				/*
   1295        1.1    tsubai 				 * receive Synchronous transfer message reply
   1296        1.1    tsubai 				 *	calculate transfer period val
   1297        1.1    tsubai 				 *	tpm * 4/1000 us = 4/16 * (tpv + 1)
   1298        1.1    tsubai 				 */
   1299        1.1    tsubai #define	TPM2TPV(tpm)	(((tpm)*16 + 999) / 1000 - 1)
   1300        1.1    tsubai #ifndef NOT_SUPPORT_SYNCTR
   1301        1.4    tsubai 				i = scb->msgbuf[3];	/* get tpm */
   1302        1.1    tsubai 				i = TPM2TPV(i) << 4;
   1303        1.4    tsubai 				if (scb->msgbuf[4] == 0)
   1304        1.4    tsubai 					sc->sync_tr[cs->chan_num] = 0;
   1305        1.1    tsubai 				else
   1306        1.4    tsubai 					sc->sync_tr[cs->chan_num] =
   1307        1.4    tsubai 						i | scb->msgbuf[4];
   1308        1.1    tsubai #endif /* !NOT_SUPPORT_SYNCTR */
   1309        1.1    tsubai 			} else {
   1310        1.4    tsubai 				scb->message = MSG_MREJ;
   1311        1.4    tsubai 				SET_CMD(sc, SCMD_AST_ATN);	/* assert ATN */
   1312        1.1    tsubai 			}
   1313        1.1    tsubai 		}
   1314        1.1    tsubai 	}
   1315        1.4    tsubai 	SET_CMD(sc, SCMD_NGT_ACK);
   1316        1.1    tsubai }
   1317        1.1    tsubai 
   1318        1.1    tsubai /*
   1319        1.1    tsubai  *	SCSI message send routine
   1320        1.1    tsubai  */
   1321        1.1    tsubai void
   1322       1.15   tsutsui sc_mout(struct sc_softc *sc, struct sc_chan_stat *cs)
   1323        1.1    tsubai {
   1324       1.15   tsutsui 	struct sc_scb *scb = cs->scb;
   1325       1.15   tsutsui 	u_char *mp;
   1326       1.15   tsutsui 	int cnt;
   1327       1.15   tsutsui 	int iloop;
   1328  1.18.74.1       mjf 	uint8_t dummy;
   1329  1.18.74.1       mjf 	uint8_t tmp;
   1330  1.18.74.1       mjf 	uint8_t tmp0;
   1331        1.1    tsubai 
   1332        1.4    tsubai 	flush_fifo(sc);
   1333        1.1    tsubai 
   1334        1.4    tsubai 	if (sc->mout_flag[cs->chan_num] == 0) {
   1335        1.4    tsubai 		sc->mout_flag[cs->chan_num] = MOUT_IDENTIFY;
   1336        1.4    tsubai 		if (scb->message != 0) {
   1337        1.1    tsubai 			sc_intok2 = Rb_FNC|Rb_DCNT|Rb_SRST|Rb_PHC|Rb_SPE|Rb_RMSG;
   1338        1.1    tsubai 			DMAC_WAIT0;
   1339        1.4    tsubai 			if ((scb->message == MSG_EXTND)
   1340        1.4    tsubai 					&& (scb->msgbuf[2] == 0x01)) {
   1341        1.1    tsubai 				cnt = 5;
   1342        1.4    tsubai 				mp = scb->msgbuf;
   1343        1.4    tsubai 				scb->msgbuf[3] = MIN_TP;
   1344        1.4    tsubai 				if (scb->msgbuf[4] > MAX_OFFSET_BYTES)
   1345        1.4    tsubai 					scb->msgbuf[4] = MAX_OFFSET_BYTES;
   1346        1.4    tsubai 				sc->mout_flag[cs->chan_num] = MOUT_SYNC_TR;
   1347        1.1    tsubai 			} else {
   1348        1.1    tsubai 				cnt = 1;
   1349        1.4    tsubai 				mp = &scb->message;
   1350        1.1    tsubai 			}
   1351        1.1    tsubai 
   1352        1.1    tsubai 			SET_CNT(cnt);
   1353        1.4    tsubai 			SET_CMD(sc, SCMD_TR_INFO|R0_TRBE);
   1354        1.4    tsubai 			sc_datr = scb->identify;
   1355        1.1    tsubai 			DMAC_WAIT0;
   1356        1.1    tsubai 			for (iloop = 1; iloop < cnt; iloop++) {
   1357        1.1    tsubai 				sc_datr = *mp++;
   1358        1.1    tsubai 				DMAC_WAIT;
   1359        1.1    tsubai 			}
   1360        1.1    tsubai 			do {
   1361        1.1    tsubai 				dummy = sc_cmonr;
   1362        1.1    tsubai 				DMAC_WAIT0;
   1363        1.1    tsubai 				if ((dummy & R4_MBSY) == 0)
   1364        1.1    tsubai 					return;
   1365        1.1    tsubai 				dummy = sc_statr;
   1366        1.1    tsubai 				DMAC_WAIT0;
   1367        1.1    tsubai 			} while (dummy & R0_CIP);
   1368        1.1    tsubai 
   1369        1.1    tsubai 			tmp = 0;
   1370        1.1    tsubai 			GET_INTR(&tmp0, &tmp);		/* clear interrupt */
   1371        1.1    tsubai 			if ((tmp & R3_FNC) == 0) {
   1372        1.1    tsubai 				(void) WAIT_STATR_BITSET(R0_MIRQ);
   1373        1.1    tsubai 				GET_INTR(&tmp0, &tmp);	/* clear interrupt */
   1374        1.1    tsubai 			}
   1375        1.1    tsubai 
   1376        1.1    tsubai 			do {
   1377        1.1    tsubai 				dummy = sc_cmonr;
   1378        1.1    tsubai 				DMAC_WAIT0;
   1379        1.1    tsubai 				if ((dummy & R4_MBSY) == 0)
   1380        1.1    tsubai 					return;
   1381        1.1    tsubai 			} while ((dummy & R4_MREQ) == 0);
   1382        1.4    tsubai 			SET_CMD(sc, SCMD_NGT_ATN);
   1383       1.15   tsutsui 			(void)WAIT_STATR_BITCLR(R0_CIP);
   1384        1.1    tsubai 			GET_INTR(&tmp0, &tmp);		/* clear interrupt */
   1385        1.1    tsubai 
   1386        1.1    tsubai 			dummy = sc_cmonr;
   1387        1.1    tsubai 			DMAC_WAIT0;
   1388        1.1    tsubai 			if ((dummy & R4_MREQ) == 0) {
   1389        1.1    tsubai 				printf("sc_mout: !REQ cmonr=%x\n", dummy);
   1390        1.4    tsubai 				print_scsi_stat(sc);
   1391        1.1    tsubai 				scsi_hardreset();
   1392        1.1    tsubai 				return;
   1393        1.1    tsubai 			}
   1394        1.1    tsubai 
   1395        1.4    tsubai 			SET_CMD(sc, SCMD_TR_INFO);
   1396        1.1    tsubai 			sc_datr = *mp++;
   1397        1.1    tsubai 			DMAC_WAIT0;
   1398        1.1    tsubai 		} else {
   1399        1.1    tsubai 			dummy = sc_cmonr;
   1400        1.1    tsubai 			DMAC_WAIT0;
   1401        1.1    tsubai 			if (dummy & R4_MATN) {
   1402        1.4    tsubai 				SET_CMD(sc, SCMD_NGT_ATN);
   1403        1.1    tsubai 				(void) WAIT_STATR_BITCLR(R0_CIP);
   1404        1.1    tsubai 				GET_INTR(&tmp0, &tmp);	/* clear interrupt */
   1405        1.1    tsubai 			}
   1406        1.1    tsubai 
   1407        1.1    tsubai 			iloop = 0;
   1408        1.1    tsubai 			do {
   1409        1.1    tsubai 				dummy = sc_cmonr;
   1410        1.1    tsubai 				DMAC_WAIT0;
   1411        1.1    tsubai 				if (iloop++ > CHECK_LOOP_CNT)
   1412        1.1    tsubai 					break;
   1413        1.1    tsubai 			} while ((dummy & R4_MREQ) == 0);
   1414        1.4    tsubai 			SET_CMD(sc, SCMD_TR_INFO);
   1415        1.4    tsubai 			sc_datr = scb->identify;
   1416        1.1    tsubai 			DMAC_WAIT0;
   1417        1.1    tsubai 		}
   1418        1.1    tsubai 	} else {
   1419        1.1    tsubai 		dummy = sc_cmonr;
   1420        1.1    tsubai 		DMAC_WAIT0;
   1421        1.1    tsubai 		if (dummy & R4_MATN) {
   1422        1.4    tsubai 			SET_CMD(sc, SCMD_NGT_ATN);
   1423        1.1    tsubai 			(void) WAIT_STATR_BITCLR(R0_CIP);
   1424        1.1    tsubai 			GET_INTR(&tmp0, &tmp);		/* clear interrupt */
   1425        1.1    tsubai 		}
   1426        1.1    tsubai 
   1427        1.1    tsubai 		dummy = sc_cmonr;
   1428        1.1    tsubai 		DMAC_WAIT0;
   1429        1.1    tsubai 		if ((dummy & R4_MREQ) == 0) {
   1430        1.1    tsubai 			printf("sc_mout: !REQ cmonr=%x\n", dummy);
   1431        1.4    tsubai 			print_scsi_stat(sc);
   1432        1.1    tsubai 			scsi_hardreset();
   1433        1.1    tsubai 			return;
   1434        1.1    tsubai 		}
   1435        1.1    tsubai 
   1436        1.4    tsubai 		SET_CMD(sc, SCMD_TR_INFO);
   1437        1.4    tsubai 		sc_datr = scb->message;
   1438        1.1    tsubai 		DMAC_WAIT0;
   1439        1.1    tsubai 	}
   1440        1.1    tsubai }
   1441        1.1    tsubai 
   1442        1.1    tsubai /*
   1443        1.1    tsubai  *	SCSI status accept routine
   1444        1.1    tsubai  */
   1445        1.1    tsubai void
   1446       1.15   tsutsui sc_sin(struct sc_softc *sc, volatile struct sc_chan_stat *cs)
   1447        1.1    tsubai {
   1448  1.18.74.1       mjf 	uint8_t dummy;
   1449       1.15   tsutsui 	int iloop;
   1450        1.1    tsubai 
   1451        1.4    tsubai 	flush_fifo(sc);
   1452        1.1    tsubai 
   1453        1.1    tsubai 	dummy = sc_cmonr;
   1454        1.1    tsubai 	DMAC_WAIT0;
   1455        1.1    tsubai 	if ((dummy & R4_MREQ) == 0) {
   1456        1.1    tsubai 		printf("sc_sin: !REQ cmonr=%x\n", dummy);
   1457        1.4    tsubai 		print_scsi_stat(sc);
   1458        1.1    tsubai 		scsi_hardreset();
   1459        1.1    tsubai 		return;
   1460        1.1    tsubai 	}
   1461        1.1    tsubai 
   1462        1.1    tsubai 	sc_intok2 = Rb_FNC|Rb_DCNT|Rb_SRST|Rb_PHC|Rb_SPE|Rb_RMSG;
   1463        1.1    tsubai 	DMAC_WAIT0;
   1464        1.1    tsubai 
   1465        1.4    tsubai 	SET_CMD(sc, SCMD_TR_INFO);
   1466        1.1    tsubai 
   1467       1.15   tsutsui 	(void)WAIT_STATR_BITCLR(R0_CIP);
   1468        1.1    tsubai 
   1469        1.4    tsubai 	sc->int_stat2 &= ~R3_FNC;
   1470        1.1    tsubai 	iloop = 0;
   1471        1.1    tsubai 	do {
   1472        1.1    tsubai 		if (iloop++ > CHECK_LOOP_CNT)
   1473        1.1    tsubai 			break;
   1474        1.4    tsubai 		GET_INTR(&sc->int_stat1, &sc->int_stat2);	/* clear interrupt */
   1475        1.4    tsubai 	} while ((sc->int_stat2 & R3_FNC) == 0);
   1476        1.4    tsubai 	sc->int_stat2 &= ~R3_FNC;
   1477        1.1    tsubai 
   1478        1.4    tsubai 	cs->scb->tstatus = sc_datr;		/* get status byte */
   1479        1.1    tsubai 	DMAC_WAIT0;
   1480        1.1    tsubai }
   1481        1.1    tsubai 
   1482        1.1    tsubai /*
   1483        1.1    tsubai  *	SCSI data in/out routine
   1484        1.1    tsubai  */
   1485        1.1    tsubai void
   1486       1.15   tsutsui sc_dio(struct sc_softc *sc, volatile struct sc_chan_stat *cs)
   1487        1.1    tsubai {
   1488  1.18.74.1       mjf 	struct sc_scb *scb;
   1489       1.15   tsutsui 	int i;
   1490       1.15   tsutsui 	int pages;
   1491  1.18.74.1       mjf 	uint8_t tag;
   1492  1.18.74.1       mjf 	uint32_t pfn;
   1493  1.18.74.1       mjf 	uint8_t phase;
   1494        1.4    tsubai 	struct scsipi_xfer *xs;
   1495        1.1    tsubai 
   1496        1.4    tsubai 	scb = cs->scb;
   1497        1.4    tsubai 	xs = scb->xs;
   1498        1.1    tsubai 
   1499        1.1    tsubai 	sc_intok2 = Rb_FNC|Rb_DCNT|Rb_SRST|Rb_PHC|Rb_SPE;
   1500        1.1    tsubai 	DMAC_WAIT0;
   1501        1.1    tsubai 
   1502        1.1    tsubai 	if (cs->act_trcnt <= 0) {
   1503        1.4    tsubai 		sc_dio_pad(sc, cs);
   1504        1.1    tsubai 		return;
   1505        1.1    tsubai 	}
   1506        1.1    tsubai 
   1507        1.4    tsubai 	switch (xs->cmd->opcode) {
   1508        1.1    tsubai 
   1509        1.1    tsubai 	case SCOP_READ:
   1510        1.1    tsubai 	case SCOP_WRITE:
   1511        1.1    tsubai 	case SCOP_EREAD:
   1512        1.1    tsubai 	case SCOP_EWRITE:
   1513        1.4    tsubai 		i = (cs->act_trcnt + DEV_BSIZE -1) / DEV_BSIZE;
   1514        1.4    tsubai 		i *= DEV_BSIZE;
   1515        1.1    tsubai 		break;
   1516        1.1    tsubai 
   1517        1.1    tsubai 	default:
   1518        1.1    tsubai 		i = cs->act_trcnt;
   1519        1.1    tsubai 		break;
   1520        1.1    tsubai 	}
   1521        1.1    tsubai 
   1522        1.1    tsubai 	SET_CNT(i);
   1523        1.4    tsubai 	sc->pad_cnt[cs->chan_num] = i - cs->act_trcnt;
   1524        1.1    tsubai 
   1525        1.1    tsubai 	phase = sc_cmonr & SC_PMASK;
   1526        1.1    tsubai 	DMAC_WAIT0;
   1527        1.1    tsubai 	if (phase == DAT_IN) {
   1528        1.1    tsubai 		if (sc_syncr == OFF) {
   1529        1.1    tsubai 			DMAC_WAIT0;
   1530        1.4    tsubai 			flush_fifo(sc);
   1531        1.1    tsubai 		}
   1532        1.1    tsubai 	}
   1533        1.1    tsubai 
   1534        1.9   thorpej #if defined(__mips__) && defined(CPU_SINGLE)
   1535        1.4    tsubai 	SET_CMD(sc, SCMD_TR_INFO|R0_DMA|R0_TRBE);
   1536        1.1    tsubai #endif
   1537        1.1    tsubai 
   1538        1.9   thorpej #if defined(__mips__) && defined(CPU_SINGLE)
   1539        1.1    tsubai 	dmac_gsel = CH_SCSI;
   1540  1.18.74.1       mjf 	dmac_ctrcl = (uint8_t)(cs->act_trcnt & 0xff);
   1541  1.18.74.1       mjf 	dmac_ctrcm = (uint8_t)((cs->act_trcnt >> 8) & 0xff);
   1542  1.18.74.1       mjf 	dmac_ctrch = (uint8_t)((cs->act_trcnt >> 16) & 0x0f);
   1543  1.18.74.1       mjf 	dmac_cofsh = (uint8_t)((cs->act_offset >> 8) & 0xf);
   1544  1.18.74.1       mjf 	dmac_cofsl = (uint8_t)(cs->act_offset & 0xff);
   1545        1.1    tsubai #endif
   1546        1.1    tsubai 	tag = 0;
   1547        1.1    tsubai 
   1548        1.4    tsubai 	if (scb->sc_map && (scb->sc_map->mp_pages > 0)) {
   1549        1.1    tsubai 		/*
   1550        1.1    tsubai 		 * Set DMAC map entry from map table
   1551        1.1    tsubai 		 */
   1552        1.4    tsubai 		pages = scb->sc_map->mp_pages;
   1553        1.1    tsubai 		for (i = cs->act_tag; i < pages; i++) {
   1554        1.4    tsubai 			if ((pfn = scb->sc_map->mp_addr[i]) == 0)
   1555        1.1    tsubai 				panic("SCSI:sc_dma() zero entry");
   1556        1.9   thorpej #if defined(__mips__) && defined(CPU_SINGLE)
   1557        1.1    tsubai 			dmac_gsel = CH_SCSI;
   1558  1.18.74.1       mjf 			dmac_ctag = (uint8_t)tag++;
   1559  1.18.74.1       mjf 			dmac_cmap = (uint16_t)pfn;
   1560        1.1    tsubai #endif
   1561        1.1    tsubai 		}
   1562        1.1    tsubai #ifdef MAP_OVER_ACCESS
   1563        1.9   thorpej # if defined(__mips__) && defined(CPU_SINGLE)
   1564        1.1    tsubai 		dmac_gsel = CH_SCSI;
   1565  1.18.74.1       mjf 		dmac_ctag = (uint8_t)tag++;
   1566  1.18.74.1       mjf 		dmac_cmap = (uint16_t)pfn;
   1567        1.1    tsubai # endif
   1568        1.1    tsubai #endif
   1569        1.1    tsubai 	} else {
   1570        1.1    tsubai 		/*
   1571        1.1    tsubai 		 * Set DMAC map entry from logical address
   1572        1.1    tsubai 		 */
   1573        1.5    tsubai 		pfn = kvtophys((vaddr_t)cs->act_point) >> PGSHIFT;
   1574        1.1    tsubai 		pages = (cs->act_trcnt >> PGSHIFT) + 2;
   1575        1.1    tsubai 		for (i = 0; i < pages; i++) {
   1576        1.9   thorpej #if defined(__mips__) && defined(CPU_SINGLE)
   1577        1.1    tsubai 			dmac_gsel = CH_SCSI;
   1578  1.18.74.1       mjf 			dmac_ctag = (uint8_t)tag++;
   1579  1.18.74.1       mjf 			dmac_cmap = (uint8_t)pfn + i;
   1580        1.1    tsubai #endif
   1581        1.1    tsubai 		}
   1582        1.1    tsubai 	}
   1583        1.1    tsubai 
   1584        1.9   thorpej #if defined(__mips__) && defined(CPU_SINGLE)
   1585        1.1    tsubai 	dmac_gsel = CH_SCSI;
   1586        1.1    tsubai 	dmac_ctag = 0;
   1587        1.1    tsubai #endif
   1588        1.1    tsubai 
   1589        1.1    tsubai 	if (phase == DAT_IN) {
   1590        1.4    tsubai 		sc->dma_stat = SC_DMAC_RD;
   1591        1.9   thorpej #if defined(__mips__) && defined(CPU_SINGLE)
   1592        1.1    tsubai 		/*
   1593        1.1    tsubai 		 * auto pad flag is always on
   1594        1.1    tsubai 		 */
   1595        1.1    tsubai 		dmac_gsel = CH_SCSI;
   1596        1.1    tsubai 		dmac_cctl = DM_MODE|DM_APAD;
   1597        1.1    tsubai 		DMAC_WAIT;
   1598        1.1    tsubai 		dmac_cctl = DM_MODE|DM_APAD|DM_ENABLE;
   1599        1.1    tsubai 		DMAC_WAIT0;
   1600        1.1    tsubai #endif
   1601        1.1    tsubai 	}
   1602        1.1    tsubai 	else if (phase == DAT_OUT) {
   1603        1.4    tsubai 		sc->dma_stat = SC_DMAC_WR;
   1604        1.9   thorpej #if defined(__mips__) && defined(CPU_SINGLE)
   1605        1.1    tsubai 		dmac_gsel = CH_SCSI;
   1606        1.1    tsubai 		dmac_cctl = DM_APAD;
   1607        1.1    tsubai 		DMAC_WAIT;
   1608        1.1    tsubai 		dmac_cctl = DM_APAD|DM_ENABLE;
   1609        1.1    tsubai 		DMAC_WAIT0;
   1610        1.1    tsubai #endif
   1611        1.1    tsubai 						/* DMAC start on mem->I/O */
   1612        1.1    tsubai 	}
   1613        1.1    tsubai }
   1614        1.1    tsubai 
   1615        1.1    tsubai #define MAX_TR_CNT24	((1 << 24) -1)
   1616        1.1    tsubai void
   1617       1.15   tsutsui sc_dio_pad(struct sc_softc *sc, volatile struct sc_chan_stat *cs)
   1618        1.1    tsubai {
   1619  1.18.74.1       mjf 	uint8_t dummy;
   1620        1.1    tsubai 
   1621        1.1    tsubai 	if (cs->act_trcnt >= 0)
   1622        1.1    tsubai 		return;
   1623        1.4    tsubai 	sc->pad_start = 1;
   1624        1.1    tsubai 
   1625        1.1    tsubai 	SET_CNT(MAX_TR_CNT24);
   1626        1.4    tsubai 	SET_CMD(sc, SCMD_TR_PAD|R0_TRBE);
   1627        1.1    tsubai 	dummy = sc_cmonr & SC_PMASK;
   1628        1.1    tsubai 	DMAC_WAIT0;
   1629        1.1    tsubai 	if (dummy == DAT_IN)
   1630        1.1    tsubai 		dummy = sc_datr;		/* get data */
   1631        1.1    tsubai 	else
   1632        1.1    tsubai 		sc_datr = 0;			/* send data */
   1633        1.1    tsubai }
   1634        1.1    tsubai 
   1635        1.1    tsubai void
   1636       1.15   tsutsui print_scsi_stat(struct sc_softc *sc)
   1637        1.1    tsubai {
   1638       1.15   tsutsui 
   1639        1.4    tsubai 	printf("ipc=%d wrc=%d wbc=%d\n", sc->ipc, sc->wrc, sc->wbc);
   1640        1.1    tsubai }
   1641        1.1    tsubai 
   1642        1.1    tsubai /*
   1643        1.1    tsubai  *	return 0 if it was done.  Or retun TRUE if it is busy.
   1644        1.1    tsubai  */
   1645        1.1    tsubai int
   1646       1.15   tsutsui sc_busy(struct sc_softc *sc, int chan)
   1647        1.1    tsubai {
   1648       1.15   tsutsui 
   1649       1.15   tsutsui 	return (int)sc->chan_stat[chan].scb;
   1650        1.1    tsubai }
   1651        1.1    tsubai 
   1652        1.1    tsubai 
   1653        1.1    tsubai /*
   1654        1.1    tsubai  *	append channel into Waiting Bus_free queue
   1655        1.1    tsubai  */
   1656        1.1    tsubai void
   1657       1.15   tsutsui append_wb(struct sc_softc *sc, struct sc_chan_stat *cs)
   1658        1.1    tsubai {
   1659        1.4    tsubai 	int s;
   1660        1.1    tsubai 
   1661        1.1    tsubai 	s = splclock();			/* inhibit process switch */
   1662        1.4    tsubai 	if (sc->wbq_actf == NULL)
   1663        1.4    tsubai 		sc->wbq_actf = cs;
   1664        1.1    tsubai 	else
   1665        1.4    tsubai 		sc->wbq_actl->wb_next = cs;
   1666        1.4    tsubai 	sc->wbq_actl = cs;
   1667        1.4    tsubai 	cs->scb->istatus = INST_WAIT;
   1668        1.4    tsubai 	sc->wbc++;
   1669        1.1    tsubai 	splx(s);
   1670        1.1    tsubai }
   1671        1.1    tsubai 
   1672        1.1    tsubai /*
   1673        1.1    tsubai  *	get channel from Waiting Bus_free queue
   1674        1.1    tsubai  */
   1675        1.4    tsubai struct sc_chan_stat *
   1676       1.15   tsutsui get_wb_chan(struct sc_softc *sc)
   1677        1.1    tsubai {
   1678        1.4    tsubai 	struct sc_chan_stat *cs;
   1679        1.4    tsubai 	int s;
   1680        1.1    tsubai 
   1681        1.1    tsubai 	s = splclock();			/* inhibit process switch */
   1682        1.4    tsubai 	cs = sc->wbq_actf;
   1683        1.4    tsubai 	if (cs && cs->chan_num == SC_OWNID)	/* needed? */
   1684        1.4    tsubai 		cs = NULL;
   1685        1.1    tsubai 	splx(s);
   1686        1.4    tsubai 	return cs;
   1687        1.1    tsubai }
   1688        1.1    tsubai 
   1689        1.1    tsubai /*
   1690        1.1    tsubai  *	release channel from Waiting Bus_free queue
   1691        1.1    tsubai  */
   1692        1.1    tsubai int
   1693       1.15   tsutsui release_wb(struct sc_softc *sc)
   1694        1.1    tsubai {
   1695        1.4    tsubai 	struct sc_chan_stat *cs;
   1696        1.4    tsubai 	int error = 0;
   1697        1.4    tsubai 	int s;
   1698        1.1    tsubai 
   1699        1.1    tsubai 	s = splclock();			/* inhibit process switch */
   1700        1.4    tsubai 	if (sc->wbq_actf == NULL) {
   1701        1.1    tsubai 		error = -1;
   1702        1.1    tsubai 	} else {
   1703        1.4    tsubai 		cs = sc->wbq_actf;
   1704        1.4    tsubai 		sc->wbq_actf = cs->wb_next;
   1705        1.1    tsubai 		cs->wb_next = NULL;
   1706        1.4    tsubai 		if (sc->wbq_actl == cs)
   1707        1.4    tsubai 			sc->wbq_actl = NULL;
   1708        1.4    tsubai 		cs->scb->istatus &= ~INST_WAIT;
   1709        1.4    tsubai 		sc->wbc--;
   1710        1.1    tsubai 	}
   1711        1.1    tsubai 	splx(s);
   1712        1.4    tsubai 	return error;
   1713        1.1    tsubai }
   1714        1.1    tsubai 
   1715        1.1    tsubai void
   1716       1.15   tsutsui adjust_transfer(struct sc_softc *sc, struct sc_chan_stat *cs)
   1717        1.1    tsubai {
   1718        1.4    tsubai 	struct sc_scb *scb = cs->scb;
   1719        1.4    tsubai 	u_int remain_cnt;
   1720        1.4    tsubai 	u_int offset, sent_byte;
   1721        1.1    tsubai 
   1722        1.4    tsubai 	if (sc->pad_start) {
   1723        1.4    tsubai 		sc->pad_start = 0;
   1724        1.1    tsubai 		remain_cnt = 0;
   1725        1.1    tsubai 	} else {
   1726        1.9   thorpej # if defined(__mips__) && defined(CPU_SINGLE)
   1727        1.1    tsubai 		remain_cnt = GET_CNT();
   1728        1.4    tsubai 		remain_cnt -= sc->pad_cnt[cs->chan_num];
   1729        1.4    tsubai 		if (sc->dma_stat == SC_DMAC_WR) {
   1730        1.1    tsubai 			/*
   1731        1.1    tsubai 			 * adjust counter in the FIFO
   1732        1.1    tsubai 			 */
   1733        1.1    tsubai 			remain_cnt += sc_ffstr & R5_FIFOREM;
   1734        1.1    tsubai 		}
   1735        1.1    tsubai # endif
   1736        1.1    tsubai 	}
   1737        1.1    tsubai 
   1738        1.4    tsubai 	sent_byte = scb->sc_ctrnscnt - remain_cnt;
   1739        1.1    tsubai 	cs->act_trcnt = remain_cnt;
   1740        1.1    tsubai 
   1741        1.4    tsubai 	offset = scb->sc_coffset + sent_byte;
   1742        1.1    tsubai 	cs->act_tag += (offset >> PGSHIFT);
   1743        1.1    tsubai 	cs->act_offset = offset & PGOFSET;
   1744        1.4    tsubai 	if ((scb->sc_map == NULL) || (scb->sc_map->mp_pages <= 0))
   1745        1.1    tsubai 		cs->act_point += sent_byte;
   1746        1.1    tsubai }
   1747        1.3    tsubai 
   1748        1.9   thorpej #ifdef __mips__
   1749        1.3    tsubai static void
   1750       1.15   tsutsui clean_k2dcache(struct sc_scb *scb)
   1751        1.3    tsubai {
   1752        1.4    tsubai 	struct sc_map *sc_map = scb->sc_map;
   1753        1.5    tsubai 	paddr_t pa;
   1754        1.3    tsubai 	int i, pages;
   1755        1.3    tsubai 
   1756        1.5    tsubai 	pa = kvtophys((vaddr_t)scb->msgbuf);
   1757        1.8   thorpej 	mips_dcache_wbinv_range_index(MIPS_PHYS_TO_KSEG0(pa),
   1758        1.8   thorpej 	    sizeof(scb->msgbuf));
   1759        1.4    tsubai 
   1760        1.4    tsubai 	if (MACH_IS_USPACE(scb->sc_cpoint))
   1761        1.4    tsubai 		panic("clean_k2dcache: user address is not supported");
   1762        1.4    tsubai 
   1763        1.4    tsubai 	if (MACH_IS_CACHED(scb->sc_cpoint)) {
   1764        1.8   thorpej 		mips_dcache_wbinv_range_index((vaddr_t)scb->sc_cpoint,
   1765        1.8   thorpej 		    scb->sc_ctrnscnt);
   1766        1.3    tsubai 		return;
   1767        1.4    tsubai 	}
   1768        1.3    tsubai 
   1769        1.4    tsubai 	if (sc_map) {
   1770        1.4    tsubai 		pages = sc_map->mp_pages;
   1771        1.4    tsubai 		for (i = 0; i < pages; i++) {
   1772        1.4    tsubai 			pa = sc_map->mp_addr[i] << PGSHIFT;
   1773        1.8   thorpej 			mips_dcache_wbinv_range_index(MIPS_PHYS_TO_KSEG0(pa),
   1774       1.10   thorpej 			    PAGE_SIZE);
   1775        1.4    tsubai 		}
   1776        1.3    tsubai 	}
   1777        1.3    tsubai }
   1778        1.3    tsubai #endif
   1779