scsi_1185.c revision 1.20 1 1.20 matt /* $NetBSD: scsi_1185.c,v 1.20 2011/02/20 07:56:31 matt Exp $ */
2 1.3 tsubai
3 1.1 tsubai /*
4 1.1 tsubai * Copyright (c) 1992, 1993
5 1.1 tsubai * The Regents of the University of California. All rights reserved.
6 1.1 tsubai *
7 1.1 tsubai * This code is derived from software contributed to Berkeley by
8 1.1 tsubai * Sony Corp. and Kazumasa Utashiro of Software Research Associates, Inc.
9 1.1 tsubai *
10 1.1 tsubai * Redistribution and use in source and binary forms, with or without
11 1.1 tsubai * modification, are permitted provided that the following conditions
12 1.1 tsubai * are met:
13 1.1 tsubai * 1. Redistributions of source code must retain the above copyright
14 1.1 tsubai * notice, this list of conditions and the following disclaimer.
15 1.1 tsubai * 2. Redistributions in binary form must reproduce the above copyright
16 1.1 tsubai * notice, this list of conditions and the following disclaimer in the
17 1.1 tsubai * documentation and/or other materials provided with the distribution.
18 1.13 agc * 3. Neither the name of the University nor the names of its contributors
19 1.1 tsubai * may be used to endorse or promote products derived from this software
20 1.1 tsubai * without specific prior written permission.
21 1.1 tsubai *
22 1.1 tsubai * THIS SOFTWARE IS PROVIDED BY THE REGENTS AND CONTRIBUTORS ``AS IS'' AND
23 1.1 tsubai * ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
24 1.1 tsubai * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
25 1.1 tsubai * ARE DISCLAIMED. IN NO EVENT SHALL THE REGENTS OR CONTRIBUTORS BE LIABLE
26 1.1 tsubai * FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL
27 1.1 tsubai * DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS
28 1.1 tsubai * OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION)
29 1.1 tsubai * HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
30 1.1 tsubai * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
31 1.1 tsubai * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF
32 1.1 tsubai * SUCH DAMAGE.
33 1.1 tsubai *
34 1.1 tsubai * from: $Hdr: scsi_1185.c,v 4.300 91/06/09 06:22:20 root Rel41 $ SONY
35 1.1 tsubai *
36 1.1 tsubai * @(#)scsi_1185.c 8.1 (Berkeley) 6/11/93
37 1.1 tsubai */
38 1.1 tsubai
39 1.1 tsubai /*
40 1.1 tsubai * Copyright (c) 1989- by SONY Corporation.
41 1.4 tsubai *
42 1.1 tsubai * scsi_1185.c
43 1.1 tsubai *
44 1.1 tsubai * CXD1185Q
45 1.1 tsubai * SCSI bus low level common routines
46 1.14 wiz * for one CPU machine
47 1.4 tsubai *
48 1.1 tsubai * MODIFY HISTORY:
49 1.1 tsubai *
50 1.1 tsubai * DMAC_WAIT --- DMAC_0266 wo tukau-baai, DMAC mata-wa SCSI-chip ni
51 1.1 tsubai * tuzukete access suru-baai,
52 1.1 tsubai * kanarazu wait wo ireru-beshi !
53 1.1 tsubai */
54 1.12 lukem
55 1.12 lukem #include <sys/cdefs.h>
56 1.20 matt __KERNEL_RCSID(0, "$NetBSD: scsi_1185.c,v 1.20 2011/02/20 07:56:31 matt Exp $");
57 1.1 tsubai
58 1.20 matt #define __INTR_PRIVATE
59 1.1 tsubai #include <sys/param.h>
60 1.1 tsubai #include <sys/systm.h>
61 1.4 tsubai #include <sys/device.h>
62 1.20 matt #include <sys/intr.h>
63 1.4 tsubai
64 1.10 thorpej #include <uvm/uvm_extern.h>
65 1.10 thorpej
66 1.4 tsubai #include <dev/scsipi/scsi_all.h>
67 1.4 tsubai #include <dev/scsipi/scsipi_all.h>
68 1.4 tsubai #include <dev/scsipi/scsiconf.h>
69 1.1 tsubai
70 1.1 tsubai #include <machine/cpu.h>
71 1.4 tsubai #include <machine/intr.h>
72 1.4 tsubai #include <machine/machConst.h>
73 1.1 tsubai
74 1.8 thorpej #include <mips/cache.h>
75 1.8 thorpej
76 1.2 thorpej #include <newsmips/dev/screg_1185.h>
77 1.4 tsubai #include <newsmips/dev/scsireg.h>
78 1.1 tsubai
79 1.19 tsutsui #include "ioconf.h"
80 1.19 tsutsui
81 1.4 tsubai #if defined(news3400)
82 1.2 thorpej # include <newsmips/dev/dmac_0448.h>
83 1.1 tsubai # ifndef NDMACMAP
84 1.4 tsubai # define NDMACMAP 144
85 1.1 tsubai # endif
86 1.1 tsubai #endif
87 1.1 tsubai
88 1.1 tsubai #define ABORT_SYNCTR_MES_FROM_TARGET
89 1.1 tsubai #define SCSI_1185AQ
90 1.1 tsubai #define RESET_RECOVER
91 1.1 tsubai #define DMAC_MAP_INIT /* for nws-3700 parity error */
92 1.1 tsubai #define APAD_ALWAYS_ON
93 1.1 tsubai
94 1.4 tsubai #define CHECK_LOOP_CNT 60
95 1.4 tsubai #define RSL_LOOP_CNT 60
96 1.1 tsubai
97 1.1 tsubai #ifndef DMAC_MAP_INIT
98 1.1 tsubai # define MAP_OVER_ACCESS /* for nws-3700 parity error */
99 1.1 tsubai #endif
100 1.1 tsubai
101 1.1 tsubai #undef CHECK_MRQ
102 1.1 tsubai
103 1.1 tsubai #ifdef NOT_SUPPORT_SYNCTR
104 1.4 tsubai # define MAX_OFFSET_BYTES 0
105 1.1 tsubai #else
106 1.4 tsubai # define MAX_OFFSET_BYTES MAX_OFFSET
107 1.1 tsubai #endif
108 1.1 tsubai
109 1.1 tsubai #define act_point spoint
110 1.1 tsubai #define act_trcnt stcnt
111 1.1 tsubai #define act_tag stag
112 1.1 tsubai #define act_offset soffset
113 1.1 tsubai
114 1.4 tsubai #define splscsi splsc
115 1.1 tsubai
116 1.9 thorpej #if defined(__mips__) && defined(CPU_SINGLE)
117 1.17 tsutsui #define nops(x) { int __i; for (__i = 0; __i < (x); __i++) ; }
118 1.1 tsubai #define DMAC_WAIT0 ;
119 1.1 tsubai #else
120 1.1 tsubai #define DMAC_WAIT0 DMAC_WAIT
121 1.1 tsubai #endif
122 1.1 tsubai
123 1.1 tsubai #ifdef DMAC_MAP_INIT
124 1.4 tsubai static int dmac_map_init = 0;
125 1.1 tsubai #endif
126 1.1 tsubai
127 1.1 tsubai /*
128 1.1 tsubai * command flag status
129 1.1 tsubai */
130 1.1 tsubai #define CF_SET 1
131 1.1 tsubai #define CF_SEND 2
132 1.1 tsubai #define CF_ENOUGH 3
133 1.1 tsubai #define CF_EXEC 4
134 1.1 tsubai
135 1.4 tsubai #define SEL_TIMEOUT_VALUE 0x7a
136 1.1 tsubai
137 1.15 tsutsui void sc_send(struct sc_scb *, int, int);
138 1.15 tsutsui int scintr(void);
139 1.15 tsutsui void scsi_hardreset(void);
140 1.15 tsutsui void scsi_chipreset(struct sc_softc *);
141 1.15 tsutsui void scsi_softreset(struct sc_softc *);
142 1.15 tsutsui int sc_busy(struct sc_softc *, int);
143 1.15 tsutsui
144 1.15 tsutsui static int WAIT_STATR_BITCLR(int);
145 1.15 tsutsui static int WAIT_STATR_BITSET(int);
146 1.15 tsutsui static void SET_CMD(struct sc_softc *, int);
147 1.15 tsutsui static void SET_CNT(int);
148 1.15 tsutsui static int GET_CNT(void);
149 1.19 tsutsui static void GET_INTR(uint8_t *, uint8_t *);
150 1.15 tsutsui static void sc_start(struct sc_softc *);
151 1.15 tsutsui static void sc_resel(struct sc_softc *);
152 1.15 tsutsui static void sc_discon(struct sc_softc *);
153 1.15 tsutsui static void sc_pmatch(struct sc_softc *);
154 1.15 tsutsui static void flush_fifo(struct sc_softc *);
155 1.15 tsutsui static void sc_cout(struct sc_softc *, struct sc_chan_stat *);
156 1.15 tsutsui static void sc_min(struct sc_softc *, struct sc_chan_stat *);
157 1.15 tsutsui static void sc_mout(struct sc_softc *, struct sc_chan_stat *);
158 1.15 tsutsui static void sc_sin(struct sc_softc *, volatile struct sc_chan_stat *);
159 1.15 tsutsui static void sc_dio(struct sc_softc *, volatile struct sc_chan_stat *);
160 1.15 tsutsui static void sc_dio_pad(struct sc_softc *, volatile struct sc_chan_stat *);
161 1.15 tsutsui static void print_scsi_stat(struct sc_softc *);
162 1.15 tsutsui static void append_wb(struct sc_softc *, struct sc_chan_stat *);
163 1.15 tsutsui static struct sc_chan_stat *get_wb_chan(struct sc_softc *);
164 1.15 tsutsui static int release_wb(struct sc_softc *);
165 1.15 tsutsui static void adjust_transfer(struct sc_softc *, struct sc_chan_stat *);
166 1.15 tsutsui static void clean_k2dcache(struct sc_scb *);
167 1.1 tsubai
168 1.15 tsutsui extern void sc_done(struct sc_scb *);
169 1.15 tsutsui extern paddr_t kvtophys(vaddr_t);
170 1.1 tsubai
171 1.9 thorpej #if defined(__mips__) && defined(CPU_SINGLE)
172 1.19 tsutsui #define dma_reset(x) do { \
173 1.17 tsutsui int __s = splscsi(); \
174 1.3 tsubai dmac_gsel = (x); dmac_cctl = DM_RST; dmac_cctl = 0; \
175 1.17 tsutsui splx(__s); \
176 1.19 tsutsui } while (/* CONSTCOND */ 0)
177 1.1 tsubai #endif
178 1.1 tsubai
179 1.1 tsubai int
180 1.15 tsutsui WAIT_STATR_BITCLR(int bitmask)
181 1.1 tsubai {
182 1.15 tsutsui int iloop;
183 1.19 tsutsui uint8_t dummy;
184 1.1 tsubai
185 1.1 tsubai iloop = 0;
186 1.1 tsubai do {
187 1.1 tsubai dummy = sc_statr;
188 1.1 tsubai DMAC_WAIT0;
189 1.1 tsubai if (iloop++ > CHECK_LOOP_CNT)
190 1.15 tsutsui return -1;
191 1.1 tsubai } while (dummy & bitmask);
192 1.15 tsutsui return 0;
193 1.1 tsubai }
194 1.1 tsubai
195 1.1 tsubai int
196 1.15 tsutsui WAIT_STATR_BITSET(int bitmask)
197 1.1 tsubai {
198 1.15 tsutsui int iloop;
199 1.19 tsutsui uint8_t dummy;
200 1.1 tsubai
201 1.1 tsubai iloop = 0;
202 1.1 tsubai do {
203 1.1 tsubai dummy = sc_statr;
204 1.1 tsubai DMAC_WAIT0;
205 1.1 tsubai if (iloop++ > CHECK_LOOP_CNT)
206 1.15 tsutsui return -1;
207 1.1 tsubai } while ((dummy & bitmask) == 0);
208 1.15 tsutsui return 0;
209 1.1 tsubai }
210 1.1 tsubai
211 1.1 tsubai void
212 1.15 tsutsui SET_CMD(struct sc_softc *sc, int CMD)
213 1.1 tsubai {
214 1.15 tsutsui
215 1.15 tsutsui (void)WAIT_STATR_BITCLR(R0_CIP);
216 1.15 tsutsui sc->lastcmd = CMD;
217 1.15 tsutsui sc_comr = CMD;
218 1.1 tsubai DMAC_WAIT0;
219 1.1 tsubai }
220 1.1 tsubai
221 1.1 tsubai void
222 1.15 tsutsui SET_CNT(int COUNT)
223 1.1 tsubai {
224 1.15 tsutsui
225 1.15 tsutsui sc_tclow = COUNT & 0xff;
226 1.1 tsubai DMAC_WAIT0;
227 1.15 tsutsui sc_tcmid = (COUNT >> 8) & 0xff;
228 1.1 tsubai DMAC_WAIT0;
229 1.15 tsutsui sc_tchi = (COUNT >> 16) & 0xff;
230 1.1 tsubai DMAC_WAIT0;
231 1.1 tsubai }
232 1.1 tsubai
233 1.1 tsubai int
234 1.15 tsutsui GET_CNT(void)
235 1.1 tsubai {
236 1.19 tsutsui int COUNT;
237 1.1 tsubai
238 1.1 tsubai COUNT = sc_tclow;
239 1.1 tsubai DMAC_WAIT0;
240 1.1 tsubai COUNT += (sc_tcmid << 8) & 0xff00;
241 1.1 tsubai DMAC_WAIT0;
242 1.1 tsubai COUNT += (sc_tchi << 16) & 0xff0000;
243 1.1 tsubai DMAC_WAIT0;
244 1.15 tsutsui return COUNT;
245 1.1 tsubai }
246 1.1 tsubai
247 1.1 tsubai void
248 1.19 tsutsui GET_INTR(uint8_t *DATA1, uint8_t *DATA2)
249 1.1 tsubai {
250 1.15 tsutsui
251 1.15 tsutsui (void)WAIT_STATR_BITCLR(R0_CIP);
252 1.1 tsubai while (sc_statr & R0_MIRQ) {
253 1.1 tsubai DMAC_WAIT0;
254 1.1 tsubai *DATA1 |= sc_intrq1;
255 1.1 tsubai DMAC_WAIT0;
256 1.1 tsubai *DATA2 |= sc_intrq2;
257 1.1 tsubai DMAC_WAIT0;
258 1.1 tsubai }
259 1.1 tsubai }
260 1.1 tsubai
261 1.1 tsubai
262 1.1 tsubai void
263 1.15 tsutsui sc_send(struct sc_scb *scb, int chan, int ie)
264 1.4 tsubai {
265 1.4 tsubai struct sc_softc *sc = scb->scb_softc;
266 1.4 tsubai struct sc_chan_stat *cs;
267 1.4 tsubai struct scsipi_xfer *xs;
268 1.4 tsubai int i;
269 1.19 tsutsui uint8_t *p;
270 1.4 tsubai
271 1.4 tsubai cs = &sc->chan_stat[chan];
272 1.4 tsubai xs = scb->xs;
273 1.4 tsubai
274 1.19 tsutsui p = (uint8_t *)xs->cmd;
275 1.4 tsubai if (cs->scb != NULL) {
276 1.4 tsubai printf("SCSI%d: sc_send() NOT NULL cs->sc\n", chan);
277 1.16 christos printf("ie=0x%x scb=%p cs->sc=%p\n", ie, scb, cs->scb);
278 1.4 tsubai printf("cdb=");
279 1.4 tsubai for (i = 0; i < 6; i++)
280 1.4 tsubai printf(" 0x%x", *p++);
281 1.4 tsubai printf("\n");
282 1.4 tsubai panic("SCSI soft error");
283 1.1 tsubai /*NOTREACHED*/
284 1.1 tsubai }
285 1.1 tsubai
286 1.4 tsubai if (p[0] == SCOP_RESET && p[1] == SCOP_RESET) {
287 1.1 tsubai /*
288 1.1 tsubai * SCSI bus reset command procedure
289 1.1 tsubai * (vender unique by Sony Corp.)
290 1.1 tsubai */
291 1.1 tsubai #ifdef SCSI_1185AQ
292 1.4 tsubai if (sc_idenr & 0x08)
293 1.4 tsubai sc->scsi_1185AQ = 1;
294 1.4 tsubai else
295 1.4 tsubai sc->scsi_1185AQ = 0;
296 1.1 tsubai #endif
297 1.4 tsubai cs->scb = scb;
298 1.1 tsubai scsi_hardreset();
299 1.4 tsubai scb->istatus = INST_EP;
300 1.4 tsubai cs->scb = NULL;
301 1.4 tsubai sc_done(scb);
302 1.1 tsubai return;
303 1.1 tsubai }
304 1.1 tsubai
305 1.4 tsubai if (scb->sc_map && (scb->sc_map->mp_pages > 0)) {
306 1.1 tsubai /*
307 1.1 tsubai * use map table
308 1.1 tsubai */
309 1.4 tsubai scb->sc_coffset = scb->sc_map->mp_offset & PGOFSET;
310 1.4 tsubai if (scb->sc_map->mp_pages > NSCMAP) {
311 1.1 tsubai printf("SCSI%d: map table overflow\n", chan);
312 1.4 tsubai scb->istatus = INST_EP|INST_LB|INST_PRE;
313 1.1 tsubai return;
314 1.1 tsubai }
315 1.1 tsubai } else {
316 1.1 tsubai /*
317 1.1 tsubai * no use map table
318 1.1 tsubai */
319 1.4 tsubai scb->sc_coffset = (u_int)scb->sc_cpoint & PGOFSET;
320 1.1 tsubai }
321 1.4 tsubai scb->sc_ctag = 0;
322 1.1 tsubai
323 1.4 tsubai cs->scb = scb;
324 1.1 tsubai cs->comflg = OFF;
325 1.1 tsubai
326 1.1 tsubai cs->intr_flg = ie;
327 1.1 tsubai cs->chan_num = chan;
328 1.4 tsubai sc->perr_flag[chan] = 0;
329 1.4 tsubai sc->mout_flag[chan] = 0;
330 1.4 tsubai sc->min_cnt[chan] = 0;
331 1.4 tsubai
332 1.4 tsubai sc->sel_stat[chan] = SEL_WAIT;
333 1.4 tsubai append_wb(sc, cs);
334 1.4 tsubai sc_start(sc);
335 1.1 tsubai }
336 1.1 tsubai
337 1.1 tsubai /*
338 1.1 tsubai * SCSI start up routine
339 1.1 tsubai */
340 1.1 tsubai void
341 1.15 tsutsui sc_start(struct sc_softc *sc)
342 1.1 tsubai {
343 1.4 tsubai struct sc_chan_stat *cs;
344 1.19 tsutsui int chan, s;
345 1.19 tsutsui uint8_t dummy;
346 1.1 tsubai
347 1.4 tsubai s = splscsi();
348 1.4 tsubai cs = get_wb_chan(sc);
349 1.4 tsubai if ((cs == NULL) || (sc->ipc >= 0))
350 1.1 tsubai goto sc_start_exit;
351 1.4 tsubai chan = cs->chan_num;
352 1.4 tsubai if (sc->sel_stat[chan] != SEL_WAIT) {
353 1.1 tsubai /*
354 1.1 tsubai * already started
355 1.1 tsubai */
356 1.1 tsubai goto sc_start_exit;
357 1.1 tsubai }
358 1.4 tsubai sc->sel_stat[chan] = SEL_START;
359 1.1 tsubai
360 1.1 tsubai dummy = sc_cmonr;
361 1.1 tsubai DMAC_WAIT0;
362 1.1 tsubai if (dummy & (R4_MBSY|R4_MSEL)) {
363 1.4 tsubai sc->sel_stat[chan] = SEL_WAIT;
364 1.1 tsubai goto sc_start_exit;
365 1.1 tsubai }
366 1.1 tsubai
367 1.1 tsubai /*
368 1.1 tsubai * send SELECT with ATN command
369 1.1 tsubai */
370 1.4 tsubai sc->dma_stat = OFF;
371 1.4 tsubai sc->pad_start = 0;
372 1.1 tsubai dummy = sc_statr;
373 1.1 tsubai DMAC_WAIT0;
374 1.1 tsubai if (dummy & R0_CIP) {
375 1.4 tsubai sc->sel_stat[chan] = SEL_WAIT;
376 1.1 tsubai goto sc_start_exit;
377 1.1 tsubai }
378 1.1 tsubai sc_idenr = (chan << SC_TG_SHIFT) | SC_OWNID;
379 1.1 tsubai DMAC_WAIT0;
380 1.1 tsubai #ifdef SCSI_1185AQ
381 1.4 tsubai if (sc->scsi_1185AQ)
382 1.1 tsubai sc_intok1 = Ra_STO|Ra_ARBF;
383 1.1 tsubai else
384 1.1 tsubai sc_intok1 = Ra_STO|Ra_RSL|Ra_ARBF;
385 1.1 tsubai #else
386 1.1 tsubai sc_intok1 = Ra_STO|Ra_RSL|Ra_ARBF;
387 1.1 tsubai #endif
388 1.1 tsubai DMAC_WAIT0;
389 1.1 tsubai /*
390 1.1 tsubai * BUGFIX for signal reflection on BSY
391 1.1 tsubai * !Rb_DCNT
392 1.1 tsubai */
393 1.1 tsubai sc_intok2 = Rb_FNC|Rb_SRST|Rb_PHC|Rb_SPE;
394 1.1 tsubai DMAC_WAIT0;
395 1.1 tsubai
396 1.1 tsubai dummy = sc_cmonr;
397 1.1 tsubai DMAC_WAIT0;
398 1.1 tsubai if (dummy & (R4_MBSY|R4_MSEL)) {
399 1.4 tsubai sc->sel_stat[chan] = SEL_WAIT;
400 1.1 tsubai goto sc_start_exit;
401 1.1 tsubai }
402 1.4 tsubai SET_CMD(sc, SCMD_SEL_ATN);
403 1.1 tsubai
404 1.1 tsubai sc_start_exit:
405 1.1 tsubai splx(s);
406 1.1 tsubai }
407 1.1 tsubai
408 1.1 tsubai /*
409 1.1 tsubai * SCSI interrupt service routine
410 1.1 tsubai */
411 1.1 tsubai int
412 1.15 tsutsui scintr(void)
413 1.1 tsubai {
414 1.15 tsutsui int iloop;
415 1.19 tsutsui int chan;
416 1.19 tsutsui uint8_t dummy;
417 1.4 tsubai struct sc_softc *sc;
418 1.4 tsubai struct sc_chan_stat *cs;
419 1.19 tsutsui uint8_t s_int1, s_int2;
420 1.1 tsubai
421 1.19 tsutsui sc = device_lookup_private(&sc_cd, 0); /* XXX */
422 1.4 tsubai
423 1.1 tsubai scintr_loop:
424 1.1 tsubai
425 1.1 tsubai #if defined(CHECK_MRQ) && defined(news3400)
426 1.1 tsubai while (dmac_gstat & CH_MRQ(CH_SCSI))
427 1.1 tsubai DMAC_WAIT;
428 1.1 tsubai #endif
429 1.1 tsubai
430 1.1 tsubai for (iloop = 0; iloop < 100; iloop++) {
431 1.1 tsubai dummy = sc_statr;
432 1.1 tsubai DMAC_WAIT;
433 1.1 tsubai if ((dummy & R0_CIP) == 0)
434 1.1 tsubai break;
435 1.1 tsubai }
436 1.1 tsubai
437 1.1 tsubai /*
438 1.1 tsubai * get SCSI interrupt request
439 1.1 tsubai */
440 1.1 tsubai while (sc_statr & R0_MIRQ) {
441 1.1 tsubai DMAC_WAIT0;
442 1.1 tsubai s_int1 = sc_intrq1;
443 1.1 tsubai DMAC_WAIT0;
444 1.1 tsubai s_int2 = sc_intrq2;
445 1.1 tsubai DMAC_WAIT0;
446 1.4 tsubai sc->int_stat1 |= s_int1;
447 1.4 tsubai sc->int_stat2 |= s_int2;
448 1.1 tsubai }
449 1.1 tsubai
450 1.4 tsubai if (sc->int_stat2 & R3_SRST) {
451 1.1 tsubai /*
452 1.1 tsubai * RST signal is drived
453 1.1 tsubai */
454 1.4 tsubai sc->int_stat2 &= ~R3_SRST;
455 1.4 tsubai scsi_softreset(sc);
456 1.1 tsubai goto scintr_exit;
457 1.1 tsubai }
458 1.1 tsubai
459 1.4 tsubai if ((sc->ipc < 0) && (sc->wrc <= 0) && (sc->wbc <= 0)) {
460 1.4 tsubai sc->int_stat1 = 0;
461 1.4 tsubai sc->int_stat2 = 0;
462 1.1 tsubai goto scintr_exit;
463 1.1 tsubai }
464 1.1 tsubai
465 1.4 tsubai cs = get_wb_chan(sc);
466 1.19 tsutsui if (cs)
467 1.19 tsutsui chan = cs->chan_num;
468 1.4 tsubai
469 1.4 tsubai if (cs && (sc->sel_stat[chan] == SEL_START) &&
470 1.4 tsubai (sc->lastcmd == SCMD_SEL_ATN)) {
471 1.1 tsubai /*
472 1.1 tsubai * Check the result of SELECTION command
473 1.1 tsubai */
474 1.4 tsubai if (sc->int_stat1 & R2_RSL) {
475 1.1 tsubai /*
476 1.1 tsubai * RESELECTION occur
477 1.1 tsubai */
478 1.4 tsubai if (sc->wrc > 0) {
479 1.4 tsubai sc->sel_stat[chan] = SEL_RSLD;
480 1.1 tsubai } else {
481 1.1 tsubai /*
482 1.1 tsubai * Ghost RESELECTION ???
483 1.1 tsubai */
484 1.4 tsubai sc->int_stat1 &= ~R2_RSL;
485 1.1 tsubai }
486 1.1 tsubai }
487 1.4 tsubai if (sc->int_stat1 & R2_ARBF) {
488 1.1 tsubai /*
489 1.1 tsubai * ARBITRATION fault
490 1.1 tsubai */
491 1.4 tsubai sc->int_stat1 &= ~R2_ARBF;
492 1.4 tsubai sc->sel_stat[chan] = SEL_ARBF;
493 1.1 tsubai }
494 1.4 tsubai if (sc->int_stat1 & R2_STO) {
495 1.1 tsubai /*
496 1.1 tsubai * SELECTION timeout
497 1.1 tsubai */
498 1.4 tsubai sc->int_stat1 &= ~R2_STO;
499 1.15 tsutsui if ((sc->int_stat2&(R3_PHC|R3_RMSG)) !=
500 1.15 tsutsui (R3_PHC|R3_RMSG)) {
501 1.4 tsubai sc->ipc = chan;
502 1.4 tsubai sc->ip = &sc->chan_stat[chan];
503 1.4 tsubai sc->sel_stat[chan] = SEL_TIMEOUT;
504 1.4 tsubai sc->chan_stat[chan].scb->istatus
505 1.1 tsubai = INST_EP|INST_TO;
506 1.4 tsubai release_wb(sc);
507 1.1 tsubai }
508 1.1 tsubai }
509 1.1 tsubai
510 1.1 tsubai /*
511 1.1 tsubai * SELECTION command done
512 1.1 tsubai */
513 1.4 tsubai switch (sc->sel_stat[chan]) {
514 1.1 tsubai
515 1.1 tsubai case SEL_START:
516 1.4 tsubai if ((sc->int_stat2 & R3_FNC) == 0)
517 1.1 tsubai break;
518 1.1 tsubai /*
519 1.1 tsubai * SELECTION success
520 1.1 tsubai */
521 1.1 tsubai sc_intok2 = Rb_FNC|Rb_DCNT|Rb_SRST|Rb_PHC|Rb_SPE;
522 1.4 tsubai sc->ipc = chan;
523 1.4 tsubai sc->ip = &sc->chan_stat[chan];
524 1.4 tsubai sc->ip->scb->istatus |= INST_IP;
525 1.4 tsubai sc->dma_stat = OFF;
526 1.4 tsubai sc->pad_start = 0;
527 1.4 tsubai sc->sel_stat[chan] = SEL_SUCCESS;
528 1.4 tsubai release_wb(sc);
529 1.1 tsubai #ifndef NOT_SUPPORT_SYNCTR
530 1.4 tsubai sc_syncr = sc->sync_tr[chan];
531 1.1 tsubai DMAC_WAIT0;
532 1.1 tsubai #endif
533 1.1 tsubai DMAC_WAIT0;
534 1.1 tsubai break;
535 1.1 tsubai
536 1.1 tsubai case SEL_TIMEOUT:
537 1.1 tsubai /*
538 1.1 tsubai * SELECTION time out
539 1.1 tsubai */
540 1.4 tsubai sc_discon(sc);
541 1.1 tsubai goto scintr_exit;
542 1.1 tsubai
543 1.1 tsubai /* case SEL_RSLD: */
544 1.1 tsubai /* case SEL_ARBF: */
545 1.1 tsubai default:
546 1.1 tsubai /*
547 1.1 tsubai * SELECTION failed
548 1.1 tsubai */
549 1.4 tsubai sc->sel_stat[chan] = SEL_WAIT;
550 1.1 tsubai break;
551 1.1 tsubai }
552 1.4 tsubai if ((sc->int_stat1 & R2_RSL) == 0)
553 1.4 tsubai sc->int_stat2 &= ~R3_FNC;
554 1.1 tsubai }
555 1.1 tsubai
556 1.4 tsubai if (sc->ip != NULL) {
557 1.1 tsubai /*
558 1.1 tsubai * check In Process channel's request
559 1.1 tsubai */
560 1.4 tsubai if (sc->dma_stat != OFF) {
561 1.1 tsubai /*
562 1.1 tsubai * adjust pointer & counter
563 1.1 tsubai */
564 1.4 tsubai adjust_transfer(sc, sc->ip);
565 1.1 tsubai }
566 1.4 tsubai if (sc->int_stat2 & R3_SPE) {
567 1.15 tsutsui int volatile statr;
568 1.15 tsutsui int volatile cmonr;
569 1.1 tsubai
570 1.1 tsubai statr = sc_statr;
571 1.1 tsubai DMAC_WAIT0;
572 1.1 tsubai cmonr = sc_cmonr;
573 1.4 tsubai sc->int_stat2 &= ~R3_SPE;
574 1.4 tsubai sc->perr_flag[sc->ip->chan_num] = 1;
575 1.1 tsubai }
576 1.1 tsubai }
577 1.1 tsubai
578 1.4 tsubai if (sc->int_stat2 & R3_DCNT) {
579 1.1 tsubai /*
580 1.1 tsubai * Bus Free
581 1.1 tsubai */
582 1.4 tsubai sc_discon(sc);
583 1.4 tsubai sc->int_stat2 &= ~R3_DCNT;
584 1.1 tsubai }
585 1.1 tsubai
586 1.4 tsubai if ((sc->ipc >= 0) && (sc->sel_stat[sc->ipc] == SEL_RSL_WAIT)) {
587 1.4 tsubai sc->sel_stat[sc->ipc] = SEL_RSLD;
588 1.4 tsubai sc->ipc = -1;
589 1.4 tsubai sc->int_stat1 |= R2_RSL;
590 1.1 tsubai }
591 1.4 tsubai if (sc->int_stat1 & R2_RSL) {
592 1.1 tsubai /*
593 1.1 tsubai * Reselection
594 1.1 tsubai */
595 1.4 tsubai sc_resel(sc);
596 1.4 tsubai sc->int_stat1 &= ~R2_RSL;
597 1.4 tsubai if (sc->sel_stat[sc->ipc] == SEL_RSL_WAIT)
598 1.1 tsubai goto scintr_exit;
599 1.1 tsubai }
600 1.1 tsubai
601 1.1 tsubai
602 1.4 tsubai if ((sc->ipc >= 0) && (sc->ipc != SC_OWNID) &&
603 1.4 tsubai (sc->sel_stat[sc->ipc] == SEL_SUCCESS)) {
604 1.4 tsubai if (sc->int_stat2 & R3_PHC) {
605 1.1 tsubai /*
606 1.1 tsubai * Phase change
607 1.1 tsubai */
608 1.4 tsubai sc->int_stat2 &= ~(R3_PHC|R3_RMSG);
609 1.4 tsubai sc_pmatch(sc);
610 1.4 tsubai } else if (sc->int_stat2 & R3_RMSG) {
611 1.1 tsubai /*
612 1.1 tsubai * message Phase
613 1.1 tsubai */
614 1.4 tsubai if (sc->min_flag > 0) {
615 1.4 tsubai sc->int_stat2 &= ~(R3_PHC|R3_RMSG);
616 1.4 tsubai sc_pmatch(sc);
617 1.1 tsubai }
618 1.1 tsubai }
619 1.4 tsubai else if (sc->dma_stat != OFF) {
620 1.1 tsubai dummy = sc_cmonr;
621 1.1 tsubai DMAC_WAIT0;
622 1.1 tsubai if ((dummy & (R4_MMSG|R4_MCD|R4_MREQ)) == R4_MREQ) {
623 1.1 tsubai /*
624 1.1 tsubai * still DATA transfer phase
625 1.1 tsubai */
626 1.4 tsubai sc_dio_pad(sc, sc->ip);
627 1.1 tsubai }
628 1.1 tsubai }
629 1.4 tsubai else if (sc->ip->comflg == CF_SEND) {
630 1.1 tsubai dummy = sc_cmonr;
631 1.1 tsubai DMAC_WAIT0;
632 1.1 tsubai if ((dummy & SC_PMASK) == COM_OUT) {
633 1.1 tsubai /*
634 1.1 tsubai * command out phase
635 1.1 tsubai */
636 1.4 tsubai sc_cout(sc, sc->ip);
637 1.1 tsubai }
638 1.1 tsubai }
639 1.1 tsubai } else {
640 1.4 tsubai if (sc->int_stat2 & (R3_PHC|R3_RMSG))
641 1.1 tsubai goto scintr_exit;
642 1.1 tsubai }
643 1.1 tsubai
644 1.4 tsubai if ((sc->int_stat1 & (R2_STO|R2_RSL|R2_ARBF))
645 1.4 tsubai || (sc->int_stat2 & (R3_DCNT|R3_SRST|R3_PHC|R3_SPE))) {
646 1.1 tsubai /*
647 1.1 tsubai * still remain intrq
648 1.1 tsubai */
649 1.1 tsubai goto scintr_loop;
650 1.1 tsubai }
651 1.1 tsubai
652 1.1 tsubai scintr_exit:
653 1.15 tsutsui return 1;
654 1.1 tsubai }
655 1.1 tsubai
656 1.1 tsubai /*
657 1.1 tsubai * SCSI bus reset routine
658 1.1 tsubai * scsi_hardreset() is occered a reset interrupt.
659 1.1 tsubai * And call scsi_softreset().
660 1.1 tsubai */
661 1.1 tsubai void
662 1.15 tsutsui scsi_hardreset(void)
663 1.1 tsubai {
664 1.15 tsutsui int s;
665 1.1 tsubai #ifdef DMAC_MAP_INIT
666 1.15 tsutsui int i;
667 1.1 tsubai #endif
668 1.4 tsubai struct sc_softc *sc;
669 1.1 tsubai
670 1.19 tsutsui sc = device_lookup_private(&sc_cd, 0); /* XXX */
671 1.1 tsubai s = splscsi();
672 1.1 tsubai
673 1.4 tsubai scsi_chipreset(sc);
674 1.1 tsubai DMAC_WAIT0;
675 1.4 tsubai sc->int_stat1 = 0;
676 1.4 tsubai sc->int_stat2 = 0;
677 1.4 tsubai SET_CMD(sc, SCMD_AST_RST); /* assert RST signal */
678 1.1 tsubai
679 1.1 tsubai #ifdef DMAC_MAP_INIT
680 1.1 tsubai if (dmac_map_init == 0) {
681 1.1 tsubai dmac_map_init++;
682 1.1 tsubai for (i = 0; i < NDMACMAP; i++) {
683 1.9 thorpej # if defined(__mips__) && defined(CPU_SINGLE)
684 1.1 tsubai dmac_gsel = CH_SCSI;
685 1.19 tsutsui dmac_ctag = (uint8_t)i;
686 1.19 tsutsui dmac_cmap = (uint16_t)0;
687 1.1 tsubai # endif
688 1.1 tsubai }
689 1.1 tsubai }
690 1.1 tsubai #endif
691 1.1 tsubai /*cxd1185_init();*/
692 1.1 tsubai splx(s);
693 1.1 tsubai }
694 1.1 tsubai
695 1.1 tsubai /*
696 1.1 tsubai * I/O port (sc_ioptr) bit assign
697 1.11 tsutsui *
698 1.1 tsubai * Rf_PRT3 - <reserved>
699 1.1 tsubai * Rf_PRT2 - <reserved>
700 1.1 tsubai * Rf_PRT1 out Floppy Disk Density control
701 1.1 tsubai * Rf_PRT0 out Floppy Disk Eject control
702 1.1 tsubai */
703 1.1 tsubai
704 1.1 tsubai void
705 1.15 tsutsui scsi_chipreset(struct sc_softc *sc)
706 1.1 tsubai {
707 1.15 tsutsui int s;
708 1.19 tsutsui uint8_t save_ioptr;
709 1.1 tsubai
710 1.1 tsubai s = splscsi();
711 1.1 tsubai
712 1.9 thorpej #if defined(__mips__) && defined(CPU_SINGLE)
713 1.1 tsubai dmac_gsel = CH_SCSI;
714 1.1 tsubai dmac_cwid = 4; /* initialize DMAC SCSI chan */
715 1.19 tsutsui *(volatile uint8_t *)PINTEN |= DMA_INTEN;
716 1.1 tsubai dma_reset(CH_SCSI);
717 1.1 tsubai #endif
718 1.1 tsubai sc_envir = 0; /* 1/4 clock */
719 1.1 tsubai DMAC_WAIT0;
720 1.1 tsubai save_ioptr = sc_ioptr;
721 1.1 tsubai DMAC_WAIT0;
722 1.4 tsubai sc->lastcmd = SCMD_CHIP_RST;
723 1.1 tsubai sc_comr = SCMD_CHIP_RST; /* reset chip */
724 1.1 tsubai DMAC_WAIT;
725 1.15 tsutsui (void)WAIT_STATR_BITCLR(R0_CIP);
726 1.1 tsubai /*
727 1.1 tsubai * SCMD_CHIP_RST command reset all register
728 1.1 tsubai * except sc_statr<7:6> & sc_cmonr.
729 1.1 tsubai * So, bit R0_MIRQ & R3_FNC will be not set.
730 1.1 tsubai */
731 1.1 tsubai sc_idenr = SC_OWNID;
732 1.1 tsubai DMAC_WAIT0;
733 1.1 tsubai
734 1.1 tsubai sc_intok1 = Ra_STO|Ra_RSL|Ra_ARBF;
735 1.1 tsubai DMAC_WAIT0;
736 1.1 tsubai sc_intok2 = Rb_FNC|Rb_SRST|Rb_PHC|Rb_SPE|Rb_RMSG;
737 1.1 tsubai DMAC_WAIT0;
738 1.1 tsubai
739 1.1 tsubai sc_ioptr = save_ioptr;
740 1.1 tsubai DMAC_WAIT;
741 1.1 tsubai
742 1.1 tsubai sc_moder = Rc_TMSL; /* RST drive time = 25.5 us */
743 1.1 tsubai DMAC_WAIT0;
744 1.1 tsubai sc_timer = 0x2;
745 1.1 tsubai DMAC_WAIT0;
746 1.1 tsubai
747 1.1 tsubai sc_moder = Rc_SPHI; /* selection timeout = 252 ms */
748 1.1 tsubai DMAC_WAIT0;
749 1.1 tsubai sc_timer = SEL_TIMEOUT_VALUE;
750 1.1 tsubai DMAC_WAIT0;
751 1.1 tsubai
752 1.1 tsubai #ifdef SCSI_1185AQ
753 1.4 tsubai if (sc->scsi_1185AQ)
754 1.4 tsubai SET_CMD(sc, SCMD_ENB_SEL); /* enable reselection */
755 1.1 tsubai #endif
756 1.1 tsubai
757 1.4 tsubai sc->int_stat1 &= ~R2_RSL; /* ignore RSL inter request */
758 1.1 tsubai
759 1.1 tsubai splx(s);
760 1.1 tsubai }
761 1.1 tsubai
762 1.1 tsubai void
763 1.15 tsutsui scsi_softreset(struct sc_softc *sc)
764 1.1 tsubai {
765 1.19 tsutsui struct sc_chan_stat *cs;
766 1.4 tsubai int i;
767 1.15 tsutsui /* int (*handler)(); */
768 1.1 tsubai
769 1.4 tsubai sc->wbq_actf = NULL;
770 1.4 tsubai sc->wbq_actl = NULL;
771 1.4 tsubai sc->wbc = 0;
772 1.4 tsubai sc->wrc = 0;
773 1.4 tsubai sc->ip = NULL;
774 1.4 tsubai sc->ipc = -1;
775 1.4 tsubai sc->dma_stat = OFF;
776 1.4 tsubai sc->pad_start = 0;
777 1.1 tsubai
778 1.1 tsubai for (i = 0; i < NTARGET; ++i) {
779 1.1 tsubai if (i == SC_OWNID)
780 1.1 tsubai continue;
781 1.4 tsubai cs = &sc->chan_stat[i];
782 1.1 tsubai cs->wb_next = NULL;
783 1.1 tsubai #ifndef NOT_SUPPORT_SYNCTR
784 1.4 tsubai sc->sync_tr[i] = 0; /* asynchronous mode */
785 1.1 tsubai #endif
786 1.4 tsubai sc->sel_stat[i] = SEL_WAIT;
787 1.4 tsubai if (cs->scb != NULL) {
788 1.4 tsubai struct sc_scb *scb = cs->scb;
789 1.4 tsubai
790 1.4 tsubai if ((cs->scb->istatus & INST_EP) == 0)
791 1.4 tsubai cs->scb->istatus = (INST_EP|INST_HE);
792 1.4 tsubai cs->scb = NULL;
793 1.9 thorpej #ifdef __mips__
794 1.4 tsubai clean_k2dcache(scb);
795 1.4 tsubai #endif
796 1.4 tsubai if (cs->intr_flg == SCSI_INTEN) {
797 1.4 tsubai intrcnt[SCSI_INTR]++;
798 1.1 tsubai #if 0
799 1.4 tsubai handler = scintsw[i].sci_inthandler;
800 1.4 tsubai if (handler)
801 1.4 tsubai (*handler)(scintsw[i].sci_ctlr);
802 1.1 tsubai #endif
803 1.1 tsubai }
804 1.4 tsubai sc_done(scb);
805 1.1 tsubai }
806 1.1 tsubai }
807 1.1 tsubai }
808 1.1 tsubai
809 1.1 tsubai /*
810 1.1 tsubai * RESELECTION interrupt service routine
811 1.1 tsubai * ( RESELECTION phase )
812 1.1 tsubai */
813 1.1 tsubai void
814 1.15 tsutsui sc_resel(struct sc_softc *sc)
815 1.1 tsubai {
816 1.15 tsutsui struct sc_chan_stat *cs;
817 1.19 tsutsui uint8_t chan;
818 1.19 tsutsui uint8_t statr;
819 1.15 tsutsui int iloop;
820 1.1 tsubai
821 1.4 tsubai sc->min_flag = 0;
822 1.1 tsubai chan = (sc_idenr & R6_SID_MASK) >> SC_TG_SHIFT;
823 1.1 tsubai
824 1.1 tsubai if (chan == SC_OWNID)
825 1.1 tsubai return;
826 1.1 tsubai
827 1.1 tsubai statr = sc_statr;
828 1.1 tsubai DMAC_WAIT0;
829 1.1 tsubai if (statr & R0_CIP) {
830 1.4 tsubai if (sc->lastcmd == SCMD_SEL_ATN) {
831 1.1 tsubai /*
832 1.1 tsubai * SELECTION command dead lock ?
833 1.1 tsubai * save interrupt request
834 1.1 tsubai */
835 1.1 tsubai while (sc_statr & R0_MIRQ) {
836 1.1 tsubai DMAC_WAIT0;
837 1.4 tsubai sc->int_stat1 |= sc_intrq1;
838 1.1 tsubai DMAC_WAIT0;
839 1.4 tsubai sc->int_stat2 |= sc_intrq2;
840 1.1 tsubai DMAC_WAIT0;
841 1.1 tsubai }
842 1.4 tsubai scsi_chipreset(sc);
843 1.1 tsubai }
844 1.1 tsubai }
845 1.1 tsubai
846 1.4 tsubai cs = &sc->chan_stat[chan];
847 1.4 tsubai if (cs->scb == NULL) {
848 1.1 tsubai scsi_hardreset();
849 1.1 tsubai return;
850 1.1 tsubai }
851 1.4 tsubai if ((cs->scb->istatus & INST_WR) == 0) {
852 1.1 tsubai scsi_hardreset();
853 1.1 tsubai return;
854 1.1 tsubai }
855 1.1 tsubai
856 1.4 tsubai if (sc->ipc >= 0) {
857 1.1 tsubai scsi_hardreset();
858 1.1 tsubai return;
859 1.1 tsubai }
860 1.1 tsubai
861 1.4 tsubai sc->ip = cs;
862 1.4 tsubai sc->ipc = chan;
863 1.1 tsubai
864 1.1 tsubai sc_intok2 = Rb_FNC|Rb_DCNT|Rb_SRST|Rb_PHC|Rb_SPE;
865 1.1 tsubai DMAC_WAIT0;
866 1.1 tsubai
867 1.1 tsubai iloop = 0;
868 1.4 tsubai while ((sc->int_stat2 & R3_FNC) == 0) {
869 1.1 tsubai /*
870 1.1 tsubai * Max 6 usec wait
871 1.1 tsubai */
872 1.1 tsubai if (iloop++ > RSL_LOOP_CNT) {
873 1.4 tsubai sc->sel_stat[chan] = SEL_RSL_WAIT;
874 1.1 tsubai return;
875 1.1 tsubai }
876 1.4 tsubai GET_INTR(&sc->int_stat1, &sc->int_stat2);
877 1.1 tsubai }
878 1.4 tsubai sc->int_stat2 &= ~R3_FNC;
879 1.11 tsutsui
880 1.4 tsubai sc->sel_stat[chan] = SEL_SUCCESS;
881 1.1 tsubai
882 1.4 tsubai sc->wrc--;
883 1.4 tsubai sc->dma_stat = OFF;
884 1.4 tsubai sc->pad_start = 0;
885 1.4 tsubai cs->scb->istatus |= INST_IP;
886 1.4 tsubai cs->scb->istatus &= ~INST_WR;
887 1.1 tsubai
888 1.1 tsubai #ifndef NOT_SUPPORT_SYNCTR
889 1.4 tsubai sc_syncr = sc->sync_tr[chan];
890 1.1 tsubai DMAC_WAIT0;
891 1.1 tsubai #endif
892 1.1 tsubai }
893 1.1 tsubai
894 1.1 tsubai /*
895 1.1 tsubai * DISCONNECT interrupt service routine
896 1.1 tsubai * ( Target disconnect / job done )
897 1.1 tsubai */
898 1.1 tsubai void
899 1.15 tsutsui sc_discon(struct sc_softc *sc)
900 1.1 tsubai {
901 1.19 tsutsui struct sc_chan_stat *cs;
902 1.15 tsutsui /* int (*handler)(); */
903 1.19 tsutsui uint8_t dummy;
904 1.1 tsubai
905 1.1 tsubai /*
906 1.7 wiz * Signal reflection on BSY has occurred.
907 1.1 tsubai * Not Bus Free Phase, ignore.
908 1.1 tsubai *
909 1.1 tsubai * But, CXD1185Q reset INIT bit of sc_statr.
910 1.1 tsubai * So, can't issue Transfer Information command.
911 1.11 tsutsui *
912 1.1 tsubai * What shall we do ? Bus reset ?
913 1.1 tsubai */
914 1.4 tsubai if ((sc->int_stat2 & R3_DCNT) && ((sc_intok2 & Rb_DCNT) == 0))
915 1.1 tsubai return;
916 1.1 tsubai
917 1.1 tsubai sc_intok2 = Rb_FNC|Rb_SRST|Rb_PHC|Rb_SPE;
918 1.1 tsubai DMAC_WAIT0;
919 1.1 tsubai
920 1.4 tsubai sc->min_flag = 0;
921 1.1 tsubai dummy = sc_cmonr;
922 1.1 tsubai DMAC_WAIT0;
923 1.1 tsubai if (dummy & R4_MATN) {
924 1.4 tsubai SET_CMD(sc, SCMD_NGT_ATN);
925 1.1 tsubai (void) WAIT_STATR_BITSET(R0_MIRQ);
926 1.4 tsubai GET_INTR(&sc->int_stat1, &sc->int_stat2); /* clear interrupt */
927 1.1 tsubai }
928 1.1 tsubai
929 1.4 tsubai if ((sc->int_stat1 & R2_RSL) == 0)
930 1.4 tsubai sc->int_stat2 &= ~R3_FNC;
931 1.1 tsubai
932 1.4 tsubai cs = sc->ip;
933 1.4 tsubai if ((cs == NULL) || (sc->ipc < 0))
934 1.1 tsubai goto sc_discon_exit;
935 1.1 tsubai
936 1.4 tsubai if ((sc->sel_stat[cs->chan_num] != SEL_SUCCESS)
937 1.4 tsubai && (sc->sel_stat[cs->chan_num] != SEL_TIMEOUT))
938 1.19 tsutsui printf("%s: eh!\n", __func__);
939 1.1 tsubai
940 1.1 tsubai /*
941 1.1 tsubai * indicate abnormal terminate
942 1.1 tsubai */
943 1.4 tsubai if ((cs->scb->istatus & (INST_EP|INST_WR)) == 0)
944 1.4 tsubai cs->scb->istatus |= (INST_EP|INST_PRE|INST_LB);
945 1.1 tsubai
946 1.4 tsubai cs->scb->istatus &= ~INST_IP;
947 1.4 tsubai sc->dma_stat = OFF;
948 1.4 tsubai sc->pad_start = 0;
949 1.4 tsubai sc->ip = NULL;
950 1.4 tsubai sc->ipc = -1;
951 1.4 tsubai
952 1.4 tsubai if ((cs->scb->istatus & INST_WR) == 0) {
953 1.4 tsubai struct sc_scb *scb = cs->scb;
954 1.4 tsubai
955 1.4 tsubai if (sc->perr_flag[cs->chan_num] > 0)
956 1.4 tsubai cs->scb->istatus |= INST_EP|INST_PRE;
957 1.4 tsubai cs->scb = NULL;
958 1.9 thorpej #ifdef __mips__
959 1.4 tsubai clean_k2dcache(scb);
960 1.4 tsubai #endif
961 1.4 tsubai if (cs->intr_flg == SCSI_INTEN) {
962 1.4 tsubai intrcnt[SCSI_INTR]++;
963 1.1 tsubai #if 0
964 1.4 tsubai handler = scintsw[cs->chan_num].sci_inthandler;
965 1.4 tsubai if (handler)
966 1.4 tsubai (*handler)(scintsw[cs->chan_num].sci_ctlr);
967 1.1 tsubai #endif
968 1.1 tsubai }
969 1.4 tsubai sc_done(scb);
970 1.1 tsubai }
971 1.1 tsubai
972 1.1 tsubai sc_discon_exit:
973 1.4 tsubai sc_start(sc);
974 1.1 tsubai }
975 1.1 tsubai
976 1.1 tsubai /*
977 1.1 tsubai * SCSI phase match interrupt service routine
978 1.1 tsubai */
979 1.1 tsubai void
980 1.15 tsutsui sc_pmatch(struct sc_softc *sc)
981 1.1 tsubai {
982 1.4 tsubai struct sc_chan_stat *cs;
983 1.19 tsutsui uint8_t phase;
984 1.19 tsutsui uint8_t phase2;
985 1.19 tsutsui uint8_t cmonr;
986 1.1 tsubai
987 1.4 tsubai sc->int_stat2 &= ~R3_FNC; /* XXXXXXXX */
988 1.1 tsubai
989 1.4 tsubai cs = sc->ip;
990 1.1 tsubai if (cs == NULL)
991 1.1 tsubai return;
992 1.1 tsubai
993 1.9 thorpej #if defined(__mips__) && defined(CPU_SINGLE)
994 1.1 tsubai dma_reset(CH_SCSI);
995 1.4 tsubai #endif
996 1.1 tsubai phase = sc_cmonr & SC_PMASK;
997 1.1 tsubai DMAC_WAIT0;
998 1.1 tsubai for (;;) {
999 1.1 tsubai phase2 = phase;
1000 1.1 tsubai cmonr = sc_cmonr;
1001 1.1 tsubai DMAC_WAIT0;
1002 1.1 tsubai phase = cmonr & SC_PMASK;
1003 1.1 tsubai if (phase == phase2) {
1004 1.1 tsubai if ((phase == DAT_IN) || (phase == DAT_OUT))
1005 1.1 tsubai break;
1006 1.1 tsubai else if (cmonr & R4_MREQ)
1007 1.1 tsubai break;
1008 1.1 tsubai }
1009 1.1 tsubai }
1010 1.1 tsubai
1011 1.1 tsubai
1012 1.4 tsubai sc->dma_stat = OFF;
1013 1.4 tsubai sc->pad_start = 0;
1014 1.1 tsubai
1015 1.1 tsubai if (phase == COM_OUT) {
1016 1.4 tsubai sc->min_flag = 0;
1017 1.1 tsubai if (cs->comflg != CF_SEND)
1018 1.1 tsubai cs->comflg = CF_SET;
1019 1.4 tsubai sc_cout(sc, cs);
1020 1.1 tsubai } else {
1021 1.1 tsubai cs->comflg = CF_ENOUGH;
1022 1.1 tsubai sc_intok2 &= ~Rb_FNC;
1023 1.1 tsubai if (phase == MES_IN) {
1024 1.4 tsubai sc->min_flag++;
1025 1.4 tsubai sc_min(sc, cs);
1026 1.1 tsubai } else {
1027 1.4 tsubai sc->min_flag = 0;
1028 1.1 tsubai
1029 1.1 tsubai switch (phase) {
1030 1.1 tsubai
1031 1.1 tsubai case MES_OUT:
1032 1.4 tsubai sc_mout(sc, cs);
1033 1.1 tsubai break;
1034 1.1 tsubai
1035 1.1 tsubai case DAT_IN:
1036 1.1 tsubai case DAT_OUT:
1037 1.4 tsubai sc_dio(sc, cs);
1038 1.1 tsubai break;
1039 1.1 tsubai
1040 1.1 tsubai case STAT_IN:
1041 1.4 tsubai sc_sin(sc, cs);
1042 1.1 tsubai break;
1043 1.1 tsubai
1044 1.1 tsubai default:
1045 1.1 tsubai printf("SCSI%d: unknown phase\n", cs->chan_num);
1046 1.1 tsubai break;
1047 1.1 tsubai }
1048 1.1 tsubai }
1049 1.1 tsubai }
1050 1.1 tsubai }
1051 1.1 tsubai
1052 1.1 tsubai
1053 1.1 tsubai void
1054 1.15 tsutsui flush_fifo(struct sc_softc *sc)
1055 1.1 tsubai {
1056 1.19 tsutsui uint8_t dummy;
1057 1.19 tsutsui uint8_t tmp;
1058 1.19 tsutsui uint8_t tmp0;
1059 1.1 tsubai
1060 1.1 tsubai dummy = sc_ffstr;
1061 1.1 tsubai DMAC_WAIT0;
1062 1.1 tsubai if (dummy & R5_FIFOREM) {
1063 1.1 tsubai /*
1064 1.1 tsubai * flush FIFO
1065 1.1 tsubai */
1066 1.4 tsubai SET_CMD(sc, SCMD_FLSH_FIFO);
1067 1.1 tsubai tmp = 0;
1068 1.1 tsubai do {
1069 1.1 tsubai do {
1070 1.1 tsubai dummy = sc_statr;
1071 1.1 tsubai DMAC_WAIT0;
1072 1.1 tsubai } while (dummy & R0_CIP);
1073 1.1 tsubai GET_INTR(&tmp0, &tmp); /* clear interrupt */
1074 1.1 tsubai } while ((tmp & R3_FNC) == 0);
1075 1.1 tsubai }
1076 1.1 tsubai }
1077 1.1 tsubai
1078 1.1 tsubai /*
1079 1.1 tsubai * SCSI command send routine
1080 1.1 tsubai */
1081 1.1 tsubai void
1082 1.15 tsutsui sc_cout(struct sc_softc *sc, struct sc_chan_stat *cs)
1083 1.1 tsubai {
1084 1.15 tsutsui int iloop;
1085 1.15 tsutsui int cdb_bytes;
1086 1.19 tsutsui uint8_t dummy;
1087 1.19 tsutsui uint8_t statr;
1088 1.4 tsubai struct scsipi_xfer *xs;
1089 1.1 tsubai
1090 1.1 tsubai if (cs->comflg == CF_SET) {
1091 1.4 tsubai struct sc_scb *scb = cs->scb;
1092 1.4 tsubai
1093 1.1 tsubai cs->comflg = CF_SEND;
1094 1.1 tsubai
1095 1.4 tsubai flush_fifo(sc);
1096 1.1 tsubai
1097 1.4 tsubai xs = scb->xs;
1098 1.4 tsubai cdb_bytes = xs->cmdlen;
1099 1.4 tsubai
1100 1.4 tsubai switch (xs->cmd->opcode & CMD_TYPEMASK) {
1101 1.1 tsubai case CMD_T0:
1102 1.1 tsubai case CMD_T1:
1103 1.1 tsubai case CMD_T5:
1104 1.1 tsubai break;
1105 1.1 tsubai
1106 1.1 tsubai default:
1107 1.1 tsubai cdb_bytes = 6;
1108 1.1 tsubai sc_intok2 |= Rb_FNC;
1109 1.1 tsubai break;
1110 1.1 tsubai }
1111 1.1 tsubai
1112 1.1 tsubai /*
1113 1.1 tsubai * set Active pointers
1114 1.1 tsubai */
1115 1.4 tsubai sc->act_cmd_pointer = (char *)xs->cmd;
1116 1.4 tsubai cs->act_trcnt = scb->sc_ctrnscnt;
1117 1.4 tsubai cs->act_point = scb->sc_cpoint;
1118 1.4 tsubai cs->act_tag = scb->sc_ctag;
1119 1.4 tsubai cs->act_offset = scb->sc_coffset;
1120 1.1 tsubai
1121 1.1 tsubai } else {
1122 1.1 tsubai cdb_bytes = 1;
1123 1.1 tsubai iloop = 0;
1124 1.1 tsubai do {
1125 1.1 tsubai dummy = sc_cmonr;
1126 1.1 tsubai DMAC_WAIT0;
1127 1.1 tsubai if ((dummy & SC_PMASK) != COM_OUT)
1128 1.1 tsubai return;
1129 1.1 tsubai statr = sc_statr;
1130 1.1 tsubai DMAC_WAIT0;
1131 1.1 tsubai if (statr & R0_MIRQ)
1132 1.1 tsubai return;
1133 1.1 tsubai } while ((dummy & R4_MREQ) == 0);
1134 1.1 tsubai statr = sc_statr;
1135 1.1 tsubai DMAC_WAIT0;
1136 1.1 tsubai if (statr & R0_MIRQ)
1137 1.1 tsubai return;
1138 1.1 tsubai }
1139 1.1 tsubai
1140 1.1 tsubai
1141 1.1 tsubai SET_CNT(cdb_bytes);
1142 1.4 tsubai SET_CMD(sc, SCMD_TR_INFO|R0_TRBE);
1143 1.1 tsubai
1144 1.1 tsubai for (iloop = 0; iloop < cdb_bytes; iloop++) {
1145 1.1 tsubai do {
1146 1.1 tsubai dummy = sc_cmonr;
1147 1.1 tsubai DMAC_WAIT0;
1148 1.1 tsubai if ((dummy & SC_PMASK) != COM_OUT)
1149 1.1 tsubai return;
1150 1.1 tsubai } while ((dummy & R4_MREQ) == 0);
1151 1.1 tsubai statr = sc_statr;
1152 1.1 tsubai DMAC_WAIT0;
1153 1.1 tsubai if (statr & R0_MIRQ)
1154 1.1 tsubai return;
1155 1.4 tsubai sc_datr = *sc->act_cmd_pointer++;
1156 1.1 tsubai do {
1157 1.1 tsubai dummy = sc_cmonr;
1158 1.1 tsubai DMAC_WAIT0;
1159 1.1 tsubai } while ((dummy & R4_MACK) != 0);
1160 1.1 tsubai }
1161 1.1 tsubai }
1162 1.1 tsubai
1163 1.1 tsubai #define GET_MIN_COUNT 127
1164 1.1 tsubai
1165 1.1 tsubai /*
1166 1.1 tsubai * SCSI message accept routine
1167 1.1 tsubai */
1168 1.1 tsubai void
1169 1.15 tsutsui sc_min(struct sc_softc *sc, struct sc_chan_stat *cs)
1170 1.1 tsubai {
1171 1.4 tsubai struct sc_scb *scb = cs->scb;
1172 1.4 tsubai struct scsipi_xfer *xs = scb->xs;
1173 1.19 tsutsui uint8_t dummy;
1174 1.1 tsubai
1175 1.1 tsubai sc_intok2 = Rb_FNC|Rb_DCNT|Rb_SRST|Rb_PHC|Rb_SPE|Rb_RMSG;
1176 1.1 tsubai DMAC_WAIT0;
1177 1.1 tsubai
1178 1.4 tsubai if (sc->min_flag == 1)
1179 1.4 tsubai flush_fifo(sc);
1180 1.1 tsubai
1181 1.1 tsubai dummy = sc_cmonr;
1182 1.1 tsubai DMAC_WAIT0;
1183 1.1 tsubai if ((dummy & R4_MREQ) == 0) {
1184 1.1 tsubai printf("sc_min: !REQ cmonr=%x\n", dummy);
1185 1.4 tsubai print_scsi_stat(sc);
1186 1.1 tsubai scsi_hardreset();
1187 1.1 tsubai return;
1188 1.1 tsubai }
1189 1.1 tsubai
1190 1.1 tsubai /* retry_cmd_issue: */
1191 1.4 tsubai sc->int_stat2 &= ~R3_FNC;
1192 1.4 tsubai SET_CMD(sc, SCMD_TR_INFO);
1193 1.1 tsubai do {
1194 1.1 tsubai do {
1195 1.1 tsubai dummy = sc_statr;
1196 1.1 tsubai DMAC_WAIT0;
1197 1.1 tsubai } while (dummy & R0_CIP);
1198 1.19 tsutsui GET_INTR(&sc->int_stat1, &sc->int_stat2); /* clear interrupt */
1199 1.4 tsubai } while ((sc->int_stat2 & R3_FNC) == 0);
1200 1.4 tsubai sc->int_stat2 &= ~R3_FNC;
1201 1.1 tsubai
1202 1.1 tsubai dummy = sc_ffstr;
1203 1.1 tsubai if (dummy & R5_FIE) {
1204 1.1 tsubai DMAC_WAIT;
1205 1.1 tsubai dummy = sc_ffstr;
1206 1.1 tsubai DMAC_WAIT0;
1207 1.1 tsubai if (dummy & R5_FIE) {
1208 1.1 tsubai dummy = sc_statr;
1209 1.1 tsubai DMAC_WAIT0;
1210 1.1 tsubai if ((dummy & R0_INIT) == 0) {
1211 1.1 tsubai /*
1212 1.1 tsubai * CXD1185 detect BSY false
1213 1.1 tsubai */
1214 1.1 tsubai scsi_hardreset();
1215 1.1 tsubai return;
1216 1.1 tsubai }
1217 1.1 tsubai }
1218 1.1 tsubai }
1219 1.1 tsubai dummy = sc_datr; /* get message byte */
1220 1.1 tsubai DMAC_WAIT0;
1221 1.1 tsubai
1222 1.4 tsubai if (sc->min_cnt[cs->chan_num] == 0) {
1223 1.4 tsubai scb->message = scb->identify;
1224 1.1 tsubai if (dummy == MSG_EXTND) {
1225 1.1 tsubai /* Extended Message */
1226 1.4 tsubai sc->min_cnt[cs->chan_num] = GET_MIN_COUNT;
1227 1.4 tsubai sc->min_point[cs->chan_num] = scb->msgbuf;
1228 1.19 tsutsui memset(scb->msgbuf, 0, 8);
1229 1.4 tsubai *sc->min_point[cs->chan_num]++ = dummy;
1230 1.1 tsubai } else {
1231 1.1 tsubai switch ((dummy & MSG_IDENT)? MSG_IDENT : dummy) {
1232 1.1 tsubai
1233 1.1 tsubai case MSG_CCOMP:
1234 1.4 tsubai scb->istatus |= INST_EP;
1235 1.1 tsubai break;
1236 1.1 tsubai
1237 1.1 tsubai case MSG_MREJ:
1238 1.1 tsubai #ifndef NOT_SUPPORT_SYNCTR
1239 1.4 tsubai if (sc->mout_flag[cs->chan_num] == MOUT_SYNC_TR)
1240 1.4 tsubai sc->sync_tr[cs->chan_num] = 0;
1241 1.1 tsubai #endif
1242 1.1 tsubai break;
1243 1.1 tsubai
1244 1.1 tsubai case MSG_IDENT:
1245 1.1 tsubai case MSG_RDP:
1246 1.4 tsubai
1247 1.4 tsubai sc->dma_stat = OFF;
1248 1.4 tsubai sc->pad_start = 0;
1249 1.1 tsubai cs->comflg = OFF;
1250 1.1 tsubai /*
1251 1.4 tsubai * restore the saved value to Active pointers
1252 1.4 tsubai */
1253 1.4 tsubai sc->act_cmd_pointer = (char *)xs->cmd;
1254 1.4 tsubai cs->act_trcnt = scb->sc_ctrnscnt;
1255 1.4 tsubai cs->act_point = scb->sc_cpoint;
1256 1.4 tsubai cs->act_tag = scb->sc_ctag;
1257 1.4 tsubai cs->act_offset = scb->sc_coffset;
1258 1.1 tsubai break;
1259 1.1 tsubai
1260 1.1 tsubai case MSG_SDP:
1261 1.1 tsubai /*
1262 1.1 tsubai * save Active pointers
1263 1.1 tsubai */
1264 1.4 tsubai scb->sc_ctrnscnt = cs->act_trcnt;
1265 1.4 tsubai scb->sc_ctag = cs->act_tag;
1266 1.4 tsubai scb->sc_coffset = cs->act_offset;
1267 1.4 tsubai scb->sc_cpoint = cs->act_point;
1268 1.1 tsubai break;
1269 1.1 tsubai
1270 1.1 tsubai case MSG_DCNT:
1271 1.4 tsubai scb->istatus |= INST_WR;
1272 1.4 tsubai sc->wrc++;
1273 1.1 tsubai break;
1274 1.1 tsubai
1275 1.1 tsubai default:
1276 1.4 tsubai scb->message = MSG_MREJ;
1277 1.4 tsubai SET_CMD(sc, SCMD_AST_ATN);
1278 1.1 tsubai printf("SCSI%d:sc_min() Unknown mes=0x%x, \n",
1279 1.1 tsubai cs->chan_num, dummy);
1280 1.1 tsubai }
1281 1.1 tsubai }
1282 1.1 tsubai } else {
1283 1.4 tsubai *sc->min_point[cs->chan_num]++ = dummy;
1284 1.4 tsubai if (sc->min_cnt[cs->chan_num] == GET_MIN_COUNT)
1285 1.4 tsubai sc->min_cnt[cs->chan_num] = dummy;
1286 1.1 tsubai else
1287 1.4 tsubai sc->min_cnt[cs->chan_num]--;
1288 1.4 tsubai if (sc->min_cnt[cs->chan_num] <= 0) {
1289 1.1 tsubai #ifdef ABORT_SYNCTR_MES_FROM_TARGET
1290 1.4 tsubai if ((scb->msgbuf[2] == 0x01) &&
1291 1.4 tsubai (sc->mout_flag[cs->chan_num] == MOUT_SYNC_TR)) {
1292 1.1 tsubai #else
1293 1.4 tsubai if (scb->msgbuf[2] == 0x01) {
1294 1.1 tsubai #endif
1295 1.15 tsutsui int i;
1296 1.1 tsubai /*
1297 1.1 tsubai * receive Synchronous transfer message reply
1298 1.1 tsubai * calculate transfer period val
1299 1.1 tsubai * tpm * 4/1000 us = 4/16 * (tpv + 1)
1300 1.1 tsubai */
1301 1.1 tsubai #define TPM2TPV(tpm) (((tpm)*16 + 999) / 1000 - 1)
1302 1.1 tsubai #ifndef NOT_SUPPORT_SYNCTR
1303 1.4 tsubai i = scb->msgbuf[3]; /* get tpm */
1304 1.1 tsubai i = TPM2TPV(i) << 4;
1305 1.4 tsubai if (scb->msgbuf[4] == 0)
1306 1.4 tsubai sc->sync_tr[cs->chan_num] = 0;
1307 1.1 tsubai else
1308 1.4 tsubai sc->sync_tr[cs->chan_num] =
1309 1.4 tsubai i | scb->msgbuf[4];
1310 1.1 tsubai #endif /* !NOT_SUPPORT_SYNCTR */
1311 1.1 tsubai } else {
1312 1.4 tsubai scb->message = MSG_MREJ;
1313 1.4 tsubai SET_CMD(sc, SCMD_AST_ATN); /* assert ATN */
1314 1.1 tsubai }
1315 1.1 tsubai }
1316 1.1 tsubai }
1317 1.4 tsubai SET_CMD(sc, SCMD_NGT_ACK);
1318 1.1 tsubai }
1319 1.1 tsubai
1320 1.1 tsubai /*
1321 1.1 tsubai * SCSI message send routine
1322 1.1 tsubai */
1323 1.1 tsubai void
1324 1.15 tsutsui sc_mout(struct sc_softc *sc, struct sc_chan_stat *cs)
1325 1.1 tsubai {
1326 1.15 tsutsui struct sc_scb *scb = cs->scb;
1327 1.15 tsutsui u_char *mp;
1328 1.15 tsutsui int cnt;
1329 1.15 tsutsui int iloop;
1330 1.19 tsutsui uint8_t dummy;
1331 1.19 tsutsui uint8_t tmp;
1332 1.19 tsutsui uint8_t tmp0;
1333 1.1 tsubai
1334 1.4 tsubai flush_fifo(sc);
1335 1.1 tsubai
1336 1.4 tsubai if (sc->mout_flag[cs->chan_num] == 0) {
1337 1.4 tsubai sc->mout_flag[cs->chan_num] = MOUT_IDENTIFY;
1338 1.4 tsubai if (scb->message != 0) {
1339 1.1 tsubai sc_intok2 = Rb_FNC|Rb_DCNT|Rb_SRST|Rb_PHC|Rb_SPE|Rb_RMSG;
1340 1.1 tsubai DMAC_WAIT0;
1341 1.4 tsubai if ((scb->message == MSG_EXTND)
1342 1.4 tsubai && (scb->msgbuf[2] == 0x01)) {
1343 1.1 tsubai cnt = 5;
1344 1.4 tsubai mp = scb->msgbuf;
1345 1.4 tsubai scb->msgbuf[3] = MIN_TP;
1346 1.4 tsubai if (scb->msgbuf[4] > MAX_OFFSET_BYTES)
1347 1.4 tsubai scb->msgbuf[4] = MAX_OFFSET_BYTES;
1348 1.4 tsubai sc->mout_flag[cs->chan_num] = MOUT_SYNC_TR;
1349 1.1 tsubai } else {
1350 1.1 tsubai cnt = 1;
1351 1.4 tsubai mp = &scb->message;
1352 1.1 tsubai }
1353 1.1 tsubai
1354 1.1 tsubai SET_CNT(cnt);
1355 1.4 tsubai SET_CMD(sc, SCMD_TR_INFO|R0_TRBE);
1356 1.4 tsubai sc_datr = scb->identify;
1357 1.1 tsubai DMAC_WAIT0;
1358 1.1 tsubai for (iloop = 1; iloop < cnt; iloop++) {
1359 1.1 tsubai sc_datr = *mp++;
1360 1.1 tsubai DMAC_WAIT;
1361 1.1 tsubai }
1362 1.1 tsubai do {
1363 1.1 tsubai dummy = sc_cmonr;
1364 1.1 tsubai DMAC_WAIT0;
1365 1.1 tsubai if ((dummy & R4_MBSY) == 0)
1366 1.1 tsubai return;
1367 1.1 tsubai dummy = sc_statr;
1368 1.1 tsubai DMAC_WAIT0;
1369 1.1 tsubai } while (dummy & R0_CIP);
1370 1.1 tsubai
1371 1.1 tsubai tmp = 0;
1372 1.1 tsubai GET_INTR(&tmp0, &tmp); /* clear interrupt */
1373 1.1 tsubai if ((tmp & R3_FNC) == 0) {
1374 1.1 tsubai (void) WAIT_STATR_BITSET(R0_MIRQ);
1375 1.1 tsubai GET_INTR(&tmp0, &tmp); /* clear interrupt */
1376 1.1 tsubai }
1377 1.1 tsubai
1378 1.1 tsubai do {
1379 1.1 tsubai dummy = sc_cmonr;
1380 1.1 tsubai DMAC_WAIT0;
1381 1.1 tsubai if ((dummy & R4_MBSY) == 0)
1382 1.1 tsubai return;
1383 1.1 tsubai } while ((dummy & R4_MREQ) == 0);
1384 1.4 tsubai SET_CMD(sc, SCMD_NGT_ATN);
1385 1.15 tsutsui (void)WAIT_STATR_BITCLR(R0_CIP);
1386 1.1 tsubai GET_INTR(&tmp0, &tmp); /* clear interrupt */
1387 1.1 tsubai
1388 1.1 tsubai dummy = sc_cmonr;
1389 1.1 tsubai DMAC_WAIT0;
1390 1.1 tsubai if ((dummy & R4_MREQ) == 0) {
1391 1.1 tsubai printf("sc_mout: !REQ cmonr=%x\n", dummy);
1392 1.4 tsubai print_scsi_stat(sc);
1393 1.1 tsubai scsi_hardreset();
1394 1.1 tsubai return;
1395 1.1 tsubai }
1396 1.1 tsubai
1397 1.4 tsubai SET_CMD(sc, SCMD_TR_INFO);
1398 1.1 tsubai sc_datr = *mp++;
1399 1.1 tsubai DMAC_WAIT0;
1400 1.1 tsubai } else {
1401 1.1 tsubai dummy = sc_cmonr;
1402 1.1 tsubai DMAC_WAIT0;
1403 1.1 tsubai if (dummy & R4_MATN) {
1404 1.4 tsubai SET_CMD(sc, SCMD_NGT_ATN);
1405 1.1 tsubai (void) WAIT_STATR_BITCLR(R0_CIP);
1406 1.1 tsubai GET_INTR(&tmp0, &tmp); /* clear interrupt */
1407 1.1 tsubai }
1408 1.1 tsubai
1409 1.1 tsubai iloop = 0;
1410 1.1 tsubai do {
1411 1.1 tsubai dummy = sc_cmonr;
1412 1.1 tsubai DMAC_WAIT0;
1413 1.1 tsubai if (iloop++ > CHECK_LOOP_CNT)
1414 1.1 tsubai break;
1415 1.1 tsubai } while ((dummy & R4_MREQ) == 0);
1416 1.4 tsubai SET_CMD(sc, SCMD_TR_INFO);
1417 1.4 tsubai sc_datr = scb->identify;
1418 1.1 tsubai DMAC_WAIT0;
1419 1.1 tsubai }
1420 1.1 tsubai } else {
1421 1.1 tsubai dummy = sc_cmonr;
1422 1.1 tsubai DMAC_WAIT0;
1423 1.1 tsubai if (dummy & R4_MATN) {
1424 1.4 tsubai SET_CMD(sc, SCMD_NGT_ATN);
1425 1.1 tsubai (void) WAIT_STATR_BITCLR(R0_CIP);
1426 1.1 tsubai GET_INTR(&tmp0, &tmp); /* clear interrupt */
1427 1.1 tsubai }
1428 1.1 tsubai
1429 1.1 tsubai dummy = sc_cmonr;
1430 1.1 tsubai DMAC_WAIT0;
1431 1.1 tsubai if ((dummy & R4_MREQ) == 0) {
1432 1.1 tsubai printf("sc_mout: !REQ cmonr=%x\n", dummy);
1433 1.4 tsubai print_scsi_stat(sc);
1434 1.1 tsubai scsi_hardreset();
1435 1.1 tsubai return;
1436 1.1 tsubai }
1437 1.1 tsubai
1438 1.4 tsubai SET_CMD(sc, SCMD_TR_INFO);
1439 1.4 tsubai sc_datr = scb->message;
1440 1.1 tsubai DMAC_WAIT0;
1441 1.1 tsubai }
1442 1.1 tsubai }
1443 1.1 tsubai
1444 1.1 tsubai /*
1445 1.1 tsubai * SCSI status accept routine
1446 1.1 tsubai */
1447 1.1 tsubai void
1448 1.15 tsutsui sc_sin(struct sc_softc *sc, volatile struct sc_chan_stat *cs)
1449 1.1 tsubai {
1450 1.19 tsutsui uint8_t dummy;
1451 1.15 tsutsui int iloop;
1452 1.1 tsubai
1453 1.4 tsubai flush_fifo(sc);
1454 1.1 tsubai
1455 1.1 tsubai dummy = sc_cmonr;
1456 1.1 tsubai DMAC_WAIT0;
1457 1.1 tsubai if ((dummy & R4_MREQ) == 0) {
1458 1.1 tsubai printf("sc_sin: !REQ cmonr=%x\n", dummy);
1459 1.4 tsubai print_scsi_stat(sc);
1460 1.1 tsubai scsi_hardreset();
1461 1.1 tsubai return;
1462 1.1 tsubai }
1463 1.1 tsubai
1464 1.1 tsubai sc_intok2 = Rb_FNC|Rb_DCNT|Rb_SRST|Rb_PHC|Rb_SPE|Rb_RMSG;
1465 1.1 tsubai DMAC_WAIT0;
1466 1.1 tsubai
1467 1.4 tsubai SET_CMD(sc, SCMD_TR_INFO);
1468 1.1 tsubai
1469 1.15 tsutsui (void)WAIT_STATR_BITCLR(R0_CIP);
1470 1.1 tsubai
1471 1.4 tsubai sc->int_stat2 &= ~R3_FNC;
1472 1.1 tsubai iloop = 0;
1473 1.1 tsubai do {
1474 1.1 tsubai if (iloop++ > CHECK_LOOP_CNT)
1475 1.1 tsubai break;
1476 1.4 tsubai GET_INTR(&sc->int_stat1, &sc->int_stat2); /* clear interrupt */
1477 1.4 tsubai } while ((sc->int_stat2 & R3_FNC) == 0);
1478 1.4 tsubai sc->int_stat2 &= ~R3_FNC;
1479 1.1 tsubai
1480 1.4 tsubai cs->scb->tstatus = sc_datr; /* get status byte */
1481 1.1 tsubai DMAC_WAIT0;
1482 1.1 tsubai }
1483 1.1 tsubai
1484 1.1 tsubai /*
1485 1.1 tsubai * SCSI data in/out routine
1486 1.1 tsubai */
1487 1.1 tsubai void
1488 1.15 tsutsui sc_dio(struct sc_softc *sc, volatile struct sc_chan_stat *cs)
1489 1.1 tsubai {
1490 1.19 tsutsui struct sc_scb *scb;
1491 1.15 tsutsui int i;
1492 1.15 tsutsui int pages;
1493 1.19 tsutsui uint8_t tag;
1494 1.19 tsutsui uint32_t pfn;
1495 1.19 tsutsui uint8_t phase;
1496 1.4 tsubai struct scsipi_xfer *xs;
1497 1.1 tsubai
1498 1.4 tsubai scb = cs->scb;
1499 1.4 tsubai xs = scb->xs;
1500 1.1 tsubai
1501 1.1 tsubai sc_intok2 = Rb_FNC|Rb_DCNT|Rb_SRST|Rb_PHC|Rb_SPE;
1502 1.1 tsubai DMAC_WAIT0;
1503 1.1 tsubai
1504 1.1 tsubai if (cs->act_trcnt <= 0) {
1505 1.4 tsubai sc_dio_pad(sc, cs);
1506 1.1 tsubai return;
1507 1.1 tsubai }
1508 1.1 tsubai
1509 1.4 tsubai switch (xs->cmd->opcode) {
1510 1.1 tsubai
1511 1.1 tsubai case SCOP_READ:
1512 1.1 tsubai case SCOP_WRITE:
1513 1.1 tsubai case SCOP_EREAD:
1514 1.1 tsubai case SCOP_EWRITE:
1515 1.4 tsubai i = (cs->act_trcnt + DEV_BSIZE -1) / DEV_BSIZE;
1516 1.4 tsubai i *= DEV_BSIZE;
1517 1.1 tsubai break;
1518 1.1 tsubai
1519 1.1 tsubai default:
1520 1.1 tsubai i = cs->act_trcnt;
1521 1.1 tsubai break;
1522 1.1 tsubai }
1523 1.1 tsubai
1524 1.1 tsubai SET_CNT(i);
1525 1.4 tsubai sc->pad_cnt[cs->chan_num] = i - cs->act_trcnt;
1526 1.1 tsubai
1527 1.1 tsubai phase = sc_cmonr & SC_PMASK;
1528 1.1 tsubai DMAC_WAIT0;
1529 1.1 tsubai if (phase == DAT_IN) {
1530 1.1 tsubai if (sc_syncr == OFF) {
1531 1.1 tsubai DMAC_WAIT0;
1532 1.4 tsubai flush_fifo(sc);
1533 1.1 tsubai }
1534 1.1 tsubai }
1535 1.1 tsubai
1536 1.9 thorpej #if defined(__mips__) && defined(CPU_SINGLE)
1537 1.4 tsubai SET_CMD(sc, SCMD_TR_INFO|R0_DMA|R0_TRBE);
1538 1.1 tsubai #endif
1539 1.1 tsubai
1540 1.9 thorpej #if defined(__mips__) && defined(CPU_SINGLE)
1541 1.1 tsubai dmac_gsel = CH_SCSI;
1542 1.19 tsutsui dmac_ctrcl = (uint8_t)(cs->act_trcnt & 0xff);
1543 1.19 tsutsui dmac_ctrcm = (uint8_t)((cs->act_trcnt >> 8) & 0xff);
1544 1.19 tsutsui dmac_ctrch = (uint8_t)((cs->act_trcnt >> 16) & 0x0f);
1545 1.19 tsutsui dmac_cofsh = (uint8_t)((cs->act_offset >> 8) & 0xf);
1546 1.19 tsutsui dmac_cofsl = (uint8_t)(cs->act_offset & 0xff);
1547 1.1 tsubai #endif
1548 1.1 tsubai tag = 0;
1549 1.1 tsubai
1550 1.4 tsubai if (scb->sc_map && (scb->sc_map->mp_pages > 0)) {
1551 1.1 tsubai /*
1552 1.1 tsubai * Set DMAC map entry from map table
1553 1.1 tsubai */
1554 1.4 tsubai pages = scb->sc_map->mp_pages;
1555 1.1 tsubai for (i = cs->act_tag; i < pages; i++) {
1556 1.4 tsubai if ((pfn = scb->sc_map->mp_addr[i]) == 0)
1557 1.1 tsubai panic("SCSI:sc_dma() zero entry");
1558 1.9 thorpej #if defined(__mips__) && defined(CPU_SINGLE)
1559 1.1 tsubai dmac_gsel = CH_SCSI;
1560 1.19 tsutsui dmac_ctag = (uint8_t)tag++;
1561 1.19 tsutsui dmac_cmap = (uint16_t)pfn;
1562 1.1 tsubai #endif
1563 1.1 tsubai }
1564 1.1 tsubai #ifdef MAP_OVER_ACCESS
1565 1.9 thorpej # if defined(__mips__) && defined(CPU_SINGLE)
1566 1.1 tsubai dmac_gsel = CH_SCSI;
1567 1.19 tsutsui dmac_ctag = (uint8_t)tag++;
1568 1.19 tsutsui dmac_cmap = (uint16_t)pfn;
1569 1.1 tsubai # endif
1570 1.1 tsubai #endif
1571 1.1 tsubai } else {
1572 1.1 tsubai /*
1573 1.1 tsubai * Set DMAC map entry from logical address
1574 1.1 tsubai */
1575 1.5 tsubai pfn = kvtophys((vaddr_t)cs->act_point) >> PGSHIFT;
1576 1.1 tsubai pages = (cs->act_trcnt >> PGSHIFT) + 2;
1577 1.1 tsubai for (i = 0; i < pages; i++) {
1578 1.9 thorpej #if defined(__mips__) && defined(CPU_SINGLE)
1579 1.1 tsubai dmac_gsel = CH_SCSI;
1580 1.19 tsutsui dmac_ctag = (uint8_t)tag++;
1581 1.19 tsutsui dmac_cmap = (uint8_t)pfn + i;
1582 1.1 tsubai #endif
1583 1.1 tsubai }
1584 1.1 tsubai }
1585 1.1 tsubai
1586 1.9 thorpej #if defined(__mips__) && defined(CPU_SINGLE)
1587 1.1 tsubai dmac_gsel = CH_SCSI;
1588 1.1 tsubai dmac_ctag = 0;
1589 1.1 tsubai #endif
1590 1.1 tsubai
1591 1.1 tsubai if (phase == DAT_IN) {
1592 1.4 tsubai sc->dma_stat = SC_DMAC_RD;
1593 1.9 thorpej #if defined(__mips__) && defined(CPU_SINGLE)
1594 1.1 tsubai /*
1595 1.1 tsubai * auto pad flag is always on
1596 1.1 tsubai */
1597 1.1 tsubai dmac_gsel = CH_SCSI;
1598 1.1 tsubai dmac_cctl = DM_MODE|DM_APAD;
1599 1.1 tsubai DMAC_WAIT;
1600 1.1 tsubai dmac_cctl = DM_MODE|DM_APAD|DM_ENABLE;
1601 1.1 tsubai DMAC_WAIT0;
1602 1.1 tsubai #endif
1603 1.1 tsubai }
1604 1.1 tsubai else if (phase == DAT_OUT) {
1605 1.4 tsubai sc->dma_stat = SC_DMAC_WR;
1606 1.9 thorpej #if defined(__mips__) && defined(CPU_SINGLE)
1607 1.1 tsubai dmac_gsel = CH_SCSI;
1608 1.1 tsubai dmac_cctl = DM_APAD;
1609 1.1 tsubai DMAC_WAIT;
1610 1.1 tsubai dmac_cctl = DM_APAD|DM_ENABLE;
1611 1.1 tsubai DMAC_WAIT0;
1612 1.1 tsubai #endif
1613 1.1 tsubai /* DMAC start on mem->I/O */
1614 1.1 tsubai }
1615 1.1 tsubai }
1616 1.1 tsubai
1617 1.1 tsubai #define MAX_TR_CNT24 ((1 << 24) -1)
1618 1.1 tsubai void
1619 1.15 tsutsui sc_dio_pad(struct sc_softc *sc, volatile struct sc_chan_stat *cs)
1620 1.1 tsubai {
1621 1.19 tsutsui uint8_t dummy;
1622 1.1 tsubai
1623 1.1 tsubai if (cs->act_trcnt >= 0)
1624 1.1 tsubai return;
1625 1.4 tsubai sc->pad_start = 1;
1626 1.1 tsubai
1627 1.1 tsubai SET_CNT(MAX_TR_CNT24);
1628 1.4 tsubai SET_CMD(sc, SCMD_TR_PAD|R0_TRBE);
1629 1.1 tsubai dummy = sc_cmonr & SC_PMASK;
1630 1.1 tsubai DMAC_WAIT0;
1631 1.1 tsubai if (dummy == DAT_IN)
1632 1.1 tsubai dummy = sc_datr; /* get data */
1633 1.1 tsubai else
1634 1.1 tsubai sc_datr = 0; /* send data */
1635 1.1 tsubai }
1636 1.1 tsubai
1637 1.1 tsubai void
1638 1.15 tsutsui print_scsi_stat(struct sc_softc *sc)
1639 1.1 tsubai {
1640 1.15 tsutsui
1641 1.4 tsubai printf("ipc=%d wrc=%d wbc=%d\n", sc->ipc, sc->wrc, sc->wbc);
1642 1.1 tsubai }
1643 1.1 tsubai
1644 1.1 tsubai /*
1645 1.1 tsubai * return 0 if it was done. Or retun TRUE if it is busy.
1646 1.1 tsubai */
1647 1.1 tsubai int
1648 1.15 tsutsui sc_busy(struct sc_softc *sc, int chan)
1649 1.1 tsubai {
1650 1.15 tsutsui
1651 1.15 tsutsui return (int)sc->chan_stat[chan].scb;
1652 1.1 tsubai }
1653 1.1 tsubai
1654 1.1 tsubai
1655 1.1 tsubai /*
1656 1.1 tsubai * append channel into Waiting Bus_free queue
1657 1.1 tsubai */
1658 1.1 tsubai void
1659 1.15 tsutsui append_wb(struct sc_softc *sc, struct sc_chan_stat *cs)
1660 1.1 tsubai {
1661 1.4 tsubai int s;
1662 1.1 tsubai
1663 1.1 tsubai s = splclock(); /* inhibit process switch */
1664 1.4 tsubai if (sc->wbq_actf == NULL)
1665 1.4 tsubai sc->wbq_actf = cs;
1666 1.1 tsubai else
1667 1.4 tsubai sc->wbq_actl->wb_next = cs;
1668 1.4 tsubai sc->wbq_actl = cs;
1669 1.4 tsubai cs->scb->istatus = INST_WAIT;
1670 1.4 tsubai sc->wbc++;
1671 1.1 tsubai splx(s);
1672 1.1 tsubai }
1673 1.1 tsubai
1674 1.1 tsubai /*
1675 1.1 tsubai * get channel from Waiting Bus_free queue
1676 1.1 tsubai */
1677 1.4 tsubai struct sc_chan_stat *
1678 1.15 tsutsui get_wb_chan(struct sc_softc *sc)
1679 1.1 tsubai {
1680 1.4 tsubai struct sc_chan_stat *cs;
1681 1.4 tsubai int s;
1682 1.1 tsubai
1683 1.1 tsubai s = splclock(); /* inhibit process switch */
1684 1.4 tsubai cs = sc->wbq_actf;
1685 1.4 tsubai if (cs && cs->chan_num == SC_OWNID) /* needed? */
1686 1.4 tsubai cs = NULL;
1687 1.1 tsubai splx(s);
1688 1.4 tsubai return cs;
1689 1.1 tsubai }
1690 1.1 tsubai
1691 1.1 tsubai /*
1692 1.1 tsubai * release channel from Waiting Bus_free queue
1693 1.1 tsubai */
1694 1.1 tsubai int
1695 1.15 tsutsui release_wb(struct sc_softc *sc)
1696 1.1 tsubai {
1697 1.4 tsubai struct sc_chan_stat *cs;
1698 1.4 tsubai int error = 0;
1699 1.4 tsubai int s;
1700 1.1 tsubai
1701 1.1 tsubai s = splclock(); /* inhibit process switch */
1702 1.4 tsubai if (sc->wbq_actf == NULL) {
1703 1.1 tsubai error = -1;
1704 1.1 tsubai } else {
1705 1.4 tsubai cs = sc->wbq_actf;
1706 1.4 tsubai sc->wbq_actf = cs->wb_next;
1707 1.1 tsubai cs->wb_next = NULL;
1708 1.4 tsubai if (sc->wbq_actl == cs)
1709 1.4 tsubai sc->wbq_actl = NULL;
1710 1.4 tsubai cs->scb->istatus &= ~INST_WAIT;
1711 1.4 tsubai sc->wbc--;
1712 1.1 tsubai }
1713 1.1 tsubai splx(s);
1714 1.4 tsubai return error;
1715 1.1 tsubai }
1716 1.1 tsubai
1717 1.1 tsubai void
1718 1.15 tsutsui adjust_transfer(struct sc_softc *sc, struct sc_chan_stat *cs)
1719 1.1 tsubai {
1720 1.4 tsubai struct sc_scb *scb = cs->scb;
1721 1.4 tsubai u_int remain_cnt;
1722 1.4 tsubai u_int offset, sent_byte;
1723 1.1 tsubai
1724 1.4 tsubai if (sc->pad_start) {
1725 1.4 tsubai sc->pad_start = 0;
1726 1.1 tsubai remain_cnt = 0;
1727 1.1 tsubai } else {
1728 1.9 thorpej # if defined(__mips__) && defined(CPU_SINGLE)
1729 1.1 tsubai remain_cnt = GET_CNT();
1730 1.4 tsubai remain_cnt -= sc->pad_cnt[cs->chan_num];
1731 1.4 tsubai if (sc->dma_stat == SC_DMAC_WR) {
1732 1.1 tsubai /*
1733 1.1 tsubai * adjust counter in the FIFO
1734 1.1 tsubai */
1735 1.1 tsubai remain_cnt += sc_ffstr & R5_FIFOREM;
1736 1.1 tsubai }
1737 1.1 tsubai # endif
1738 1.1 tsubai }
1739 1.1 tsubai
1740 1.4 tsubai sent_byte = scb->sc_ctrnscnt - remain_cnt;
1741 1.1 tsubai cs->act_trcnt = remain_cnt;
1742 1.1 tsubai
1743 1.4 tsubai offset = scb->sc_coffset + sent_byte;
1744 1.1 tsubai cs->act_tag += (offset >> PGSHIFT);
1745 1.1 tsubai cs->act_offset = offset & PGOFSET;
1746 1.4 tsubai if ((scb->sc_map == NULL) || (scb->sc_map->mp_pages <= 0))
1747 1.1 tsubai cs->act_point += sent_byte;
1748 1.1 tsubai }
1749 1.3 tsubai
1750 1.9 thorpej #ifdef __mips__
1751 1.3 tsubai static void
1752 1.15 tsutsui clean_k2dcache(struct sc_scb *scb)
1753 1.3 tsubai {
1754 1.4 tsubai struct sc_map *sc_map = scb->sc_map;
1755 1.5 tsubai paddr_t pa;
1756 1.3 tsubai int i, pages;
1757 1.3 tsubai
1758 1.5 tsubai pa = kvtophys((vaddr_t)scb->msgbuf);
1759 1.8 thorpej mips_dcache_wbinv_range_index(MIPS_PHYS_TO_KSEG0(pa),
1760 1.8 thorpej sizeof(scb->msgbuf));
1761 1.4 tsubai
1762 1.4 tsubai if (MACH_IS_USPACE(scb->sc_cpoint))
1763 1.4 tsubai panic("clean_k2dcache: user address is not supported");
1764 1.4 tsubai
1765 1.4 tsubai if (MACH_IS_CACHED(scb->sc_cpoint)) {
1766 1.8 thorpej mips_dcache_wbinv_range_index((vaddr_t)scb->sc_cpoint,
1767 1.8 thorpej scb->sc_ctrnscnt);
1768 1.3 tsubai return;
1769 1.4 tsubai }
1770 1.3 tsubai
1771 1.4 tsubai if (sc_map) {
1772 1.4 tsubai pages = sc_map->mp_pages;
1773 1.4 tsubai for (i = 0; i < pages; i++) {
1774 1.4 tsubai pa = sc_map->mp_addr[i] << PGSHIFT;
1775 1.8 thorpej mips_dcache_wbinv_range_index(MIPS_PHYS_TO_KSEG0(pa),
1776 1.10 thorpej PAGE_SIZE);
1777 1.4 tsubai }
1778 1.3 tsubai }
1779 1.3 tsubai }
1780 1.3 tsubai #endif
1781