scsi_1185.c revision 1.5 1 1.5 tsubai /* $NetBSD: scsi_1185.c,v 1.5 1998/08/21 14:52:29 tsubai Exp $ */
2 1.3 tsubai
3 1.1 tsubai /*
4 1.1 tsubai * Copyright (c) 1992, 1993
5 1.1 tsubai * The Regents of the University of California. All rights reserved.
6 1.1 tsubai *
7 1.1 tsubai * This code is derived from software contributed to Berkeley by
8 1.1 tsubai * Sony Corp. and Kazumasa Utashiro of Software Research Associates, Inc.
9 1.1 tsubai *
10 1.1 tsubai * Redistribution and use in source and binary forms, with or without
11 1.1 tsubai * modification, are permitted provided that the following conditions
12 1.1 tsubai * are met:
13 1.1 tsubai * 1. Redistributions of source code must retain the above copyright
14 1.1 tsubai * notice, this list of conditions and the following disclaimer.
15 1.1 tsubai * 2. Redistributions in binary form must reproduce the above copyright
16 1.1 tsubai * notice, this list of conditions and the following disclaimer in the
17 1.1 tsubai * documentation and/or other materials provided with the distribution.
18 1.1 tsubai * 3. All advertising materials mentioning features or use of this software
19 1.1 tsubai * must display the following acknowledgement:
20 1.1 tsubai * This product includes software developed by the University of
21 1.1 tsubai * California, Berkeley and its contributors.
22 1.1 tsubai * 4. Neither the name of the University nor the names of its contributors
23 1.1 tsubai * may be used to endorse or promote products derived from this software
24 1.1 tsubai * without specific prior written permission.
25 1.1 tsubai *
26 1.1 tsubai * THIS SOFTWARE IS PROVIDED BY THE REGENTS AND CONTRIBUTORS ``AS IS'' AND
27 1.1 tsubai * ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
28 1.1 tsubai * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
29 1.1 tsubai * ARE DISCLAIMED. IN NO EVENT SHALL THE REGENTS OR CONTRIBUTORS BE LIABLE
30 1.1 tsubai * FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL
31 1.1 tsubai * DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS
32 1.1 tsubai * OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION)
33 1.1 tsubai * HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
34 1.1 tsubai * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
35 1.1 tsubai * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF
36 1.1 tsubai * SUCH DAMAGE.
37 1.1 tsubai *
38 1.1 tsubai * from: $Hdr: scsi_1185.c,v 4.300 91/06/09 06:22:20 root Rel41 $ SONY
39 1.1 tsubai *
40 1.1 tsubai * @(#)scsi_1185.c 8.1 (Berkeley) 6/11/93
41 1.1 tsubai */
42 1.1 tsubai
43 1.1 tsubai /*
44 1.1 tsubai * Copyright (c) 1989- by SONY Corporation.
45 1.4 tsubai *
46 1.1 tsubai * scsi_1185.c
47 1.1 tsubai *
48 1.1 tsubai * CXD1185Q
49 1.1 tsubai * SCSI bus low level common routines
50 1.1 tsubai * for one cpu machine
51 1.4 tsubai *
52 1.1 tsubai * MODIFY HISTORY:
53 1.1 tsubai *
54 1.1 tsubai * DMAC_WAIT --- DMAC_0266 wo tukau-baai, DMAC mata-wa SCSI-chip ni
55 1.1 tsubai * tuzukete access suru-baai,
56 1.1 tsubai * kanarazu wait wo ireru-beshi !
57 1.1 tsubai */
58 1.1 tsubai
59 1.1 tsubai #include <sys/param.h>
60 1.1 tsubai #include <sys/systm.h>
61 1.4 tsubai #include <sys/device.h>
62 1.4 tsubai
63 1.4 tsubai #include <dev/scsipi/scsi_all.h>
64 1.4 tsubai #include <dev/scsipi/scsipi_all.h>
65 1.4 tsubai #include <dev/scsipi/scsiconf.h>
66 1.1 tsubai
67 1.1 tsubai #include <machine/cpu.h>
68 1.4 tsubai #include <machine/intr.h>
69 1.4 tsubai #include <machine/locore.h>
70 1.4 tsubai #include <machine/machConst.h>
71 1.1 tsubai
72 1.2 thorpej #include <newsmips/dev/screg_1185.h>
73 1.4 tsubai #include <newsmips/dev/scsireg.h>
74 1.1 tsubai
75 1.4 tsubai #if defined(news3400)
76 1.2 thorpej # include <newsmips/dev/dmac_0448.h>
77 1.1 tsubai # ifndef NDMACMAP
78 1.4 tsubai # define NDMACMAP 144
79 1.1 tsubai # endif
80 1.1 tsubai #endif
81 1.1 tsubai
82 1.1 tsubai #define VOLATILE volatile
83 1.1 tsubai #define ABORT_SYNCTR_MES_FROM_TARGET
84 1.1 tsubai #define SCSI_1185AQ
85 1.1 tsubai #define RESET_RECOVER
86 1.1 tsubai #define DMAC_MAP_INIT /* for nws-3700 parity error */
87 1.1 tsubai #define APAD_ALWAYS_ON
88 1.1 tsubai
89 1.4 tsubai #define CHECK_LOOP_CNT 60
90 1.4 tsubai #define RSL_LOOP_CNT 60
91 1.1 tsubai
92 1.1 tsubai #ifndef DMAC_MAP_INIT
93 1.1 tsubai # define MAP_OVER_ACCESS /* for nws-3700 parity error */
94 1.1 tsubai #endif
95 1.1 tsubai
96 1.1 tsubai #undef CHECK_MRQ
97 1.1 tsubai
98 1.1 tsubai #ifdef NOT_SUPPORT_SYNCTR
99 1.4 tsubai # define MAX_OFFSET_BYTES 0
100 1.1 tsubai #else
101 1.4 tsubai # define MAX_OFFSET_BYTES MAX_OFFSET
102 1.1 tsubai #endif
103 1.1 tsubai
104 1.1 tsubai #define act_point spoint
105 1.1 tsubai #define act_trcnt stcnt
106 1.1 tsubai #define act_tag stag
107 1.1 tsubai #define act_offset soffset
108 1.1 tsubai
109 1.4 tsubai #define splscsi splsc
110 1.1 tsubai
111 1.1 tsubai #if defined(mips) && defined(CPU_SINGLE)
112 1.1 tsubai #define nops(x) { int i; for (i = 0; i < (x); i++) ; }
113 1.1 tsubai #define DMAC_WAIT0 ;
114 1.1 tsubai #else
115 1.1 tsubai #define DMAC_WAIT0 DMAC_WAIT
116 1.1 tsubai #endif
117 1.1 tsubai
118 1.1 tsubai #ifdef DMAC_MAP_INIT
119 1.4 tsubai static int dmac_map_init = 0;
120 1.1 tsubai #endif
121 1.1 tsubai
122 1.1 tsubai /*
123 1.1 tsubai * command flag status
124 1.1 tsubai */
125 1.1 tsubai #define CF_SET 1
126 1.1 tsubai #define CF_SEND 2
127 1.1 tsubai #define CF_ENOUGH 3
128 1.1 tsubai #define CF_EXEC 4
129 1.1 tsubai
130 1.4 tsubai #define SEL_TIMEOUT_VALUE 0x7a
131 1.1 tsubai
132 1.4 tsubai extern struct cfdriver sc_cd;
133 1.1 tsubai
134 1.4 tsubai void sc_send __P((struct sc_scb *, int, int));
135 1.4 tsubai int scintr __P((void));
136 1.4 tsubai void scsi_hardreset __P((void));
137 1.4 tsubai void scsi_chipreset __P((struct sc_softc *));
138 1.4 tsubai void scsi_softreset __P((struct sc_softc *));
139 1.4 tsubai int sc_busy __P((struct sc_softc *, int));
140 1.1 tsubai
141 1.1 tsubai static int WAIT_STATR_BITCLR __P((int));
142 1.1 tsubai static int WAIT_STATR_BITSET __P((int));
143 1.4 tsubai static void SET_CMD __P((struct sc_softc *, int));
144 1.1 tsubai static void SET_CNT __P((int));
145 1.1 tsubai static int GET_CNT __P((void));
146 1.1 tsubai static void GET_INTR __P((VOLATILE int *, VOLATILE int *));
147 1.4 tsubai static void sc_start __P((struct sc_softc *));
148 1.4 tsubai static void sc_resel __P((struct sc_softc *));
149 1.4 tsubai static void sc_discon __P((struct sc_softc *));
150 1.4 tsubai static void sc_pmatch __P((struct sc_softc *));
151 1.4 tsubai static void flush_fifo __P((struct sc_softc *));
152 1.4 tsubai static void sc_cout __P((struct sc_softc *, struct sc_chan_stat *));
153 1.4 tsubai static void sc_min __P((struct sc_softc *, struct sc_chan_stat *));
154 1.4 tsubai static void sc_mout __P((struct sc_softc *, struct sc_chan_stat *));
155 1.4 tsubai static void sc_sin __P((struct sc_softc *, VOLATILE struct sc_chan_stat *));
156 1.4 tsubai static void sc_dio __P((struct sc_softc *, VOLATILE struct sc_chan_stat *));
157 1.4 tsubai static void sc_dio_pad __P((struct sc_softc *, VOLATILE struct sc_chan_stat *));
158 1.4 tsubai static void print_scsi_stat __P((struct sc_softc *));
159 1.4 tsubai static void append_wb __P((struct sc_softc *, struct sc_chan_stat *));
160 1.4 tsubai static struct sc_chan_stat *get_wb_chan __P((struct sc_softc *));
161 1.4 tsubai static int release_wb __P((struct sc_softc *));
162 1.4 tsubai static void adjust_transfer __P((struct sc_softc *, struct sc_chan_stat *));
163 1.4 tsubai static void clean_k2dcache __P((struct sc_scb *));
164 1.1 tsubai
165 1.4 tsubai extern void sc_done __P((struct sc_scb *));
166 1.5 tsubai extern paddr_t kvtophys __P((vaddr_t));
167 1.1 tsubai
168 1.1 tsubai #if defined(mips) && defined(CPU_SINGLE)
169 1.3 tsubai #define dma_reset(x) { \
170 1.3 tsubai int s = splscsi(); \
171 1.3 tsubai dmac_gsel = (x); dmac_cctl = DM_RST; dmac_cctl = 0; \
172 1.3 tsubai splx(s); \
173 1.1 tsubai }
174 1.1 tsubai #endif
175 1.1 tsubai
176 1.1 tsubai int
177 1.1 tsubai WAIT_STATR_BITCLR(bitmask)
178 1.1 tsubai register int bitmask;
179 1.1 tsubai {
180 1.1 tsubai register int iloop;
181 1.1 tsubai register VOLATILE int dummy;
182 1.1 tsubai
183 1.1 tsubai iloop = 0;
184 1.1 tsubai do {
185 1.1 tsubai dummy = sc_statr;
186 1.1 tsubai DMAC_WAIT0;
187 1.1 tsubai if (iloop++ > CHECK_LOOP_CNT)
188 1.1 tsubai return (-1);
189 1.1 tsubai } while (dummy & bitmask);
190 1.1 tsubai return (0);
191 1.1 tsubai }
192 1.1 tsubai
193 1.1 tsubai int
194 1.1 tsubai WAIT_STATR_BITSET(bitmask)
195 1.1 tsubai register int bitmask;
196 1.1 tsubai {
197 1.1 tsubai register int iloop;
198 1.1 tsubai register VOLATILE int dummy;
199 1.1 tsubai
200 1.1 tsubai iloop = 0;
201 1.1 tsubai do {
202 1.1 tsubai dummy = sc_statr;
203 1.1 tsubai DMAC_WAIT0;
204 1.1 tsubai if (iloop++ > CHECK_LOOP_CNT)
205 1.1 tsubai return (-1);
206 1.1 tsubai } while ((dummy & bitmask) == 0);
207 1.1 tsubai return (0);
208 1.1 tsubai }
209 1.1 tsubai
210 1.1 tsubai void
211 1.4 tsubai SET_CMD(sc, CMD)
212 1.4 tsubai struct sc_softc *sc;
213 1.1 tsubai register int CMD;
214 1.1 tsubai {
215 1.1 tsubai (void) WAIT_STATR_BITCLR(R0_CIP);
216 1.4 tsubai sc->lastcmd = (CMD);
217 1.1 tsubai sc_comr = (CMD);
218 1.1 tsubai DMAC_WAIT0;
219 1.1 tsubai }
220 1.1 tsubai
221 1.1 tsubai void
222 1.1 tsubai SET_CNT(COUNT)
223 1.1 tsubai register int COUNT;
224 1.1 tsubai {
225 1.1 tsubai sc_tclow = (COUNT) & 0xff;
226 1.1 tsubai DMAC_WAIT0;
227 1.1 tsubai sc_tcmid = ((COUNT) >> 8) & 0xff;
228 1.1 tsubai DMAC_WAIT0;
229 1.1 tsubai sc_tchi = ((COUNT) >> 16) & 0xff;
230 1.1 tsubai DMAC_WAIT0;
231 1.1 tsubai }
232 1.1 tsubai
233 1.1 tsubai int
234 1.1 tsubai GET_CNT()
235 1.1 tsubai {
236 1.1 tsubai register VOLATILE int COUNT;
237 1.1 tsubai
238 1.1 tsubai COUNT = sc_tclow;
239 1.1 tsubai DMAC_WAIT0;
240 1.1 tsubai COUNT += (sc_tcmid << 8) & 0xff00;
241 1.1 tsubai DMAC_WAIT0;
242 1.1 tsubai COUNT += (sc_tchi << 16) & 0xff0000;
243 1.1 tsubai DMAC_WAIT0;
244 1.1 tsubai return (COUNT);
245 1.1 tsubai }
246 1.1 tsubai
247 1.1 tsubai void
248 1.1 tsubai GET_INTR(DATA1, DATA2)
249 1.1 tsubai register VOLATILE int *DATA1;
250 1.1 tsubai register VOLATILE int *DATA2;
251 1.1 tsubai {
252 1.1 tsubai (void) WAIT_STATR_BITCLR(R0_CIP);
253 1.1 tsubai while (sc_statr & R0_MIRQ) {
254 1.1 tsubai DMAC_WAIT0;
255 1.1 tsubai *DATA1 |= sc_intrq1;
256 1.1 tsubai DMAC_WAIT0;
257 1.1 tsubai *DATA2 |= sc_intrq2;
258 1.1 tsubai DMAC_WAIT0;
259 1.1 tsubai }
260 1.1 tsubai }
261 1.1 tsubai
262 1.1 tsubai
263 1.1 tsubai void
264 1.4 tsubai sc_send(scb, chan, ie)
265 1.4 tsubai struct sc_scb *scb;
266 1.4 tsubai int chan, ie;
267 1.4 tsubai {
268 1.4 tsubai struct sc_softc *sc = scb->scb_softc;
269 1.4 tsubai struct sc_chan_stat *cs;
270 1.4 tsubai struct scsipi_xfer *xs;
271 1.4 tsubai int i;
272 1.4 tsubai u_char *p;
273 1.4 tsubai
274 1.4 tsubai cs = &sc->chan_stat[chan];
275 1.4 tsubai xs = scb->xs;
276 1.4 tsubai
277 1.4 tsubai p = (u_char *)xs->cmd;
278 1.4 tsubai if (cs->scb != NULL) {
279 1.4 tsubai printf("SCSI%d: sc_send() NOT NULL cs->sc\n", chan);
280 1.4 tsubai printf("ie=0x%x scb=0x%p cs->sc=0x%p\n", ie, scb, cs->scb);
281 1.4 tsubai printf("cdb=");
282 1.4 tsubai for (i = 0; i < 6; i++)
283 1.4 tsubai printf(" 0x%x", *p++);
284 1.4 tsubai printf("\n");
285 1.4 tsubai panic("SCSI soft error");
286 1.1 tsubai /*NOTREACHED*/
287 1.1 tsubai }
288 1.1 tsubai
289 1.4 tsubai if (p[0] == SCOP_RESET && p[1] == SCOP_RESET) {
290 1.1 tsubai /*
291 1.1 tsubai * SCSI bus reset command procedure
292 1.1 tsubai * (vender unique by Sony Corp.)
293 1.1 tsubai */
294 1.1 tsubai #ifdef SCSI_1185AQ
295 1.4 tsubai if (sc_idenr & 0x08)
296 1.4 tsubai sc->scsi_1185AQ = 1;
297 1.4 tsubai else
298 1.4 tsubai sc->scsi_1185AQ = 0;
299 1.1 tsubai #endif
300 1.4 tsubai cs->scb = scb;
301 1.1 tsubai scsi_hardreset();
302 1.4 tsubai scb->istatus = INST_EP;
303 1.4 tsubai cs->scb = NULL;
304 1.4 tsubai sc_done(scb);
305 1.1 tsubai return;
306 1.1 tsubai }
307 1.1 tsubai
308 1.4 tsubai if (scb->sc_map && (scb->sc_map->mp_pages > 0)) {
309 1.1 tsubai /*
310 1.1 tsubai * use map table
311 1.1 tsubai */
312 1.4 tsubai scb->sc_coffset = scb->sc_map->mp_offset & PGOFSET;
313 1.4 tsubai if (scb->sc_map->mp_pages > NSCMAP) {
314 1.1 tsubai printf("SCSI%d: map table overflow\n", chan);
315 1.4 tsubai scb->istatus = INST_EP|INST_LB|INST_PRE;
316 1.1 tsubai return;
317 1.1 tsubai }
318 1.1 tsubai } else {
319 1.1 tsubai /*
320 1.1 tsubai * no use map table
321 1.1 tsubai */
322 1.4 tsubai scb->sc_coffset = (u_int)scb->sc_cpoint & PGOFSET;
323 1.1 tsubai }
324 1.4 tsubai scb->sc_ctag = 0;
325 1.1 tsubai
326 1.4 tsubai cs->scb = scb;
327 1.1 tsubai cs->comflg = OFF;
328 1.1 tsubai
329 1.1 tsubai cs->intr_flg = ie;
330 1.1 tsubai cs->chan_num = chan;
331 1.4 tsubai sc->perr_flag[chan] = 0;
332 1.4 tsubai sc->mout_flag[chan] = 0;
333 1.4 tsubai sc->min_cnt[chan] = 0;
334 1.4 tsubai
335 1.4 tsubai sc->sel_stat[chan] = SEL_WAIT;
336 1.4 tsubai append_wb(sc, cs);
337 1.4 tsubai sc_start(sc);
338 1.1 tsubai }
339 1.1 tsubai
340 1.1 tsubai /*
341 1.1 tsubai * SCSI start up routine
342 1.1 tsubai */
343 1.1 tsubai void
344 1.4 tsubai sc_start(sc)
345 1.4 tsubai struct sc_softc *sc;
346 1.1 tsubai {
347 1.4 tsubai struct sc_chan_stat *cs;
348 1.4 tsubai int chan, dummy;
349 1.4 tsubai int s;
350 1.1 tsubai
351 1.4 tsubai s = splscsi();
352 1.4 tsubai cs = get_wb_chan(sc);
353 1.4 tsubai if ((cs == NULL) || (sc->ipc >= 0))
354 1.1 tsubai goto sc_start_exit;
355 1.4 tsubai chan = cs->chan_num;
356 1.4 tsubai if (sc->sel_stat[chan] != SEL_WAIT) {
357 1.1 tsubai /*
358 1.1 tsubai * already started
359 1.1 tsubai */
360 1.1 tsubai goto sc_start_exit;
361 1.1 tsubai }
362 1.4 tsubai sc->sel_stat[chan] = SEL_START;
363 1.1 tsubai
364 1.1 tsubai dummy = sc_cmonr;
365 1.1 tsubai DMAC_WAIT0;
366 1.1 tsubai if (dummy & (R4_MBSY|R4_MSEL)) {
367 1.4 tsubai sc->sel_stat[chan] = SEL_WAIT;
368 1.1 tsubai goto sc_start_exit;
369 1.1 tsubai }
370 1.1 tsubai
371 1.1 tsubai /*
372 1.1 tsubai * send SELECT with ATN command
373 1.1 tsubai */
374 1.4 tsubai sc->dma_stat = OFF;
375 1.4 tsubai sc->pad_start = 0;
376 1.1 tsubai dummy = sc_statr;
377 1.1 tsubai DMAC_WAIT0;
378 1.1 tsubai if (dummy & R0_CIP) {
379 1.4 tsubai sc->sel_stat[chan] = SEL_WAIT;
380 1.1 tsubai goto sc_start_exit;
381 1.1 tsubai }
382 1.1 tsubai sc_idenr = (chan << SC_TG_SHIFT) | SC_OWNID;
383 1.1 tsubai DMAC_WAIT0;
384 1.1 tsubai #ifdef SCSI_1185AQ
385 1.4 tsubai if (sc->scsi_1185AQ)
386 1.1 tsubai sc_intok1 = Ra_STO|Ra_ARBF;
387 1.1 tsubai else
388 1.1 tsubai sc_intok1 = Ra_STO|Ra_RSL|Ra_ARBF;
389 1.1 tsubai #else
390 1.1 tsubai sc_intok1 = Ra_STO|Ra_RSL|Ra_ARBF;
391 1.1 tsubai #endif
392 1.1 tsubai DMAC_WAIT0;
393 1.1 tsubai /*
394 1.1 tsubai * BUGFIX for signal reflection on BSY
395 1.1 tsubai * !Rb_DCNT
396 1.1 tsubai */
397 1.1 tsubai sc_intok2 = Rb_FNC|Rb_SRST|Rb_PHC|Rb_SPE;
398 1.1 tsubai DMAC_WAIT0;
399 1.1 tsubai
400 1.1 tsubai dummy = sc_cmonr;
401 1.1 tsubai DMAC_WAIT0;
402 1.1 tsubai if (dummy & (R4_MBSY|R4_MSEL)) {
403 1.4 tsubai sc->sel_stat[chan] = SEL_WAIT;
404 1.1 tsubai goto sc_start_exit;
405 1.1 tsubai }
406 1.4 tsubai SET_CMD(sc, SCMD_SEL_ATN);
407 1.1 tsubai
408 1.1 tsubai sc_start_exit:
409 1.1 tsubai splx(s);
410 1.1 tsubai }
411 1.1 tsubai
412 1.1 tsubai /*
413 1.1 tsubai * SCSI interrupt service routine
414 1.1 tsubai */
415 1.1 tsubai int
416 1.1 tsubai scintr()
417 1.1 tsubai {
418 1.1 tsubai register int iloop;
419 1.1 tsubai register VOLATILE int chan;
420 1.1 tsubai register VOLATILE int dummy;
421 1.4 tsubai struct sc_softc *sc;
422 1.4 tsubai struct sc_chan_stat *cs;
423 1.1 tsubai int s_int1, s_int2;
424 1.1 tsubai
425 1.4 tsubai sc = sc_cd.cd_devs[0]; /* XXX */
426 1.4 tsubai
427 1.1 tsubai scintr_loop:
428 1.1 tsubai
429 1.1 tsubai #if defined(CHECK_MRQ) && defined(news3400)
430 1.1 tsubai while (dmac_gstat & CH_MRQ(CH_SCSI))
431 1.1 tsubai DMAC_WAIT;
432 1.1 tsubai #endif
433 1.1 tsubai
434 1.1 tsubai for (iloop = 0; iloop < 100; iloop++) {
435 1.1 tsubai dummy = sc_statr;
436 1.1 tsubai DMAC_WAIT;
437 1.1 tsubai if ((dummy & R0_CIP) == 0)
438 1.1 tsubai break;
439 1.1 tsubai }
440 1.1 tsubai
441 1.1 tsubai /*
442 1.1 tsubai * get SCSI interrupt request
443 1.1 tsubai */
444 1.1 tsubai while (sc_statr & R0_MIRQ) {
445 1.1 tsubai DMAC_WAIT0;
446 1.1 tsubai s_int1 = sc_intrq1;
447 1.1 tsubai DMAC_WAIT0;
448 1.1 tsubai s_int2 = sc_intrq2;
449 1.1 tsubai DMAC_WAIT0;
450 1.4 tsubai sc->int_stat1 |= s_int1;
451 1.4 tsubai sc->int_stat2 |= s_int2;
452 1.1 tsubai }
453 1.1 tsubai
454 1.4 tsubai if (sc->int_stat2 & R3_SRST) {
455 1.1 tsubai /*
456 1.1 tsubai * RST signal is drived
457 1.1 tsubai */
458 1.4 tsubai sc->int_stat2 &= ~R3_SRST;
459 1.4 tsubai scsi_softreset(sc);
460 1.1 tsubai goto scintr_exit;
461 1.1 tsubai }
462 1.1 tsubai
463 1.4 tsubai if ((sc->ipc < 0) && (sc->wrc <= 0) && (sc->wbc <= 0)) {
464 1.4 tsubai sc->int_stat1 = 0;
465 1.4 tsubai sc->int_stat2 = 0;
466 1.1 tsubai goto scintr_exit;
467 1.1 tsubai }
468 1.1 tsubai
469 1.4 tsubai cs = get_wb_chan(sc);
470 1.4 tsubai if (cs) chan = cs->chan_num;
471 1.4 tsubai
472 1.4 tsubai if (cs && (sc->sel_stat[chan] == SEL_START) &&
473 1.4 tsubai (sc->lastcmd == SCMD_SEL_ATN)) {
474 1.1 tsubai /*
475 1.1 tsubai * Check the result of SELECTION command
476 1.1 tsubai */
477 1.4 tsubai if (sc->int_stat1 & R2_RSL) {
478 1.1 tsubai /*
479 1.1 tsubai * RESELECTION occur
480 1.1 tsubai */
481 1.4 tsubai if (sc->wrc > 0) {
482 1.4 tsubai sc->sel_stat[chan] = SEL_RSLD;
483 1.1 tsubai } else {
484 1.1 tsubai /*
485 1.1 tsubai * Ghost RESELECTION ???
486 1.1 tsubai */
487 1.4 tsubai sc->int_stat1 &= ~R2_RSL;
488 1.1 tsubai }
489 1.1 tsubai }
490 1.4 tsubai if (sc->int_stat1 & R2_ARBF) {
491 1.1 tsubai /*
492 1.1 tsubai * ARBITRATION fault
493 1.1 tsubai */
494 1.4 tsubai sc->int_stat1 &= ~R2_ARBF;
495 1.4 tsubai sc->sel_stat[chan] = SEL_ARBF;
496 1.1 tsubai }
497 1.4 tsubai if (sc->int_stat1 & R2_STO) {
498 1.1 tsubai /*
499 1.1 tsubai * SELECTION timeout
500 1.1 tsubai */
501 1.4 tsubai sc->int_stat1 &= ~R2_STO;
502 1.4 tsubai if ((sc->int_stat2&(R3_PHC|R3_RMSG)) != (R3_PHC|R3_RMSG)) {
503 1.4 tsubai sc->ipc = chan;
504 1.4 tsubai sc->ip = &sc->chan_stat[chan];
505 1.4 tsubai sc->sel_stat[chan] = SEL_TIMEOUT;
506 1.4 tsubai sc->chan_stat[chan].scb->istatus
507 1.1 tsubai = INST_EP|INST_TO;
508 1.4 tsubai release_wb(sc);
509 1.1 tsubai }
510 1.1 tsubai }
511 1.1 tsubai
512 1.1 tsubai /*
513 1.1 tsubai * SELECTION command done
514 1.1 tsubai */
515 1.4 tsubai switch (sc->sel_stat[chan]) {
516 1.1 tsubai
517 1.1 tsubai case SEL_START:
518 1.4 tsubai if ((sc->int_stat2 & R3_FNC) == 0)
519 1.1 tsubai break;
520 1.1 tsubai /*
521 1.1 tsubai * SELECTION success
522 1.1 tsubai */
523 1.1 tsubai sc_intok2 = Rb_FNC|Rb_DCNT|Rb_SRST|Rb_PHC|Rb_SPE;
524 1.4 tsubai sc->ipc = chan;
525 1.4 tsubai sc->ip = &sc->chan_stat[chan];
526 1.4 tsubai sc->ip->scb->istatus |= INST_IP;
527 1.4 tsubai sc->dma_stat = OFF;
528 1.4 tsubai sc->pad_start = 0;
529 1.4 tsubai sc->sel_stat[chan] = SEL_SUCCESS;
530 1.4 tsubai release_wb(sc);
531 1.1 tsubai #ifndef NOT_SUPPORT_SYNCTR
532 1.4 tsubai sc_syncr = sc->sync_tr[chan];
533 1.1 tsubai DMAC_WAIT0;
534 1.1 tsubai #endif
535 1.1 tsubai DMAC_WAIT0;
536 1.1 tsubai break;
537 1.1 tsubai
538 1.1 tsubai case SEL_TIMEOUT:
539 1.1 tsubai /*
540 1.1 tsubai * SELECTION time out
541 1.1 tsubai */
542 1.4 tsubai sc_discon(sc);
543 1.1 tsubai goto scintr_exit;
544 1.1 tsubai
545 1.1 tsubai /* case SEL_RSLD: */
546 1.1 tsubai /* case SEL_ARBF: */
547 1.1 tsubai default:
548 1.1 tsubai /*
549 1.1 tsubai * SELECTION failed
550 1.1 tsubai */
551 1.4 tsubai sc->sel_stat[chan] = SEL_WAIT;
552 1.1 tsubai break;
553 1.1 tsubai }
554 1.4 tsubai if ((sc->int_stat1 & R2_RSL) == 0)
555 1.4 tsubai sc->int_stat2 &= ~R3_FNC;
556 1.1 tsubai }
557 1.1 tsubai
558 1.4 tsubai if (sc->ip != NULL) {
559 1.1 tsubai /*
560 1.1 tsubai * check In Process channel's request
561 1.1 tsubai */
562 1.4 tsubai if (sc->dma_stat != OFF) {
563 1.1 tsubai /*
564 1.1 tsubai * adjust pointer & counter
565 1.1 tsubai */
566 1.4 tsubai adjust_transfer(sc, sc->ip);
567 1.1 tsubai }
568 1.4 tsubai if (sc->int_stat2 & R3_SPE) {
569 1.1 tsubai register int VOLATILE statr;
570 1.1 tsubai register int VOLATILE cmonr;
571 1.1 tsubai
572 1.1 tsubai statr = sc_statr;
573 1.1 tsubai DMAC_WAIT0;
574 1.1 tsubai cmonr = sc_cmonr;
575 1.4 tsubai sc->int_stat2 &= ~R3_SPE;
576 1.4 tsubai sc->perr_flag[sc->ip->chan_num] = 1;
577 1.1 tsubai }
578 1.1 tsubai }
579 1.1 tsubai
580 1.4 tsubai if (sc->int_stat2 & R3_DCNT) {
581 1.1 tsubai /*
582 1.1 tsubai * Bus Free
583 1.1 tsubai */
584 1.4 tsubai sc_discon(sc);
585 1.4 tsubai sc->int_stat2 &= ~R3_DCNT;
586 1.1 tsubai }
587 1.1 tsubai
588 1.4 tsubai if ((sc->ipc >= 0) && (sc->sel_stat[sc->ipc] == SEL_RSL_WAIT)) {
589 1.4 tsubai sc->sel_stat[sc->ipc] = SEL_RSLD;
590 1.4 tsubai sc->ipc = -1;
591 1.4 tsubai sc->int_stat1 |= R2_RSL;
592 1.1 tsubai }
593 1.4 tsubai if (sc->int_stat1 & R2_RSL) {
594 1.1 tsubai /*
595 1.1 tsubai * Reselection
596 1.1 tsubai */
597 1.4 tsubai sc_resel(sc);
598 1.4 tsubai sc->int_stat1 &= ~R2_RSL;
599 1.4 tsubai if (sc->sel_stat[sc->ipc] == SEL_RSL_WAIT)
600 1.1 tsubai goto scintr_exit;
601 1.1 tsubai }
602 1.1 tsubai
603 1.1 tsubai
604 1.4 tsubai if ((sc->ipc >= 0) && (sc->ipc != SC_OWNID) &&
605 1.4 tsubai (sc->sel_stat[sc->ipc] == SEL_SUCCESS)) {
606 1.4 tsubai if (sc->int_stat2 & R3_PHC) {
607 1.1 tsubai /*
608 1.1 tsubai * Phase change
609 1.1 tsubai */
610 1.4 tsubai sc->int_stat2 &= ~(R3_PHC|R3_RMSG);
611 1.4 tsubai sc_pmatch(sc);
612 1.4 tsubai } else if (sc->int_stat2 & R3_RMSG) {
613 1.1 tsubai /*
614 1.1 tsubai * message Phase
615 1.1 tsubai */
616 1.4 tsubai if (sc->min_flag > 0) {
617 1.4 tsubai sc->int_stat2 &= ~(R3_PHC|R3_RMSG);
618 1.4 tsubai sc_pmatch(sc);
619 1.1 tsubai }
620 1.1 tsubai }
621 1.4 tsubai else if (sc->dma_stat != OFF) {
622 1.1 tsubai dummy = sc_cmonr;
623 1.1 tsubai DMAC_WAIT0;
624 1.1 tsubai if ((dummy & (R4_MMSG|R4_MCD|R4_MREQ)) == R4_MREQ) {
625 1.1 tsubai /*
626 1.1 tsubai * still DATA transfer phase
627 1.1 tsubai */
628 1.4 tsubai sc_dio_pad(sc, sc->ip);
629 1.1 tsubai }
630 1.1 tsubai }
631 1.4 tsubai else if (sc->ip->comflg == CF_SEND) {
632 1.1 tsubai dummy = sc_cmonr;
633 1.1 tsubai DMAC_WAIT0;
634 1.1 tsubai if ((dummy & SC_PMASK) == COM_OUT) {
635 1.1 tsubai /*
636 1.1 tsubai * command out phase
637 1.1 tsubai */
638 1.4 tsubai sc_cout(sc, sc->ip);
639 1.1 tsubai }
640 1.1 tsubai }
641 1.1 tsubai } else {
642 1.4 tsubai if (sc->int_stat2 & (R3_PHC|R3_RMSG))
643 1.1 tsubai goto scintr_exit;
644 1.1 tsubai }
645 1.1 tsubai
646 1.4 tsubai if ((sc->int_stat1 & (R2_STO|R2_RSL|R2_ARBF))
647 1.4 tsubai || (sc->int_stat2 & (R3_DCNT|R3_SRST|R3_PHC|R3_SPE))) {
648 1.1 tsubai /*
649 1.1 tsubai * still remain intrq
650 1.1 tsubai */
651 1.1 tsubai goto scintr_loop;
652 1.1 tsubai }
653 1.1 tsubai
654 1.1 tsubai scintr_exit:
655 1.1 tsubai return (1);
656 1.1 tsubai }
657 1.1 tsubai
658 1.1 tsubai /*
659 1.1 tsubai * SCSI bus reset routine
660 1.1 tsubai * scsi_hardreset() is occered a reset interrupt.
661 1.1 tsubai * And call scsi_softreset().
662 1.1 tsubai */
663 1.1 tsubai void
664 1.1 tsubai scsi_hardreset()
665 1.1 tsubai {
666 1.1 tsubai register int s;
667 1.1 tsubai #ifdef DMAC_MAP_INIT
668 1.1 tsubai register int i;
669 1.1 tsubai #endif
670 1.4 tsubai struct sc_softc *sc;
671 1.1 tsubai
672 1.4 tsubai sc = sc_cd.cd_devs[0]; /* XXX */
673 1.1 tsubai s = splscsi();
674 1.1 tsubai
675 1.4 tsubai scsi_chipreset(sc);
676 1.1 tsubai DMAC_WAIT0;
677 1.4 tsubai sc->int_stat1 = 0;
678 1.4 tsubai sc->int_stat2 = 0;
679 1.4 tsubai SET_CMD(sc, SCMD_AST_RST); /* assert RST signal */
680 1.1 tsubai
681 1.1 tsubai #ifdef DMAC_MAP_INIT
682 1.1 tsubai if (dmac_map_init == 0) {
683 1.1 tsubai dmac_map_init++;
684 1.1 tsubai for (i = 0; i < NDMACMAP; i++) {
685 1.1 tsubai # if defined(mips) && defined(CPU_SINGLE)
686 1.1 tsubai dmac_gsel = CH_SCSI;
687 1.1 tsubai dmac_ctag = (u_char)i;
688 1.1 tsubai dmac_cmap = (u_short)0;
689 1.1 tsubai # endif
690 1.1 tsubai }
691 1.1 tsubai }
692 1.1 tsubai #endif
693 1.1 tsubai /*cxd1185_init();*/
694 1.1 tsubai splx(s);
695 1.1 tsubai }
696 1.1 tsubai
697 1.1 tsubai /*
698 1.1 tsubai * I/O port (sc_ioptr) bit assign
699 1.1 tsubai *
700 1.1 tsubai * Rf_PRT3 - <reserved>
701 1.1 tsubai * Rf_PRT2 - <reserved>
702 1.1 tsubai * Rf_PRT1 out Floppy Disk Density control
703 1.1 tsubai * Rf_PRT0 out Floppy Disk Eject control
704 1.1 tsubai */
705 1.1 tsubai
706 1.1 tsubai void
707 1.4 tsubai scsi_chipreset(sc)
708 1.4 tsubai struct sc_softc *sc;
709 1.1 tsubai {
710 1.1 tsubai register int s;
711 1.1 tsubai register VOLATILE int save_ioptr;
712 1.1 tsubai
713 1.1 tsubai s = splscsi();
714 1.1 tsubai
715 1.1 tsubai #if defined(mips) && defined(CPU_SINGLE)
716 1.1 tsubai dmac_gsel = CH_SCSI;
717 1.1 tsubai dmac_cwid = 4; /* initialize DMAC SCSI chan */
718 1.1 tsubai *(unsigned VOLATILE char *)PINTEN |= DMA_INTEN;
719 1.1 tsubai dma_reset(CH_SCSI);
720 1.1 tsubai #endif
721 1.1 tsubai sc_envir = 0; /* 1/4 clock */
722 1.1 tsubai DMAC_WAIT0;
723 1.1 tsubai save_ioptr = sc_ioptr;
724 1.1 tsubai DMAC_WAIT0;
725 1.4 tsubai sc->lastcmd = SCMD_CHIP_RST;
726 1.1 tsubai sc_comr = SCMD_CHIP_RST; /* reset chip */
727 1.1 tsubai DMAC_WAIT;
728 1.1 tsubai (void) WAIT_STATR_BITCLR(R0_CIP);
729 1.1 tsubai /*
730 1.1 tsubai * SCMD_CHIP_RST command reset all register
731 1.1 tsubai * except sc_statr<7:6> & sc_cmonr.
732 1.1 tsubai * So, bit R0_MIRQ & R3_FNC will be not set.
733 1.1 tsubai */
734 1.1 tsubai sc_idenr = SC_OWNID;
735 1.1 tsubai DMAC_WAIT0;
736 1.1 tsubai
737 1.1 tsubai sc_intok1 = Ra_STO|Ra_RSL|Ra_ARBF;
738 1.1 tsubai DMAC_WAIT0;
739 1.1 tsubai sc_intok2 = Rb_FNC|Rb_SRST|Rb_PHC|Rb_SPE|Rb_RMSG;
740 1.1 tsubai DMAC_WAIT0;
741 1.1 tsubai
742 1.1 tsubai sc_ioptr = save_ioptr;
743 1.1 tsubai DMAC_WAIT;
744 1.1 tsubai
745 1.1 tsubai sc_moder = Rc_TMSL; /* RST drive time = 25.5 us */
746 1.1 tsubai DMAC_WAIT0;
747 1.1 tsubai sc_timer = 0x2;
748 1.1 tsubai DMAC_WAIT0;
749 1.1 tsubai
750 1.1 tsubai sc_moder = Rc_SPHI; /* selection timeout = 252 ms */
751 1.1 tsubai DMAC_WAIT0;
752 1.1 tsubai sc_timer = SEL_TIMEOUT_VALUE;
753 1.1 tsubai DMAC_WAIT0;
754 1.1 tsubai
755 1.1 tsubai #ifdef SCSI_1185AQ
756 1.4 tsubai if (sc->scsi_1185AQ)
757 1.4 tsubai SET_CMD(sc, SCMD_ENB_SEL); /* enable reselection */
758 1.1 tsubai #endif
759 1.1 tsubai
760 1.4 tsubai sc->int_stat1 &= ~R2_RSL; /* ignore RSL inter request */
761 1.1 tsubai
762 1.1 tsubai splx(s);
763 1.1 tsubai }
764 1.1 tsubai
765 1.1 tsubai void
766 1.4 tsubai scsi_softreset(sc)
767 1.4 tsubai struct sc_softc *sc;
768 1.1 tsubai {
769 1.1 tsubai register VOLATILE struct sc_chan_stat *cs;
770 1.4 tsubai int i;
771 1.1 tsubai /* register int (*handler)(); */
772 1.1 tsubai
773 1.4 tsubai sc->wbq_actf = NULL;
774 1.4 tsubai sc->wbq_actl = NULL;
775 1.4 tsubai sc->wbc = 0;
776 1.4 tsubai sc->wrc = 0;
777 1.4 tsubai sc->ip = NULL;
778 1.4 tsubai sc->ipc = -1;
779 1.4 tsubai sc->dma_stat = OFF;
780 1.4 tsubai sc->pad_start = 0;
781 1.1 tsubai
782 1.1 tsubai for (i = 0; i < NTARGET; ++i) {
783 1.1 tsubai if (i == SC_OWNID)
784 1.1 tsubai continue;
785 1.4 tsubai cs = &sc->chan_stat[i];
786 1.1 tsubai cs->wb_next = NULL;
787 1.1 tsubai #ifndef NOT_SUPPORT_SYNCTR
788 1.4 tsubai sc->sync_tr[i] = 0; /* asynchronous mode */
789 1.1 tsubai #endif
790 1.4 tsubai sc->sel_stat[i] = SEL_WAIT;
791 1.4 tsubai if (cs->scb != NULL) {
792 1.4 tsubai struct sc_scb *scb = cs->scb;
793 1.4 tsubai
794 1.4 tsubai if ((cs->scb->istatus & INST_EP) == 0)
795 1.4 tsubai cs->scb->istatus = (INST_EP|INST_HE);
796 1.4 tsubai cs->scb = NULL;
797 1.1 tsubai #ifdef mips
798 1.4 tsubai clean_k2dcache(scb);
799 1.4 tsubai #endif
800 1.4 tsubai if (cs->intr_flg == SCSI_INTEN) {
801 1.4 tsubai intrcnt[SCSI_INTR]++;
802 1.1 tsubai #if 0
803 1.4 tsubai handler = scintsw[i].sci_inthandler;
804 1.4 tsubai if (handler)
805 1.4 tsubai (*handler)(scintsw[i].sci_ctlr);
806 1.1 tsubai #endif
807 1.1 tsubai }
808 1.4 tsubai sc_done(scb);
809 1.1 tsubai }
810 1.1 tsubai }
811 1.1 tsubai }
812 1.1 tsubai
813 1.1 tsubai /*
814 1.1 tsubai * RESELECTION interrupt service routine
815 1.1 tsubai * ( RESELECTION phase )
816 1.1 tsubai */
817 1.1 tsubai void
818 1.4 tsubai sc_resel(sc)
819 1.4 tsubai struct sc_softc *sc;
820 1.1 tsubai {
821 1.1 tsubai register struct sc_chan_stat *cs;
822 1.1 tsubai register VOLATILE int chan;
823 1.1 tsubai register VOLATILE int statr;
824 1.1 tsubai register int iloop;
825 1.1 tsubai
826 1.4 tsubai sc->min_flag = 0;
827 1.1 tsubai chan = (sc_idenr & R6_SID_MASK) >> SC_TG_SHIFT;
828 1.1 tsubai
829 1.1 tsubai if (chan == SC_OWNID)
830 1.1 tsubai return;
831 1.1 tsubai
832 1.1 tsubai statr = sc_statr;
833 1.1 tsubai DMAC_WAIT0;
834 1.1 tsubai if (statr & R0_CIP) {
835 1.4 tsubai if (sc->lastcmd == SCMD_SEL_ATN) {
836 1.1 tsubai /*
837 1.1 tsubai * SELECTION command dead lock ?
838 1.1 tsubai * save interrupt request
839 1.1 tsubai */
840 1.1 tsubai while (sc_statr & R0_MIRQ) {
841 1.1 tsubai DMAC_WAIT0;
842 1.4 tsubai sc->int_stat1 |= sc_intrq1;
843 1.1 tsubai DMAC_WAIT0;
844 1.4 tsubai sc->int_stat2 |= sc_intrq2;
845 1.1 tsubai DMAC_WAIT0;
846 1.1 tsubai }
847 1.4 tsubai scsi_chipreset(sc);
848 1.1 tsubai }
849 1.1 tsubai }
850 1.1 tsubai
851 1.4 tsubai cs = &sc->chan_stat[chan];
852 1.4 tsubai if (cs->scb == NULL) {
853 1.1 tsubai scsi_hardreset();
854 1.1 tsubai return;
855 1.1 tsubai }
856 1.4 tsubai if ((cs->scb->istatus & INST_WR) == 0) {
857 1.1 tsubai scsi_hardreset();
858 1.1 tsubai return;
859 1.1 tsubai }
860 1.1 tsubai
861 1.4 tsubai if (sc->ipc >= 0) {
862 1.1 tsubai scsi_hardreset();
863 1.1 tsubai return;
864 1.1 tsubai }
865 1.1 tsubai
866 1.4 tsubai sc->ip = cs;
867 1.4 tsubai sc->ipc = chan;
868 1.1 tsubai
869 1.1 tsubai sc_intok2 = Rb_FNC|Rb_DCNT|Rb_SRST|Rb_PHC|Rb_SPE;
870 1.1 tsubai DMAC_WAIT0;
871 1.1 tsubai
872 1.1 tsubai iloop = 0;
873 1.4 tsubai while ((sc->int_stat2 & R3_FNC) == 0) {
874 1.1 tsubai /*
875 1.1 tsubai * Max 6 usec wait
876 1.1 tsubai */
877 1.1 tsubai if (iloop++ > RSL_LOOP_CNT) {
878 1.4 tsubai sc->sel_stat[chan] = SEL_RSL_WAIT;
879 1.1 tsubai return;
880 1.1 tsubai }
881 1.4 tsubai GET_INTR(&sc->int_stat1, &sc->int_stat2);
882 1.1 tsubai }
883 1.4 tsubai sc->int_stat2 &= ~R3_FNC;
884 1.1 tsubai
885 1.4 tsubai sc->sel_stat[chan] = SEL_SUCCESS;
886 1.1 tsubai
887 1.4 tsubai sc->wrc--;
888 1.4 tsubai sc->dma_stat = OFF;
889 1.4 tsubai sc->pad_start = 0;
890 1.4 tsubai cs->scb->istatus |= INST_IP;
891 1.4 tsubai cs->scb->istatus &= ~INST_WR;
892 1.1 tsubai
893 1.1 tsubai #ifndef NOT_SUPPORT_SYNCTR
894 1.4 tsubai sc_syncr = sc->sync_tr[chan];
895 1.1 tsubai DMAC_WAIT0;
896 1.1 tsubai #endif
897 1.1 tsubai }
898 1.1 tsubai
899 1.1 tsubai /*
900 1.1 tsubai * DISCONNECT interrupt service routine
901 1.1 tsubai * ( Target disconnect / job done )
902 1.1 tsubai */
903 1.1 tsubai void
904 1.4 tsubai sc_discon(sc)
905 1.4 tsubai struct sc_softc *sc;
906 1.1 tsubai {
907 1.1 tsubai register VOLATILE struct sc_chan_stat *cs;
908 1.1 tsubai /* register int (*handler)(); */
909 1.1 tsubai register VOLATILE int dummy;
910 1.1 tsubai
911 1.1 tsubai /*
912 1.1 tsubai * Signal reflection on BSY is occured.
913 1.1 tsubai * Not Bus Free Phase, ignore.
914 1.1 tsubai *
915 1.1 tsubai * But, CXD1185Q reset INIT bit of sc_statr.
916 1.1 tsubai * So, can't issue Transfer Information command.
917 1.1 tsubai *
918 1.1 tsubai * What shall we do ? Bus reset ?
919 1.1 tsubai */
920 1.4 tsubai if ((sc->int_stat2 & R3_DCNT) && ((sc_intok2 & Rb_DCNT) == 0))
921 1.1 tsubai return;
922 1.1 tsubai
923 1.1 tsubai sc_intok2 = Rb_FNC|Rb_SRST|Rb_PHC|Rb_SPE;
924 1.1 tsubai DMAC_WAIT0;
925 1.1 tsubai
926 1.4 tsubai sc->min_flag = 0;
927 1.1 tsubai dummy = sc_cmonr;
928 1.1 tsubai DMAC_WAIT0;
929 1.1 tsubai if (dummy & R4_MATN) {
930 1.4 tsubai SET_CMD(sc, SCMD_NGT_ATN);
931 1.1 tsubai (void) WAIT_STATR_BITSET(R0_MIRQ);
932 1.4 tsubai GET_INTR(&sc->int_stat1, &sc->int_stat2); /* clear interrupt */
933 1.1 tsubai }
934 1.1 tsubai
935 1.4 tsubai if ((sc->int_stat1 & R2_RSL) == 0)
936 1.4 tsubai sc->int_stat2 &= ~R3_FNC;
937 1.1 tsubai
938 1.4 tsubai cs = sc->ip;
939 1.4 tsubai if ((cs == NULL) || (sc->ipc < 0))
940 1.1 tsubai goto sc_discon_exit;
941 1.1 tsubai
942 1.4 tsubai if ((sc->sel_stat[cs->chan_num] != SEL_SUCCESS)
943 1.4 tsubai && (sc->sel_stat[cs->chan_num] != SEL_TIMEOUT))
944 1.1 tsubai printf("sc_discon: eh!\n");
945 1.1 tsubai
946 1.1 tsubai /*
947 1.1 tsubai * indicate abnormal terminate
948 1.1 tsubai */
949 1.4 tsubai if ((cs->scb->istatus & (INST_EP|INST_WR)) == 0)
950 1.4 tsubai cs->scb->istatus |= (INST_EP|INST_PRE|INST_LB);
951 1.1 tsubai
952 1.4 tsubai cs->scb->istatus &= ~INST_IP;
953 1.4 tsubai sc->dma_stat = OFF;
954 1.4 tsubai sc->pad_start = 0;
955 1.4 tsubai sc->ip = NULL;
956 1.4 tsubai sc->ipc = -1;
957 1.4 tsubai
958 1.4 tsubai if ((cs->scb->istatus & INST_WR) == 0) {
959 1.4 tsubai struct sc_scb *scb = cs->scb;
960 1.4 tsubai
961 1.4 tsubai if (sc->perr_flag[cs->chan_num] > 0)
962 1.4 tsubai cs->scb->istatus |= INST_EP|INST_PRE;
963 1.4 tsubai cs->scb = NULL;
964 1.1 tsubai #ifdef mips
965 1.4 tsubai clean_k2dcache(scb);
966 1.4 tsubai #endif
967 1.4 tsubai if (cs->intr_flg == SCSI_INTEN) {
968 1.4 tsubai intrcnt[SCSI_INTR]++;
969 1.1 tsubai #if 0
970 1.4 tsubai handler = scintsw[cs->chan_num].sci_inthandler;
971 1.4 tsubai if (handler)
972 1.4 tsubai (*handler)(scintsw[cs->chan_num].sci_ctlr);
973 1.1 tsubai #endif
974 1.1 tsubai }
975 1.4 tsubai sc_done(scb);
976 1.1 tsubai }
977 1.1 tsubai
978 1.1 tsubai sc_discon_exit:
979 1.4 tsubai sc_start(sc);
980 1.1 tsubai }
981 1.1 tsubai
982 1.1 tsubai /*
983 1.1 tsubai * SCSI phase match interrupt service routine
984 1.1 tsubai */
985 1.1 tsubai void
986 1.4 tsubai sc_pmatch(sc)
987 1.4 tsubai struct sc_softc *sc;
988 1.1 tsubai {
989 1.4 tsubai struct sc_chan_stat *cs;
990 1.1 tsubai register VOLATILE int phase;
991 1.1 tsubai register VOLATILE int phase2;
992 1.1 tsubai register VOLATILE int cmonr;
993 1.1 tsubai
994 1.4 tsubai sc->int_stat2 &= ~R3_FNC; /* XXXXXXXX */
995 1.1 tsubai
996 1.4 tsubai cs = sc->ip;
997 1.1 tsubai if (cs == NULL)
998 1.1 tsubai return;
999 1.1 tsubai
1000 1.4 tsubai #if defined(mips) && defined(CPU_SINGLE)
1001 1.1 tsubai dma_reset(CH_SCSI);
1002 1.4 tsubai #endif
1003 1.1 tsubai phase = sc_cmonr & SC_PMASK;
1004 1.1 tsubai DMAC_WAIT0;
1005 1.1 tsubai for (;;) {
1006 1.1 tsubai phase2 = phase;
1007 1.1 tsubai cmonr = sc_cmonr;
1008 1.1 tsubai DMAC_WAIT0;
1009 1.1 tsubai phase = cmonr & SC_PMASK;
1010 1.1 tsubai if (phase == phase2) {
1011 1.1 tsubai if ((phase == DAT_IN) || (phase == DAT_OUT))
1012 1.1 tsubai break;
1013 1.1 tsubai else if (cmonr & R4_MREQ)
1014 1.1 tsubai break;
1015 1.1 tsubai }
1016 1.1 tsubai }
1017 1.1 tsubai
1018 1.1 tsubai
1019 1.4 tsubai sc->dma_stat = OFF;
1020 1.4 tsubai sc->pad_start = 0;
1021 1.1 tsubai
1022 1.1 tsubai if (phase == COM_OUT) {
1023 1.4 tsubai sc->min_flag = 0;
1024 1.1 tsubai if (cs->comflg != CF_SEND)
1025 1.1 tsubai cs->comflg = CF_SET;
1026 1.4 tsubai sc_cout(sc, cs);
1027 1.1 tsubai } else {
1028 1.1 tsubai cs->comflg = CF_ENOUGH;
1029 1.1 tsubai sc_intok2 &= ~Rb_FNC;
1030 1.1 tsubai if (phase == MES_IN) {
1031 1.4 tsubai sc->min_flag++;
1032 1.4 tsubai sc_min(sc, cs);
1033 1.1 tsubai } else {
1034 1.4 tsubai sc->min_flag = 0;
1035 1.1 tsubai
1036 1.1 tsubai switch (phase) {
1037 1.1 tsubai
1038 1.1 tsubai case MES_OUT:
1039 1.4 tsubai sc_mout(sc, cs);
1040 1.1 tsubai break;
1041 1.1 tsubai
1042 1.1 tsubai case DAT_IN:
1043 1.1 tsubai case DAT_OUT:
1044 1.4 tsubai sc_dio(sc, cs);
1045 1.1 tsubai break;
1046 1.1 tsubai
1047 1.1 tsubai case STAT_IN:
1048 1.4 tsubai sc_sin(sc, cs);
1049 1.1 tsubai break;
1050 1.1 tsubai
1051 1.1 tsubai default:
1052 1.1 tsubai printf("SCSI%d: unknown phase\n", cs->chan_num);
1053 1.1 tsubai break;
1054 1.1 tsubai }
1055 1.1 tsubai }
1056 1.1 tsubai }
1057 1.1 tsubai }
1058 1.1 tsubai
1059 1.1 tsubai
1060 1.1 tsubai void
1061 1.4 tsubai flush_fifo(sc)
1062 1.4 tsubai struct sc_softc *sc;
1063 1.1 tsubai {
1064 1.1 tsubai register VOLATILE int dummy;
1065 1.1 tsubai VOLATILE int tmp;
1066 1.1 tsubai VOLATILE int tmp0;
1067 1.1 tsubai
1068 1.1 tsubai dummy = sc_ffstr;
1069 1.1 tsubai DMAC_WAIT0;
1070 1.1 tsubai if (dummy & R5_FIFOREM) {
1071 1.1 tsubai /*
1072 1.1 tsubai * flush FIFO
1073 1.1 tsubai */
1074 1.4 tsubai SET_CMD(sc, SCMD_FLSH_FIFO);
1075 1.1 tsubai tmp = 0;
1076 1.1 tsubai do {
1077 1.1 tsubai do {
1078 1.1 tsubai dummy = sc_statr;
1079 1.1 tsubai DMAC_WAIT0;
1080 1.1 tsubai } while (dummy & R0_CIP);
1081 1.1 tsubai GET_INTR(&tmp0, &tmp); /* clear interrupt */
1082 1.1 tsubai } while ((tmp & R3_FNC) == 0);
1083 1.1 tsubai }
1084 1.1 tsubai }
1085 1.1 tsubai
1086 1.1 tsubai /*
1087 1.1 tsubai * SCSI command send routine
1088 1.1 tsubai */
1089 1.1 tsubai void
1090 1.4 tsubai sc_cout(sc, cs)
1091 1.4 tsubai struct sc_softc *sc;
1092 1.1 tsubai register struct sc_chan_stat *cs;
1093 1.1 tsubai {
1094 1.1 tsubai register int iloop;
1095 1.1 tsubai register int cdb_bytes;
1096 1.1 tsubai register VOLATILE int dummy;
1097 1.1 tsubai register VOLATILE int statr;
1098 1.4 tsubai struct scsipi_xfer *xs;
1099 1.1 tsubai
1100 1.1 tsubai if (cs->comflg == CF_SET) {
1101 1.4 tsubai struct sc_scb *scb = cs->scb;
1102 1.4 tsubai
1103 1.1 tsubai cs->comflg = CF_SEND;
1104 1.1 tsubai
1105 1.4 tsubai flush_fifo(sc);
1106 1.1 tsubai
1107 1.4 tsubai xs = scb->xs;
1108 1.4 tsubai cdb_bytes = xs->cmdlen;
1109 1.4 tsubai
1110 1.4 tsubai switch (xs->cmd->opcode & CMD_TYPEMASK) {
1111 1.1 tsubai case CMD_T0:
1112 1.1 tsubai case CMD_T1:
1113 1.1 tsubai case CMD_T5:
1114 1.1 tsubai break;
1115 1.1 tsubai
1116 1.1 tsubai default:
1117 1.1 tsubai cdb_bytes = 6;
1118 1.1 tsubai sc_intok2 |= Rb_FNC;
1119 1.1 tsubai break;
1120 1.1 tsubai }
1121 1.1 tsubai
1122 1.1 tsubai /*
1123 1.1 tsubai * set Active pointers
1124 1.1 tsubai */
1125 1.4 tsubai sc->act_cmd_pointer = (char *)xs->cmd;
1126 1.4 tsubai cs->act_trcnt = scb->sc_ctrnscnt;
1127 1.4 tsubai cs->act_point = scb->sc_cpoint;
1128 1.4 tsubai cs->act_tag = scb->sc_ctag;
1129 1.4 tsubai cs->act_offset = scb->sc_coffset;
1130 1.1 tsubai
1131 1.1 tsubai } else {
1132 1.1 tsubai cdb_bytes = 1;
1133 1.1 tsubai iloop = 0;
1134 1.1 tsubai do {
1135 1.1 tsubai dummy = sc_cmonr;
1136 1.1 tsubai DMAC_WAIT0;
1137 1.1 tsubai if ((dummy & SC_PMASK) != COM_OUT)
1138 1.1 tsubai return;
1139 1.1 tsubai statr = sc_statr;
1140 1.1 tsubai DMAC_WAIT0;
1141 1.1 tsubai if (statr & R0_MIRQ)
1142 1.1 tsubai return;
1143 1.1 tsubai } while ((dummy & R4_MREQ) == 0);
1144 1.1 tsubai statr = sc_statr;
1145 1.1 tsubai DMAC_WAIT0;
1146 1.1 tsubai if (statr & R0_MIRQ)
1147 1.1 tsubai return;
1148 1.1 tsubai }
1149 1.1 tsubai
1150 1.1 tsubai
1151 1.1 tsubai SET_CNT(cdb_bytes);
1152 1.4 tsubai SET_CMD(sc, SCMD_TR_INFO|R0_TRBE);
1153 1.1 tsubai
1154 1.1 tsubai for (iloop = 0; iloop < cdb_bytes; iloop++) {
1155 1.1 tsubai do {
1156 1.1 tsubai dummy = sc_cmonr;
1157 1.1 tsubai DMAC_WAIT0;
1158 1.1 tsubai if ((dummy & SC_PMASK) != COM_OUT)
1159 1.1 tsubai return;
1160 1.1 tsubai } while ((dummy & R4_MREQ) == 0);
1161 1.1 tsubai statr = sc_statr;
1162 1.1 tsubai DMAC_WAIT0;
1163 1.1 tsubai if (statr & R0_MIRQ)
1164 1.1 tsubai return;
1165 1.4 tsubai sc_datr = *sc->act_cmd_pointer++;
1166 1.1 tsubai do {
1167 1.1 tsubai dummy = sc_cmonr;
1168 1.1 tsubai DMAC_WAIT0;
1169 1.1 tsubai } while ((dummy & R4_MACK) != 0);
1170 1.1 tsubai }
1171 1.1 tsubai }
1172 1.1 tsubai
1173 1.1 tsubai #define GET_MIN_COUNT 127
1174 1.1 tsubai
1175 1.1 tsubai /*
1176 1.1 tsubai * SCSI message accept routine
1177 1.1 tsubai */
1178 1.1 tsubai void
1179 1.4 tsubai sc_min(sc, cs)
1180 1.4 tsubai struct sc_softc *sc;
1181 1.1 tsubai register struct sc_chan_stat *cs;
1182 1.1 tsubai {
1183 1.4 tsubai struct sc_scb *scb = cs->scb;
1184 1.4 tsubai struct scsipi_xfer *xs = scb->xs;
1185 1.1 tsubai register VOLATILE int dummy;
1186 1.1 tsubai
1187 1.1 tsubai sc_intok2 = Rb_FNC|Rb_DCNT|Rb_SRST|Rb_PHC|Rb_SPE|Rb_RMSG;
1188 1.1 tsubai DMAC_WAIT0;
1189 1.1 tsubai
1190 1.4 tsubai if (sc->min_flag == 1)
1191 1.4 tsubai flush_fifo(sc);
1192 1.1 tsubai
1193 1.1 tsubai dummy = sc_cmonr;
1194 1.1 tsubai DMAC_WAIT0;
1195 1.1 tsubai if ((dummy & R4_MREQ) == 0) {
1196 1.1 tsubai printf("sc_min: !REQ cmonr=%x\n", dummy);
1197 1.4 tsubai print_scsi_stat(sc);
1198 1.1 tsubai scsi_hardreset();
1199 1.1 tsubai return;
1200 1.1 tsubai }
1201 1.1 tsubai
1202 1.1 tsubai /* retry_cmd_issue: */
1203 1.4 tsubai sc->int_stat2 &= ~R3_FNC;
1204 1.4 tsubai SET_CMD(sc, SCMD_TR_INFO);
1205 1.1 tsubai do {
1206 1.1 tsubai do {
1207 1.1 tsubai dummy = sc_statr;
1208 1.1 tsubai DMAC_WAIT0;
1209 1.1 tsubai } while (dummy & R0_CIP);
1210 1.4 tsubai GET_INTR(&sc->int_stat1, &sc->int_stat2); /* clear interrupt */
1211 1.4 tsubai } while ((sc->int_stat2 & R3_FNC) == 0);
1212 1.4 tsubai sc->int_stat2 &= ~R3_FNC;
1213 1.1 tsubai
1214 1.1 tsubai dummy = sc_ffstr;
1215 1.1 tsubai if (dummy & R5_FIE) {
1216 1.1 tsubai DMAC_WAIT;
1217 1.1 tsubai dummy = sc_ffstr;
1218 1.1 tsubai DMAC_WAIT0;
1219 1.1 tsubai if (dummy & R5_FIE) {
1220 1.1 tsubai dummy = sc_statr;
1221 1.1 tsubai DMAC_WAIT0;
1222 1.1 tsubai if ((dummy & R0_INIT) == 0) {
1223 1.1 tsubai /*
1224 1.1 tsubai * CXD1185 detect BSY false
1225 1.1 tsubai */
1226 1.1 tsubai scsi_hardreset();
1227 1.1 tsubai return;
1228 1.1 tsubai }
1229 1.1 tsubai }
1230 1.1 tsubai }
1231 1.1 tsubai dummy = sc_datr; /* get message byte */
1232 1.1 tsubai DMAC_WAIT0;
1233 1.1 tsubai
1234 1.4 tsubai if (sc->min_cnt[cs->chan_num] == 0) {
1235 1.4 tsubai scb->message = scb->identify;
1236 1.1 tsubai if (dummy == MSG_EXTND) {
1237 1.1 tsubai /* Extended Message */
1238 1.4 tsubai sc->min_cnt[cs->chan_num] = GET_MIN_COUNT;
1239 1.4 tsubai sc->min_point[cs->chan_num] = scb->msgbuf;
1240 1.4 tsubai bzero(scb->msgbuf, 8);
1241 1.4 tsubai *sc->min_point[cs->chan_num]++ = dummy;
1242 1.1 tsubai } else {
1243 1.1 tsubai switch ((dummy & MSG_IDENT)? MSG_IDENT : dummy) {
1244 1.1 tsubai
1245 1.1 tsubai case MSG_CCOMP:
1246 1.4 tsubai scb->istatus |= INST_EP;
1247 1.1 tsubai break;
1248 1.1 tsubai
1249 1.1 tsubai case MSG_MREJ:
1250 1.1 tsubai #ifndef NOT_SUPPORT_SYNCTR
1251 1.4 tsubai if (sc->mout_flag[cs->chan_num] == MOUT_SYNC_TR)
1252 1.4 tsubai sc->sync_tr[cs->chan_num] = 0;
1253 1.1 tsubai #endif
1254 1.1 tsubai break;
1255 1.1 tsubai
1256 1.1 tsubai case MSG_IDENT:
1257 1.1 tsubai case MSG_RDP:
1258 1.4 tsubai
1259 1.4 tsubai sc->dma_stat = OFF;
1260 1.4 tsubai sc->pad_start = 0;
1261 1.1 tsubai cs->comflg = OFF;
1262 1.1 tsubai /*
1263 1.4 tsubai * restore the saved value to Active pointers
1264 1.4 tsubai */
1265 1.4 tsubai sc->act_cmd_pointer = (char *)xs->cmd;
1266 1.4 tsubai cs->act_trcnt = scb->sc_ctrnscnt;
1267 1.4 tsubai cs->act_point = scb->sc_cpoint;
1268 1.4 tsubai cs->act_tag = scb->sc_ctag;
1269 1.4 tsubai cs->act_offset = scb->sc_coffset;
1270 1.1 tsubai break;
1271 1.1 tsubai
1272 1.1 tsubai case MSG_SDP:
1273 1.1 tsubai /*
1274 1.1 tsubai * save Active pointers
1275 1.1 tsubai */
1276 1.4 tsubai scb->sc_ctrnscnt = cs->act_trcnt;
1277 1.4 tsubai scb->sc_ctag = cs->act_tag;
1278 1.4 tsubai scb->sc_coffset = cs->act_offset;
1279 1.4 tsubai scb->sc_cpoint = cs->act_point;
1280 1.1 tsubai break;
1281 1.1 tsubai
1282 1.1 tsubai case MSG_DCNT:
1283 1.4 tsubai scb->istatus |= INST_WR;
1284 1.4 tsubai sc->wrc++;
1285 1.1 tsubai break;
1286 1.1 tsubai
1287 1.1 tsubai default:
1288 1.4 tsubai scb->message = MSG_MREJ;
1289 1.4 tsubai SET_CMD(sc, SCMD_AST_ATN);
1290 1.1 tsubai printf("SCSI%d:sc_min() Unknown mes=0x%x, \n",
1291 1.1 tsubai cs->chan_num, dummy);
1292 1.1 tsubai }
1293 1.1 tsubai }
1294 1.1 tsubai } else {
1295 1.4 tsubai *sc->min_point[cs->chan_num]++ = dummy;
1296 1.4 tsubai if (sc->min_cnt[cs->chan_num] == GET_MIN_COUNT)
1297 1.4 tsubai sc->min_cnt[cs->chan_num] = dummy;
1298 1.1 tsubai else
1299 1.4 tsubai sc->min_cnt[cs->chan_num]--;
1300 1.4 tsubai if (sc->min_cnt[cs->chan_num] <= 0) {
1301 1.1 tsubai #ifdef ABORT_SYNCTR_MES_FROM_TARGET
1302 1.4 tsubai if ((scb->msgbuf[2] == 0x01) &&
1303 1.4 tsubai (sc->mout_flag[cs->chan_num] == MOUT_SYNC_TR)) {
1304 1.1 tsubai #else
1305 1.4 tsubai if (scb->msgbuf[2] == 0x01) {
1306 1.1 tsubai #endif
1307 1.1 tsubai register int i;
1308 1.1 tsubai /*
1309 1.1 tsubai * receive Synchronous transfer message reply
1310 1.1 tsubai * calculate transfer period val
1311 1.1 tsubai * tpm * 4/1000 us = 4/16 * (tpv + 1)
1312 1.1 tsubai */
1313 1.1 tsubai #define TPM2TPV(tpm) (((tpm)*16 + 999) / 1000 - 1)
1314 1.1 tsubai #ifndef NOT_SUPPORT_SYNCTR
1315 1.4 tsubai i = scb->msgbuf[3]; /* get tpm */
1316 1.1 tsubai i = TPM2TPV(i) << 4;
1317 1.4 tsubai if (scb->msgbuf[4] == 0)
1318 1.4 tsubai sc->sync_tr[cs->chan_num] = 0;
1319 1.1 tsubai else
1320 1.4 tsubai sc->sync_tr[cs->chan_num] =
1321 1.4 tsubai i | scb->msgbuf[4];
1322 1.1 tsubai #endif /* !NOT_SUPPORT_SYNCTR */
1323 1.1 tsubai } else {
1324 1.4 tsubai scb->message = MSG_MREJ;
1325 1.4 tsubai SET_CMD(sc, SCMD_AST_ATN); /* assert ATN */
1326 1.1 tsubai }
1327 1.1 tsubai }
1328 1.1 tsubai }
1329 1.4 tsubai SET_CMD(sc, SCMD_NGT_ACK);
1330 1.1 tsubai }
1331 1.1 tsubai
1332 1.1 tsubai /*
1333 1.1 tsubai * SCSI message send routine
1334 1.1 tsubai */
1335 1.1 tsubai void
1336 1.4 tsubai sc_mout(sc, cs)
1337 1.4 tsubai struct sc_softc *sc;
1338 1.1 tsubai register struct sc_chan_stat *cs;
1339 1.1 tsubai {
1340 1.4 tsubai register struct sc_scb *scb = cs->scb;
1341 1.1 tsubai register u_char *mp;
1342 1.1 tsubai register int cnt;
1343 1.1 tsubai register int iloop;
1344 1.1 tsubai register VOLATILE int dummy;
1345 1.1 tsubai VOLATILE int tmp;
1346 1.1 tsubai VOLATILE int tmp0;
1347 1.1 tsubai
1348 1.4 tsubai flush_fifo(sc);
1349 1.1 tsubai
1350 1.4 tsubai if (sc->mout_flag[cs->chan_num] == 0) {
1351 1.4 tsubai sc->mout_flag[cs->chan_num] = MOUT_IDENTIFY;
1352 1.4 tsubai if (scb->message != 0) {
1353 1.1 tsubai sc_intok2 = Rb_FNC|Rb_DCNT|Rb_SRST|Rb_PHC|Rb_SPE|Rb_RMSG;
1354 1.1 tsubai DMAC_WAIT0;
1355 1.4 tsubai if ((scb->message == MSG_EXTND)
1356 1.4 tsubai && (scb->msgbuf[2] == 0x01)) {
1357 1.1 tsubai cnt = 5;
1358 1.4 tsubai mp = scb->msgbuf;
1359 1.4 tsubai scb->msgbuf[3] = MIN_TP;
1360 1.4 tsubai if (scb->msgbuf[4] > MAX_OFFSET_BYTES)
1361 1.4 tsubai scb->msgbuf[4] = MAX_OFFSET_BYTES;
1362 1.4 tsubai sc->mout_flag[cs->chan_num] = MOUT_SYNC_TR;
1363 1.1 tsubai } else {
1364 1.1 tsubai cnt = 1;
1365 1.4 tsubai mp = &scb->message;
1366 1.1 tsubai }
1367 1.1 tsubai
1368 1.1 tsubai SET_CNT(cnt);
1369 1.4 tsubai SET_CMD(sc, SCMD_TR_INFO|R0_TRBE);
1370 1.4 tsubai sc_datr = scb->identify;
1371 1.1 tsubai DMAC_WAIT0;
1372 1.1 tsubai for (iloop = 1; iloop < cnt; iloop++) {
1373 1.1 tsubai sc_datr = *mp++;
1374 1.1 tsubai DMAC_WAIT;
1375 1.1 tsubai }
1376 1.1 tsubai do {
1377 1.1 tsubai dummy = sc_cmonr;
1378 1.1 tsubai DMAC_WAIT0;
1379 1.1 tsubai if ((dummy & R4_MBSY) == 0)
1380 1.1 tsubai return;
1381 1.1 tsubai dummy = sc_statr;
1382 1.1 tsubai DMAC_WAIT0;
1383 1.1 tsubai } while (dummy & R0_CIP);
1384 1.1 tsubai
1385 1.1 tsubai tmp = 0;
1386 1.1 tsubai GET_INTR(&tmp0, &tmp); /* clear interrupt */
1387 1.1 tsubai if ((tmp & R3_FNC) == 0) {
1388 1.1 tsubai (void) WAIT_STATR_BITSET(R0_MIRQ);
1389 1.1 tsubai GET_INTR(&tmp0, &tmp); /* clear interrupt */
1390 1.1 tsubai }
1391 1.1 tsubai
1392 1.1 tsubai do {
1393 1.1 tsubai dummy = sc_cmonr;
1394 1.1 tsubai DMAC_WAIT0;
1395 1.1 tsubai if ((dummy & R4_MBSY) == 0)
1396 1.1 tsubai return;
1397 1.1 tsubai } while ((dummy & R4_MREQ) == 0);
1398 1.4 tsubai SET_CMD(sc, SCMD_NGT_ATN);
1399 1.1 tsubai (void) WAIT_STATR_BITCLR(R0_CIP);
1400 1.1 tsubai GET_INTR(&tmp0, &tmp); /* clear interrupt */
1401 1.1 tsubai
1402 1.1 tsubai dummy = sc_cmonr;
1403 1.1 tsubai DMAC_WAIT0;
1404 1.1 tsubai if ((dummy & R4_MREQ) == 0) {
1405 1.1 tsubai printf("sc_mout: !REQ cmonr=%x\n", dummy);
1406 1.4 tsubai print_scsi_stat(sc);
1407 1.1 tsubai scsi_hardreset();
1408 1.1 tsubai return;
1409 1.1 tsubai }
1410 1.1 tsubai
1411 1.4 tsubai SET_CMD(sc, SCMD_TR_INFO);
1412 1.1 tsubai sc_datr = *mp++;
1413 1.1 tsubai DMAC_WAIT0;
1414 1.1 tsubai } else {
1415 1.1 tsubai dummy = sc_cmonr;
1416 1.1 tsubai DMAC_WAIT0;
1417 1.1 tsubai if (dummy & R4_MATN) {
1418 1.4 tsubai SET_CMD(sc, SCMD_NGT_ATN);
1419 1.1 tsubai (void) WAIT_STATR_BITCLR(R0_CIP);
1420 1.1 tsubai GET_INTR(&tmp0, &tmp); /* clear interrupt */
1421 1.1 tsubai }
1422 1.1 tsubai
1423 1.1 tsubai iloop = 0;
1424 1.1 tsubai do {
1425 1.1 tsubai dummy = sc_cmonr;
1426 1.1 tsubai DMAC_WAIT0;
1427 1.1 tsubai if (iloop++ > CHECK_LOOP_CNT)
1428 1.1 tsubai break;
1429 1.1 tsubai } while ((dummy & R4_MREQ) == 0);
1430 1.4 tsubai SET_CMD(sc, SCMD_TR_INFO);
1431 1.4 tsubai sc_datr = scb->identify;
1432 1.1 tsubai DMAC_WAIT0;
1433 1.1 tsubai }
1434 1.1 tsubai } else {
1435 1.1 tsubai dummy = sc_cmonr;
1436 1.1 tsubai DMAC_WAIT0;
1437 1.1 tsubai if (dummy & R4_MATN) {
1438 1.4 tsubai SET_CMD(sc, SCMD_NGT_ATN);
1439 1.1 tsubai (void) WAIT_STATR_BITCLR(R0_CIP);
1440 1.1 tsubai GET_INTR(&tmp0, &tmp); /* clear interrupt */
1441 1.1 tsubai }
1442 1.1 tsubai
1443 1.1 tsubai dummy = sc_cmonr;
1444 1.1 tsubai DMAC_WAIT0;
1445 1.1 tsubai if ((dummy & R4_MREQ) == 0) {
1446 1.1 tsubai printf("sc_mout: !REQ cmonr=%x\n", dummy);
1447 1.4 tsubai print_scsi_stat(sc);
1448 1.1 tsubai scsi_hardreset();
1449 1.1 tsubai return;
1450 1.1 tsubai }
1451 1.1 tsubai
1452 1.4 tsubai SET_CMD(sc, SCMD_TR_INFO);
1453 1.4 tsubai sc_datr = scb->message;
1454 1.1 tsubai DMAC_WAIT0;
1455 1.1 tsubai }
1456 1.1 tsubai }
1457 1.1 tsubai
1458 1.1 tsubai /*
1459 1.1 tsubai * SCSI status accept routine
1460 1.1 tsubai */
1461 1.1 tsubai void
1462 1.4 tsubai sc_sin(sc, cs)
1463 1.4 tsubai struct sc_softc *sc;
1464 1.1 tsubai register VOLATILE struct sc_chan_stat *cs;
1465 1.1 tsubai {
1466 1.1 tsubai register VOLATILE int dummy;
1467 1.1 tsubai register int iloop;
1468 1.1 tsubai
1469 1.4 tsubai flush_fifo(sc);
1470 1.1 tsubai
1471 1.1 tsubai dummy = sc_cmonr;
1472 1.1 tsubai DMAC_WAIT0;
1473 1.1 tsubai if ((dummy & R4_MREQ) == 0) {
1474 1.1 tsubai printf("sc_sin: !REQ cmonr=%x\n", dummy);
1475 1.4 tsubai print_scsi_stat(sc);
1476 1.1 tsubai scsi_hardreset();
1477 1.1 tsubai return;
1478 1.1 tsubai }
1479 1.1 tsubai
1480 1.1 tsubai sc_intok2 = Rb_FNC|Rb_DCNT|Rb_SRST|Rb_PHC|Rb_SPE|Rb_RMSG;
1481 1.1 tsubai DMAC_WAIT0;
1482 1.1 tsubai
1483 1.4 tsubai SET_CMD(sc, SCMD_TR_INFO);
1484 1.1 tsubai
1485 1.1 tsubai (void) WAIT_STATR_BITCLR(R0_CIP);
1486 1.1 tsubai
1487 1.4 tsubai sc->int_stat2 &= ~R3_FNC;
1488 1.1 tsubai iloop = 0;
1489 1.1 tsubai do {
1490 1.1 tsubai if (iloop++ > CHECK_LOOP_CNT)
1491 1.1 tsubai break;
1492 1.4 tsubai GET_INTR(&sc->int_stat1, &sc->int_stat2); /* clear interrupt */
1493 1.4 tsubai } while ((sc->int_stat2 & R3_FNC) == 0);
1494 1.4 tsubai sc->int_stat2 &= ~R3_FNC;
1495 1.1 tsubai
1496 1.4 tsubai cs->scb->tstatus = sc_datr; /* get status byte */
1497 1.1 tsubai DMAC_WAIT0;
1498 1.1 tsubai }
1499 1.1 tsubai
1500 1.1 tsubai /*
1501 1.1 tsubai * SCSI data in/out routine
1502 1.1 tsubai */
1503 1.1 tsubai void
1504 1.4 tsubai sc_dio(sc, cs)
1505 1.4 tsubai struct sc_softc *sc;
1506 1.1 tsubai register VOLATILE struct sc_chan_stat *cs;
1507 1.1 tsubai {
1508 1.4 tsubai register VOLATILE struct sc_scb *scb;
1509 1.1 tsubai register int i;
1510 1.1 tsubai register int pages;
1511 1.1 tsubai register u_int tag;
1512 1.1 tsubai register u_int pfn;
1513 1.1 tsubai VOLATILE int phase;
1514 1.4 tsubai struct scsipi_xfer *xs;
1515 1.1 tsubai
1516 1.4 tsubai scb = cs->scb;
1517 1.4 tsubai xs = scb->xs;
1518 1.1 tsubai
1519 1.1 tsubai sc_intok2 = Rb_FNC|Rb_DCNT|Rb_SRST|Rb_PHC|Rb_SPE;
1520 1.1 tsubai DMAC_WAIT0;
1521 1.1 tsubai
1522 1.1 tsubai if (cs->act_trcnt <= 0) {
1523 1.4 tsubai sc_dio_pad(sc, cs);
1524 1.1 tsubai return;
1525 1.1 tsubai }
1526 1.1 tsubai
1527 1.4 tsubai switch (xs->cmd->opcode) {
1528 1.1 tsubai
1529 1.1 tsubai case SCOP_READ:
1530 1.1 tsubai case SCOP_WRITE:
1531 1.1 tsubai case SCOP_EREAD:
1532 1.1 tsubai case SCOP_EWRITE:
1533 1.4 tsubai i = (cs->act_trcnt + DEV_BSIZE -1) / DEV_BSIZE;
1534 1.4 tsubai i *= DEV_BSIZE;
1535 1.1 tsubai break;
1536 1.1 tsubai
1537 1.1 tsubai default:
1538 1.1 tsubai i = cs->act_trcnt;
1539 1.1 tsubai break;
1540 1.1 tsubai }
1541 1.1 tsubai
1542 1.1 tsubai SET_CNT(i);
1543 1.4 tsubai sc->pad_cnt[cs->chan_num] = i - cs->act_trcnt;
1544 1.1 tsubai
1545 1.1 tsubai phase = sc_cmonr & SC_PMASK;
1546 1.1 tsubai DMAC_WAIT0;
1547 1.1 tsubai if (phase == DAT_IN) {
1548 1.1 tsubai if (sc_syncr == OFF) {
1549 1.1 tsubai DMAC_WAIT0;
1550 1.4 tsubai flush_fifo(sc);
1551 1.1 tsubai }
1552 1.1 tsubai }
1553 1.1 tsubai
1554 1.1 tsubai #if defined(mips) && defined(CPU_SINGLE)
1555 1.4 tsubai SET_CMD(sc, SCMD_TR_INFO|R0_DMA|R0_TRBE);
1556 1.1 tsubai #endif
1557 1.1 tsubai
1558 1.1 tsubai #if defined(mips) && defined(CPU_SINGLE)
1559 1.1 tsubai dmac_gsel = CH_SCSI;
1560 1.1 tsubai dmac_ctrcl = (u_char)(cs->act_trcnt & 0xff);
1561 1.1 tsubai dmac_ctrcm = (u_char)((cs->act_trcnt >> 8) & 0xff);
1562 1.1 tsubai dmac_ctrch = (u_char)((cs->act_trcnt >> 16) & 0x0f);
1563 1.1 tsubai dmac_cofsh = (u_char)((cs->act_offset >> 8) & 0xf);
1564 1.1 tsubai dmac_cofsl = (u_char)(cs->act_offset & 0xff);
1565 1.1 tsubai #endif
1566 1.1 tsubai tag = 0;
1567 1.1 tsubai
1568 1.4 tsubai if (scb->sc_map && (scb->sc_map->mp_pages > 0)) {
1569 1.1 tsubai /*
1570 1.1 tsubai * Set DMAC map entry from map table
1571 1.1 tsubai */
1572 1.4 tsubai pages = scb->sc_map->mp_pages;
1573 1.1 tsubai for (i = cs->act_tag; i < pages; i++) {
1574 1.4 tsubai if ((pfn = scb->sc_map->mp_addr[i]) == 0)
1575 1.1 tsubai panic("SCSI:sc_dma() zero entry");
1576 1.1 tsubai #if defined(mips) && defined(CPU_SINGLE)
1577 1.1 tsubai dmac_gsel = CH_SCSI;
1578 1.1 tsubai dmac_ctag = (u_char)tag++;
1579 1.1 tsubai dmac_cmap = (u_short)pfn;
1580 1.1 tsubai #endif
1581 1.1 tsubai }
1582 1.1 tsubai #ifdef MAP_OVER_ACCESS
1583 1.1 tsubai # if defined(mips) && defined(CPU_SINGLE)
1584 1.1 tsubai dmac_gsel = CH_SCSI;
1585 1.1 tsubai dmac_ctag = (u_char)tag++;
1586 1.1 tsubai dmac_cmap = (u_short)pfn;
1587 1.1 tsubai # endif
1588 1.1 tsubai #endif
1589 1.1 tsubai } else {
1590 1.1 tsubai /*
1591 1.1 tsubai * Set DMAC map entry from logical address
1592 1.1 tsubai */
1593 1.5 tsubai pfn = kvtophys((vaddr_t)cs->act_point) >> PGSHIFT;
1594 1.1 tsubai pages = (cs->act_trcnt >> PGSHIFT) + 2;
1595 1.1 tsubai for (i = 0; i < pages; i++) {
1596 1.1 tsubai #if defined(mips) && defined(CPU_SINGLE)
1597 1.1 tsubai dmac_gsel = CH_SCSI;
1598 1.1 tsubai dmac_ctag = (u_char)tag++;
1599 1.1 tsubai dmac_cmap = (u_short)pfn + i;
1600 1.1 tsubai #endif
1601 1.1 tsubai }
1602 1.1 tsubai }
1603 1.1 tsubai
1604 1.1 tsubai #if defined(mips) && defined(CPU_SINGLE)
1605 1.1 tsubai dmac_gsel = CH_SCSI;
1606 1.1 tsubai dmac_ctag = 0;
1607 1.1 tsubai #endif
1608 1.1 tsubai
1609 1.1 tsubai if (phase == DAT_IN) {
1610 1.4 tsubai sc->dma_stat = SC_DMAC_RD;
1611 1.1 tsubai #if defined(mips) && defined(CPU_SINGLE)
1612 1.1 tsubai /*
1613 1.1 tsubai * auto pad flag is always on
1614 1.1 tsubai */
1615 1.1 tsubai dmac_gsel = CH_SCSI;
1616 1.1 tsubai dmac_cctl = DM_MODE|DM_APAD;
1617 1.1 tsubai DMAC_WAIT;
1618 1.1 tsubai dmac_cctl = DM_MODE|DM_APAD|DM_ENABLE;
1619 1.1 tsubai DMAC_WAIT0;
1620 1.1 tsubai #endif
1621 1.1 tsubai }
1622 1.1 tsubai else if (phase == DAT_OUT) {
1623 1.4 tsubai sc->dma_stat = SC_DMAC_WR;
1624 1.1 tsubai #if defined(mips) && defined(CPU_SINGLE)
1625 1.1 tsubai dmac_gsel = CH_SCSI;
1626 1.1 tsubai dmac_cctl = DM_APAD;
1627 1.1 tsubai DMAC_WAIT;
1628 1.1 tsubai dmac_cctl = DM_APAD|DM_ENABLE;
1629 1.1 tsubai DMAC_WAIT0;
1630 1.1 tsubai #endif
1631 1.1 tsubai /* DMAC start on mem->I/O */
1632 1.1 tsubai }
1633 1.1 tsubai }
1634 1.1 tsubai
1635 1.1 tsubai #define MAX_TR_CNT24 ((1 << 24) -1)
1636 1.1 tsubai void
1637 1.4 tsubai sc_dio_pad(sc, cs)
1638 1.4 tsubai struct sc_softc *sc;
1639 1.1 tsubai register VOLATILE struct sc_chan_stat *cs;
1640 1.1 tsubai {
1641 1.1 tsubai register int dummy;
1642 1.1 tsubai
1643 1.1 tsubai if (cs->act_trcnt >= 0)
1644 1.1 tsubai return;
1645 1.4 tsubai sc->pad_start = 1;
1646 1.1 tsubai
1647 1.1 tsubai SET_CNT(MAX_TR_CNT24);
1648 1.4 tsubai SET_CMD(sc, SCMD_TR_PAD|R0_TRBE);
1649 1.1 tsubai dummy = sc_cmonr & SC_PMASK;
1650 1.1 tsubai DMAC_WAIT0;
1651 1.1 tsubai if (dummy == DAT_IN)
1652 1.1 tsubai dummy = sc_datr; /* get data */
1653 1.1 tsubai else
1654 1.1 tsubai sc_datr = 0; /* send data */
1655 1.1 tsubai }
1656 1.1 tsubai
1657 1.1 tsubai void
1658 1.4 tsubai print_scsi_stat(sc)
1659 1.4 tsubai struct sc_softc *sc;
1660 1.1 tsubai {
1661 1.4 tsubai printf("ipc=%d wrc=%d wbc=%d\n", sc->ipc, sc->wrc, sc->wbc);
1662 1.1 tsubai }
1663 1.1 tsubai
1664 1.1 tsubai /*
1665 1.1 tsubai * return 0 if it was done. Or retun TRUE if it is busy.
1666 1.1 tsubai */
1667 1.1 tsubai int
1668 1.4 tsubai sc_busy(sc, chan)
1669 1.4 tsubai struct sc_softc *sc;
1670 1.1 tsubai register int chan;
1671 1.1 tsubai {
1672 1.4 tsubai return ((int)sc->chan_stat[chan].scb);
1673 1.1 tsubai }
1674 1.1 tsubai
1675 1.1 tsubai
1676 1.1 tsubai /*
1677 1.1 tsubai * append channel into Waiting Bus_free queue
1678 1.1 tsubai */
1679 1.1 tsubai void
1680 1.4 tsubai append_wb(sc, cs)
1681 1.4 tsubai struct sc_softc *sc;
1682 1.4 tsubai struct sc_chan_stat *cs;
1683 1.1 tsubai {
1684 1.4 tsubai int s;
1685 1.1 tsubai
1686 1.1 tsubai s = splclock(); /* inhibit process switch */
1687 1.4 tsubai if (sc->wbq_actf == NULL)
1688 1.4 tsubai sc->wbq_actf = cs;
1689 1.1 tsubai else
1690 1.4 tsubai sc->wbq_actl->wb_next = cs;
1691 1.4 tsubai sc->wbq_actl = cs;
1692 1.4 tsubai cs->scb->istatus = INST_WAIT;
1693 1.4 tsubai sc->wbc++;
1694 1.1 tsubai splx(s);
1695 1.1 tsubai }
1696 1.1 tsubai
1697 1.1 tsubai /*
1698 1.1 tsubai * get channel from Waiting Bus_free queue
1699 1.1 tsubai */
1700 1.4 tsubai struct sc_chan_stat *
1701 1.4 tsubai get_wb_chan(sc)
1702 1.4 tsubai struct sc_softc *sc;
1703 1.1 tsubai {
1704 1.4 tsubai struct sc_chan_stat *cs;
1705 1.4 tsubai int s;
1706 1.1 tsubai
1707 1.1 tsubai s = splclock(); /* inhibit process switch */
1708 1.4 tsubai cs = sc->wbq_actf;
1709 1.4 tsubai if (cs && cs->chan_num == SC_OWNID) /* needed? */
1710 1.4 tsubai cs = NULL;
1711 1.1 tsubai splx(s);
1712 1.4 tsubai return cs;
1713 1.1 tsubai }
1714 1.1 tsubai
1715 1.1 tsubai /*
1716 1.1 tsubai * release channel from Waiting Bus_free queue
1717 1.1 tsubai */
1718 1.1 tsubai int
1719 1.4 tsubai release_wb(sc)
1720 1.4 tsubai struct sc_softc *sc;
1721 1.1 tsubai {
1722 1.4 tsubai struct sc_chan_stat *cs;
1723 1.4 tsubai int error = 0;
1724 1.4 tsubai int s;
1725 1.1 tsubai
1726 1.1 tsubai s = splclock(); /* inhibit process switch */
1727 1.4 tsubai if (sc->wbq_actf == NULL) {
1728 1.1 tsubai error = -1;
1729 1.1 tsubai } else {
1730 1.4 tsubai cs = sc->wbq_actf;
1731 1.4 tsubai sc->wbq_actf = cs->wb_next;
1732 1.1 tsubai cs->wb_next = NULL;
1733 1.4 tsubai if (sc->wbq_actl == cs)
1734 1.4 tsubai sc->wbq_actl = NULL;
1735 1.4 tsubai cs->scb->istatus &= ~INST_WAIT;
1736 1.4 tsubai sc->wbc--;
1737 1.1 tsubai }
1738 1.1 tsubai splx(s);
1739 1.4 tsubai return error;
1740 1.1 tsubai }
1741 1.1 tsubai
1742 1.1 tsubai void
1743 1.4 tsubai adjust_transfer(sc, cs)
1744 1.4 tsubai struct sc_softc *sc;
1745 1.4 tsubai struct sc_chan_stat *cs;
1746 1.1 tsubai {
1747 1.4 tsubai struct sc_scb *scb = cs->scb;
1748 1.4 tsubai u_int remain_cnt;
1749 1.4 tsubai u_int offset, sent_byte;
1750 1.1 tsubai
1751 1.4 tsubai if (sc->pad_start) {
1752 1.4 tsubai sc->pad_start = 0;
1753 1.1 tsubai remain_cnt = 0;
1754 1.1 tsubai } else {
1755 1.1 tsubai # if defined(mips) && defined(CPU_SINGLE)
1756 1.1 tsubai remain_cnt = GET_CNT();
1757 1.4 tsubai remain_cnt -= sc->pad_cnt[cs->chan_num];
1758 1.4 tsubai if (sc->dma_stat == SC_DMAC_WR) {
1759 1.1 tsubai /*
1760 1.1 tsubai * adjust counter in the FIFO
1761 1.1 tsubai */
1762 1.1 tsubai remain_cnt += sc_ffstr & R5_FIFOREM;
1763 1.1 tsubai }
1764 1.1 tsubai # endif
1765 1.1 tsubai }
1766 1.1 tsubai
1767 1.4 tsubai sent_byte = scb->sc_ctrnscnt - remain_cnt;
1768 1.1 tsubai cs->act_trcnt = remain_cnt;
1769 1.1 tsubai
1770 1.4 tsubai offset = scb->sc_coffset + sent_byte;
1771 1.1 tsubai cs->act_tag += (offset >> PGSHIFT);
1772 1.1 tsubai cs->act_offset = offset & PGOFSET;
1773 1.4 tsubai if ((scb->sc_map == NULL) || (scb->sc_map->mp_pages <= 0))
1774 1.1 tsubai cs->act_point += sent_byte;
1775 1.1 tsubai }
1776 1.3 tsubai
1777 1.3 tsubai #ifdef mips
1778 1.3 tsubai static void
1779 1.4 tsubai clean_k2dcache(scb)
1780 1.4 tsubai struct sc_scb *scb;
1781 1.3 tsubai {
1782 1.4 tsubai struct sc_map *sc_map = scb->sc_map;
1783 1.5 tsubai paddr_t pa;
1784 1.3 tsubai int i, pages;
1785 1.3 tsubai
1786 1.5 tsubai pa = kvtophys((vaddr_t)scb->msgbuf);
1787 1.4 tsubai MachFlushDCache(MIPS_PHYS_TO_KSEG0(pa), sizeof(scb->msgbuf));
1788 1.4 tsubai
1789 1.4 tsubai if (MACH_IS_USPACE(scb->sc_cpoint))
1790 1.4 tsubai panic("clean_k2dcache: user address is not supported");
1791 1.4 tsubai
1792 1.4 tsubai if (MACH_IS_CACHED(scb->sc_cpoint)) {
1793 1.5 tsubai MachFlushDCache((vaddr_t)scb->sc_cpoint, scb->sc_ctrnscnt);
1794 1.3 tsubai return;
1795 1.4 tsubai }
1796 1.3 tsubai
1797 1.4 tsubai if (sc_map) {
1798 1.4 tsubai pages = sc_map->mp_pages;
1799 1.4 tsubai for (i = 0; i < pages; i++) {
1800 1.4 tsubai pa = sc_map->mp_addr[i] << PGSHIFT;
1801 1.4 tsubai MachFlushDCache(MIPS_PHYS_TO_KSEG0(pa), NBPG);
1802 1.4 tsubai }
1803 1.3 tsubai }
1804 1.3 tsubai }
1805 1.3 tsubai #endif
1806