Home | History | Annotate | Line # | Download | only in dev
scsi_1185.c revision 1.8
      1  1.8  thorpej /*	$NetBSD: scsi_1185.c,v 1.8 2001/11/14 18:15:30 thorpej Exp $	*/
      2  1.3   tsubai 
      3  1.1   tsubai /*
      4  1.1   tsubai  * Copyright (c) 1992, 1993
      5  1.1   tsubai  *	The Regents of the University of California.  All rights reserved.
      6  1.1   tsubai  *
      7  1.1   tsubai  * This code is derived from software contributed to Berkeley by
      8  1.1   tsubai  * Sony Corp. and Kazumasa Utashiro of Software Research Associates, Inc.
      9  1.1   tsubai  *
     10  1.1   tsubai  * Redistribution and use in source and binary forms, with or without
     11  1.1   tsubai  * modification, are permitted provided that the following conditions
     12  1.1   tsubai  * are met:
     13  1.1   tsubai  * 1. Redistributions of source code must retain the above copyright
     14  1.1   tsubai  *    notice, this list of conditions and the following disclaimer.
     15  1.1   tsubai  * 2. Redistributions in binary form must reproduce the above copyright
     16  1.1   tsubai  *    notice, this list of conditions and the following disclaimer in the
     17  1.1   tsubai  *    documentation and/or other materials provided with the distribution.
     18  1.1   tsubai  * 3. All advertising materials mentioning features or use of this software
     19  1.1   tsubai  *    must display the following acknowledgement:
     20  1.1   tsubai  *	This product includes software developed by the University of
     21  1.1   tsubai  *	California, Berkeley and its contributors.
     22  1.1   tsubai  * 4. Neither the name of the University nor the names of its contributors
     23  1.1   tsubai  *    may be used to endorse or promote products derived from this software
     24  1.1   tsubai  *    without specific prior written permission.
     25  1.1   tsubai  *
     26  1.1   tsubai  * THIS SOFTWARE IS PROVIDED BY THE REGENTS AND CONTRIBUTORS ``AS IS'' AND
     27  1.1   tsubai  * ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
     28  1.1   tsubai  * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
     29  1.1   tsubai  * ARE DISCLAIMED.  IN NO EVENT SHALL THE REGENTS OR CONTRIBUTORS BE LIABLE
     30  1.1   tsubai  * FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL
     31  1.1   tsubai  * DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS
     32  1.1   tsubai  * OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION)
     33  1.1   tsubai  * HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
     34  1.1   tsubai  * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
     35  1.1   tsubai  * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF
     36  1.1   tsubai  * SUCH DAMAGE.
     37  1.1   tsubai  *
     38  1.1   tsubai  * from: $Hdr: scsi_1185.c,v 4.300 91/06/09 06:22:20 root Rel41 $ SONY
     39  1.1   tsubai  *
     40  1.1   tsubai  *	@(#)scsi_1185.c	8.1 (Berkeley) 6/11/93
     41  1.1   tsubai  */
     42  1.1   tsubai 
     43  1.1   tsubai /*
     44  1.1   tsubai  * Copyright (c) 1989- by SONY Corporation.
     45  1.4   tsubai  *
     46  1.1   tsubai  *	scsi_1185.c
     47  1.1   tsubai  *
     48  1.1   tsubai  *	CXD1185Q
     49  1.1   tsubai  *	SCSI bus low level common routines
     50  1.1   tsubai  *				for one cpu machine
     51  1.4   tsubai  *
     52  1.1   tsubai  * MODIFY HISTORY:
     53  1.1   tsubai  *
     54  1.1   tsubai  *	DMAC_WAIT	--- DMAC_0266 wo tukau-baai, DMAC mata-wa SCSI-chip ni
     55  1.1   tsubai  *				tuzukete access suru-baai,
     56  1.1   tsubai  *				kanarazu wait wo ireru-beshi !
     57  1.1   tsubai  */
     58  1.1   tsubai 
     59  1.1   tsubai #include <sys/param.h>
     60  1.1   tsubai #include <sys/systm.h>
     61  1.4   tsubai #include <sys/device.h>
     62  1.4   tsubai 
     63  1.4   tsubai #include <dev/scsipi/scsi_all.h>
     64  1.4   tsubai #include <dev/scsipi/scsipi_all.h>
     65  1.4   tsubai #include <dev/scsipi/scsiconf.h>
     66  1.1   tsubai 
     67  1.1   tsubai #include <machine/cpu.h>
     68  1.4   tsubai #include <machine/intr.h>
     69  1.4   tsubai #include <machine/machConst.h>
     70  1.1   tsubai 
     71  1.8  thorpej #include <mips/cache.h>
     72  1.8  thorpej 
     73  1.2  thorpej #include <newsmips/dev/screg_1185.h>
     74  1.4   tsubai #include <newsmips/dev/scsireg.h>
     75  1.1   tsubai 
     76  1.4   tsubai #if defined(news3400)
     77  1.2  thorpej # include <newsmips/dev/dmac_0448.h>
     78  1.1   tsubai # ifndef NDMACMAP
     79  1.4   tsubai # define NDMACMAP 144
     80  1.1   tsubai # endif
     81  1.1   tsubai #endif
     82  1.1   tsubai 
     83  1.1   tsubai #define VOLATILE volatile
     84  1.1   tsubai #define ABORT_SYNCTR_MES_FROM_TARGET
     85  1.1   tsubai #define SCSI_1185AQ
     86  1.1   tsubai #define RESET_RECOVER
     87  1.1   tsubai #define DMAC_MAP_INIT			/* for nws-3700 parity error */
     88  1.1   tsubai #define APAD_ALWAYS_ON
     89  1.1   tsubai 
     90  1.4   tsubai #define CHECK_LOOP_CNT	60
     91  1.4   tsubai #define RSL_LOOP_CNT	60
     92  1.1   tsubai 
     93  1.1   tsubai #ifndef DMAC_MAP_INIT
     94  1.1   tsubai # define MAP_OVER_ACCESS		/* for nws-3700 parity error */
     95  1.1   tsubai #endif
     96  1.1   tsubai 
     97  1.1   tsubai #undef	CHECK_MRQ
     98  1.1   tsubai 
     99  1.1   tsubai #ifdef NOT_SUPPORT_SYNCTR
    100  1.4   tsubai # define MAX_OFFSET_BYTES 0
    101  1.1   tsubai #else
    102  1.4   tsubai # define MAX_OFFSET_BYTES MAX_OFFSET
    103  1.1   tsubai #endif
    104  1.1   tsubai 
    105  1.1   tsubai #define	act_point	spoint
    106  1.1   tsubai #define	act_trcnt	stcnt
    107  1.1   tsubai #define	act_tag		stag
    108  1.1   tsubai #define	act_offset	soffset
    109  1.1   tsubai 
    110  1.4   tsubai #define	splscsi splsc
    111  1.1   tsubai 
    112  1.1   tsubai #if defined(mips) && defined(CPU_SINGLE)
    113  1.1   tsubai #define nops(x)		{ int i; for (i = 0; i < (x); i++) ; }
    114  1.1   tsubai #define	DMAC_WAIT0	;
    115  1.1   tsubai #else
    116  1.1   tsubai #define	DMAC_WAIT0	DMAC_WAIT
    117  1.1   tsubai #endif
    118  1.1   tsubai 
    119  1.1   tsubai #ifdef DMAC_MAP_INIT
    120  1.4   tsubai static int dmac_map_init = 0;
    121  1.1   tsubai #endif
    122  1.1   tsubai 
    123  1.1   tsubai /*
    124  1.1   tsubai  *	command flag status
    125  1.1   tsubai  */
    126  1.1   tsubai #define	CF_SET		1
    127  1.1   tsubai #define	CF_SEND		2
    128  1.1   tsubai #define	CF_ENOUGH	3
    129  1.1   tsubai #define	CF_EXEC		4
    130  1.1   tsubai 
    131  1.4   tsubai #define	SEL_TIMEOUT_VALUE 0x7a
    132  1.1   tsubai 
    133  1.4   tsubai extern struct cfdriver sc_cd;
    134  1.1   tsubai 
    135  1.4   tsubai void sc_send __P((struct sc_scb *, int, int));
    136  1.4   tsubai int scintr __P((void));
    137  1.4   tsubai void scsi_hardreset __P((void));
    138  1.4   tsubai void scsi_chipreset __P((struct sc_softc *));
    139  1.4   tsubai void scsi_softreset __P((struct sc_softc *));
    140  1.4   tsubai int sc_busy __P((struct sc_softc *, int));
    141  1.1   tsubai 
    142  1.1   tsubai static int WAIT_STATR_BITCLR __P((int));
    143  1.1   tsubai static int WAIT_STATR_BITSET __P((int));
    144  1.4   tsubai static void SET_CMD __P((struct sc_softc *, int));
    145  1.1   tsubai static void SET_CNT __P((int));
    146  1.1   tsubai static int GET_CNT __P((void));
    147  1.1   tsubai static void GET_INTR __P((VOLATILE int *, VOLATILE int *));
    148  1.4   tsubai static void sc_start __P((struct sc_softc *));
    149  1.4   tsubai static void sc_resel __P((struct sc_softc *));
    150  1.4   tsubai static void sc_discon __P((struct sc_softc *));
    151  1.4   tsubai static void sc_pmatch __P((struct sc_softc *));
    152  1.4   tsubai static void flush_fifo __P((struct sc_softc *));
    153  1.4   tsubai static void sc_cout __P((struct sc_softc *, struct sc_chan_stat *));
    154  1.4   tsubai static void sc_min __P((struct sc_softc *, struct sc_chan_stat *));
    155  1.4   tsubai static void sc_mout __P((struct sc_softc *, struct sc_chan_stat *));
    156  1.4   tsubai static void sc_sin __P((struct sc_softc *, VOLATILE struct sc_chan_stat *));
    157  1.4   tsubai static void sc_dio __P((struct sc_softc *, VOLATILE struct sc_chan_stat *));
    158  1.4   tsubai static void sc_dio_pad __P((struct sc_softc *, VOLATILE struct sc_chan_stat *));
    159  1.4   tsubai static void print_scsi_stat __P((struct sc_softc *));
    160  1.4   tsubai static void append_wb __P((struct sc_softc *, struct sc_chan_stat *));
    161  1.4   tsubai static struct sc_chan_stat *get_wb_chan __P((struct sc_softc *));
    162  1.4   tsubai static int release_wb __P((struct sc_softc *));
    163  1.4   tsubai static void adjust_transfer __P((struct sc_softc *, struct sc_chan_stat *));
    164  1.4   tsubai static void clean_k2dcache __P((struct sc_scb *));
    165  1.1   tsubai 
    166  1.4   tsubai extern void sc_done __P((struct sc_scb *));
    167  1.5   tsubai extern paddr_t kvtophys __P((vaddr_t));
    168  1.1   tsubai 
    169  1.1   tsubai #if defined(mips) && defined(CPU_SINGLE)
    170  1.3   tsubai #define dma_reset(x) {						\
    171  1.3   tsubai 	int s = splscsi();					\
    172  1.3   tsubai 	dmac_gsel = (x); dmac_cctl = DM_RST; dmac_cctl = 0;	\
    173  1.3   tsubai 	splx(s);						\
    174  1.1   tsubai }
    175  1.1   tsubai #endif
    176  1.1   tsubai 
    177  1.1   tsubai int
    178  1.1   tsubai WAIT_STATR_BITCLR(bitmask)
    179  1.1   tsubai 	register int bitmask;
    180  1.1   tsubai {
    181  1.1   tsubai 	register int iloop;
    182  1.1   tsubai 	register VOLATILE int dummy;
    183  1.1   tsubai 
    184  1.1   tsubai 	iloop = 0;
    185  1.1   tsubai 	do {
    186  1.1   tsubai 		dummy = sc_statr;
    187  1.1   tsubai 		DMAC_WAIT0;
    188  1.1   tsubai 		if (iloop++ > CHECK_LOOP_CNT)
    189  1.1   tsubai 			return (-1);
    190  1.1   tsubai 	} while (dummy & bitmask);
    191  1.1   tsubai 	return (0);
    192  1.1   tsubai }
    193  1.1   tsubai 
    194  1.1   tsubai int
    195  1.1   tsubai WAIT_STATR_BITSET(bitmask)
    196  1.1   tsubai 	register int bitmask;
    197  1.1   tsubai {
    198  1.1   tsubai 	register int iloop;
    199  1.1   tsubai 	register VOLATILE int dummy;
    200  1.1   tsubai 
    201  1.1   tsubai 	iloop = 0;
    202  1.1   tsubai 	do {
    203  1.1   tsubai 		dummy = sc_statr;
    204  1.1   tsubai 		DMAC_WAIT0;
    205  1.1   tsubai 		if (iloop++ > CHECK_LOOP_CNT)
    206  1.1   tsubai 			return (-1);
    207  1.1   tsubai 	} while ((dummy & bitmask) == 0);
    208  1.1   tsubai 	return (0);
    209  1.1   tsubai }
    210  1.1   tsubai 
    211  1.1   tsubai void
    212  1.4   tsubai SET_CMD(sc, CMD)
    213  1.4   tsubai 	struct sc_softc *sc;
    214  1.1   tsubai 	register int CMD;
    215  1.1   tsubai {
    216  1.1   tsubai 	(void) WAIT_STATR_BITCLR(R0_CIP);
    217  1.4   tsubai 	sc->lastcmd = (CMD);
    218  1.1   tsubai 	sc_comr = (CMD);
    219  1.1   tsubai 	DMAC_WAIT0;
    220  1.1   tsubai }
    221  1.1   tsubai 
    222  1.1   tsubai void
    223  1.1   tsubai SET_CNT(COUNT)
    224  1.1   tsubai 	register int COUNT;
    225  1.1   tsubai {
    226  1.1   tsubai 	sc_tclow = (COUNT) & 0xff;
    227  1.1   tsubai 	DMAC_WAIT0;
    228  1.1   tsubai 	sc_tcmid = ((COUNT) >> 8) & 0xff;
    229  1.1   tsubai 	DMAC_WAIT0;
    230  1.1   tsubai 	sc_tchi = ((COUNT) >> 16) & 0xff;
    231  1.1   tsubai 	DMAC_WAIT0;
    232  1.1   tsubai }
    233  1.1   tsubai 
    234  1.1   tsubai int
    235  1.1   tsubai GET_CNT()
    236  1.1   tsubai {
    237  1.1   tsubai 	register VOLATILE int COUNT;
    238  1.1   tsubai 
    239  1.1   tsubai 	COUNT = sc_tclow;
    240  1.1   tsubai 	DMAC_WAIT0;
    241  1.1   tsubai 	COUNT += (sc_tcmid << 8) & 0xff00;
    242  1.1   tsubai 	DMAC_WAIT0;
    243  1.1   tsubai 	COUNT += (sc_tchi << 16) & 0xff0000;
    244  1.1   tsubai 	DMAC_WAIT0;
    245  1.1   tsubai 	return (COUNT);
    246  1.1   tsubai }
    247  1.1   tsubai 
    248  1.1   tsubai void
    249  1.1   tsubai GET_INTR(DATA1, DATA2)
    250  1.1   tsubai 	register VOLATILE int *DATA1;
    251  1.1   tsubai 	register VOLATILE int *DATA2;
    252  1.1   tsubai {
    253  1.1   tsubai 	(void) WAIT_STATR_BITCLR(R0_CIP);
    254  1.1   tsubai 	while (sc_statr & R0_MIRQ) {
    255  1.1   tsubai 		DMAC_WAIT0;
    256  1.1   tsubai 		*DATA1 |= sc_intrq1;
    257  1.1   tsubai 		DMAC_WAIT0;
    258  1.1   tsubai 		*DATA2 |= sc_intrq2;
    259  1.1   tsubai 		DMAC_WAIT0;
    260  1.1   tsubai 	}
    261  1.1   tsubai }
    262  1.1   tsubai 
    263  1.1   tsubai 
    264  1.1   tsubai void
    265  1.4   tsubai sc_send(scb, chan, ie)
    266  1.4   tsubai 	struct sc_scb *scb;
    267  1.4   tsubai 	int chan, ie;
    268  1.4   tsubai {
    269  1.4   tsubai 	struct sc_softc *sc = scb->scb_softc;
    270  1.4   tsubai 	struct sc_chan_stat *cs;
    271  1.4   tsubai 	struct scsipi_xfer *xs;
    272  1.4   tsubai 	int i;
    273  1.4   tsubai 	u_char *p;
    274  1.4   tsubai 
    275  1.4   tsubai 	cs = &sc->chan_stat[chan];
    276  1.4   tsubai 	xs = scb->xs;
    277  1.4   tsubai 
    278  1.4   tsubai 	p = (u_char *)xs->cmd;
    279  1.4   tsubai 	if (cs->scb != NULL) {
    280  1.4   tsubai 		printf("SCSI%d: sc_send() NOT NULL cs->sc\n", chan);
    281  1.4   tsubai 		printf("ie=0x%x scb=0x%p cs->sc=0x%p\n", ie, scb, cs->scb);
    282  1.4   tsubai 		printf("cdb=");
    283  1.4   tsubai 		for (i = 0; i < 6; i++)
    284  1.4   tsubai 			printf(" 0x%x", *p++);
    285  1.4   tsubai 		printf("\n");
    286  1.4   tsubai 		panic("SCSI soft error");
    287  1.1   tsubai 		/*NOTREACHED*/
    288  1.1   tsubai 	}
    289  1.1   tsubai 
    290  1.4   tsubai 	if (p[0] == SCOP_RESET && p[1] == SCOP_RESET) {
    291  1.1   tsubai 		/*
    292  1.1   tsubai 		 * SCSI bus reset command procedure
    293  1.1   tsubai 		 *	(vender unique by Sony Corp.)
    294  1.1   tsubai 		 */
    295  1.1   tsubai #ifdef SCSI_1185AQ
    296  1.4   tsubai 		if (sc_idenr & 0x08)
    297  1.4   tsubai 			sc->scsi_1185AQ = 1;
    298  1.4   tsubai 		else
    299  1.4   tsubai 			sc->scsi_1185AQ = 0;
    300  1.1   tsubai #endif
    301  1.4   tsubai 		cs->scb = scb;
    302  1.1   tsubai 		scsi_hardreset();
    303  1.4   tsubai 		scb->istatus = INST_EP;
    304  1.4   tsubai 		cs->scb = NULL;
    305  1.4   tsubai 		sc_done(scb);
    306  1.1   tsubai 		return;
    307  1.1   tsubai 	}
    308  1.1   tsubai 
    309  1.4   tsubai 	if (scb->sc_map && (scb->sc_map->mp_pages > 0)) {
    310  1.1   tsubai 		/*
    311  1.1   tsubai 		 * use map table
    312  1.1   tsubai 		 */
    313  1.4   tsubai 		scb->sc_coffset = scb->sc_map->mp_offset & PGOFSET;
    314  1.4   tsubai 		if (scb->sc_map->mp_pages > NSCMAP) {
    315  1.1   tsubai 			printf("SCSI%d: map table overflow\n", chan);
    316  1.4   tsubai 			scb->istatus = INST_EP|INST_LB|INST_PRE;
    317  1.1   tsubai 			return;
    318  1.1   tsubai 		}
    319  1.1   tsubai 	} else {
    320  1.1   tsubai 		/*
    321  1.1   tsubai 		 * no use map table
    322  1.1   tsubai 		 */
    323  1.4   tsubai 		scb->sc_coffset = (u_int)scb->sc_cpoint & PGOFSET;
    324  1.1   tsubai 	}
    325  1.4   tsubai 	scb->sc_ctag = 0;
    326  1.1   tsubai 
    327  1.4   tsubai 	cs->scb = scb;
    328  1.1   tsubai 	cs->comflg = OFF;
    329  1.1   tsubai 
    330  1.1   tsubai 	cs->intr_flg = ie;
    331  1.1   tsubai 	cs->chan_num = chan;
    332  1.4   tsubai 	sc->perr_flag[chan] = 0;
    333  1.4   tsubai 	sc->mout_flag[chan] = 0;
    334  1.4   tsubai 	sc->min_cnt[chan] = 0;
    335  1.4   tsubai 
    336  1.4   tsubai 	sc->sel_stat[chan] = SEL_WAIT;
    337  1.4   tsubai 	append_wb(sc, cs);
    338  1.4   tsubai 	sc_start(sc);
    339  1.1   tsubai }
    340  1.1   tsubai 
    341  1.1   tsubai /*
    342  1.1   tsubai  *	SCSI start up routine
    343  1.1   tsubai  */
    344  1.1   tsubai void
    345  1.4   tsubai sc_start(sc)
    346  1.4   tsubai 	struct sc_softc *sc;
    347  1.1   tsubai {
    348  1.4   tsubai 	struct sc_chan_stat *cs;
    349  1.4   tsubai 	int chan, dummy;
    350  1.4   tsubai 	int s;
    351  1.1   tsubai 
    352  1.4   tsubai 	s = splscsi();
    353  1.4   tsubai 	cs = get_wb_chan(sc);
    354  1.4   tsubai 	if ((cs == NULL) || (sc->ipc >= 0))
    355  1.1   tsubai 		goto sc_start_exit;
    356  1.4   tsubai 	chan = cs->chan_num;
    357  1.4   tsubai 	if (sc->sel_stat[chan] != SEL_WAIT) {
    358  1.1   tsubai 		/*
    359  1.1   tsubai 		 * already started
    360  1.1   tsubai 		 */
    361  1.1   tsubai 		goto sc_start_exit;
    362  1.1   tsubai 	}
    363  1.4   tsubai 	sc->sel_stat[chan] = SEL_START;
    364  1.1   tsubai 
    365  1.1   tsubai 	dummy = sc_cmonr;
    366  1.1   tsubai 	DMAC_WAIT0;
    367  1.1   tsubai 	if (dummy & (R4_MBSY|R4_MSEL)) {
    368  1.4   tsubai 		sc->sel_stat[chan] = SEL_WAIT;
    369  1.1   tsubai 		goto sc_start_exit;
    370  1.1   tsubai 	}
    371  1.1   tsubai 
    372  1.1   tsubai 	/*
    373  1.1   tsubai 	 *	send SELECT with ATN command
    374  1.1   tsubai 	 */
    375  1.4   tsubai 	sc->dma_stat = OFF;
    376  1.4   tsubai 	sc->pad_start = 0;
    377  1.1   tsubai 	dummy = sc_statr;
    378  1.1   tsubai 	DMAC_WAIT0;
    379  1.1   tsubai 	if (dummy & R0_CIP) {
    380  1.4   tsubai 		sc->sel_stat[chan] = SEL_WAIT;
    381  1.1   tsubai 		goto sc_start_exit;
    382  1.1   tsubai 	}
    383  1.1   tsubai 	sc_idenr = (chan << SC_TG_SHIFT) | SC_OWNID;
    384  1.1   tsubai 	DMAC_WAIT0;
    385  1.1   tsubai #ifdef SCSI_1185AQ
    386  1.4   tsubai 	if (sc->scsi_1185AQ)
    387  1.1   tsubai 		sc_intok1 = Ra_STO|Ra_ARBF;
    388  1.1   tsubai 	else
    389  1.1   tsubai 		sc_intok1 = Ra_STO|Ra_RSL|Ra_ARBF;
    390  1.1   tsubai #else
    391  1.1   tsubai 	sc_intok1 = Ra_STO|Ra_RSL|Ra_ARBF;
    392  1.1   tsubai #endif
    393  1.1   tsubai 	DMAC_WAIT0;
    394  1.1   tsubai 	/*
    395  1.1   tsubai 	 * BUGFIX for signal reflection on BSY
    396  1.1   tsubai 	 *	!Rb_DCNT
    397  1.1   tsubai 	 */
    398  1.1   tsubai 	sc_intok2 = Rb_FNC|Rb_SRST|Rb_PHC|Rb_SPE;
    399  1.1   tsubai 	DMAC_WAIT0;
    400  1.1   tsubai 
    401  1.1   tsubai 	dummy = sc_cmonr;
    402  1.1   tsubai 	DMAC_WAIT0;
    403  1.1   tsubai 	if (dummy & (R4_MBSY|R4_MSEL)) {
    404  1.4   tsubai 		sc->sel_stat[chan] = SEL_WAIT;
    405  1.1   tsubai 		goto sc_start_exit;
    406  1.1   tsubai 	}
    407  1.4   tsubai 	SET_CMD(sc, SCMD_SEL_ATN);
    408  1.1   tsubai 
    409  1.1   tsubai sc_start_exit:
    410  1.1   tsubai 	splx(s);
    411  1.1   tsubai }
    412  1.1   tsubai 
    413  1.1   tsubai /*
    414  1.1   tsubai  *	SCSI interrupt service routine
    415  1.1   tsubai  */
    416  1.1   tsubai int
    417  1.1   tsubai scintr()
    418  1.1   tsubai {
    419  1.1   tsubai 	register int iloop;
    420  1.1   tsubai 	register VOLATILE int chan;
    421  1.1   tsubai 	register VOLATILE int dummy;
    422  1.4   tsubai 	struct sc_softc *sc;
    423  1.4   tsubai 	struct sc_chan_stat *cs;
    424  1.1   tsubai 	int s_int1, s_int2;
    425  1.1   tsubai 
    426  1.4   tsubai 	sc = sc_cd.cd_devs[0];					/* XXX */
    427  1.4   tsubai 
    428  1.1   tsubai scintr_loop:
    429  1.1   tsubai 
    430  1.1   tsubai #if defined(CHECK_MRQ) && defined(news3400)
    431  1.1   tsubai 	while (dmac_gstat & CH_MRQ(CH_SCSI))
    432  1.1   tsubai 		DMAC_WAIT;
    433  1.1   tsubai #endif
    434  1.1   tsubai 
    435  1.1   tsubai 	for (iloop = 0; iloop < 100; iloop++) {
    436  1.1   tsubai 		dummy = sc_statr;
    437  1.1   tsubai 		DMAC_WAIT;
    438  1.1   tsubai 		if ((dummy & R0_CIP) == 0)
    439  1.1   tsubai 			break;
    440  1.1   tsubai 	}
    441  1.1   tsubai 
    442  1.1   tsubai 	/*
    443  1.1   tsubai 	 * get SCSI interrupt request
    444  1.1   tsubai 	 */
    445  1.1   tsubai 	while (sc_statr & R0_MIRQ) {
    446  1.1   tsubai 		DMAC_WAIT0;
    447  1.1   tsubai 		s_int1 = sc_intrq1;
    448  1.1   tsubai 		DMAC_WAIT0;
    449  1.1   tsubai 		s_int2 = sc_intrq2;
    450  1.1   tsubai 		DMAC_WAIT0;
    451  1.4   tsubai 		sc->int_stat1 |= s_int1;
    452  1.4   tsubai 		sc->int_stat2 |= s_int2;
    453  1.1   tsubai 	}
    454  1.1   tsubai 
    455  1.4   tsubai 	if (sc->int_stat2 & R3_SRST) {
    456  1.1   tsubai 		/*
    457  1.1   tsubai 		 * RST signal is drived
    458  1.1   tsubai 		 */
    459  1.4   tsubai 		sc->int_stat2 &= ~R3_SRST;
    460  1.4   tsubai 		scsi_softreset(sc);
    461  1.1   tsubai 		goto scintr_exit;
    462  1.1   tsubai 	}
    463  1.1   tsubai 
    464  1.4   tsubai 	if ((sc->ipc < 0) && (sc->wrc <= 0) && (sc->wbc <= 0)) {
    465  1.4   tsubai 		sc->int_stat1 = 0;
    466  1.4   tsubai 		sc->int_stat2 = 0;
    467  1.1   tsubai 		goto scintr_exit;
    468  1.1   tsubai 	}
    469  1.1   tsubai 
    470  1.4   tsubai 	cs = get_wb_chan(sc);
    471  1.4   tsubai 	if (cs) chan = cs->chan_num;
    472  1.4   tsubai 
    473  1.4   tsubai 	if (cs && (sc->sel_stat[chan] == SEL_START) &&
    474  1.4   tsubai 		(sc->lastcmd == SCMD_SEL_ATN)) {
    475  1.1   tsubai 		/*
    476  1.1   tsubai 		 *	Check the result of SELECTION command
    477  1.1   tsubai 		 */
    478  1.4   tsubai 		if (sc->int_stat1 & R2_RSL) {
    479  1.1   tsubai 			/*
    480  1.1   tsubai 			 * RESELECTION occur
    481  1.1   tsubai 			 */
    482  1.4   tsubai 			if (sc->wrc > 0) {
    483  1.4   tsubai 				sc->sel_stat[chan] = SEL_RSLD;
    484  1.1   tsubai 			} else {
    485  1.1   tsubai 				/*
    486  1.1   tsubai 				 * Ghost RESELECTION ???
    487  1.1   tsubai 				 */
    488  1.4   tsubai 				sc->int_stat1 &= ~R2_RSL;
    489  1.1   tsubai 			}
    490  1.1   tsubai 		}
    491  1.4   tsubai 		if (sc->int_stat1 & R2_ARBF) {
    492  1.1   tsubai 			/*
    493  1.1   tsubai 			 * ARBITRATION fault
    494  1.1   tsubai 			 */
    495  1.4   tsubai 			sc->int_stat1 &= ~R2_ARBF;
    496  1.4   tsubai 			sc->sel_stat[chan] = SEL_ARBF;
    497  1.1   tsubai 		}
    498  1.4   tsubai 		if (sc->int_stat1 & R2_STO) {
    499  1.1   tsubai 			/*
    500  1.1   tsubai 			 * SELECTION timeout
    501  1.1   tsubai 			 */
    502  1.4   tsubai 			sc->int_stat1 &= ~R2_STO;
    503  1.4   tsubai 			if ((sc->int_stat2&(R3_PHC|R3_RMSG)) != (R3_PHC|R3_RMSG)) {
    504  1.4   tsubai 				sc->ipc = chan;
    505  1.4   tsubai 				sc->ip = &sc->chan_stat[chan];
    506  1.4   tsubai 				sc->sel_stat[chan] = SEL_TIMEOUT;
    507  1.4   tsubai 				sc->chan_stat[chan].scb->istatus
    508  1.1   tsubai 					= INST_EP|INST_TO;
    509  1.4   tsubai 				release_wb(sc);
    510  1.1   tsubai 			}
    511  1.1   tsubai 		}
    512  1.1   tsubai 
    513  1.1   tsubai 		/*
    514  1.1   tsubai 		 *	SELECTION command done
    515  1.1   tsubai 		 */
    516  1.4   tsubai 		switch (sc->sel_stat[chan]) {
    517  1.1   tsubai 
    518  1.1   tsubai 		case SEL_START:
    519  1.4   tsubai 			if ((sc->int_stat2 & R3_FNC) == 0)
    520  1.1   tsubai 				break;
    521  1.1   tsubai 			/*
    522  1.1   tsubai 			 * SELECTION success
    523  1.1   tsubai 			 */
    524  1.1   tsubai 			sc_intok2 = Rb_FNC|Rb_DCNT|Rb_SRST|Rb_PHC|Rb_SPE;
    525  1.4   tsubai 			sc->ipc = chan;
    526  1.4   tsubai 			sc->ip = &sc->chan_stat[chan];
    527  1.4   tsubai 			sc->ip->scb->istatus |= INST_IP;
    528  1.4   tsubai 			sc->dma_stat = OFF;
    529  1.4   tsubai 			sc->pad_start = 0;
    530  1.4   tsubai 			sc->sel_stat[chan] = SEL_SUCCESS;
    531  1.4   tsubai 			release_wb(sc);
    532  1.1   tsubai #ifndef NOT_SUPPORT_SYNCTR
    533  1.4   tsubai 			sc_syncr = sc->sync_tr[chan];
    534  1.1   tsubai 			DMAC_WAIT0;
    535  1.1   tsubai #endif
    536  1.1   tsubai 			DMAC_WAIT0;
    537  1.1   tsubai 			break;
    538  1.1   tsubai 
    539  1.1   tsubai 		case SEL_TIMEOUT:
    540  1.1   tsubai 			/*
    541  1.1   tsubai 			 * SELECTION time out
    542  1.1   tsubai 			 */
    543  1.4   tsubai 			sc_discon(sc);
    544  1.1   tsubai 			goto scintr_exit;
    545  1.1   tsubai 
    546  1.1   tsubai 		/* case SEL_RSLD: */
    547  1.1   tsubai 		/* case SEL_ARBF: */
    548  1.1   tsubai 		default:
    549  1.1   tsubai 			/*
    550  1.1   tsubai 			 * SELECTION failed
    551  1.1   tsubai 			 */
    552  1.4   tsubai 			sc->sel_stat[chan] = SEL_WAIT;
    553  1.1   tsubai 			break;
    554  1.1   tsubai 		}
    555  1.4   tsubai 		if ((sc->int_stat1 & R2_RSL) == 0)
    556  1.4   tsubai 			sc->int_stat2 &= ~R3_FNC;
    557  1.1   tsubai 	}
    558  1.1   tsubai 
    559  1.4   tsubai 	if (sc->ip != NULL) {
    560  1.1   tsubai 		/*
    561  1.1   tsubai 		 * check In Process channel's request
    562  1.1   tsubai 		 */
    563  1.4   tsubai 		if (sc->dma_stat != OFF) {
    564  1.1   tsubai 			/*
    565  1.1   tsubai 			 * adjust pointer & counter
    566  1.1   tsubai 			 */
    567  1.4   tsubai 			adjust_transfer(sc, sc->ip);
    568  1.1   tsubai 		}
    569  1.4   tsubai 		if (sc->int_stat2 & R3_SPE) {
    570  1.1   tsubai 			register int VOLATILE statr;
    571  1.1   tsubai 			register int VOLATILE cmonr;
    572  1.1   tsubai 
    573  1.1   tsubai 			statr = sc_statr;
    574  1.1   tsubai 			DMAC_WAIT0;
    575  1.1   tsubai 			cmonr = sc_cmonr;
    576  1.4   tsubai 			sc->int_stat2 &= ~R3_SPE;
    577  1.4   tsubai 			sc->perr_flag[sc->ip->chan_num] = 1;
    578  1.1   tsubai 		}
    579  1.1   tsubai 	}
    580  1.1   tsubai 
    581  1.4   tsubai 	if (sc->int_stat2 & R3_DCNT) {
    582  1.1   tsubai 		/*
    583  1.1   tsubai 		 * Bus Free
    584  1.1   tsubai 		 */
    585  1.4   tsubai 		sc_discon(sc);
    586  1.4   tsubai 		sc->int_stat2 &= ~R3_DCNT;
    587  1.1   tsubai 	}
    588  1.1   tsubai 
    589  1.4   tsubai 	if ((sc->ipc >= 0) && (sc->sel_stat[sc->ipc] == SEL_RSL_WAIT)) {
    590  1.4   tsubai 		sc->sel_stat[sc->ipc] = SEL_RSLD;
    591  1.4   tsubai 		sc->ipc = -1;
    592  1.4   tsubai 		sc->int_stat1 |= R2_RSL;
    593  1.1   tsubai 	}
    594  1.4   tsubai 	if (sc->int_stat1 & R2_RSL) {
    595  1.1   tsubai 		/*
    596  1.1   tsubai 		 * Reselection
    597  1.1   tsubai 		 */
    598  1.4   tsubai 		sc_resel(sc);
    599  1.4   tsubai 		sc->int_stat1 &= ~R2_RSL;
    600  1.4   tsubai 		if (sc->sel_stat[sc->ipc] == SEL_RSL_WAIT)
    601  1.1   tsubai 			goto scintr_exit;
    602  1.1   tsubai 	}
    603  1.1   tsubai 
    604  1.1   tsubai 
    605  1.4   tsubai 	if ((sc->ipc >= 0) && (sc->ipc != SC_OWNID) &&
    606  1.4   tsubai 	    (sc->sel_stat[sc->ipc] == SEL_SUCCESS)) {
    607  1.4   tsubai 		if (sc->int_stat2 & R3_PHC) {
    608  1.1   tsubai 			/*
    609  1.1   tsubai 			 * Phase change
    610  1.1   tsubai 			 */
    611  1.4   tsubai 			sc->int_stat2 &= ~(R3_PHC|R3_RMSG);
    612  1.4   tsubai 			sc_pmatch(sc);
    613  1.4   tsubai 		} else if (sc->int_stat2 & R3_RMSG) {
    614  1.1   tsubai 			/*
    615  1.1   tsubai 			 * message Phase
    616  1.1   tsubai 			 */
    617  1.4   tsubai 			if (sc->min_flag > 0) {
    618  1.4   tsubai 				sc->int_stat2 &= ~(R3_PHC|R3_RMSG);
    619  1.4   tsubai 				sc_pmatch(sc);
    620  1.1   tsubai 			}
    621  1.1   tsubai 		}
    622  1.4   tsubai 		else if (sc->dma_stat != OFF) {
    623  1.1   tsubai 			dummy = sc_cmonr;
    624  1.1   tsubai 			DMAC_WAIT0;
    625  1.1   tsubai 			if ((dummy & (R4_MMSG|R4_MCD|R4_MREQ)) == R4_MREQ) {
    626  1.1   tsubai 				/*
    627  1.1   tsubai 				 * still DATA transfer phase
    628  1.1   tsubai 				 */
    629  1.4   tsubai 				sc_dio_pad(sc, sc->ip);
    630  1.1   tsubai 			}
    631  1.1   tsubai 		}
    632  1.4   tsubai 		else if (sc->ip->comflg == CF_SEND) {
    633  1.1   tsubai 			dummy = sc_cmonr;
    634  1.1   tsubai 			DMAC_WAIT0;
    635  1.1   tsubai 			if ((dummy & SC_PMASK) == COM_OUT) {
    636  1.1   tsubai 				/*
    637  1.1   tsubai 				 * command out phase
    638  1.1   tsubai 				 */
    639  1.4   tsubai 				sc_cout(sc, sc->ip);
    640  1.1   tsubai 			}
    641  1.1   tsubai 		}
    642  1.1   tsubai 	} else {
    643  1.4   tsubai 		if (sc->int_stat2 & (R3_PHC|R3_RMSG))
    644  1.1   tsubai 			goto scintr_exit;
    645  1.1   tsubai 	}
    646  1.1   tsubai 
    647  1.4   tsubai 	if ((sc->int_stat1 & (R2_STO|R2_RSL|R2_ARBF))
    648  1.4   tsubai 	    || (sc->int_stat2 & (R3_DCNT|R3_SRST|R3_PHC|R3_SPE))) {
    649  1.1   tsubai 		/*
    650  1.1   tsubai 		 * still remain intrq
    651  1.1   tsubai 		 */
    652  1.1   tsubai 		goto scintr_loop;
    653  1.1   tsubai 	}
    654  1.1   tsubai 
    655  1.1   tsubai scintr_exit:
    656  1.1   tsubai 	return (1);
    657  1.1   tsubai }
    658  1.1   tsubai 
    659  1.1   tsubai /*
    660  1.1   tsubai  *	SCSI bus reset routine
    661  1.1   tsubai  *		scsi_hardreset() is occered a reset interrupt.
    662  1.1   tsubai  *		And call scsi_softreset().
    663  1.1   tsubai  */
    664  1.1   tsubai void
    665  1.1   tsubai scsi_hardreset()
    666  1.1   tsubai {
    667  1.1   tsubai 	register int s;
    668  1.1   tsubai #ifdef DMAC_MAP_INIT
    669  1.1   tsubai 	register int i;
    670  1.1   tsubai #endif
    671  1.4   tsubai 	struct sc_softc *sc;
    672  1.1   tsubai 
    673  1.4   tsubai 	sc = sc_cd.cd_devs[0];					/* XXX */
    674  1.1   tsubai 	s = splscsi();
    675  1.1   tsubai 
    676  1.4   tsubai 	scsi_chipreset(sc);
    677  1.1   tsubai 	DMAC_WAIT0;
    678  1.4   tsubai 	sc->int_stat1 = 0;
    679  1.4   tsubai 	sc->int_stat2 = 0;
    680  1.4   tsubai 	SET_CMD(sc, SCMD_AST_RST);			/* assert RST signal */
    681  1.1   tsubai 
    682  1.1   tsubai #ifdef DMAC_MAP_INIT
    683  1.1   tsubai 	if (dmac_map_init == 0) {
    684  1.1   tsubai 		dmac_map_init++;
    685  1.1   tsubai 		for (i = 0; i < NDMACMAP; i++) {
    686  1.1   tsubai # if defined(mips) && defined(CPU_SINGLE)
    687  1.1   tsubai 			dmac_gsel = CH_SCSI;
    688  1.1   tsubai 			dmac_ctag = (u_char)i;
    689  1.1   tsubai 			dmac_cmap = (u_short)0;
    690  1.1   tsubai # endif
    691  1.1   tsubai 		}
    692  1.1   tsubai 	}
    693  1.1   tsubai #endif
    694  1.1   tsubai 	/*cxd1185_init();*/
    695  1.1   tsubai 	splx(s);
    696  1.1   tsubai }
    697  1.1   tsubai 
    698  1.1   tsubai /*
    699  1.1   tsubai  * I/O port (sc_ioptr) bit assign
    700  1.1   tsubai  *
    701  1.1   tsubai  *	Rf_PRT3		-	<reserved>
    702  1.1   tsubai  *	Rf_PRT2		-	<reserved>
    703  1.1   tsubai  *	Rf_PRT1		out	Floppy Disk Density control
    704  1.1   tsubai  *	Rf_PRT0		out	Floppy Disk Eject control
    705  1.1   tsubai  */
    706  1.1   tsubai 
    707  1.1   tsubai void
    708  1.4   tsubai scsi_chipreset(sc)
    709  1.4   tsubai 	struct sc_softc *sc;
    710  1.1   tsubai {
    711  1.1   tsubai 	register int s;
    712  1.1   tsubai 	register VOLATILE int save_ioptr;
    713  1.1   tsubai 
    714  1.1   tsubai 	s = splscsi();
    715  1.1   tsubai 
    716  1.1   tsubai #if defined(mips) && defined(CPU_SINGLE)
    717  1.1   tsubai 	dmac_gsel = CH_SCSI;
    718  1.1   tsubai 	dmac_cwid = 4;				/* initialize DMAC SCSI chan */
    719  1.1   tsubai 	*(unsigned VOLATILE char *)PINTEN |= DMA_INTEN;
    720  1.1   tsubai 	dma_reset(CH_SCSI);
    721  1.1   tsubai #endif
    722  1.1   tsubai 	sc_envir = 0;				/* 1/4 clock */
    723  1.1   tsubai 	DMAC_WAIT0;
    724  1.1   tsubai 	save_ioptr = sc_ioptr;
    725  1.1   tsubai 	DMAC_WAIT0;
    726  1.4   tsubai 	sc->lastcmd = SCMD_CHIP_RST;
    727  1.1   tsubai 	sc_comr = SCMD_CHIP_RST;		/* reset chip */
    728  1.1   tsubai 	DMAC_WAIT;
    729  1.1   tsubai 	(void) WAIT_STATR_BITCLR(R0_CIP);
    730  1.1   tsubai 	/*
    731  1.1   tsubai 	 * SCMD_CHIP_RST command reset all register
    732  1.1   tsubai 	 *				except sc_statr<7:6> & sc_cmonr.
    733  1.1   tsubai 	 * So, bit R0_MIRQ & R3_FNC will be not set.
    734  1.1   tsubai 	 */
    735  1.1   tsubai 	sc_idenr = SC_OWNID;
    736  1.1   tsubai 	DMAC_WAIT0;
    737  1.1   tsubai 
    738  1.1   tsubai 	sc_intok1 = Ra_STO|Ra_RSL|Ra_ARBF;
    739  1.1   tsubai 	DMAC_WAIT0;
    740  1.1   tsubai 	sc_intok2 = Rb_FNC|Rb_SRST|Rb_PHC|Rb_SPE|Rb_RMSG;
    741  1.1   tsubai 	DMAC_WAIT0;
    742  1.1   tsubai 
    743  1.1   tsubai 	sc_ioptr = save_ioptr;
    744  1.1   tsubai 	DMAC_WAIT;
    745  1.1   tsubai 
    746  1.1   tsubai 	sc_moder = Rc_TMSL;			/* RST drive time = 25.5 us */
    747  1.1   tsubai 	DMAC_WAIT0;
    748  1.1   tsubai 	sc_timer = 0x2;
    749  1.1   tsubai 	DMAC_WAIT0;
    750  1.1   tsubai 
    751  1.1   tsubai 	sc_moder = Rc_SPHI;			/* selection timeout = 252 ms */
    752  1.1   tsubai 	DMAC_WAIT0;
    753  1.1   tsubai 	sc_timer = SEL_TIMEOUT_VALUE;
    754  1.1   tsubai 	DMAC_WAIT0;
    755  1.1   tsubai 
    756  1.1   tsubai #ifdef SCSI_1185AQ
    757  1.4   tsubai 	if (sc->scsi_1185AQ)
    758  1.4   tsubai 		SET_CMD(sc, SCMD_ENB_SEL);		/* enable reselection */
    759  1.1   tsubai #endif
    760  1.1   tsubai 
    761  1.4   tsubai 	sc->int_stat1 &= ~R2_RSL;		/* ignore RSL inter request */
    762  1.1   tsubai 
    763  1.1   tsubai 	splx(s);
    764  1.1   tsubai }
    765  1.1   tsubai 
    766  1.1   tsubai void
    767  1.4   tsubai scsi_softreset(sc)
    768  1.4   tsubai 	struct sc_softc *sc;
    769  1.1   tsubai {
    770  1.1   tsubai 	register VOLATILE struct sc_chan_stat *cs;
    771  1.4   tsubai 	int i;
    772  1.1   tsubai 	/* register int (*handler)(); */
    773  1.1   tsubai 
    774  1.4   tsubai 	sc->wbq_actf = NULL;
    775  1.4   tsubai 	sc->wbq_actl = NULL;
    776  1.4   tsubai 	sc->wbc = 0;
    777  1.4   tsubai 	sc->wrc = 0;
    778  1.4   tsubai 	sc->ip = NULL;
    779  1.4   tsubai 	sc->ipc = -1;
    780  1.4   tsubai 	sc->dma_stat = OFF;
    781  1.4   tsubai 	sc->pad_start = 0;
    782  1.1   tsubai 
    783  1.1   tsubai 	for (i = 0; i < NTARGET; ++i) {
    784  1.1   tsubai 		if (i == SC_OWNID)
    785  1.1   tsubai 			continue;
    786  1.4   tsubai 		cs = &sc->chan_stat[i];
    787  1.1   tsubai 		cs->wb_next = NULL;
    788  1.1   tsubai #ifndef NOT_SUPPORT_SYNCTR
    789  1.4   tsubai 		sc->sync_tr[i] = 0;		/* asynchronous mode */
    790  1.1   tsubai #endif
    791  1.4   tsubai 		sc->sel_stat[i] = SEL_WAIT;
    792  1.4   tsubai 		if (cs->scb != NULL) {
    793  1.4   tsubai 			struct sc_scb *scb = cs->scb;
    794  1.4   tsubai 
    795  1.4   tsubai 			if ((cs->scb->istatus & INST_EP) == 0)
    796  1.4   tsubai 				cs->scb->istatus = (INST_EP|INST_HE);
    797  1.4   tsubai 			cs->scb = NULL;
    798  1.1   tsubai #ifdef mips
    799  1.4   tsubai 			clean_k2dcache(scb);
    800  1.4   tsubai #endif
    801  1.4   tsubai 			if (cs->intr_flg == SCSI_INTEN) {
    802  1.4   tsubai 				intrcnt[SCSI_INTR]++;
    803  1.1   tsubai #if 0
    804  1.4   tsubai 				handler = scintsw[i].sci_inthandler;
    805  1.4   tsubai 				if (handler)
    806  1.4   tsubai 					(*handler)(scintsw[i].sci_ctlr);
    807  1.1   tsubai #endif
    808  1.1   tsubai 			}
    809  1.4   tsubai 			sc_done(scb);
    810  1.1   tsubai 		}
    811  1.1   tsubai 	}
    812  1.1   tsubai }
    813  1.1   tsubai 
    814  1.1   tsubai /*
    815  1.1   tsubai  *	RESELECTION interrupt service routine
    816  1.1   tsubai  *		( RESELECTION phase )
    817  1.1   tsubai  */
    818  1.1   tsubai void
    819  1.4   tsubai sc_resel(sc)
    820  1.4   tsubai 	struct sc_softc *sc;
    821  1.1   tsubai {
    822  1.1   tsubai 	register struct sc_chan_stat *cs;
    823  1.1   tsubai 	register VOLATILE int chan;
    824  1.1   tsubai 	register VOLATILE int statr;
    825  1.1   tsubai 	register int iloop;
    826  1.1   tsubai 
    827  1.4   tsubai 	sc->min_flag = 0;
    828  1.1   tsubai 	chan = (sc_idenr & R6_SID_MASK) >> SC_TG_SHIFT;
    829  1.1   tsubai 
    830  1.1   tsubai 	if (chan == SC_OWNID)
    831  1.1   tsubai 		return;
    832  1.1   tsubai 
    833  1.1   tsubai 	statr = sc_statr;
    834  1.1   tsubai 	DMAC_WAIT0;
    835  1.1   tsubai 	if (statr & R0_CIP) {
    836  1.4   tsubai 		if (sc->lastcmd == SCMD_SEL_ATN) {
    837  1.1   tsubai 			/*
    838  1.1   tsubai 			 * SELECTION command dead lock ?
    839  1.1   tsubai 			 *	save interrupt request
    840  1.1   tsubai 			 */
    841  1.1   tsubai 			while (sc_statr & R0_MIRQ) {
    842  1.1   tsubai 				DMAC_WAIT0;
    843  1.4   tsubai 				sc->int_stat1 |= sc_intrq1;
    844  1.1   tsubai 				DMAC_WAIT0;
    845  1.4   tsubai 				sc->int_stat2 |= sc_intrq2;
    846  1.1   tsubai 				DMAC_WAIT0;
    847  1.1   tsubai 			}
    848  1.4   tsubai 			scsi_chipreset(sc);
    849  1.1   tsubai 		}
    850  1.1   tsubai 	}
    851  1.1   tsubai 
    852  1.4   tsubai 	cs = &sc->chan_stat[chan];
    853  1.4   tsubai 	if (cs->scb == NULL) {
    854  1.1   tsubai 		scsi_hardreset();
    855  1.1   tsubai 		return;
    856  1.1   tsubai 	}
    857  1.4   tsubai 	if ((cs->scb->istatus & INST_WR) == 0) {
    858  1.1   tsubai 		scsi_hardreset();
    859  1.1   tsubai 		return;
    860  1.1   tsubai 	}
    861  1.1   tsubai 
    862  1.4   tsubai 	if (sc->ipc >= 0) {
    863  1.1   tsubai 		scsi_hardreset();
    864  1.1   tsubai 		return;
    865  1.1   tsubai 	}
    866  1.1   tsubai 
    867  1.4   tsubai 	sc->ip = cs;
    868  1.4   tsubai 	sc->ipc = chan;
    869  1.1   tsubai 
    870  1.1   tsubai 	sc_intok2 = Rb_FNC|Rb_DCNT|Rb_SRST|Rb_PHC|Rb_SPE;
    871  1.1   tsubai 	DMAC_WAIT0;
    872  1.1   tsubai 
    873  1.1   tsubai 	iloop = 0;
    874  1.4   tsubai 	while ((sc->int_stat2 & R3_FNC) == 0) {
    875  1.1   tsubai 		/*
    876  1.1   tsubai 		 * Max 6 usec wait
    877  1.1   tsubai 		 */
    878  1.1   tsubai 		if (iloop++ > RSL_LOOP_CNT) {
    879  1.4   tsubai 			sc->sel_stat[chan] = SEL_RSL_WAIT;
    880  1.1   tsubai 			return;
    881  1.1   tsubai 		}
    882  1.4   tsubai 		GET_INTR(&sc->int_stat1, &sc->int_stat2);
    883  1.1   tsubai 	}
    884  1.4   tsubai 	sc->int_stat2 &= ~R3_FNC;
    885  1.1   tsubai 
    886  1.4   tsubai 	sc->sel_stat[chan] = SEL_SUCCESS;
    887  1.1   tsubai 
    888  1.4   tsubai 	sc->wrc--;
    889  1.4   tsubai 	sc->dma_stat = OFF;
    890  1.4   tsubai 	sc->pad_start = 0;
    891  1.4   tsubai 	cs->scb->istatus |= INST_IP;
    892  1.4   tsubai 	cs->scb->istatus &= ~INST_WR;
    893  1.1   tsubai 
    894  1.1   tsubai #ifndef NOT_SUPPORT_SYNCTR
    895  1.4   tsubai 	sc_syncr = sc->sync_tr[chan];
    896  1.1   tsubai 	DMAC_WAIT0;
    897  1.1   tsubai #endif
    898  1.1   tsubai }
    899  1.1   tsubai 
    900  1.1   tsubai /*
    901  1.1   tsubai  *	DISCONNECT interrupt service routine
    902  1.1   tsubai  *		( Target disconnect / job done )
    903  1.1   tsubai  */
    904  1.1   tsubai void
    905  1.4   tsubai sc_discon(sc)
    906  1.4   tsubai 	struct sc_softc *sc;
    907  1.1   tsubai {
    908  1.1   tsubai 	register VOLATILE struct sc_chan_stat *cs;
    909  1.1   tsubai 	/* register int (*handler)(); */
    910  1.1   tsubai 	register VOLATILE int dummy;
    911  1.1   tsubai 
    912  1.1   tsubai 	/*
    913  1.7      wiz 	 * Signal reflection on BSY has occurred.
    914  1.1   tsubai 	 *	Not Bus Free Phase, ignore.
    915  1.1   tsubai 	 *
    916  1.1   tsubai 	 *	But, CXD1185Q reset INIT bit of sc_statr.
    917  1.1   tsubai 	 *	So, can't issue Transfer Information command.
    918  1.1   tsubai 	 *
    919  1.1   tsubai 	 *	What shall we do ?  Bus reset ?
    920  1.1   tsubai 	 */
    921  1.4   tsubai 	if ((sc->int_stat2 & R3_DCNT) && ((sc_intok2 & Rb_DCNT) == 0))
    922  1.1   tsubai 		return;
    923  1.1   tsubai 
    924  1.1   tsubai 	sc_intok2 = Rb_FNC|Rb_SRST|Rb_PHC|Rb_SPE;
    925  1.1   tsubai 	DMAC_WAIT0;
    926  1.1   tsubai 
    927  1.4   tsubai 	sc->min_flag = 0;
    928  1.1   tsubai 	dummy = sc_cmonr;
    929  1.1   tsubai 	DMAC_WAIT0;
    930  1.1   tsubai 	if (dummy & R4_MATN) {
    931  1.4   tsubai 		SET_CMD(sc, SCMD_NGT_ATN);
    932  1.1   tsubai 		(void) WAIT_STATR_BITSET(R0_MIRQ);
    933  1.4   tsubai 		GET_INTR(&sc->int_stat1, &sc->int_stat2); /* clear interrupt */
    934  1.1   tsubai 	}
    935  1.1   tsubai 
    936  1.4   tsubai 	if ((sc->int_stat1 & R2_RSL) == 0)
    937  1.4   tsubai 		sc->int_stat2 &= ~R3_FNC;
    938  1.1   tsubai 
    939  1.4   tsubai 	cs = sc->ip;
    940  1.4   tsubai 	if ((cs == NULL) || (sc->ipc < 0))
    941  1.1   tsubai 		goto sc_discon_exit;
    942  1.1   tsubai 
    943  1.4   tsubai 	if ((sc->sel_stat[cs->chan_num] != SEL_SUCCESS)
    944  1.4   tsubai 			&& (sc->sel_stat[cs->chan_num] != SEL_TIMEOUT))
    945  1.1   tsubai 		printf("sc_discon: eh!\n");
    946  1.1   tsubai 
    947  1.1   tsubai 	/*
    948  1.1   tsubai 	 * indicate abnormal terminate
    949  1.1   tsubai 	 */
    950  1.4   tsubai 	if ((cs->scb->istatus & (INST_EP|INST_WR)) == 0)
    951  1.4   tsubai 		cs->scb->istatus |= (INST_EP|INST_PRE|INST_LB);
    952  1.1   tsubai 
    953  1.4   tsubai 	cs->scb->istatus &= ~INST_IP;
    954  1.4   tsubai 	sc->dma_stat = OFF;
    955  1.4   tsubai 	sc->pad_start = 0;
    956  1.4   tsubai 	sc->ip = NULL;
    957  1.4   tsubai 	sc->ipc = -1;
    958  1.4   tsubai 
    959  1.4   tsubai 	if ((cs->scb->istatus & INST_WR) == 0) {
    960  1.4   tsubai 		struct sc_scb *scb = cs->scb;
    961  1.4   tsubai 
    962  1.4   tsubai 		if (sc->perr_flag[cs->chan_num] > 0)
    963  1.4   tsubai 			cs->scb->istatus |= INST_EP|INST_PRE;
    964  1.4   tsubai 		cs->scb = NULL;
    965  1.1   tsubai #ifdef mips
    966  1.4   tsubai 		clean_k2dcache(scb);
    967  1.4   tsubai #endif
    968  1.4   tsubai 		if (cs->intr_flg == SCSI_INTEN) {
    969  1.4   tsubai 			intrcnt[SCSI_INTR]++;
    970  1.1   tsubai #if 0
    971  1.4   tsubai 			handler = scintsw[cs->chan_num].sci_inthandler;
    972  1.4   tsubai 			if (handler)
    973  1.4   tsubai 				(*handler)(scintsw[cs->chan_num].sci_ctlr);
    974  1.1   tsubai #endif
    975  1.1   tsubai 		}
    976  1.4   tsubai 		sc_done(scb);
    977  1.1   tsubai 	}
    978  1.1   tsubai 
    979  1.1   tsubai sc_discon_exit:
    980  1.4   tsubai 	sc_start(sc);
    981  1.1   tsubai }
    982  1.1   tsubai 
    983  1.1   tsubai /*
    984  1.1   tsubai  *	SCSI phase match interrupt service routine
    985  1.1   tsubai  */
    986  1.1   tsubai void
    987  1.4   tsubai sc_pmatch(sc)
    988  1.4   tsubai 	struct sc_softc *sc;
    989  1.1   tsubai {
    990  1.4   tsubai 	struct sc_chan_stat *cs;
    991  1.1   tsubai 	register VOLATILE int phase;
    992  1.1   tsubai 	register VOLATILE int phase2;
    993  1.1   tsubai 	register VOLATILE int cmonr;
    994  1.1   tsubai 
    995  1.4   tsubai 	sc->int_stat2 &= ~R3_FNC;			/* XXXXXXXX */
    996  1.1   tsubai 
    997  1.4   tsubai 	cs = sc->ip;
    998  1.1   tsubai 	if (cs == NULL)
    999  1.1   tsubai 		return;
   1000  1.1   tsubai 
   1001  1.4   tsubai #if defined(mips) && defined(CPU_SINGLE)
   1002  1.1   tsubai 	dma_reset(CH_SCSI);
   1003  1.4   tsubai #endif
   1004  1.1   tsubai 	phase = sc_cmonr & SC_PMASK;
   1005  1.1   tsubai 	DMAC_WAIT0;
   1006  1.1   tsubai 	for (;;) {
   1007  1.1   tsubai 		phase2 = phase;
   1008  1.1   tsubai 		cmonr = sc_cmonr;
   1009  1.1   tsubai 		DMAC_WAIT0;
   1010  1.1   tsubai 		phase = cmonr & SC_PMASK;
   1011  1.1   tsubai 		if (phase == phase2) {
   1012  1.1   tsubai 			if ((phase == DAT_IN) || (phase == DAT_OUT))
   1013  1.1   tsubai 				break;
   1014  1.1   tsubai 			else if (cmonr & R4_MREQ)
   1015  1.1   tsubai 				break;
   1016  1.1   tsubai 		}
   1017  1.1   tsubai 	}
   1018  1.1   tsubai 
   1019  1.1   tsubai 
   1020  1.4   tsubai 	sc->dma_stat = OFF;
   1021  1.4   tsubai 	sc->pad_start = 0;
   1022  1.1   tsubai 
   1023  1.1   tsubai 	if (phase == COM_OUT) {
   1024  1.4   tsubai 		sc->min_flag = 0;
   1025  1.1   tsubai 		if (cs->comflg != CF_SEND)
   1026  1.1   tsubai 			cs->comflg = CF_SET;
   1027  1.4   tsubai 		sc_cout(sc, cs);
   1028  1.1   tsubai 	} else {
   1029  1.1   tsubai 		cs->comflg = CF_ENOUGH;
   1030  1.1   tsubai 		sc_intok2 &= ~Rb_FNC;
   1031  1.1   tsubai 		if (phase == MES_IN) {
   1032  1.4   tsubai 			sc->min_flag++;
   1033  1.4   tsubai 			sc_min(sc, cs);
   1034  1.1   tsubai 		} else {
   1035  1.4   tsubai 			sc->min_flag = 0;
   1036  1.1   tsubai 
   1037  1.1   tsubai 			switch (phase) {
   1038  1.1   tsubai 
   1039  1.1   tsubai 			case MES_OUT:
   1040  1.4   tsubai 				sc_mout(sc, cs);
   1041  1.1   tsubai 				break;
   1042  1.1   tsubai 
   1043  1.1   tsubai 			case DAT_IN:
   1044  1.1   tsubai 			case DAT_OUT:
   1045  1.4   tsubai 				sc_dio(sc, cs);
   1046  1.1   tsubai 				break;
   1047  1.1   tsubai 
   1048  1.1   tsubai 			case STAT_IN:
   1049  1.4   tsubai 				sc_sin(sc, cs);
   1050  1.1   tsubai 				break;
   1051  1.1   tsubai 
   1052  1.1   tsubai 			default:
   1053  1.1   tsubai 				printf("SCSI%d: unknown phase\n", cs->chan_num);
   1054  1.1   tsubai 				break;
   1055  1.1   tsubai 			}
   1056  1.1   tsubai 		}
   1057  1.1   tsubai 	}
   1058  1.1   tsubai }
   1059  1.1   tsubai 
   1060  1.1   tsubai 
   1061  1.1   tsubai void
   1062  1.4   tsubai flush_fifo(sc)
   1063  1.4   tsubai 	struct sc_softc *sc;
   1064  1.1   tsubai {
   1065  1.1   tsubai 	register VOLATILE int dummy;
   1066  1.1   tsubai 	VOLATILE int tmp;
   1067  1.1   tsubai 	VOLATILE int tmp0;
   1068  1.1   tsubai 
   1069  1.1   tsubai 	dummy = sc_ffstr;
   1070  1.1   tsubai 	DMAC_WAIT0;
   1071  1.1   tsubai 	if (dummy & R5_FIFOREM) {
   1072  1.1   tsubai 		/*
   1073  1.1   tsubai 		 * flush FIFO
   1074  1.1   tsubai 		 */
   1075  1.4   tsubai 		SET_CMD(sc, SCMD_FLSH_FIFO);
   1076  1.1   tsubai 		tmp = 0;
   1077  1.1   tsubai 		do {
   1078  1.1   tsubai 			do {
   1079  1.1   tsubai 				dummy = sc_statr;
   1080  1.1   tsubai 				DMAC_WAIT0;
   1081  1.1   tsubai 			} while (dummy & R0_CIP);
   1082  1.1   tsubai 			GET_INTR(&tmp0, &tmp); /* clear interrupt */
   1083  1.1   tsubai 		} while ((tmp & R3_FNC) == 0);
   1084  1.1   tsubai 	}
   1085  1.1   tsubai }
   1086  1.1   tsubai 
   1087  1.1   tsubai /*
   1088  1.1   tsubai  *	SCSI command send routine
   1089  1.1   tsubai  */
   1090  1.1   tsubai void
   1091  1.4   tsubai sc_cout(sc, cs)
   1092  1.4   tsubai 	struct sc_softc *sc;
   1093  1.1   tsubai 	register struct sc_chan_stat *cs;
   1094  1.1   tsubai {
   1095  1.1   tsubai 	register int iloop;
   1096  1.1   tsubai 	register int cdb_bytes;
   1097  1.1   tsubai 	register VOLATILE int dummy;
   1098  1.1   tsubai 	register VOLATILE int statr;
   1099  1.4   tsubai 	struct scsipi_xfer *xs;
   1100  1.1   tsubai 
   1101  1.1   tsubai 	if (cs->comflg == CF_SET) {
   1102  1.4   tsubai 		struct sc_scb *scb = cs->scb;
   1103  1.4   tsubai 
   1104  1.1   tsubai 		cs->comflg = CF_SEND;
   1105  1.1   tsubai 
   1106  1.4   tsubai 		flush_fifo(sc);
   1107  1.1   tsubai 
   1108  1.4   tsubai 		xs = scb->xs;
   1109  1.4   tsubai 		cdb_bytes = xs->cmdlen;
   1110  1.4   tsubai 
   1111  1.4   tsubai 		switch (xs->cmd->opcode & CMD_TYPEMASK) {
   1112  1.1   tsubai 		case CMD_T0:
   1113  1.1   tsubai 		case CMD_T1:
   1114  1.1   tsubai 		case CMD_T5:
   1115  1.1   tsubai 			break;
   1116  1.1   tsubai 
   1117  1.1   tsubai 		default:
   1118  1.1   tsubai 			cdb_bytes = 6;
   1119  1.1   tsubai 			sc_intok2 |= Rb_FNC;
   1120  1.1   tsubai 			break;
   1121  1.1   tsubai 		}
   1122  1.1   tsubai 
   1123  1.1   tsubai 		/*
   1124  1.1   tsubai 		 * set Active pointers
   1125  1.1   tsubai 		 */
   1126  1.4   tsubai 		sc->act_cmd_pointer = (char *)xs->cmd;
   1127  1.4   tsubai 		cs->act_trcnt = scb->sc_ctrnscnt;
   1128  1.4   tsubai 		cs->act_point = scb->sc_cpoint;
   1129  1.4   tsubai 		cs->act_tag = scb->sc_ctag;
   1130  1.4   tsubai 		cs->act_offset = scb->sc_coffset;
   1131  1.1   tsubai 
   1132  1.1   tsubai 	} else {
   1133  1.1   tsubai 		cdb_bytes = 1;
   1134  1.1   tsubai 		iloop = 0;
   1135  1.1   tsubai 		do {
   1136  1.1   tsubai 			dummy = sc_cmonr;
   1137  1.1   tsubai 			DMAC_WAIT0;
   1138  1.1   tsubai 			if ((dummy & SC_PMASK) != COM_OUT)
   1139  1.1   tsubai 				return;
   1140  1.1   tsubai 			statr = sc_statr;
   1141  1.1   tsubai 			DMAC_WAIT0;
   1142  1.1   tsubai 			if (statr & R0_MIRQ)
   1143  1.1   tsubai 				return;
   1144  1.1   tsubai 		} while ((dummy & R4_MREQ) == 0);
   1145  1.1   tsubai 		statr = sc_statr;
   1146  1.1   tsubai 		DMAC_WAIT0;
   1147  1.1   tsubai 		if (statr & R0_MIRQ)
   1148  1.1   tsubai 			return;
   1149  1.1   tsubai 	}
   1150  1.1   tsubai 
   1151  1.1   tsubai 
   1152  1.1   tsubai 	SET_CNT(cdb_bytes);
   1153  1.4   tsubai 	SET_CMD(sc, SCMD_TR_INFO|R0_TRBE);
   1154  1.1   tsubai 
   1155  1.1   tsubai 	for (iloop = 0; iloop < cdb_bytes; iloop++) {
   1156  1.1   tsubai 		do {
   1157  1.1   tsubai 			dummy = sc_cmonr;
   1158  1.1   tsubai 			DMAC_WAIT0;
   1159  1.1   tsubai 			if ((dummy & SC_PMASK) != COM_OUT)
   1160  1.1   tsubai 				return;
   1161  1.1   tsubai 		} while ((dummy & R4_MREQ) == 0);
   1162  1.1   tsubai 		statr = sc_statr;
   1163  1.1   tsubai 		DMAC_WAIT0;
   1164  1.1   tsubai 		if (statr & R0_MIRQ)
   1165  1.1   tsubai 			return;
   1166  1.4   tsubai 		sc_datr = *sc->act_cmd_pointer++;
   1167  1.1   tsubai 		do {
   1168  1.1   tsubai 			dummy = sc_cmonr;
   1169  1.1   tsubai 			DMAC_WAIT0;
   1170  1.1   tsubai 		} while ((dummy & R4_MACK) != 0);
   1171  1.1   tsubai 	}
   1172  1.1   tsubai }
   1173  1.1   tsubai 
   1174  1.1   tsubai #define GET_MIN_COUNT	127
   1175  1.1   tsubai 
   1176  1.1   tsubai /*
   1177  1.1   tsubai  *	SCSI message accept routine
   1178  1.1   tsubai  */
   1179  1.1   tsubai void
   1180  1.4   tsubai sc_min(sc, cs)
   1181  1.4   tsubai 	struct sc_softc *sc;
   1182  1.1   tsubai 	register struct sc_chan_stat *cs;
   1183  1.1   tsubai {
   1184  1.4   tsubai 	struct sc_scb *scb = cs->scb;
   1185  1.4   tsubai 	struct scsipi_xfer *xs = scb->xs;
   1186  1.1   tsubai 	register VOLATILE int dummy;
   1187  1.1   tsubai 
   1188  1.1   tsubai 	sc_intok2 = Rb_FNC|Rb_DCNT|Rb_SRST|Rb_PHC|Rb_SPE|Rb_RMSG;
   1189  1.1   tsubai 	DMAC_WAIT0;
   1190  1.1   tsubai 
   1191  1.4   tsubai 	if (sc->min_flag == 1)
   1192  1.4   tsubai 		flush_fifo(sc);
   1193  1.1   tsubai 
   1194  1.1   tsubai 	dummy = sc_cmonr;
   1195  1.1   tsubai 	DMAC_WAIT0;
   1196  1.1   tsubai 	if ((dummy & R4_MREQ) == 0) {
   1197  1.1   tsubai 		printf("sc_min: !REQ cmonr=%x\n", dummy);
   1198  1.4   tsubai 		print_scsi_stat(sc);
   1199  1.1   tsubai 		scsi_hardreset();
   1200  1.1   tsubai 		return;
   1201  1.1   tsubai 	}
   1202  1.1   tsubai 
   1203  1.1   tsubai /*  retry_cmd_issue: */
   1204  1.4   tsubai 	sc->int_stat2 &= ~R3_FNC;
   1205  1.4   tsubai 	SET_CMD(sc, SCMD_TR_INFO);
   1206  1.1   tsubai 	do {
   1207  1.1   tsubai 		do {
   1208  1.1   tsubai 			dummy = sc_statr;
   1209  1.1   tsubai 			DMAC_WAIT0;
   1210  1.1   tsubai 		} while (dummy & R0_CIP);
   1211  1.4   tsubai 		GET_INTR(&sc->int_stat1, &sc->int_stat2);	/* clear interrupt */
   1212  1.4   tsubai 	} while ((sc->int_stat2 & R3_FNC) == 0);
   1213  1.4   tsubai 	sc->int_stat2 &= ~R3_FNC;
   1214  1.1   tsubai 
   1215  1.1   tsubai 	dummy = sc_ffstr;
   1216  1.1   tsubai 	if (dummy & R5_FIE) {
   1217  1.1   tsubai 		DMAC_WAIT;
   1218  1.1   tsubai 		dummy = sc_ffstr;
   1219  1.1   tsubai 		DMAC_WAIT0;
   1220  1.1   tsubai 		if (dummy & R5_FIE) {
   1221  1.1   tsubai 			dummy = sc_statr;
   1222  1.1   tsubai 			DMAC_WAIT0;
   1223  1.1   tsubai 			if ((dummy & R0_INIT) == 0) {
   1224  1.1   tsubai 				/*
   1225  1.1   tsubai 				 * CXD1185 detect BSY false
   1226  1.1   tsubai 				 */
   1227  1.1   tsubai 				scsi_hardreset();
   1228  1.1   tsubai 				return;
   1229  1.1   tsubai 			}
   1230  1.1   tsubai 		}
   1231  1.1   tsubai 	}
   1232  1.1   tsubai 	dummy = sc_datr;				/* get message byte */
   1233  1.1   tsubai 	DMAC_WAIT0;
   1234  1.1   tsubai 
   1235  1.4   tsubai 	if (sc->min_cnt[cs->chan_num] == 0) {
   1236  1.4   tsubai 		scb->message = scb->identify;
   1237  1.1   tsubai 		if (dummy == MSG_EXTND) {
   1238  1.1   tsubai 			/* Extended Message */
   1239  1.4   tsubai 			sc->min_cnt[cs->chan_num] = GET_MIN_COUNT;
   1240  1.4   tsubai 			sc->min_point[cs->chan_num] = scb->msgbuf;
   1241  1.4   tsubai 			bzero(scb->msgbuf, 8);
   1242  1.4   tsubai 			*sc->min_point[cs->chan_num]++ = dummy;
   1243  1.1   tsubai 		} else {
   1244  1.1   tsubai 			switch ((dummy & MSG_IDENT)? MSG_IDENT : dummy) {
   1245  1.1   tsubai 
   1246  1.1   tsubai 			case MSG_CCOMP:
   1247  1.4   tsubai 				scb->istatus |= INST_EP;
   1248  1.1   tsubai 				break;
   1249  1.1   tsubai 
   1250  1.1   tsubai 			case MSG_MREJ:
   1251  1.1   tsubai #ifndef NOT_SUPPORT_SYNCTR
   1252  1.4   tsubai 				if (sc->mout_flag[cs->chan_num] == MOUT_SYNC_TR)
   1253  1.4   tsubai 					sc->sync_tr[cs->chan_num] = 0;
   1254  1.1   tsubai #endif
   1255  1.1   tsubai 				break;
   1256  1.1   tsubai 
   1257  1.1   tsubai 			case MSG_IDENT:
   1258  1.1   tsubai 			case MSG_RDP:
   1259  1.4   tsubai 
   1260  1.4   tsubai 				sc->dma_stat = OFF;
   1261  1.4   tsubai 				sc->pad_start = 0;
   1262  1.1   tsubai 				cs->comflg = OFF;
   1263  1.1   tsubai 				/*
   1264  1.4   tsubai 			 	 * restore the saved value to Active pointers
   1265  1.4   tsubai 			 	 */
   1266  1.4   tsubai 				sc->act_cmd_pointer = (char *)xs->cmd;
   1267  1.4   tsubai 				cs->act_trcnt = scb->sc_ctrnscnt;
   1268  1.4   tsubai 				cs->act_point = scb->sc_cpoint;
   1269  1.4   tsubai 				cs->act_tag = scb->sc_ctag;
   1270  1.4   tsubai 				cs->act_offset = scb->sc_coffset;
   1271  1.1   tsubai 				break;
   1272  1.1   tsubai 
   1273  1.1   tsubai 			case MSG_SDP:
   1274  1.1   tsubai 				/*
   1275  1.1   tsubai 				 * save Active pointers
   1276  1.1   tsubai 				 */
   1277  1.4   tsubai 				scb->sc_ctrnscnt = cs->act_trcnt;
   1278  1.4   tsubai 				scb->sc_ctag = cs->act_tag;
   1279  1.4   tsubai 				scb->sc_coffset = cs->act_offset;
   1280  1.4   tsubai 				scb->sc_cpoint = cs->act_point;
   1281  1.1   tsubai 				break;
   1282  1.1   tsubai 
   1283  1.1   tsubai 			case MSG_DCNT:
   1284  1.4   tsubai 				scb->istatus |= INST_WR;
   1285  1.4   tsubai 				sc->wrc++;
   1286  1.1   tsubai 				break;
   1287  1.1   tsubai 
   1288  1.1   tsubai 			default:
   1289  1.4   tsubai 				scb->message = MSG_MREJ;
   1290  1.4   tsubai 				SET_CMD(sc, SCMD_AST_ATN);
   1291  1.1   tsubai 				printf("SCSI%d:sc_min() Unknown mes=0x%x, \n",
   1292  1.1   tsubai 					cs->chan_num, dummy);
   1293  1.1   tsubai 			}
   1294  1.1   tsubai 		}
   1295  1.1   tsubai 	} else {
   1296  1.4   tsubai 		*sc->min_point[cs->chan_num]++ = dummy;
   1297  1.4   tsubai 		if (sc->min_cnt[cs->chan_num] == GET_MIN_COUNT)
   1298  1.4   tsubai 			sc->min_cnt[cs->chan_num] = dummy;
   1299  1.1   tsubai 		else
   1300  1.4   tsubai 			sc->min_cnt[cs->chan_num]--;
   1301  1.4   tsubai 		if (sc->min_cnt[cs->chan_num] <= 0) {
   1302  1.1   tsubai #ifdef ABORT_SYNCTR_MES_FROM_TARGET
   1303  1.4   tsubai 			if ((scb->msgbuf[2] == 0x01) &&
   1304  1.4   tsubai 			    (sc->mout_flag[cs->chan_num] == MOUT_SYNC_TR)) {
   1305  1.1   tsubai #else
   1306  1.4   tsubai 			if (scb->msgbuf[2] == 0x01) {
   1307  1.1   tsubai #endif
   1308  1.1   tsubai 				register int i;
   1309  1.1   tsubai 				/*
   1310  1.1   tsubai 				 * receive Synchronous transfer message reply
   1311  1.1   tsubai 				 *	calculate transfer period val
   1312  1.1   tsubai 				 *	tpm * 4/1000 us = 4/16 * (tpv + 1)
   1313  1.1   tsubai 				 */
   1314  1.1   tsubai #define	TPM2TPV(tpm)	(((tpm)*16 + 999) / 1000 - 1)
   1315  1.1   tsubai #ifndef NOT_SUPPORT_SYNCTR
   1316  1.4   tsubai 				i = scb->msgbuf[3];	/* get tpm */
   1317  1.1   tsubai 				i = TPM2TPV(i) << 4;
   1318  1.4   tsubai 				if (scb->msgbuf[4] == 0)
   1319  1.4   tsubai 					sc->sync_tr[cs->chan_num] = 0;
   1320  1.1   tsubai 				else
   1321  1.4   tsubai 					sc->sync_tr[cs->chan_num] =
   1322  1.4   tsubai 						i | scb->msgbuf[4];
   1323  1.1   tsubai #endif /* !NOT_SUPPORT_SYNCTR */
   1324  1.1   tsubai 			} else {
   1325  1.4   tsubai 				scb->message = MSG_MREJ;
   1326  1.4   tsubai 				SET_CMD(sc, SCMD_AST_ATN);	/* assert ATN */
   1327  1.1   tsubai 			}
   1328  1.1   tsubai 		}
   1329  1.1   tsubai 	}
   1330  1.4   tsubai 	SET_CMD(sc, SCMD_NGT_ACK);
   1331  1.1   tsubai }
   1332  1.1   tsubai 
   1333  1.1   tsubai /*
   1334  1.1   tsubai  *	SCSI message send routine
   1335  1.1   tsubai  */
   1336  1.1   tsubai void
   1337  1.4   tsubai sc_mout(sc, cs)
   1338  1.4   tsubai 	struct sc_softc *sc;
   1339  1.1   tsubai 	register struct sc_chan_stat *cs;
   1340  1.1   tsubai {
   1341  1.4   tsubai 	register struct sc_scb *scb = cs->scb;
   1342  1.1   tsubai 	register u_char *mp;
   1343  1.1   tsubai 	register int cnt;
   1344  1.1   tsubai 	register int iloop;
   1345  1.1   tsubai 	register VOLATILE int dummy;
   1346  1.1   tsubai 	VOLATILE int tmp;
   1347  1.1   tsubai 	VOLATILE int tmp0;
   1348  1.1   tsubai 
   1349  1.4   tsubai 	flush_fifo(sc);
   1350  1.1   tsubai 
   1351  1.4   tsubai 	if (sc->mout_flag[cs->chan_num] == 0) {
   1352  1.4   tsubai 		sc->mout_flag[cs->chan_num] = MOUT_IDENTIFY;
   1353  1.4   tsubai 		if (scb->message != 0) {
   1354  1.1   tsubai 			sc_intok2 = Rb_FNC|Rb_DCNT|Rb_SRST|Rb_PHC|Rb_SPE|Rb_RMSG;
   1355  1.1   tsubai 			DMAC_WAIT0;
   1356  1.4   tsubai 			if ((scb->message == MSG_EXTND)
   1357  1.4   tsubai 					&& (scb->msgbuf[2] == 0x01)) {
   1358  1.1   tsubai 				cnt = 5;
   1359  1.4   tsubai 				mp = scb->msgbuf;
   1360  1.4   tsubai 				scb->msgbuf[3] = MIN_TP;
   1361  1.4   tsubai 				if (scb->msgbuf[4] > MAX_OFFSET_BYTES)
   1362  1.4   tsubai 					scb->msgbuf[4] = MAX_OFFSET_BYTES;
   1363  1.4   tsubai 				sc->mout_flag[cs->chan_num] = MOUT_SYNC_TR;
   1364  1.1   tsubai 			} else {
   1365  1.1   tsubai 				cnt = 1;
   1366  1.4   tsubai 				mp = &scb->message;
   1367  1.1   tsubai 			}
   1368  1.1   tsubai 
   1369  1.1   tsubai 			SET_CNT(cnt);
   1370  1.4   tsubai 			SET_CMD(sc, SCMD_TR_INFO|R0_TRBE);
   1371  1.4   tsubai 			sc_datr = scb->identify;
   1372  1.1   tsubai 			DMAC_WAIT0;
   1373  1.1   tsubai 			for (iloop = 1; iloop < cnt; iloop++) {
   1374  1.1   tsubai 				sc_datr = *mp++;
   1375  1.1   tsubai 				DMAC_WAIT;
   1376  1.1   tsubai 			}
   1377  1.1   tsubai 			do {
   1378  1.1   tsubai 				dummy = sc_cmonr;
   1379  1.1   tsubai 				DMAC_WAIT0;
   1380  1.1   tsubai 				if ((dummy & R4_MBSY) == 0)
   1381  1.1   tsubai 					return;
   1382  1.1   tsubai 				dummy = sc_statr;
   1383  1.1   tsubai 				DMAC_WAIT0;
   1384  1.1   tsubai 			} while (dummy & R0_CIP);
   1385  1.1   tsubai 
   1386  1.1   tsubai 			tmp = 0;
   1387  1.1   tsubai 			GET_INTR(&tmp0, &tmp);		/* clear interrupt */
   1388  1.1   tsubai 			if ((tmp & R3_FNC) == 0) {
   1389  1.1   tsubai 				(void) WAIT_STATR_BITSET(R0_MIRQ);
   1390  1.1   tsubai 				GET_INTR(&tmp0, &tmp);	/* clear interrupt */
   1391  1.1   tsubai 			}
   1392  1.1   tsubai 
   1393  1.1   tsubai 			do {
   1394  1.1   tsubai 				dummy = sc_cmonr;
   1395  1.1   tsubai 				DMAC_WAIT0;
   1396  1.1   tsubai 				if ((dummy & R4_MBSY) == 0)
   1397  1.1   tsubai 					return;
   1398  1.1   tsubai 			} while ((dummy & R4_MREQ) == 0);
   1399  1.4   tsubai 			SET_CMD(sc, SCMD_NGT_ATN);
   1400  1.1   tsubai 			(void) WAIT_STATR_BITCLR(R0_CIP);
   1401  1.1   tsubai 			GET_INTR(&tmp0, &tmp);		/* clear interrupt */
   1402  1.1   tsubai 
   1403  1.1   tsubai 			dummy = sc_cmonr;
   1404  1.1   tsubai 			DMAC_WAIT0;
   1405  1.1   tsubai 			if ((dummy & R4_MREQ) == 0) {
   1406  1.1   tsubai 				printf("sc_mout: !REQ cmonr=%x\n", dummy);
   1407  1.4   tsubai 				print_scsi_stat(sc);
   1408  1.1   tsubai 				scsi_hardreset();
   1409  1.1   tsubai 				return;
   1410  1.1   tsubai 			}
   1411  1.1   tsubai 
   1412  1.4   tsubai 			SET_CMD(sc, SCMD_TR_INFO);
   1413  1.1   tsubai 			sc_datr = *mp++;
   1414  1.1   tsubai 			DMAC_WAIT0;
   1415  1.1   tsubai 		} else {
   1416  1.1   tsubai 			dummy = sc_cmonr;
   1417  1.1   tsubai 			DMAC_WAIT0;
   1418  1.1   tsubai 			if (dummy & R4_MATN) {
   1419  1.4   tsubai 				SET_CMD(sc, SCMD_NGT_ATN);
   1420  1.1   tsubai 				(void) WAIT_STATR_BITCLR(R0_CIP);
   1421  1.1   tsubai 				GET_INTR(&tmp0, &tmp);	/* clear interrupt */
   1422  1.1   tsubai 			}
   1423  1.1   tsubai 
   1424  1.1   tsubai 			iloop = 0;
   1425  1.1   tsubai 			do {
   1426  1.1   tsubai 				dummy = sc_cmonr;
   1427  1.1   tsubai 				DMAC_WAIT0;
   1428  1.1   tsubai 				if (iloop++ > CHECK_LOOP_CNT)
   1429  1.1   tsubai 					break;
   1430  1.1   tsubai 			} while ((dummy & R4_MREQ) == 0);
   1431  1.4   tsubai 			SET_CMD(sc, SCMD_TR_INFO);
   1432  1.4   tsubai 			sc_datr = scb->identify;
   1433  1.1   tsubai 			DMAC_WAIT0;
   1434  1.1   tsubai 		}
   1435  1.1   tsubai 	} else {
   1436  1.1   tsubai 		dummy = sc_cmonr;
   1437  1.1   tsubai 		DMAC_WAIT0;
   1438  1.1   tsubai 		if (dummy & R4_MATN) {
   1439  1.4   tsubai 			SET_CMD(sc, SCMD_NGT_ATN);
   1440  1.1   tsubai 			(void) WAIT_STATR_BITCLR(R0_CIP);
   1441  1.1   tsubai 			GET_INTR(&tmp0, &tmp);		/* clear interrupt */
   1442  1.1   tsubai 		}
   1443  1.1   tsubai 
   1444  1.1   tsubai 		dummy = sc_cmonr;
   1445  1.1   tsubai 		DMAC_WAIT0;
   1446  1.1   tsubai 		if ((dummy & R4_MREQ) == 0) {
   1447  1.1   tsubai 			printf("sc_mout: !REQ cmonr=%x\n", dummy);
   1448  1.4   tsubai 			print_scsi_stat(sc);
   1449  1.1   tsubai 			scsi_hardreset();
   1450  1.1   tsubai 			return;
   1451  1.1   tsubai 		}
   1452  1.1   tsubai 
   1453  1.4   tsubai 		SET_CMD(sc, SCMD_TR_INFO);
   1454  1.4   tsubai 		sc_datr = scb->message;
   1455  1.1   tsubai 		DMAC_WAIT0;
   1456  1.1   tsubai 	}
   1457  1.1   tsubai }
   1458  1.1   tsubai 
   1459  1.1   tsubai /*
   1460  1.1   tsubai  *	SCSI status accept routine
   1461  1.1   tsubai  */
   1462  1.1   tsubai void
   1463  1.4   tsubai sc_sin(sc, cs)
   1464  1.4   tsubai 	struct sc_softc *sc;
   1465  1.1   tsubai 	register VOLATILE struct sc_chan_stat *cs;
   1466  1.1   tsubai {
   1467  1.1   tsubai 	register VOLATILE int dummy;
   1468  1.1   tsubai 	register int iloop;
   1469  1.1   tsubai 
   1470  1.4   tsubai 	flush_fifo(sc);
   1471  1.1   tsubai 
   1472  1.1   tsubai 	dummy = sc_cmonr;
   1473  1.1   tsubai 	DMAC_WAIT0;
   1474  1.1   tsubai 	if ((dummy & R4_MREQ) == 0) {
   1475  1.1   tsubai 		printf("sc_sin: !REQ cmonr=%x\n", dummy);
   1476  1.4   tsubai 		print_scsi_stat(sc);
   1477  1.1   tsubai 		scsi_hardreset();
   1478  1.1   tsubai 		return;
   1479  1.1   tsubai 	}
   1480  1.1   tsubai 
   1481  1.1   tsubai 	sc_intok2 = Rb_FNC|Rb_DCNT|Rb_SRST|Rb_PHC|Rb_SPE|Rb_RMSG;
   1482  1.1   tsubai 	DMAC_WAIT0;
   1483  1.1   tsubai 
   1484  1.4   tsubai 	SET_CMD(sc, SCMD_TR_INFO);
   1485  1.1   tsubai 
   1486  1.1   tsubai 	(void) WAIT_STATR_BITCLR(R0_CIP);
   1487  1.1   tsubai 
   1488  1.4   tsubai 	sc->int_stat2 &= ~R3_FNC;
   1489  1.1   tsubai 	iloop = 0;
   1490  1.1   tsubai 	do {
   1491  1.1   tsubai 		if (iloop++ > CHECK_LOOP_CNT)
   1492  1.1   tsubai 			break;
   1493  1.4   tsubai 		GET_INTR(&sc->int_stat1, &sc->int_stat2);	/* clear interrupt */
   1494  1.4   tsubai 	} while ((sc->int_stat2 & R3_FNC) == 0);
   1495  1.4   tsubai 	sc->int_stat2 &= ~R3_FNC;
   1496  1.1   tsubai 
   1497  1.4   tsubai 	cs->scb->tstatus = sc_datr;		/* get status byte */
   1498  1.1   tsubai 	DMAC_WAIT0;
   1499  1.1   tsubai }
   1500  1.1   tsubai 
   1501  1.1   tsubai /*
   1502  1.1   tsubai  *	SCSI data in/out routine
   1503  1.1   tsubai  */
   1504  1.1   tsubai void
   1505  1.4   tsubai sc_dio(sc, cs)
   1506  1.4   tsubai 	struct sc_softc *sc;
   1507  1.1   tsubai 	register VOLATILE struct sc_chan_stat *cs;
   1508  1.1   tsubai {
   1509  1.4   tsubai 	register VOLATILE struct sc_scb *scb;
   1510  1.1   tsubai 	register int i;
   1511  1.1   tsubai 	register int pages;
   1512  1.1   tsubai 	register u_int tag;
   1513  1.1   tsubai 	register u_int pfn;
   1514  1.1   tsubai 	VOLATILE int phase;
   1515  1.4   tsubai 	struct scsipi_xfer *xs;
   1516  1.1   tsubai 
   1517  1.4   tsubai 	scb = cs->scb;
   1518  1.4   tsubai 	xs = scb->xs;
   1519  1.1   tsubai 
   1520  1.1   tsubai 	sc_intok2 = Rb_FNC|Rb_DCNT|Rb_SRST|Rb_PHC|Rb_SPE;
   1521  1.1   tsubai 	DMAC_WAIT0;
   1522  1.1   tsubai 
   1523  1.1   tsubai 	if (cs->act_trcnt <= 0) {
   1524  1.4   tsubai 		sc_dio_pad(sc, cs);
   1525  1.1   tsubai 		return;
   1526  1.1   tsubai 	}
   1527  1.1   tsubai 
   1528  1.4   tsubai 	switch (xs->cmd->opcode) {
   1529  1.1   tsubai 
   1530  1.1   tsubai 	case SCOP_READ:
   1531  1.1   tsubai 	case SCOP_WRITE:
   1532  1.1   tsubai 	case SCOP_EREAD:
   1533  1.1   tsubai 	case SCOP_EWRITE:
   1534  1.4   tsubai 		i = (cs->act_trcnt + DEV_BSIZE -1) / DEV_BSIZE;
   1535  1.4   tsubai 		i *= DEV_BSIZE;
   1536  1.1   tsubai 		break;
   1537  1.1   tsubai 
   1538  1.1   tsubai 	default:
   1539  1.1   tsubai 		i = cs->act_trcnt;
   1540  1.1   tsubai 		break;
   1541  1.1   tsubai 	}
   1542  1.1   tsubai 
   1543  1.1   tsubai 	SET_CNT(i);
   1544  1.4   tsubai 	sc->pad_cnt[cs->chan_num] = i - cs->act_trcnt;
   1545  1.1   tsubai 
   1546  1.1   tsubai 	phase = sc_cmonr & SC_PMASK;
   1547  1.1   tsubai 	DMAC_WAIT0;
   1548  1.1   tsubai 	if (phase == DAT_IN) {
   1549  1.1   tsubai 		if (sc_syncr == OFF) {
   1550  1.1   tsubai 			DMAC_WAIT0;
   1551  1.4   tsubai 			flush_fifo(sc);
   1552  1.1   tsubai 		}
   1553  1.1   tsubai 	}
   1554  1.1   tsubai 
   1555  1.1   tsubai #if defined(mips) && defined(CPU_SINGLE)
   1556  1.4   tsubai 	SET_CMD(sc, SCMD_TR_INFO|R0_DMA|R0_TRBE);
   1557  1.1   tsubai #endif
   1558  1.1   tsubai 
   1559  1.1   tsubai #if defined(mips) && defined(CPU_SINGLE)
   1560  1.1   tsubai 	dmac_gsel = CH_SCSI;
   1561  1.1   tsubai 	dmac_ctrcl = (u_char)(cs->act_trcnt & 0xff);
   1562  1.1   tsubai 	dmac_ctrcm = (u_char)((cs->act_trcnt >> 8) & 0xff);
   1563  1.1   tsubai 	dmac_ctrch = (u_char)((cs->act_trcnt >> 16) & 0x0f);
   1564  1.1   tsubai 	dmac_cofsh = (u_char)((cs->act_offset >> 8) & 0xf);
   1565  1.1   tsubai 	dmac_cofsl = (u_char)(cs->act_offset & 0xff);
   1566  1.1   tsubai #endif
   1567  1.1   tsubai 	tag = 0;
   1568  1.1   tsubai 
   1569  1.4   tsubai 	if (scb->sc_map && (scb->sc_map->mp_pages > 0)) {
   1570  1.1   tsubai 		/*
   1571  1.1   tsubai 		 * Set DMAC map entry from map table
   1572  1.1   tsubai 		 */
   1573  1.4   tsubai 		pages = scb->sc_map->mp_pages;
   1574  1.1   tsubai 		for (i = cs->act_tag; i < pages; i++) {
   1575  1.4   tsubai 			if ((pfn = scb->sc_map->mp_addr[i]) == 0)
   1576  1.1   tsubai 				panic("SCSI:sc_dma() zero entry");
   1577  1.1   tsubai #if defined(mips) && defined(CPU_SINGLE)
   1578  1.1   tsubai 			dmac_gsel = CH_SCSI;
   1579  1.1   tsubai 			dmac_ctag = (u_char)tag++;
   1580  1.1   tsubai 			dmac_cmap = (u_short)pfn;
   1581  1.1   tsubai #endif
   1582  1.1   tsubai 		}
   1583  1.1   tsubai #ifdef MAP_OVER_ACCESS
   1584  1.1   tsubai # if defined(mips) && defined(CPU_SINGLE)
   1585  1.1   tsubai 		dmac_gsel = CH_SCSI;
   1586  1.1   tsubai 		dmac_ctag = (u_char)tag++;
   1587  1.1   tsubai 		dmac_cmap = (u_short)pfn;
   1588  1.1   tsubai # endif
   1589  1.1   tsubai #endif
   1590  1.1   tsubai 	} else {
   1591  1.1   tsubai 		/*
   1592  1.1   tsubai 		 * Set DMAC map entry from logical address
   1593  1.1   tsubai 		 */
   1594  1.5   tsubai 		pfn = kvtophys((vaddr_t)cs->act_point) >> PGSHIFT;
   1595  1.1   tsubai 		pages = (cs->act_trcnt >> PGSHIFT) + 2;
   1596  1.1   tsubai 		for (i = 0; i < pages; i++) {
   1597  1.1   tsubai #if defined(mips) && defined(CPU_SINGLE)
   1598  1.1   tsubai 			dmac_gsel = CH_SCSI;
   1599  1.1   tsubai 			dmac_ctag = (u_char)tag++;
   1600  1.1   tsubai 			dmac_cmap = (u_short)pfn + i;
   1601  1.1   tsubai #endif
   1602  1.1   tsubai 		}
   1603  1.1   tsubai 	}
   1604  1.1   tsubai 
   1605  1.1   tsubai #if defined(mips) && defined(CPU_SINGLE)
   1606  1.1   tsubai 	dmac_gsel = CH_SCSI;
   1607  1.1   tsubai 	dmac_ctag = 0;
   1608  1.1   tsubai #endif
   1609  1.1   tsubai 
   1610  1.1   tsubai 	if (phase == DAT_IN) {
   1611  1.4   tsubai 		sc->dma_stat = SC_DMAC_RD;
   1612  1.1   tsubai #if defined(mips) && defined(CPU_SINGLE)
   1613  1.1   tsubai 		/*
   1614  1.1   tsubai 		 * auto pad flag is always on
   1615  1.1   tsubai 		 */
   1616  1.1   tsubai 		dmac_gsel = CH_SCSI;
   1617  1.1   tsubai 		dmac_cctl = DM_MODE|DM_APAD;
   1618  1.1   tsubai 		DMAC_WAIT;
   1619  1.1   tsubai 		dmac_cctl = DM_MODE|DM_APAD|DM_ENABLE;
   1620  1.1   tsubai 		DMAC_WAIT0;
   1621  1.1   tsubai #endif
   1622  1.1   tsubai 	}
   1623  1.1   tsubai 	else if (phase == DAT_OUT) {
   1624  1.4   tsubai 		sc->dma_stat = SC_DMAC_WR;
   1625  1.1   tsubai #if defined(mips) && defined(CPU_SINGLE)
   1626  1.1   tsubai 		dmac_gsel = CH_SCSI;
   1627  1.1   tsubai 		dmac_cctl = DM_APAD;
   1628  1.1   tsubai 		DMAC_WAIT;
   1629  1.1   tsubai 		dmac_cctl = DM_APAD|DM_ENABLE;
   1630  1.1   tsubai 		DMAC_WAIT0;
   1631  1.1   tsubai #endif
   1632  1.1   tsubai 						/* DMAC start on mem->I/O */
   1633  1.1   tsubai 	}
   1634  1.1   tsubai }
   1635  1.1   tsubai 
   1636  1.1   tsubai #define MAX_TR_CNT24	((1 << 24) -1)
   1637  1.1   tsubai void
   1638  1.4   tsubai sc_dio_pad(sc, cs)
   1639  1.4   tsubai 	struct sc_softc *sc;
   1640  1.1   tsubai 	register VOLATILE struct sc_chan_stat *cs;
   1641  1.1   tsubai {
   1642  1.1   tsubai 	register int dummy;
   1643  1.1   tsubai 
   1644  1.1   tsubai 	if (cs->act_trcnt >= 0)
   1645  1.1   tsubai 		return;
   1646  1.4   tsubai 	sc->pad_start = 1;
   1647  1.1   tsubai 
   1648  1.1   tsubai 	SET_CNT(MAX_TR_CNT24);
   1649  1.4   tsubai 	SET_CMD(sc, SCMD_TR_PAD|R0_TRBE);
   1650  1.1   tsubai 	dummy = sc_cmonr & SC_PMASK;
   1651  1.1   tsubai 	DMAC_WAIT0;
   1652  1.1   tsubai 	if (dummy == DAT_IN)
   1653  1.1   tsubai 		dummy = sc_datr;		/* get data */
   1654  1.1   tsubai 	else
   1655  1.1   tsubai 		sc_datr = 0;			/* send data */
   1656  1.1   tsubai }
   1657  1.1   tsubai 
   1658  1.1   tsubai void
   1659  1.4   tsubai print_scsi_stat(sc)
   1660  1.4   tsubai 	struct sc_softc *sc;
   1661  1.1   tsubai {
   1662  1.4   tsubai 	printf("ipc=%d wrc=%d wbc=%d\n", sc->ipc, sc->wrc, sc->wbc);
   1663  1.1   tsubai }
   1664  1.1   tsubai 
   1665  1.1   tsubai /*
   1666  1.1   tsubai  *	return 0 if it was done.  Or retun TRUE if it is busy.
   1667  1.1   tsubai  */
   1668  1.1   tsubai int
   1669  1.4   tsubai sc_busy(sc, chan)
   1670  1.4   tsubai 	struct sc_softc *sc;
   1671  1.1   tsubai 	register int chan;
   1672  1.1   tsubai {
   1673  1.4   tsubai 	return ((int)sc->chan_stat[chan].scb);
   1674  1.1   tsubai }
   1675  1.1   tsubai 
   1676  1.1   tsubai 
   1677  1.1   tsubai /*
   1678  1.1   tsubai  *	append channel into Waiting Bus_free queue
   1679  1.1   tsubai  */
   1680  1.1   tsubai void
   1681  1.4   tsubai append_wb(sc, cs)
   1682  1.4   tsubai 	struct sc_softc *sc;
   1683  1.4   tsubai 	struct sc_chan_stat *cs;
   1684  1.1   tsubai {
   1685  1.4   tsubai 	int s;
   1686  1.1   tsubai 
   1687  1.1   tsubai 	s = splclock();			/* inhibit process switch */
   1688  1.4   tsubai 	if (sc->wbq_actf == NULL)
   1689  1.4   tsubai 		sc->wbq_actf = cs;
   1690  1.1   tsubai 	else
   1691  1.4   tsubai 		sc->wbq_actl->wb_next = cs;
   1692  1.4   tsubai 	sc->wbq_actl = cs;
   1693  1.4   tsubai 	cs->scb->istatus = INST_WAIT;
   1694  1.4   tsubai 	sc->wbc++;
   1695  1.1   tsubai 	splx(s);
   1696  1.1   tsubai }
   1697  1.1   tsubai 
   1698  1.1   tsubai /*
   1699  1.1   tsubai  *	get channel from Waiting Bus_free queue
   1700  1.1   tsubai  */
   1701  1.4   tsubai struct sc_chan_stat *
   1702  1.4   tsubai get_wb_chan(sc)
   1703  1.4   tsubai 	struct sc_softc *sc;
   1704  1.1   tsubai {
   1705  1.4   tsubai 	struct sc_chan_stat *cs;
   1706  1.4   tsubai 	int s;
   1707  1.1   tsubai 
   1708  1.1   tsubai 	s = splclock();			/* inhibit process switch */
   1709  1.4   tsubai 	cs = sc->wbq_actf;
   1710  1.4   tsubai 	if (cs && cs->chan_num == SC_OWNID)	/* needed? */
   1711  1.4   tsubai 		cs = NULL;
   1712  1.1   tsubai 	splx(s);
   1713  1.4   tsubai 	return cs;
   1714  1.1   tsubai }
   1715  1.1   tsubai 
   1716  1.1   tsubai /*
   1717  1.1   tsubai  *	release channel from Waiting Bus_free queue
   1718  1.1   tsubai  */
   1719  1.1   tsubai int
   1720  1.4   tsubai release_wb(sc)
   1721  1.4   tsubai 	struct sc_softc *sc;
   1722  1.1   tsubai {
   1723  1.4   tsubai 	struct sc_chan_stat *cs;
   1724  1.4   tsubai 	int error = 0;
   1725  1.4   tsubai 	int s;
   1726  1.1   tsubai 
   1727  1.1   tsubai 	s = splclock();			/* inhibit process switch */
   1728  1.4   tsubai 	if (sc->wbq_actf == NULL) {
   1729  1.1   tsubai 		error = -1;
   1730  1.1   tsubai 	} else {
   1731  1.4   tsubai 		cs = sc->wbq_actf;
   1732  1.4   tsubai 		sc->wbq_actf = cs->wb_next;
   1733  1.1   tsubai 		cs->wb_next = NULL;
   1734  1.4   tsubai 		if (sc->wbq_actl == cs)
   1735  1.4   tsubai 			sc->wbq_actl = NULL;
   1736  1.4   tsubai 		cs->scb->istatus &= ~INST_WAIT;
   1737  1.4   tsubai 		sc->wbc--;
   1738  1.1   tsubai 	}
   1739  1.1   tsubai 	splx(s);
   1740  1.4   tsubai 	return error;
   1741  1.1   tsubai }
   1742  1.1   tsubai 
   1743  1.1   tsubai void
   1744  1.4   tsubai adjust_transfer(sc, cs)
   1745  1.4   tsubai 	struct sc_softc *sc;
   1746  1.4   tsubai 	struct sc_chan_stat *cs;
   1747  1.1   tsubai {
   1748  1.4   tsubai 	struct sc_scb *scb = cs->scb;
   1749  1.4   tsubai 	u_int remain_cnt;
   1750  1.4   tsubai 	u_int offset, sent_byte;
   1751  1.1   tsubai 
   1752  1.4   tsubai 	if (sc->pad_start) {
   1753  1.4   tsubai 		sc->pad_start = 0;
   1754  1.1   tsubai 		remain_cnt = 0;
   1755  1.1   tsubai 	} else {
   1756  1.1   tsubai # if defined(mips) && defined(CPU_SINGLE)
   1757  1.1   tsubai 		remain_cnt = GET_CNT();
   1758  1.4   tsubai 		remain_cnt -= sc->pad_cnt[cs->chan_num];
   1759  1.4   tsubai 		if (sc->dma_stat == SC_DMAC_WR) {
   1760  1.1   tsubai 			/*
   1761  1.1   tsubai 			 * adjust counter in the FIFO
   1762  1.1   tsubai 			 */
   1763  1.1   tsubai 			remain_cnt += sc_ffstr & R5_FIFOREM;
   1764  1.1   tsubai 		}
   1765  1.1   tsubai # endif
   1766  1.1   tsubai 	}
   1767  1.1   tsubai 
   1768  1.4   tsubai 	sent_byte = scb->sc_ctrnscnt - remain_cnt;
   1769  1.1   tsubai 	cs->act_trcnt = remain_cnt;
   1770  1.1   tsubai 
   1771  1.4   tsubai 	offset = scb->sc_coffset + sent_byte;
   1772  1.1   tsubai 	cs->act_tag += (offset >> PGSHIFT);
   1773  1.1   tsubai 	cs->act_offset = offset & PGOFSET;
   1774  1.4   tsubai 	if ((scb->sc_map == NULL) || (scb->sc_map->mp_pages <= 0))
   1775  1.1   tsubai 		cs->act_point += sent_byte;
   1776  1.1   tsubai }
   1777  1.3   tsubai 
   1778  1.3   tsubai #ifdef mips
   1779  1.3   tsubai static void
   1780  1.4   tsubai clean_k2dcache(scb)
   1781  1.4   tsubai 	struct sc_scb *scb;
   1782  1.3   tsubai {
   1783  1.4   tsubai 	struct sc_map *sc_map = scb->sc_map;
   1784  1.5   tsubai 	paddr_t pa;
   1785  1.3   tsubai 	int i, pages;
   1786  1.3   tsubai 
   1787  1.5   tsubai 	pa = kvtophys((vaddr_t)scb->msgbuf);
   1788  1.8  thorpej 	mips_dcache_wbinv_range_index(MIPS_PHYS_TO_KSEG0(pa),
   1789  1.8  thorpej 	    sizeof(scb->msgbuf));
   1790  1.4   tsubai 
   1791  1.4   tsubai 	if (MACH_IS_USPACE(scb->sc_cpoint))
   1792  1.4   tsubai 		panic("clean_k2dcache: user address is not supported");
   1793  1.4   tsubai 
   1794  1.4   tsubai 	if (MACH_IS_CACHED(scb->sc_cpoint)) {
   1795  1.8  thorpej 		mips_dcache_wbinv_range_index((vaddr_t)scb->sc_cpoint,
   1796  1.8  thorpej 		    scb->sc_ctrnscnt);
   1797  1.3   tsubai 		return;
   1798  1.4   tsubai 	}
   1799  1.3   tsubai 
   1800  1.4   tsubai 	if (sc_map) {
   1801  1.4   tsubai 		pages = sc_map->mp_pages;
   1802  1.4   tsubai 		for (i = 0; i < pages; i++) {
   1803  1.4   tsubai 			pa = sc_map->mp_addr[i] << PGSHIFT;
   1804  1.8  thorpej 			mips_dcache_wbinv_range_index(MIPS_PHYS_TO_KSEG0(pa),
   1805  1.8  thorpej 			    NBPG);
   1806  1.4   tsubai 		}
   1807  1.3   tsubai 	}
   1808  1.3   tsubai }
   1809  1.3   tsubai #endif
   1810