Home | History | Annotate | Line # | Download | only in tc
ioasic.c revision 1.1.2.1
      1  1.1.2.1  nisimura /* $NetBSD: ioasic.c,v 1.1.2.1 1998/10/15 02:49:00 nisimura Exp $ */
      2  1.1.2.1  nisimura 
      3  1.1.2.1  nisimura #include <sys/cdefs.h>			/* RCS ID & Copyright macro defns */
      4  1.1.2.1  nisimura 
      5  1.1.2.1  nisimura __KERNEL_RCSID(0, "$NetBSD: ioasic.c,v 1.1.2.1 1998/10/15 02:49:00 nisimura Exp $");
      6  1.1.2.1  nisimura 
      7  1.1.2.1  nisimura #include <sys/param.h>
      8  1.1.2.1  nisimura #include <sys/systm.h>
      9  1.1.2.1  nisimura #include <sys/device.h>
     10  1.1.2.1  nisimura 
     11  1.1.2.1  nisimura #include <machine/autoconf.h>
     12  1.1.2.1  nisimura #include <machine/bus.h>
     13  1.1.2.1  nisimura #include <machine/intr.h>
     14  1.1.2.1  nisimura 
     15  1.1.2.1  nisimura #include <dev/tc/tcvar.h>
     16  1.1.2.1  nisimura #include <pmax/tc/ioasicvar.h>
     17  1.1.2.1  nisimura #include <pmax/tc/ioasicreg.h>
     18  1.1.2.1  nisimura #include <pmax/pmax/pmaxtype.h>
     19  1.1.2.1  nisimura 
     20  1.1.2.1  nisimura int	ioasicmatch __P((struct device *, struct cfdata *, void *));
     21  1.1.2.1  nisimura void	ioasicattach __P((struct device *, struct device *, void *));
     22  1.1.2.1  nisimura int     ioasicprint __P((void *, const char *));
     23  1.1.2.1  nisimura int	ioasic_submatch __P((struct cfdata *, struct ioasicdev_attach_args *));
     24  1.1.2.1  nisimura 
     25  1.1.2.1  nisimura tc_addr_t ioasic_base;
     26  1.1.2.1  nisimura 
     27  1.1.2.1  nisimura struct cfattach ioasic_ca = {
     28  1.1.2.1  nisimura 	sizeof(struct ioasic_softc), ioasicmatch, ioasicattach,
     29  1.1.2.1  nisimura };
     30  1.1.2.1  nisimura 
     31  1.1.2.1  nisimura /* XXX XXX XXX */
     32  1.1.2.1  nisimura #define	IOASIC_INTR_SCSI	0x000e0200
     33  1.1.2.1  nisimura #define	IOASIC_INTR_DTOP	0x00000001
     34  1.1.2.1  nisimura #define	IOASIC_INTR_FDC		0x00000090
     35  1.1.2.1  nisimura #define	XINE_INTR_TC_0		0x00001000
     36  1.1.2.1  nisimura #define	XINE_INTR_TC_1		0x00000020
     37  1.1.2.1  nisimura #define	KN03_INTR_TC_0		0x00000800
     38  1.1.2.1  nisimura #define	KN03_INTR_TC_1		0x00001000
     39  1.1.2.1  nisimura #define	KN03_INTR_TC_2		0x00002000
     40  1.1.2.1  nisimura #define	KN03_INTR_CLOCK		0x00000020
     41  1.1.2.1  nisimura 
     42  1.1.2.1  nisimura extern u_int32_t iplmask[], oldiplmask[];
     43  1.1.2.1  nisimura /* XXX XXX XXX */
     44  1.1.2.1  nisimura 
     45  1.1.2.1  nisimura #define	C(x)	(void *)(x)
     46  1.1.2.1  nisimura 
     47  1.1.2.1  nisimura struct ioasic_dev {
     48  1.1.2.1  nisimura 	char		*iad_modname;
     49  1.1.2.1  nisimura 	tc_offset_t	iad_offset;
     50  1.1.2.1  nisimura 	void		*iad_cookie;
     51  1.1.2.1  nisimura 	u_int32_t	iad_intrbits;
     52  1.1.2.1  nisimura };
     53  1.1.2.1  nisimura 
     54  1.1.2.1  nisimura struct ioasic_dev xine_ioasic_devs[] = {
     55  1.1.2.1  nisimura 	{ "lance",	0x0c0000, C(SYS_DEV_LANCE), IOASIC_INTR_LANCE,	},
     56  1.1.2.1  nisimura 	{ "z8530   ",	0x100000, C(SYS_DEV_SCC0),  IOASIC_INTR_SCC_0,	},
     57  1.1.2.1  nisimura 	{ "mc146818",	0x200000, C(SYS_DEV_BOGUS), 0, 			},
     58  1.1.2.1  nisimura 	{ "isdn",	0x240000, C(SYS_DEV_ISDN),  IOASIC_INTR_ISDN,	},
     59  1.1.2.1  nisimura 	{ "dtop",	0x280000, C(SYS_DEV_DTOP),  IOASIC_INTR_DTOP,	},
     60  1.1.2.1  nisimura 	{ "fdc",	0x2C0000, C(SYS_DEV_FDC),   IOASIC_INTR_FDC,	},
     61  1.1.2.1  nisimura 	{ "asc",	0x300000, C(SYS_DEV_SCSI),  IOASIC_INTR_SCSI	},
     62  1.1.2.1  nisimura 	{ "(TC0)",	0x0,	  C(SYS_DEV_OPT0),  XINE_INTR_TC_0	},
     63  1.1.2.1  nisimura 	{ "(TC1)",	0x0,	  C(SYS_DEV_OPT1),  XINE_INTR_TC_1	},
     64  1.1.2.1  nisimura };
     65  1.1.2.1  nisimura int xine_builtin_ndevs = 7;
     66  1.1.2.1  nisimura int xine_ioasic_ndevs = sizeof(xine_ioasic_devs)/sizeof(xine_ioasic_devs[0]);
     67  1.1.2.1  nisimura 
     68  1.1.2.1  nisimura struct ioasic_dev kn03_ioasic_devs[] = {
     69  1.1.2.1  nisimura 	{ "lance",	0x0c0000, C(SYS_DEV_LANCE), IOASIC_INTR_LANCE,	},
     70  1.1.2.1  nisimura 	{ "z8530   ",	0x100000, C(SYS_DEV_SCC0),  IOASIC_INTR_SCC_0,	},
     71  1.1.2.1  nisimura 	{ "z8530   ",	0x180000, C(SYS_DEV_SCC1),  IOASIC_INTR_SCC_1,	},
     72  1.1.2.1  nisimura 	{ "mc146818",	0x200000, C(SYS_DEV_BOGUS), KN03_INTR_CLOCK,	},
     73  1.1.2.1  nisimura 	{ "asc",	0x300000, C(SYS_DEV_SCSI),  IOASIC_INTR_SCSI	},
     74  1.1.2.1  nisimura 	{ "(TC0)",	0x0,	  C(SYS_DEV_OPT0),  KN03_INTR_TC_0	},
     75  1.1.2.1  nisimura 	{ "(TC1)",	0x0,	  C(SYS_DEV_OPT1),  KN03_INTR_TC_1	},
     76  1.1.2.1  nisimura 	{ "(TC2)",	0x0,	  C(SYS_DEV_OPT2),  KN03_INTR_TC_2	},
     77  1.1.2.1  nisimura };
     78  1.1.2.1  nisimura int kn03_builtin_ndevs = 5;
     79  1.1.2.1  nisimura int kn03_ioasic_ndevs = sizeof(kn03_ioasic_devs)/sizeof(kn03_ioasic_devs[0]);
     80  1.1.2.1  nisimura 
     81  1.1.2.1  nisimura struct ioasic_dev *ioasic_devs;
     82  1.1.2.1  nisimura int ioasic_ndevs, builtin_ndevs;
     83  1.1.2.1  nisimura 
     84  1.1.2.1  nisimura /* There can be only one. */
     85  1.1.2.1  nisimura int ioasicfound;
     86  1.1.2.1  nisimura 
     87  1.1.2.1  nisimura extern int systype;
     88  1.1.2.1  nisimura 
     89  1.1.2.1  nisimura int
     90  1.1.2.1  nisimura ioasicmatch(parent, cfdata, aux)
     91  1.1.2.1  nisimura 	struct device *parent;
     92  1.1.2.1  nisimura 	struct cfdata *cfdata;
     93  1.1.2.1  nisimura 	void *aux;
     94  1.1.2.1  nisimura {
     95  1.1.2.1  nisimura 	struct tc_attach_args *ta = aux;
     96  1.1.2.1  nisimura 
     97  1.1.2.1  nisimura 	/* Make sure that we're looking for this type of device. */
     98  1.1.2.1  nisimura 	if (strncmp("IOCTL   ", ta->ta_modname, TC_ROM_LLEN))
     99  1.1.2.1  nisimura 		return (0);
    100  1.1.2.1  nisimura 
    101  1.1.2.1  nisimura 	if (systype == DS_MAXINE) {
    102  1.1.2.1  nisimura 		ioasic_devs = xine_ioasic_devs;
    103  1.1.2.1  nisimura 		ioasic_ndevs = xine_ioasic_ndevs;
    104  1.1.2.1  nisimura 		builtin_ndevs = xine_builtin_ndevs;
    105  1.1.2.1  nisimura 	}
    106  1.1.2.1  nisimura 	else if (systype == DS_3MIN || systype == DS_3MAXPLUS) {
    107  1.1.2.1  nisimura 		ioasic_devs = kn03_ioasic_devs;
    108  1.1.2.1  nisimura 		ioasic_ndevs = kn03_ioasic_ndevs;
    109  1.1.2.1  nisimura 		builtin_ndevs = kn03_builtin_ndevs;
    110  1.1.2.1  nisimura 	}
    111  1.1.2.1  nisimura 	else
    112  1.1.2.1  nisimura 		panic("ioasicmatch: how did we get here?");
    113  1.1.2.1  nisimura 
    114  1.1.2.1  nisimura 	if (ioasicfound)
    115  1.1.2.1  nisimura 		return (0);
    116  1.1.2.1  nisimura 
    117  1.1.2.1  nisimura 	return (1);
    118  1.1.2.1  nisimura }
    119  1.1.2.1  nisimura 
    120  1.1.2.1  nisimura void
    121  1.1.2.1  nisimura ioasicattach(parent, self, aux)
    122  1.1.2.1  nisimura 	struct device *parent, *self;
    123  1.1.2.1  nisimura 	void *aux;
    124  1.1.2.1  nisimura {
    125  1.1.2.1  nisimura 	struct ioasic_softc *sc = (struct ioasic_softc *)self;
    126  1.1.2.1  nisimura 	struct tc_attach_args *ta = aux;
    127  1.1.2.1  nisimura 	struct ioasicdev_attach_args ioasicdev;
    128  1.1.2.1  nisimura 	int i;
    129  1.1.2.1  nisimura 
    130  1.1.2.1  nisimura 	ioasicfound = 1;
    131  1.1.2.1  nisimura 
    132  1.1.2.1  nisimura 	sc->sc_base = ta->ta_addr;
    133  1.1.2.1  nisimura 	sc->sc_cookie = ta->ta_cookie;
    134  1.1.2.1  nisimura 
    135  1.1.2.1  nisimura 	sc->sc_ioasic_imsk = sc->sc_base + IOASIC_IMSK;
    136  1.1.2.1  nisimura 	sc->sc_ioasic_intr = sc->sc_base + IOASIC_INTR;
    137  1.1.2.1  nisimura 	sc->sc_ioasic_rtc = sc->sc_base + IOASIC_SLOT_8_START;
    138  1.1.2.1  nisimura 
    139  1.1.2.1  nisimura 	sc->sc_dmat = 0 /* ta->ta_dmat */;		/* XXX */
    140  1.1.2.1  nisimura 
    141  1.1.2.1  nisimura 	printf("\n");
    142  1.1.2.1  nisimura 
    143  1.1.2.1  nisimura #if 1	/* !!! necessary? already all-0 upon booting as documented !!! */
    144  1.1.2.1  nisimura 	/*
    145  1.1.2.1  nisimura 	 * Turn off all device interrupt bits.
    146  1.1.2.1  nisimura 	 * (This _does_ include TC option slot bits.
    147  1.1.2.1  nisimura 	 */
    148  1.1.2.1  nisimura 	for (i = 0; i < ioasic_ndevs; i++)
    149  1.1.2.1  nisimura 		*(volatile u_int32_t *)(sc->sc_base + IOASIC_IMSK)
    150  1.1.2.1  nisimura 			&= ~ioasic_devs[i].iad_intrbits;
    151  1.1.2.1  nisimura 	tc_mb();
    152  1.1.2.1  nisimura #endif
    153  1.1.2.1  nisimura 
    154  1.1.2.1  nisimura #if 0
    155  1.1.2.1  nisimura 	/*
    156  1.1.2.1  nisimura 	 * Set up the LANCE DMA area.
    157  1.1.2.1  nisimura 	 */
    158  1.1.2.1  nisimura 	ioasic_lance_dma_setup(sc);
    159  1.1.2.1  nisimura #endif
    160  1.1.2.1  nisimura 
    161  1.1.2.1  nisimura         /*
    162  1.1.2.1  nisimura 	 * Try to configure each device.
    163  1.1.2.1  nisimura 	 */
    164  1.1.2.1  nisimura 	for (i = 0; i < builtin_ndevs; i++) {
    165  1.1.2.1  nisimura 		strncpy(ioasicdev.iada_modname, ioasic_devs[i].iad_modname,
    166  1.1.2.1  nisimura 			TC_ROM_LLEN);
    167  1.1.2.1  nisimura 		ioasicdev.iada_modname[TC_ROM_LLEN] = '\0';
    168  1.1.2.1  nisimura 		ioasicdev.iada_offset = ioasic_devs[i].iad_offset;
    169  1.1.2.1  nisimura 		ioasicdev.iada_addr = sc->sc_base + ioasic_devs[i].iad_offset;
    170  1.1.2.1  nisimura 		ioasicdev.iada_cookie = ioasic_devs[i].iad_cookie;
    171  1.1.2.1  nisimura 
    172  1.1.2.1  nisimura                 /* Tell the autoconfig machinery we've found the hardware. */
    173  1.1.2.1  nisimura                 config_found(self, &ioasicdev, ioasicprint);
    174  1.1.2.1  nisimura         }
    175  1.1.2.1  nisimura }
    176  1.1.2.1  nisimura 
    177  1.1.2.1  nisimura int
    178  1.1.2.1  nisimura ioasicprint(aux, pnp)
    179  1.1.2.1  nisimura 	void *aux;
    180  1.1.2.1  nisimura 	const char *pnp;
    181  1.1.2.1  nisimura {
    182  1.1.2.1  nisimura 	struct ioasicdev_attach_args *d = aux;
    183  1.1.2.1  nisimura 
    184  1.1.2.1  nisimura         if (pnp)
    185  1.1.2.1  nisimura                 printf("%s at %s", d->iada_modname, pnp);
    186  1.1.2.1  nisimura         printf(" offset 0x%lx", (long)d->iada_offset);
    187  1.1.2.1  nisimura         return (UNCONF);
    188  1.1.2.1  nisimura }
    189  1.1.2.1  nisimura 
    190  1.1.2.1  nisimura int
    191  1.1.2.1  nisimura ioasic_submatch(match, d)
    192  1.1.2.1  nisimura 	struct cfdata *match;
    193  1.1.2.1  nisimura 	struct ioasicdev_attach_args *d;
    194  1.1.2.1  nisimura {
    195  1.1.2.1  nisimura 
    196  1.1.2.1  nisimura 	return ((match->ioasiccf_offset == d->iada_offset) ||
    197  1.1.2.1  nisimura 		(match->ioasiccf_offset == IOASIC_OFFSET_UNKNOWN));
    198  1.1.2.1  nisimura }
    199  1.1.2.1  nisimura 
    200  1.1.2.1  nisimura void
    201  1.1.2.1  nisimura ioasic_intr_establish(ioa, cookie, level, func, arg)
    202  1.1.2.1  nisimura 	struct device *ioa;
    203  1.1.2.1  nisimura 	void *cookie, *arg;
    204  1.1.2.1  nisimura 	tc_intrlevel_t level;
    205  1.1.2.1  nisimura 	int (*func) __P((void *));
    206  1.1.2.1  nisimura {
    207  1.1.2.1  nisimura 	struct ioasic_softc *sc = (void *)ioasic_cd.cd_devs[0];
    208  1.1.2.1  nisimura 	u_int dev, i, intrbits;
    209  1.1.2.1  nisimura 
    210  1.1.2.1  nisimura 	dev = (u_long)cookie;
    211  1.1.2.1  nisimura 
    212  1.1.2.1  nisimura 	intrtab[dev].ih_func = func;
    213  1.1.2.1  nisimura 	intrtab[dev].ih_arg = arg;
    214  1.1.2.1  nisimura 
    215  1.1.2.1  nisimura 	for (i = 0; i < ioasic_ndevs; i++) {
    216  1.1.2.1  nisimura 		if (ioasic_devs[i].iad_cookie == cookie)
    217  1.1.2.1  nisimura 			break;
    218  1.1.2.1  nisimura 	}
    219  1.1.2.1  nisimura 	if (i == ioasic_ndevs) {
    220  1.1.2.1  nisimura 		printf("\ndevice %s with cookie %d ", ioa->dv_xname, dev);
    221  1.1.2.1  nisimura 		panic("ioasic_intr_establish: invalid cookie.");
    222  1.1.2.1  nisimura 	}
    223  1.1.2.1  nisimura 
    224  1.1.2.1  nisimura 	intrbits = ioasic_devs[i].iad_intrbits;
    225  1.1.2.1  nisimura 	iplmask[level] |= intrbits;
    226  1.1.2.1  nisimura 	*(volatile u_int32_t *)(sc->sc_base + IOASIC_IMSK) |= intrbits;
    227  1.1.2.1  nisimura 	tc_mb();
    228  1.1.2.1  nisimura }
    229  1.1.2.1  nisimura 
    230  1.1.2.1  nisimura void
    231  1.1.2.1  nisimura ioasic_intr_disestablish(ioa, cookie)
    232  1.1.2.1  nisimura 	struct device *ioa;
    233  1.1.2.1  nisimura 	void *cookie;
    234  1.1.2.1  nisimura {
    235  1.1.2.1  nisimura 	printf("device %s with cookie %d: ", ioa->dv_xname, (int)cookie);
    236  1.1.2.1  nisimura 	panic("ioasic_intr_disestablish called");
    237  1.1.2.1  nisimura }
    238  1.1.2.1  nisimura 
    239  1.1.2.1  nisimura /* XXX */
    240  1.1.2.1  nisimura char *
    241  1.1.2.1  nisimura ioasic_lance_ether_address()
    242  1.1.2.1  nisimura {
    243  1.1.2.1  nisimura 
    244  1.1.2.1  nisimura 	return (u_char *)IOASIC_SYS_ETHER_ADDRESS(ioasic_base);
    245  1.1.2.1  nisimura }
    246  1.1.2.1  nisimura 
    247  1.1.2.1  nisimura void
    248  1.1.2.1  nisimura ioasic_init(bogus)
    249  1.1.2.1  nisimura         int bogus;  /* XXX */
    250  1.1.2.1  nisimura {
    251  1.1.2.1  nisimura 	/* common across 3min, 3maxplus and maxine */
    252  1.1.2.1  nisimura 	*(volatile u_int *)(ioasic_base + IOASIC_LANCE_DECODE) = 0x3;
    253  1.1.2.1  nisimura 	*(volatile u_int *)(ioasic_base + IOASIC_SCSI_DECODE) = 0xe;
    254  1.1.2.1  nisimura #if 0
    255  1.1.2.1  nisimura 	switch (systype) {
    256  1.1.2.1  nisimura 	case DS_3MIN:
    257  1.1.2.1  nisimura 	case DS_3MAXPLUS:
    258  1.1.2.1  nisimura 	*(volatile u_int *)(ioasic_base + IOASIC_SCC0_DECODE) = (0x10|4);
    259  1.1.2.1  nisimura 	*(volatile u_int *)(ioasic_base + IOASIC_SCC1_DECODE) = (0x10|6);
    260  1.1.2.1  nisimura 	*(volatile u_int *)(ioasic_base + IOASIC_CSR) = 0x00000f00;
    261  1.1.2.1  nisimura 		break;
    262  1.1.2.1  nisimura 	case DS_MAXINE:
    263  1.1.2.1  nisimura 	*(volatile u_int *)(ioasic_base + IOASIC_SCC0_DECODE) = (0x10|4);
    264  1.1.2.1  nisimura 	*(volatile u_int *)(ioasic_base + IOASIC_DTOP_DECODE) = 10;
    265  1.1.2.1  nisimura 	*(volatile u_int *)(ioasic_base + IOASIC_FLOPPY_DECODE) = 13;
    266  1.1.2.1  nisimura 	*(volatile u_int *)(ioasic_base + IOASIC_CSR) = 0x00001fc1;
    267  1.1.2.1  nisimura 		break;
    268  1.1.2.1  nisimura 	}
    269  1.1.2.1  nisimura #endif
    270  1.1.2.1  nisimura 
    271  1.1.2.1  nisimura }
    272  1.1.2.1  nisimura 
    273  1.1.2.1  nisimura #if 0 /* Jason's new LANCE DMA region */
    274  1.1.2.1  nisimura /*
    275  1.1.2.1  nisimura  * DMA area for IOASIC LANCE.
    276  1.1.2.1  nisimura  * XXX Should be done differently, but this is better than it used to be.
    277  1.1.2.1  nisimura  */
    278  1.1.2.1  nisimura #define	LE_IOASIC_MEMSIZE	(128*1024)
    279  1.1.2.1  nisimura #define	LE_IOASIC_MEMALIGN	(128*1024)
    280  1.1.2.1  nisimura caddr_t	le_iomem;
    281  1.1.2.1  nisimura 
    282  1.1.2.1  nisimura void	ioasic_lance_dma_setup __P((struct ioasic_softc *));
    283  1.1.2.1  nisimura 
    284  1.1.2.1  nisimura void
    285  1.1.2.1  nisimura ioasic_lance_dma_setup(sc)
    286  1.1.2.1  nisimura 	struct ioasic_softc *sc;
    287  1.1.2.1  nisimura {
    288  1.1.2.1  nisimura 	bus_dma_tag_t dmat = sc->sc_dmat;
    289  1.1.2.1  nisimura 	bus_dma_segment_t seg;
    290  1.1.2.1  nisimura 	volatile u_int32_t *ldp;
    291  1.1.2.1  nisimura 	tc_addr_t tca;
    292  1.1.2.1  nisimura 	int rseg;
    293  1.1.2.1  nisimura 
    294  1.1.2.1  nisimura 	/*
    295  1.1.2.1  nisimura 	 * Allocate a DMA area for the chip.
    296  1.1.2.1  nisimura 	 */
    297  1.1.2.1  nisimura 	if (bus_dmamem_alloc(dmat, LE_IOASIC_MEMSIZE, LE_IOASIC_MEMALIGN,
    298  1.1.2.1  nisimura 	    0, &seg, 1, &rseg, BUS_DMA_NOWAIT)) {
    299  1.1.2.1  nisimura 		printf("%s: can't allocate DMA area for LANCE\n",
    300  1.1.2.1  nisimura 		    sc->sc_dv.dv_xname);
    301  1.1.2.1  nisimura 		return;
    302  1.1.2.1  nisimura 	}
    303  1.1.2.1  nisimura 	if (bus_dmamem_map(dmat, &seg, rseg, LE_IOASIC_MEMSIZE,
    304  1.1.2.1  nisimura 	    &le_iomem, BUS_DMA_NOWAIT|BUS_DMA_COHERENT)) {
    305  1.1.2.1  nisimura 		printf("%s: can't map DMA area for LANCE\n",
    306  1.1.2.1  nisimura 		    sc->sc_dv.dv_xname);
    307  1.1.2.1  nisimura 		bus_dmamem_free(dmat, &seg, rseg);
    308  1.1.2.1  nisimura 		return;
    309  1.1.2.1  nisimura 	}
    310  1.1.2.1  nisimura 
    311  1.1.2.1  nisimura 	/*
    312  1.1.2.1  nisimura 	 * Create and load the DMA map for the DMA area.
    313  1.1.2.1  nisimura 	 */
    314  1.1.2.1  nisimura 	if (bus_dmamap_create(dmat, LE_IOASIC_MEMSIZE, 1,
    315  1.1.2.1  nisimura 	    LE_IOASIC_MEMSIZE, 0, BUS_DMA_NOWAIT, &sc->sc_lance_dmam)) {
    316  1.1.2.1  nisimura 		printf("%s: can't create DMA map\n", sc->sc_dv.dv_xname);
    317  1.1.2.1  nisimura 		goto bad;
    318  1.1.2.1  nisimura 	}
    319  1.1.2.1  nisimura 	if (bus_dmamap_load(dmat, sc->sc_lance_dmam,
    320  1.1.2.1  nisimura 	    le_iomem, LE_IOASIC_MEMSIZE, NULL, BUS_DMA_NOWAIT)) {
    321  1.1.2.1  nisimura 		printf("%s: can't load DMA map\n", sc->sc_dv.dv_xname);
    322  1.1.2.1  nisimura 		goto bad;
    323  1.1.2.1  nisimura 	}
    324  1.1.2.1  nisimura 
    325  1.1.2.1  nisimura 	tca = (tc_addr_t)sc->sc_lance_dmam->dm_segs[0].ds_addr;
    326  1.1.2.1  nisimura 	if (tca != sc->sc_lance_dmam->dm_segs[0].ds_addr) {
    327  1.1.2.1  nisimura 		printf("%s: bad LANCE DMA address\n", sc->sc_dv.dv_xname);
    328  1.1.2.1  nisimura 		bus_dmamap_unload(dmat, sc->sc_lance_dmam);
    329  1.1.2.1  nisimura 		goto bad;
    330  1.1.2.1  nisimura 	}
    331  1.1.2.1  nisimura 
    332  1.1.2.1  nisimura 	ldp = (volatile u_int *)IOASIC_REG_LANCE_DMAPTR(sc->sc_base);
    333  1.1.2.1  nisimura 	*ldp = ((tca << 3) & ~(tc_addr_t)0x1f) | ((tca >> 29) & 0x1f);
    334  1.1.2.1  nisimura 	tc_wmb();
    335  1.1.2.1  nisimura 
    336  1.1.2.1  nisimura 	*(volatile u_int32_t *)IOASIC_REG_CSR(sc->sc_base) |=
    337  1.1.2.1  nisimura 	    IOASIC_CSR_DMAEN_LANCE;
    338  1.1.2.1  nisimura 	tc_mb();
    339  1.1.2.1  nisimura 	return;
    340  1.1.2.1  nisimura 
    341  1.1.2.1  nisimura  bad:
    342  1.1.2.1  nisimura 	bus_dmamem_unmap(dmat, le_iomem, LE_IOASIC_MEMSIZE);
    343  1.1.2.1  nisimura 	bus_dmamem_free(dmat, &seg, rseg);
    344  1.1.2.1  nisimura 	le_iomem = 0;
    345  1.1.2.1  nisimura }
    346  1.1.2.1  nisimura #else	/* old NetBSD/pmax code */
    347  1.1.2.1  nisimura void	ioasic_lance_dma_setup __P((void *));
    348  1.1.2.1  nisimura 
    349  1.1.2.1  nisimura void
    350  1.1.2.1  nisimura ioasic_lance_dma_setup(v)
    351  1.1.2.1  nisimura 	void *v;
    352  1.1.2.1  nisimura {
    353  1.1.2.1  nisimura 	volatile u_int32_t *ldp;
    354  1.1.2.1  nisimura 	tc_addr_t tca;
    355  1.1.2.1  nisimura 
    356  1.1.2.1  nisimura 	tca = (tc_addr_t)v;
    357  1.1.2.1  nisimura 
    358  1.1.2.1  nisimura 	ldp = (volatile u_int *)IOASIC_REG_LANCE_DMAPTR(ioasic_base);
    359  1.1.2.1  nisimura 	*ldp = ((tca << 3) & ~(tc_addr_t)0x1f) | ((tca >> 29) & 0x1f);
    360  1.1.2.1  nisimura 	tc_wmb();
    361  1.1.2.1  nisimura 
    362  1.1.2.1  nisimura 	*(volatile u_int32_t *)IOASIC_REG_CSR(ioasic_base) |=
    363  1.1.2.1  nisimura 	    IOASIC_CSR_DMAEN_LANCE;
    364  1.1.2.1  nisimura 	tc_mb();
    365  1.1.2.1  nisimura }
    366  1.1.2.1  nisimura #endif
    367  1.1.2.1  nisimura 
    368  1.1.2.1  nisimura /*
    369  1.1.2.1  nisimura  * spl(9) for IOASIC DECstations
    370  1.1.2.1  nisimura  */
    371  1.1.2.1  nisimura 
    372  1.1.2.1  nisimura int _splraise_ioasic __P((int));
    373  1.1.2.1  nisimura int _spllower_ioasic __P((int));
    374  1.1.2.1  nisimura int _splx_ioasic __P((int));
    375  1.1.2.1  nisimura 
    376  1.1.2.1  nisimura int
    377  1.1.2.1  nisimura _splraise_ioasic(lvl)
    378  1.1.2.1  nisimura 	int lvl;
    379  1.1.2.1  nisimura {
    380  1.1.2.1  nisimura 	u_int32_t new;
    381  1.1.2.1  nisimura 
    382  1.1.2.1  nisimura 	new = oldiplmask[lvl] = *(u_int32_t *)(ioasic_base + IOASIC_IMSK);
    383  1.1.2.1  nisimura 	new &= ~iplmask[lvl];
    384  1.1.2.1  nisimura 	*(u_int32_t *)(ioasic_base + IOASIC_IMSK) = new;
    385  1.1.2.1  nisimura 	tc_wmb();
    386  1.1.2.1  nisimura 	return lvl | _splraise(MIPS_SOFT_INT_MASK_0|MIPS_SOFT_INT_MASK_1);
    387  1.1.2.1  nisimura }
    388  1.1.2.1  nisimura 
    389  1.1.2.1  nisimura int
    390  1.1.2.1  nisimura _spllower_ioasic(mask)
    391  1.1.2.1  nisimura {
    392  1.1.2.1  nisimura 	int s;
    393  1.1.2.1  nisimura 
    394  1.1.2.1  nisimura 	s = IPL_NONE | _spllower(mask);
    395  1.1.2.1  nisimura 	oldiplmask[IPL_NONE] =  *(u_int32_t *)(ioasic_base + IOASIC_IMSK);
    396  1.1.2.1  nisimura 	*(u_int32_t *)(ioasic_base + IOASIC_IMSK) = iplmask[IPL_HIGH];
    397  1.1.2.1  nisimura 	tc_wmb();
    398  1.1.2.1  nisimura 	return s;
    399  1.1.2.1  nisimura }
    400  1.1.2.1  nisimura 
    401  1.1.2.1  nisimura int
    402  1.1.2.1  nisimura _splx_ioasic(lvl)
    403  1.1.2.1  nisimura 	int lvl;
    404  1.1.2.1  nisimura {
    405  1.1.2.1  nisimura 	(void)_splset(lvl & MIPS_INT_MASK);
    406  1.1.2.1  nisimura 	if (lvl & 0xff) {
    407  1.1.2.1  nisimura 		*(u_int32_t *)(ioasic_base + IOASIC_IMSK) =
    408  1.1.2.1  nisimura 			oldiplmask[lvl & 0xff];
    409  1.1.2.1  nisimura 		tc_wmb();
    410  1.1.2.1  nisimura 	}
    411  1.1.2.1  nisimura 	return 0;
    412  1.1.2.1  nisimura }
    413