pq3etsec.c revision 1.1.4.1 1 1.1.4.1 jruoho /* $NetBSD: pq3etsec.c,v 1.1.4.1 2011/06/06 09:06:26 jruoho Exp $ */
2 1.1.4.1 jruoho /*-
3 1.1.4.1 jruoho * Copyright (c) 2010, 2011 The NetBSD Foundation, Inc.
4 1.1.4.1 jruoho * All rights reserved.
5 1.1.4.1 jruoho *
6 1.1.4.1 jruoho * This code is derived from software contributed to The NetBSD Foundation
7 1.1.4.1 jruoho * by Raytheon BBN Technologies Corp and Defense Advanced Research Projects
8 1.1.4.1 jruoho * Agency and which was developed by Matt Thomas of 3am Software Foundry.
9 1.1.4.1 jruoho *
10 1.1.4.1 jruoho * This material is based upon work supported by the Defense Advanced Research
11 1.1.4.1 jruoho * Projects Agency and Space and Naval Warfare Systems Center, Pacific, under
12 1.1.4.1 jruoho * Contract No. N66001-09-C-2073.
13 1.1.4.1 jruoho * Approved for Public Release, Distribution Unlimited
14 1.1.4.1 jruoho *
15 1.1.4.1 jruoho * Redistribution and use in source and binary forms, with or without
16 1.1.4.1 jruoho * modification, are permitted provided that the following conditions
17 1.1.4.1 jruoho * are met:
18 1.1.4.1 jruoho * 1. Redistributions of source code must retain the above copyright
19 1.1.4.1 jruoho * notice, this list of conditions and the following disclaimer.
20 1.1.4.1 jruoho * 2. Redistributions in binary form must reproduce the above copyright
21 1.1.4.1 jruoho * notice, this list of conditions and the following disclaimer in the
22 1.1.4.1 jruoho * documentation and/or other materials provided with the distribution.
23 1.1.4.1 jruoho *
24 1.1.4.1 jruoho * THIS SOFTWARE IS PROVIDED BY THE NETBSD FOUNDATION, INC. AND CONTRIBUTORS
25 1.1.4.1 jruoho * ``AS IS'' AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED
26 1.1.4.1 jruoho * TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR
27 1.1.4.1 jruoho * PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE FOUNDATION OR CONTRIBUTORS
28 1.1.4.1 jruoho * BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR
29 1.1.4.1 jruoho * CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF
30 1.1.4.1 jruoho * SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS
31 1.1.4.1 jruoho * INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN
32 1.1.4.1 jruoho * CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE)
33 1.1.4.1 jruoho * ARISING IN ANY WAY OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE
34 1.1.4.1 jruoho * POSSIBILITY OF SUCH DAMAGE.
35 1.1.4.1 jruoho */
36 1.1.4.1 jruoho
37 1.1.4.1 jruoho #include "opt_inet.h"
38 1.1.4.1 jruoho
39 1.1.4.1 jruoho #include <sys/cdefs.h>
40 1.1.4.1 jruoho
41 1.1.4.1 jruoho #include <sys/param.h>
42 1.1.4.1 jruoho #include <sys/cpu.h>
43 1.1.4.1 jruoho #include <sys/device.h>
44 1.1.4.1 jruoho #include <sys/mbuf.h>
45 1.1.4.1 jruoho #include <sys/ioctl.h>
46 1.1.4.1 jruoho #include <sys/intr.h>
47 1.1.4.1 jruoho #include <sys/bus.h>
48 1.1.4.1 jruoho #include <sys/kernel.h>
49 1.1.4.1 jruoho #include <sys/kmem.h>
50 1.1.4.1 jruoho #include <sys/proc.h>
51 1.1.4.1 jruoho #include <sys/atomic.h>
52 1.1.4.1 jruoho #include <sys/callout.h>
53 1.1.4.1 jruoho
54 1.1.4.1 jruoho #include <net/if.h>
55 1.1.4.1 jruoho #include <net/if_dl.h>
56 1.1.4.1 jruoho #include <net/if_ether.h>
57 1.1.4.1 jruoho #include <net/if_media.h>
58 1.1.4.1 jruoho
59 1.1.4.1 jruoho #include <dev/mii/miivar.h>
60 1.1.4.1 jruoho
61 1.1.4.1 jruoho #include "ioconf.h"
62 1.1.4.1 jruoho
63 1.1.4.1 jruoho #include <net/bpf.h>
64 1.1.4.1 jruoho
65 1.1.4.1 jruoho #ifdef INET
66 1.1.4.1 jruoho #include <netinet/in.h>
67 1.1.4.1 jruoho #include <netinet/in_systm.h>
68 1.1.4.1 jruoho #include <netinet/ip.h>
69 1.1.4.1 jruoho #include <netinet/in_offload.h>
70 1.1.4.1 jruoho #endif /* INET */
71 1.1.4.1 jruoho #ifdef INET6
72 1.1.4.1 jruoho #include <netinet6/in6.h>
73 1.1.4.1 jruoho #include <netinet/ip6.h>
74 1.1.4.1 jruoho #endif
75 1.1.4.1 jruoho #include <netinet6/in6_offload.h>
76 1.1.4.1 jruoho
77 1.1.4.1 jruoho
78 1.1.4.1 jruoho #include <powerpc/spr.h>
79 1.1.4.1 jruoho #include <powerpc/booke/spr.h>
80 1.1.4.1 jruoho
81 1.1.4.1 jruoho #include <powerpc/booke/cpuvar.h>
82 1.1.4.1 jruoho #include <powerpc/booke/e500var.h>
83 1.1.4.1 jruoho #include <powerpc/booke/e500reg.h>
84 1.1.4.1 jruoho #include <powerpc/booke/etsecreg.h>
85 1.1.4.1 jruoho
86 1.1.4.1 jruoho #define M_HASFCB M_LINK2 /* tx packet has FCB prepended */
87 1.1.4.1 jruoho
88 1.1.4.1 jruoho #define ETSEC_MAXTXMBUFS 30
89 1.1.4.1 jruoho #define ETSEC_NTXSEGS 30
90 1.1.4.1 jruoho #define ETSEC_MAXRXMBUFS 511
91 1.1.4.1 jruoho #define ETSEC_MINRXMBUFS 32
92 1.1.4.1 jruoho #define ETSEC_NRXSEGS 1
93 1.1.4.1 jruoho
94 1.1.4.1 jruoho #define IFCAP_RCTRL_IPCSEN IFCAP_CSUM_IPv4_Rx
95 1.1.4.1 jruoho #define IFCAP_RCTRL_TUCSEN (IFCAP_CSUM_TCPv4_Rx\
96 1.1.4.1 jruoho |IFCAP_CSUM_UDPv4_Rx\
97 1.1.4.1 jruoho |IFCAP_CSUM_TCPv6_Rx\
98 1.1.4.1 jruoho |IFCAP_CSUM_UDPv6_Rx)
99 1.1.4.1 jruoho
100 1.1.4.1 jruoho #define IFCAP_TCTRL_IPCSEN IFCAP_CSUM_IPv4_Tx
101 1.1.4.1 jruoho #define IFCAP_TCTRL_TUCSEN (IFCAP_CSUM_TCPv4_Tx\
102 1.1.4.1 jruoho |IFCAP_CSUM_UDPv4_Tx\
103 1.1.4.1 jruoho |IFCAP_CSUM_TCPv6_Tx\
104 1.1.4.1 jruoho |IFCAP_CSUM_UDPv6_Tx)
105 1.1.4.1 jruoho
106 1.1.4.1 jruoho #define IFCAP_ETSEC (IFCAP_RCTRL_IPCSEN|IFCAP_RCTRL_TUCSEN\
107 1.1.4.1 jruoho |IFCAP_TCTRL_IPCSEN|IFCAP_TCTRL_TUCSEN)
108 1.1.4.1 jruoho
109 1.1.4.1 jruoho #define M_CSUM_IP (M_CSUM_CIP|M_CSUM_CTU)
110 1.1.4.1 jruoho #define M_CSUM_IP6 (M_CSUM_TCPv6|M_CSUM_UDPv6)
111 1.1.4.1 jruoho #define M_CSUM_TUP (M_CSUM_TCPv4|M_CSUM_UDPv4|M_CSUM_TCPv6|M_CSUM_UDPv6)
112 1.1.4.1 jruoho #define M_CSUM_UDP (M_CSUM_UDPv4|M_CSUM_UDPv6)
113 1.1.4.1 jruoho #define M_CSUM_IP4 (M_CSUM_IPv4|M_CSUM_UDPv4|M_CSUM_TCPv4)
114 1.1.4.1 jruoho #define M_CSUM_CIP (M_CSUM_IPv4)
115 1.1.4.1 jruoho #define M_CSUM_CTU (M_CSUM_TCPv4|M_CSUM_UDPv4|M_CSUM_TCPv6|M_CSUM_UDPv6)
116 1.1.4.1 jruoho
117 1.1.4.1 jruoho struct pq3etsec_txqueue {
118 1.1.4.1 jruoho bus_dmamap_t txq_descmap;
119 1.1.4.1 jruoho volatile struct txbd *txq_consumer;
120 1.1.4.1 jruoho volatile struct txbd *txq_producer;
121 1.1.4.1 jruoho volatile struct txbd *txq_first;
122 1.1.4.1 jruoho volatile struct txbd *txq_last;
123 1.1.4.1 jruoho struct ifqueue txq_mbufs;
124 1.1.4.1 jruoho struct mbuf *txq_next;
125 1.1.4.1 jruoho #ifdef ETSEC_DEBUG
126 1.1.4.1 jruoho struct mbuf *txq_lmbufs[512];
127 1.1.4.1 jruoho #endif
128 1.1.4.1 jruoho uint32_t txq_qmask;
129 1.1.4.1 jruoho uint32_t txq_free;
130 1.1.4.1 jruoho uint32_t txq_threshold;
131 1.1.4.1 jruoho uint32_t txq_lastintr;
132 1.1.4.1 jruoho bus_size_t txq_reg_tbase;
133 1.1.4.1 jruoho bus_dma_segment_t txq_descmap_seg;
134 1.1.4.1 jruoho };
135 1.1.4.1 jruoho
136 1.1.4.1 jruoho struct pq3etsec_rxqueue {
137 1.1.4.1 jruoho bus_dmamap_t rxq_descmap;
138 1.1.4.1 jruoho volatile struct rxbd *rxq_consumer;
139 1.1.4.1 jruoho volatile struct rxbd *rxq_producer;
140 1.1.4.1 jruoho volatile struct rxbd *rxq_first;
141 1.1.4.1 jruoho volatile struct rxbd *rxq_last;
142 1.1.4.1 jruoho struct mbuf *rxq_mhead;
143 1.1.4.1 jruoho struct mbuf **rxq_mtail;
144 1.1.4.1 jruoho struct mbuf *rxq_mconsumer;
145 1.1.4.1 jruoho #ifdef ETSEC_DEBUG
146 1.1.4.1 jruoho struct mbuf *rxq_mbufs[512];
147 1.1.4.1 jruoho #endif
148 1.1.4.1 jruoho uint32_t rxq_qmask;
149 1.1.4.1 jruoho uint32_t rxq_inuse;
150 1.1.4.1 jruoho uint32_t rxq_threshold;
151 1.1.4.1 jruoho bus_size_t rxq_reg_rbase;
152 1.1.4.1 jruoho bus_size_t rxq_reg_rbptr;
153 1.1.4.1 jruoho bus_dma_segment_t rxq_descmap_seg;
154 1.1.4.1 jruoho };
155 1.1.4.1 jruoho
156 1.1.4.1 jruoho struct pq3etsec_mapcache {
157 1.1.4.1 jruoho u_int dmc_nmaps;
158 1.1.4.1 jruoho u_int dmc_maxseg;
159 1.1.4.1 jruoho u_int dmc_maxmaps;
160 1.1.4.1 jruoho u_int dmc_maxmapsize;
161 1.1.4.1 jruoho bus_dmamap_t dmc_maps[0];
162 1.1.4.1 jruoho };
163 1.1.4.1 jruoho
164 1.1.4.1 jruoho struct pq3etsec_softc {
165 1.1.4.1 jruoho device_t sc_dev;
166 1.1.4.1 jruoho struct ethercom sc_ec;
167 1.1.4.1 jruoho #define sc_if sc_ec.ec_if
168 1.1.4.1 jruoho struct mii_data sc_mii;
169 1.1.4.1 jruoho bus_space_tag_t sc_bst;
170 1.1.4.1 jruoho bus_space_handle_t sc_bsh;
171 1.1.4.1 jruoho bus_dma_tag_t sc_dmat;
172 1.1.4.1 jruoho int sc_phy_addr;
173 1.1.4.1 jruoho prop_dictionary_t sc_intrmap;
174 1.1.4.1 jruoho uint32_t sc_intrmask;
175 1.1.4.1 jruoho
176 1.1.4.1 jruoho uint32_t sc_soft_flags;
177 1.1.4.1 jruoho #define SOFT_RESET 0x0001
178 1.1.4.1 jruoho #define SOFT_RXINTR 0x0010
179 1.1.4.1 jruoho #define SOFT_RXBSY 0x0020
180 1.1.4.1 jruoho #define SOFT_TXINTR 0x0100
181 1.1.4.1 jruoho #define SOFT_TXERROR 0x0200
182 1.1.4.1 jruoho
183 1.1.4.1 jruoho struct pq3etsec_txqueue sc_txq;
184 1.1.4.1 jruoho struct pq3etsec_rxqueue sc_rxq;
185 1.1.4.1 jruoho uint32_t sc_txerrors;
186 1.1.4.1 jruoho uint32_t sc_rxerrors;
187 1.1.4.1 jruoho
188 1.1.4.1 jruoho size_t sc_rx_adjlen;
189 1.1.4.1 jruoho
190 1.1.4.1 jruoho /*
191 1.1.4.1 jruoho * Copies of various ETSEC registers.
192 1.1.4.1 jruoho */
193 1.1.4.1 jruoho uint32_t sc_imask;
194 1.1.4.1 jruoho uint32_t sc_maccfg1;
195 1.1.4.1 jruoho uint32_t sc_maccfg2;
196 1.1.4.1 jruoho uint32_t sc_maxfrm;
197 1.1.4.1 jruoho uint32_t sc_ecntrl;
198 1.1.4.1 jruoho uint32_t sc_dmactrl;
199 1.1.4.1 jruoho uint32_t sc_macstnaddr1;
200 1.1.4.1 jruoho uint32_t sc_macstnaddr2;
201 1.1.4.1 jruoho uint32_t sc_tctrl;
202 1.1.4.1 jruoho uint32_t sc_rctrl;
203 1.1.4.1 jruoho uint32_t sc_gaddr[16];
204 1.1.4.1 jruoho uint64_t sc_macaddrs[15];
205 1.1.4.1 jruoho
206 1.1.4.1 jruoho void *sc_tx_ih;
207 1.1.4.1 jruoho void *sc_rx_ih;
208 1.1.4.1 jruoho void *sc_error_ih;
209 1.1.4.1 jruoho void *sc_soft_ih;
210 1.1.4.1 jruoho
211 1.1.4.1 jruoho kmutex_t *sc_lock;
212 1.1.4.1 jruoho
213 1.1.4.1 jruoho struct evcnt sc_ev_tx_stall;
214 1.1.4.1 jruoho struct evcnt sc_ev_tx_intr;
215 1.1.4.1 jruoho struct evcnt sc_ev_rx_stall;
216 1.1.4.1 jruoho struct evcnt sc_ev_rx_intr;
217 1.1.4.1 jruoho struct evcnt sc_ev_error_intr;
218 1.1.4.1 jruoho struct evcnt sc_ev_soft_intr;
219 1.1.4.1 jruoho struct evcnt sc_ev_tx_pause;
220 1.1.4.1 jruoho struct evcnt sc_ev_rx_pause;
221 1.1.4.1 jruoho struct evcnt sc_ev_mii_ticks;
222 1.1.4.1 jruoho
223 1.1.4.1 jruoho struct callout sc_mii_callout;
224 1.1.4.1 jruoho uint64_t sc_mii_last_tick;
225 1.1.4.1 jruoho
226 1.1.4.1 jruoho struct ifqueue sc_rx_bufcache;
227 1.1.4.1 jruoho struct pq3etsec_mapcache *sc_rx_mapcache;
228 1.1.4.1 jruoho struct pq3etsec_mapcache *sc_tx_mapcache;
229 1.1.4.1 jruoho };
230 1.1.4.1 jruoho
231 1.1.4.1 jruoho static int pq3etsec_match(device_t, cfdata_t, void *);
232 1.1.4.1 jruoho static void pq3etsec_attach(device_t, device_t, void *);
233 1.1.4.1 jruoho
234 1.1.4.1 jruoho static void pq3etsec_ifstart(struct ifnet *);
235 1.1.4.1 jruoho static void pq3etsec_ifwatchdog(struct ifnet *);
236 1.1.4.1 jruoho static int pq3etsec_ifinit(struct ifnet *);
237 1.1.4.1 jruoho static void pq3etsec_ifstop(struct ifnet *, int);
238 1.1.4.1 jruoho static int pq3etsec_ifioctl(struct ifnet *, u_long, void *);
239 1.1.4.1 jruoho
240 1.1.4.1 jruoho static int pq3etsec_mapcache_create(struct pq3etsec_softc *,
241 1.1.4.1 jruoho struct pq3etsec_mapcache **, size_t, size_t, size_t, size_t);
242 1.1.4.1 jruoho static void pq3etsec_mapcache_destroy(struct pq3etsec_softc *,
243 1.1.4.1 jruoho struct pq3etsec_mapcache *);
244 1.1.4.1 jruoho static bus_dmamap_t pq3etsec_mapcache_get(struct pq3etsec_softc *,
245 1.1.4.1 jruoho struct pq3etsec_mapcache *);
246 1.1.4.1 jruoho static void pq3etsec_mapcache_put(struct pq3etsec_softc *,
247 1.1.4.1 jruoho struct pq3etsec_mapcache *, bus_dmamap_t);
248 1.1.4.1 jruoho
249 1.1.4.1 jruoho static int pq3etsec_txq_attach(struct pq3etsec_softc *,
250 1.1.4.1 jruoho struct pq3etsec_txqueue *, u_int);
251 1.1.4.1 jruoho static void pq3etsec_txq_purge(struct pq3etsec_softc *,
252 1.1.4.1 jruoho struct pq3etsec_txqueue *);
253 1.1.4.1 jruoho static void pq3etsec_txq_reset(struct pq3etsec_softc *,
254 1.1.4.1 jruoho struct pq3etsec_txqueue *);
255 1.1.4.1 jruoho static bool pq3etsec_txq_consume(struct pq3etsec_softc *,
256 1.1.4.1 jruoho struct pq3etsec_txqueue *);
257 1.1.4.1 jruoho static bool pq3etsec_txq_produce(struct pq3etsec_softc *,
258 1.1.4.1 jruoho struct pq3etsec_txqueue *, struct mbuf *m);
259 1.1.4.1 jruoho static bool pq3etsec_txq_active_p(struct pq3etsec_softc *,
260 1.1.4.1 jruoho struct pq3etsec_txqueue *);
261 1.1.4.1 jruoho
262 1.1.4.1 jruoho static int pq3etsec_rxq_attach(struct pq3etsec_softc *,
263 1.1.4.1 jruoho struct pq3etsec_rxqueue *, u_int);
264 1.1.4.1 jruoho static bool pq3etsec_rxq_produce(struct pq3etsec_softc *,
265 1.1.4.1 jruoho struct pq3etsec_rxqueue *);
266 1.1.4.1 jruoho static void pq3etsec_rxq_purge(struct pq3etsec_softc *,
267 1.1.4.1 jruoho struct pq3etsec_rxqueue *, bool);
268 1.1.4.1 jruoho static void pq3etsec_rxq_reset(struct pq3etsec_softc *,
269 1.1.4.1 jruoho struct pq3etsec_rxqueue *);
270 1.1.4.1 jruoho
271 1.1.4.1 jruoho static void pq3etsec_mc_setup(struct pq3etsec_softc *);
272 1.1.4.1 jruoho
273 1.1.4.1 jruoho static void pq3etsec_mii_tick(void *);
274 1.1.4.1 jruoho static int pq3etsec_rx_intr(void *);
275 1.1.4.1 jruoho static int pq3etsec_tx_intr(void *);
276 1.1.4.1 jruoho static int pq3etsec_error_intr(void *);
277 1.1.4.1 jruoho static void pq3etsec_soft_intr(void *);
278 1.1.4.1 jruoho
279 1.1.4.1 jruoho CFATTACH_DECL_NEW(pq3etsec, sizeof(struct pq3etsec_softc),
280 1.1.4.1 jruoho pq3etsec_match, pq3etsec_attach, NULL, NULL);
281 1.1.4.1 jruoho
282 1.1.4.1 jruoho static int
283 1.1.4.1 jruoho pq3etsec_match(device_t parent, cfdata_t cf, void *aux)
284 1.1.4.1 jruoho {
285 1.1.4.1 jruoho
286 1.1.4.1 jruoho if (!e500_cpunode_submatch(parent, cf, cf->cf_name, aux))
287 1.1.4.1 jruoho return 0;
288 1.1.4.1 jruoho
289 1.1.4.1 jruoho return 1;
290 1.1.4.1 jruoho }
291 1.1.4.1 jruoho
292 1.1.4.1 jruoho static inline uint32_t
293 1.1.4.1 jruoho etsec_read(struct pq3etsec_softc *sc, bus_size_t off)
294 1.1.4.1 jruoho {
295 1.1.4.1 jruoho return bus_space_read_4(sc->sc_bst, sc->sc_bsh, off);
296 1.1.4.1 jruoho }
297 1.1.4.1 jruoho
298 1.1.4.1 jruoho static inline void
299 1.1.4.1 jruoho etsec_write(struct pq3etsec_softc *sc, bus_size_t off, uint32_t data)
300 1.1.4.1 jruoho {
301 1.1.4.1 jruoho bus_space_write_4(sc->sc_bst, sc->sc_bsh, off, data);
302 1.1.4.1 jruoho }
303 1.1.4.1 jruoho
304 1.1.4.1 jruoho static int
305 1.1.4.1 jruoho pq3etsec_mii_readreg(device_t self, int phy, int reg)
306 1.1.4.1 jruoho {
307 1.1.4.1 jruoho struct pq3etsec_softc * const sc = device_private(self);
308 1.1.4.1 jruoho uint32_t miimcom = etsec_read(sc, MIIMCOM);
309 1.1.4.1 jruoho
310 1.1.4.1 jruoho // int s = splnet();
311 1.1.4.1 jruoho
312 1.1.4.1 jruoho etsec_write(sc, MIIMADD,
313 1.1.4.1 jruoho __SHIFTIN(phy, MIIMADD_PHY) | __SHIFTIN(reg, MIIMADD_REG));
314 1.1.4.1 jruoho
315 1.1.4.1 jruoho etsec_write(sc, IEVENT, IEVENT_MMRD);
316 1.1.4.1 jruoho etsec_write(sc, MIIMCOM, 0); /* clear any past bits */
317 1.1.4.1 jruoho etsec_write(sc, MIIMCOM, MIIMCOM_READ);
318 1.1.4.1 jruoho #if 0
319 1.1.4.1 jruoho sc->sc_imask |= IEVENT_MMRD;
320 1.1.4.1 jruoho etsec_write(sc, IMASK, sc->sc_imask);
321 1.1.4.1 jruoho #endif
322 1.1.4.1 jruoho
323 1.1.4.1 jruoho while (etsec_read(sc, MIIMIND) != 0) {
324 1.1.4.1 jruoho delay(1);
325 1.1.4.1 jruoho }
326 1.1.4.1 jruoho int data = etsec_read(sc, MIIMSTAT);
327 1.1.4.1 jruoho
328 1.1.4.1 jruoho if (miimcom == MIIMCOM_SCAN)
329 1.1.4.1 jruoho etsec_write(sc, MIIMCOM, miimcom);
330 1.1.4.1 jruoho
331 1.1.4.1 jruoho #if 0
332 1.1.4.1 jruoho aprint_normal_dev(sc->sc_dev, "%s: phy %d reg %d: %#x\n",
333 1.1.4.1 jruoho __func__, phy, reg, data);
334 1.1.4.1 jruoho #endif
335 1.1.4.1 jruoho etsec_write(sc, IEVENT, IEVENT_MMRD);
336 1.1.4.1 jruoho // splx(s);
337 1.1.4.1 jruoho return data;
338 1.1.4.1 jruoho }
339 1.1.4.1 jruoho
340 1.1.4.1 jruoho static void
341 1.1.4.1 jruoho pq3etsec_mii_writereg(device_t self, int phy, int reg, int data)
342 1.1.4.1 jruoho {
343 1.1.4.1 jruoho struct pq3etsec_softc * const sc = device_private(self);
344 1.1.4.1 jruoho uint32_t miimcom = etsec_read(sc, MIIMCOM);
345 1.1.4.1 jruoho
346 1.1.4.1 jruoho #if 0
347 1.1.4.1 jruoho aprint_normal_dev(sc->sc_dev, "%s: phy %d reg %d: %#x\n",
348 1.1.4.1 jruoho __func__, phy, reg, data);
349 1.1.4.1 jruoho #endif
350 1.1.4.1 jruoho
351 1.1.4.1 jruoho // int s = splnet();
352 1.1.4.1 jruoho etsec_write(sc, IEVENT, IEVENT_MMWR);
353 1.1.4.1 jruoho etsec_write(sc, MIIMADD,
354 1.1.4.1 jruoho __SHIFTIN(phy, MIIMADD_PHY) | __SHIFTIN(reg, MIIMADD_REG));
355 1.1.4.1 jruoho etsec_write(sc, MIIMCOM, 0); /* clear any past bits */
356 1.1.4.1 jruoho etsec_write(sc, MIIMCON, data);
357 1.1.4.1 jruoho
358 1.1.4.1 jruoho #if 0
359 1.1.4.1 jruoho sc->sc_imask |= IEVENT_MMWR;
360 1.1.4.1 jruoho etsec_write(sc, IMASK, sc->sc_imask);
361 1.1.4.1 jruoho #endif
362 1.1.4.1 jruoho
363 1.1.4.1 jruoho int timo = 1000; /* 1ms */
364 1.1.4.1 jruoho while ((etsec_read(sc, MIIMIND) & MIIMIND_BUSY) && --timo > 0) {
365 1.1.4.1 jruoho delay(1);
366 1.1.4.1 jruoho }
367 1.1.4.1 jruoho
368 1.1.4.1 jruoho if (miimcom == MIIMCOM_SCAN)
369 1.1.4.1 jruoho etsec_write(sc, MIIMCOM, miimcom);
370 1.1.4.1 jruoho etsec_write(sc, IEVENT, IEVENT_MMWR);
371 1.1.4.1 jruoho // splx(s);
372 1.1.4.1 jruoho }
373 1.1.4.1 jruoho
374 1.1.4.1 jruoho static void
375 1.1.4.1 jruoho pq3etsec_mii_statchg(device_t self)
376 1.1.4.1 jruoho {
377 1.1.4.1 jruoho struct pq3etsec_softc * const sc = device_private(self);
378 1.1.4.1 jruoho struct mii_data * const mii = &sc->sc_mii;
379 1.1.4.1 jruoho
380 1.1.4.1 jruoho uint32_t maccfg1 = sc->sc_maccfg1;
381 1.1.4.1 jruoho uint32_t maccfg2 = sc->sc_maccfg2;
382 1.1.4.1 jruoho uint32_t ecntrl = sc->sc_ecntrl;
383 1.1.4.1 jruoho
384 1.1.4.1 jruoho maccfg1 &= ~(MACCFG1_TX_FLOW|MACCFG1_RX_FLOW);
385 1.1.4.1 jruoho maccfg2 &= ~(MACCFG2_IFMODE|MACCFG2_FD);
386 1.1.4.1 jruoho
387 1.1.4.1 jruoho if (sc->sc_mii.mii_media_active & IFM_FDX) {
388 1.1.4.1 jruoho maccfg2 |= MACCFG2_FD;
389 1.1.4.1 jruoho }
390 1.1.4.1 jruoho
391 1.1.4.1 jruoho /*
392 1.1.4.1 jruoho * Now deal with the flow control bits.
393 1.1.4.1 jruoho */
394 1.1.4.1 jruoho if (IFM_SUBTYPE(mii->mii_media.ifm_cur->ifm_media) == IFM_AUTO
395 1.1.4.1 jruoho && (mii->mii_media_active & IFM_ETH_FMASK)) {
396 1.1.4.1 jruoho if (mii->mii_media_active & IFM_ETH_RXPAUSE)
397 1.1.4.1 jruoho maccfg1 |= MACCFG1_RX_FLOW;
398 1.1.4.1 jruoho if (mii->mii_media_active & IFM_ETH_TXPAUSE)
399 1.1.4.1 jruoho maccfg1 |= MACCFG1_TX_FLOW;
400 1.1.4.1 jruoho }
401 1.1.4.1 jruoho
402 1.1.4.1 jruoho /*
403 1.1.4.1 jruoho * Now deal with the speed.
404 1.1.4.1 jruoho */
405 1.1.4.1 jruoho if (IFM_SUBTYPE(mii->mii_media_active) == IFM_1000_T) {
406 1.1.4.1 jruoho maccfg2 |= MACCFG2_IFMODE_GMII;
407 1.1.4.1 jruoho } else {
408 1.1.4.1 jruoho maccfg2 |= MACCFG2_IFMODE_MII;
409 1.1.4.1 jruoho ecntrl &= ~ECNTRL_R100M;
410 1.1.4.1 jruoho if (IFM_SUBTYPE(mii->mii_media_active) != IFM_10_T) {
411 1.1.4.1 jruoho ecntrl |= ECNTRL_R100M;
412 1.1.4.1 jruoho }
413 1.1.4.1 jruoho }
414 1.1.4.1 jruoho
415 1.1.4.1 jruoho /*
416 1.1.4.1 jruoho * If things are different, re-init things.
417 1.1.4.1 jruoho */
418 1.1.4.1 jruoho if (maccfg1 != sc->sc_maccfg1
419 1.1.4.1 jruoho || maccfg2 != sc->sc_maccfg2
420 1.1.4.1 jruoho || ecntrl != sc->sc_ecntrl) {
421 1.1.4.1 jruoho if (sc->sc_if.if_flags & IFF_RUNNING)
422 1.1.4.1 jruoho atomic_or_uint(&sc->sc_soft_flags, SOFT_RESET);
423 1.1.4.1 jruoho sc->sc_maccfg1 = maccfg1;
424 1.1.4.1 jruoho sc->sc_maccfg2 = maccfg2;
425 1.1.4.1 jruoho sc->sc_ecntrl = ecntrl;
426 1.1.4.1 jruoho }
427 1.1.4.1 jruoho }
428 1.1.4.1 jruoho
429 1.1.4.1 jruoho #if 0
430 1.1.4.1 jruoho static void
431 1.1.4.1 jruoho pq3etsec_mediastatus(struct ifnet *ifp, struct ifmediareq *ifmr)
432 1.1.4.1 jruoho {
433 1.1.4.1 jruoho struct pq3etsec_softc * const sc = ifp->if_softc;
434 1.1.4.1 jruoho
435 1.1.4.1 jruoho mii_pollstat(&sc->sc_mii);
436 1.1.4.1 jruoho ether_mediastatus(ifp, ifmr);
437 1.1.4.1 jruoho ifmr->ifm_status = sc->sc_mii.mii_media_status;
438 1.1.4.1 jruoho ifmr->ifm_active = sc->sc_mii.mii_media_active;
439 1.1.4.1 jruoho }
440 1.1.4.1 jruoho
441 1.1.4.1 jruoho static int
442 1.1.4.1 jruoho pq3etsec_mediachange(struct ifnet *ifp)
443 1.1.4.1 jruoho {
444 1.1.4.1 jruoho struct pq3etsec_softc * const sc = ifp->if_softc;
445 1.1.4.1 jruoho
446 1.1.4.1 jruoho if ((ifp->if_flags & IFF_UP) == 0)
447 1.1.4.1 jruoho return 0;
448 1.1.4.1 jruoho
449 1.1.4.1 jruoho int rv = mii_mediachg(&sc->sc_mii);
450 1.1.4.1 jruoho return (rv == ENXIO) ? 0 : rv;
451 1.1.4.1 jruoho }
452 1.1.4.1 jruoho #endif
453 1.1.4.1 jruoho
454 1.1.4.1 jruoho static void
455 1.1.4.1 jruoho pq3etsec_attach(device_t parent, device_t self, void *aux)
456 1.1.4.1 jruoho {
457 1.1.4.1 jruoho struct cpunode_softc * const psc = device_private(parent);
458 1.1.4.1 jruoho struct pq3etsec_softc * const sc = device_private(self);
459 1.1.4.1 jruoho struct cpunode_attach_args * const cna = aux;
460 1.1.4.1 jruoho struct cpunode_locators * const cnl = &cna->cna_locs;
461 1.1.4.1 jruoho int error;
462 1.1.4.1 jruoho
463 1.1.4.1 jruoho psc->sc_children |= cna->cna_childmask;
464 1.1.4.1 jruoho sc->sc_dev = self;
465 1.1.4.1 jruoho sc->sc_bst = cna->cna_memt;
466 1.1.4.1 jruoho sc->sc_dmat = &booke_bus_dma_tag;
467 1.1.4.1 jruoho
468 1.1.4.1 jruoho /*
469 1.1.4.1 jruoho * If we have a common MDIO bus, if all off instance 1.
470 1.1.4.1 jruoho */
471 1.1.4.1 jruoho device_t miiself = (self->dv_cfdata->cf_flags & 0x100)
472 1.1.4.1 jruoho ? tsec_cd.cd_devs[0]
473 1.1.4.1 jruoho : self;
474 1.1.4.1 jruoho
475 1.1.4.1 jruoho /*
476 1.1.4.1 jruoho * See if the phy is in the config file...
477 1.1.4.1 jruoho */
478 1.1.4.1 jruoho if (self->dv_cfdata->cf_flags & 0x3f) {
479 1.1.4.1 jruoho sc->sc_phy_addr = (self->dv_cfdata->cf_flags & 0x3f) - 1;
480 1.1.4.1 jruoho } else {
481 1.1.4.1 jruoho unsigned char prop_name[20];
482 1.1.4.1 jruoho snprintf(prop_name, sizeof(prop_name), "tsec%u-phy-addr",
483 1.1.4.1 jruoho cnl->cnl_instance);
484 1.1.4.1 jruoho sc->sc_phy_addr = board_info_get_number(prop_name);
485 1.1.4.1 jruoho }
486 1.1.4.1 jruoho aprint_normal(" phy %d", sc->sc_phy_addr);
487 1.1.4.1 jruoho
488 1.1.4.1 jruoho error = bus_space_map(sc->sc_bst, cnl->cnl_addr, cnl->cnl_size, 0,
489 1.1.4.1 jruoho &sc->sc_bsh);
490 1.1.4.1 jruoho if (error) {
491 1.1.4.1 jruoho aprint_error(": error mapping registers: %d\n", error);
492 1.1.4.1 jruoho return;
493 1.1.4.1 jruoho }
494 1.1.4.1 jruoho
495 1.1.4.1 jruoho /*
496 1.1.4.1 jruoho * Assume firmware has aready set the mac address and fetch it
497 1.1.4.1 jruoho * before we reinit it.
498 1.1.4.1 jruoho */
499 1.1.4.1 jruoho sc->sc_macstnaddr2 = etsec_read(sc, MACSTNADDR2);
500 1.1.4.1 jruoho sc->sc_macstnaddr1 = etsec_read(sc, MACSTNADDR1);
501 1.1.4.1 jruoho sc->sc_rctrl = RCTRL_DEFAULT;
502 1.1.4.1 jruoho sc->sc_maccfg2 = MACCFG2_DEFAULT;
503 1.1.4.1 jruoho
504 1.1.4.1 jruoho if (sc->sc_macstnaddr1 == 0 && sc->sc_macstnaddr2 == 0) {
505 1.1.4.1 jruoho size_t len;
506 1.1.4.1 jruoho const uint8_t *mac_addr =
507 1.1.4.1 jruoho board_info_get_data("tsec-mac-addr-base", &len);
508 1.1.4.1 jruoho KASSERT(len == ETHER_ADDR_LEN);
509 1.1.4.1 jruoho sc->sc_macstnaddr2 =
510 1.1.4.1 jruoho (mac_addr[1] << 24)
511 1.1.4.1 jruoho | (mac_addr[0] << 16);
512 1.1.4.1 jruoho sc->sc_macstnaddr1 =
513 1.1.4.1 jruoho ((mac_addr[5] + cnl->cnl_instance - 1) << 24)
514 1.1.4.1 jruoho | (mac_addr[4] << 16)
515 1.1.4.1 jruoho | (mac_addr[3] << 8)
516 1.1.4.1 jruoho | (mac_addr[2] << 0);
517 1.1.4.1 jruoho #if 0
518 1.1.4.1 jruoho aprint_error(": mac-address unknown\n");
519 1.1.4.1 jruoho return;
520 1.1.4.1 jruoho #endif
521 1.1.4.1 jruoho }
522 1.1.4.1 jruoho
523 1.1.4.1 jruoho char enaddr[ETHER_ADDR_LEN] = {
524 1.1.4.1 jruoho [0] = sc->sc_macstnaddr2 >> 16,
525 1.1.4.1 jruoho [1] = sc->sc_macstnaddr2 >> 24,
526 1.1.4.1 jruoho [2] = sc->sc_macstnaddr1 >> 0,
527 1.1.4.1 jruoho [3] = sc->sc_macstnaddr1 >> 8,
528 1.1.4.1 jruoho [4] = sc->sc_macstnaddr1 >> 16,
529 1.1.4.1 jruoho [5] = sc->sc_macstnaddr1 >> 24,
530 1.1.4.1 jruoho };
531 1.1.4.1 jruoho
532 1.1.4.1 jruoho error = pq3etsec_rxq_attach(sc, &sc->sc_rxq, 0);
533 1.1.4.1 jruoho if (error) {
534 1.1.4.1 jruoho aprint_error(": failed to init rxq: %d\n", error);
535 1.1.4.1 jruoho return;
536 1.1.4.1 jruoho }
537 1.1.4.1 jruoho
538 1.1.4.1 jruoho error = pq3etsec_txq_attach(sc, &sc->sc_txq, 0);
539 1.1.4.1 jruoho if (error) {
540 1.1.4.1 jruoho aprint_error(": failed to init txq: %d\n", error);
541 1.1.4.1 jruoho return;
542 1.1.4.1 jruoho }
543 1.1.4.1 jruoho
544 1.1.4.1 jruoho error = pq3etsec_mapcache_create(sc, &sc->sc_rx_mapcache,
545 1.1.4.1 jruoho ETSEC_MAXRXMBUFS, ETSEC_MINRXMBUFS, MCLBYTES, ETSEC_NRXSEGS);
546 1.1.4.1 jruoho if (error) {
547 1.1.4.1 jruoho aprint_error(": failed to allocate rx dmamaps: %d\n", error);
548 1.1.4.1 jruoho return;
549 1.1.4.1 jruoho }
550 1.1.4.1 jruoho
551 1.1.4.1 jruoho error = pq3etsec_mapcache_create(sc, &sc->sc_tx_mapcache,
552 1.1.4.1 jruoho ETSEC_MAXTXMBUFS, ETSEC_MAXTXMBUFS, MCLBYTES, ETSEC_NTXSEGS);
553 1.1.4.1 jruoho if (error) {
554 1.1.4.1 jruoho aprint_error(": failed to allocate tx dmamaps: %d\n", error);
555 1.1.4.1 jruoho return;
556 1.1.4.1 jruoho }
557 1.1.4.1 jruoho
558 1.1.4.1 jruoho sc->sc_tx_ih = intr_establish(cnl->cnl_intrs[0], IPL_VM, IST_ONCHIP,
559 1.1.4.1 jruoho pq3etsec_tx_intr, sc);
560 1.1.4.1 jruoho if (sc->sc_tx_ih == NULL) {
561 1.1.4.1 jruoho aprint_error(": failed to establish tx interrupt: %d\n",
562 1.1.4.1 jruoho cnl->cnl_intrs[0]);
563 1.1.4.1 jruoho return;
564 1.1.4.1 jruoho }
565 1.1.4.1 jruoho
566 1.1.4.1 jruoho sc->sc_rx_ih = intr_establish(cnl->cnl_intrs[1], IPL_VM, IST_ONCHIP,
567 1.1.4.1 jruoho pq3etsec_rx_intr, sc);
568 1.1.4.1 jruoho if (sc->sc_rx_ih == NULL) {
569 1.1.4.1 jruoho aprint_error(": failed to establish rx interrupt: %d\n",
570 1.1.4.1 jruoho cnl->cnl_intrs[1]);
571 1.1.4.1 jruoho return;
572 1.1.4.1 jruoho }
573 1.1.4.1 jruoho
574 1.1.4.1 jruoho sc->sc_error_ih = intr_establish(cnl->cnl_intrs[2], IPL_VM, IST_ONCHIP,
575 1.1.4.1 jruoho pq3etsec_error_intr, sc);
576 1.1.4.1 jruoho if (sc->sc_error_ih == NULL) {
577 1.1.4.1 jruoho aprint_error(": failed to establish error interrupt: %d\n",
578 1.1.4.1 jruoho cnl->cnl_intrs[2]);
579 1.1.4.1 jruoho return;
580 1.1.4.1 jruoho }
581 1.1.4.1 jruoho
582 1.1.4.1 jruoho sc->sc_soft_ih = softint_establish(SOFTINT_NET|SOFTINT_MPSAFE,
583 1.1.4.1 jruoho pq3etsec_soft_intr, sc);
584 1.1.4.1 jruoho if (sc->sc_soft_ih == NULL) {
585 1.1.4.1 jruoho aprint_error(": failed to establish soft interrupt\n");
586 1.1.4.1 jruoho return;
587 1.1.4.1 jruoho }
588 1.1.4.1 jruoho
589 1.1.4.1 jruoho aprint_normal("\n");
590 1.1.4.1 jruoho
591 1.1.4.1 jruoho sc->sc_lock = mutex_obj_alloc(MUTEX_DEFAULT, IPL_SOFTNET);
592 1.1.4.1 jruoho
593 1.1.4.1 jruoho callout_init(&sc->sc_mii_callout, CALLOUT_MPSAFE);
594 1.1.4.1 jruoho callout_setfunc(&sc->sc_mii_callout, pq3etsec_mii_tick, sc);
595 1.1.4.1 jruoho
596 1.1.4.1 jruoho aprint_normal_dev(sc->sc_dev, "Ethernet address %s\n",
597 1.1.4.1 jruoho ether_sprintf(enaddr));
598 1.1.4.1 jruoho
599 1.1.4.1 jruoho const char * const xname = device_xname(sc->sc_dev);
600 1.1.4.1 jruoho struct ethercom * const ec = &sc->sc_ec;
601 1.1.4.1 jruoho struct ifnet * const ifp = &ec->ec_if;
602 1.1.4.1 jruoho
603 1.1.4.1 jruoho ec->ec_mii = &sc->sc_mii;
604 1.1.4.1 jruoho
605 1.1.4.1 jruoho sc->sc_mii.mii_ifp = ifp;
606 1.1.4.1 jruoho sc->sc_mii.mii_readreg = pq3etsec_mii_readreg;
607 1.1.4.1 jruoho sc->sc_mii.mii_writereg = pq3etsec_mii_writereg;
608 1.1.4.1 jruoho sc->sc_mii.mii_statchg = pq3etsec_mii_statchg;
609 1.1.4.1 jruoho
610 1.1.4.1 jruoho ifmedia_init(&sc->sc_mii.mii_media, 0, ether_mediachange,
611 1.1.4.1 jruoho ether_mediastatus);
612 1.1.4.1 jruoho
613 1.1.4.1 jruoho if (sc->sc_phy_addr < 32) {
614 1.1.4.1 jruoho mii_attach(miiself, &sc->sc_mii, 0xffffffff,
615 1.1.4.1 jruoho sc->sc_phy_addr, MII_OFFSET_ANY, MIIF_DOPAUSE);
616 1.1.4.1 jruoho
617 1.1.4.1 jruoho if (LIST_FIRST(&sc->sc_mii.mii_phys) == NULL) {
618 1.1.4.1 jruoho ifmedia_add(&sc->sc_mii.mii_media, IFM_ETHER|IFM_NONE, 0, NULL);
619 1.1.4.1 jruoho ifmedia_set(&sc->sc_mii.mii_media, IFM_ETHER|IFM_NONE);
620 1.1.4.1 jruoho } else {
621 1.1.4.1 jruoho callout_schedule(&sc->sc_mii_callout, hz);
622 1.1.4.1 jruoho ifmedia_set(&sc->sc_mii.mii_media, IFM_ETHER|IFM_AUTO);
623 1.1.4.1 jruoho }
624 1.1.4.1 jruoho } else {
625 1.1.4.1 jruoho ifmedia_add(&sc->sc_mii.mii_media, IFM_ETHER|IFM_1000_T|IFM_FDX, 0, NULL);
626 1.1.4.1 jruoho ifmedia_set(&sc->sc_mii.mii_media, IFM_ETHER|IFM_1000_T|IFM_FDX);
627 1.1.4.1 jruoho }
628 1.1.4.1 jruoho
629 1.1.4.1 jruoho ec->ec_capabilities = ETHERCAP_VLAN_MTU | ETHERCAP_VLAN_HWTAGGING
630 1.1.4.1 jruoho | ETHERCAP_JUMBO_MTU;
631 1.1.4.1 jruoho
632 1.1.4.1 jruoho strlcpy(ifp->if_xname, xname, IFNAMSIZ);
633 1.1.4.1 jruoho ifp->if_softc = sc;
634 1.1.4.1 jruoho ifp->if_capabilities = IFCAP_ETSEC;
635 1.1.4.1 jruoho ifp->if_flags = IFF_BROADCAST | IFF_SIMPLEX | IFF_MULTICAST;
636 1.1.4.1 jruoho ifp->if_ioctl = pq3etsec_ifioctl;
637 1.1.4.1 jruoho ifp->if_start = pq3etsec_ifstart;
638 1.1.4.1 jruoho ifp->if_watchdog = pq3etsec_ifwatchdog;
639 1.1.4.1 jruoho ifp->if_init = pq3etsec_ifinit;
640 1.1.4.1 jruoho ifp->if_stop = pq3etsec_ifstop;
641 1.1.4.1 jruoho IFQ_SET_READY(&ifp->if_snd);
642 1.1.4.1 jruoho
643 1.1.4.1 jruoho pq3etsec_ifstop(ifp, true);
644 1.1.4.1 jruoho
645 1.1.4.1 jruoho /*
646 1.1.4.1 jruoho * Attach the interface.
647 1.1.4.1 jruoho */
648 1.1.4.1 jruoho if_attach(ifp);
649 1.1.4.1 jruoho ether_ifattach(ifp, enaddr);
650 1.1.4.1 jruoho
651 1.1.4.1 jruoho evcnt_attach_dynamic(&sc->sc_ev_rx_stall, EVCNT_TYPE_MISC,
652 1.1.4.1 jruoho NULL, xname, "rx stall");
653 1.1.4.1 jruoho evcnt_attach_dynamic(&sc->sc_ev_tx_stall, EVCNT_TYPE_MISC,
654 1.1.4.1 jruoho NULL, xname, "tx stall");
655 1.1.4.1 jruoho evcnt_attach_dynamic(&sc->sc_ev_tx_intr, EVCNT_TYPE_INTR,
656 1.1.4.1 jruoho NULL, xname, "tx intr");
657 1.1.4.1 jruoho evcnt_attach_dynamic(&sc->sc_ev_rx_intr, EVCNT_TYPE_INTR,
658 1.1.4.1 jruoho NULL, xname, "rx intr");
659 1.1.4.1 jruoho evcnt_attach_dynamic(&sc->sc_ev_error_intr, EVCNT_TYPE_INTR,
660 1.1.4.1 jruoho NULL, xname, "error intr");
661 1.1.4.1 jruoho evcnt_attach_dynamic(&sc->sc_ev_soft_intr, EVCNT_TYPE_INTR,
662 1.1.4.1 jruoho NULL, xname, "soft intr");
663 1.1.4.1 jruoho evcnt_attach_dynamic(&sc->sc_ev_tx_pause, EVCNT_TYPE_MISC,
664 1.1.4.1 jruoho NULL, xname, "tx pause");
665 1.1.4.1 jruoho evcnt_attach_dynamic(&sc->sc_ev_rx_pause, EVCNT_TYPE_MISC,
666 1.1.4.1 jruoho NULL, xname, "rx pause");
667 1.1.4.1 jruoho evcnt_attach_dynamic(&sc->sc_ev_mii_ticks, EVCNT_TYPE_MISC,
668 1.1.4.1 jruoho NULL, xname, "mii ticks");
669 1.1.4.1 jruoho }
670 1.1.4.1 jruoho
671 1.1.4.1 jruoho static uint64_t
672 1.1.4.1 jruoho pq3etsec_macaddr_create(const uint8_t *lladdr)
673 1.1.4.1 jruoho {
674 1.1.4.1 jruoho uint64_t macaddr = 0;
675 1.1.4.1 jruoho
676 1.1.4.1 jruoho lladdr += ETHER_ADDR_LEN;
677 1.1.4.1 jruoho for (u_int i = ETHER_ADDR_LEN; i-- > 0; ) {
678 1.1.4.1 jruoho macaddr = (macaddr << 8) | *--lladdr;
679 1.1.4.1 jruoho }
680 1.1.4.1 jruoho return macaddr << 16;
681 1.1.4.1 jruoho }
682 1.1.4.1 jruoho
683 1.1.4.1 jruoho static int
684 1.1.4.1 jruoho pq3etsec_ifinit(struct ifnet *ifp)
685 1.1.4.1 jruoho {
686 1.1.4.1 jruoho struct pq3etsec_softc * const sc = ifp->if_softc;
687 1.1.4.1 jruoho int error = 0;
688 1.1.4.1 jruoho
689 1.1.4.1 jruoho sc->sc_maxfrm = max(ifp->if_mtu + 32, MCLBYTES);
690 1.1.4.1 jruoho if (ifp->if_mtu > ETHERMTU_JUMBO)
691 1.1.4.1 jruoho return error;
692 1.1.4.1 jruoho
693 1.1.4.1 jruoho KASSERT(ifp->if_flags & IFF_UP);
694 1.1.4.1 jruoho
695 1.1.4.1 jruoho /*
696 1.1.4.1 jruoho * Stop the interface (steps 1 to 4 in the Soft Reset and
697 1.1.4.1 jruoho * Reconfigurating Procedure.
698 1.1.4.1 jruoho */
699 1.1.4.1 jruoho pq3etsec_ifstop(ifp, 0);
700 1.1.4.1 jruoho
701 1.1.4.1 jruoho /*
702 1.1.4.1 jruoho * If our frame size has changed (or it's our first time through)
703 1.1.4.1 jruoho * destroy the existing transmit mapcache.
704 1.1.4.1 jruoho */
705 1.1.4.1 jruoho if (sc->sc_tx_mapcache != NULL
706 1.1.4.1 jruoho && sc->sc_maxfrm != sc->sc_tx_mapcache->dmc_maxmapsize) {
707 1.1.4.1 jruoho pq3etsec_mapcache_destroy(sc, sc->sc_tx_mapcache);
708 1.1.4.1 jruoho sc->sc_tx_mapcache = NULL;
709 1.1.4.1 jruoho }
710 1.1.4.1 jruoho
711 1.1.4.1 jruoho if (sc->sc_tx_mapcache == NULL) {
712 1.1.4.1 jruoho error = pq3etsec_mapcache_create(sc, &sc->sc_tx_mapcache,
713 1.1.4.1 jruoho ETSEC_MAXTXMBUFS, ETSEC_MAXTXMBUFS, sc->sc_maxfrm,
714 1.1.4.1 jruoho ETSEC_NTXSEGS);
715 1.1.4.1 jruoho if (error)
716 1.1.4.1 jruoho return error;
717 1.1.4.1 jruoho }
718 1.1.4.1 jruoho
719 1.1.4.1 jruoho sc->sc_ev_mii_ticks.ev_count++;
720 1.1.4.1 jruoho mii_tick(&sc->sc_mii);
721 1.1.4.1 jruoho
722 1.1.4.1 jruoho if (ifp->if_flags & IFF_PROMISC) {
723 1.1.4.1 jruoho sc->sc_rctrl |= RCTRL_PROM;
724 1.1.4.1 jruoho } else {
725 1.1.4.1 jruoho sc->sc_rctrl &= ~RCTRL_PROM;
726 1.1.4.1 jruoho }
727 1.1.4.1 jruoho
728 1.1.4.1 jruoho uint32_t rctrl_prsdep = 0;
729 1.1.4.1 jruoho sc->sc_rctrl &= ~(RCTRL_IPCSEN|RCTRL_TUCSEN|RCTRL_VLEX|RCTRL_PRSDEP);
730 1.1.4.1 jruoho if (VLAN_ATTACHED(&sc->sc_ec)) {
731 1.1.4.1 jruoho sc->sc_rctrl |= RCTRL_VLEX;
732 1.1.4.1 jruoho rctrl_prsdep = RCTRL_PRSDEP_L2;
733 1.1.4.1 jruoho }
734 1.1.4.1 jruoho if (ifp->if_capenable & IFCAP_RCTRL_IPCSEN) {
735 1.1.4.1 jruoho sc->sc_rctrl |= RCTRL_IPCSEN;
736 1.1.4.1 jruoho rctrl_prsdep = RCTRL_PRSDEP_L3;
737 1.1.4.1 jruoho }
738 1.1.4.1 jruoho if (ifp->if_capenable & IFCAP_RCTRL_TUCSEN) {
739 1.1.4.1 jruoho sc->sc_rctrl |= RCTRL_TUCSEN;
740 1.1.4.1 jruoho rctrl_prsdep = RCTRL_PRSDEP_L4;
741 1.1.4.1 jruoho }
742 1.1.4.1 jruoho sc->sc_rctrl |= rctrl_prsdep;
743 1.1.4.1 jruoho #if 0
744 1.1.4.1 jruoho if (sc->sc_rctrl & (RCTRL_IPCSEN|RCTRL_TUCSEN|RCTRL_VLEX|RCTRL_PRSDEP))
745 1.1.4.1 jruoho aprint_normal_dev(sc->sc_dev,
746 1.1.4.1 jruoho "rctrl=%#x ipcsen=%"PRIuMAX" tucsen=%"PRIuMAX" vlex=%"PRIuMAX" prsdep=%"PRIuMAX"\n",
747 1.1.4.1 jruoho sc->sc_rctrl,
748 1.1.4.1 jruoho __SHIFTOUT(sc->sc_rctrl, RCTRL_IPCSEN),
749 1.1.4.1 jruoho __SHIFTOUT(sc->sc_rctrl, RCTRL_TUCSEN),
750 1.1.4.1 jruoho __SHIFTOUT(sc->sc_rctrl, RCTRL_VLEX),
751 1.1.4.1 jruoho __SHIFTOUT(sc->sc_rctrl, RCTRL_PRSDEP));
752 1.1.4.1 jruoho #endif
753 1.1.4.1 jruoho
754 1.1.4.1 jruoho sc->sc_tctrl &= ~(TCTRL_IPCSEN|TCTRL_TUCSEN|TCTRL_VLINS);
755 1.1.4.1 jruoho if (VLAN_ATTACHED(&sc->sc_ec)) /* is this really true */
756 1.1.4.1 jruoho sc->sc_tctrl |= TCTRL_VLINS;
757 1.1.4.1 jruoho if (ifp->if_capenable & IFCAP_TCTRL_IPCSEN)
758 1.1.4.1 jruoho sc->sc_tctrl |= TCTRL_IPCSEN;
759 1.1.4.1 jruoho if (ifp->if_capenable & IFCAP_TCTRL_TUCSEN)
760 1.1.4.1 jruoho sc->sc_tctrl |= TCTRL_TUCSEN;
761 1.1.4.1 jruoho #if 0
762 1.1.4.1 jruoho if (sc->sc_tctrl & (TCTRL_IPCSEN|TCTRL_TUCSEN|TCTRL_VLINS))
763 1.1.4.1 jruoho aprint_normal_dev(sc->sc_dev,
764 1.1.4.1 jruoho "tctrl=%#x ipcsen=%"PRIuMAX" tucsen=%"PRIuMAX" vlins=%"PRIuMAX"\n",
765 1.1.4.1 jruoho sc->sc_tctrl,
766 1.1.4.1 jruoho __SHIFTOUT(sc->sc_tctrl, TCTRL_IPCSEN),
767 1.1.4.1 jruoho __SHIFTOUT(sc->sc_tctrl, TCTRL_TUCSEN),
768 1.1.4.1 jruoho __SHIFTOUT(sc->sc_tctrl, TCTRL_VLINS));
769 1.1.4.1 jruoho #endif
770 1.1.4.1 jruoho
771 1.1.4.1 jruoho sc->sc_maccfg1 &= ~(MACCFG1_TX_EN|MACCFG1_RX_EN);
772 1.1.4.1 jruoho
773 1.1.4.1 jruoho const uint64_t macstnaddr =
774 1.1.4.1 jruoho pq3etsec_macaddr_create(CLLADDR(ifp->if_sadl));
775 1.1.4.1 jruoho
776 1.1.4.1 jruoho sc->sc_imask = IEVENT_DPE;
777 1.1.4.1 jruoho
778 1.1.4.1 jruoho /* 5. Load TDBPH, TBASEH, TBASE0-TBASE7 with new Tx BD pointers */
779 1.1.4.1 jruoho pq3etsec_rxq_reset(sc, &sc->sc_rxq);
780 1.1.4.1 jruoho pq3etsec_rxq_produce(sc, &sc->sc_rxq); /* fill with rx buffers */
781 1.1.4.1 jruoho
782 1.1.4.1 jruoho /* 6. Load RDBPH, RBASEH, RBASE0-RBASE7 with new Rx BD pointers */
783 1.1.4.1 jruoho pq3etsec_txq_reset(sc, &sc->sc_txq);
784 1.1.4.1 jruoho
785 1.1.4.1 jruoho /* 7. Setup other MAC registers (MACCFG2, MAXFRM, etc.) */
786 1.1.4.1 jruoho KASSERT(MACCFG2_PADCRC & sc->sc_maccfg2);
787 1.1.4.1 jruoho etsec_write(sc, MAXFRM, sc->sc_maxfrm);
788 1.1.4.1 jruoho etsec_write(sc, MACSTNADDR1, (uint32_t)(macstnaddr >> 32));
789 1.1.4.1 jruoho etsec_write(sc, MACSTNADDR2, (uint32_t)(macstnaddr >> 0));
790 1.1.4.1 jruoho etsec_write(sc, MACCFG1, sc->sc_maccfg1);
791 1.1.4.1 jruoho etsec_write(sc, MACCFG2, sc->sc_maccfg2);
792 1.1.4.1 jruoho etsec_write(sc, ECNTRL, sc->sc_ecntrl);
793 1.1.4.1 jruoho
794 1.1.4.1 jruoho /* 8. Setup group address hash table (GADDR0-GADDR15) */
795 1.1.4.1 jruoho pq3etsec_mc_setup(sc);
796 1.1.4.1 jruoho
797 1.1.4.1 jruoho /* 9. Setup receive frame filer table (via RQFAR, RQFCR, and RQFPR) */
798 1.1.4.1 jruoho etsec_write(sc, MRBLR, MCLBYTES);
799 1.1.4.1 jruoho
800 1.1.4.1 jruoho /* 10. Setup WWR, WOP, TOD bits in DMACTRL register */
801 1.1.4.1 jruoho sc->sc_dmactrl |= DMACTRL_DEFAULT;
802 1.1.4.1 jruoho etsec_write(sc, DMACTRL, sc->sc_dmactrl);
803 1.1.4.1 jruoho
804 1.1.4.1 jruoho /* 11. Enable transmit queues in TQUEUE, and ensure that the transmit scheduling mode is correctly set in TCTRL. */
805 1.1.4.1 jruoho etsec_write(sc, TQUEUE, TQUEUE_EN0);
806 1.1.4.1 jruoho sc->sc_imask |= IEVENT_TXF|IEVENT_TXE|IEVENT_TXC;
807 1.1.4.1 jruoho
808 1.1.4.1 jruoho etsec_write(sc, TCTRL, sc->sc_tctrl); /* for TOE stuff */
809 1.1.4.1 jruoho
810 1.1.4.1 jruoho /* 12. Enable receive queues in RQUEUE, */
811 1.1.4.1 jruoho etsec_write(sc, RQUEUE, RQUEUE_EN0|RQUEUE_EX0);
812 1.1.4.1 jruoho sc->sc_imask |= IEVENT_RXF|IEVENT_BSY|IEVENT_RXC;
813 1.1.4.1 jruoho
814 1.1.4.1 jruoho /* and optionally set TOE functionality in RCTRL. */
815 1.1.4.1 jruoho etsec_write(sc, RCTRL, sc->sc_rctrl);
816 1.1.4.1 jruoho sc->sc_rx_adjlen = __SHIFTOUT(sc->sc_rctrl, RCTRL_PAL);
817 1.1.4.1 jruoho if ((sc->sc_rctrl & RCTRL_PRSDEP) != RCTRL_PRSDEP_OFF)
818 1.1.4.1 jruoho sc->sc_rx_adjlen += sizeof(struct rxfcb);
819 1.1.4.1 jruoho
820 1.1.4.1 jruoho /* 13. Clear THLT and TXF bits in TSTAT register by writing 1 to them */
821 1.1.4.1 jruoho etsec_write(sc, TSTAT, TSTAT_THLT | TSTAT_TXF);
822 1.1.4.1 jruoho
823 1.1.4.1 jruoho /* 14. Clear QHLT and RXF bits in RSTAT register by writing 1 to them.*/
824 1.1.4.1 jruoho etsec_write(sc, RSTAT, RSTAT_QHLT | RSTAT_RXF);
825 1.1.4.1 jruoho
826 1.1.4.1 jruoho /* 15. Clear GRS/GTS bits in DMACTRL (do not change other bits) */
827 1.1.4.1 jruoho sc->sc_dmactrl &= ~(DMACTRL_GRS|DMACTRL_GTS);
828 1.1.4.1 jruoho etsec_write(sc, DMACTRL, sc->sc_dmactrl);
829 1.1.4.1 jruoho
830 1.1.4.1 jruoho /* 16. Enable Tx_EN/Rx_EN in MACCFG1 register */
831 1.1.4.1 jruoho etsec_write(sc, MACCFG1, sc->sc_maccfg1 | MACCFG1_TX_EN|MACCFG1_RX_EN);
832 1.1.4.1 jruoho etsec_write(sc, MACCFG1, sc->sc_maccfg1 | MACCFG1_TX_EN|MACCFG1_RX_EN);
833 1.1.4.1 jruoho
834 1.1.4.1 jruoho sc->sc_soft_flags = 0;
835 1.1.4.1 jruoho
836 1.1.4.1 jruoho etsec_write(sc, IMASK, sc->sc_imask);
837 1.1.4.1 jruoho
838 1.1.4.1 jruoho ifp->if_flags |= IFF_RUNNING;
839 1.1.4.1 jruoho
840 1.1.4.1 jruoho return error;
841 1.1.4.1 jruoho }
842 1.1.4.1 jruoho
843 1.1.4.1 jruoho static void
844 1.1.4.1 jruoho pq3etsec_ifstop(struct ifnet *ifp, int disable)
845 1.1.4.1 jruoho {
846 1.1.4.1 jruoho struct pq3etsec_softc * const sc = ifp->if_softc;
847 1.1.4.1 jruoho
848 1.1.4.1 jruoho KASSERT(!cpu_intr_p());
849 1.1.4.1 jruoho const uint32_t imask_gsc_mask = IEVENT_GTSC|IEVENT_GRSC;
850 1.1.4.1 jruoho /*
851 1.1.4.1 jruoho * Clear the GTSC and GRSC from the interrupt mask until
852 1.1.4.1 jruoho * we are ready for them. Then clear them from IEVENT,
853 1.1.4.1 jruoho * request the graceful shutdown, and then enable the
854 1.1.4.1 jruoho * GTSC and GRSC bits in the mask. This should cause the
855 1.1.4.1 jruoho * error interrupt to fire which will issue a wakeup to
856 1.1.4.1 jruoho * allow us to resume.
857 1.1.4.1 jruoho */
858 1.1.4.1 jruoho
859 1.1.4.1 jruoho /*
860 1.1.4.1 jruoho * 1. Set GRS/GTS bits in DMACTRL register
861 1.1.4.1 jruoho */
862 1.1.4.1 jruoho sc->sc_dmactrl |= DMACTRL_GRS|DMACTRL_GTS;
863 1.1.4.1 jruoho etsec_write(sc, IMASK, sc->sc_imask & ~imask_gsc_mask);
864 1.1.4.1 jruoho etsec_write(sc, IEVENT, imask_gsc_mask);
865 1.1.4.1 jruoho etsec_write(sc, DMACTRL, sc->sc_dmactrl);
866 1.1.4.1 jruoho
867 1.1.4.1 jruoho if (etsec_read(sc, MACCFG1) & (MACCFG1_TX_EN|MACCFG1_RX_EN)) {
868 1.1.4.1 jruoho /*
869 1.1.4.1 jruoho * 2. Poll GRSC/GTSC bits in IEVENT register until both are set
870 1.1.4.1 jruoho */
871 1.1.4.1 jruoho etsec_write(sc, IMASK, sc->sc_imask | imask_gsc_mask);
872 1.1.4.1 jruoho
873 1.1.4.1 jruoho u_int timo = 1000;
874 1.1.4.1 jruoho uint32_t ievent = etsec_read(sc, IEVENT);
875 1.1.4.1 jruoho while ((ievent & imask_gsc_mask) != imask_gsc_mask) {
876 1.1.4.1 jruoho if (--timo == 0) {
877 1.1.4.1 jruoho aprint_error_dev(sc->sc_dev,
878 1.1.4.1 jruoho "WARNING: "
879 1.1.4.1 jruoho "request to stop failed (IEVENT=%#x)\n",
880 1.1.4.1 jruoho ievent);
881 1.1.4.1 jruoho break;
882 1.1.4.1 jruoho }
883 1.1.4.1 jruoho delay(10);
884 1.1.4.1 jruoho ievent = etsec_read(sc, IEVENT);
885 1.1.4.1 jruoho }
886 1.1.4.1 jruoho }
887 1.1.4.1 jruoho
888 1.1.4.1 jruoho /*
889 1.1.4.1 jruoho * Now reset the controller.
890 1.1.4.1 jruoho *
891 1.1.4.1 jruoho * 3. Set SOFT_RESET bit in MACCFG1 register
892 1.1.4.1 jruoho * 4. Clear SOFT_RESET bit in MACCFG1 register
893 1.1.4.1 jruoho */
894 1.1.4.1 jruoho etsec_write(sc, MACCFG1, MACCFG1_SOFT_RESET);
895 1.1.4.1 jruoho etsec_write(sc, MACCFG1, 0);
896 1.1.4.1 jruoho etsec_write(sc, IMASK, 0);
897 1.1.4.1 jruoho etsec_write(sc, IEVENT, ~0);
898 1.1.4.1 jruoho sc->sc_imask = 0;
899 1.1.4.1 jruoho ifp->if_flags &= ~IFF_RUNNING;
900 1.1.4.1 jruoho
901 1.1.4.1 jruoho uint32_t tbipa = etsec_read(sc, TBIPA);
902 1.1.4.1 jruoho if (tbipa == sc->sc_phy_addr) {
903 1.1.4.1 jruoho aprint_normal_dev(sc->sc_dev, "relocating TBI\n");
904 1.1.4.1 jruoho etsec_write(sc, TBIPA, 0x1f);
905 1.1.4.1 jruoho }
906 1.1.4.1 jruoho uint32_t miimcfg = etsec_read(sc, MIIMCFG);
907 1.1.4.1 jruoho etsec_write(sc, MIIMCFG, MIIMCFG_RESET);
908 1.1.4.1 jruoho etsec_write(sc, MIIMCFG, miimcfg);
909 1.1.4.1 jruoho
910 1.1.4.1 jruoho /*
911 1.1.4.1 jruoho * Let's consume any remaing transmitted packets. And if we are
912 1.1.4.1 jruoho * disabling the interface, purge ourselves of any untransmitted
913 1.1.4.1 jruoho * packets. But don't consume any received packets, just drop them.
914 1.1.4.1 jruoho * If we aren't disabling the interface, save the mbufs in the
915 1.1.4.1 jruoho * receive queue for reuse.
916 1.1.4.1 jruoho */
917 1.1.4.1 jruoho pq3etsec_rxq_purge(sc, &sc->sc_rxq, disable);
918 1.1.4.1 jruoho pq3etsec_txq_consume(sc, &sc->sc_txq);
919 1.1.4.1 jruoho if (disable) {
920 1.1.4.1 jruoho pq3etsec_txq_purge(sc, &sc->sc_txq);
921 1.1.4.1 jruoho IF_PURGE(&ifp->if_snd);
922 1.1.4.1 jruoho }
923 1.1.4.1 jruoho }
924 1.1.4.1 jruoho
925 1.1.4.1 jruoho static void
926 1.1.4.1 jruoho pq3etsec_ifwatchdog(struct ifnet *ifp)
927 1.1.4.1 jruoho {
928 1.1.4.1 jruoho }
929 1.1.4.1 jruoho
930 1.1.4.1 jruoho static void
931 1.1.4.1 jruoho pq3etsec_mc_setup(
932 1.1.4.1 jruoho struct pq3etsec_softc *sc)
933 1.1.4.1 jruoho {
934 1.1.4.1 jruoho struct ethercom * const ec = &sc->sc_ec;
935 1.1.4.1 jruoho struct ifnet * const ifp = &sc->sc_if;
936 1.1.4.1 jruoho struct ether_multi *enm;
937 1.1.4.1 jruoho struct ether_multistep step;
938 1.1.4.1 jruoho uint32_t *gaddr = sc->sc_gaddr + ((sc->sc_rctrl & RCTRL_GHTX) ? 0 : 8);
939 1.1.4.1 jruoho const uint32_t crc_shift = 32 - ((sc->sc_rctrl & RCTRL_GHTX) ? 9 : 8);
940 1.1.4.1 jruoho
941 1.1.4.1 jruoho memset(sc->sc_gaddr, 0, sizeof(sc->sc_gaddr));
942 1.1.4.1 jruoho memset(sc->sc_macaddrs, 0, sizeof(sc->sc_macaddrs));
943 1.1.4.1 jruoho
944 1.1.4.1 jruoho ifp->if_flags &= ~IFF_ALLMULTI;
945 1.1.4.1 jruoho
946 1.1.4.1 jruoho ETHER_FIRST_MULTI(step, ec, enm);
947 1.1.4.1 jruoho for (u_int i = 0; enm != NULL; ) {
948 1.1.4.1 jruoho const char *addr = enm->enm_addrlo;
949 1.1.4.1 jruoho if (memcmp(addr, enm->enm_addrhi, ETHER_ADDR_LEN) != 0) {
950 1.1.4.1 jruoho ifp->if_flags |= IFF_ALLMULTI;
951 1.1.4.1 jruoho memset(gaddr, 0xff, 32 << (crc_shift & 1));
952 1.1.4.1 jruoho memset(sc->sc_macaddrs, 0, sizeof(sc->sc_macaddrs));
953 1.1.4.1 jruoho break;
954 1.1.4.1 jruoho }
955 1.1.4.1 jruoho if ((sc->sc_rctrl & RCTRL_EMEN)
956 1.1.4.1 jruoho && i < __arraycount(sc->sc_macaddrs)) {
957 1.1.4.1 jruoho sc->sc_macaddrs[i++] = pq3etsec_macaddr_create(addr);
958 1.1.4.1 jruoho } else {
959 1.1.4.1 jruoho uint32_t crc = ether_crc32_be(addr, ETHER_ADDR_LEN);
960 1.1.4.1 jruoho #if 0
961 1.1.4.1 jruoho printf("%s: %s: crc=%#x: %#x: [%u,%u]=%#x\n", __func__,
962 1.1.4.1 jruoho ether_sprintf(addr), crc,
963 1.1.4.1 jruoho crc >> crc_shift,
964 1.1.4.1 jruoho crc >> (crc_shift + 5),
965 1.1.4.1 jruoho (crc >> crc_shift) & 31,
966 1.1.4.1 jruoho 1 << (((crc >> crc_shift) & 31) ^ 31));
967 1.1.4.1 jruoho #endif
968 1.1.4.1 jruoho /*
969 1.1.4.1 jruoho * The documentation doesn't completely follow PowerPC
970 1.1.4.1 jruoho * bit order. The BE crc32 (H) for 01:00:5E:00:00:01
971 1.1.4.1 jruoho * is 0x7fa32d9b. By empirical testing, the
972 1.1.4.1 jruoho * corresponding hash bit is word 3, bit 31 (ppc bit
973 1.1.4.1 jruoho * order). Since 3 << 31 | 31 is 0x7f, we deduce
974 1.1.4.1 jruoho * H[0:2] selects the register while H[3:7] selects
975 1.1.4.1 jruoho * the bit (ppc bit order).
976 1.1.4.1 jruoho */
977 1.1.4.1 jruoho crc >>= crc_shift;
978 1.1.4.1 jruoho gaddr[crc / 32] |= 1 << ((crc & 31) ^ 31);
979 1.1.4.1 jruoho }
980 1.1.4.1 jruoho ETHER_NEXT_MULTI(step, enm);
981 1.1.4.1 jruoho }
982 1.1.4.1 jruoho for (u_int i = 0; i < 8; i++) {
983 1.1.4.1 jruoho etsec_write(sc, IGADDR(i), sc->sc_gaddr[i]);
984 1.1.4.1 jruoho etsec_write(sc, GADDR(i), sc->sc_gaddr[i+8]);
985 1.1.4.1 jruoho #if 0
986 1.1.4.1 jruoho if (sc->sc_gaddr[i] || sc->sc_gaddr[i+8])
987 1.1.4.1 jruoho printf("%s: IGADDR%u(%#x)=%#x GADDR%u(%#x)=%#x\n", __func__,
988 1.1.4.1 jruoho i, IGADDR(i), etsec_read(sc, IGADDR(i)),
989 1.1.4.1 jruoho i, GADDR(i), etsec_read(sc, GADDR(i)));
990 1.1.4.1 jruoho #endif
991 1.1.4.1 jruoho }
992 1.1.4.1 jruoho for (u_int i = 0; i < __arraycount(sc->sc_macaddrs); i++) {
993 1.1.4.1 jruoho uint64_t macaddr = sc->sc_macaddrs[i];
994 1.1.4.1 jruoho etsec_write(sc, MACnADDR1(i), (uint32_t)(macaddr >> 32));
995 1.1.4.1 jruoho etsec_write(sc, MACnADDR2(i), (uint32_t)(macaddr >> 0));
996 1.1.4.1 jruoho #if 0
997 1.1.4.1 jruoho if (macaddr)
998 1.1.4.1 jruoho printf("%s: MAC%02uADDR2(%08x)=%#x MAC%02uADDR2(%#x)=%08x\n", __func__,
999 1.1.4.1 jruoho i+1, MACnADDR1(i), etsec_read(sc, MACnADDR1(i)),
1000 1.1.4.1 jruoho i+1, MACnADDR2(i), etsec_read(sc, MACnADDR2(i)));
1001 1.1.4.1 jruoho #endif
1002 1.1.4.1 jruoho }
1003 1.1.4.1 jruoho }
1004 1.1.4.1 jruoho
1005 1.1.4.1 jruoho static int
1006 1.1.4.1 jruoho pq3etsec_ifioctl(struct ifnet *ifp, u_long cmd, void *data)
1007 1.1.4.1 jruoho {
1008 1.1.4.1 jruoho struct pq3etsec_softc *sc = ifp->if_softc;
1009 1.1.4.1 jruoho struct ifreq * const ifr = data;
1010 1.1.4.1 jruoho const int s = splnet();
1011 1.1.4.1 jruoho int error;
1012 1.1.4.1 jruoho
1013 1.1.4.1 jruoho switch (cmd) {
1014 1.1.4.1 jruoho case SIOCSIFMEDIA:
1015 1.1.4.1 jruoho case SIOCGIFMEDIA:
1016 1.1.4.1 jruoho /* Flow control requires full-duplex mode. */
1017 1.1.4.1 jruoho if (IFM_SUBTYPE(ifr->ifr_media) == IFM_AUTO ||
1018 1.1.4.1 jruoho (ifr->ifr_media & IFM_FDX) == 0)
1019 1.1.4.1 jruoho ifr->ifr_media &= ~IFM_ETH_FMASK;
1020 1.1.4.1 jruoho if (IFM_SUBTYPE(ifr->ifr_media) != IFM_AUTO) {
1021 1.1.4.1 jruoho if ((ifr->ifr_media & IFM_ETH_FMASK) == IFM_FLOW) {
1022 1.1.4.1 jruoho /* We can do both TXPAUSE and RXPAUSE. */
1023 1.1.4.1 jruoho ifr->ifr_media |=
1024 1.1.4.1 jruoho IFM_ETH_TXPAUSE | IFM_ETH_RXPAUSE;
1025 1.1.4.1 jruoho }
1026 1.1.4.1 jruoho }
1027 1.1.4.1 jruoho error = ifmedia_ioctl(ifp, ifr, &sc->sc_mii.mii_media, cmd);
1028 1.1.4.1 jruoho break;
1029 1.1.4.1 jruoho
1030 1.1.4.1 jruoho default:
1031 1.1.4.1 jruoho error = ether_ioctl(ifp, cmd, data);
1032 1.1.4.1 jruoho if (error != ENETRESET)
1033 1.1.4.1 jruoho break;
1034 1.1.4.1 jruoho
1035 1.1.4.1 jruoho if (cmd == SIOCADDMULTI || cmd == SIOCDELMULTI) {
1036 1.1.4.1 jruoho error = 0;
1037 1.1.4.1 jruoho if (ifp->if_flags & IFF_RUNNING)
1038 1.1.4.1 jruoho pq3etsec_mc_setup(sc);
1039 1.1.4.1 jruoho break;
1040 1.1.4.1 jruoho }
1041 1.1.4.1 jruoho error = pq3etsec_ifinit(ifp);
1042 1.1.4.1 jruoho break;
1043 1.1.4.1 jruoho }
1044 1.1.4.1 jruoho
1045 1.1.4.1 jruoho splx(s);
1046 1.1.4.1 jruoho return error;
1047 1.1.4.1 jruoho }
1048 1.1.4.1 jruoho
1049 1.1.4.1 jruoho static void
1050 1.1.4.1 jruoho pq3etsec_rxq_desc_presync(
1051 1.1.4.1 jruoho struct pq3etsec_softc *sc,
1052 1.1.4.1 jruoho struct pq3etsec_rxqueue *rxq,
1053 1.1.4.1 jruoho volatile struct rxbd *rxbd,
1054 1.1.4.1 jruoho size_t count)
1055 1.1.4.1 jruoho {
1056 1.1.4.1 jruoho bus_dmamap_sync(sc->sc_dmat, rxq->rxq_descmap,
1057 1.1.4.1 jruoho (rxbd - rxq->rxq_first) * sizeof(*rxbd), count * sizeof(*rxbd),
1058 1.1.4.1 jruoho BUS_DMASYNC_PREREAD|BUS_DMASYNC_PREWRITE);
1059 1.1.4.1 jruoho }
1060 1.1.4.1 jruoho
1061 1.1.4.1 jruoho static void
1062 1.1.4.1 jruoho pq3etsec_rxq_desc_postsync(
1063 1.1.4.1 jruoho struct pq3etsec_softc *sc,
1064 1.1.4.1 jruoho struct pq3etsec_rxqueue *rxq,
1065 1.1.4.1 jruoho volatile struct rxbd *rxbd,
1066 1.1.4.1 jruoho size_t count)
1067 1.1.4.1 jruoho {
1068 1.1.4.1 jruoho bus_dmamap_sync(sc->sc_dmat, rxq->rxq_descmap,
1069 1.1.4.1 jruoho (rxbd - rxq->rxq_first) * sizeof(*rxbd), count * sizeof(*rxbd),
1070 1.1.4.1 jruoho BUS_DMASYNC_POSTREAD|BUS_DMASYNC_POSTWRITE);
1071 1.1.4.1 jruoho }
1072 1.1.4.1 jruoho
1073 1.1.4.1 jruoho static void
1074 1.1.4.1 jruoho pq3etsec_txq_desc_presync(
1075 1.1.4.1 jruoho struct pq3etsec_softc *sc,
1076 1.1.4.1 jruoho struct pq3etsec_txqueue *txq,
1077 1.1.4.1 jruoho volatile struct txbd *txbd,
1078 1.1.4.1 jruoho size_t count)
1079 1.1.4.1 jruoho {
1080 1.1.4.1 jruoho bus_dmamap_sync(sc->sc_dmat, txq->txq_descmap,
1081 1.1.4.1 jruoho (txbd - txq->txq_first) * sizeof(*txbd), count * sizeof(*txbd),
1082 1.1.4.1 jruoho BUS_DMASYNC_PREREAD|BUS_DMASYNC_PREWRITE);
1083 1.1.4.1 jruoho }
1084 1.1.4.1 jruoho
1085 1.1.4.1 jruoho static void
1086 1.1.4.1 jruoho pq3etsec_txq_desc_postsync(
1087 1.1.4.1 jruoho struct pq3etsec_softc *sc,
1088 1.1.4.1 jruoho struct pq3etsec_txqueue *txq,
1089 1.1.4.1 jruoho volatile struct txbd *txbd,
1090 1.1.4.1 jruoho size_t count)
1091 1.1.4.1 jruoho {
1092 1.1.4.1 jruoho bus_dmamap_sync(sc->sc_dmat, txq->txq_descmap,
1093 1.1.4.1 jruoho (txbd - txq->txq_first) * sizeof(*txbd), count * sizeof(*txbd),
1094 1.1.4.1 jruoho BUS_DMASYNC_POSTREAD|BUS_DMASYNC_POSTWRITE);
1095 1.1.4.1 jruoho }
1096 1.1.4.1 jruoho
1097 1.1.4.1 jruoho static bus_dmamap_t
1098 1.1.4.1 jruoho pq3etsec_mapcache_get(
1099 1.1.4.1 jruoho struct pq3etsec_softc *sc,
1100 1.1.4.1 jruoho struct pq3etsec_mapcache *dmc)
1101 1.1.4.1 jruoho {
1102 1.1.4.1 jruoho if (dmc->dmc_nmaps == 0) {
1103 1.1.4.1 jruoho bus_dmamap_t map;
1104 1.1.4.1 jruoho int error = bus_dmamap_create(sc->sc_dmat, dmc->dmc_maxmapsize,
1105 1.1.4.1 jruoho dmc->dmc_maxseg, dmc->dmc_maxmapsize, 0,
1106 1.1.4.1 jruoho BUS_DMA_WAITOK|BUS_DMA_ALLOCNOW, &map);
1107 1.1.4.1 jruoho if (error) {
1108 1.1.4.1 jruoho aprint_error_dev(sc->sc_dev,
1109 1.1.4.1 jruoho "failed to allocate a %zuB map: %d\n",
1110 1.1.4.1 jruoho dmc->dmc_maxmapsize, error);
1111 1.1.4.1 jruoho return NULL;
1112 1.1.4.1 jruoho }
1113 1.1.4.1 jruoho return map;
1114 1.1.4.1 jruoho }
1115 1.1.4.1 jruoho
1116 1.1.4.1 jruoho KASSERT(dmc->dmc_maps[dmc->dmc_nmaps-1] != NULL);
1117 1.1.4.1 jruoho return dmc->dmc_maps[--dmc->dmc_nmaps];
1118 1.1.4.1 jruoho }
1119 1.1.4.1 jruoho
1120 1.1.4.1 jruoho static void
1121 1.1.4.1 jruoho pq3etsec_mapcache_put(
1122 1.1.4.1 jruoho struct pq3etsec_softc *sc,
1123 1.1.4.1 jruoho struct pq3etsec_mapcache *dmc,
1124 1.1.4.1 jruoho bus_dmamap_t map)
1125 1.1.4.1 jruoho {
1126 1.1.4.1 jruoho KASSERT(map != NULL);
1127 1.1.4.1 jruoho KASSERT(dmc->dmc_nmaps < dmc->dmc_maxmaps);
1128 1.1.4.1 jruoho dmc->dmc_maps[dmc->dmc_nmaps++] = map;
1129 1.1.4.1 jruoho }
1130 1.1.4.1 jruoho
1131 1.1.4.1 jruoho static void
1132 1.1.4.1 jruoho pq3etsec_mapcache_destroy(
1133 1.1.4.1 jruoho struct pq3etsec_softc *sc,
1134 1.1.4.1 jruoho struct pq3etsec_mapcache *dmc)
1135 1.1.4.1 jruoho {
1136 1.1.4.1 jruoho const size_t dmc_size =
1137 1.1.4.1 jruoho offsetof(struct pq3etsec_mapcache, dmc_maps[dmc->dmc_maxmaps]);
1138 1.1.4.1 jruoho
1139 1.1.4.1 jruoho for (u_int i = 0; i < dmc->dmc_maxmaps; i++) {
1140 1.1.4.1 jruoho bus_dmamap_destroy(sc->sc_dmat, dmc->dmc_maps[i]);
1141 1.1.4.1 jruoho }
1142 1.1.4.1 jruoho kmem_free(dmc, dmc_size);
1143 1.1.4.1 jruoho }
1144 1.1.4.1 jruoho
1145 1.1.4.1 jruoho static int
1146 1.1.4.1 jruoho pq3etsec_mapcache_create(
1147 1.1.4.1 jruoho struct pq3etsec_softc *sc,
1148 1.1.4.1 jruoho struct pq3etsec_mapcache **dmc_p,
1149 1.1.4.1 jruoho size_t maxmaps,
1150 1.1.4.1 jruoho size_t minmaps,
1151 1.1.4.1 jruoho size_t maxmapsize,
1152 1.1.4.1 jruoho size_t maxseg)
1153 1.1.4.1 jruoho {
1154 1.1.4.1 jruoho const size_t dmc_size =
1155 1.1.4.1 jruoho offsetof(struct pq3etsec_mapcache, dmc_maps[maxmaps]);
1156 1.1.4.1 jruoho struct pq3etsec_mapcache * const dmc = kmem_zalloc(dmc_size, KM_SLEEP);
1157 1.1.4.1 jruoho
1158 1.1.4.1 jruoho dmc->dmc_maxmaps = maxmaps;
1159 1.1.4.1 jruoho dmc->dmc_nmaps = minmaps;
1160 1.1.4.1 jruoho dmc->dmc_maxmapsize = maxmapsize;
1161 1.1.4.1 jruoho dmc->dmc_maxseg = maxseg;
1162 1.1.4.1 jruoho
1163 1.1.4.1 jruoho for (u_int i = 0; i < minmaps; i++) {
1164 1.1.4.1 jruoho int error = bus_dmamap_create(sc->sc_dmat, dmc->dmc_maxmapsize,
1165 1.1.4.1 jruoho dmc->dmc_maxseg, dmc->dmc_maxmapsize, 0,
1166 1.1.4.1 jruoho BUS_DMA_WAITOK|BUS_DMA_ALLOCNOW, &dmc->dmc_maps[i]);
1167 1.1.4.1 jruoho if (error) {
1168 1.1.4.1 jruoho aprint_error_dev(sc->sc_dev,
1169 1.1.4.1 jruoho "failed to creat dma map cache "
1170 1.1.4.1 jruoho "entry %u of %zu (max %zu): %d\n",
1171 1.1.4.1 jruoho i, minmaps, maxmaps, error);
1172 1.1.4.1 jruoho while (i-- > 0) {
1173 1.1.4.1 jruoho bus_dmamap_destroy(sc->sc_dmat,
1174 1.1.4.1 jruoho dmc->dmc_maps[i]);
1175 1.1.4.1 jruoho }
1176 1.1.4.1 jruoho kmem_free(dmc, dmc_size);
1177 1.1.4.1 jruoho return error;
1178 1.1.4.1 jruoho }
1179 1.1.4.1 jruoho KASSERT(dmc->dmc_maps[i] != NULL);
1180 1.1.4.1 jruoho }
1181 1.1.4.1 jruoho
1182 1.1.4.1 jruoho *dmc_p = dmc;
1183 1.1.4.1 jruoho
1184 1.1.4.1 jruoho return 0;
1185 1.1.4.1 jruoho }
1186 1.1.4.1 jruoho
1187 1.1.4.1 jruoho #if 0
1188 1.1.4.1 jruoho static void
1189 1.1.4.1 jruoho pq3etsec_dmamem_free(
1190 1.1.4.1 jruoho bus_dma_tag_t dmat,
1191 1.1.4.1 jruoho size_t map_size,
1192 1.1.4.1 jruoho bus_dma_segment_t *seg,
1193 1.1.4.1 jruoho bus_dmamap_t map,
1194 1.1.4.1 jruoho void *kvap)
1195 1.1.4.1 jruoho {
1196 1.1.4.1 jruoho bus_dmamap_destroy(dmat, map);
1197 1.1.4.1 jruoho bus_dmamem_unmap(dmat, kvap, map_size);
1198 1.1.4.1 jruoho bus_dmamem_free(dmat, seg, 1);
1199 1.1.4.1 jruoho }
1200 1.1.4.1 jruoho #endif
1201 1.1.4.1 jruoho
1202 1.1.4.1 jruoho static int
1203 1.1.4.1 jruoho pq3etsec_dmamem_alloc(
1204 1.1.4.1 jruoho bus_dma_tag_t dmat,
1205 1.1.4.1 jruoho size_t map_size,
1206 1.1.4.1 jruoho bus_dma_segment_t *seg,
1207 1.1.4.1 jruoho bus_dmamap_t *map,
1208 1.1.4.1 jruoho void **kvap)
1209 1.1.4.1 jruoho {
1210 1.1.4.1 jruoho int error;
1211 1.1.4.1 jruoho int nseg;
1212 1.1.4.1 jruoho
1213 1.1.4.1 jruoho *kvap = NULL;
1214 1.1.4.1 jruoho *map = NULL;
1215 1.1.4.1 jruoho
1216 1.1.4.1 jruoho error = bus_dmamem_alloc(dmat, map_size, PAGE_SIZE, 0,
1217 1.1.4.1 jruoho seg, 1, &nseg, 0);
1218 1.1.4.1 jruoho if (error)
1219 1.1.4.1 jruoho return error;
1220 1.1.4.1 jruoho
1221 1.1.4.1 jruoho KASSERT(nseg == 1);
1222 1.1.4.1 jruoho
1223 1.1.4.1 jruoho error = bus_dmamem_map(dmat, seg, nseg, map_size, (void **)kvap,
1224 1.1.4.1 jruoho BUS_DMA_COHERENT);
1225 1.1.4.1 jruoho if (error == 0) {
1226 1.1.4.1 jruoho error = bus_dmamap_create(dmat, map_size, 1, map_size, 0, 0,
1227 1.1.4.1 jruoho map);
1228 1.1.4.1 jruoho if (error == 0) {
1229 1.1.4.1 jruoho error = bus_dmamap_load(dmat, *map, *kvap, map_size,
1230 1.1.4.1 jruoho NULL, 0);
1231 1.1.4.1 jruoho if (error == 0)
1232 1.1.4.1 jruoho return 0;
1233 1.1.4.1 jruoho bus_dmamap_destroy(dmat, *map);
1234 1.1.4.1 jruoho *map = NULL;
1235 1.1.4.1 jruoho }
1236 1.1.4.1 jruoho bus_dmamem_unmap(dmat, *kvap, map_size);
1237 1.1.4.1 jruoho *kvap = NULL;
1238 1.1.4.1 jruoho }
1239 1.1.4.1 jruoho bus_dmamem_free(dmat, seg, nseg);
1240 1.1.4.1 jruoho return 0;
1241 1.1.4.1 jruoho }
1242 1.1.4.1 jruoho
1243 1.1.4.1 jruoho static struct mbuf *
1244 1.1.4.1 jruoho pq3etsec_rx_buf_alloc(
1245 1.1.4.1 jruoho struct pq3etsec_softc *sc)
1246 1.1.4.1 jruoho {
1247 1.1.4.1 jruoho struct mbuf *m = m_gethdr(M_DONTWAIT, MT_DATA);
1248 1.1.4.1 jruoho if (m == NULL) {
1249 1.1.4.1 jruoho printf("%s:%d: %s\n", __func__, __LINE__, "m_gethdr");
1250 1.1.4.1 jruoho return NULL;
1251 1.1.4.1 jruoho }
1252 1.1.4.1 jruoho MCLGET(m, M_DONTWAIT);
1253 1.1.4.1 jruoho if ((m->m_flags & M_EXT) == 0) {
1254 1.1.4.1 jruoho printf("%s:%d: %s\n", __func__, __LINE__, "MCLGET");
1255 1.1.4.1 jruoho m_freem(m);
1256 1.1.4.1 jruoho return NULL;
1257 1.1.4.1 jruoho }
1258 1.1.4.1 jruoho m->m_len = m->m_pkthdr.len = m->m_ext.ext_size;
1259 1.1.4.1 jruoho
1260 1.1.4.1 jruoho bus_dmamap_t map = pq3etsec_mapcache_get(sc, sc->sc_rx_mapcache);
1261 1.1.4.1 jruoho if (map == NULL) {
1262 1.1.4.1 jruoho printf("%s:%d: %s\n", __func__, __LINE__, "map get");
1263 1.1.4.1 jruoho m_freem(m);
1264 1.1.4.1 jruoho return NULL;
1265 1.1.4.1 jruoho }
1266 1.1.4.1 jruoho M_SETCTX(m, map);
1267 1.1.4.1 jruoho m->m_len = m->m_pkthdr.len = MCLBYTES;
1268 1.1.4.1 jruoho int error = bus_dmamap_load_mbuf(sc->sc_dmat, map, m,
1269 1.1.4.1 jruoho BUS_DMA_READ|BUS_DMA_NOWAIT);
1270 1.1.4.1 jruoho if (error) {
1271 1.1.4.1 jruoho aprint_error_dev(sc->sc_dev, "fail to load rx dmamap: %d\n",
1272 1.1.4.1 jruoho error);
1273 1.1.4.1 jruoho M_SETCTX(m, NULL);
1274 1.1.4.1 jruoho m_freem(m);
1275 1.1.4.1 jruoho pq3etsec_mapcache_put(sc, sc->sc_rx_mapcache, map);
1276 1.1.4.1 jruoho return NULL;
1277 1.1.4.1 jruoho }
1278 1.1.4.1 jruoho KASSERT(map->dm_mapsize == MCLBYTES);
1279 1.1.4.1 jruoho bus_dmamap_sync(sc->sc_dmat, map, 0, map->dm_mapsize,
1280 1.1.4.1 jruoho BUS_DMASYNC_PREREAD);
1281 1.1.4.1 jruoho
1282 1.1.4.1 jruoho return m;
1283 1.1.4.1 jruoho }
1284 1.1.4.1 jruoho
1285 1.1.4.1 jruoho static void
1286 1.1.4.1 jruoho pq3etsec_rx_map_unload(
1287 1.1.4.1 jruoho struct pq3etsec_softc *sc,
1288 1.1.4.1 jruoho struct mbuf *m)
1289 1.1.4.1 jruoho {
1290 1.1.4.1 jruoho KASSERT(m);
1291 1.1.4.1 jruoho for (; m != NULL; m = m->m_next) {
1292 1.1.4.1 jruoho bus_dmamap_t map = M_GETCTX(m, bus_dmamap_t);
1293 1.1.4.1 jruoho KASSERT(map);
1294 1.1.4.1 jruoho KASSERT(map->dm_mapsize == MCLBYTES);
1295 1.1.4.1 jruoho bus_dmamap_sync(sc->sc_dmat, map, 0, m->m_len,
1296 1.1.4.1 jruoho BUS_DMASYNC_POSTREAD);
1297 1.1.4.1 jruoho bus_dmamap_unload(sc->sc_dmat, map);
1298 1.1.4.1 jruoho pq3etsec_mapcache_put(sc, sc->sc_rx_mapcache, map);
1299 1.1.4.1 jruoho M_SETCTX(m, NULL);
1300 1.1.4.1 jruoho }
1301 1.1.4.1 jruoho }
1302 1.1.4.1 jruoho
1303 1.1.4.1 jruoho static bool
1304 1.1.4.1 jruoho pq3etsec_rxq_produce(
1305 1.1.4.1 jruoho struct pq3etsec_softc *sc,
1306 1.1.4.1 jruoho struct pq3etsec_rxqueue *rxq)
1307 1.1.4.1 jruoho {
1308 1.1.4.1 jruoho volatile struct rxbd *producer = rxq->rxq_producer;
1309 1.1.4.1 jruoho #if 0
1310 1.1.4.1 jruoho size_t inuse = rxq->rxq_inuse;
1311 1.1.4.1 jruoho #endif
1312 1.1.4.1 jruoho while (rxq->rxq_inuse < rxq->rxq_threshold) {
1313 1.1.4.1 jruoho struct mbuf *m;
1314 1.1.4.1 jruoho IF_DEQUEUE(&sc->sc_rx_bufcache, m);
1315 1.1.4.1 jruoho if (m == NULL) {
1316 1.1.4.1 jruoho m = pq3etsec_rx_buf_alloc(sc);
1317 1.1.4.1 jruoho if (m == NULL) {
1318 1.1.4.1 jruoho printf("%s: pq3etsec_rx_buf_alloc failed\n", __func__);
1319 1.1.4.1 jruoho break;
1320 1.1.4.1 jruoho }
1321 1.1.4.1 jruoho }
1322 1.1.4.1 jruoho bus_dmamap_t map = M_GETCTX(m, bus_dmamap_t);
1323 1.1.4.1 jruoho KASSERT(map);
1324 1.1.4.1 jruoho
1325 1.1.4.1 jruoho #ifdef ETSEC_DEBUG
1326 1.1.4.1 jruoho KASSERT(rxq->rxq_mbufs[producer-rxq->rxq_first] == NULL);
1327 1.1.4.1 jruoho rxq->rxq_mbufs[producer-rxq->rxq_first] = m;
1328 1.1.4.1 jruoho #endif
1329 1.1.4.1 jruoho
1330 1.1.4.1 jruoho /* rxbd_len is write-only by the ETSEC */
1331 1.1.4.1 jruoho producer->rxbd_bufptr = map->dm_segs[0].ds_addr;
1332 1.1.4.1 jruoho membar_producer();
1333 1.1.4.1 jruoho producer->rxbd_flags |= RXBD_E;
1334 1.1.4.1 jruoho if (__predict_false(rxq->rxq_mhead == NULL)) {
1335 1.1.4.1 jruoho KASSERT(producer == rxq->rxq_consumer);
1336 1.1.4.1 jruoho rxq->rxq_mconsumer = m;
1337 1.1.4.1 jruoho }
1338 1.1.4.1 jruoho *rxq->rxq_mtail = m;
1339 1.1.4.1 jruoho rxq->rxq_mtail = &m->m_next;
1340 1.1.4.1 jruoho m->m_len = MCLBYTES;
1341 1.1.4.1 jruoho m->m_next = NULL;
1342 1.1.4.1 jruoho rxq->rxq_inuse++;
1343 1.1.4.1 jruoho if (++producer == rxq->rxq_last) {
1344 1.1.4.1 jruoho membar_producer();
1345 1.1.4.1 jruoho pq3etsec_rxq_desc_presync(sc, rxq, rxq->rxq_producer,
1346 1.1.4.1 jruoho rxq->rxq_last - rxq->rxq_producer);
1347 1.1.4.1 jruoho producer = rxq->rxq_producer = rxq->rxq_first;
1348 1.1.4.1 jruoho }
1349 1.1.4.1 jruoho }
1350 1.1.4.1 jruoho if (producer != rxq->rxq_producer) {
1351 1.1.4.1 jruoho membar_producer();
1352 1.1.4.1 jruoho pq3etsec_rxq_desc_presync(sc, rxq, rxq->rxq_producer,
1353 1.1.4.1 jruoho producer - rxq->rxq_producer);
1354 1.1.4.1 jruoho rxq->rxq_producer = producer;
1355 1.1.4.1 jruoho }
1356 1.1.4.1 jruoho uint32_t qhlt = etsec_read(sc, RSTAT) & RSTAT_QHLT;
1357 1.1.4.1 jruoho if (qhlt) {
1358 1.1.4.1 jruoho KASSERT(qhlt & rxq->rxq_qmask);
1359 1.1.4.1 jruoho sc->sc_ev_rx_stall.ev_count++;
1360 1.1.4.1 jruoho etsec_write(sc, RSTAT, RSTAT_QHLT & rxq->rxq_qmask);
1361 1.1.4.1 jruoho }
1362 1.1.4.1 jruoho #if 0
1363 1.1.4.1 jruoho aprint_normal_dev(sc->sc_dev,
1364 1.1.4.1 jruoho "%s: buffers inuse went from %zu to %zu\n",
1365 1.1.4.1 jruoho __func__, inuse, rxq->rxq_inuse);
1366 1.1.4.1 jruoho #endif
1367 1.1.4.1 jruoho return true;
1368 1.1.4.1 jruoho }
1369 1.1.4.1 jruoho
1370 1.1.4.1 jruoho static bool
1371 1.1.4.1 jruoho pq3etsec_rx_offload(
1372 1.1.4.1 jruoho struct pq3etsec_softc *sc,
1373 1.1.4.1 jruoho struct mbuf *m,
1374 1.1.4.1 jruoho const struct rxfcb *fcb)
1375 1.1.4.1 jruoho {
1376 1.1.4.1 jruoho if (fcb->rxfcb_flags & RXFCB_VLN) {
1377 1.1.4.1 jruoho VLAN_INPUT_TAG(&sc->sc_if, m, fcb->rxfcb_vlctl,
1378 1.1.4.1 jruoho m_freem(m); return false);
1379 1.1.4.1 jruoho }
1380 1.1.4.1 jruoho if ((fcb->rxfcb_flags & RXFCB_IP) == 0
1381 1.1.4.1 jruoho || (fcb->rxfcb_flags & (RXFCB_CIP|RXFCB_CTU)) == 0)
1382 1.1.4.1 jruoho return true;
1383 1.1.4.1 jruoho int csum_flags = 0;
1384 1.1.4.1 jruoho if ((fcb->rxfcb_flags & (RXFCB_IP6|RXFCB_CIP)) == RXFCB_CIP) {
1385 1.1.4.1 jruoho csum_flags |= M_CSUM_IPv4;
1386 1.1.4.1 jruoho if (fcb->rxfcb_flags & RXFCB_EIP)
1387 1.1.4.1 jruoho csum_flags |= M_CSUM_IPv4_BAD;
1388 1.1.4.1 jruoho }
1389 1.1.4.1 jruoho if ((fcb->rxfcb_flags & RXFCB_CTU) == RXFCB_CTU) {
1390 1.1.4.1 jruoho int ipv_flags;
1391 1.1.4.1 jruoho if (fcb->rxfcb_flags & RXFCB_IP6)
1392 1.1.4.1 jruoho ipv_flags = M_CSUM_TCPv6|M_CSUM_UDPv6;
1393 1.1.4.1 jruoho else
1394 1.1.4.1 jruoho ipv_flags = M_CSUM_TCPv4|M_CSUM_UDPv4;
1395 1.1.4.1 jruoho if (fcb->rxfcb_pro == IPPROTO_TCP) {
1396 1.1.4.1 jruoho csum_flags |= (M_CSUM_TCPv4|M_CSUM_TCPv6) & ipv_flags;
1397 1.1.4.1 jruoho } else {
1398 1.1.4.1 jruoho csum_flags |= (M_CSUM_UDPv4|M_CSUM_UDPv6) & ipv_flags;
1399 1.1.4.1 jruoho }
1400 1.1.4.1 jruoho if (fcb->rxfcb_flags & RXFCB_ETU)
1401 1.1.4.1 jruoho csum_flags |= M_CSUM_TCP_UDP_BAD;
1402 1.1.4.1 jruoho }
1403 1.1.4.1 jruoho
1404 1.1.4.1 jruoho m->m_pkthdr.csum_flags = csum_flags;
1405 1.1.4.1 jruoho return true;
1406 1.1.4.1 jruoho }
1407 1.1.4.1 jruoho
1408 1.1.4.1 jruoho static void
1409 1.1.4.1 jruoho pq3etsec_rx_input(
1410 1.1.4.1 jruoho struct pq3etsec_softc *sc,
1411 1.1.4.1 jruoho struct mbuf *m,
1412 1.1.4.1 jruoho uint16_t rxbd_flags)
1413 1.1.4.1 jruoho {
1414 1.1.4.1 jruoho struct ifnet * const ifp = &sc->sc_if;
1415 1.1.4.1 jruoho
1416 1.1.4.1 jruoho pq3etsec_rx_map_unload(sc, m);
1417 1.1.4.1 jruoho
1418 1.1.4.1 jruoho if ((sc->sc_rctrl & RCTRL_PRSDEP) != RCTRL_PRSDEP_OFF) {
1419 1.1.4.1 jruoho struct rxfcb fcb = *mtod(m, struct rxfcb *);
1420 1.1.4.1 jruoho if (!pq3etsec_rx_offload(sc, m, &fcb))
1421 1.1.4.1 jruoho return;
1422 1.1.4.1 jruoho }
1423 1.1.4.1 jruoho m_adj(m, sc->sc_rx_adjlen);
1424 1.1.4.1 jruoho
1425 1.1.4.1 jruoho if (rxbd_flags & RXBD_M)
1426 1.1.4.1 jruoho m->m_flags |= M_PROMISC;
1427 1.1.4.1 jruoho if (rxbd_flags & RXBD_BC)
1428 1.1.4.1 jruoho m->m_flags |= M_BCAST;
1429 1.1.4.1 jruoho if (rxbd_flags & RXBD_MC)
1430 1.1.4.1 jruoho m->m_flags |= M_MCAST;
1431 1.1.4.1 jruoho m->m_flags |= M_HASFCS;
1432 1.1.4.1 jruoho m->m_pkthdr.rcvif = &sc->sc_if;
1433 1.1.4.1 jruoho
1434 1.1.4.1 jruoho ifp->if_ipackets++;
1435 1.1.4.1 jruoho ifp->if_ibytes += m->m_pkthdr.len;
1436 1.1.4.1 jruoho
1437 1.1.4.1 jruoho /*
1438 1.1.4.1 jruoho * Let's give it to the network subsystm to deal with.
1439 1.1.4.1 jruoho */
1440 1.1.4.1 jruoho int s = splnet();
1441 1.1.4.1 jruoho bpf_mtap(ifp, m);
1442 1.1.4.1 jruoho (*ifp->if_input)(ifp, m);
1443 1.1.4.1 jruoho splx(s);
1444 1.1.4.1 jruoho }
1445 1.1.4.1 jruoho
1446 1.1.4.1 jruoho static void
1447 1.1.4.1 jruoho pq3etsec_rxq_consume(
1448 1.1.4.1 jruoho struct pq3etsec_softc *sc,
1449 1.1.4.1 jruoho struct pq3etsec_rxqueue *rxq)
1450 1.1.4.1 jruoho {
1451 1.1.4.1 jruoho struct ifnet * const ifp = &sc->sc_if;
1452 1.1.4.1 jruoho volatile struct rxbd *consumer = rxq->rxq_consumer;
1453 1.1.4.1 jruoho size_t rxconsumed = 0;
1454 1.1.4.1 jruoho
1455 1.1.4.1 jruoho etsec_write(sc, RSTAT, RSTAT_RXF & rxq->rxq_qmask);
1456 1.1.4.1 jruoho
1457 1.1.4.1 jruoho for (;;) {
1458 1.1.4.1 jruoho if (consumer == rxq->rxq_producer) {
1459 1.1.4.1 jruoho rxq->rxq_consumer = consumer;
1460 1.1.4.1 jruoho rxq->rxq_inuse -= rxconsumed;
1461 1.1.4.1 jruoho return;
1462 1.1.4.1 jruoho }
1463 1.1.4.1 jruoho pq3etsec_rxq_desc_postsync(sc, rxq, consumer, 1);
1464 1.1.4.1 jruoho const uint16_t rxbd_flags = consumer->rxbd_flags;
1465 1.1.4.1 jruoho if (rxbd_flags & RXBD_E) {
1466 1.1.4.1 jruoho rxq->rxq_consumer = consumer;
1467 1.1.4.1 jruoho rxq->rxq_inuse -= rxconsumed;
1468 1.1.4.1 jruoho return;
1469 1.1.4.1 jruoho }
1470 1.1.4.1 jruoho KASSERT(rxq->rxq_mconsumer != NULL);
1471 1.1.4.1 jruoho #ifdef ETSEC_DEBUG
1472 1.1.4.1 jruoho KASSERT(rxq->rxq_mbufs[consumer - rxq->rxq_first] == rxq->rxq_mconsumer);
1473 1.1.4.1 jruoho #endif
1474 1.1.4.1 jruoho #if 0
1475 1.1.4.1 jruoho printf("%s: rxdb[%u]: flags=%#x len=%#x: %08x %08x %08x %08x\n",
1476 1.1.4.1 jruoho __func__,
1477 1.1.4.1 jruoho consumer - rxq->rxq_first, rxbd_flags, consumer->rxbd_len,
1478 1.1.4.1 jruoho mtod(rxq->rxq_mconsumer, int *)[0],
1479 1.1.4.1 jruoho mtod(rxq->rxq_mconsumer, int *)[1],
1480 1.1.4.1 jruoho mtod(rxq->rxq_mconsumer, int *)[2],
1481 1.1.4.1 jruoho mtod(rxq->rxq_mconsumer, int *)[3]);
1482 1.1.4.1 jruoho #endif
1483 1.1.4.1 jruoho /*
1484 1.1.4.1 jruoho * We own this packet again. Clear all flags except wrap.
1485 1.1.4.1 jruoho */
1486 1.1.4.1 jruoho rxconsumed++;
1487 1.1.4.1 jruoho consumer->rxbd_flags = rxbd_flags & (RXBD_W|RXBD_I);
1488 1.1.4.1 jruoho
1489 1.1.4.1 jruoho /*
1490 1.1.4.1 jruoho * If this descriptor has the LAST bit set and no errors,
1491 1.1.4.1 jruoho * it's a valid input packet.
1492 1.1.4.1 jruoho */
1493 1.1.4.1 jruoho if ((rxbd_flags & (RXBD_L|RXBD_ERRORS)) == RXBD_L) {
1494 1.1.4.1 jruoho size_t rxbd_len = consumer->rxbd_len;
1495 1.1.4.1 jruoho struct mbuf *m = rxq->rxq_mhead;
1496 1.1.4.1 jruoho struct mbuf *m_last = rxq->rxq_mconsumer;
1497 1.1.4.1 jruoho if ((rxq->rxq_mhead = m_last->m_next) == NULL)
1498 1.1.4.1 jruoho rxq->rxq_mtail = &rxq->rxq_mhead;
1499 1.1.4.1 jruoho rxq->rxq_mconsumer = rxq->rxq_mhead;
1500 1.1.4.1 jruoho m_last->m_next = NULL;
1501 1.1.4.1 jruoho m_last->m_len = rxbd_len & (MCLBYTES - 1);
1502 1.1.4.1 jruoho m->m_pkthdr.len = rxbd_len;
1503 1.1.4.1 jruoho pq3etsec_rx_input(sc, m, rxbd_flags);
1504 1.1.4.1 jruoho } else if (rxbd_flags & RXBD_L) {
1505 1.1.4.1 jruoho KASSERT(rxbd_flags & RXBD_ERRORS);
1506 1.1.4.1 jruoho struct mbuf *m;
1507 1.1.4.1 jruoho /*
1508 1.1.4.1 jruoho * We encountered an error, take the mbufs and add
1509 1.1.4.1 jruoho * then to the rx bufcache so we can reuse them.
1510 1.1.4.1 jruoho */
1511 1.1.4.1 jruoho ifp->if_ierrors++;
1512 1.1.4.1 jruoho for (m = rxq->rxq_mhead;
1513 1.1.4.1 jruoho m != rxq->rxq_mconsumer;
1514 1.1.4.1 jruoho m = m->m_next) {
1515 1.1.4.1 jruoho IF_ENQUEUE(&sc->sc_rx_bufcache, m);
1516 1.1.4.1 jruoho }
1517 1.1.4.1 jruoho m = rxq->rxq_mconsumer;
1518 1.1.4.1 jruoho if ((rxq->rxq_mhead = m->m_next) == NULL)
1519 1.1.4.1 jruoho rxq->rxq_mtail = &rxq->rxq_mhead;
1520 1.1.4.1 jruoho rxq->rxq_mconsumer = m->m_next;
1521 1.1.4.1 jruoho IF_ENQUEUE(&sc->sc_rx_bufcache, m);
1522 1.1.4.1 jruoho } else {
1523 1.1.4.1 jruoho rxq->rxq_mconsumer = rxq->rxq_mconsumer->m_next;
1524 1.1.4.1 jruoho }
1525 1.1.4.1 jruoho #ifdef ETSEC_DEBUG
1526 1.1.4.1 jruoho rxq->rxq_mbufs[consumer - rxq->rxq_first] = NULL;
1527 1.1.4.1 jruoho #endif
1528 1.1.4.1 jruoho
1529 1.1.4.1 jruoho /*
1530 1.1.4.1 jruoho * Wrap at the last entry!
1531 1.1.4.1 jruoho */
1532 1.1.4.1 jruoho if (rxbd_flags & RXBD_W) {
1533 1.1.4.1 jruoho KASSERT(consumer + 1 == rxq->rxq_last);
1534 1.1.4.1 jruoho consumer = rxq->rxq_first;
1535 1.1.4.1 jruoho } else {
1536 1.1.4.1 jruoho consumer++;
1537 1.1.4.1 jruoho }
1538 1.1.4.1 jruoho #ifdef ETSEC_DEBUG
1539 1.1.4.1 jruoho KASSERT(rxq->rxq_mbufs[consumer - rxq->rxq_first] == rxq->rxq_mconsumer);
1540 1.1.4.1 jruoho #endif
1541 1.1.4.1 jruoho }
1542 1.1.4.1 jruoho }
1543 1.1.4.1 jruoho
1544 1.1.4.1 jruoho static void
1545 1.1.4.1 jruoho pq3etsec_rxq_purge(
1546 1.1.4.1 jruoho struct pq3etsec_softc *sc,
1547 1.1.4.1 jruoho struct pq3etsec_rxqueue *rxq,
1548 1.1.4.1 jruoho bool discard)
1549 1.1.4.1 jruoho {
1550 1.1.4.1 jruoho struct mbuf *m;
1551 1.1.4.1 jruoho
1552 1.1.4.1 jruoho if ((m = rxq->rxq_mhead) != NULL) {
1553 1.1.4.1 jruoho #ifdef ETSEC_DEBUG
1554 1.1.4.1 jruoho memset(rxq->rxq_mbufs, 0, sizeof(rxq->rxq_mbufs));
1555 1.1.4.1 jruoho #endif
1556 1.1.4.1 jruoho
1557 1.1.4.1 jruoho if (discard) {
1558 1.1.4.1 jruoho pq3etsec_rx_map_unload(sc, m);
1559 1.1.4.1 jruoho m_freem(m);
1560 1.1.4.1 jruoho } else {
1561 1.1.4.1 jruoho while (m != NULL) {
1562 1.1.4.1 jruoho struct mbuf *m0 = m->m_next;
1563 1.1.4.1 jruoho m->m_next = NULL;
1564 1.1.4.1 jruoho IF_ENQUEUE(&sc->sc_rx_bufcache, m);
1565 1.1.4.1 jruoho m = m0;
1566 1.1.4.1 jruoho }
1567 1.1.4.1 jruoho }
1568 1.1.4.1 jruoho
1569 1.1.4.1 jruoho }
1570 1.1.4.1 jruoho
1571 1.1.4.1 jruoho rxq->rxq_mconsumer = NULL;
1572 1.1.4.1 jruoho rxq->rxq_mhead = NULL;
1573 1.1.4.1 jruoho rxq->rxq_mtail = &rxq->rxq_mhead;
1574 1.1.4.1 jruoho rxq->rxq_inuse = 0;
1575 1.1.4.1 jruoho }
1576 1.1.4.1 jruoho
1577 1.1.4.1 jruoho static void
1578 1.1.4.1 jruoho pq3etsec_rxq_reset(
1579 1.1.4.1 jruoho struct pq3etsec_softc *sc,
1580 1.1.4.1 jruoho struct pq3etsec_rxqueue *rxq)
1581 1.1.4.1 jruoho {
1582 1.1.4.1 jruoho /*
1583 1.1.4.1 jruoho * sync all the descriptors
1584 1.1.4.1 jruoho */
1585 1.1.4.1 jruoho pq3etsec_rxq_desc_postsync(sc, rxq, rxq->rxq_first,
1586 1.1.4.1 jruoho rxq->rxq_last - rxq->rxq_first);
1587 1.1.4.1 jruoho
1588 1.1.4.1 jruoho /*
1589 1.1.4.1 jruoho * Make sure we own all descriptors in the ring.
1590 1.1.4.1 jruoho */
1591 1.1.4.1 jruoho volatile struct rxbd *rxbd;
1592 1.1.4.1 jruoho for (rxbd = rxq->rxq_first; rxbd < rxq->rxq_last - 1; rxbd++) {
1593 1.1.4.1 jruoho rxbd->rxbd_flags = RXBD_I;
1594 1.1.4.1 jruoho }
1595 1.1.4.1 jruoho
1596 1.1.4.1 jruoho /*
1597 1.1.4.1 jruoho * Last descriptor has the wrap flag.
1598 1.1.4.1 jruoho */
1599 1.1.4.1 jruoho rxbd->rxbd_flags = RXBD_W|RXBD_I;
1600 1.1.4.1 jruoho
1601 1.1.4.1 jruoho /*
1602 1.1.4.1 jruoho * Reset the producer consumer indexes.
1603 1.1.4.1 jruoho */
1604 1.1.4.1 jruoho rxq->rxq_consumer = rxq->rxq_first;
1605 1.1.4.1 jruoho rxq->rxq_producer = rxq->rxq_first;
1606 1.1.4.1 jruoho rxq->rxq_inuse = 0;
1607 1.1.4.1 jruoho if (rxq->rxq_threshold < ETSEC_MINRXMBUFS)
1608 1.1.4.1 jruoho rxq->rxq_threshold = ETSEC_MINRXMBUFS;
1609 1.1.4.1 jruoho
1610 1.1.4.1 jruoho sc->sc_imask |= IEVENT_RXF|IEVENT_BSY;
1611 1.1.4.1 jruoho
1612 1.1.4.1 jruoho /*
1613 1.1.4.1 jruoho * Restart the transmit at the first descriptor
1614 1.1.4.1 jruoho */
1615 1.1.4.1 jruoho etsec_write(sc, rxq->rxq_reg_rbase, rxq->rxq_descmap->dm_segs->ds_addr);
1616 1.1.4.1 jruoho }
1617 1.1.4.1 jruoho
1618 1.1.4.1 jruoho static int
1619 1.1.4.1 jruoho pq3etsec_rxq_attach(
1620 1.1.4.1 jruoho struct pq3etsec_softc *sc,
1621 1.1.4.1 jruoho struct pq3etsec_rxqueue *rxq,
1622 1.1.4.1 jruoho u_int qno)
1623 1.1.4.1 jruoho {
1624 1.1.4.1 jruoho size_t map_size = PAGE_SIZE;
1625 1.1.4.1 jruoho size_t desc_count = map_size / sizeof(struct rxbd);
1626 1.1.4.1 jruoho int error;
1627 1.1.4.1 jruoho void *descs;
1628 1.1.4.1 jruoho
1629 1.1.4.1 jruoho error = pq3etsec_dmamem_alloc(sc->sc_dmat, map_size,
1630 1.1.4.1 jruoho &rxq->rxq_descmap_seg, &rxq->rxq_descmap, &descs);
1631 1.1.4.1 jruoho if (error)
1632 1.1.4.1 jruoho return error;
1633 1.1.4.1 jruoho
1634 1.1.4.1 jruoho memset(descs, 0, map_size);
1635 1.1.4.1 jruoho rxq->rxq_first = descs;
1636 1.1.4.1 jruoho rxq->rxq_last = rxq->rxq_first + desc_count;
1637 1.1.4.1 jruoho rxq->rxq_consumer = descs;
1638 1.1.4.1 jruoho rxq->rxq_producer = descs;
1639 1.1.4.1 jruoho
1640 1.1.4.1 jruoho pq3etsec_rxq_purge(sc, rxq, true);
1641 1.1.4.1 jruoho pq3etsec_rxq_reset(sc, rxq);
1642 1.1.4.1 jruoho
1643 1.1.4.1 jruoho rxq->rxq_reg_rbase = RBASEn(qno);
1644 1.1.4.1 jruoho rxq->rxq_qmask = RSTAT_QHLTn(qno) | RSTAT_RXFn(qno);
1645 1.1.4.1 jruoho
1646 1.1.4.1 jruoho return 0;
1647 1.1.4.1 jruoho }
1648 1.1.4.1 jruoho
1649 1.1.4.1 jruoho static bool
1650 1.1.4.1 jruoho pq3etsec_txq_active_p(
1651 1.1.4.1 jruoho struct pq3etsec_softc * const sc,
1652 1.1.4.1 jruoho struct pq3etsec_txqueue *txq)
1653 1.1.4.1 jruoho {
1654 1.1.4.1 jruoho return !IF_IS_EMPTY(&txq->txq_mbufs);
1655 1.1.4.1 jruoho }
1656 1.1.4.1 jruoho
1657 1.1.4.1 jruoho static bool
1658 1.1.4.1 jruoho pq3etsec_txq_fillable_p(
1659 1.1.4.1 jruoho struct pq3etsec_softc * const sc,
1660 1.1.4.1 jruoho struct pq3etsec_txqueue *txq)
1661 1.1.4.1 jruoho {
1662 1.1.4.1 jruoho return txq->txq_free >= txq->txq_threshold;
1663 1.1.4.1 jruoho }
1664 1.1.4.1 jruoho
1665 1.1.4.1 jruoho static int
1666 1.1.4.1 jruoho pq3etsec_txq_attach(
1667 1.1.4.1 jruoho struct pq3etsec_softc *sc,
1668 1.1.4.1 jruoho struct pq3etsec_txqueue *txq,
1669 1.1.4.1 jruoho u_int qno)
1670 1.1.4.1 jruoho {
1671 1.1.4.1 jruoho size_t map_size = PAGE_SIZE;
1672 1.1.4.1 jruoho size_t desc_count = map_size / sizeof(struct txbd);
1673 1.1.4.1 jruoho int error;
1674 1.1.4.1 jruoho void *descs;
1675 1.1.4.1 jruoho
1676 1.1.4.1 jruoho error = pq3etsec_dmamem_alloc(sc->sc_dmat, map_size,
1677 1.1.4.1 jruoho &txq->txq_descmap_seg, &txq->txq_descmap, &descs);
1678 1.1.4.1 jruoho if (error)
1679 1.1.4.1 jruoho return error;
1680 1.1.4.1 jruoho
1681 1.1.4.1 jruoho memset(descs, 0, map_size);
1682 1.1.4.1 jruoho txq->txq_first = descs;
1683 1.1.4.1 jruoho txq->txq_last = txq->txq_first + desc_count;
1684 1.1.4.1 jruoho txq->txq_consumer = descs;
1685 1.1.4.1 jruoho txq->txq_producer = descs;
1686 1.1.4.1 jruoho
1687 1.1.4.1 jruoho IFQ_SET_MAXLEN(&txq->txq_mbufs, ETSEC_MAXTXMBUFS);
1688 1.1.4.1 jruoho
1689 1.1.4.1 jruoho txq->txq_reg_tbase = TBASEn(qno);
1690 1.1.4.1 jruoho txq->txq_qmask = TSTAT_THLTn(qno) | TSTAT_TXFn(qno);
1691 1.1.4.1 jruoho
1692 1.1.4.1 jruoho pq3etsec_txq_reset(sc, txq);
1693 1.1.4.1 jruoho
1694 1.1.4.1 jruoho return 0;
1695 1.1.4.1 jruoho }
1696 1.1.4.1 jruoho
1697 1.1.4.1 jruoho static int
1698 1.1.4.1 jruoho pq3etsec_txq_map_load(
1699 1.1.4.1 jruoho struct pq3etsec_softc *sc,
1700 1.1.4.1 jruoho struct pq3etsec_txqueue *txq,
1701 1.1.4.1 jruoho struct mbuf *m)
1702 1.1.4.1 jruoho {
1703 1.1.4.1 jruoho bus_dmamap_t map;
1704 1.1.4.1 jruoho int error;
1705 1.1.4.1 jruoho
1706 1.1.4.1 jruoho map = M_GETCTX(m, bus_dmamap_t);
1707 1.1.4.1 jruoho if (map != NULL)
1708 1.1.4.1 jruoho return 0;
1709 1.1.4.1 jruoho
1710 1.1.4.1 jruoho map = pq3etsec_mapcache_get(sc, sc->sc_tx_mapcache);
1711 1.1.4.1 jruoho if (map == NULL)
1712 1.1.4.1 jruoho return ENOMEM;
1713 1.1.4.1 jruoho
1714 1.1.4.1 jruoho error = bus_dmamap_load_mbuf(sc->sc_dmat, map, m,
1715 1.1.4.1 jruoho BUS_DMA_WRITE | BUS_DMA_NOWAIT);
1716 1.1.4.1 jruoho if (error)
1717 1.1.4.1 jruoho return error;
1718 1.1.4.1 jruoho
1719 1.1.4.1 jruoho bus_dmamap_sync(sc->sc_dmat, map, 0, m->m_pkthdr.len,
1720 1.1.4.1 jruoho BUS_DMASYNC_PREWRITE);
1721 1.1.4.1 jruoho M_SETCTX(m, map);
1722 1.1.4.1 jruoho return 0;
1723 1.1.4.1 jruoho }
1724 1.1.4.1 jruoho
1725 1.1.4.1 jruoho static void
1726 1.1.4.1 jruoho pq3etsec_txq_map_unload(
1727 1.1.4.1 jruoho struct pq3etsec_softc *sc,
1728 1.1.4.1 jruoho struct pq3etsec_txqueue *txq,
1729 1.1.4.1 jruoho struct mbuf *m)
1730 1.1.4.1 jruoho {
1731 1.1.4.1 jruoho KASSERT(m);
1732 1.1.4.1 jruoho bus_dmamap_t map = M_GETCTX(m, bus_dmamap_t);
1733 1.1.4.1 jruoho bus_dmamap_sync(sc->sc_dmat, map, 0, map->dm_mapsize,
1734 1.1.4.1 jruoho BUS_DMASYNC_POSTWRITE);
1735 1.1.4.1 jruoho bus_dmamap_unload(sc->sc_dmat, map);
1736 1.1.4.1 jruoho pq3etsec_mapcache_put(sc, sc->sc_tx_mapcache, map);
1737 1.1.4.1 jruoho }
1738 1.1.4.1 jruoho
1739 1.1.4.1 jruoho static bool
1740 1.1.4.1 jruoho pq3etsec_txq_produce(
1741 1.1.4.1 jruoho struct pq3etsec_softc *sc,
1742 1.1.4.1 jruoho struct pq3etsec_txqueue *txq,
1743 1.1.4.1 jruoho struct mbuf *m)
1744 1.1.4.1 jruoho {
1745 1.1.4.1 jruoho bus_dmamap_t map = M_GETCTX(m, bus_dmamap_t);
1746 1.1.4.1 jruoho
1747 1.1.4.1 jruoho if (map->dm_nsegs > txq->txq_free)
1748 1.1.4.1 jruoho return false;
1749 1.1.4.1 jruoho
1750 1.1.4.1 jruoho /*
1751 1.1.4.1 jruoho * TCP Offload flag must be set in the first descriptor.
1752 1.1.4.1 jruoho */
1753 1.1.4.1 jruoho volatile struct txbd *producer = txq->txq_producer;
1754 1.1.4.1 jruoho uint16_t last_flags = TXBD_L;
1755 1.1.4.1 jruoho uint16_t first_flags = TXBD_R
1756 1.1.4.1 jruoho | ((m->m_flags & M_HASFCB) ? TXBD_TOE : 0);
1757 1.1.4.1 jruoho
1758 1.1.4.1 jruoho /*
1759 1.1.4.1 jruoho * If we've produced enough descriptors without consuming any
1760 1.1.4.1 jruoho * we need to ask for an interrupt to reclaim some.
1761 1.1.4.1 jruoho */
1762 1.1.4.1 jruoho txq->txq_lastintr += map->dm_nsegs;
1763 1.1.4.1 jruoho if (txq->txq_lastintr >= txq->txq_threshold
1764 1.1.4.1 jruoho || txq->txq_mbufs.ifq_len + 1 == txq->txq_mbufs.ifq_maxlen) {
1765 1.1.4.1 jruoho txq->txq_lastintr = 0;
1766 1.1.4.1 jruoho last_flags |= TXBD_I;
1767 1.1.4.1 jruoho }
1768 1.1.4.1 jruoho
1769 1.1.4.1 jruoho #ifdef ETSEC_DEBUG
1770 1.1.4.1 jruoho KASSERT(txq->txq_lmbufs[producer - txq->txq_first] == NULL);
1771 1.1.4.1 jruoho #endif
1772 1.1.4.1 jruoho KASSERT(producer != txq->txq_last);
1773 1.1.4.1 jruoho producer->txbd_bufptr = map->dm_segs[0].ds_addr;
1774 1.1.4.1 jruoho producer->txbd_len = map->dm_segs[0].ds_len;
1775 1.1.4.1 jruoho
1776 1.1.4.1 jruoho if (map->dm_nsegs > 1) {
1777 1.1.4.1 jruoho volatile struct txbd *start = producer + 1;
1778 1.1.4.1 jruoho size_t count = map->dm_nsegs - 1;
1779 1.1.4.1 jruoho for (u_int i = 1; i < map->dm_nsegs; i++) {
1780 1.1.4.1 jruoho if (__predict_false(++producer == txq->txq_last)) {
1781 1.1.4.1 jruoho producer = txq->txq_first;
1782 1.1.4.1 jruoho if (start < txq->txq_last) {
1783 1.1.4.1 jruoho pq3etsec_txq_desc_presync(sc, txq,
1784 1.1.4.1 jruoho start, txq->txq_last - start);
1785 1.1.4.1 jruoho count -= txq->txq_last - start;
1786 1.1.4.1 jruoho }
1787 1.1.4.1 jruoho start = txq->txq_first;
1788 1.1.4.1 jruoho }
1789 1.1.4.1 jruoho #ifdef ETSEC_DEBUG
1790 1.1.4.1 jruoho KASSERT(txq->txq_lmbufs[producer - txq->txq_first] == NULL);
1791 1.1.4.1 jruoho #endif
1792 1.1.4.1 jruoho producer->txbd_bufptr = map->dm_segs[i].ds_addr;
1793 1.1.4.1 jruoho producer->txbd_len = map->dm_segs[i].ds_len;
1794 1.1.4.1 jruoho producer->txbd_flags = TXBD_R
1795 1.1.4.1 jruoho | (producer->txbd_flags & TXBD_W)
1796 1.1.4.1 jruoho | (i == map->dm_nsegs - 1 ? last_flags : 0);
1797 1.1.4.1 jruoho #if 0
1798 1.1.4.1 jruoho printf("%s: txbd[%u]=%#x/%u/%#x\n", __func__, producer - txq->txq_first,
1799 1.1.4.1 jruoho producer->txbd_flags, producer->txbd_len, producer->txbd_bufptr);
1800 1.1.4.1 jruoho #endif
1801 1.1.4.1 jruoho }
1802 1.1.4.1 jruoho pq3etsec_txq_desc_presync(sc, txq, start, count);
1803 1.1.4.1 jruoho } else {
1804 1.1.4.1 jruoho first_flags |= last_flags;
1805 1.1.4.1 jruoho }
1806 1.1.4.1 jruoho
1807 1.1.4.1 jruoho membar_producer();
1808 1.1.4.1 jruoho txq->txq_producer->txbd_flags =
1809 1.1.4.1 jruoho first_flags | (txq->txq_producer->txbd_flags & TXBD_W);
1810 1.1.4.1 jruoho #if 0
1811 1.1.4.1 jruoho printf("%s: txbd[%u]=%#x/%u/%#x\n", __func__,
1812 1.1.4.1 jruoho txq->txq_producer - txq->txq_first, txq->txq_producer->txbd_flags,
1813 1.1.4.1 jruoho txq->txq_producer->txbd_len, txq->txq_producer->txbd_bufptr);
1814 1.1.4.1 jruoho #endif
1815 1.1.4.1 jruoho pq3etsec_txq_desc_presync(sc, txq, txq->txq_producer, 1);
1816 1.1.4.1 jruoho
1817 1.1.4.1 jruoho /*
1818 1.1.4.1 jruoho * Reduce free count by the number of segments we consumed.
1819 1.1.4.1 jruoho */
1820 1.1.4.1 jruoho txq->txq_free -= map->dm_nsegs;
1821 1.1.4.1 jruoho KASSERT(map->dm_nsegs == 1 || txq->txq_producer != producer);
1822 1.1.4.1 jruoho KASSERT(map->dm_nsegs == 1 || (txq->txq_producer->txbd_flags & TXBD_L) == 0);
1823 1.1.4.1 jruoho KASSERT(producer->txbd_flags & TXBD_L);
1824 1.1.4.1 jruoho #ifdef ETSEC_DEBUG
1825 1.1.4.1 jruoho txq->txq_lmbufs[producer - txq->txq_first] = m;
1826 1.1.4.1 jruoho #endif
1827 1.1.4.1 jruoho
1828 1.1.4.1 jruoho #if 0
1829 1.1.4.1 jruoho printf("%s: mbuf %p: produced a %u byte packet in %u segments (%u..%u)\n",
1830 1.1.4.1 jruoho __func__, m, m->m_pkthdr.len, map->dm_nsegs,
1831 1.1.4.1 jruoho txq->txq_producer - txq->txq_first, producer - txq->txq_first);
1832 1.1.4.1 jruoho #endif
1833 1.1.4.1 jruoho
1834 1.1.4.1 jruoho if (++producer == txq->txq_last)
1835 1.1.4.1 jruoho txq->txq_producer = txq->txq_first;
1836 1.1.4.1 jruoho else
1837 1.1.4.1 jruoho txq->txq_producer = producer;
1838 1.1.4.1 jruoho IF_ENQUEUE(&txq->txq_mbufs, m);
1839 1.1.4.1 jruoho
1840 1.1.4.1 jruoho /*
1841 1.1.4.1 jruoho * Restart the transmitter.
1842 1.1.4.1 jruoho */
1843 1.1.4.1 jruoho etsec_write(sc, TSTAT, txq->txq_qmask & TSTAT_THLT); /* W1C */
1844 1.1.4.1 jruoho
1845 1.1.4.1 jruoho return true;
1846 1.1.4.1 jruoho }
1847 1.1.4.1 jruoho
1848 1.1.4.1 jruoho static void
1849 1.1.4.1 jruoho pq3etsec_tx_offload(
1850 1.1.4.1 jruoho struct pq3etsec_softc *sc,
1851 1.1.4.1 jruoho struct pq3etsec_txqueue *txq,
1852 1.1.4.1 jruoho struct mbuf **mp)
1853 1.1.4.1 jruoho {
1854 1.1.4.1 jruoho struct mbuf *m = *mp;
1855 1.1.4.1 jruoho u_int csum_flags = m->m_pkthdr.csum_flags;
1856 1.1.4.1 jruoho struct m_tag *vtag = VLAN_OUTPUT_TAG(&sc->sc_ec, m);
1857 1.1.4.1 jruoho
1858 1.1.4.1 jruoho KASSERT(m->m_flags & M_PKTHDR);
1859 1.1.4.1 jruoho
1860 1.1.4.1 jruoho /*
1861 1.1.4.1 jruoho * Let see if we are doing any offload first.
1862 1.1.4.1 jruoho */
1863 1.1.4.1 jruoho if (csum_flags == 0 && vtag == 0) {
1864 1.1.4.1 jruoho m->m_flags &= ~M_HASFCB;
1865 1.1.4.1 jruoho return;
1866 1.1.4.1 jruoho }
1867 1.1.4.1 jruoho
1868 1.1.4.1 jruoho uint16_t flags = 0;
1869 1.1.4.1 jruoho if (csum_flags & M_CSUM_IP) {
1870 1.1.4.1 jruoho flags |= TXFCB_IP
1871 1.1.4.1 jruoho | ((csum_flags & M_CSUM_IP6) ? TXFCB_IP6 : 0)
1872 1.1.4.1 jruoho | ((csum_flags & M_CSUM_TUP) ? TXFCB_TUP : 0)
1873 1.1.4.1 jruoho | ((csum_flags & M_CSUM_UDP) ? TXFCB_UDP : 0)
1874 1.1.4.1 jruoho | ((csum_flags & M_CSUM_CIP) ? TXFCB_CIP : 0)
1875 1.1.4.1 jruoho | ((csum_flags & M_CSUM_CTU) ? TXFCB_CTU : 0);
1876 1.1.4.1 jruoho }
1877 1.1.4.1 jruoho if (vtag) {
1878 1.1.4.1 jruoho flags |= TXFCB_VLN;
1879 1.1.4.1 jruoho }
1880 1.1.4.1 jruoho if (flags == 0) {
1881 1.1.4.1 jruoho m->m_flags &= ~M_HASFCB;
1882 1.1.4.1 jruoho return;
1883 1.1.4.1 jruoho }
1884 1.1.4.1 jruoho
1885 1.1.4.1 jruoho struct txfcb fcb;
1886 1.1.4.1 jruoho fcb.txfcb_flags = flags;
1887 1.1.4.1 jruoho if (csum_flags & M_CSUM_IPv4)
1888 1.1.4.1 jruoho fcb.txfcb_l4os = M_CSUM_DATA_IPv4_IPHL(m->m_pkthdr.csum_data);
1889 1.1.4.1 jruoho else
1890 1.1.4.1 jruoho fcb.txfcb_l4os = M_CSUM_DATA_IPv6_HL(m->m_pkthdr.csum_data);
1891 1.1.4.1 jruoho fcb.txfcb_l3os = ETHER_HDR_LEN;
1892 1.1.4.1 jruoho fcb.txfcb_phcs = 0;
1893 1.1.4.1 jruoho fcb.txfcb_vlctl = vtag ? VLAN_TAG_VALUE(vtag) & 0xffff : 0;
1894 1.1.4.1 jruoho
1895 1.1.4.1 jruoho #if 0
1896 1.1.4.1 jruoho printf("%s: csum_flags=%#x: txfcb flags=%#x lsos=%u l4os=%u phcs=%u vlctl=%#x\n",
1897 1.1.4.1 jruoho __func__, csum_flags, fcb.txfcb_flags, fcb.txfcb_l3os, fcb.txfcb_l4os,
1898 1.1.4.1 jruoho fcb.txfcb_phcs, fcb.txfcb_vlctl);
1899 1.1.4.1 jruoho #endif
1900 1.1.4.1 jruoho
1901 1.1.4.1 jruoho if (M_LEADINGSPACE(m) >= sizeof(fcb)) {
1902 1.1.4.1 jruoho m->m_data -= sizeof(fcb);
1903 1.1.4.1 jruoho m->m_len += sizeof(fcb);
1904 1.1.4.1 jruoho } else if (!(m->m_flags & M_EXT) && MHLEN - m->m_len >= sizeof(fcb)) {
1905 1.1.4.1 jruoho memmove(m->m_pktdat + sizeof(fcb), m->m_data, m->m_len);
1906 1.1.4.1 jruoho m->m_data = m->m_pktdat;
1907 1.1.4.1 jruoho m->m_len += sizeof(fcb);
1908 1.1.4.1 jruoho } else {
1909 1.1.4.1 jruoho struct mbuf *mn;
1910 1.1.4.1 jruoho MGET(mn, M_DONTWAIT, m->m_type);
1911 1.1.4.1 jruoho if (mn == NULL) {
1912 1.1.4.1 jruoho if (csum_flags & M_CSUM_IP4) {
1913 1.1.4.1 jruoho #ifdef INET
1914 1.1.4.1 jruoho ip_undefer_csum(m, ETHER_HDR_LEN,
1915 1.1.4.1 jruoho csum_flags & M_CSUM_IP4);
1916 1.1.4.1 jruoho #else
1917 1.1.4.1 jruoho panic("%s: impossible M_CSUM flags %#x",
1918 1.1.4.1 jruoho device_xname(sc->sc_dev), csum_flags);
1919 1.1.4.1 jruoho #endif
1920 1.1.4.1 jruoho } else if (csum_flags & M_CSUM_IP6) {
1921 1.1.4.1 jruoho #ifdef INET6
1922 1.1.4.1 jruoho ip6_undefer_csum(m, ETHER_HDR_LEN,
1923 1.1.4.1 jruoho csum_flags & M_CSUM_IP6);
1924 1.1.4.1 jruoho #else
1925 1.1.4.1 jruoho panic("%s: impossible M_CSUM flags %#x",
1926 1.1.4.1 jruoho device_xname(sc->sc_dev), csum_flags);
1927 1.1.4.1 jruoho #endif
1928 1.1.4.1 jruoho } else if (vtag) {
1929 1.1.4.1 jruoho }
1930 1.1.4.1 jruoho
1931 1.1.4.1 jruoho m->m_flags &= ~M_HASFCB;
1932 1.1.4.1 jruoho return;
1933 1.1.4.1 jruoho }
1934 1.1.4.1 jruoho
1935 1.1.4.1 jruoho M_MOVE_PKTHDR(mn, m);
1936 1.1.4.1 jruoho mn->m_next = m;
1937 1.1.4.1 jruoho m = mn;
1938 1.1.4.1 jruoho MH_ALIGN(m, sizeof(fcb));
1939 1.1.4.1 jruoho m->m_len = sizeof(fcb);
1940 1.1.4.1 jruoho *mp = m;
1941 1.1.4.1 jruoho }
1942 1.1.4.1 jruoho m->m_pkthdr.len += sizeof(fcb);
1943 1.1.4.1 jruoho m->m_flags |= M_HASFCB;
1944 1.1.4.1 jruoho *mtod(m, struct txfcb *) = fcb;
1945 1.1.4.1 jruoho return;
1946 1.1.4.1 jruoho }
1947 1.1.4.1 jruoho
1948 1.1.4.1 jruoho static bool
1949 1.1.4.1 jruoho pq3etsec_txq_enqueue(
1950 1.1.4.1 jruoho struct pq3etsec_softc *sc,
1951 1.1.4.1 jruoho struct pq3etsec_txqueue *txq)
1952 1.1.4.1 jruoho {
1953 1.1.4.1 jruoho for (;;) {
1954 1.1.4.1 jruoho if (IF_QFULL(&txq->txq_mbufs))
1955 1.1.4.1 jruoho return false;
1956 1.1.4.1 jruoho struct mbuf *m = txq->txq_next;
1957 1.1.4.1 jruoho if (m == NULL) {
1958 1.1.4.1 jruoho int s = splnet();
1959 1.1.4.1 jruoho IF_DEQUEUE(&sc->sc_if.if_snd, m);
1960 1.1.4.1 jruoho splx(s);
1961 1.1.4.1 jruoho if (m == NULL)
1962 1.1.4.1 jruoho return true;
1963 1.1.4.1 jruoho M_SETCTX(m, NULL);
1964 1.1.4.1 jruoho pq3etsec_tx_offload(sc, txq, &m);
1965 1.1.4.1 jruoho } else {
1966 1.1.4.1 jruoho txq->txq_next = NULL;
1967 1.1.4.1 jruoho }
1968 1.1.4.1 jruoho int error = pq3etsec_txq_map_load(sc, txq, m);
1969 1.1.4.1 jruoho if (error) {
1970 1.1.4.1 jruoho aprint_error_dev(sc->sc_dev,
1971 1.1.4.1 jruoho "discarded packet due to "
1972 1.1.4.1 jruoho "dmamap load failure: %d\n", error);
1973 1.1.4.1 jruoho m_freem(m);
1974 1.1.4.1 jruoho continue;
1975 1.1.4.1 jruoho }
1976 1.1.4.1 jruoho KASSERT(txq->txq_next == NULL);
1977 1.1.4.1 jruoho if (!pq3etsec_txq_produce(sc, txq, m)) {
1978 1.1.4.1 jruoho txq->txq_next = m;
1979 1.1.4.1 jruoho return false;
1980 1.1.4.1 jruoho }
1981 1.1.4.1 jruoho KASSERT(txq->txq_next == NULL);
1982 1.1.4.1 jruoho }
1983 1.1.4.1 jruoho }
1984 1.1.4.1 jruoho
1985 1.1.4.1 jruoho static bool
1986 1.1.4.1 jruoho pq3etsec_txq_consume(
1987 1.1.4.1 jruoho struct pq3etsec_softc *sc,
1988 1.1.4.1 jruoho struct pq3etsec_txqueue *txq)
1989 1.1.4.1 jruoho {
1990 1.1.4.1 jruoho struct ifnet * const ifp = &sc->sc_if;
1991 1.1.4.1 jruoho volatile struct txbd *consumer = txq->txq_consumer;
1992 1.1.4.1 jruoho size_t txfree = 0;
1993 1.1.4.1 jruoho
1994 1.1.4.1 jruoho #if 0
1995 1.1.4.1 jruoho printf("%s: entry: free=%zu\n", __func__, txq->txq_free);
1996 1.1.4.1 jruoho #endif
1997 1.1.4.1 jruoho etsec_write(sc, TSTAT, TSTAT_TXF & txq->txq_qmask);
1998 1.1.4.1 jruoho
1999 1.1.4.1 jruoho for (;;) {
2000 1.1.4.1 jruoho if (consumer == txq->txq_producer) {
2001 1.1.4.1 jruoho txq->txq_consumer = consumer;
2002 1.1.4.1 jruoho txq->txq_free += txfree;
2003 1.1.4.1 jruoho txq->txq_lastintr -= min(txq->txq_lastintr, txfree);
2004 1.1.4.1 jruoho #if 0
2005 1.1.4.1 jruoho printf("%s: empty: freed %zu descriptors going form %zu to %zu\n",
2006 1.1.4.1 jruoho __func__, txfree, txq->txq_free - txfree, txq->txq_free);
2007 1.1.4.1 jruoho #endif
2008 1.1.4.1 jruoho KASSERT(txq->txq_lastintr == 0);
2009 1.1.4.1 jruoho KASSERT(txq->txq_free == txq->txq_last - txq->txq_first - 1);
2010 1.1.4.1 jruoho return true;
2011 1.1.4.1 jruoho }
2012 1.1.4.1 jruoho pq3etsec_txq_desc_postsync(sc, txq, consumer, 1);
2013 1.1.4.1 jruoho const uint16_t txbd_flags = consumer->txbd_flags;
2014 1.1.4.1 jruoho if (txbd_flags & TXBD_R) {
2015 1.1.4.1 jruoho txq->txq_consumer = consumer;
2016 1.1.4.1 jruoho txq->txq_free += txfree;
2017 1.1.4.1 jruoho txq->txq_lastintr -= min(txq->txq_lastintr, txfree);
2018 1.1.4.1 jruoho #if 0
2019 1.1.4.1 jruoho printf("%s: freed %zu descriptors\n",
2020 1.1.4.1 jruoho __func__, txfree);
2021 1.1.4.1 jruoho #endif
2022 1.1.4.1 jruoho return pq3etsec_txq_fillable_p(sc, txq);
2023 1.1.4.1 jruoho }
2024 1.1.4.1 jruoho
2025 1.1.4.1 jruoho /*
2026 1.1.4.1 jruoho * If this is the last descriptor in the chain, get the
2027 1.1.4.1 jruoho * mbuf, free its dmamap, and free the mbuf chain itself.
2028 1.1.4.1 jruoho */
2029 1.1.4.1 jruoho if (txbd_flags & TXBD_L) {
2030 1.1.4.1 jruoho struct mbuf *m;
2031 1.1.4.1 jruoho
2032 1.1.4.1 jruoho IF_DEQUEUE(&txq->txq_mbufs, m);
2033 1.1.4.1 jruoho #ifdef ETSEC_DEBUG
2034 1.1.4.1 jruoho KASSERTMSG(m == txq->txq_lmbufs[consumer-txq->txq_first],
2035 1.1.4.1 jruoho ("%s: %p [%u]: flags %#x m (%p) != %p (%p)", __func__,
2036 1.1.4.1 jruoho consumer, consumer - txq->txq_first, txbd_flags,
2037 1.1.4.1 jruoho m, &txq->txq_lmbufs[consumer-txq->txq_first],
2038 1.1.4.1 jruoho txq->txq_lmbufs[consumer-txq->txq_first]));
2039 1.1.4.1 jruoho #endif
2040 1.1.4.1 jruoho KASSERT(m);
2041 1.1.4.1 jruoho pq3etsec_txq_map_unload(sc, txq, m);
2042 1.1.4.1 jruoho #if 0
2043 1.1.4.1 jruoho printf("%s: mbuf %p: consumed a %u byte packet\n",
2044 1.1.4.1 jruoho __func__, m, m->m_pkthdr.len);
2045 1.1.4.1 jruoho #endif
2046 1.1.4.1 jruoho if (m->m_flags & M_HASFCB)
2047 1.1.4.1 jruoho m_adj(m, sizeof(struct txfcb));
2048 1.1.4.1 jruoho ifp->if_opackets++;
2049 1.1.4.1 jruoho ifp->if_obytes += m->m_pkthdr.len;
2050 1.1.4.1 jruoho if (m->m_flags & M_MCAST)
2051 1.1.4.1 jruoho ifp->if_omcasts++;
2052 1.1.4.1 jruoho if (txbd_flags & TXBD_ERRORS)
2053 1.1.4.1 jruoho ifp->if_oerrors++;
2054 1.1.4.1 jruoho m_freem(m);
2055 1.1.4.1 jruoho #ifdef ETSEC_DEBUG
2056 1.1.4.1 jruoho txq->txq_lmbufs[consumer - txq->txq_first] = NULL;
2057 1.1.4.1 jruoho #endif
2058 1.1.4.1 jruoho } else {
2059 1.1.4.1 jruoho #ifdef ETSEC_DEBUG
2060 1.1.4.1 jruoho KASSERT(txq->txq_lmbufs[consumer-txq->txq_first] == NULL);
2061 1.1.4.1 jruoho #endif
2062 1.1.4.1 jruoho }
2063 1.1.4.1 jruoho
2064 1.1.4.1 jruoho /*
2065 1.1.4.1 jruoho * We own this packet again. Clear all flags except wrap.
2066 1.1.4.1 jruoho */
2067 1.1.4.1 jruoho txfree++;
2068 1.1.4.1 jruoho //consumer->txbd_flags = txbd_flags & TXBD_W;
2069 1.1.4.1 jruoho
2070 1.1.4.1 jruoho /*
2071 1.1.4.1 jruoho * Wrap at the last entry!
2072 1.1.4.1 jruoho */
2073 1.1.4.1 jruoho if (txbd_flags & TXBD_W) {
2074 1.1.4.1 jruoho KASSERT(consumer + 1 == txq->txq_last);
2075 1.1.4.1 jruoho consumer = txq->txq_first;
2076 1.1.4.1 jruoho } else {
2077 1.1.4.1 jruoho consumer++;
2078 1.1.4.1 jruoho KASSERT(consumer < txq->txq_last);
2079 1.1.4.1 jruoho }
2080 1.1.4.1 jruoho }
2081 1.1.4.1 jruoho }
2082 1.1.4.1 jruoho
2083 1.1.4.1 jruoho static void
2084 1.1.4.1 jruoho pq3etsec_txq_purge(
2085 1.1.4.1 jruoho struct pq3etsec_softc *sc,
2086 1.1.4.1 jruoho struct pq3etsec_txqueue *txq)
2087 1.1.4.1 jruoho {
2088 1.1.4.1 jruoho struct mbuf *m;
2089 1.1.4.1 jruoho KASSERT((etsec_read(sc, MACCFG1) & MACCFG1_TX_EN) == 0);
2090 1.1.4.1 jruoho
2091 1.1.4.1 jruoho for (;;) {
2092 1.1.4.1 jruoho IF_DEQUEUE(&txq->txq_mbufs, m);
2093 1.1.4.1 jruoho if (m == NULL)
2094 1.1.4.1 jruoho break;
2095 1.1.4.1 jruoho pq3etsec_txq_map_unload(sc, txq, m);
2096 1.1.4.1 jruoho m_freem(m);
2097 1.1.4.1 jruoho }
2098 1.1.4.1 jruoho if ((m = txq->txq_next) != NULL) {
2099 1.1.4.1 jruoho txq->txq_next = NULL;
2100 1.1.4.1 jruoho pq3etsec_txq_map_unload(sc, txq, m);
2101 1.1.4.1 jruoho m_freem(m);
2102 1.1.4.1 jruoho }
2103 1.1.4.1 jruoho #ifdef ETSEC_DEBUG
2104 1.1.4.1 jruoho memset(txq->txq_lmbufs, 0, sizeof(txq->txq_lmbufs));
2105 1.1.4.1 jruoho #endif
2106 1.1.4.1 jruoho }
2107 1.1.4.1 jruoho
2108 1.1.4.1 jruoho static void
2109 1.1.4.1 jruoho pq3etsec_txq_reset(
2110 1.1.4.1 jruoho struct pq3etsec_softc *sc,
2111 1.1.4.1 jruoho struct pq3etsec_txqueue *txq)
2112 1.1.4.1 jruoho {
2113 1.1.4.1 jruoho /*
2114 1.1.4.1 jruoho * sync all the descriptors
2115 1.1.4.1 jruoho */
2116 1.1.4.1 jruoho pq3etsec_txq_desc_postsync(sc, txq, txq->txq_first,
2117 1.1.4.1 jruoho txq->txq_last - txq->txq_first);
2118 1.1.4.1 jruoho
2119 1.1.4.1 jruoho /*
2120 1.1.4.1 jruoho * Make sure we own all descriptors in the ring.
2121 1.1.4.1 jruoho */
2122 1.1.4.1 jruoho volatile struct txbd *txbd;
2123 1.1.4.1 jruoho for (txbd = txq->txq_first; txbd < txq->txq_last - 1; txbd++) {
2124 1.1.4.1 jruoho txbd->txbd_flags = 0;
2125 1.1.4.1 jruoho }
2126 1.1.4.1 jruoho
2127 1.1.4.1 jruoho /*
2128 1.1.4.1 jruoho * Last descriptor has the wrap flag.
2129 1.1.4.1 jruoho */
2130 1.1.4.1 jruoho txbd->txbd_flags = TXBD_W;
2131 1.1.4.1 jruoho
2132 1.1.4.1 jruoho /*
2133 1.1.4.1 jruoho * Reset the producer consumer indexes.
2134 1.1.4.1 jruoho */
2135 1.1.4.1 jruoho txq->txq_consumer = txq->txq_first;
2136 1.1.4.1 jruoho txq->txq_producer = txq->txq_first;
2137 1.1.4.1 jruoho txq->txq_free = txq->txq_last - txq->txq_first - 1;
2138 1.1.4.1 jruoho txq->txq_threshold = txq->txq_free / 2;
2139 1.1.4.1 jruoho txq->txq_lastintr = 0;
2140 1.1.4.1 jruoho
2141 1.1.4.1 jruoho /*
2142 1.1.4.1 jruoho * What do we want to get interrupted on?
2143 1.1.4.1 jruoho */
2144 1.1.4.1 jruoho sc->sc_imask |= IEVENT_TXF|IEVENT_TXE;
2145 1.1.4.1 jruoho
2146 1.1.4.1 jruoho /*
2147 1.1.4.1 jruoho * Restart the transmit at the first descriptor
2148 1.1.4.1 jruoho */
2149 1.1.4.1 jruoho etsec_write(sc, txq->txq_reg_tbase, txq->txq_descmap->dm_segs->ds_addr);
2150 1.1.4.1 jruoho }
2151 1.1.4.1 jruoho
2152 1.1.4.1 jruoho static void
2153 1.1.4.1 jruoho pq3etsec_ifstart(struct ifnet *ifp)
2154 1.1.4.1 jruoho {
2155 1.1.4.1 jruoho struct pq3etsec_softc * const sc = ifp->if_softc;
2156 1.1.4.1 jruoho
2157 1.1.4.1 jruoho atomic_or_uint(&sc->sc_soft_flags, SOFT_TXINTR);
2158 1.1.4.1 jruoho softint_schedule(sc->sc_soft_ih);
2159 1.1.4.1 jruoho }
2160 1.1.4.1 jruoho
2161 1.1.4.1 jruoho static void
2162 1.1.4.1 jruoho pq3etsec_tx_error(
2163 1.1.4.1 jruoho struct pq3etsec_softc * const sc)
2164 1.1.4.1 jruoho {
2165 1.1.4.1 jruoho struct pq3etsec_txqueue * const txq = &sc->sc_txq;
2166 1.1.4.1 jruoho
2167 1.1.4.1 jruoho pq3etsec_txq_consume(sc, txq);
2168 1.1.4.1 jruoho
2169 1.1.4.1 jruoho if (pq3etsec_txq_fillable_p(sc, txq))
2170 1.1.4.1 jruoho sc->sc_if.if_flags &= ~IFF_OACTIVE;
2171 1.1.4.1 jruoho if (sc->sc_txerrors & (IEVENT_LC|IEVENT_CRL|IEVENT_XFUN|IEVENT_BABT)) {
2172 1.1.4.1 jruoho } else if (sc->sc_txerrors & IEVENT_EBERR) {
2173 1.1.4.1 jruoho }
2174 1.1.4.1 jruoho
2175 1.1.4.1 jruoho if (pq3etsec_txq_active_p(sc, txq))
2176 1.1.4.1 jruoho etsec_write(sc, TSTAT, TSTAT_THLT & txq->txq_qmask);
2177 1.1.4.1 jruoho if (!pq3etsec_txq_enqueue(sc, txq)) {
2178 1.1.4.1 jruoho sc->sc_ev_tx_stall.ev_count++;
2179 1.1.4.1 jruoho sc->sc_if.if_flags |= IFF_OACTIVE;
2180 1.1.4.1 jruoho }
2181 1.1.4.1 jruoho
2182 1.1.4.1 jruoho sc->sc_txerrors = 0;
2183 1.1.4.1 jruoho }
2184 1.1.4.1 jruoho
2185 1.1.4.1 jruoho int
2186 1.1.4.1 jruoho pq3etsec_tx_intr(void *arg)
2187 1.1.4.1 jruoho {
2188 1.1.4.1 jruoho struct pq3etsec_softc * const sc = arg;
2189 1.1.4.1 jruoho
2190 1.1.4.1 jruoho sc->sc_ev_tx_intr.ev_count++;
2191 1.1.4.1 jruoho
2192 1.1.4.1 jruoho uint32_t ievent = etsec_read(sc, IEVENT);
2193 1.1.4.1 jruoho ievent &= IEVENT_TXF|IEVENT_TXB;
2194 1.1.4.1 jruoho etsec_write(sc, IEVENT, ievent); /* write 1 to clear */
2195 1.1.4.1 jruoho
2196 1.1.4.1 jruoho #if 0
2197 1.1.4.1 jruoho aprint_normal_dev(sc->sc_dev, "%s: ievent=%#x imask=%#x\n",
2198 1.1.4.1 jruoho __func__, ievent, etsec_read(sc, IMASK));
2199 1.1.4.1 jruoho #endif
2200 1.1.4.1 jruoho
2201 1.1.4.1 jruoho if (ievent == 0)
2202 1.1.4.1 jruoho return 0;
2203 1.1.4.1 jruoho
2204 1.1.4.1 jruoho sc->sc_imask &= ~(IEVENT_TXF|IEVENT_TXB);
2205 1.1.4.1 jruoho atomic_or_uint(&sc->sc_soft_flags, SOFT_TXINTR);
2206 1.1.4.1 jruoho etsec_write(sc, IMASK, sc->sc_imask);
2207 1.1.4.1 jruoho softint_schedule(sc->sc_soft_ih);
2208 1.1.4.1 jruoho return 1;
2209 1.1.4.1 jruoho }
2210 1.1.4.1 jruoho
2211 1.1.4.1 jruoho int
2212 1.1.4.1 jruoho pq3etsec_rx_intr(void *arg)
2213 1.1.4.1 jruoho {
2214 1.1.4.1 jruoho struct pq3etsec_softc * const sc = arg;
2215 1.1.4.1 jruoho
2216 1.1.4.1 jruoho sc->sc_ev_rx_intr.ev_count++;
2217 1.1.4.1 jruoho
2218 1.1.4.1 jruoho uint32_t ievent = etsec_read(sc, IEVENT);
2219 1.1.4.1 jruoho ievent &= IEVENT_RXF|IEVENT_RXB;
2220 1.1.4.1 jruoho etsec_write(sc, IEVENT, ievent); /* write 1 to clear */
2221 1.1.4.1 jruoho if (ievent == 0)
2222 1.1.4.1 jruoho return 0;
2223 1.1.4.1 jruoho
2224 1.1.4.1 jruoho #if 0
2225 1.1.4.1 jruoho aprint_normal_dev(sc->sc_dev, "%s: ievent=%#x\n", __func__, ievent);
2226 1.1.4.1 jruoho #endif
2227 1.1.4.1 jruoho
2228 1.1.4.1 jruoho sc->sc_imask &= ~(IEVENT_RXF|IEVENT_RXB);
2229 1.1.4.1 jruoho atomic_or_uint(&sc->sc_soft_flags, SOFT_RXINTR);
2230 1.1.4.1 jruoho etsec_write(sc, IMASK, sc->sc_imask);
2231 1.1.4.1 jruoho softint_schedule(sc->sc_soft_ih);
2232 1.1.4.1 jruoho return 1;
2233 1.1.4.1 jruoho }
2234 1.1.4.1 jruoho
2235 1.1.4.1 jruoho int
2236 1.1.4.1 jruoho pq3etsec_error_intr(void *arg)
2237 1.1.4.1 jruoho {
2238 1.1.4.1 jruoho struct pq3etsec_softc * const sc = arg;
2239 1.1.4.1 jruoho
2240 1.1.4.1 jruoho sc->sc_ev_error_intr.ev_count++;
2241 1.1.4.1 jruoho
2242 1.1.4.1 jruoho for (int rv = 0, soft_flags = 0;; rv = 1) {
2243 1.1.4.1 jruoho uint32_t ievent = etsec_read(sc, IEVENT);
2244 1.1.4.1 jruoho ievent &= ~(IEVENT_RXF|IEVENT_RXB|IEVENT_TXF|IEVENT_TXB);
2245 1.1.4.1 jruoho etsec_write(sc, IEVENT, ievent); /* write 1 to clear */
2246 1.1.4.1 jruoho if (ievent == 0) {
2247 1.1.4.1 jruoho if (soft_flags) {
2248 1.1.4.1 jruoho atomic_or_uint(&sc->sc_soft_flags, soft_flags);
2249 1.1.4.1 jruoho softint_schedule(sc->sc_soft_ih);
2250 1.1.4.1 jruoho }
2251 1.1.4.1 jruoho return rv;
2252 1.1.4.1 jruoho }
2253 1.1.4.1 jruoho #if 0
2254 1.1.4.1 jruoho aprint_normal_dev(sc->sc_dev, "%s: ievent=%#x imask=%#x\n",
2255 1.1.4.1 jruoho __func__, ievent, etsec_read(sc, IMASK));
2256 1.1.4.1 jruoho #endif
2257 1.1.4.1 jruoho
2258 1.1.4.1 jruoho if (ievent & (IEVENT_GRSC|IEVENT_GTSC)) {
2259 1.1.4.1 jruoho sc->sc_imask &= ~(IEVENT_GRSC|IEVENT_GTSC);
2260 1.1.4.1 jruoho etsec_write(sc, IMASK, sc->sc_imask);
2261 1.1.4.1 jruoho wakeup(sc);
2262 1.1.4.1 jruoho }
2263 1.1.4.1 jruoho if (ievent & (IEVENT_MMRD|IEVENT_MMWR)) {
2264 1.1.4.1 jruoho sc->sc_imask &= ~(IEVENT_MMRD|IEVENT_MMWR);
2265 1.1.4.1 jruoho etsec_write(sc, IMASK, sc->sc_imask);
2266 1.1.4.1 jruoho wakeup(&sc->sc_mii);
2267 1.1.4.1 jruoho }
2268 1.1.4.1 jruoho if (ievent & IEVENT_BSY) {
2269 1.1.4.1 jruoho soft_flags |= SOFT_RXBSY;
2270 1.1.4.1 jruoho sc->sc_imask &= ~IEVENT_BSY;
2271 1.1.4.1 jruoho etsec_write(sc, IMASK, sc->sc_imask);
2272 1.1.4.1 jruoho }
2273 1.1.4.1 jruoho if (ievent & IEVENT_TXE) {
2274 1.1.4.1 jruoho soft_flags |= SOFT_TXERROR;
2275 1.1.4.1 jruoho sc->sc_imask &= ~IEVENT_TXE;
2276 1.1.4.1 jruoho sc->sc_txerrors |= ievent;
2277 1.1.4.1 jruoho }
2278 1.1.4.1 jruoho if (ievent & IEVENT_TXC) {
2279 1.1.4.1 jruoho sc->sc_ev_tx_pause.ev_count++;
2280 1.1.4.1 jruoho }
2281 1.1.4.1 jruoho if (ievent & IEVENT_RXC) {
2282 1.1.4.1 jruoho sc->sc_ev_rx_pause.ev_count++;
2283 1.1.4.1 jruoho }
2284 1.1.4.1 jruoho if (ievent & IEVENT_DPE) {
2285 1.1.4.1 jruoho soft_flags |= SOFT_RESET;
2286 1.1.4.1 jruoho sc->sc_imask &= ~IEVENT_DPE;
2287 1.1.4.1 jruoho etsec_write(sc, IMASK, sc->sc_imask);
2288 1.1.4.1 jruoho }
2289 1.1.4.1 jruoho }
2290 1.1.4.1 jruoho }
2291 1.1.4.1 jruoho
2292 1.1.4.1 jruoho void
2293 1.1.4.1 jruoho pq3etsec_soft_intr(void *arg)
2294 1.1.4.1 jruoho {
2295 1.1.4.1 jruoho struct pq3etsec_softc * const sc = arg;
2296 1.1.4.1 jruoho struct ifnet * const ifp = &sc->sc_if;
2297 1.1.4.1 jruoho
2298 1.1.4.1 jruoho mutex_enter(sc->sc_lock);
2299 1.1.4.1 jruoho
2300 1.1.4.1 jruoho u_int soft_flags = atomic_swap_uint(&sc->sc_soft_flags, 0);
2301 1.1.4.1 jruoho
2302 1.1.4.1 jruoho sc->sc_ev_soft_intr.ev_count++;
2303 1.1.4.1 jruoho
2304 1.1.4.1 jruoho if (soft_flags & SOFT_RESET) {
2305 1.1.4.1 jruoho int s = splnet();
2306 1.1.4.1 jruoho pq3etsec_ifinit(ifp);
2307 1.1.4.1 jruoho splx(s);
2308 1.1.4.1 jruoho soft_flags = 0;
2309 1.1.4.1 jruoho }
2310 1.1.4.1 jruoho
2311 1.1.4.1 jruoho if (soft_flags & SOFT_RXBSY) {
2312 1.1.4.1 jruoho struct pq3etsec_rxqueue * const rxq = &sc->sc_rxq;
2313 1.1.4.1 jruoho size_t threshold = 5 * rxq->rxq_threshold / 4;
2314 1.1.4.1 jruoho if (threshold >= rxq->rxq_last - rxq->rxq_first) {
2315 1.1.4.1 jruoho threshold = rxq->rxq_last - rxq->rxq_first - 1;
2316 1.1.4.1 jruoho } else {
2317 1.1.4.1 jruoho sc->sc_imask |= IEVENT_BSY;
2318 1.1.4.1 jruoho }
2319 1.1.4.1 jruoho aprint_normal_dev(sc->sc_dev,
2320 1.1.4.1 jruoho "increasing receive buffers from %zu to %zu\n",
2321 1.1.4.1 jruoho rxq->rxq_threshold, threshold);
2322 1.1.4.1 jruoho rxq->rxq_threshold = threshold;
2323 1.1.4.1 jruoho }
2324 1.1.4.1 jruoho
2325 1.1.4.1 jruoho if ((soft_flags & SOFT_TXINTR)
2326 1.1.4.1 jruoho || pq3etsec_txq_active_p(sc, &sc->sc_txq)) {
2327 1.1.4.1 jruoho /*
2328 1.1.4.1 jruoho * Let's do what we came here for. Consume transmitted
2329 1.1.4.1 jruoho * packets off the the transmit ring.
2330 1.1.4.1 jruoho */
2331 1.1.4.1 jruoho if (!pq3etsec_txq_consume(sc, &sc->sc_txq)
2332 1.1.4.1 jruoho || !pq3etsec_txq_enqueue(sc, &sc->sc_txq)) {
2333 1.1.4.1 jruoho sc->sc_ev_tx_stall.ev_count++;
2334 1.1.4.1 jruoho ifp->if_flags |= IFF_OACTIVE;
2335 1.1.4.1 jruoho } else {
2336 1.1.4.1 jruoho ifp->if_flags &= ~IFF_OACTIVE;
2337 1.1.4.1 jruoho }
2338 1.1.4.1 jruoho sc->sc_imask |= IEVENT_TXF;
2339 1.1.4.1 jruoho }
2340 1.1.4.1 jruoho
2341 1.1.4.1 jruoho if (soft_flags & (SOFT_RXINTR|SOFT_RXBSY)) {
2342 1.1.4.1 jruoho /*
2343 1.1.4.1 jruoho * Let's consume
2344 1.1.4.1 jruoho */
2345 1.1.4.1 jruoho pq3etsec_rxq_consume(sc, &sc->sc_rxq);
2346 1.1.4.1 jruoho sc->sc_imask |= IEVENT_RXF;
2347 1.1.4.1 jruoho }
2348 1.1.4.1 jruoho
2349 1.1.4.1 jruoho if (soft_flags & SOFT_TXERROR) {
2350 1.1.4.1 jruoho pq3etsec_tx_error(sc);
2351 1.1.4.1 jruoho sc->sc_imask |= IEVENT_TXE;
2352 1.1.4.1 jruoho }
2353 1.1.4.1 jruoho
2354 1.1.4.1 jruoho if (ifp->if_flags & IFF_RUNNING) {
2355 1.1.4.1 jruoho pq3etsec_rxq_produce(sc, &sc->sc_rxq);
2356 1.1.4.1 jruoho etsec_write(sc, IMASK, sc->sc_imask);
2357 1.1.4.1 jruoho } else {
2358 1.1.4.1 jruoho KASSERT((soft_flags & SOFT_RXBSY) == 0);
2359 1.1.4.1 jruoho }
2360 1.1.4.1 jruoho
2361 1.1.4.1 jruoho mutex_exit(sc->sc_lock);
2362 1.1.4.1 jruoho }
2363 1.1.4.1 jruoho
2364 1.1.4.1 jruoho static void
2365 1.1.4.1 jruoho pq3etsec_mii_tick(void *arg)
2366 1.1.4.1 jruoho {
2367 1.1.4.1 jruoho struct pq3etsec_softc * const sc = arg;
2368 1.1.4.1 jruoho mutex_enter(sc->sc_lock);
2369 1.1.4.1 jruoho callout_ack(&sc->sc_mii_callout);
2370 1.1.4.1 jruoho sc->sc_ev_mii_ticks.ev_count++;
2371 1.1.4.1 jruoho #ifdef DEBUG
2372 1.1.4.1 jruoho uint64_t now = mftb();
2373 1.1.4.1 jruoho if (now - sc->sc_mii_last_tick < cpu_timebase - 5000) {
2374 1.1.4.1 jruoho aprint_debug_dev(sc->sc_dev, "%s: diff=%"PRIu64"\n",
2375 1.1.4.1 jruoho __func__, now - sc->sc_mii_last_tick);
2376 1.1.4.1 jruoho callout_stop(&sc->sc_mii_callout);
2377 1.1.4.1 jruoho }
2378 1.1.4.1 jruoho #endif
2379 1.1.4.1 jruoho mii_tick(&sc->sc_mii);
2380 1.1.4.1 jruoho int s = splnet();
2381 1.1.4.1 jruoho if (sc->sc_soft_flags & SOFT_RESET)
2382 1.1.4.1 jruoho softint_schedule(sc->sc_soft_ih);
2383 1.1.4.1 jruoho splx(s);
2384 1.1.4.1 jruoho callout_schedule(&sc->sc_mii_callout, hz);
2385 1.1.4.1 jruoho sc->sc_mii_last_tick = now;
2386 1.1.4.1 jruoho mutex_exit(sc->sc_lock);
2387 1.1.4.1 jruoho }
2388