acpi_cpu_md.c revision 1.34.2.2 1 1.34.2.2 jym /* $NetBSD: acpi_cpu_md.c,v 1.34.2.2 2010/10/24 22:48:16 jym Exp $ */
2 1.34.2.2 jym
3 1.34.2.2 jym /*-
4 1.34.2.2 jym * Copyright (c) 2010 Jukka Ruohonen <jruohonen (at) iki.fi>
5 1.34.2.2 jym * All rights reserved.
6 1.34.2.2 jym *
7 1.34.2.2 jym * Redistribution and use in source and binary forms, with or without
8 1.34.2.2 jym * modification, are permitted provided that the following conditions
9 1.34.2.2 jym * are met:
10 1.34.2.2 jym *
11 1.34.2.2 jym * 1. Redistributions of source code must retain the above copyright
12 1.34.2.2 jym * notice, this list of conditions and the following disclaimer.
13 1.34.2.2 jym * 2. Redistributions in binary form must reproduce the above copyright
14 1.34.2.2 jym * notice, this list of conditions and the following disclaimer in the
15 1.34.2.2 jym * documentation and/or other materials provided with the distribution.
16 1.34.2.2 jym *
17 1.34.2.2 jym * THIS SOFTWARE IS PROVIDED BY THE AUTHOR AND CONTRIBUTORS ``AS IS'' AND
18 1.34.2.2 jym * ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
19 1.34.2.2 jym * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
20 1.34.2.2 jym * ARE DISCLAIMED. IN NO EVENT SHALL THE AUTHOR OR CONTRIBUTORS BE LIABLE
21 1.34.2.2 jym * FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL
22 1.34.2.2 jym * DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS
23 1.34.2.2 jym * OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION)
24 1.34.2.2 jym * HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
25 1.34.2.2 jym * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
26 1.34.2.2 jym * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF
27 1.34.2.2 jym * SUCH DAMAGE.
28 1.34.2.2 jym */
29 1.34.2.2 jym #include <sys/cdefs.h>
30 1.34.2.2 jym __KERNEL_RCSID(0, "$NetBSD: acpi_cpu_md.c,v 1.34.2.2 2010/10/24 22:48:16 jym Exp $");
31 1.34.2.2 jym
32 1.34.2.2 jym #include <sys/param.h>
33 1.34.2.2 jym #include <sys/bus.h>
34 1.34.2.2 jym #include <sys/kcore.h>
35 1.34.2.2 jym #include <sys/sysctl.h>
36 1.34.2.2 jym #include <sys/xcall.h>
37 1.34.2.2 jym
38 1.34.2.2 jym #include <x86/cpu.h>
39 1.34.2.2 jym #include <x86/cpufunc.h>
40 1.34.2.2 jym #include <x86/cputypes.h>
41 1.34.2.2 jym #include <x86/cpuvar.h>
42 1.34.2.2 jym #include <x86/cpu_msr.h>
43 1.34.2.2 jym #include <x86/machdep.h>
44 1.34.2.2 jym
45 1.34.2.2 jym #include <dev/acpi/acpica.h>
46 1.34.2.2 jym #include <dev/acpi/acpi_cpu.h>
47 1.34.2.2 jym
48 1.34.2.2 jym #include <dev/pci/pcivar.h>
49 1.34.2.2 jym #include <dev/pci/pcidevs.h>
50 1.34.2.2 jym
51 1.34.2.2 jym #define ACPICPU_P_STATE_STATUS 0
52 1.34.2.2 jym
53 1.34.2.2 jym /*
54 1.34.2.2 jym * AMD families 10h and 11h.
55 1.34.2.2 jym */
56 1.34.2.2 jym #define MSR_10H_LIMIT 0xc0010061
57 1.34.2.2 jym #define MSR_10H_CONTROL 0xc0010062
58 1.34.2.2 jym #define MSR_10H_STATUS 0xc0010063
59 1.34.2.2 jym #define MSR_10H_CONFIG 0xc0010064
60 1.34.2.2 jym
61 1.34.2.2 jym /*
62 1.34.2.2 jym * AMD family 0Fh.
63 1.34.2.2 jym */
64 1.34.2.2 jym #define MSR_0FH_CONTROL 0xc0010041
65 1.34.2.2 jym #define MSR_0FH_STATUS 0xc0010042
66 1.34.2.2 jym
67 1.34.2.2 jym #define MSR_0FH_STATUS_CFID __BITS( 0, 5)
68 1.34.2.2 jym #define MSR_0FH_STATUS_CVID __BITS(32, 36)
69 1.34.2.2 jym #define MSR_0FH_STATUS_PENDING __BITS(31, 31)
70 1.34.2.2 jym
71 1.34.2.2 jym #define MSR_0FH_CONTROL_FID __BITS( 0, 5)
72 1.34.2.2 jym #define MSR_0FH_CONTROL_VID __BITS( 8, 12)
73 1.34.2.2 jym #define MSR_0FH_CONTROL_CHG __BITS(16, 16)
74 1.34.2.2 jym #define MSR_0FH_CONTROL_CNT __BITS(32, 51)
75 1.34.2.2 jym
76 1.34.2.2 jym #define ACPI_0FH_STATUS_FID __BITS( 0, 5)
77 1.34.2.2 jym #define ACPI_0FH_STATUS_VID __BITS( 6, 10)
78 1.34.2.2 jym
79 1.34.2.2 jym #define ACPI_0FH_CONTROL_FID __BITS( 0, 5)
80 1.34.2.2 jym #define ACPI_0FH_CONTROL_VID __BITS( 6, 10)
81 1.34.2.2 jym #define ACPI_0FH_CONTROL_VST __BITS(11, 17)
82 1.34.2.2 jym #define ACPI_0FH_CONTROL_MVS __BITS(18, 19)
83 1.34.2.2 jym #define ACPI_0FH_CONTROL_PLL __BITS(20, 26)
84 1.34.2.2 jym #define ACPI_0FH_CONTROL_RVO __BITS(28, 29)
85 1.34.2.2 jym #define ACPI_0FH_CONTROL_IRT __BITS(30, 31)
86 1.34.2.2 jym
87 1.34.2.2 jym #define FID_TO_VCO_FID(fidd) (((fid) < 8) ? (8 + ((fid) << 1)) : (fid))
88 1.34.2.2 jym
89 1.34.2.2 jym static char native_idle_text[16];
90 1.34.2.2 jym void (*native_idle)(void) = NULL;
91 1.34.2.2 jym
92 1.34.2.2 jym static int acpicpu_md_quirks_piix4(struct pci_attach_args *);
93 1.34.2.2 jym static void acpicpu_md_pstate_status(void *, void *);
94 1.34.2.2 jym static int acpicpu_md_pstate_fidvid_get(struct acpicpu_softc *,
95 1.34.2.2 jym uint32_t *);
96 1.34.2.2 jym static int acpicpu_md_pstate_fidvid_set(struct acpicpu_pstate *);
97 1.34.2.2 jym static int acpicpu_md_pstate_fidvid_read(uint32_t *, uint32_t *);
98 1.34.2.2 jym static void acpicpu_md_pstate_fidvid_write(uint32_t, uint32_t,
99 1.34.2.2 jym uint32_t, uint32_t);
100 1.34.2.2 jym static void acpicpu_md_tstate_status(void *, void *);
101 1.34.2.2 jym static int acpicpu_md_pstate_sysctl_init(void);
102 1.34.2.2 jym static int acpicpu_md_pstate_sysctl_get(SYSCTLFN_PROTO);
103 1.34.2.2 jym static int acpicpu_md_pstate_sysctl_set(SYSCTLFN_PROTO);
104 1.34.2.2 jym static int acpicpu_md_pstate_sysctl_all(SYSCTLFN_PROTO);
105 1.34.2.2 jym
106 1.34.2.2 jym extern uint32_t cpus_running;
107 1.34.2.2 jym extern struct acpicpu_softc **acpicpu_sc;
108 1.34.2.2 jym static struct sysctllog *acpicpu_log = NULL;
109 1.34.2.2 jym
110 1.34.2.2 jym uint32_t
111 1.34.2.2 jym acpicpu_md_cap(void)
112 1.34.2.2 jym {
113 1.34.2.2 jym struct cpu_info *ci = curcpu();
114 1.34.2.2 jym uint32_t val = 0;
115 1.34.2.2 jym
116 1.34.2.2 jym if (cpu_vendor != CPUVENDOR_IDT &&
117 1.34.2.2 jym cpu_vendor != CPUVENDOR_INTEL)
118 1.34.2.2 jym return val;
119 1.34.2.2 jym
120 1.34.2.2 jym /*
121 1.34.2.2 jym * Basic SMP C-states (required for _CST).
122 1.34.2.2 jym */
123 1.34.2.2 jym val |= ACPICPU_PDC_C_C1PT | ACPICPU_PDC_C_C2C3;
124 1.34.2.2 jym
125 1.34.2.2 jym /*
126 1.34.2.2 jym * If MONITOR/MWAIT is available, announce
127 1.34.2.2 jym * support for native instructions in all C-states.
128 1.34.2.2 jym */
129 1.34.2.2 jym if ((ci->ci_feat_val[1] & CPUID2_MONITOR) != 0)
130 1.34.2.2 jym val |= ACPICPU_PDC_C_C1_FFH | ACPICPU_PDC_C_C2C3_FFH;
131 1.34.2.2 jym
132 1.34.2.2 jym /*
133 1.34.2.2 jym * Set native P- and T-states, if available.
134 1.34.2.2 jym */
135 1.34.2.2 jym if ((ci->ci_feat_val[1] & CPUID2_EST) != 0)
136 1.34.2.2 jym val |= ACPICPU_PDC_P_FFH;
137 1.34.2.2 jym
138 1.34.2.2 jym if ((ci->ci_feat_val[0] & CPUID_ACPI) != 0)
139 1.34.2.2 jym val |= ACPICPU_PDC_T_FFH;
140 1.34.2.2 jym
141 1.34.2.2 jym return val;
142 1.34.2.2 jym }
143 1.34.2.2 jym
144 1.34.2.2 jym uint32_t
145 1.34.2.2 jym acpicpu_md_quirks(void)
146 1.34.2.2 jym {
147 1.34.2.2 jym struct cpu_info *ci = curcpu();
148 1.34.2.2 jym struct pci_attach_args pa;
149 1.34.2.2 jym uint32_t family, val = 0;
150 1.34.2.2 jym uint32_t regs[4];
151 1.34.2.2 jym
152 1.34.2.2 jym if (acpicpu_md_cpus_running() == 1)
153 1.34.2.2 jym val |= ACPICPU_FLAG_C_BM;
154 1.34.2.2 jym
155 1.34.2.2 jym if ((ci->ci_feat_val[1] & CPUID2_MONITOR) != 0)
156 1.34.2.2 jym val |= ACPICPU_FLAG_C_FFH;
157 1.34.2.2 jym
158 1.34.2.2 jym val |= ACPICPU_FLAG_C_APIC | ACPICPU_FLAG_C_TSC;
159 1.34.2.2 jym
160 1.34.2.2 jym switch (cpu_vendor) {
161 1.34.2.2 jym
162 1.34.2.2 jym case CPUVENDOR_IDT:
163 1.34.2.2 jym
164 1.34.2.2 jym if ((ci->ci_feat_val[1] & CPUID2_EST) != 0)
165 1.34.2.2 jym val |= ACPICPU_FLAG_P_FFH;
166 1.34.2.2 jym
167 1.34.2.2 jym if ((ci->ci_feat_val[0] & CPUID_ACPI) != 0)
168 1.34.2.2 jym val |= ACPICPU_FLAG_T_FFH;
169 1.34.2.2 jym
170 1.34.2.2 jym break;
171 1.34.2.2 jym
172 1.34.2.2 jym case CPUVENDOR_INTEL:
173 1.34.2.2 jym
174 1.34.2.2 jym val |= ACPICPU_FLAG_C_BM | ACPICPU_FLAG_C_ARB;
175 1.34.2.2 jym
176 1.34.2.2 jym if ((ci->ci_feat_val[1] & CPUID2_EST) != 0)
177 1.34.2.2 jym val |= ACPICPU_FLAG_P_FFH;
178 1.34.2.2 jym
179 1.34.2.2 jym if ((ci->ci_feat_val[0] & CPUID_ACPI) != 0)
180 1.34.2.2 jym val |= ACPICPU_FLAG_T_FFH;
181 1.34.2.2 jym
182 1.34.2.2 jym /*
183 1.34.2.2 jym * Check whether MSR_APERF, MSR_MPERF, and Turbo
184 1.34.2.2 jym * Boost are available. Also see if we might have
185 1.34.2.2 jym * an invariant local APIC timer ("ARAT").
186 1.34.2.2 jym */
187 1.34.2.2 jym if (cpuid_level >= 0x06) {
188 1.34.2.2 jym
189 1.34.2.2 jym x86_cpuid(0x06, regs);
190 1.34.2.2 jym
191 1.34.2.2 jym if ((regs[2] & CPUID_DSPM_HWF) != 0)
192 1.34.2.2 jym val |= ACPICPU_FLAG_P_HW;
193 1.34.2.2 jym
194 1.34.2.2 jym if ((regs[0] & CPUID_DSPM_IDA) != 0)
195 1.34.2.2 jym val |= ACPICPU_FLAG_P_TURBO;
196 1.34.2.2 jym
197 1.34.2.2 jym if ((regs[0] & CPUID_DSPM_ARAT) != 0)
198 1.34.2.2 jym val &= ~ACPICPU_FLAG_C_APIC;
199 1.34.2.2 jym }
200 1.34.2.2 jym
201 1.34.2.2 jym /*
202 1.34.2.2 jym * Detect whether TSC is invariant. If it is not,
203 1.34.2.2 jym * we keep the flag to note that TSC will not run
204 1.34.2.2 jym * at constant rate. Depending on the CPU, this may
205 1.34.2.2 jym * affect P- and T-state changes, but especially
206 1.34.2.2 jym * relevant are C-states; with variant TSC, states
207 1.34.2.2 jym * larger than C1 may completely stop the counter.
208 1.34.2.2 jym */
209 1.34.2.2 jym x86_cpuid(0x80000000, regs);
210 1.34.2.2 jym
211 1.34.2.2 jym if (regs[0] >= 0x80000007) {
212 1.34.2.2 jym
213 1.34.2.2 jym x86_cpuid(0x80000007, regs);
214 1.34.2.2 jym
215 1.34.2.2 jym if ((regs[3] & __BIT(8)) != 0)
216 1.34.2.2 jym val &= ~ACPICPU_FLAG_C_TSC;
217 1.34.2.2 jym }
218 1.34.2.2 jym
219 1.34.2.2 jym break;
220 1.34.2.2 jym
221 1.34.2.2 jym case CPUVENDOR_AMD:
222 1.34.2.2 jym
223 1.34.2.2 jym x86_cpuid(0x80000000, regs);
224 1.34.2.2 jym
225 1.34.2.2 jym if (regs[0] < 0x80000007)
226 1.34.2.2 jym break;
227 1.34.2.2 jym
228 1.34.2.2 jym x86_cpuid(0x80000007, regs);
229 1.34.2.2 jym
230 1.34.2.2 jym family = CPUID2FAMILY(ci->ci_signature);
231 1.34.2.2 jym
232 1.34.2.2 jym if (family == 0xf)
233 1.34.2.2 jym family += CPUID2EXTFAMILY(ci->ci_signature);
234 1.34.2.2 jym
235 1.34.2.2 jym switch (family) {
236 1.34.2.2 jym
237 1.34.2.2 jym case 0x0f:
238 1.34.2.2 jym
239 1.34.2.2 jym if ((regs[3] & CPUID_APM_FID) == 0)
240 1.34.2.2 jym break;
241 1.34.2.2 jym
242 1.34.2.2 jym if ((regs[3] & CPUID_APM_VID) == 0)
243 1.34.2.2 jym break;
244 1.34.2.2 jym
245 1.34.2.2 jym val |= ACPICPU_FLAG_P_FFH | ACPICPU_FLAG_P_FIDVID;
246 1.34.2.2 jym break;
247 1.34.2.2 jym
248 1.34.2.2 jym case 0x10:
249 1.34.2.2 jym case 0x11:
250 1.34.2.2 jym
251 1.34.2.2 jym if ((regs[3] & CPUID_APM_TSC) != 0)
252 1.34.2.2 jym val &= ~ACPICPU_FLAG_C_TSC;
253 1.34.2.2 jym
254 1.34.2.2 jym if ((regs[3] & CPUID_APM_HWP) != 0)
255 1.34.2.2 jym val |= ACPICPU_FLAG_P_FFH;
256 1.34.2.2 jym
257 1.34.2.2 jym if ((regs[3] & CPUID_APM_CPB) != 0)
258 1.34.2.2 jym val |= ACPICPU_FLAG_P_TURBO;
259 1.34.2.2 jym }
260 1.34.2.2 jym
261 1.34.2.2 jym break;
262 1.34.2.2 jym }
263 1.34.2.2 jym
264 1.34.2.2 jym /*
265 1.34.2.2 jym * There are several erratums for PIIX4.
266 1.34.2.2 jym */
267 1.34.2.2 jym if (pci_find_device(&pa, acpicpu_md_quirks_piix4) != 0)
268 1.34.2.2 jym val |= ACPICPU_FLAG_PIIX4;
269 1.34.2.2 jym
270 1.34.2.2 jym return val;
271 1.34.2.2 jym }
272 1.34.2.2 jym
273 1.34.2.2 jym static int
274 1.34.2.2 jym acpicpu_md_quirks_piix4(struct pci_attach_args *pa)
275 1.34.2.2 jym {
276 1.34.2.2 jym
277 1.34.2.2 jym /*
278 1.34.2.2 jym * XXX: The pci_find_device(9) function only
279 1.34.2.2 jym * deals with attached devices. Change this
280 1.34.2.2 jym * to use something like pci_device_foreach().
281 1.34.2.2 jym */
282 1.34.2.2 jym if (PCI_VENDOR(pa->pa_id) != PCI_VENDOR_INTEL)
283 1.34.2.2 jym return 0;
284 1.34.2.2 jym
285 1.34.2.2 jym if (PCI_PRODUCT(pa->pa_id) == PCI_PRODUCT_INTEL_82371AB_ISA ||
286 1.34.2.2 jym PCI_PRODUCT(pa->pa_id) == PCI_PRODUCT_INTEL_82440MX_PMC)
287 1.34.2.2 jym return 1;
288 1.34.2.2 jym
289 1.34.2.2 jym return 0;
290 1.34.2.2 jym }
291 1.34.2.2 jym
292 1.34.2.2 jym uint32_t
293 1.34.2.2 jym acpicpu_md_cpus_running(void)
294 1.34.2.2 jym {
295 1.34.2.2 jym
296 1.34.2.2 jym return popcount32(cpus_running);
297 1.34.2.2 jym }
298 1.34.2.2 jym
299 1.34.2.2 jym int
300 1.34.2.2 jym acpicpu_md_idle_start(struct acpicpu_softc *sc)
301 1.34.2.2 jym {
302 1.34.2.2 jym const size_t size = sizeof(native_idle_text);
303 1.34.2.2 jym struct acpicpu_cstate *cs;
304 1.34.2.2 jym bool ipi = false;
305 1.34.2.2 jym int i;
306 1.34.2.2 jym
307 1.34.2.2 jym x86_cpu_idle_get(&native_idle, native_idle_text, size);
308 1.34.2.2 jym
309 1.34.2.2 jym for (i = 0; i < ACPI_C_STATE_COUNT; i++) {
310 1.34.2.2 jym
311 1.34.2.2 jym cs = &sc->sc_cstate[i];
312 1.34.2.2 jym
313 1.34.2.2 jym if (cs->cs_method == ACPICPU_C_STATE_HALT) {
314 1.34.2.2 jym ipi = true;
315 1.34.2.2 jym break;
316 1.34.2.2 jym }
317 1.34.2.2 jym }
318 1.34.2.2 jym
319 1.34.2.2 jym x86_cpu_idle_set(acpicpu_cstate_idle, "acpi", ipi);
320 1.34.2.2 jym
321 1.34.2.2 jym return 0;
322 1.34.2.2 jym }
323 1.34.2.2 jym
324 1.34.2.2 jym int
325 1.34.2.2 jym acpicpu_md_idle_stop(void)
326 1.34.2.2 jym {
327 1.34.2.2 jym uint64_t xc;
328 1.34.2.2 jym bool ipi;
329 1.34.2.2 jym
330 1.34.2.2 jym ipi = (native_idle != x86_cpu_idle_halt) ? false : true;
331 1.34.2.2 jym x86_cpu_idle_set(native_idle, native_idle_text, ipi);
332 1.34.2.2 jym
333 1.34.2.2 jym /*
334 1.34.2.2 jym * Run a cross-call to ensure that all CPUs are
335 1.34.2.2 jym * out from the ACPI idle-loop before detachment.
336 1.34.2.2 jym */
337 1.34.2.2 jym xc = xc_broadcast(0, (xcfunc_t)nullop, NULL, NULL);
338 1.34.2.2 jym xc_wait(xc);
339 1.34.2.2 jym
340 1.34.2.2 jym return 0;
341 1.34.2.2 jym }
342 1.34.2.2 jym
343 1.34.2.2 jym /*
344 1.34.2.2 jym * Called with interrupts disabled.
345 1.34.2.2 jym * Caller should enable interrupts after return.
346 1.34.2.2 jym */
347 1.34.2.2 jym void
348 1.34.2.2 jym acpicpu_md_idle_enter(int method, int state)
349 1.34.2.2 jym {
350 1.34.2.2 jym struct cpu_info *ci = curcpu();
351 1.34.2.2 jym
352 1.34.2.2 jym switch (method) {
353 1.34.2.2 jym
354 1.34.2.2 jym case ACPICPU_C_STATE_FFH:
355 1.34.2.2 jym
356 1.34.2.2 jym x86_enable_intr();
357 1.34.2.2 jym x86_monitor(&ci->ci_want_resched, 0, 0);
358 1.34.2.2 jym
359 1.34.2.2 jym if (__predict_false(ci->ci_want_resched != 0))
360 1.34.2.2 jym return;
361 1.34.2.2 jym
362 1.34.2.2 jym x86_mwait((state - 1) << 4, 0);
363 1.34.2.2 jym break;
364 1.34.2.2 jym
365 1.34.2.2 jym case ACPICPU_C_STATE_HALT:
366 1.34.2.2 jym
367 1.34.2.2 jym if (__predict_false(ci->ci_want_resched != 0))
368 1.34.2.2 jym return;
369 1.34.2.2 jym
370 1.34.2.2 jym x86_stihlt();
371 1.34.2.2 jym break;
372 1.34.2.2 jym }
373 1.34.2.2 jym }
374 1.34.2.2 jym
375 1.34.2.2 jym int
376 1.34.2.2 jym acpicpu_md_pstate_start(void)
377 1.34.2.2 jym {
378 1.34.2.2 jym const uint64_t est = __BIT(16);
379 1.34.2.2 jym uint64_t val;
380 1.34.2.2 jym
381 1.34.2.2 jym switch (cpu_vendor) {
382 1.34.2.2 jym
383 1.34.2.2 jym case CPUVENDOR_IDT:
384 1.34.2.2 jym case CPUVENDOR_INTEL:
385 1.34.2.2 jym
386 1.34.2.2 jym val = rdmsr(MSR_MISC_ENABLE);
387 1.34.2.2 jym
388 1.34.2.2 jym if ((val & est) == 0) {
389 1.34.2.2 jym
390 1.34.2.2 jym val |= est;
391 1.34.2.2 jym
392 1.34.2.2 jym wrmsr(MSR_MISC_ENABLE, val);
393 1.34.2.2 jym val = rdmsr(MSR_MISC_ENABLE);
394 1.34.2.2 jym
395 1.34.2.2 jym if ((val & est) == 0)
396 1.34.2.2 jym return ENOTTY;
397 1.34.2.2 jym }
398 1.34.2.2 jym }
399 1.34.2.2 jym
400 1.34.2.2 jym return acpicpu_md_pstate_sysctl_init();
401 1.34.2.2 jym }
402 1.34.2.2 jym
403 1.34.2.2 jym int
404 1.34.2.2 jym acpicpu_md_pstate_stop(void)
405 1.34.2.2 jym {
406 1.34.2.2 jym
407 1.34.2.2 jym if (acpicpu_log != NULL)
408 1.34.2.2 jym sysctl_teardown(&acpicpu_log);
409 1.34.2.2 jym
410 1.34.2.2 jym return 0;
411 1.34.2.2 jym }
412 1.34.2.2 jym
413 1.34.2.2 jym int
414 1.34.2.2 jym acpicpu_md_pstate_pss(struct acpicpu_softc *sc)
415 1.34.2.2 jym {
416 1.34.2.2 jym struct acpicpu_pstate *ps, msr;
417 1.34.2.2 jym struct cpu_info *ci = curcpu();
418 1.34.2.2 jym uint32_t family, i = 0;
419 1.34.2.2 jym
420 1.34.2.2 jym (void)memset(&msr, 0, sizeof(struct acpicpu_pstate));
421 1.34.2.2 jym
422 1.34.2.2 jym switch (cpu_vendor) {
423 1.34.2.2 jym
424 1.34.2.2 jym case CPUVENDOR_IDT:
425 1.34.2.2 jym case CPUVENDOR_INTEL:
426 1.34.2.2 jym
427 1.34.2.2 jym /*
428 1.34.2.2 jym * If the so-called Turbo Boost is present,
429 1.34.2.2 jym * the P0-state is always the "turbo state".
430 1.34.2.2 jym *
431 1.34.2.2 jym * For discussion, see:
432 1.34.2.2 jym *
433 1.34.2.2 jym * Intel Corporation: Intel Turbo Boost Technology
434 1.34.2.2 jym * in Intel Core(tm) Microarchitectures (Nehalem)
435 1.34.2.2 jym * Based Processors. White Paper, November 2008.
436 1.34.2.2 jym */
437 1.34.2.2 jym if ((sc->sc_flags & ACPICPU_FLAG_P_TURBO) != 0)
438 1.34.2.2 jym sc->sc_pstate[0].ps_flags |= ACPICPU_FLAG_P_TURBO;
439 1.34.2.2 jym
440 1.34.2.2 jym msr.ps_control_addr = MSR_PERF_CTL;
441 1.34.2.2 jym msr.ps_control_mask = __BITS(0, 15);
442 1.34.2.2 jym
443 1.34.2.2 jym msr.ps_status_addr = MSR_PERF_STATUS;
444 1.34.2.2 jym msr.ps_status_mask = __BITS(0, 15);
445 1.34.2.2 jym break;
446 1.34.2.2 jym
447 1.34.2.2 jym case CPUVENDOR_AMD:
448 1.34.2.2 jym
449 1.34.2.2 jym if ((sc->sc_flags & ACPICPU_FLAG_P_FIDVID) != 0)
450 1.34.2.2 jym msr.ps_flags |= ACPICPU_FLAG_P_FIDVID;
451 1.34.2.2 jym
452 1.34.2.2 jym family = CPUID2FAMILY(ci->ci_signature);
453 1.34.2.2 jym
454 1.34.2.2 jym if (family == 0xf)
455 1.34.2.2 jym family += CPUID2EXTFAMILY(ci->ci_signature);
456 1.34.2.2 jym
457 1.34.2.2 jym switch (family) {
458 1.34.2.2 jym
459 1.34.2.2 jym case 0x0f:
460 1.34.2.2 jym msr.ps_control_addr = MSR_0FH_CONTROL;
461 1.34.2.2 jym msr.ps_status_addr = MSR_0FH_STATUS;
462 1.34.2.2 jym break;
463 1.34.2.2 jym
464 1.34.2.2 jym case 0x10:
465 1.34.2.2 jym case 0x11:
466 1.34.2.2 jym msr.ps_control_addr = MSR_10H_CONTROL;
467 1.34.2.2 jym msr.ps_control_mask = __BITS(0, 2);
468 1.34.2.2 jym
469 1.34.2.2 jym msr.ps_status_addr = MSR_10H_STATUS;
470 1.34.2.2 jym msr.ps_status_mask = __BITS(0, 2);
471 1.34.2.2 jym break;
472 1.34.2.2 jym
473 1.34.2.2 jym default:
474 1.34.2.2 jym
475 1.34.2.2 jym if ((sc->sc_flags & ACPICPU_FLAG_P_XPSS) == 0)
476 1.34.2.2 jym return EOPNOTSUPP;
477 1.34.2.2 jym }
478 1.34.2.2 jym
479 1.34.2.2 jym break;
480 1.34.2.2 jym
481 1.34.2.2 jym default:
482 1.34.2.2 jym return ENODEV;
483 1.34.2.2 jym }
484 1.34.2.2 jym
485 1.34.2.2 jym /*
486 1.34.2.2 jym * Fill the P-state structures with MSR addresses that are
487 1.34.2.2 jym * known to be correct. If we do not know the addresses,
488 1.34.2.2 jym * leave the values intact. If a vendor uses XPSS, we do
489 1.34.2.2 jym * not necessary need to do anything to support new CPUs.
490 1.34.2.2 jym */
491 1.34.2.2 jym while (i < sc->sc_pstate_count) {
492 1.34.2.2 jym
493 1.34.2.2 jym ps = &sc->sc_pstate[i];
494 1.34.2.2 jym
495 1.34.2.2 jym if (msr.ps_flags != 0)
496 1.34.2.2 jym ps->ps_flags |= msr.ps_flags;
497 1.34.2.2 jym
498 1.34.2.2 jym if (msr.ps_status_addr != 0)
499 1.34.2.2 jym ps->ps_status_addr = msr.ps_status_addr;
500 1.34.2.2 jym
501 1.34.2.2 jym if (msr.ps_status_mask != 0)
502 1.34.2.2 jym ps->ps_status_mask = msr.ps_status_mask;
503 1.34.2.2 jym
504 1.34.2.2 jym if (msr.ps_control_addr != 0)
505 1.34.2.2 jym ps->ps_control_addr = msr.ps_control_addr;
506 1.34.2.2 jym
507 1.34.2.2 jym if (msr.ps_control_mask != 0)
508 1.34.2.2 jym ps->ps_control_mask = msr.ps_control_mask;
509 1.34.2.2 jym
510 1.34.2.2 jym i++;
511 1.34.2.2 jym }
512 1.34.2.2 jym
513 1.34.2.2 jym return 0;
514 1.34.2.2 jym }
515 1.34.2.2 jym
516 1.34.2.2 jym int
517 1.34.2.2 jym acpicpu_md_pstate_get(struct acpicpu_softc *sc, uint32_t *freq)
518 1.34.2.2 jym {
519 1.34.2.2 jym struct acpicpu_pstate *ps = NULL;
520 1.34.2.2 jym uint64_t val;
521 1.34.2.2 jym uint32_t i;
522 1.34.2.2 jym
523 1.34.2.2 jym if ((sc->sc_flags & ACPICPU_FLAG_P_FIDVID) != 0)
524 1.34.2.2 jym return acpicpu_md_pstate_fidvid_get(sc, freq);
525 1.34.2.2 jym
526 1.34.2.2 jym for (i = 0; i < sc->sc_pstate_count; i++) {
527 1.34.2.2 jym
528 1.34.2.2 jym ps = &sc->sc_pstate[i];
529 1.34.2.2 jym
530 1.34.2.2 jym if (__predict_true(ps->ps_freq != 0))
531 1.34.2.2 jym break;
532 1.34.2.2 jym }
533 1.34.2.2 jym
534 1.34.2.2 jym if (__predict_false(ps == NULL))
535 1.34.2.2 jym return ENODEV;
536 1.34.2.2 jym
537 1.34.2.2 jym if (__predict_false(ps->ps_status_addr == 0))
538 1.34.2.2 jym return EINVAL;
539 1.34.2.2 jym
540 1.34.2.2 jym val = rdmsr(ps->ps_status_addr);
541 1.34.2.2 jym
542 1.34.2.2 jym if (__predict_true(ps->ps_status_mask != 0))
543 1.34.2.2 jym val = val & ps->ps_status_mask;
544 1.34.2.2 jym
545 1.34.2.2 jym for (i = 0; i < sc->sc_pstate_count; i++) {
546 1.34.2.2 jym
547 1.34.2.2 jym ps = &sc->sc_pstate[i];
548 1.34.2.2 jym
549 1.34.2.2 jym if (__predict_false(ps->ps_freq == 0))
550 1.34.2.2 jym continue;
551 1.34.2.2 jym
552 1.34.2.2 jym if (val == ps->ps_status) {
553 1.34.2.2 jym *freq = ps->ps_freq;
554 1.34.2.2 jym return 0;
555 1.34.2.2 jym }
556 1.34.2.2 jym }
557 1.34.2.2 jym
558 1.34.2.2 jym return EIO;
559 1.34.2.2 jym }
560 1.34.2.2 jym
561 1.34.2.2 jym int
562 1.34.2.2 jym acpicpu_md_pstate_set(struct acpicpu_pstate *ps)
563 1.34.2.2 jym {
564 1.34.2.2 jym struct msr_rw_info msr;
565 1.34.2.2 jym uint64_t xc;
566 1.34.2.2 jym int rv = 0;
567 1.34.2.2 jym
568 1.34.2.2 jym if ((ps->ps_flags & ACPICPU_FLAG_P_FIDVID) != 0)
569 1.34.2.2 jym return acpicpu_md_pstate_fidvid_set(ps);
570 1.34.2.2 jym
571 1.34.2.2 jym msr.msr_read = false;
572 1.34.2.2 jym msr.msr_type = ps->ps_control_addr;
573 1.34.2.2 jym msr.msr_value = ps->ps_control;
574 1.34.2.2 jym
575 1.34.2.2 jym if (__predict_true(ps->ps_control_mask != 0)) {
576 1.34.2.2 jym msr.msr_mask = ps->ps_control_mask;
577 1.34.2.2 jym msr.msr_read = true;
578 1.34.2.2 jym }
579 1.34.2.2 jym
580 1.34.2.2 jym xc = xc_broadcast(0, (xcfunc_t)x86_msr_xcall, &msr, NULL);
581 1.34.2.2 jym xc_wait(xc);
582 1.34.2.2 jym
583 1.34.2.2 jym if (ACPICPU_P_STATE_STATUS == 0) {
584 1.34.2.2 jym DELAY(ps->ps_latency);
585 1.34.2.2 jym return 0;
586 1.34.2.2 jym }
587 1.34.2.2 jym
588 1.34.2.2 jym xc = xc_broadcast(0, (xcfunc_t)acpicpu_md_pstate_status, ps, &rv);
589 1.34.2.2 jym xc_wait(xc);
590 1.34.2.2 jym
591 1.34.2.2 jym return rv;
592 1.34.2.2 jym }
593 1.34.2.2 jym
594 1.34.2.2 jym static void
595 1.34.2.2 jym acpicpu_md_pstate_status(void *arg1, void *arg2)
596 1.34.2.2 jym {
597 1.34.2.2 jym struct acpicpu_pstate *ps = arg1;
598 1.34.2.2 jym uint64_t val;
599 1.34.2.2 jym int i;
600 1.34.2.2 jym
601 1.34.2.2 jym for (i = val = 0; i < ACPICPU_P_STATE_RETRY; i++) {
602 1.34.2.2 jym
603 1.34.2.2 jym val = rdmsr(ps->ps_status_addr);
604 1.34.2.2 jym
605 1.34.2.2 jym if (__predict_true(ps->ps_status_mask != 0))
606 1.34.2.2 jym val = val & ps->ps_status_mask;
607 1.34.2.2 jym
608 1.34.2.2 jym if (val == ps->ps_status)
609 1.34.2.2 jym return;
610 1.34.2.2 jym
611 1.34.2.2 jym DELAY(ps->ps_latency);
612 1.34.2.2 jym }
613 1.34.2.2 jym
614 1.34.2.2 jym *(uintptr_t *)arg2 = EAGAIN;
615 1.34.2.2 jym }
616 1.34.2.2 jym
617 1.34.2.2 jym static int
618 1.34.2.2 jym acpicpu_md_pstate_fidvid_get(struct acpicpu_softc *sc, uint32_t *freq)
619 1.34.2.2 jym {
620 1.34.2.2 jym struct acpicpu_pstate *ps;
621 1.34.2.2 jym uint32_t fid, i, vid;
622 1.34.2.2 jym uint32_t cfid, cvid;
623 1.34.2.2 jym int rv;
624 1.34.2.2 jym
625 1.34.2.2 jym /*
626 1.34.2.2 jym * AMD family 0Fh needs special treatment.
627 1.34.2.2 jym * While it wants to use ACPI, it does not
628 1.34.2.2 jym * comply with the ACPI specifications.
629 1.34.2.2 jym */
630 1.34.2.2 jym rv = acpicpu_md_pstate_fidvid_read(&cfid, &cvid);
631 1.34.2.2 jym
632 1.34.2.2 jym if (rv != 0)
633 1.34.2.2 jym return rv;
634 1.34.2.2 jym
635 1.34.2.2 jym for (i = 0; i < sc->sc_pstate_count; i++) {
636 1.34.2.2 jym
637 1.34.2.2 jym ps = &sc->sc_pstate[i];
638 1.34.2.2 jym
639 1.34.2.2 jym if (__predict_false(ps->ps_freq == 0))
640 1.34.2.2 jym continue;
641 1.34.2.2 jym
642 1.34.2.2 jym fid = __SHIFTOUT(ps->ps_status, ACPI_0FH_STATUS_FID);
643 1.34.2.2 jym vid = __SHIFTOUT(ps->ps_status, ACPI_0FH_STATUS_VID);
644 1.34.2.2 jym
645 1.34.2.2 jym if (cfid == fid && cvid == vid) {
646 1.34.2.2 jym *freq = ps->ps_freq;
647 1.34.2.2 jym return 0;
648 1.34.2.2 jym }
649 1.34.2.2 jym }
650 1.34.2.2 jym
651 1.34.2.2 jym return EIO;
652 1.34.2.2 jym }
653 1.34.2.2 jym
654 1.34.2.2 jym static int
655 1.34.2.2 jym acpicpu_md_pstate_fidvid_set(struct acpicpu_pstate *ps)
656 1.34.2.2 jym {
657 1.34.2.2 jym const uint64_t ctrl = ps->ps_control;
658 1.34.2.2 jym uint32_t cfid, cvid, fid, i, irt;
659 1.34.2.2 jym uint32_t pll, vco_cfid, vco_fid;
660 1.34.2.2 jym uint32_t val, vid, vst;
661 1.34.2.2 jym int rv;
662 1.34.2.2 jym
663 1.34.2.2 jym rv = acpicpu_md_pstate_fidvid_read(&cfid, &cvid);
664 1.34.2.2 jym
665 1.34.2.2 jym if (rv != 0)
666 1.34.2.2 jym return rv;
667 1.34.2.2 jym
668 1.34.2.2 jym fid = __SHIFTOUT(ctrl, ACPI_0FH_CONTROL_FID);
669 1.34.2.2 jym vid = __SHIFTOUT(ctrl, ACPI_0FH_CONTROL_VID);
670 1.34.2.2 jym irt = __SHIFTOUT(ctrl, ACPI_0FH_CONTROL_IRT);
671 1.34.2.2 jym vst = __SHIFTOUT(ctrl, ACPI_0FH_CONTROL_VST);
672 1.34.2.2 jym pll = __SHIFTOUT(ctrl, ACPI_0FH_CONTROL_PLL);
673 1.34.2.2 jym
674 1.34.2.2 jym vst = vst * 20;
675 1.34.2.2 jym pll = pll * 1000 / 5;
676 1.34.2.2 jym irt = 10 * __BIT(irt);
677 1.34.2.2 jym
678 1.34.2.2 jym /*
679 1.34.2.2 jym * Phase 1.
680 1.34.2.2 jym */
681 1.34.2.2 jym while (cvid > vid) {
682 1.34.2.2 jym
683 1.34.2.2 jym val = 1 << __SHIFTOUT(ctrl, ACPI_0FH_CONTROL_MVS);
684 1.34.2.2 jym val = (val > cvid) ? 0 : cvid - val;
685 1.34.2.2 jym
686 1.34.2.2 jym acpicpu_md_pstate_fidvid_write(cfid, val, 1, vst);
687 1.34.2.2 jym rv = acpicpu_md_pstate_fidvid_read(NULL, &cvid);
688 1.34.2.2 jym
689 1.34.2.2 jym if (rv != 0)
690 1.34.2.2 jym return rv;
691 1.34.2.2 jym }
692 1.34.2.2 jym
693 1.34.2.2 jym i = __SHIFTOUT(ctrl, ACPI_0FH_CONTROL_RVO);
694 1.34.2.2 jym
695 1.34.2.2 jym for (; i > 0 && cvid > 0; --i) {
696 1.34.2.2 jym
697 1.34.2.2 jym acpicpu_md_pstate_fidvid_write(cfid, cvid - 1, 1, vst);
698 1.34.2.2 jym rv = acpicpu_md_pstate_fidvid_read(NULL, &cvid);
699 1.34.2.2 jym
700 1.34.2.2 jym if (rv != 0)
701 1.34.2.2 jym return rv;
702 1.34.2.2 jym }
703 1.34.2.2 jym
704 1.34.2.2 jym /*
705 1.34.2.2 jym * Phase 2.
706 1.34.2.2 jym */
707 1.34.2.2 jym if (cfid != fid) {
708 1.34.2.2 jym
709 1.34.2.2 jym vco_fid = FID_TO_VCO_FID(fid);
710 1.34.2.2 jym vco_cfid = FID_TO_VCO_FID(cfid);
711 1.34.2.2 jym
712 1.34.2.2 jym while (abs(vco_fid - vco_cfid) > 2) {
713 1.34.2.2 jym
714 1.34.2.2 jym if (fid <= cfid)
715 1.34.2.2 jym val = cfid - 2;
716 1.34.2.2 jym else {
717 1.34.2.2 jym val = (cfid > 6) ? cfid + 2 :
718 1.34.2.2 jym FID_TO_VCO_FID(cfid) + 2;
719 1.34.2.2 jym }
720 1.34.2.2 jym
721 1.34.2.2 jym acpicpu_md_pstate_fidvid_write(val, cvid, pll, irt);
722 1.34.2.2 jym rv = acpicpu_md_pstate_fidvid_read(&cfid, NULL);
723 1.34.2.2 jym
724 1.34.2.2 jym if (rv != 0)
725 1.34.2.2 jym return rv;
726 1.34.2.2 jym
727 1.34.2.2 jym vco_cfid = FID_TO_VCO_FID(cfid);
728 1.34.2.2 jym }
729 1.34.2.2 jym
730 1.34.2.2 jym acpicpu_md_pstate_fidvid_write(fid, cvid, pll, irt);
731 1.34.2.2 jym rv = acpicpu_md_pstate_fidvid_read(&cfid, NULL);
732 1.34.2.2 jym
733 1.34.2.2 jym if (rv != 0)
734 1.34.2.2 jym return rv;
735 1.34.2.2 jym }
736 1.34.2.2 jym
737 1.34.2.2 jym /*
738 1.34.2.2 jym * Phase 3.
739 1.34.2.2 jym */
740 1.34.2.2 jym if (cvid != vid) {
741 1.34.2.2 jym
742 1.34.2.2 jym acpicpu_md_pstate_fidvid_write(cfid, vid, 1, vst);
743 1.34.2.2 jym rv = acpicpu_md_pstate_fidvid_read(NULL, &cvid);
744 1.34.2.2 jym
745 1.34.2.2 jym if (rv != 0)
746 1.34.2.2 jym return rv;
747 1.34.2.2 jym }
748 1.34.2.2 jym
749 1.34.2.2 jym if (cfid != fid || cvid != vid)
750 1.34.2.2 jym return EIO;
751 1.34.2.2 jym
752 1.34.2.2 jym return 0;
753 1.34.2.2 jym }
754 1.34.2.2 jym
755 1.34.2.2 jym static int
756 1.34.2.2 jym acpicpu_md_pstate_fidvid_read(uint32_t *cfid, uint32_t *cvid)
757 1.34.2.2 jym {
758 1.34.2.2 jym int i = ACPICPU_P_STATE_RETRY * 100;
759 1.34.2.2 jym uint64_t val;
760 1.34.2.2 jym
761 1.34.2.2 jym do {
762 1.34.2.2 jym val = rdmsr(MSR_0FH_STATUS);
763 1.34.2.2 jym
764 1.34.2.2 jym } while (__SHIFTOUT(val, MSR_0FH_STATUS_PENDING) != 0 && --i >= 0);
765 1.34.2.2 jym
766 1.34.2.2 jym if (i == 0)
767 1.34.2.2 jym return EAGAIN;
768 1.34.2.2 jym
769 1.34.2.2 jym if (cfid != NULL)
770 1.34.2.2 jym *cfid = __SHIFTOUT(val, MSR_0FH_STATUS_CFID);
771 1.34.2.2 jym
772 1.34.2.2 jym if (cvid != NULL)
773 1.34.2.2 jym *cvid = __SHIFTOUT(val, MSR_0FH_STATUS_CVID);
774 1.34.2.2 jym
775 1.34.2.2 jym return 0;
776 1.34.2.2 jym }
777 1.34.2.2 jym
778 1.34.2.2 jym static void
779 1.34.2.2 jym acpicpu_md_pstate_fidvid_write(uint32_t fid,
780 1.34.2.2 jym uint32_t vid, uint32_t cnt, uint32_t tmo)
781 1.34.2.2 jym {
782 1.34.2.2 jym struct msr_rw_info msr;
783 1.34.2.2 jym uint64_t xc;
784 1.34.2.2 jym
785 1.34.2.2 jym msr.msr_read = false;
786 1.34.2.2 jym msr.msr_type = MSR_0FH_CONTROL;
787 1.34.2.2 jym msr.msr_value = 0;
788 1.34.2.2 jym
789 1.34.2.2 jym msr.msr_value |= __SHIFTIN(fid, MSR_0FH_CONTROL_FID);
790 1.34.2.2 jym msr.msr_value |= __SHIFTIN(vid, MSR_0FH_CONTROL_VID);
791 1.34.2.2 jym msr.msr_value |= __SHIFTIN(cnt, MSR_0FH_CONTROL_CNT);
792 1.34.2.2 jym msr.msr_value |= __SHIFTIN(0x1, MSR_0FH_CONTROL_CHG);
793 1.34.2.2 jym
794 1.34.2.2 jym xc = xc_broadcast(0, (xcfunc_t)x86_msr_xcall, &msr, NULL);
795 1.34.2.2 jym xc_wait(xc);
796 1.34.2.2 jym
797 1.34.2.2 jym DELAY(tmo);
798 1.34.2.2 jym }
799 1.34.2.2 jym
800 1.34.2.2 jym int
801 1.34.2.2 jym acpicpu_md_tstate_get(struct acpicpu_softc *sc, uint32_t *percent)
802 1.34.2.2 jym {
803 1.34.2.2 jym struct acpicpu_tstate *ts;
804 1.34.2.2 jym uint64_t val;
805 1.34.2.2 jym uint32_t i;
806 1.34.2.2 jym
807 1.34.2.2 jym val = rdmsr(MSR_THERM_CONTROL);
808 1.34.2.2 jym
809 1.34.2.2 jym for (i = 0; i < sc->sc_tstate_count; i++) {
810 1.34.2.2 jym
811 1.34.2.2 jym ts = &sc->sc_tstate[i];
812 1.34.2.2 jym
813 1.34.2.2 jym if (ts->ts_percent == 0)
814 1.34.2.2 jym continue;
815 1.34.2.2 jym
816 1.34.2.2 jym if (val == ts->ts_status) {
817 1.34.2.2 jym *percent = ts->ts_percent;
818 1.34.2.2 jym return 0;
819 1.34.2.2 jym }
820 1.34.2.2 jym }
821 1.34.2.2 jym
822 1.34.2.2 jym return EIO;
823 1.34.2.2 jym }
824 1.34.2.2 jym
825 1.34.2.2 jym int
826 1.34.2.2 jym acpicpu_md_tstate_set(struct acpicpu_tstate *ts)
827 1.34.2.2 jym {
828 1.34.2.2 jym struct msr_rw_info msr;
829 1.34.2.2 jym uint64_t xc;
830 1.34.2.2 jym int rv = 0;
831 1.34.2.2 jym
832 1.34.2.2 jym msr.msr_read = true;
833 1.34.2.2 jym msr.msr_type = MSR_THERM_CONTROL;
834 1.34.2.2 jym msr.msr_value = ts->ts_control;
835 1.34.2.2 jym msr.msr_mask = __BITS(1, 4);
836 1.34.2.2 jym
837 1.34.2.2 jym xc = xc_broadcast(0, (xcfunc_t)x86_msr_xcall, &msr, NULL);
838 1.34.2.2 jym xc_wait(xc);
839 1.34.2.2 jym
840 1.34.2.2 jym if (ts->ts_status == 0) {
841 1.34.2.2 jym DELAY(ts->ts_latency);
842 1.34.2.2 jym return 0;
843 1.34.2.2 jym }
844 1.34.2.2 jym
845 1.34.2.2 jym xc = xc_broadcast(0, (xcfunc_t)acpicpu_md_tstate_status, ts, &rv);
846 1.34.2.2 jym xc_wait(xc);
847 1.34.2.2 jym
848 1.34.2.2 jym return rv;
849 1.34.2.2 jym }
850 1.34.2.2 jym
851 1.34.2.2 jym static void
852 1.34.2.2 jym acpicpu_md_tstate_status(void *arg1, void *arg2)
853 1.34.2.2 jym {
854 1.34.2.2 jym struct acpicpu_tstate *ts = arg1;
855 1.34.2.2 jym uint64_t val;
856 1.34.2.2 jym int i;
857 1.34.2.2 jym
858 1.34.2.2 jym for (i = val = 0; i < ACPICPU_T_STATE_RETRY; i++) {
859 1.34.2.2 jym
860 1.34.2.2 jym val = rdmsr(MSR_THERM_CONTROL);
861 1.34.2.2 jym
862 1.34.2.2 jym if (val == ts->ts_status)
863 1.34.2.2 jym return;
864 1.34.2.2 jym
865 1.34.2.2 jym DELAY(ts->ts_latency);
866 1.34.2.2 jym }
867 1.34.2.2 jym
868 1.34.2.2 jym *(uintptr_t *)arg2 = EAGAIN;
869 1.34.2.2 jym }
870 1.34.2.2 jym
871 1.34.2.2 jym /*
872 1.34.2.2 jym * A kludge for backwards compatibility.
873 1.34.2.2 jym */
874 1.34.2.2 jym static int
875 1.34.2.2 jym acpicpu_md_pstate_sysctl_init(void)
876 1.34.2.2 jym {
877 1.34.2.2 jym const struct sysctlnode *fnode, *mnode, *rnode;
878 1.34.2.2 jym const char *str;
879 1.34.2.2 jym int rv;
880 1.34.2.2 jym
881 1.34.2.2 jym switch (cpu_vendor) {
882 1.34.2.2 jym
883 1.34.2.2 jym case CPUVENDOR_IDT:
884 1.34.2.2 jym case CPUVENDOR_INTEL:
885 1.34.2.2 jym str = "est";
886 1.34.2.2 jym break;
887 1.34.2.2 jym
888 1.34.2.2 jym case CPUVENDOR_AMD:
889 1.34.2.2 jym str = "powernow";
890 1.34.2.2 jym break;
891 1.34.2.2 jym
892 1.34.2.2 jym default:
893 1.34.2.2 jym return ENODEV;
894 1.34.2.2 jym }
895 1.34.2.2 jym
896 1.34.2.2 jym
897 1.34.2.2 jym rv = sysctl_createv(&acpicpu_log, 0, NULL, &rnode,
898 1.34.2.2 jym CTLFLAG_PERMANENT, CTLTYPE_NODE, "machdep", NULL,
899 1.34.2.2 jym NULL, 0, NULL, 0, CTL_MACHDEP, CTL_EOL);
900 1.34.2.2 jym
901 1.34.2.2 jym if (rv != 0)
902 1.34.2.2 jym goto fail;
903 1.34.2.2 jym
904 1.34.2.2 jym rv = sysctl_createv(&acpicpu_log, 0, &rnode, &mnode,
905 1.34.2.2 jym 0, CTLTYPE_NODE, str, NULL,
906 1.34.2.2 jym NULL, 0, NULL, 0, CTL_CREATE, CTL_EOL);
907 1.34.2.2 jym
908 1.34.2.2 jym if (rv != 0)
909 1.34.2.2 jym goto fail;
910 1.34.2.2 jym
911 1.34.2.2 jym rv = sysctl_createv(&acpicpu_log, 0, &mnode, &fnode,
912 1.34.2.2 jym 0, CTLTYPE_NODE, "frequency", NULL,
913 1.34.2.2 jym NULL, 0, NULL, 0, CTL_CREATE, CTL_EOL);
914 1.34.2.2 jym
915 1.34.2.2 jym if (rv != 0)
916 1.34.2.2 jym goto fail;
917 1.34.2.2 jym
918 1.34.2.2 jym rv = sysctl_createv(&acpicpu_log, 0, &fnode, &rnode,
919 1.34.2.2 jym CTLFLAG_READWRITE, CTLTYPE_INT, "target", NULL,
920 1.34.2.2 jym acpicpu_md_pstate_sysctl_set, 0, NULL, 0, CTL_CREATE, CTL_EOL);
921 1.34.2.2 jym
922 1.34.2.2 jym if (rv != 0)
923 1.34.2.2 jym goto fail;
924 1.34.2.2 jym
925 1.34.2.2 jym rv = sysctl_createv(&acpicpu_log, 0, &fnode, &rnode,
926 1.34.2.2 jym CTLFLAG_READONLY, CTLTYPE_INT, "current", NULL,
927 1.34.2.2 jym acpicpu_md_pstate_sysctl_get, 0, NULL, 0, CTL_CREATE, CTL_EOL);
928 1.34.2.2 jym
929 1.34.2.2 jym if (rv != 0)
930 1.34.2.2 jym goto fail;
931 1.34.2.2 jym
932 1.34.2.2 jym rv = sysctl_createv(&acpicpu_log, 0, &fnode, &rnode,
933 1.34.2.2 jym CTLFLAG_READONLY, CTLTYPE_STRING, "available", NULL,
934 1.34.2.2 jym acpicpu_md_pstate_sysctl_all, 0, NULL, 0, CTL_CREATE, CTL_EOL);
935 1.34.2.2 jym
936 1.34.2.2 jym if (rv != 0)
937 1.34.2.2 jym goto fail;
938 1.34.2.2 jym
939 1.34.2.2 jym return 0;
940 1.34.2.2 jym
941 1.34.2.2 jym fail:
942 1.34.2.2 jym if (acpicpu_log != NULL) {
943 1.34.2.2 jym sysctl_teardown(&acpicpu_log);
944 1.34.2.2 jym acpicpu_log = NULL;
945 1.34.2.2 jym }
946 1.34.2.2 jym
947 1.34.2.2 jym return rv;
948 1.34.2.2 jym }
949 1.34.2.2 jym
950 1.34.2.2 jym static int
951 1.34.2.2 jym acpicpu_md_pstate_sysctl_get(SYSCTLFN_ARGS)
952 1.34.2.2 jym {
953 1.34.2.2 jym struct cpu_info *ci = curcpu();
954 1.34.2.2 jym struct acpicpu_softc *sc;
955 1.34.2.2 jym struct sysctlnode node;
956 1.34.2.2 jym uint32_t freq;
957 1.34.2.2 jym int err;
958 1.34.2.2 jym
959 1.34.2.2 jym sc = acpicpu_sc[ci->ci_acpiid];
960 1.34.2.2 jym
961 1.34.2.2 jym if (sc == NULL)
962 1.34.2.2 jym return ENXIO;
963 1.34.2.2 jym
964 1.34.2.2 jym err = acpicpu_pstate_get(sc, &freq);
965 1.34.2.2 jym
966 1.34.2.2 jym if (err != 0)
967 1.34.2.2 jym return err;
968 1.34.2.2 jym
969 1.34.2.2 jym node = *rnode;
970 1.34.2.2 jym node.sysctl_data = &freq;
971 1.34.2.2 jym
972 1.34.2.2 jym err = sysctl_lookup(SYSCTLFN_CALL(&node));
973 1.34.2.2 jym
974 1.34.2.2 jym if (err != 0 || newp == NULL)
975 1.34.2.2 jym return err;
976 1.34.2.2 jym
977 1.34.2.2 jym return 0;
978 1.34.2.2 jym }
979 1.34.2.2 jym
980 1.34.2.2 jym static int
981 1.34.2.2 jym acpicpu_md_pstate_sysctl_set(SYSCTLFN_ARGS)
982 1.34.2.2 jym {
983 1.34.2.2 jym struct cpu_info *ci = curcpu();
984 1.34.2.2 jym struct acpicpu_softc *sc;
985 1.34.2.2 jym struct sysctlnode node;
986 1.34.2.2 jym uint32_t freq;
987 1.34.2.2 jym int err;
988 1.34.2.2 jym
989 1.34.2.2 jym sc = acpicpu_sc[ci->ci_acpiid];
990 1.34.2.2 jym
991 1.34.2.2 jym if (sc == NULL)
992 1.34.2.2 jym return ENXIO;
993 1.34.2.2 jym
994 1.34.2.2 jym err = acpicpu_pstate_get(sc, &freq);
995 1.34.2.2 jym
996 1.34.2.2 jym if (err != 0)
997 1.34.2.2 jym return err;
998 1.34.2.2 jym
999 1.34.2.2 jym node = *rnode;
1000 1.34.2.2 jym node.sysctl_data = &freq;
1001 1.34.2.2 jym
1002 1.34.2.2 jym err = sysctl_lookup(SYSCTLFN_CALL(&node));
1003 1.34.2.2 jym
1004 1.34.2.2 jym if (err != 0 || newp == NULL)
1005 1.34.2.2 jym return err;
1006 1.34.2.2 jym
1007 1.34.2.2 jym err = acpicpu_pstate_set(sc, freq);
1008 1.34.2.2 jym
1009 1.34.2.2 jym if (err != 0)
1010 1.34.2.2 jym return err;
1011 1.34.2.2 jym
1012 1.34.2.2 jym return 0;
1013 1.34.2.2 jym }
1014 1.34.2.2 jym
1015 1.34.2.2 jym static int
1016 1.34.2.2 jym acpicpu_md_pstate_sysctl_all(SYSCTLFN_ARGS)
1017 1.34.2.2 jym {
1018 1.34.2.2 jym struct cpu_info *ci = curcpu();
1019 1.34.2.2 jym struct acpicpu_softc *sc;
1020 1.34.2.2 jym struct sysctlnode node;
1021 1.34.2.2 jym char buf[1024];
1022 1.34.2.2 jym size_t len;
1023 1.34.2.2 jym uint32_t i;
1024 1.34.2.2 jym int err;
1025 1.34.2.2 jym
1026 1.34.2.2 jym sc = acpicpu_sc[ci->ci_acpiid];
1027 1.34.2.2 jym
1028 1.34.2.2 jym if (sc == NULL)
1029 1.34.2.2 jym return ENXIO;
1030 1.34.2.2 jym
1031 1.34.2.2 jym (void)memset(&buf, 0, sizeof(buf));
1032 1.34.2.2 jym
1033 1.34.2.2 jym mutex_enter(&sc->sc_mtx);
1034 1.34.2.2 jym
1035 1.34.2.2 jym for (len = 0, i = sc->sc_pstate_max; i < sc->sc_pstate_count; i++) {
1036 1.34.2.2 jym
1037 1.34.2.2 jym if (sc->sc_pstate[i].ps_freq == 0)
1038 1.34.2.2 jym continue;
1039 1.34.2.2 jym
1040 1.34.2.2 jym len += snprintf(buf + len, sizeof(buf) - len, "%u%s",
1041 1.34.2.2 jym sc->sc_pstate[i].ps_freq,
1042 1.34.2.2 jym i < (sc->sc_pstate_count - 1) ? " " : "");
1043 1.34.2.2 jym }
1044 1.34.2.2 jym
1045 1.34.2.2 jym mutex_exit(&sc->sc_mtx);
1046 1.34.2.2 jym
1047 1.34.2.2 jym node = *rnode;
1048 1.34.2.2 jym node.sysctl_data = buf;
1049 1.34.2.2 jym
1050 1.34.2.2 jym err = sysctl_lookup(SYSCTLFN_CALL(&node));
1051 1.34.2.2 jym
1052 1.34.2.2 jym if (err != 0 || newp == NULL)
1053 1.34.2.2 jym return err;
1054 1.34.2.2 jym
1055 1.34.2.2 jym return 0;
1056 1.34.2.2 jym }
1057 1.34.2.2 jym
1058