acpi_cpu_md.c revision 1.34.2.3 1 1.34.2.3 jym /* $NetBSD: acpi_cpu_md.c,v 1.34.2.3 2011/01/10 00:37:36 jym Exp $ */
2 1.34.2.2 jym
3 1.34.2.2 jym /*-
4 1.34.2.2 jym * Copyright (c) 2010 Jukka Ruohonen <jruohonen (at) iki.fi>
5 1.34.2.2 jym * All rights reserved.
6 1.34.2.2 jym *
7 1.34.2.2 jym * Redistribution and use in source and binary forms, with or without
8 1.34.2.2 jym * modification, are permitted provided that the following conditions
9 1.34.2.2 jym * are met:
10 1.34.2.2 jym *
11 1.34.2.2 jym * 1. Redistributions of source code must retain the above copyright
12 1.34.2.2 jym * notice, this list of conditions and the following disclaimer.
13 1.34.2.2 jym * 2. Redistributions in binary form must reproduce the above copyright
14 1.34.2.2 jym * notice, this list of conditions and the following disclaimer in the
15 1.34.2.2 jym * documentation and/or other materials provided with the distribution.
16 1.34.2.2 jym *
17 1.34.2.2 jym * THIS SOFTWARE IS PROVIDED BY THE AUTHOR AND CONTRIBUTORS ``AS IS'' AND
18 1.34.2.2 jym * ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
19 1.34.2.2 jym * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
20 1.34.2.2 jym * ARE DISCLAIMED. IN NO EVENT SHALL THE AUTHOR OR CONTRIBUTORS BE LIABLE
21 1.34.2.2 jym * FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL
22 1.34.2.2 jym * DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS
23 1.34.2.2 jym * OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION)
24 1.34.2.2 jym * HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
25 1.34.2.2 jym * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
26 1.34.2.2 jym * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF
27 1.34.2.2 jym * SUCH DAMAGE.
28 1.34.2.2 jym */
29 1.34.2.2 jym #include <sys/cdefs.h>
30 1.34.2.3 jym __KERNEL_RCSID(0, "$NetBSD: acpi_cpu_md.c,v 1.34.2.3 2011/01/10 00:37:36 jym Exp $");
31 1.34.2.2 jym
32 1.34.2.2 jym #include <sys/param.h>
33 1.34.2.2 jym #include <sys/bus.h>
34 1.34.2.2 jym #include <sys/kcore.h>
35 1.34.2.2 jym #include <sys/sysctl.h>
36 1.34.2.2 jym #include <sys/xcall.h>
37 1.34.2.2 jym
38 1.34.2.2 jym #include <x86/cpu.h>
39 1.34.2.2 jym #include <x86/cpufunc.h>
40 1.34.2.2 jym #include <x86/cputypes.h>
41 1.34.2.2 jym #include <x86/cpuvar.h>
42 1.34.2.2 jym #include <x86/cpu_msr.h>
43 1.34.2.2 jym #include <x86/machdep.h>
44 1.34.2.2 jym
45 1.34.2.2 jym #include <dev/acpi/acpica.h>
46 1.34.2.2 jym #include <dev/acpi/acpi_cpu.h>
47 1.34.2.2 jym
48 1.34.2.2 jym #include <dev/pci/pcivar.h>
49 1.34.2.2 jym #include <dev/pci/pcidevs.h>
50 1.34.2.2 jym
51 1.34.2.3 jym /*
52 1.34.2.3 jym * AMD C1E.
53 1.34.2.3 jym */
54 1.34.2.3 jym #define MSR_CMPHALT 0xc0010055
55 1.34.2.3 jym
56 1.34.2.3 jym #define MSR_CMPHALT_SMI __BIT(27)
57 1.34.2.3 jym #define MSR_CMPHALT_C1E __BIT(28)
58 1.34.2.3 jym #define MSR_CMPHALT_BMSTS __BIT(29)
59 1.34.2.2 jym
60 1.34.2.2 jym /*
61 1.34.2.2 jym * AMD families 10h and 11h.
62 1.34.2.2 jym */
63 1.34.2.2 jym #define MSR_10H_LIMIT 0xc0010061
64 1.34.2.2 jym #define MSR_10H_CONTROL 0xc0010062
65 1.34.2.2 jym #define MSR_10H_STATUS 0xc0010063
66 1.34.2.2 jym #define MSR_10H_CONFIG 0xc0010064
67 1.34.2.2 jym
68 1.34.2.2 jym /*
69 1.34.2.2 jym * AMD family 0Fh.
70 1.34.2.2 jym */
71 1.34.2.2 jym #define MSR_0FH_CONTROL 0xc0010041
72 1.34.2.2 jym #define MSR_0FH_STATUS 0xc0010042
73 1.34.2.2 jym
74 1.34.2.2 jym #define MSR_0FH_STATUS_CFID __BITS( 0, 5)
75 1.34.2.2 jym #define MSR_0FH_STATUS_CVID __BITS(32, 36)
76 1.34.2.2 jym #define MSR_0FH_STATUS_PENDING __BITS(31, 31)
77 1.34.2.2 jym
78 1.34.2.2 jym #define MSR_0FH_CONTROL_FID __BITS( 0, 5)
79 1.34.2.2 jym #define MSR_0FH_CONTROL_VID __BITS( 8, 12)
80 1.34.2.2 jym #define MSR_0FH_CONTROL_CHG __BITS(16, 16)
81 1.34.2.2 jym #define MSR_0FH_CONTROL_CNT __BITS(32, 51)
82 1.34.2.2 jym
83 1.34.2.2 jym #define ACPI_0FH_STATUS_FID __BITS( 0, 5)
84 1.34.2.2 jym #define ACPI_0FH_STATUS_VID __BITS( 6, 10)
85 1.34.2.2 jym
86 1.34.2.2 jym #define ACPI_0FH_CONTROL_FID __BITS( 0, 5)
87 1.34.2.2 jym #define ACPI_0FH_CONTROL_VID __BITS( 6, 10)
88 1.34.2.2 jym #define ACPI_0FH_CONTROL_VST __BITS(11, 17)
89 1.34.2.2 jym #define ACPI_0FH_CONTROL_MVS __BITS(18, 19)
90 1.34.2.2 jym #define ACPI_0FH_CONTROL_PLL __BITS(20, 26)
91 1.34.2.2 jym #define ACPI_0FH_CONTROL_RVO __BITS(28, 29)
92 1.34.2.2 jym #define ACPI_0FH_CONTROL_IRT __BITS(30, 31)
93 1.34.2.2 jym
94 1.34.2.2 jym #define FID_TO_VCO_FID(fidd) (((fid) < 8) ? (8 + ((fid) << 1)) : (fid))
95 1.34.2.2 jym
96 1.34.2.2 jym static char native_idle_text[16];
97 1.34.2.2 jym void (*native_idle)(void) = NULL;
98 1.34.2.2 jym
99 1.34.2.2 jym static int acpicpu_md_quirks_piix4(struct pci_attach_args *);
100 1.34.2.2 jym static void acpicpu_md_pstate_status(void *, void *);
101 1.34.2.2 jym static int acpicpu_md_pstate_fidvid_get(struct acpicpu_softc *,
102 1.34.2.2 jym uint32_t *);
103 1.34.2.2 jym static int acpicpu_md_pstate_fidvid_set(struct acpicpu_pstate *);
104 1.34.2.2 jym static int acpicpu_md_pstate_fidvid_read(uint32_t *, uint32_t *);
105 1.34.2.2 jym static void acpicpu_md_pstate_fidvid_write(uint32_t, uint32_t,
106 1.34.2.2 jym uint32_t, uint32_t);
107 1.34.2.2 jym static void acpicpu_md_tstate_status(void *, void *);
108 1.34.2.2 jym static int acpicpu_md_pstate_sysctl_init(void);
109 1.34.2.2 jym static int acpicpu_md_pstate_sysctl_get(SYSCTLFN_PROTO);
110 1.34.2.2 jym static int acpicpu_md_pstate_sysctl_set(SYSCTLFN_PROTO);
111 1.34.2.2 jym static int acpicpu_md_pstate_sysctl_all(SYSCTLFN_PROTO);
112 1.34.2.2 jym
113 1.34.2.2 jym extern uint32_t cpus_running;
114 1.34.2.2 jym extern struct acpicpu_softc **acpicpu_sc;
115 1.34.2.3 jym static bool acpicpu_pstate_status = false;
116 1.34.2.2 jym static struct sysctllog *acpicpu_log = NULL;
117 1.34.2.2 jym
118 1.34.2.2 jym uint32_t
119 1.34.2.2 jym acpicpu_md_cap(void)
120 1.34.2.2 jym {
121 1.34.2.2 jym struct cpu_info *ci = curcpu();
122 1.34.2.2 jym uint32_t val = 0;
123 1.34.2.2 jym
124 1.34.2.2 jym if (cpu_vendor != CPUVENDOR_IDT &&
125 1.34.2.2 jym cpu_vendor != CPUVENDOR_INTEL)
126 1.34.2.2 jym return val;
127 1.34.2.2 jym
128 1.34.2.2 jym /*
129 1.34.2.2 jym * Basic SMP C-states (required for _CST).
130 1.34.2.2 jym */
131 1.34.2.2 jym val |= ACPICPU_PDC_C_C1PT | ACPICPU_PDC_C_C2C3;
132 1.34.2.2 jym
133 1.34.2.2 jym /*
134 1.34.2.2 jym * If MONITOR/MWAIT is available, announce
135 1.34.2.2 jym * support for native instructions in all C-states.
136 1.34.2.2 jym */
137 1.34.2.2 jym if ((ci->ci_feat_val[1] & CPUID2_MONITOR) != 0)
138 1.34.2.2 jym val |= ACPICPU_PDC_C_C1_FFH | ACPICPU_PDC_C_C2C3_FFH;
139 1.34.2.2 jym
140 1.34.2.2 jym /*
141 1.34.2.2 jym * Set native P- and T-states, if available.
142 1.34.2.2 jym */
143 1.34.2.2 jym if ((ci->ci_feat_val[1] & CPUID2_EST) != 0)
144 1.34.2.2 jym val |= ACPICPU_PDC_P_FFH;
145 1.34.2.2 jym
146 1.34.2.2 jym if ((ci->ci_feat_val[0] & CPUID_ACPI) != 0)
147 1.34.2.2 jym val |= ACPICPU_PDC_T_FFH;
148 1.34.2.2 jym
149 1.34.2.2 jym return val;
150 1.34.2.2 jym }
151 1.34.2.2 jym
152 1.34.2.2 jym uint32_t
153 1.34.2.2 jym acpicpu_md_quirks(void)
154 1.34.2.2 jym {
155 1.34.2.2 jym struct cpu_info *ci = curcpu();
156 1.34.2.2 jym struct pci_attach_args pa;
157 1.34.2.2 jym uint32_t family, val = 0;
158 1.34.2.2 jym uint32_t regs[4];
159 1.34.2.2 jym
160 1.34.2.2 jym if (acpicpu_md_cpus_running() == 1)
161 1.34.2.2 jym val |= ACPICPU_FLAG_C_BM;
162 1.34.2.2 jym
163 1.34.2.2 jym if ((ci->ci_feat_val[1] & CPUID2_MONITOR) != 0)
164 1.34.2.2 jym val |= ACPICPU_FLAG_C_FFH;
165 1.34.2.2 jym
166 1.34.2.2 jym val |= ACPICPU_FLAG_C_APIC | ACPICPU_FLAG_C_TSC;
167 1.34.2.2 jym
168 1.34.2.2 jym switch (cpu_vendor) {
169 1.34.2.2 jym
170 1.34.2.2 jym case CPUVENDOR_IDT:
171 1.34.2.2 jym
172 1.34.2.2 jym if ((ci->ci_feat_val[1] & CPUID2_EST) != 0)
173 1.34.2.2 jym val |= ACPICPU_FLAG_P_FFH;
174 1.34.2.2 jym
175 1.34.2.2 jym if ((ci->ci_feat_val[0] & CPUID_ACPI) != 0)
176 1.34.2.2 jym val |= ACPICPU_FLAG_T_FFH;
177 1.34.2.2 jym
178 1.34.2.2 jym break;
179 1.34.2.2 jym
180 1.34.2.2 jym case CPUVENDOR_INTEL:
181 1.34.2.2 jym
182 1.34.2.2 jym val |= ACPICPU_FLAG_C_BM | ACPICPU_FLAG_C_ARB;
183 1.34.2.2 jym
184 1.34.2.2 jym if ((ci->ci_feat_val[1] & CPUID2_EST) != 0)
185 1.34.2.2 jym val |= ACPICPU_FLAG_P_FFH;
186 1.34.2.2 jym
187 1.34.2.2 jym if ((ci->ci_feat_val[0] & CPUID_ACPI) != 0)
188 1.34.2.2 jym val |= ACPICPU_FLAG_T_FFH;
189 1.34.2.2 jym
190 1.34.2.2 jym /*
191 1.34.2.2 jym * Check whether MSR_APERF, MSR_MPERF, and Turbo
192 1.34.2.2 jym * Boost are available. Also see if we might have
193 1.34.2.2 jym * an invariant local APIC timer ("ARAT").
194 1.34.2.2 jym */
195 1.34.2.2 jym if (cpuid_level >= 0x06) {
196 1.34.2.2 jym
197 1.34.2.2 jym x86_cpuid(0x06, regs);
198 1.34.2.2 jym
199 1.34.2.2 jym if ((regs[2] & CPUID_DSPM_HWF) != 0)
200 1.34.2.2 jym val |= ACPICPU_FLAG_P_HW;
201 1.34.2.2 jym
202 1.34.2.2 jym if ((regs[0] & CPUID_DSPM_IDA) != 0)
203 1.34.2.2 jym val |= ACPICPU_FLAG_P_TURBO;
204 1.34.2.2 jym
205 1.34.2.2 jym if ((regs[0] & CPUID_DSPM_ARAT) != 0)
206 1.34.2.2 jym val &= ~ACPICPU_FLAG_C_APIC;
207 1.34.2.2 jym }
208 1.34.2.2 jym
209 1.34.2.2 jym /*
210 1.34.2.2 jym * Detect whether TSC is invariant. If it is not,
211 1.34.2.2 jym * we keep the flag to note that TSC will not run
212 1.34.2.2 jym * at constant rate. Depending on the CPU, this may
213 1.34.2.2 jym * affect P- and T-state changes, but especially
214 1.34.2.2 jym * relevant are C-states; with variant TSC, states
215 1.34.2.2 jym * larger than C1 may completely stop the counter.
216 1.34.2.2 jym */
217 1.34.2.2 jym x86_cpuid(0x80000000, regs);
218 1.34.2.2 jym
219 1.34.2.2 jym if (regs[0] >= 0x80000007) {
220 1.34.2.2 jym
221 1.34.2.2 jym x86_cpuid(0x80000007, regs);
222 1.34.2.2 jym
223 1.34.2.2 jym if ((regs[3] & __BIT(8)) != 0)
224 1.34.2.2 jym val &= ~ACPICPU_FLAG_C_TSC;
225 1.34.2.2 jym }
226 1.34.2.2 jym
227 1.34.2.2 jym break;
228 1.34.2.2 jym
229 1.34.2.2 jym case CPUVENDOR_AMD:
230 1.34.2.2 jym
231 1.34.2.2 jym x86_cpuid(0x80000000, regs);
232 1.34.2.2 jym
233 1.34.2.2 jym if (regs[0] < 0x80000007)
234 1.34.2.2 jym break;
235 1.34.2.2 jym
236 1.34.2.2 jym x86_cpuid(0x80000007, regs);
237 1.34.2.2 jym
238 1.34.2.2 jym family = CPUID2FAMILY(ci->ci_signature);
239 1.34.2.2 jym
240 1.34.2.2 jym if (family == 0xf)
241 1.34.2.2 jym family += CPUID2EXTFAMILY(ci->ci_signature);
242 1.34.2.2 jym
243 1.34.2.2 jym switch (family) {
244 1.34.2.2 jym
245 1.34.2.2 jym case 0x0f:
246 1.34.2.2 jym
247 1.34.2.2 jym if ((regs[3] & CPUID_APM_FID) == 0)
248 1.34.2.2 jym break;
249 1.34.2.2 jym
250 1.34.2.2 jym if ((regs[3] & CPUID_APM_VID) == 0)
251 1.34.2.2 jym break;
252 1.34.2.2 jym
253 1.34.2.2 jym val |= ACPICPU_FLAG_P_FFH | ACPICPU_FLAG_P_FIDVID;
254 1.34.2.2 jym break;
255 1.34.2.2 jym
256 1.34.2.2 jym case 0x10:
257 1.34.2.2 jym case 0x11:
258 1.34.2.2 jym
259 1.34.2.2 jym if ((regs[3] & CPUID_APM_TSC) != 0)
260 1.34.2.2 jym val &= ~ACPICPU_FLAG_C_TSC;
261 1.34.2.2 jym
262 1.34.2.2 jym if ((regs[3] & CPUID_APM_HWP) != 0)
263 1.34.2.2 jym val |= ACPICPU_FLAG_P_FFH;
264 1.34.2.2 jym
265 1.34.2.2 jym if ((regs[3] & CPUID_APM_CPB) != 0)
266 1.34.2.2 jym val |= ACPICPU_FLAG_P_TURBO;
267 1.34.2.3 jym
268 1.34.2.3 jym val |= ACPICPU_FLAG_C_C1E;
269 1.34.2.3 jym break;
270 1.34.2.2 jym }
271 1.34.2.2 jym
272 1.34.2.2 jym break;
273 1.34.2.2 jym }
274 1.34.2.2 jym
275 1.34.2.2 jym /*
276 1.34.2.2 jym * There are several erratums for PIIX4.
277 1.34.2.2 jym */
278 1.34.2.2 jym if (pci_find_device(&pa, acpicpu_md_quirks_piix4) != 0)
279 1.34.2.2 jym val |= ACPICPU_FLAG_PIIX4;
280 1.34.2.2 jym
281 1.34.2.2 jym return val;
282 1.34.2.2 jym }
283 1.34.2.2 jym
284 1.34.2.2 jym static int
285 1.34.2.2 jym acpicpu_md_quirks_piix4(struct pci_attach_args *pa)
286 1.34.2.2 jym {
287 1.34.2.2 jym
288 1.34.2.2 jym /*
289 1.34.2.2 jym * XXX: The pci_find_device(9) function only
290 1.34.2.2 jym * deals with attached devices. Change this
291 1.34.2.2 jym * to use something like pci_device_foreach().
292 1.34.2.2 jym */
293 1.34.2.2 jym if (PCI_VENDOR(pa->pa_id) != PCI_VENDOR_INTEL)
294 1.34.2.2 jym return 0;
295 1.34.2.2 jym
296 1.34.2.2 jym if (PCI_PRODUCT(pa->pa_id) == PCI_PRODUCT_INTEL_82371AB_ISA ||
297 1.34.2.2 jym PCI_PRODUCT(pa->pa_id) == PCI_PRODUCT_INTEL_82440MX_PMC)
298 1.34.2.2 jym return 1;
299 1.34.2.2 jym
300 1.34.2.2 jym return 0;
301 1.34.2.2 jym }
302 1.34.2.2 jym
303 1.34.2.3 jym void
304 1.34.2.3 jym acpicpu_md_quirks_c1e(void)
305 1.34.2.3 jym {
306 1.34.2.3 jym const uint64_t c1e = MSR_CMPHALT_SMI | MSR_CMPHALT_C1E;
307 1.34.2.3 jym uint64_t val;
308 1.34.2.3 jym
309 1.34.2.3 jym val = rdmsr(MSR_CMPHALT);
310 1.34.2.3 jym
311 1.34.2.3 jym if ((val & c1e) != 0)
312 1.34.2.3 jym wrmsr(MSR_CMPHALT, val & ~c1e);
313 1.34.2.3 jym }
314 1.34.2.3 jym
315 1.34.2.2 jym uint32_t
316 1.34.2.2 jym acpicpu_md_cpus_running(void)
317 1.34.2.2 jym {
318 1.34.2.2 jym
319 1.34.2.2 jym return popcount32(cpus_running);
320 1.34.2.2 jym }
321 1.34.2.2 jym
322 1.34.2.2 jym int
323 1.34.2.2 jym acpicpu_md_idle_start(struct acpicpu_softc *sc)
324 1.34.2.2 jym {
325 1.34.2.2 jym const size_t size = sizeof(native_idle_text);
326 1.34.2.2 jym struct acpicpu_cstate *cs;
327 1.34.2.2 jym bool ipi = false;
328 1.34.2.2 jym int i;
329 1.34.2.2 jym
330 1.34.2.2 jym x86_cpu_idle_get(&native_idle, native_idle_text, size);
331 1.34.2.2 jym
332 1.34.2.2 jym for (i = 0; i < ACPI_C_STATE_COUNT; i++) {
333 1.34.2.2 jym
334 1.34.2.2 jym cs = &sc->sc_cstate[i];
335 1.34.2.2 jym
336 1.34.2.2 jym if (cs->cs_method == ACPICPU_C_STATE_HALT) {
337 1.34.2.2 jym ipi = true;
338 1.34.2.2 jym break;
339 1.34.2.2 jym }
340 1.34.2.2 jym }
341 1.34.2.2 jym
342 1.34.2.2 jym x86_cpu_idle_set(acpicpu_cstate_idle, "acpi", ipi);
343 1.34.2.2 jym
344 1.34.2.2 jym return 0;
345 1.34.2.2 jym }
346 1.34.2.2 jym
347 1.34.2.2 jym int
348 1.34.2.2 jym acpicpu_md_idle_stop(void)
349 1.34.2.2 jym {
350 1.34.2.2 jym uint64_t xc;
351 1.34.2.2 jym bool ipi;
352 1.34.2.2 jym
353 1.34.2.2 jym ipi = (native_idle != x86_cpu_idle_halt) ? false : true;
354 1.34.2.2 jym x86_cpu_idle_set(native_idle, native_idle_text, ipi);
355 1.34.2.2 jym
356 1.34.2.2 jym /*
357 1.34.2.2 jym * Run a cross-call to ensure that all CPUs are
358 1.34.2.2 jym * out from the ACPI idle-loop before detachment.
359 1.34.2.2 jym */
360 1.34.2.2 jym xc = xc_broadcast(0, (xcfunc_t)nullop, NULL, NULL);
361 1.34.2.2 jym xc_wait(xc);
362 1.34.2.2 jym
363 1.34.2.2 jym return 0;
364 1.34.2.2 jym }
365 1.34.2.2 jym
366 1.34.2.2 jym /*
367 1.34.2.2 jym * Called with interrupts disabled.
368 1.34.2.2 jym * Caller should enable interrupts after return.
369 1.34.2.2 jym */
370 1.34.2.2 jym void
371 1.34.2.2 jym acpicpu_md_idle_enter(int method, int state)
372 1.34.2.2 jym {
373 1.34.2.2 jym struct cpu_info *ci = curcpu();
374 1.34.2.2 jym
375 1.34.2.2 jym switch (method) {
376 1.34.2.2 jym
377 1.34.2.2 jym case ACPICPU_C_STATE_FFH:
378 1.34.2.2 jym
379 1.34.2.2 jym x86_enable_intr();
380 1.34.2.2 jym x86_monitor(&ci->ci_want_resched, 0, 0);
381 1.34.2.2 jym
382 1.34.2.2 jym if (__predict_false(ci->ci_want_resched != 0))
383 1.34.2.2 jym return;
384 1.34.2.2 jym
385 1.34.2.2 jym x86_mwait((state - 1) << 4, 0);
386 1.34.2.2 jym break;
387 1.34.2.2 jym
388 1.34.2.2 jym case ACPICPU_C_STATE_HALT:
389 1.34.2.2 jym
390 1.34.2.2 jym if (__predict_false(ci->ci_want_resched != 0))
391 1.34.2.2 jym return;
392 1.34.2.2 jym
393 1.34.2.2 jym x86_stihlt();
394 1.34.2.2 jym break;
395 1.34.2.2 jym }
396 1.34.2.2 jym }
397 1.34.2.2 jym
398 1.34.2.2 jym int
399 1.34.2.2 jym acpicpu_md_pstate_start(void)
400 1.34.2.2 jym {
401 1.34.2.2 jym const uint64_t est = __BIT(16);
402 1.34.2.2 jym uint64_t val;
403 1.34.2.2 jym
404 1.34.2.2 jym switch (cpu_vendor) {
405 1.34.2.2 jym
406 1.34.2.2 jym case CPUVENDOR_IDT:
407 1.34.2.2 jym case CPUVENDOR_INTEL:
408 1.34.2.2 jym
409 1.34.2.2 jym val = rdmsr(MSR_MISC_ENABLE);
410 1.34.2.2 jym
411 1.34.2.2 jym if ((val & est) == 0) {
412 1.34.2.2 jym
413 1.34.2.2 jym val |= est;
414 1.34.2.2 jym
415 1.34.2.2 jym wrmsr(MSR_MISC_ENABLE, val);
416 1.34.2.2 jym val = rdmsr(MSR_MISC_ENABLE);
417 1.34.2.2 jym
418 1.34.2.2 jym if ((val & est) == 0)
419 1.34.2.2 jym return ENOTTY;
420 1.34.2.2 jym }
421 1.34.2.2 jym }
422 1.34.2.2 jym
423 1.34.2.2 jym return acpicpu_md_pstate_sysctl_init();
424 1.34.2.2 jym }
425 1.34.2.2 jym
426 1.34.2.2 jym int
427 1.34.2.2 jym acpicpu_md_pstate_stop(void)
428 1.34.2.2 jym {
429 1.34.2.2 jym
430 1.34.2.2 jym if (acpicpu_log != NULL)
431 1.34.2.2 jym sysctl_teardown(&acpicpu_log);
432 1.34.2.2 jym
433 1.34.2.2 jym return 0;
434 1.34.2.2 jym }
435 1.34.2.2 jym
436 1.34.2.2 jym int
437 1.34.2.2 jym acpicpu_md_pstate_pss(struct acpicpu_softc *sc)
438 1.34.2.2 jym {
439 1.34.2.2 jym struct acpicpu_pstate *ps, msr;
440 1.34.2.2 jym struct cpu_info *ci = curcpu();
441 1.34.2.2 jym uint32_t family, i = 0;
442 1.34.2.2 jym
443 1.34.2.2 jym (void)memset(&msr, 0, sizeof(struct acpicpu_pstate));
444 1.34.2.2 jym
445 1.34.2.2 jym switch (cpu_vendor) {
446 1.34.2.2 jym
447 1.34.2.2 jym case CPUVENDOR_IDT:
448 1.34.2.2 jym case CPUVENDOR_INTEL:
449 1.34.2.2 jym
450 1.34.2.2 jym /*
451 1.34.2.2 jym * If the so-called Turbo Boost is present,
452 1.34.2.2 jym * the P0-state is always the "turbo state".
453 1.34.2.2 jym *
454 1.34.2.2 jym * For discussion, see:
455 1.34.2.2 jym *
456 1.34.2.2 jym * Intel Corporation: Intel Turbo Boost Technology
457 1.34.2.2 jym * in Intel Core(tm) Microarchitectures (Nehalem)
458 1.34.2.2 jym * Based Processors. White Paper, November 2008.
459 1.34.2.2 jym */
460 1.34.2.2 jym if ((sc->sc_flags & ACPICPU_FLAG_P_TURBO) != 0)
461 1.34.2.2 jym sc->sc_pstate[0].ps_flags |= ACPICPU_FLAG_P_TURBO;
462 1.34.2.2 jym
463 1.34.2.2 jym msr.ps_control_addr = MSR_PERF_CTL;
464 1.34.2.2 jym msr.ps_control_mask = __BITS(0, 15);
465 1.34.2.2 jym
466 1.34.2.2 jym msr.ps_status_addr = MSR_PERF_STATUS;
467 1.34.2.2 jym msr.ps_status_mask = __BITS(0, 15);
468 1.34.2.2 jym break;
469 1.34.2.2 jym
470 1.34.2.2 jym case CPUVENDOR_AMD:
471 1.34.2.2 jym
472 1.34.2.2 jym if ((sc->sc_flags & ACPICPU_FLAG_P_FIDVID) != 0)
473 1.34.2.2 jym msr.ps_flags |= ACPICPU_FLAG_P_FIDVID;
474 1.34.2.2 jym
475 1.34.2.2 jym family = CPUID2FAMILY(ci->ci_signature);
476 1.34.2.2 jym
477 1.34.2.2 jym if (family == 0xf)
478 1.34.2.2 jym family += CPUID2EXTFAMILY(ci->ci_signature);
479 1.34.2.2 jym
480 1.34.2.2 jym switch (family) {
481 1.34.2.2 jym
482 1.34.2.2 jym case 0x0f:
483 1.34.2.2 jym msr.ps_control_addr = MSR_0FH_CONTROL;
484 1.34.2.2 jym msr.ps_status_addr = MSR_0FH_STATUS;
485 1.34.2.2 jym break;
486 1.34.2.2 jym
487 1.34.2.2 jym case 0x10:
488 1.34.2.2 jym case 0x11:
489 1.34.2.2 jym msr.ps_control_addr = MSR_10H_CONTROL;
490 1.34.2.2 jym msr.ps_control_mask = __BITS(0, 2);
491 1.34.2.2 jym
492 1.34.2.2 jym msr.ps_status_addr = MSR_10H_STATUS;
493 1.34.2.2 jym msr.ps_status_mask = __BITS(0, 2);
494 1.34.2.2 jym break;
495 1.34.2.2 jym
496 1.34.2.2 jym default:
497 1.34.2.2 jym
498 1.34.2.2 jym if ((sc->sc_flags & ACPICPU_FLAG_P_XPSS) == 0)
499 1.34.2.2 jym return EOPNOTSUPP;
500 1.34.2.2 jym }
501 1.34.2.2 jym
502 1.34.2.2 jym break;
503 1.34.2.2 jym
504 1.34.2.2 jym default:
505 1.34.2.2 jym return ENODEV;
506 1.34.2.2 jym }
507 1.34.2.2 jym
508 1.34.2.2 jym /*
509 1.34.2.2 jym * Fill the P-state structures with MSR addresses that are
510 1.34.2.2 jym * known to be correct. If we do not know the addresses,
511 1.34.2.2 jym * leave the values intact. If a vendor uses XPSS, we do
512 1.34.2.2 jym * not necessary need to do anything to support new CPUs.
513 1.34.2.2 jym */
514 1.34.2.2 jym while (i < sc->sc_pstate_count) {
515 1.34.2.2 jym
516 1.34.2.2 jym ps = &sc->sc_pstate[i];
517 1.34.2.2 jym
518 1.34.2.2 jym if (msr.ps_flags != 0)
519 1.34.2.2 jym ps->ps_flags |= msr.ps_flags;
520 1.34.2.2 jym
521 1.34.2.2 jym if (msr.ps_status_addr != 0)
522 1.34.2.2 jym ps->ps_status_addr = msr.ps_status_addr;
523 1.34.2.2 jym
524 1.34.2.2 jym if (msr.ps_status_mask != 0)
525 1.34.2.2 jym ps->ps_status_mask = msr.ps_status_mask;
526 1.34.2.2 jym
527 1.34.2.2 jym if (msr.ps_control_addr != 0)
528 1.34.2.2 jym ps->ps_control_addr = msr.ps_control_addr;
529 1.34.2.2 jym
530 1.34.2.2 jym if (msr.ps_control_mask != 0)
531 1.34.2.2 jym ps->ps_control_mask = msr.ps_control_mask;
532 1.34.2.2 jym
533 1.34.2.2 jym i++;
534 1.34.2.2 jym }
535 1.34.2.2 jym
536 1.34.2.2 jym return 0;
537 1.34.2.2 jym }
538 1.34.2.2 jym
539 1.34.2.2 jym int
540 1.34.2.2 jym acpicpu_md_pstate_get(struct acpicpu_softc *sc, uint32_t *freq)
541 1.34.2.2 jym {
542 1.34.2.2 jym struct acpicpu_pstate *ps = NULL;
543 1.34.2.2 jym uint64_t val;
544 1.34.2.2 jym uint32_t i;
545 1.34.2.2 jym
546 1.34.2.2 jym if ((sc->sc_flags & ACPICPU_FLAG_P_FIDVID) != 0)
547 1.34.2.2 jym return acpicpu_md_pstate_fidvid_get(sc, freq);
548 1.34.2.2 jym
549 1.34.2.2 jym for (i = 0; i < sc->sc_pstate_count; i++) {
550 1.34.2.2 jym
551 1.34.2.2 jym ps = &sc->sc_pstate[i];
552 1.34.2.2 jym
553 1.34.2.2 jym if (__predict_true(ps->ps_freq != 0))
554 1.34.2.2 jym break;
555 1.34.2.2 jym }
556 1.34.2.2 jym
557 1.34.2.2 jym if (__predict_false(ps == NULL))
558 1.34.2.2 jym return ENODEV;
559 1.34.2.2 jym
560 1.34.2.2 jym if (__predict_false(ps->ps_status_addr == 0))
561 1.34.2.2 jym return EINVAL;
562 1.34.2.2 jym
563 1.34.2.2 jym val = rdmsr(ps->ps_status_addr);
564 1.34.2.2 jym
565 1.34.2.2 jym if (__predict_true(ps->ps_status_mask != 0))
566 1.34.2.2 jym val = val & ps->ps_status_mask;
567 1.34.2.2 jym
568 1.34.2.2 jym for (i = 0; i < sc->sc_pstate_count; i++) {
569 1.34.2.2 jym
570 1.34.2.2 jym ps = &sc->sc_pstate[i];
571 1.34.2.2 jym
572 1.34.2.2 jym if (__predict_false(ps->ps_freq == 0))
573 1.34.2.2 jym continue;
574 1.34.2.2 jym
575 1.34.2.2 jym if (val == ps->ps_status) {
576 1.34.2.2 jym *freq = ps->ps_freq;
577 1.34.2.2 jym return 0;
578 1.34.2.2 jym }
579 1.34.2.2 jym }
580 1.34.2.2 jym
581 1.34.2.2 jym return EIO;
582 1.34.2.2 jym }
583 1.34.2.2 jym
584 1.34.2.2 jym int
585 1.34.2.2 jym acpicpu_md_pstate_set(struct acpicpu_pstate *ps)
586 1.34.2.2 jym {
587 1.34.2.2 jym struct msr_rw_info msr;
588 1.34.2.2 jym uint64_t xc;
589 1.34.2.2 jym int rv = 0;
590 1.34.2.2 jym
591 1.34.2.3 jym if (__predict_false(ps->ps_control_addr == 0))
592 1.34.2.3 jym return EINVAL;
593 1.34.2.3 jym
594 1.34.2.2 jym if ((ps->ps_flags & ACPICPU_FLAG_P_FIDVID) != 0)
595 1.34.2.2 jym return acpicpu_md_pstate_fidvid_set(ps);
596 1.34.2.2 jym
597 1.34.2.2 jym msr.msr_read = false;
598 1.34.2.2 jym msr.msr_type = ps->ps_control_addr;
599 1.34.2.2 jym msr.msr_value = ps->ps_control;
600 1.34.2.2 jym
601 1.34.2.2 jym if (__predict_true(ps->ps_control_mask != 0)) {
602 1.34.2.2 jym msr.msr_mask = ps->ps_control_mask;
603 1.34.2.2 jym msr.msr_read = true;
604 1.34.2.2 jym }
605 1.34.2.2 jym
606 1.34.2.2 jym xc = xc_broadcast(0, (xcfunc_t)x86_msr_xcall, &msr, NULL);
607 1.34.2.2 jym xc_wait(xc);
608 1.34.2.2 jym
609 1.34.2.3 jym /*
610 1.34.2.3 jym * Due several problems, we bypass the
611 1.34.2.3 jym * relatively expensive status check.
612 1.34.2.3 jym */
613 1.34.2.3 jym if (acpicpu_pstate_status != true) {
614 1.34.2.2 jym DELAY(ps->ps_latency);
615 1.34.2.2 jym return 0;
616 1.34.2.2 jym }
617 1.34.2.2 jym
618 1.34.2.2 jym xc = xc_broadcast(0, (xcfunc_t)acpicpu_md_pstate_status, ps, &rv);
619 1.34.2.2 jym xc_wait(xc);
620 1.34.2.2 jym
621 1.34.2.2 jym return rv;
622 1.34.2.2 jym }
623 1.34.2.2 jym
624 1.34.2.2 jym static void
625 1.34.2.2 jym acpicpu_md_pstate_status(void *arg1, void *arg2)
626 1.34.2.2 jym {
627 1.34.2.2 jym struct acpicpu_pstate *ps = arg1;
628 1.34.2.2 jym uint64_t val;
629 1.34.2.2 jym int i;
630 1.34.2.2 jym
631 1.34.2.2 jym for (i = val = 0; i < ACPICPU_P_STATE_RETRY; i++) {
632 1.34.2.2 jym
633 1.34.2.2 jym val = rdmsr(ps->ps_status_addr);
634 1.34.2.2 jym
635 1.34.2.2 jym if (__predict_true(ps->ps_status_mask != 0))
636 1.34.2.2 jym val = val & ps->ps_status_mask;
637 1.34.2.2 jym
638 1.34.2.2 jym if (val == ps->ps_status)
639 1.34.2.2 jym return;
640 1.34.2.2 jym
641 1.34.2.2 jym DELAY(ps->ps_latency);
642 1.34.2.2 jym }
643 1.34.2.2 jym
644 1.34.2.2 jym *(uintptr_t *)arg2 = EAGAIN;
645 1.34.2.2 jym }
646 1.34.2.2 jym
647 1.34.2.2 jym static int
648 1.34.2.2 jym acpicpu_md_pstate_fidvid_get(struct acpicpu_softc *sc, uint32_t *freq)
649 1.34.2.2 jym {
650 1.34.2.2 jym struct acpicpu_pstate *ps;
651 1.34.2.2 jym uint32_t fid, i, vid;
652 1.34.2.2 jym uint32_t cfid, cvid;
653 1.34.2.2 jym int rv;
654 1.34.2.2 jym
655 1.34.2.2 jym /*
656 1.34.2.2 jym * AMD family 0Fh needs special treatment.
657 1.34.2.2 jym * While it wants to use ACPI, it does not
658 1.34.2.2 jym * comply with the ACPI specifications.
659 1.34.2.2 jym */
660 1.34.2.2 jym rv = acpicpu_md_pstate_fidvid_read(&cfid, &cvid);
661 1.34.2.2 jym
662 1.34.2.2 jym if (rv != 0)
663 1.34.2.2 jym return rv;
664 1.34.2.2 jym
665 1.34.2.2 jym for (i = 0; i < sc->sc_pstate_count; i++) {
666 1.34.2.2 jym
667 1.34.2.2 jym ps = &sc->sc_pstate[i];
668 1.34.2.2 jym
669 1.34.2.2 jym if (__predict_false(ps->ps_freq == 0))
670 1.34.2.2 jym continue;
671 1.34.2.2 jym
672 1.34.2.2 jym fid = __SHIFTOUT(ps->ps_status, ACPI_0FH_STATUS_FID);
673 1.34.2.2 jym vid = __SHIFTOUT(ps->ps_status, ACPI_0FH_STATUS_VID);
674 1.34.2.2 jym
675 1.34.2.2 jym if (cfid == fid && cvid == vid) {
676 1.34.2.2 jym *freq = ps->ps_freq;
677 1.34.2.2 jym return 0;
678 1.34.2.2 jym }
679 1.34.2.2 jym }
680 1.34.2.2 jym
681 1.34.2.2 jym return EIO;
682 1.34.2.2 jym }
683 1.34.2.2 jym
684 1.34.2.2 jym static int
685 1.34.2.2 jym acpicpu_md_pstate_fidvid_set(struct acpicpu_pstate *ps)
686 1.34.2.2 jym {
687 1.34.2.2 jym const uint64_t ctrl = ps->ps_control;
688 1.34.2.2 jym uint32_t cfid, cvid, fid, i, irt;
689 1.34.2.2 jym uint32_t pll, vco_cfid, vco_fid;
690 1.34.2.2 jym uint32_t val, vid, vst;
691 1.34.2.2 jym int rv;
692 1.34.2.2 jym
693 1.34.2.2 jym rv = acpicpu_md_pstate_fidvid_read(&cfid, &cvid);
694 1.34.2.2 jym
695 1.34.2.2 jym if (rv != 0)
696 1.34.2.2 jym return rv;
697 1.34.2.2 jym
698 1.34.2.2 jym fid = __SHIFTOUT(ctrl, ACPI_0FH_CONTROL_FID);
699 1.34.2.2 jym vid = __SHIFTOUT(ctrl, ACPI_0FH_CONTROL_VID);
700 1.34.2.2 jym irt = __SHIFTOUT(ctrl, ACPI_0FH_CONTROL_IRT);
701 1.34.2.2 jym vst = __SHIFTOUT(ctrl, ACPI_0FH_CONTROL_VST);
702 1.34.2.2 jym pll = __SHIFTOUT(ctrl, ACPI_0FH_CONTROL_PLL);
703 1.34.2.2 jym
704 1.34.2.2 jym vst = vst * 20;
705 1.34.2.2 jym pll = pll * 1000 / 5;
706 1.34.2.2 jym irt = 10 * __BIT(irt);
707 1.34.2.2 jym
708 1.34.2.2 jym /*
709 1.34.2.2 jym * Phase 1.
710 1.34.2.2 jym */
711 1.34.2.2 jym while (cvid > vid) {
712 1.34.2.2 jym
713 1.34.2.2 jym val = 1 << __SHIFTOUT(ctrl, ACPI_0FH_CONTROL_MVS);
714 1.34.2.2 jym val = (val > cvid) ? 0 : cvid - val;
715 1.34.2.2 jym
716 1.34.2.2 jym acpicpu_md_pstate_fidvid_write(cfid, val, 1, vst);
717 1.34.2.2 jym rv = acpicpu_md_pstate_fidvid_read(NULL, &cvid);
718 1.34.2.2 jym
719 1.34.2.2 jym if (rv != 0)
720 1.34.2.2 jym return rv;
721 1.34.2.2 jym }
722 1.34.2.2 jym
723 1.34.2.2 jym i = __SHIFTOUT(ctrl, ACPI_0FH_CONTROL_RVO);
724 1.34.2.2 jym
725 1.34.2.2 jym for (; i > 0 && cvid > 0; --i) {
726 1.34.2.2 jym
727 1.34.2.2 jym acpicpu_md_pstate_fidvid_write(cfid, cvid - 1, 1, vst);
728 1.34.2.2 jym rv = acpicpu_md_pstate_fidvid_read(NULL, &cvid);
729 1.34.2.2 jym
730 1.34.2.2 jym if (rv != 0)
731 1.34.2.2 jym return rv;
732 1.34.2.2 jym }
733 1.34.2.2 jym
734 1.34.2.2 jym /*
735 1.34.2.2 jym * Phase 2.
736 1.34.2.2 jym */
737 1.34.2.2 jym if (cfid != fid) {
738 1.34.2.2 jym
739 1.34.2.2 jym vco_fid = FID_TO_VCO_FID(fid);
740 1.34.2.2 jym vco_cfid = FID_TO_VCO_FID(cfid);
741 1.34.2.2 jym
742 1.34.2.2 jym while (abs(vco_fid - vco_cfid) > 2) {
743 1.34.2.2 jym
744 1.34.2.2 jym if (fid <= cfid)
745 1.34.2.2 jym val = cfid - 2;
746 1.34.2.2 jym else {
747 1.34.2.2 jym val = (cfid > 6) ? cfid + 2 :
748 1.34.2.2 jym FID_TO_VCO_FID(cfid) + 2;
749 1.34.2.2 jym }
750 1.34.2.2 jym
751 1.34.2.2 jym acpicpu_md_pstate_fidvid_write(val, cvid, pll, irt);
752 1.34.2.2 jym rv = acpicpu_md_pstate_fidvid_read(&cfid, NULL);
753 1.34.2.2 jym
754 1.34.2.2 jym if (rv != 0)
755 1.34.2.2 jym return rv;
756 1.34.2.2 jym
757 1.34.2.2 jym vco_cfid = FID_TO_VCO_FID(cfid);
758 1.34.2.2 jym }
759 1.34.2.2 jym
760 1.34.2.2 jym acpicpu_md_pstate_fidvid_write(fid, cvid, pll, irt);
761 1.34.2.2 jym rv = acpicpu_md_pstate_fidvid_read(&cfid, NULL);
762 1.34.2.2 jym
763 1.34.2.2 jym if (rv != 0)
764 1.34.2.2 jym return rv;
765 1.34.2.2 jym }
766 1.34.2.2 jym
767 1.34.2.2 jym /*
768 1.34.2.2 jym * Phase 3.
769 1.34.2.2 jym */
770 1.34.2.2 jym if (cvid != vid) {
771 1.34.2.2 jym
772 1.34.2.2 jym acpicpu_md_pstate_fidvid_write(cfid, vid, 1, vst);
773 1.34.2.2 jym rv = acpicpu_md_pstate_fidvid_read(NULL, &cvid);
774 1.34.2.2 jym
775 1.34.2.2 jym if (rv != 0)
776 1.34.2.2 jym return rv;
777 1.34.2.2 jym }
778 1.34.2.2 jym
779 1.34.2.2 jym if (cfid != fid || cvid != vid)
780 1.34.2.2 jym return EIO;
781 1.34.2.2 jym
782 1.34.2.2 jym return 0;
783 1.34.2.2 jym }
784 1.34.2.2 jym
785 1.34.2.2 jym static int
786 1.34.2.2 jym acpicpu_md_pstate_fidvid_read(uint32_t *cfid, uint32_t *cvid)
787 1.34.2.2 jym {
788 1.34.2.2 jym int i = ACPICPU_P_STATE_RETRY * 100;
789 1.34.2.2 jym uint64_t val;
790 1.34.2.2 jym
791 1.34.2.2 jym do {
792 1.34.2.2 jym val = rdmsr(MSR_0FH_STATUS);
793 1.34.2.2 jym
794 1.34.2.2 jym } while (__SHIFTOUT(val, MSR_0FH_STATUS_PENDING) != 0 && --i >= 0);
795 1.34.2.2 jym
796 1.34.2.2 jym if (i == 0)
797 1.34.2.2 jym return EAGAIN;
798 1.34.2.2 jym
799 1.34.2.2 jym if (cfid != NULL)
800 1.34.2.2 jym *cfid = __SHIFTOUT(val, MSR_0FH_STATUS_CFID);
801 1.34.2.2 jym
802 1.34.2.2 jym if (cvid != NULL)
803 1.34.2.2 jym *cvid = __SHIFTOUT(val, MSR_0FH_STATUS_CVID);
804 1.34.2.2 jym
805 1.34.2.2 jym return 0;
806 1.34.2.2 jym }
807 1.34.2.2 jym
808 1.34.2.2 jym static void
809 1.34.2.2 jym acpicpu_md_pstate_fidvid_write(uint32_t fid,
810 1.34.2.2 jym uint32_t vid, uint32_t cnt, uint32_t tmo)
811 1.34.2.2 jym {
812 1.34.2.2 jym struct msr_rw_info msr;
813 1.34.2.2 jym uint64_t xc;
814 1.34.2.2 jym
815 1.34.2.2 jym msr.msr_read = false;
816 1.34.2.2 jym msr.msr_type = MSR_0FH_CONTROL;
817 1.34.2.2 jym msr.msr_value = 0;
818 1.34.2.2 jym
819 1.34.2.2 jym msr.msr_value |= __SHIFTIN(fid, MSR_0FH_CONTROL_FID);
820 1.34.2.2 jym msr.msr_value |= __SHIFTIN(vid, MSR_0FH_CONTROL_VID);
821 1.34.2.2 jym msr.msr_value |= __SHIFTIN(cnt, MSR_0FH_CONTROL_CNT);
822 1.34.2.2 jym msr.msr_value |= __SHIFTIN(0x1, MSR_0FH_CONTROL_CHG);
823 1.34.2.2 jym
824 1.34.2.2 jym xc = xc_broadcast(0, (xcfunc_t)x86_msr_xcall, &msr, NULL);
825 1.34.2.2 jym xc_wait(xc);
826 1.34.2.2 jym
827 1.34.2.2 jym DELAY(tmo);
828 1.34.2.2 jym }
829 1.34.2.2 jym
830 1.34.2.2 jym int
831 1.34.2.2 jym acpicpu_md_tstate_get(struct acpicpu_softc *sc, uint32_t *percent)
832 1.34.2.2 jym {
833 1.34.2.2 jym struct acpicpu_tstate *ts;
834 1.34.2.2 jym uint64_t val;
835 1.34.2.2 jym uint32_t i;
836 1.34.2.2 jym
837 1.34.2.2 jym val = rdmsr(MSR_THERM_CONTROL);
838 1.34.2.2 jym
839 1.34.2.2 jym for (i = 0; i < sc->sc_tstate_count; i++) {
840 1.34.2.2 jym
841 1.34.2.2 jym ts = &sc->sc_tstate[i];
842 1.34.2.2 jym
843 1.34.2.2 jym if (ts->ts_percent == 0)
844 1.34.2.2 jym continue;
845 1.34.2.2 jym
846 1.34.2.2 jym if (val == ts->ts_status) {
847 1.34.2.2 jym *percent = ts->ts_percent;
848 1.34.2.2 jym return 0;
849 1.34.2.2 jym }
850 1.34.2.2 jym }
851 1.34.2.2 jym
852 1.34.2.2 jym return EIO;
853 1.34.2.2 jym }
854 1.34.2.2 jym
855 1.34.2.2 jym int
856 1.34.2.2 jym acpicpu_md_tstate_set(struct acpicpu_tstate *ts)
857 1.34.2.2 jym {
858 1.34.2.2 jym struct msr_rw_info msr;
859 1.34.2.2 jym uint64_t xc;
860 1.34.2.2 jym int rv = 0;
861 1.34.2.2 jym
862 1.34.2.2 jym msr.msr_read = true;
863 1.34.2.2 jym msr.msr_type = MSR_THERM_CONTROL;
864 1.34.2.2 jym msr.msr_value = ts->ts_control;
865 1.34.2.2 jym msr.msr_mask = __BITS(1, 4);
866 1.34.2.2 jym
867 1.34.2.2 jym xc = xc_broadcast(0, (xcfunc_t)x86_msr_xcall, &msr, NULL);
868 1.34.2.2 jym xc_wait(xc);
869 1.34.2.2 jym
870 1.34.2.2 jym if (ts->ts_status == 0) {
871 1.34.2.2 jym DELAY(ts->ts_latency);
872 1.34.2.2 jym return 0;
873 1.34.2.2 jym }
874 1.34.2.2 jym
875 1.34.2.2 jym xc = xc_broadcast(0, (xcfunc_t)acpicpu_md_tstate_status, ts, &rv);
876 1.34.2.2 jym xc_wait(xc);
877 1.34.2.2 jym
878 1.34.2.2 jym return rv;
879 1.34.2.2 jym }
880 1.34.2.2 jym
881 1.34.2.2 jym static void
882 1.34.2.2 jym acpicpu_md_tstate_status(void *arg1, void *arg2)
883 1.34.2.2 jym {
884 1.34.2.2 jym struct acpicpu_tstate *ts = arg1;
885 1.34.2.2 jym uint64_t val;
886 1.34.2.2 jym int i;
887 1.34.2.2 jym
888 1.34.2.2 jym for (i = val = 0; i < ACPICPU_T_STATE_RETRY; i++) {
889 1.34.2.2 jym
890 1.34.2.2 jym val = rdmsr(MSR_THERM_CONTROL);
891 1.34.2.2 jym
892 1.34.2.2 jym if (val == ts->ts_status)
893 1.34.2.2 jym return;
894 1.34.2.2 jym
895 1.34.2.2 jym DELAY(ts->ts_latency);
896 1.34.2.2 jym }
897 1.34.2.2 jym
898 1.34.2.2 jym *(uintptr_t *)arg2 = EAGAIN;
899 1.34.2.2 jym }
900 1.34.2.2 jym
901 1.34.2.2 jym /*
902 1.34.2.2 jym * A kludge for backwards compatibility.
903 1.34.2.2 jym */
904 1.34.2.2 jym static int
905 1.34.2.2 jym acpicpu_md_pstate_sysctl_init(void)
906 1.34.2.2 jym {
907 1.34.2.2 jym const struct sysctlnode *fnode, *mnode, *rnode;
908 1.34.2.2 jym const char *str;
909 1.34.2.2 jym int rv;
910 1.34.2.2 jym
911 1.34.2.2 jym switch (cpu_vendor) {
912 1.34.2.2 jym
913 1.34.2.2 jym case CPUVENDOR_IDT:
914 1.34.2.2 jym case CPUVENDOR_INTEL:
915 1.34.2.2 jym str = "est";
916 1.34.2.2 jym break;
917 1.34.2.2 jym
918 1.34.2.2 jym case CPUVENDOR_AMD:
919 1.34.2.2 jym str = "powernow";
920 1.34.2.2 jym break;
921 1.34.2.2 jym
922 1.34.2.2 jym default:
923 1.34.2.2 jym return ENODEV;
924 1.34.2.2 jym }
925 1.34.2.2 jym
926 1.34.2.2 jym
927 1.34.2.2 jym rv = sysctl_createv(&acpicpu_log, 0, NULL, &rnode,
928 1.34.2.2 jym CTLFLAG_PERMANENT, CTLTYPE_NODE, "machdep", NULL,
929 1.34.2.2 jym NULL, 0, NULL, 0, CTL_MACHDEP, CTL_EOL);
930 1.34.2.2 jym
931 1.34.2.2 jym if (rv != 0)
932 1.34.2.2 jym goto fail;
933 1.34.2.2 jym
934 1.34.2.2 jym rv = sysctl_createv(&acpicpu_log, 0, &rnode, &mnode,
935 1.34.2.2 jym 0, CTLTYPE_NODE, str, NULL,
936 1.34.2.2 jym NULL, 0, NULL, 0, CTL_CREATE, CTL_EOL);
937 1.34.2.2 jym
938 1.34.2.2 jym if (rv != 0)
939 1.34.2.2 jym goto fail;
940 1.34.2.2 jym
941 1.34.2.2 jym rv = sysctl_createv(&acpicpu_log, 0, &mnode, &fnode,
942 1.34.2.2 jym 0, CTLTYPE_NODE, "frequency", NULL,
943 1.34.2.2 jym NULL, 0, NULL, 0, CTL_CREATE, CTL_EOL);
944 1.34.2.2 jym
945 1.34.2.2 jym if (rv != 0)
946 1.34.2.2 jym goto fail;
947 1.34.2.2 jym
948 1.34.2.2 jym rv = sysctl_createv(&acpicpu_log, 0, &fnode, &rnode,
949 1.34.2.2 jym CTLFLAG_READWRITE, CTLTYPE_INT, "target", NULL,
950 1.34.2.2 jym acpicpu_md_pstate_sysctl_set, 0, NULL, 0, CTL_CREATE, CTL_EOL);
951 1.34.2.2 jym
952 1.34.2.2 jym if (rv != 0)
953 1.34.2.2 jym goto fail;
954 1.34.2.2 jym
955 1.34.2.2 jym rv = sysctl_createv(&acpicpu_log, 0, &fnode, &rnode,
956 1.34.2.2 jym CTLFLAG_READONLY, CTLTYPE_INT, "current", NULL,
957 1.34.2.2 jym acpicpu_md_pstate_sysctl_get, 0, NULL, 0, CTL_CREATE, CTL_EOL);
958 1.34.2.2 jym
959 1.34.2.2 jym if (rv != 0)
960 1.34.2.2 jym goto fail;
961 1.34.2.2 jym
962 1.34.2.2 jym rv = sysctl_createv(&acpicpu_log, 0, &fnode, &rnode,
963 1.34.2.2 jym CTLFLAG_READONLY, CTLTYPE_STRING, "available", NULL,
964 1.34.2.2 jym acpicpu_md_pstate_sysctl_all, 0, NULL, 0, CTL_CREATE, CTL_EOL);
965 1.34.2.2 jym
966 1.34.2.2 jym if (rv != 0)
967 1.34.2.2 jym goto fail;
968 1.34.2.2 jym
969 1.34.2.2 jym return 0;
970 1.34.2.2 jym
971 1.34.2.2 jym fail:
972 1.34.2.2 jym if (acpicpu_log != NULL) {
973 1.34.2.2 jym sysctl_teardown(&acpicpu_log);
974 1.34.2.2 jym acpicpu_log = NULL;
975 1.34.2.2 jym }
976 1.34.2.2 jym
977 1.34.2.2 jym return rv;
978 1.34.2.2 jym }
979 1.34.2.2 jym
980 1.34.2.2 jym static int
981 1.34.2.2 jym acpicpu_md_pstate_sysctl_get(SYSCTLFN_ARGS)
982 1.34.2.2 jym {
983 1.34.2.2 jym struct cpu_info *ci = curcpu();
984 1.34.2.2 jym struct acpicpu_softc *sc;
985 1.34.2.2 jym struct sysctlnode node;
986 1.34.2.2 jym uint32_t freq;
987 1.34.2.2 jym int err;
988 1.34.2.2 jym
989 1.34.2.2 jym sc = acpicpu_sc[ci->ci_acpiid];
990 1.34.2.2 jym
991 1.34.2.2 jym if (sc == NULL)
992 1.34.2.2 jym return ENXIO;
993 1.34.2.2 jym
994 1.34.2.2 jym err = acpicpu_pstate_get(sc, &freq);
995 1.34.2.2 jym
996 1.34.2.2 jym if (err != 0)
997 1.34.2.2 jym return err;
998 1.34.2.2 jym
999 1.34.2.2 jym node = *rnode;
1000 1.34.2.2 jym node.sysctl_data = &freq;
1001 1.34.2.2 jym
1002 1.34.2.2 jym err = sysctl_lookup(SYSCTLFN_CALL(&node));
1003 1.34.2.2 jym
1004 1.34.2.2 jym if (err != 0 || newp == NULL)
1005 1.34.2.2 jym return err;
1006 1.34.2.2 jym
1007 1.34.2.2 jym return 0;
1008 1.34.2.2 jym }
1009 1.34.2.2 jym
1010 1.34.2.2 jym static int
1011 1.34.2.2 jym acpicpu_md_pstate_sysctl_set(SYSCTLFN_ARGS)
1012 1.34.2.2 jym {
1013 1.34.2.2 jym struct cpu_info *ci = curcpu();
1014 1.34.2.2 jym struct acpicpu_softc *sc;
1015 1.34.2.2 jym struct sysctlnode node;
1016 1.34.2.2 jym uint32_t freq;
1017 1.34.2.2 jym int err;
1018 1.34.2.2 jym
1019 1.34.2.2 jym sc = acpicpu_sc[ci->ci_acpiid];
1020 1.34.2.2 jym
1021 1.34.2.2 jym if (sc == NULL)
1022 1.34.2.2 jym return ENXIO;
1023 1.34.2.2 jym
1024 1.34.2.2 jym err = acpicpu_pstate_get(sc, &freq);
1025 1.34.2.2 jym
1026 1.34.2.2 jym if (err != 0)
1027 1.34.2.2 jym return err;
1028 1.34.2.2 jym
1029 1.34.2.2 jym node = *rnode;
1030 1.34.2.2 jym node.sysctl_data = &freq;
1031 1.34.2.2 jym
1032 1.34.2.2 jym err = sysctl_lookup(SYSCTLFN_CALL(&node));
1033 1.34.2.2 jym
1034 1.34.2.2 jym if (err != 0 || newp == NULL)
1035 1.34.2.2 jym return err;
1036 1.34.2.2 jym
1037 1.34.2.2 jym err = acpicpu_pstate_set(sc, freq);
1038 1.34.2.2 jym
1039 1.34.2.2 jym if (err != 0)
1040 1.34.2.2 jym return err;
1041 1.34.2.2 jym
1042 1.34.2.2 jym return 0;
1043 1.34.2.2 jym }
1044 1.34.2.2 jym
1045 1.34.2.2 jym static int
1046 1.34.2.2 jym acpicpu_md_pstate_sysctl_all(SYSCTLFN_ARGS)
1047 1.34.2.2 jym {
1048 1.34.2.2 jym struct cpu_info *ci = curcpu();
1049 1.34.2.2 jym struct acpicpu_softc *sc;
1050 1.34.2.2 jym struct sysctlnode node;
1051 1.34.2.2 jym char buf[1024];
1052 1.34.2.2 jym size_t len;
1053 1.34.2.2 jym uint32_t i;
1054 1.34.2.2 jym int err;
1055 1.34.2.2 jym
1056 1.34.2.2 jym sc = acpicpu_sc[ci->ci_acpiid];
1057 1.34.2.2 jym
1058 1.34.2.2 jym if (sc == NULL)
1059 1.34.2.2 jym return ENXIO;
1060 1.34.2.2 jym
1061 1.34.2.2 jym (void)memset(&buf, 0, sizeof(buf));
1062 1.34.2.2 jym
1063 1.34.2.2 jym mutex_enter(&sc->sc_mtx);
1064 1.34.2.2 jym
1065 1.34.2.2 jym for (len = 0, i = sc->sc_pstate_max; i < sc->sc_pstate_count; i++) {
1066 1.34.2.2 jym
1067 1.34.2.2 jym if (sc->sc_pstate[i].ps_freq == 0)
1068 1.34.2.2 jym continue;
1069 1.34.2.2 jym
1070 1.34.2.2 jym len += snprintf(buf + len, sizeof(buf) - len, "%u%s",
1071 1.34.2.2 jym sc->sc_pstate[i].ps_freq,
1072 1.34.2.2 jym i < (sc->sc_pstate_count - 1) ? " " : "");
1073 1.34.2.2 jym }
1074 1.34.2.2 jym
1075 1.34.2.2 jym mutex_exit(&sc->sc_mtx);
1076 1.34.2.2 jym
1077 1.34.2.2 jym node = *rnode;
1078 1.34.2.2 jym node.sysctl_data = buf;
1079 1.34.2.2 jym
1080 1.34.2.2 jym err = sysctl_lookup(SYSCTLFN_CALL(&node));
1081 1.34.2.2 jym
1082 1.34.2.2 jym if (err != 0 || newp == NULL)
1083 1.34.2.2 jym return err;
1084 1.34.2.2 jym
1085 1.34.2.2 jym return 0;
1086 1.34.2.2 jym }
1087 1.34.2.2 jym
1088