Home | History | Annotate | Line # | Download | only in acpi
acpi_cpu_md.c revision 1.34.2.5
      1  1.34.2.5  jym /* $NetBSD: acpi_cpu_md.c,v 1.34.2.5 2011/05/02 22:49:57 jym Exp $ */
      2  1.34.2.2  jym 
      3  1.34.2.2  jym /*-
      4  1.34.2.4  jym  * Copyright (c) 2010, 2011 Jukka Ruohonen <jruohonen (at) iki.fi>
      5  1.34.2.2  jym  * All rights reserved.
      6  1.34.2.2  jym  *
      7  1.34.2.2  jym  * Redistribution and use in source and binary forms, with or without
      8  1.34.2.2  jym  * modification, are permitted provided that the following conditions
      9  1.34.2.2  jym  * are met:
     10  1.34.2.2  jym  *
     11  1.34.2.2  jym  * 1. Redistributions of source code must retain the above copyright
     12  1.34.2.2  jym  *    notice, this list of conditions and the following disclaimer.
     13  1.34.2.2  jym  * 2. Redistributions in binary form must reproduce the above copyright
     14  1.34.2.2  jym  *    notice, this list of conditions and the following disclaimer in the
     15  1.34.2.2  jym  *    documentation and/or other materials provided with the distribution.
     16  1.34.2.2  jym  *
     17  1.34.2.2  jym  * THIS SOFTWARE IS PROVIDED BY THE AUTHOR AND CONTRIBUTORS ``AS IS'' AND
     18  1.34.2.2  jym  * ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
     19  1.34.2.2  jym  * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
     20  1.34.2.2  jym  * ARE DISCLAIMED.  IN NO EVENT SHALL THE AUTHOR OR CONTRIBUTORS BE LIABLE
     21  1.34.2.2  jym  * FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL
     22  1.34.2.2  jym  * DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS
     23  1.34.2.2  jym  * OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION)
     24  1.34.2.2  jym  * HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
     25  1.34.2.2  jym  * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
     26  1.34.2.2  jym  * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF
     27  1.34.2.2  jym  * SUCH DAMAGE.
     28  1.34.2.2  jym  */
     29  1.34.2.2  jym #include <sys/cdefs.h>
     30  1.34.2.5  jym __KERNEL_RCSID(0, "$NetBSD: acpi_cpu_md.c,v 1.34.2.5 2011/05/02 22:49:57 jym Exp $");
     31  1.34.2.2  jym 
     32  1.34.2.2  jym #include <sys/param.h>
     33  1.34.2.2  jym #include <sys/bus.h>
     34  1.34.2.4  jym #include <sys/device.h>
     35  1.34.2.2  jym #include <sys/kcore.h>
     36  1.34.2.2  jym #include <sys/sysctl.h>
     37  1.34.2.2  jym #include <sys/xcall.h>
     38  1.34.2.2  jym 
     39  1.34.2.2  jym #include <x86/cpu.h>
     40  1.34.2.2  jym #include <x86/cpufunc.h>
     41  1.34.2.2  jym #include <x86/cputypes.h>
     42  1.34.2.2  jym #include <x86/cpuvar.h>
     43  1.34.2.2  jym #include <x86/cpu_msr.h>
     44  1.34.2.2  jym #include <x86/machdep.h>
     45  1.34.2.2  jym 
     46  1.34.2.2  jym #include <dev/acpi/acpica.h>
     47  1.34.2.2  jym #include <dev/acpi/acpi_cpu.h>
     48  1.34.2.2  jym 
     49  1.34.2.2  jym #include <dev/pci/pcivar.h>
     50  1.34.2.2  jym #include <dev/pci/pcidevs.h>
     51  1.34.2.2  jym 
     52  1.34.2.4  jym #include <machine/acpi_machdep.h>
     53  1.34.2.4  jym 
     54  1.34.2.4  jym /*
     55  1.34.2.4  jym  * Intel IA32_MISC_ENABLE.
     56  1.34.2.4  jym  */
     57  1.34.2.4  jym #define MSR_MISC_ENABLE_EST	__BIT(16)
     58  1.34.2.4  jym #define MSR_MISC_ENABLE_TURBO	__BIT(38)
     59  1.34.2.4  jym 
     60  1.34.2.3  jym /*
     61  1.34.2.3  jym  * AMD C1E.
     62  1.34.2.3  jym  */
     63  1.34.2.3  jym #define MSR_CMPHALT		0xc0010055
     64  1.34.2.3  jym 
     65  1.34.2.3  jym #define MSR_CMPHALT_SMI		__BIT(27)
     66  1.34.2.3  jym #define MSR_CMPHALT_C1E		__BIT(28)
     67  1.34.2.3  jym #define MSR_CMPHALT_BMSTS	__BIT(29)
     68  1.34.2.2  jym 
     69  1.34.2.2  jym /*
     70  1.34.2.4  jym  * AMD families 10h, 11h, and 14h
     71  1.34.2.2  jym  */
     72  1.34.2.2  jym #define MSR_10H_LIMIT		0xc0010061
     73  1.34.2.2  jym #define MSR_10H_CONTROL		0xc0010062
     74  1.34.2.2  jym #define MSR_10H_STATUS		0xc0010063
     75  1.34.2.2  jym #define MSR_10H_CONFIG		0xc0010064
     76  1.34.2.2  jym 
     77  1.34.2.2  jym /*
     78  1.34.2.2  jym  * AMD family 0Fh.
     79  1.34.2.2  jym  */
     80  1.34.2.2  jym #define MSR_0FH_CONTROL		0xc0010041
     81  1.34.2.2  jym #define MSR_0FH_STATUS		0xc0010042
     82  1.34.2.2  jym 
     83  1.34.2.2  jym #define MSR_0FH_STATUS_CFID	__BITS( 0,  5)
     84  1.34.2.2  jym #define MSR_0FH_STATUS_CVID	__BITS(32, 36)
     85  1.34.2.2  jym #define MSR_0FH_STATUS_PENDING	__BITS(31, 31)
     86  1.34.2.2  jym 
     87  1.34.2.2  jym #define MSR_0FH_CONTROL_FID	__BITS( 0,  5)
     88  1.34.2.2  jym #define MSR_0FH_CONTROL_VID	__BITS( 8, 12)
     89  1.34.2.2  jym #define MSR_0FH_CONTROL_CHG	__BITS(16, 16)
     90  1.34.2.2  jym #define MSR_0FH_CONTROL_CNT	__BITS(32, 51)
     91  1.34.2.2  jym 
     92  1.34.2.2  jym #define ACPI_0FH_STATUS_FID	__BITS( 0,  5)
     93  1.34.2.2  jym #define ACPI_0FH_STATUS_VID	__BITS( 6, 10)
     94  1.34.2.2  jym 
     95  1.34.2.2  jym #define ACPI_0FH_CONTROL_FID	__BITS( 0,  5)
     96  1.34.2.2  jym #define ACPI_0FH_CONTROL_VID	__BITS( 6, 10)
     97  1.34.2.2  jym #define ACPI_0FH_CONTROL_VST	__BITS(11, 17)
     98  1.34.2.2  jym #define ACPI_0FH_CONTROL_MVS	__BITS(18, 19)
     99  1.34.2.2  jym #define ACPI_0FH_CONTROL_PLL	__BITS(20, 26)
    100  1.34.2.2  jym #define ACPI_0FH_CONTROL_RVO	__BITS(28, 29)
    101  1.34.2.2  jym #define ACPI_0FH_CONTROL_IRT	__BITS(30, 31)
    102  1.34.2.2  jym 
    103  1.34.2.2  jym #define FID_TO_VCO_FID(fidd)	(((fid) < 8) ? (8 + ((fid) << 1)) : (fid))
    104  1.34.2.2  jym 
    105  1.34.2.2  jym static char	  native_idle_text[16];
    106  1.34.2.2  jym void		(*native_idle)(void) = NULL;
    107  1.34.2.2  jym 
    108  1.34.2.5  jym static int	 acpicpu_md_quirk_piix4(const struct pci_attach_args *);
    109  1.34.2.4  jym static void	 acpicpu_md_pstate_hwf_reset(void *, void *);
    110  1.34.2.2  jym static int	 acpicpu_md_pstate_fidvid_get(struct acpicpu_softc *,
    111  1.34.2.2  jym                                               uint32_t *);
    112  1.34.2.2  jym static int	 acpicpu_md_pstate_fidvid_set(struct acpicpu_pstate *);
    113  1.34.2.2  jym static int	 acpicpu_md_pstate_fidvid_read(uint32_t *, uint32_t *);
    114  1.34.2.2  jym static void	 acpicpu_md_pstate_fidvid_write(uint32_t, uint32_t,
    115  1.34.2.2  jym 					        uint32_t, uint32_t);
    116  1.34.2.2  jym static int	 acpicpu_md_pstate_sysctl_init(void);
    117  1.34.2.2  jym static int	 acpicpu_md_pstate_sysctl_get(SYSCTLFN_PROTO);
    118  1.34.2.2  jym static int	 acpicpu_md_pstate_sysctl_set(SYSCTLFN_PROTO);
    119  1.34.2.2  jym static int	 acpicpu_md_pstate_sysctl_all(SYSCTLFN_PROTO);
    120  1.34.2.2  jym 
    121  1.34.2.2  jym extern struct acpicpu_softc **acpicpu_sc;
    122  1.34.2.2  jym static struct sysctllog *acpicpu_log = NULL;
    123  1.34.2.2  jym 
    124  1.34.2.4  jym struct cpu_info *
    125  1.34.2.4  jym acpicpu_md_match(device_t parent, cfdata_t match, void *aux)
    126  1.34.2.4  jym {
    127  1.34.2.4  jym 	struct cpufeature_attach_args *cfaa = aux;
    128  1.34.2.4  jym 
    129  1.34.2.4  jym 	if (strcmp(cfaa->name, "frequency") != 0)
    130  1.34.2.4  jym 		return NULL;
    131  1.34.2.4  jym 
    132  1.34.2.4  jym 	return cfaa->ci;
    133  1.34.2.4  jym }
    134  1.34.2.4  jym 
    135  1.34.2.4  jym struct cpu_info *
    136  1.34.2.4  jym acpicpu_md_attach(device_t parent, device_t self, void *aux)
    137  1.34.2.4  jym {
    138  1.34.2.4  jym 	struct cpufeature_attach_args *cfaa = aux;
    139  1.34.2.4  jym 
    140  1.34.2.4  jym 	return cfaa->ci;
    141  1.34.2.4  jym }
    142  1.34.2.4  jym 
    143  1.34.2.2  jym uint32_t
    144  1.34.2.2  jym acpicpu_md_cap(void)
    145  1.34.2.2  jym {
    146  1.34.2.2  jym 	struct cpu_info *ci = curcpu();
    147  1.34.2.4  jym 	uint32_t regs[4];
    148  1.34.2.2  jym 	uint32_t val = 0;
    149  1.34.2.2  jym 
    150  1.34.2.2  jym 	if (cpu_vendor != CPUVENDOR_IDT &&
    151  1.34.2.2  jym 	    cpu_vendor != CPUVENDOR_INTEL)
    152  1.34.2.2  jym 		return val;
    153  1.34.2.2  jym 
    154  1.34.2.2  jym 	/*
    155  1.34.2.4  jym 	 * Basic SMP C-states (required for e.g. _CST).
    156  1.34.2.2  jym 	 */
    157  1.34.2.2  jym 	val |= ACPICPU_PDC_C_C1PT | ACPICPU_PDC_C_C2C3;
    158  1.34.2.2  jym 
    159  1.34.2.4  jym 	/*
    160  1.34.2.4  jym 	 * Claim to support dependency coordination.
    161  1.34.2.4  jym 	 */
    162  1.34.2.4  jym 	val |= ACPICPU_PDC_P_SW | ACPICPU_PDC_C_SW | ACPICPU_PDC_T_SW;
    163  1.34.2.4  jym 
    164  1.34.2.2  jym         /*
    165  1.34.2.2  jym 	 * If MONITOR/MWAIT is available, announce
    166  1.34.2.2  jym 	 * support for native instructions in all C-states.
    167  1.34.2.2  jym 	 */
    168  1.34.2.2  jym         if ((ci->ci_feat_val[1] & CPUID2_MONITOR) != 0)
    169  1.34.2.2  jym 		val |= ACPICPU_PDC_C_C1_FFH | ACPICPU_PDC_C_C2C3_FFH;
    170  1.34.2.2  jym 
    171  1.34.2.2  jym 	/*
    172  1.34.2.2  jym 	 * Set native P- and T-states, if available.
    173  1.34.2.2  jym 	 */
    174  1.34.2.2  jym         if ((ci->ci_feat_val[1] & CPUID2_EST) != 0)
    175  1.34.2.2  jym 		val |= ACPICPU_PDC_P_FFH;
    176  1.34.2.2  jym 
    177  1.34.2.2  jym 	if ((ci->ci_feat_val[0] & CPUID_ACPI) != 0)
    178  1.34.2.2  jym 		val |= ACPICPU_PDC_T_FFH;
    179  1.34.2.2  jym 
    180  1.34.2.4  jym 	/*
    181  1.34.2.4  jym 	 * Declare support for APERF and MPERF.
    182  1.34.2.4  jym 	 */
    183  1.34.2.4  jym 	if (cpuid_level >= 0x06) {
    184  1.34.2.4  jym 
    185  1.34.2.4  jym 		x86_cpuid(0x00000006, regs);
    186  1.34.2.4  jym 
    187  1.34.2.4  jym 		if ((regs[2] & CPUID_DSPM_HWF) != 0)
    188  1.34.2.4  jym 			val |= ACPICPU_PDC_P_HWF;
    189  1.34.2.4  jym 	}
    190  1.34.2.4  jym 
    191  1.34.2.2  jym 	return val;
    192  1.34.2.2  jym }
    193  1.34.2.2  jym 
    194  1.34.2.2  jym uint32_t
    195  1.34.2.4  jym acpicpu_md_flags(void)
    196  1.34.2.2  jym {
    197  1.34.2.2  jym 	struct cpu_info *ci = curcpu();
    198  1.34.2.2  jym 	struct pci_attach_args pa;
    199  1.34.2.2  jym 	uint32_t family, val = 0;
    200  1.34.2.2  jym 	uint32_t regs[4];
    201  1.34.2.2  jym 
    202  1.34.2.4  jym 	if (acpi_md_ncpus() == 1)
    203  1.34.2.2  jym 		val |= ACPICPU_FLAG_C_BM;
    204  1.34.2.2  jym 
    205  1.34.2.2  jym 	if ((ci->ci_feat_val[1] & CPUID2_MONITOR) != 0)
    206  1.34.2.2  jym 		val |= ACPICPU_FLAG_C_FFH;
    207  1.34.2.2  jym 
    208  1.34.2.4  jym 	/*
    209  1.34.2.4  jym 	 * By default, assume that the local APIC timer
    210  1.34.2.4  jym 	 * as well as TSC are stalled during C3 sleep.
    211  1.34.2.4  jym 	 */
    212  1.34.2.2  jym 	val |= ACPICPU_FLAG_C_APIC | ACPICPU_FLAG_C_TSC;
    213  1.34.2.2  jym 
    214  1.34.2.2  jym 	switch (cpu_vendor) {
    215  1.34.2.2  jym 
    216  1.34.2.2  jym 	case CPUVENDOR_IDT:
    217  1.34.2.2  jym 
    218  1.34.2.2  jym 		if ((ci->ci_feat_val[1] & CPUID2_EST) != 0)
    219  1.34.2.2  jym 			val |= ACPICPU_FLAG_P_FFH;
    220  1.34.2.2  jym 
    221  1.34.2.2  jym 		if ((ci->ci_feat_val[0] & CPUID_ACPI) != 0)
    222  1.34.2.2  jym 			val |= ACPICPU_FLAG_T_FFH;
    223  1.34.2.2  jym 
    224  1.34.2.2  jym 		break;
    225  1.34.2.2  jym 
    226  1.34.2.2  jym 	case CPUVENDOR_INTEL:
    227  1.34.2.2  jym 
    228  1.34.2.4  jym 		/*
    229  1.34.2.4  jym 		 * Bus master control and arbitration should be
    230  1.34.2.4  jym 		 * available on all supported Intel CPUs (to be
    231  1.34.2.4  jym 		 * sure, this is double-checked later from the
    232  1.34.2.4  jym 		 * firmware data). These flags imply that it is
    233  1.34.2.4  jym 		 * not necessary to flush caches before C3 state.
    234  1.34.2.4  jym 		 */
    235  1.34.2.2  jym 		val |= ACPICPU_FLAG_C_BM | ACPICPU_FLAG_C_ARB;
    236  1.34.2.2  jym 
    237  1.34.2.4  jym 		/*
    238  1.34.2.4  jym 		 * Check if we can use "native", MSR-based,
    239  1.34.2.4  jym 		 * access. If not, we have to resort to I/O.
    240  1.34.2.4  jym 		 */
    241  1.34.2.2  jym 		if ((ci->ci_feat_val[1] & CPUID2_EST) != 0)
    242  1.34.2.2  jym 			val |= ACPICPU_FLAG_P_FFH;
    243  1.34.2.2  jym 
    244  1.34.2.2  jym 		if ((ci->ci_feat_val[0] & CPUID_ACPI) != 0)
    245  1.34.2.2  jym 			val |= ACPICPU_FLAG_T_FFH;
    246  1.34.2.2  jym 
    247  1.34.2.2  jym 		/*
    248  1.34.2.2  jym 		 * Check whether MSR_APERF, MSR_MPERF, and Turbo
    249  1.34.2.2  jym 		 * Boost are available. Also see if we might have
    250  1.34.2.2  jym 		 * an invariant local APIC timer ("ARAT").
    251  1.34.2.2  jym 		 */
    252  1.34.2.2  jym 		if (cpuid_level >= 0x06) {
    253  1.34.2.2  jym 
    254  1.34.2.4  jym 			x86_cpuid(0x00000006, regs);
    255  1.34.2.2  jym 
    256  1.34.2.2  jym 			if ((regs[2] & CPUID_DSPM_HWF) != 0)
    257  1.34.2.4  jym 				val |= ACPICPU_FLAG_P_HWF;
    258  1.34.2.2  jym 
    259  1.34.2.2  jym 			if ((regs[0] & CPUID_DSPM_IDA) != 0)
    260  1.34.2.2  jym 				val |= ACPICPU_FLAG_P_TURBO;
    261  1.34.2.2  jym 
    262  1.34.2.2  jym 			if ((regs[0] & CPUID_DSPM_ARAT) != 0)
    263  1.34.2.2  jym 				val &= ~ACPICPU_FLAG_C_APIC;
    264  1.34.2.2  jym 		}
    265  1.34.2.2  jym 
    266  1.34.2.2  jym 		/*
    267  1.34.2.2  jym 		 * Detect whether TSC is invariant. If it is not,
    268  1.34.2.2  jym 		 * we keep the flag to note that TSC will not run
    269  1.34.2.2  jym 		 * at constant rate. Depending on the CPU, this may
    270  1.34.2.2  jym 		 * affect P- and T-state changes, but especially
    271  1.34.2.2  jym 		 * relevant are C-states; with variant TSC, states
    272  1.34.2.2  jym 		 * larger than C1 may completely stop the counter.
    273  1.34.2.2  jym 		 */
    274  1.34.2.2  jym 		x86_cpuid(0x80000000, regs);
    275  1.34.2.2  jym 
    276  1.34.2.2  jym 		if (regs[0] >= 0x80000007) {
    277  1.34.2.2  jym 
    278  1.34.2.2  jym 			x86_cpuid(0x80000007, regs);
    279  1.34.2.2  jym 
    280  1.34.2.2  jym 			if ((regs[3] & __BIT(8)) != 0)
    281  1.34.2.2  jym 				val &= ~ACPICPU_FLAG_C_TSC;
    282  1.34.2.2  jym 		}
    283  1.34.2.2  jym 
    284  1.34.2.2  jym 		break;
    285  1.34.2.2  jym 
    286  1.34.2.2  jym 	case CPUVENDOR_AMD:
    287  1.34.2.2  jym 
    288  1.34.2.2  jym 		x86_cpuid(0x80000000, regs);
    289  1.34.2.2  jym 
    290  1.34.2.2  jym 		if (regs[0] < 0x80000007)
    291  1.34.2.2  jym 			break;
    292  1.34.2.2  jym 
    293  1.34.2.2  jym 		x86_cpuid(0x80000007, regs);
    294  1.34.2.2  jym 
    295  1.34.2.2  jym 		family = CPUID2FAMILY(ci->ci_signature);
    296  1.34.2.2  jym 
    297  1.34.2.2  jym 		if (family == 0xf)
    298  1.34.2.2  jym 			family += CPUID2EXTFAMILY(ci->ci_signature);
    299  1.34.2.2  jym 
    300  1.34.2.2  jym     		switch (family) {
    301  1.34.2.2  jym 
    302  1.34.2.2  jym 		case 0x0f:
    303  1.34.2.2  jym 
    304  1.34.2.4  jym 			/*
    305  1.34.2.4  jym 			 * Evaluate support for the "FID/VID
    306  1.34.2.4  jym 			 * algorithm" also used by powernow(4).
    307  1.34.2.4  jym 			 */
    308  1.34.2.2  jym 			if ((regs[3] & CPUID_APM_FID) == 0)
    309  1.34.2.2  jym 				break;
    310  1.34.2.2  jym 
    311  1.34.2.2  jym 			if ((regs[3] & CPUID_APM_VID) == 0)
    312  1.34.2.2  jym 				break;
    313  1.34.2.2  jym 
    314  1.34.2.2  jym 			val |= ACPICPU_FLAG_P_FFH | ACPICPU_FLAG_P_FIDVID;
    315  1.34.2.2  jym 			break;
    316  1.34.2.2  jym 
    317  1.34.2.2  jym 		case 0x10:
    318  1.34.2.2  jym 		case 0x11:
    319  1.34.2.4  jym 			val |= ACPICPU_FLAG_C_C1E;
    320  1.34.2.4  jym 			/* FALLTHROUGH */
    321  1.34.2.4  jym 
    322  1.34.2.4  jym 		case 0x14: /* AMD Fusion */
    323  1.34.2.2  jym 
    324  1.34.2.4  jym 			/*
    325  1.34.2.4  jym 			 * Like with Intel, detect invariant TSC,
    326  1.34.2.4  jym 			 * MSR-based P-states, and AMD's "turbo"
    327  1.34.2.4  jym 			 * (Core Performance Boost), respectively.
    328  1.34.2.4  jym 			 */
    329  1.34.2.2  jym 			if ((regs[3] & CPUID_APM_TSC) != 0)
    330  1.34.2.2  jym 				val &= ~ACPICPU_FLAG_C_TSC;
    331  1.34.2.2  jym 
    332  1.34.2.2  jym 			if ((regs[3] & CPUID_APM_HWP) != 0)
    333  1.34.2.2  jym 				val |= ACPICPU_FLAG_P_FFH;
    334  1.34.2.2  jym 
    335  1.34.2.2  jym 			if ((regs[3] & CPUID_APM_CPB) != 0)
    336  1.34.2.2  jym 				val |= ACPICPU_FLAG_P_TURBO;
    337  1.34.2.3  jym 
    338  1.34.2.4  jym 			/*
    339  1.34.2.4  jym 			 * Also check for APERF and MPERF,
    340  1.34.2.4  jym 			 * first available in the family 10h.
    341  1.34.2.4  jym 			 */
    342  1.34.2.4  jym 			if (cpuid_level >= 0x06) {
    343  1.34.2.4  jym 
    344  1.34.2.4  jym 				x86_cpuid(0x00000006, regs);
    345  1.34.2.4  jym 
    346  1.34.2.4  jym 				if ((regs[2] & CPUID_DSPM_HWF) != 0)
    347  1.34.2.4  jym 					val |= ACPICPU_FLAG_P_HWF;
    348  1.34.2.4  jym 			}
    349  1.34.2.4  jym 
    350  1.34.2.3  jym 			break;
    351  1.34.2.2  jym 		}
    352  1.34.2.2  jym 
    353  1.34.2.2  jym 		break;
    354  1.34.2.2  jym 	}
    355  1.34.2.2  jym 
    356  1.34.2.2  jym 	/*
    357  1.34.2.2  jym 	 * There are several erratums for PIIX4.
    358  1.34.2.2  jym 	 */
    359  1.34.2.4  jym 	if (pci_find_device(&pa, acpicpu_md_quirk_piix4) != 0)
    360  1.34.2.2  jym 		val |= ACPICPU_FLAG_PIIX4;
    361  1.34.2.2  jym 
    362  1.34.2.2  jym 	return val;
    363  1.34.2.2  jym }
    364  1.34.2.2  jym 
    365  1.34.2.2  jym static int
    366  1.34.2.5  jym acpicpu_md_quirk_piix4(const struct pci_attach_args *pa)
    367  1.34.2.2  jym {
    368  1.34.2.2  jym 
    369  1.34.2.2  jym 	/*
    370  1.34.2.2  jym 	 * XXX: The pci_find_device(9) function only
    371  1.34.2.2  jym 	 *	deals with attached devices. Change this
    372  1.34.2.2  jym 	 *	to use something like pci_device_foreach().
    373  1.34.2.2  jym 	 */
    374  1.34.2.2  jym 	if (PCI_VENDOR(pa->pa_id) != PCI_VENDOR_INTEL)
    375  1.34.2.2  jym 		return 0;
    376  1.34.2.2  jym 
    377  1.34.2.2  jym 	if (PCI_PRODUCT(pa->pa_id) == PCI_PRODUCT_INTEL_82371AB_ISA ||
    378  1.34.2.2  jym 	    PCI_PRODUCT(pa->pa_id) == PCI_PRODUCT_INTEL_82440MX_PMC)
    379  1.34.2.2  jym 		return 1;
    380  1.34.2.2  jym 
    381  1.34.2.2  jym 	return 0;
    382  1.34.2.2  jym }
    383  1.34.2.2  jym 
    384  1.34.2.3  jym void
    385  1.34.2.4  jym acpicpu_md_quirk_c1e(void)
    386  1.34.2.3  jym {
    387  1.34.2.3  jym 	const uint64_t c1e = MSR_CMPHALT_SMI | MSR_CMPHALT_C1E;
    388  1.34.2.3  jym 	uint64_t val;
    389  1.34.2.3  jym 
    390  1.34.2.3  jym 	val = rdmsr(MSR_CMPHALT);
    391  1.34.2.3  jym 
    392  1.34.2.3  jym 	if ((val & c1e) != 0)
    393  1.34.2.3  jym 		wrmsr(MSR_CMPHALT, val & ~c1e);
    394  1.34.2.3  jym }
    395  1.34.2.3  jym 
    396  1.34.2.2  jym int
    397  1.34.2.4  jym acpicpu_md_cstate_start(struct acpicpu_softc *sc)
    398  1.34.2.2  jym {
    399  1.34.2.2  jym 	const size_t size = sizeof(native_idle_text);
    400  1.34.2.2  jym 	struct acpicpu_cstate *cs;
    401  1.34.2.2  jym 	bool ipi = false;
    402  1.34.2.2  jym 	int i;
    403  1.34.2.2  jym 
    404  1.34.2.4  jym 	/*
    405  1.34.2.4  jym 	 * Save the cpu_idle(9) loop used by default.
    406  1.34.2.4  jym 	 */
    407  1.34.2.2  jym 	x86_cpu_idle_get(&native_idle, native_idle_text, size);
    408  1.34.2.2  jym 
    409  1.34.2.2  jym 	for (i = 0; i < ACPI_C_STATE_COUNT; i++) {
    410  1.34.2.2  jym 
    411  1.34.2.2  jym 		cs = &sc->sc_cstate[i];
    412  1.34.2.2  jym 
    413  1.34.2.2  jym 		if (cs->cs_method == ACPICPU_C_STATE_HALT) {
    414  1.34.2.2  jym 			ipi = true;
    415  1.34.2.2  jym 			break;
    416  1.34.2.2  jym 		}
    417  1.34.2.2  jym 	}
    418  1.34.2.2  jym 
    419  1.34.2.2  jym 	x86_cpu_idle_set(acpicpu_cstate_idle, "acpi", ipi);
    420  1.34.2.2  jym 
    421  1.34.2.2  jym 	return 0;
    422  1.34.2.2  jym }
    423  1.34.2.2  jym 
    424  1.34.2.2  jym int
    425  1.34.2.4  jym acpicpu_md_cstate_stop(void)
    426  1.34.2.2  jym {
    427  1.34.2.2  jym 	uint64_t xc;
    428  1.34.2.2  jym 	bool ipi;
    429  1.34.2.2  jym 
    430  1.34.2.2  jym 	ipi = (native_idle != x86_cpu_idle_halt) ? false : true;
    431  1.34.2.2  jym 	x86_cpu_idle_set(native_idle, native_idle_text, ipi);
    432  1.34.2.2  jym 
    433  1.34.2.2  jym 	/*
    434  1.34.2.2  jym 	 * Run a cross-call to ensure that all CPUs are
    435  1.34.2.2  jym 	 * out from the ACPI idle-loop before detachment.
    436  1.34.2.2  jym 	 */
    437  1.34.2.2  jym 	xc = xc_broadcast(0, (xcfunc_t)nullop, NULL, NULL);
    438  1.34.2.2  jym 	xc_wait(xc);
    439  1.34.2.2  jym 
    440  1.34.2.2  jym 	return 0;
    441  1.34.2.2  jym }
    442  1.34.2.2  jym 
    443  1.34.2.2  jym /*
    444  1.34.2.2  jym  * Called with interrupts disabled.
    445  1.34.2.2  jym  * Caller should enable interrupts after return.
    446  1.34.2.2  jym  */
    447  1.34.2.2  jym void
    448  1.34.2.4  jym acpicpu_md_cstate_enter(int method, int state)
    449  1.34.2.2  jym {
    450  1.34.2.2  jym 	struct cpu_info *ci = curcpu();
    451  1.34.2.2  jym 
    452  1.34.2.2  jym 	switch (method) {
    453  1.34.2.2  jym 
    454  1.34.2.2  jym 	case ACPICPU_C_STATE_FFH:
    455  1.34.2.2  jym 
    456  1.34.2.2  jym 		x86_enable_intr();
    457  1.34.2.2  jym 		x86_monitor(&ci->ci_want_resched, 0, 0);
    458  1.34.2.2  jym 
    459  1.34.2.2  jym 		if (__predict_false(ci->ci_want_resched != 0))
    460  1.34.2.2  jym 			return;
    461  1.34.2.2  jym 
    462  1.34.2.2  jym 		x86_mwait((state - 1) << 4, 0);
    463  1.34.2.2  jym 		break;
    464  1.34.2.2  jym 
    465  1.34.2.2  jym 	case ACPICPU_C_STATE_HALT:
    466  1.34.2.2  jym 
    467  1.34.2.2  jym 		if (__predict_false(ci->ci_want_resched != 0))
    468  1.34.2.2  jym 			return;
    469  1.34.2.2  jym 
    470  1.34.2.2  jym 		x86_stihlt();
    471  1.34.2.2  jym 		break;
    472  1.34.2.2  jym 	}
    473  1.34.2.2  jym }
    474  1.34.2.2  jym 
    475  1.34.2.2  jym int
    476  1.34.2.4  jym acpicpu_md_pstate_start(struct acpicpu_softc *sc)
    477  1.34.2.2  jym {
    478  1.34.2.4  jym 	uint64_t xc;
    479  1.34.2.2  jym 
    480  1.34.2.4  jym 	/*
    481  1.34.2.4  jym 	 * Reset the APERF and MPERF counters.
    482  1.34.2.4  jym 	 */
    483  1.34.2.4  jym 	if ((sc->sc_flags & ACPICPU_FLAG_P_HWF) != 0) {
    484  1.34.2.4  jym 		xc = xc_broadcast(0, acpicpu_md_pstate_hwf_reset, NULL, NULL);
    485  1.34.2.4  jym 		xc_wait(xc);
    486  1.34.2.2  jym 	}
    487  1.34.2.2  jym 
    488  1.34.2.2  jym 	return acpicpu_md_pstate_sysctl_init();
    489  1.34.2.2  jym }
    490  1.34.2.2  jym 
    491  1.34.2.2  jym int
    492  1.34.2.2  jym acpicpu_md_pstate_stop(void)
    493  1.34.2.2  jym {
    494  1.34.2.2  jym 	if (acpicpu_log != NULL)
    495  1.34.2.2  jym 		sysctl_teardown(&acpicpu_log);
    496  1.34.2.2  jym 
    497  1.34.2.2  jym 	return 0;
    498  1.34.2.2  jym }
    499  1.34.2.2  jym 
    500  1.34.2.2  jym int
    501  1.34.2.4  jym acpicpu_md_pstate_init(struct acpicpu_softc *sc)
    502  1.34.2.2  jym {
    503  1.34.2.4  jym 	struct cpu_info *ci = sc->sc_ci;
    504  1.34.2.2  jym 	struct acpicpu_pstate *ps, msr;
    505  1.34.2.2  jym 	uint32_t family, i = 0;
    506  1.34.2.4  jym 	uint64_t val;
    507  1.34.2.2  jym 
    508  1.34.2.2  jym 	(void)memset(&msr, 0, sizeof(struct acpicpu_pstate));
    509  1.34.2.2  jym 
    510  1.34.2.2  jym 	switch (cpu_vendor) {
    511  1.34.2.2  jym 
    512  1.34.2.2  jym 	case CPUVENDOR_IDT:
    513  1.34.2.2  jym 	case CPUVENDOR_INTEL:
    514  1.34.2.2  jym 
    515  1.34.2.2  jym 		/*
    516  1.34.2.4  jym 		 * Make sure EST is enabled.
    517  1.34.2.4  jym 		 */
    518  1.34.2.4  jym 		if ((sc->sc_flags & ACPICPU_FLAG_P_FFH) != 0) {
    519  1.34.2.4  jym 
    520  1.34.2.4  jym 			val = rdmsr(MSR_MISC_ENABLE);
    521  1.34.2.4  jym 
    522  1.34.2.4  jym 			if ((val & MSR_MISC_ENABLE_EST) == 0) {
    523  1.34.2.4  jym 
    524  1.34.2.4  jym 				val |= MSR_MISC_ENABLE_EST;
    525  1.34.2.4  jym 				wrmsr(MSR_MISC_ENABLE, val);
    526  1.34.2.4  jym 				val = rdmsr(MSR_MISC_ENABLE);
    527  1.34.2.4  jym 
    528  1.34.2.4  jym 				if ((val & MSR_MISC_ENABLE_EST) == 0)
    529  1.34.2.4  jym 					return ENOTTY;
    530  1.34.2.4  jym 			}
    531  1.34.2.4  jym 		}
    532  1.34.2.4  jym 
    533  1.34.2.4  jym 		/*
    534  1.34.2.2  jym 		 * If the so-called Turbo Boost is present,
    535  1.34.2.2  jym 		 * the P0-state is always the "turbo state".
    536  1.34.2.4  jym 		 * It is shown as the P1 frequency + 1 MHz.
    537  1.34.2.2  jym 		 *
    538  1.34.2.2  jym 		 * For discussion, see:
    539  1.34.2.2  jym 		 *
    540  1.34.2.2  jym 		 *	Intel Corporation: Intel Turbo Boost Technology
    541  1.34.2.2  jym 		 *	in Intel Core(tm) Microarchitectures (Nehalem)
    542  1.34.2.2  jym 		 *	Based Processors. White Paper, November 2008.
    543  1.34.2.2  jym 		 */
    544  1.34.2.4  jym 		if (sc->sc_pstate_count >= 2 &&
    545  1.34.2.4  jym 		   (sc->sc_flags & ACPICPU_FLAG_P_TURBO) != 0) {
    546  1.34.2.4  jym 
    547  1.34.2.4  jym 			ps = &sc->sc_pstate[0];
    548  1.34.2.4  jym 
    549  1.34.2.4  jym 			if (ps->ps_freq == sc->sc_pstate[1].ps_freq + 1)
    550  1.34.2.4  jym 				ps->ps_flags |= ACPICPU_FLAG_P_TURBO;
    551  1.34.2.4  jym 		}
    552  1.34.2.2  jym 
    553  1.34.2.2  jym 		msr.ps_control_addr = MSR_PERF_CTL;
    554  1.34.2.2  jym 		msr.ps_control_mask = __BITS(0, 15);
    555  1.34.2.2  jym 
    556  1.34.2.2  jym 		msr.ps_status_addr  = MSR_PERF_STATUS;
    557  1.34.2.2  jym 		msr.ps_status_mask  = __BITS(0, 15);
    558  1.34.2.2  jym 		break;
    559  1.34.2.2  jym 
    560  1.34.2.2  jym 	case CPUVENDOR_AMD:
    561  1.34.2.2  jym 
    562  1.34.2.2  jym 		if ((sc->sc_flags & ACPICPU_FLAG_P_FIDVID) != 0)
    563  1.34.2.2  jym 			msr.ps_flags |= ACPICPU_FLAG_P_FIDVID;
    564  1.34.2.2  jym 
    565  1.34.2.2  jym 		family = CPUID2FAMILY(ci->ci_signature);
    566  1.34.2.2  jym 
    567  1.34.2.2  jym 		if (family == 0xf)
    568  1.34.2.2  jym 			family += CPUID2EXTFAMILY(ci->ci_signature);
    569  1.34.2.2  jym 
    570  1.34.2.2  jym 		switch (family) {
    571  1.34.2.2  jym 
    572  1.34.2.2  jym 		case 0x0f:
    573  1.34.2.2  jym 			msr.ps_control_addr = MSR_0FH_CONTROL;
    574  1.34.2.2  jym 			msr.ps_status_addr  = MSR_0FH_STATUS;
    575  1.34.2.2  jym 			break;
    576  1.34.2.2  jym 
    577  1.34.2.2  jym 		case 0x10:
    578  1.34.2.2  jym 		case 0x11:
    579  1.34.2.4  jym 		case 0x14: /* AMD Fusion */
    580  1.34.2.2  jym 			msr.ps_control_addr = MSR_10H_CONTROL;
    581  1.34.2.2  jym 			msr.ps_control_mask = __BITS(0, 2);
    582  1.34.2.2  jym 
    583  1.34.2.2  jym 			msr.ps_status_addr  = MSR_10H_STATUS;
    584  1.34.2.2  jym 			msr.ps_status_mask  = __BITS(0, 2);
    585  1.34.2.2  jym 			break;
    586  1.34.2.2  jym 
    587  1.34.2.2  jym 		default:
    588  1.34.2.4  jym 			/*
    589  1.34.2.4  jym 			 * If we have an unknown AMD CPU, rely on XPSS.
    590  1.34.2.4  jym 			 */
    591  1.34.2.2  jym 			if ((sc->sc_flags & ACPICPU_FLAG_P_XPSS) == 0)
    592  1.34.2.2  jym 				return EOPNOTSUPP;
    593  1.34.2.2  jym 		}
    594  1.34.2.2  jym 
    595  1.34.2.2  jym 		break;
    596  1.34.2.2  jym 
    597  1.34.2.2  jym 	default:
    598  1.34.2.2  jym 		return ENODEV;
    599  1.34.2.2  jym 	}
    600  1.34.2.2  jym 
    601  1.34.2.2  jym 	/*
    602  1.34.2.2  jym 	 * Fill the P-state structures with MSR addresses that are
    603  1.34.2.2  jym 	 * known to be correct. If we do not know the addresses,
    604  1.34.2.2  jym 	 * leave the values intact. If a vendor uses XPSS, we do
    605  1.34.2.4  jym 	 * not necessarily need to do anything to support new CPUs.
    606  1.34.2.2  jym 	 */
    607  1.34.2.2  jym 	while (i < sc->sc_pstate_count) {
    608  1.34.2.2  jym 
    609  1.34.2.2  jym 		ps = &sc->sc_pstate[i];
    610  1.34.2.2  jym 
    611  1.34.2.2  jym 		if (msr.ps_flags != 0)
    612  1.34.2.2  jym 			ps->ps_flags |= msr.ps_flags;
    613  1.34.2.2  jym 
    614  1.34.2.2  jym 		if (msr.ps_status_addr != 0)
    615  1.34.2.2  jym 			ps->ps_status_addr = msr.ps_status_addr;
    616  1.34.2.2  jym 
    617  1.34.2.2  jym 		if (msr.ps_status_mask != 0)
    618  1.34.2.2  jym 			ps->ps_status_mask = msr.ps_status_mask;
    619  1.34.2.2  jym 
    620  1.34.2.2  jym 		if (msr.ps_control_addr != 0)
    621  1.34.2.2  jym 			ps->ps_control_addr = msr.ps_control_addr;
    622  1.34.2.2  jym 
    623  1.34.2.2  jym 		if (msr.ps_control_mask != 0)
    624  1.34.2.2  jym 			ps->ps_control_mask = msr.ps_control_mask;
    625  1.34.2.2  jym 
    626  1.34.2.2  jym 		i++;
    627  1.34.2.2  jym 	}
    628  1.34.2.2  jym 
    629  1.34.2.2  jym 	return 0;
    630  1.34.2.2  jym }
    631  1.34.2.2  jym 
    632  1.34.2.4  jym /*
    633  1.34.2.4  jym  * Read the IA32_APERF and IA32_MPERF counters. The first
    634  1.34.2.4  jym  * increments at the rate of the fixed maximum frequency
    635  1.34.2.4  jym  * configured during the boot, whereas APERF counts at the
    636  1.34.2.4  jym  * rate of the actual frequency. Note that the MSRs must be
    637  1.34.2.4  jym  * read without delay, and that only the ratio between
    638  1.34.2.4  jym  * IA32_APERF and IA32_MPERF is architecturally defined.
    639  1.34.2.4  jym  *
    640  1.34.2.4  jym  * The function thus returns the percentage of the actual
    641  1.34.2.4  jym  * frequency in terms of the maximum frequency of the calling
    642  1.34.2.4  jym  * CPU since the last call. A value zero implies an error.
    643  1.34.2.4  jym  *
    644  1.34.2.4  jym  * For further details, refer to:
    645  1.34.2.4  jym  *
    646  1.34.2.4  jym  *	Intel Corporation: Intel 64 and IA-32 Architectures
    647  1.34.2.4  jym  *	Software Developer's Manual. Section 13.2, Volume 3A:
    648  1.34.2.4  jym  *	System Programming Guide, Part 1. July, 2008.
    649  1.34.2.4  jym  *
    650  1.34.2.4  jym  *	Advanced Micro Devices: BIOS and Kernel Developer's
    651  1.34.2.4  jym  *	Guide (BKDG) for AMD Family 10h Processors. Section
    652  1.34.2.4  jym  *	2.4.5, Revision 3.48, April 2010.
    653  1.34.2.4  jym  */
    654  1.34.2.4  jym uint8_t
    655  1.34.2.4  jym acpicpu_md_pstate_hwf(struct cpu_info *ci)
    656  1.34.2.4  jym {
    657  1.34.2.4  jym 	struct acpicpu_softc *sc;
    658  1.34.2.4  jym 	uint64_t aperf, mperf;
    659  1.34.2.4  jym 	uint8_t rv = 0;
    660  1.34.2.4  jym 
    661  1.34.2.4  jym 	sc = acpicpu_sc[ci->ci_acpiid];
    662  1.34.2.4  jym 
    663  1.34.2.4  jym 	if (__predict_false(sc == NULL))
    664  1.34.2.4  jym 		return 0;
    665  1.34.2.4  jym 
    666  1.34.2.4  jym 	if (__predict_false((sc->sc_flags & ACPICPU_FLAG_P_HWF) == 0))
    667  1.34.2.4  jym 		return 0;
    668  1.34.2.4  jym 
    669  1.34.2.4  jym 	aperf = sc->sc_pstate_aperf;
    670  1.34.2.4  jym 	mperf = sc->sc_pstate_mperf;
    671  1.34.2.4  jym 
    672  1.34.2.4  jym 	x86_disable_intr();
    673  1.34.2.4  jym 
    674  1.34.2.4  jym 	sc->sc_pstate_aperf = rdmsr(MSR_APERF);
    675  1.34.2.4  jym 	sc->sc_pstate_mperf = rdmsr(MSR_MPERF);
    676  1.34.2.4  jym 
    677  1.34.2.4  jym 	x86_enable_intr();
    678  1.34.2.4  jym 
    679  1.34.2.4  jym 	aperf = sc->sc_pstate_aperf - aperf;
    680  1.34.2.4  jym 	mperf = sc->sc_pstate_mperf - mperf;
    681  1.34.2.4  jym 
    682  1.34.2.4  jym 	if (__predict_true(mperf != 0))
    683  1.34.2.4  jym 		rv = (aperf * 100) / mperf;
    684  1.34.2.4  jym 
    685  1.34.2.4  jym 	return rv;
    686  1.34.2.4  jym }
    687  1.34.2.4  jym 
    688  1.34.2.4  jym static void
    689  1.34.2.4  jym acpicpu_md_pstate_hwf_reset(void *arg1, void *arg2)
    690  1.34.2.4  jym {
    691  1.34.2.4  jym 	struct cpu_info *ci = curcpu();
    692  1.34.2.4  jym 	struct acpicpu_softc *sc;
    693  1.34.2.4  jym 
    694  1.34.2.4  jym 	sc = acpicpu_sc[ci->ci_acpiid];
    695  1.34.2.4  jym 
    696  1.34.2.4  jym 	if (__predict_false(sc == NULL))
    697  1.34.2.4  jym 		return;
    698  1.34.2.4  jym 
    699  1.34.2.4  jym 	x86_disable_intr();
    700  1.34.2.4  jym 
    701  1.34.2.4  jym 	wrmsr(MSR_APERF, 0);
    702  1.34.2.4  jym 	wrmsr(MSR_MPERF, 0);
    703  1.34.2.4  jym 
    704  1.34.2.4  jym 	x86_enable_intr();
    705  1.34.2.4  jym 
    706  1.34.2.4  jym 	sc->sc_pstate_aperf = 0;
    707  1.34.2.4  jym 	sc->sc_pstate_mperf = 0;
    708  1.34.2.4  jym }
    709  1.34.2.4  jym 
    710  1.34.2.2  jym int
    711  1.34.2.2  jym acpicpu_md_pstate_get(struct acpicpu_softc *sc, uint32_t *freq)
    712  1.34.2.2  jym {
    713  1.34.2.2  jym 	struct acpicpu_pstate *ps = NULL;
    714  1.34.2.2  jym 	uint64_t val;
    715  1.34.2.2  jym 	uint32_t i;
    716  1.34.2.2  jym 
    717  1.34.2.2  jym 	if ((sc->sc_flags & ACPICPU_FLAG_P_FIDVID) != 0)
    718  1.34.2.2  jym 		return acpicpu_md_pstate_fidvid_get(sc, freq);
    719  1.34.2.2  jym 
    720  1.34.2.4  jym 	/*
    721  1.34.2.4  jym 	 * Pick any P-state for the status address.
    722  1.34.2.4  jym 	*/
    723  1.34.2.2  jym 	for (i = 0; i < sc->sc_pstate_count; i++) {
    724  1.34.2.2  jym 
    725  1.34.2.2  jym 		ps = &sc->sc_pstate[i];
    726  1.34.2.2  jym 
    727  1.34.2.2  jym 		if (__predict_true(ps->ps_freq != 0))
    728  1.34.2.2  jym 			break;
    729  1.34.2.2  jym 	}
    730  1.34.2.2  jym 
    731  1.34.2.2  jym 	if (__predict_false(ps == NULL))
    732  1.34.2.2  jym 		return ENODEV;
    733  1.34.2.2  jym 
    734  1.34.2.2  jym 	if (__predict_false(ps->ps_status_addr == 0))
    735  1.34.2.2  jym 		return EINVAL;
    736  1.34.2.2  jym 
    737  1.34.2.2  jym 	val = rdmsr(ps->ps_status_addr);
    738  1.34.2.2  jym 
    739  1.34.2.2  jym 	if (__predict_true(ps->ps_status_mask != 0))
    740  1.34.2.2  jym 		val = val & ps->ps_status_mask;
    741  1.34.2.2  jym 
    742  1.34.2.4  jym 	/*
    743  1.34.2.4  jym 	 * Search for the value from known P-states.
    744  1.34.2.4  jym 	 */
    745  1.34.2.2  jym 	for (i = 0; i < sc->sc_pstate_count; i++) {
    746  1.34.2.2  jym 
    747  1.34.2.2  jym 		ps = &sc->sc_pstate[i];
    748  1.34.2.2  jym 
    749  1.34.2.2  jym 		if (__predict_false(ps->ps_freq == 0))
    750  1.34.2.2  jym 			continue;
    751  1.34.2.2  jym 
    752  1.34.2.2  jym 		if (val == ps->ps_status) {
    753  1.34.2.2  jym 			*freq = ps->ps_freq;
    754  1.34.2.2  jym 			return 0;
    755  1.34.2.2  jym 		}
    756  1.34.2.2  jym 	}
    757  1.34.2.2  jym 
    758  1.34.2.2  jym 	return EIO;
    759  1.34.2.2  jym }
    760  1.34.2.2  jym 
    761  1.34.2.2  jym int
    762  1.34.2.2  jym acpicpu_md_pstate_set(struct acpicpu_pstate *ps)
    763  1.34.2.2  jym {
    764  1.34.2.4  jym 	uint64_t val = 0;
    765  1.34.2.2  jym 
    766  1.34.2.3  jym 	if (__predict_false(ps->ps_control_addr == 0))
    767  1.34.2.3  jym 		return EINVAL;
    768  1.34.2.3  jym 
    769  1.34.2.2  jym 	if ((ps->ps_flags & ACPICPU_FLAG_P_FIDVID) != 0)
    770  1.34.2.2  jym 		return acpicpu_md_pstate_fidvid_set(ps);
    771  1.34.2.2  jym 
    772  1.34.2.3  jym 	/*
    773  1.34.2.4  jym 	 * If the mask is set, do a read-modify-write.
    774  1.34.2.3  jym 	 */
    775  1.34.2.4  jym 	if (__predict_true(ps->ps_control_mask != 0)) {
    776  1.34.2.4  jym 		val = rdmsr(ps->ps_control_addr);
    777  1.34.2.4  jym 		val &= ~ps->ps_control_mask;
    778  1.34.2.2  jym 	}
    779  1.34.2.2  jym 
    780  1.34.2.4  jym 	val |= ps->ps_control;
    781  1.34.2.2  jym 
    782  1.34.2.4  jym 	wrmsr(ps->ps_control_addr, val);
    783  1.34.2.4  jym 	DELAY(ps->ps_latency);
    784  1.34.2.2  jym 
    785  1.34.2.4  jym 	return 0;
    786  1.34.2.2  jym }
    787  1.34.2.2  jym 
    788  1.34.2.2  jym static int
    789  1.34.2.2  jym acpicpu_md_pstate_fidvid_get(struct acpicpu_softc *sc, uint32_t *freq)
    790  1.34.2.2  jym {
    791  1.34.2.2  jym 	struct acpicpu_pstate *ps;
    792  1.34.2.2  jym 	uint32_t fid, i, vid;
    793  1.34.2.2  jym 	uint32_t cfid, cvid;
    794  1.34.2.2  jym 	int rv;
    795  1.34.2.2  jym 
    796  1.34.2.2  jym 	/*
    797  1.34.2.2  jym 	 * AMD family 0Fh needs special treatment.
    798  1.34.2.2  jym 	 * While it wants to use ACPI, it does not
    799  1.34.2.2  jym 	 * comply with the ACPI specifications.
    800  1.34.2.2  jym 	 */
    801  1.34.2.2  jym 	rv = acpicpu_md_pstate_fidvid_read(&cfid, &cvid);
    802  1.34.2.2  jym 
    803  1.34.2.2  jym 	if (rv != 0)
    804  1.34.2.2  jym 		return rv;
    805  1.34.2.2  jym 
    806  1.34.2.2  jym 	for (i = 0; i < sc->sc_pstate_count; i++) {
    807  1.34.2.2  jym 
    808  1.34.2.2  jym 		ps = &sc->sc_pstate[i];
    809  1.34.2.2  jym 
    810  1.34.2.2  jym 		if (__predict_false(ps->ps_freq == 0))
    811  1.34.2.2  jym 			continue;
    812  1.34.2.2  jym 
    813  1.34.2.2  jym 		fid = __SHIFTOUT(ps->ps_status, ACPI_0FH_STATUS_FID);
    814  1.34.2.2  jym 		vid = __SHIFTOUT(ps->ps_status, ACPI_0FH_STATUS_VID);
    815  1.34.2.2  jym 
    816  1.34.2.2  jym 		if (cfid == fid && cvid == vid) {
    817  1.34.2.2  jym 			*freq = ps->ps_freq;
    818  1.34.2.2  jym 			return 0;
    819  1.34.2.2  jym 		}
    820  1.34.2.2  jym 	}
    821  1.34.2.2  jym 
    822  1.34.2.2  jym 	return EIO;
    823  1.34.2.2  jym }
    824  1.34.2.2  jym 
    825  1.34.2.2  jym static int
    826  1.34.2.2  jym acpicpu_md_pstate_fidvid_set(struct acpicpu_pstate *ps)
    827  1.34.2.2  jym {
    828  1.34.2.2  jym 	const uint64_t ctrl = ps->ps_control;
    829  1.34.2.2  jym 	uint32_t cfid, cvid, fid, i, irt;
    830  1.34.2.2  jym 	uint32_t pll, vco_cfid, vco_fid;
    831  1.34.2.2  jym 	uint32_t val, vid, vst;
    832  1.34.2.2  jym 	int rv;
    833  1.34.2.2  jym 
    834  1.34.2.2  jym 	rv = acpicpu_md_pstate_fidvid_read(&cfid, &cvid);
    835  1.34.2.2  jym 
    836  1.34.2.2  jym 	if (rv != 0)
    837  1.34.2.2  jym 		return rv;
    838  1.34.2.2  jym 
    839  1.34.2.2  jym 	fid = __SHIFTOUT(ctrl, ACPI_0FH_CONTROL_FID);
    840  1.34.2.2  jym 	vid = __SHIFTOUT(ctrl, ACPI_0FH_CONTROL_VID);
    841  1.34.2.2  jym 	irt = __SHIFTOUT(ctrl, ACPI_0FH_CONTROL_IRT);
    842  1.34.2.2  jym 	vst = __SHIFTOUT(ctrl, ACPI_0FH_CONTROL_VST);
    843  1.34.2.2  jym 	pll = __SHIFTOUT(ctrl, ACPI_0FH_CONTROL_PLL);
    844  1.34.2.2  jym 
    845  1.34.2.2  jym 	vst = vst * 20;
    846  1.34.2.2  jym 	pll = pll * 1000 / 5;
    847  1.34.2.2  jym 	irt = 10 * __BIT(irt);
    848  1.34.2.2  jym 
    849  1.34.2.2  jym 	/*
    850  1.34.2.2  jym 	 * Phase 1.
    851  1.34.2.2  jym 	 */
    852  1.34.2.2  jym 	while (cvid > vid) {
    853  1.34.2.2  jym 
    854  1.34.2.2  jym 		val = 1 << __SHIFTOUT(ctrl, ACPI_0FH_CONTROL_MVS);
    855  1.34.2.2  jym 		val = (val > cvid) ? 0 : cvid - val;
    856  1.34.2.2  jym 
    857  1.34.2.2  jym 		acpicpu_md_pstate_fidvid_write(cfid, val, 1, vst);
    858  1.34.2.2  jym 		rv = acpicpu_md_pstate_fidvid_read(NULL, &cvid);
    859  1.34.2.2  jym 
    860  1.34.2.2  jym 		if (rv != 0)
    861  1.34.2.2  jym 			return rv;
    862  1.34.2.2  jym 	}
    863  1.34.2.2  jym 
    864  1.34.2.2  jym 	i = __SHIFTOUT(ctrl, ACPI_0FH_CONTROL_RVO);
    865  1.34.2.2  jym 
    866  1.34.2.2  jym 	for (; i > 0 && cvid > 0; --i) {
    867  1.34.2.2  jym 
    868  1.34.2.2  jym 		acpicpu_md_pstate_fidvid_write(cfid, cvid - 1, 1, vst);
    869  1.34.2.2  jym 		rv = acpicpu_md_pstate_fidvid_read(NULL, &cvid);
    870  1.34.2.2  jym 
    871  1.34.2.2  jym 		if (rv != 0)
    872  1.34.2.2  jym 			return rv;
    873  1.34.2.2  jym 	}
    874  1.34.2.2  jym 
    875  1.34.2.2  jym 	/*
    876  1.34.2.2  jym 	 * Phase 2.
    877  1.34.2.2  jym 	 */
    878  1.34.2.2  jym 	if (cfid != fid) {
    879  1.34.2.2  jym 
    880  1.34.2.2  jym 		vco_fid  = FID_TO_VCO_FID(fid);
    881  1.34.2.2  jym 		vco_cfid = FID_TO_VCO_FID(cfid);
    882  1.34.2.2  jym 
    883  1.34.2.2  jym 		while (abs(vco_fid - vco_cfid) > 2) {
    884  1.34.2.2  jym 
    885  1.34.2.2  jym 			if (fid <= cfid)
    886  1.34.2.2  jym 				val = cfid - 2;
    887  1.34.2.2  jym 			else {
    888  1.34.2.2  jym 				val = (cfid > 6) ? cfid + 2 :
    889  1.34.2.2  jym 				    FID_TO_VCO_FID(cfid) + 2;
    890  1.34.2.2  jym 			}
    891  1.34.2.2  jym 
    892  1.34.2.2  jym 			acpicpu_md_pstate_fidvid_write(val, cvid, pll, irt);
    893  1.34.2.2  jym 			rv = acpicpu_md_pstate_fidvid_read(&cfid, NULL);
    894  1.34.2.2  jym 
    895  1.34.2.2  jym 			if (rv != 0)
    896  1.34.2.2  jym 				return rv;
    897  1.34.2.2  jym 
    898  1.34.2.2  jym 			vco_cfid = FID_TO_VCO_FID(cfid);
    899  1.34.2.2  jym 		}
    900  1.34.2.2  jym 
    901  1.34.2.2  jym 		acpicpu_md_pstate_fidvid_write(fid, cvid, pll, irt);
    902  1.34.2.2  jym 		rv = acpicpu_md_pstate_fidvid_read(&cfid, NULL);
    903  1.34.2.2  jym 
    904  1.34.2.2  jym 		if (rv != 0)
    905  1.34.2.2  jym 			return rv;
    906  1.34.2.2  jym 	}
    907  1.34.2.2  jym 
    908  1.34.2.2  jym 	/*
    909  1.34.2.2  jym 	 * Phase 3.
    910  1.34.2.2  jym 	 */
    911  1.34.2.2  jym 	if (cvid != vid) {
    912  1.34.2.2  jym 
    913  1.34.2.2  jym 		acpicpu_md_pstate_fidvid_write(cfid, vid, 1, vst);
    914  1.34.2.2  jym 		rv = acpicpu_md_pstate_fidvid_read(NULL, &cvid);
    915  1.34.2.2  jym 
    916  1.34.2.2  jym 		if (rv != 0)
    917  1.34.2.2  jym 			return rv;
    918  1.34.2.2  jym 	}
    919  1.34.2.2  jym 
    920  1.34.2.2  jym 	if (cfid != fid || cvid != vid)
    921  1.34.2.2  jym 		return EIO;
    922  1.34.2.2  jym 
    923  1.34.2.2  jym 	return 0;
    924  1.34.2.2  jym }
    925  1.34.2.2  jym 
    926  1.34.2.2  jym static int
    927  1.34.2.2  jym acpicpu_md_pstate_fidvid_read(uint32_t *cfid, uint32_t *cvid)
    928  1.34.2.2  jym {
    929  1.34.2.2  jym 	int i = ACPICPU_P_STATE_RETRY * 100;
    930  1.34.2.2  jym 	uint64_t val;
    931  1.34.2.2  jym 
    932  1.34.2.2  jym 	do {
    933  1.34.2.2  jym 		val = rdmsr(MSR_0FH_STATUS);
    934  1.34.2.2  jym 
    935  1.34.2.2  jym 	} while (__SHIFTOUT(val, MSR_0FH_STATUS_PENDING) != 0 && --i >= 0);
    936  1.34.2.2  jym 
    937  1.34.2.2  jym 	if (i == 0)
    938  1.34.2.2  jym 		return EAGAIN;
    939  1.34.2.2  jym 
    940  1.34.2.2  jym 	if (cfid != NULL)
    941  1.34.2.2  jym 		*cfid = __SHIFTOUT(val, MSR_0FH_STATUS_CFID);
    942  1.34.2.2  jym 
    943  1.34.2.2  jym 	if (cvid != NULL)
    944  1.34.2.2  jym 		*cvid = __SHIFTOUT(val, MSR_0FH_STATUS_CVID);
    945  1.34.2.2  jym 
    946  1.34.2.2  jym 	return 0;
    947  1.34.2.2  jym }
    948  1.34.2.2  jym 
    949  1.34.2.2  jym static void
    950  1.34.2.2  jym acpicpu_md_pstate_fidvid_write(uint32_t fid,
    951  1.34.2.2  jym     uint32_t vid, uint32_t cnt, uint32_t tmo)
    952  1.34.2.2  jym {
    953  1.34.2.4  jym 	uint64_t val = 0;
    954  1.34.2.2  jym 
    955  1.34.2.4  jym 	val |= __SHIFTIN(fid, MSR_0FH_CONTROL_FID);
    956  1.34.2.4  jym 	val |= __SHIFTIN(vid, MSR_0FH_CONTROL_VID);
    957  1.34.2.4  jym 	val |= __SHIFTIN(cnt, MSR_0FH_CONTROL_CNT);
    958  1.34.2.4  jym 	val |= __SHIFTIN(0x1, MSR_0FH_CONTROL_CHG);
    959  1.34.2.2  jym 
    960  1.34.2.4  jym 	wrmsr(MSR_0FH_CONTROL, val);
    961  1.34.2.2  jym 	DELAY(tmo);
    962  1.34.2.2  jym }
    963  1.34.2.2  jym 
    964  1.34.2.2  jym int
    965  1.34.2.2  jym acpicpu_md_tstate_get(struct acpicpu_softc *sc, uint32_t *percent)
    966  1.34.2.2  jym {
    967  1.34.2.2  jym 	struct acpicpu_tstate *ts;
    968  1.34.2.2  jym 	uint64_t val;
    969  1.34.2.2  jym 	uint32_t i;
    970  1.34.2.2  jym 
    971  1.34.2.2  jym 	val = rdmsr(MSR_THERM_CONTROL);
    972  1.34.2.2  jym 
    973  1.34.2.2  jym 	for (i = 0; i < sc->sc_tstate_count; i++) {
    974  1.34.2.2  jym 
    975  1.34.2.2  jym 		ts = &sc->sc_tstate[i];
    976  1.34.2.2  jym 
    977  1.34.2.2  jym 		if (ts->ts_percent == 0)
    978  1.34.2.2  jym 			continue;
    979  1.34.2.2  jym 
    980  1.34.2.2  jym 		if (val == ts->ts_status) {
    981  1.34.2.2  jym 			*percent = ts->ts_percent;
    982  1.34.2.2  jym 			return 0;
    983  1.34.2.2  jym 		}
    984  1.34.2.2  jym 	}
    985  1.34.2.2  jym 
    986  1.34.2.2  jym 	return EIO;
    987  1.34.2.2  jym }
    988  1.34.2.2  jym 
    989  1.34.2.2  jym int
    990  1.34.2.2  jym acpicpu_md_tstate_set(struct acpicpu_tstate *ts)
    991  1.34.2.2  jym {
    992  1.34.2.4  jym 	uint64_t val;
    993  1.34.2.4  jym 	uint8_t i;
    994  1.34.2.2  jym 
    995  1.34.2.4  jym 	val = ts->ts_control;
    996  1.34.2.4  jym 	val = val & __BITS(1, 4);
    997  1.34.2.2  jym 
    998  1.34.2.4  jym 	wrmsr(MSR_THERM_CONTROL, val);
    999  1.34.2.2  jym 
   1000  1.34.2.2  jym 	if (ts->ts_status == 0) {
   1001  1.34.2.2  jym 		DELAY(ts->ts_latency);
   1002  1.34.2.2  jym 		return 0;
   1003  1.34.2.2  jym 	}
   1004  1.34.2.2  jym 
   1005  1.34.2.2  jym 	for (i = val = 0; i < ACPICPU_T_STATE_RETRY; i++) {
   1006  1.34.2.2  jym 
   1007  1.34.2.2  jym 		val = rdmsr(MSR_THERM_CONTROL);
   1008  1.34.2.2  jym 
   1009  1.34.2.2  jym 		if (val == ts->ts_status)
   1010  1.34.2.4  jym 			return 0;
   1011  1.34.2.2  jym 
   1012  1.34.2.2  jym 		DELAY(ts->ts_latency);
   1013  1.34.2.2  jym 	}
   1014  1.34.2.2  jym 
   1015  1.34.2.4  jym 	return EAGAIN;
   1016  1.34.2.2  jym }
   1017  1.34.2.2  jym 
   1018  1.34.2.2  jym /*
   1019  1.34.2.2  jym  * A kludge for backwards compatibility.
   1020  1.34.2.2  jym  */
   1021  1.34.2.2  jym static int
   1022  1.34.2.2  jym acpicpu_md_pstate_sysctl_init(void)
   1023  1.34.2.2  jym {
   1024  1.34.2.2  jym 	const struct sysctlnode	*fnode, *mnode, *rnode;
   1025  1.34.2.2  jym 	const char *str;
   1026  1.34.2.2  jym 	int rv;
   1027  1.34.2.2  jym 
   1028  1.34.2.2  jym 	switch (cpu_vendor) {
   1029  1.34.2.2  jym 
   1030  1.34.2.2  jym 	case CPUVENDOR_IDT:
   1031  1.34.2.2  jym 	case CPUVENDOR_INTEL:
   1032  1.34.2.2  jym 		str = "est";
   1033  1.34.2.2  jym 		break;
   1034  1.34.2.2  jym 
   1035  1.34.2.2  jym 	case CPUVENDOR_AMD:
   1036  1.34.2.2  jym 		str = "powernow";
   1037  1.34.2.2  jym 		break;
   1038  1.34.2.2  jym 
   1039  1.34.2.2  jym 	default:
   1040  1.34.2.2  jym 		return ENODEV;
   1041  1.34.2.2  jym 	}
   1042  1.34.2.2  jym 
   1043  1.34.2.2  jym 
   1044  1.34.2.2  jym 	rv = sysctl_createv(&acpicpu_log, 0, NULL, &rnode,
   1045  1.34.2.2  jym 	    CTLFLAG_PERMANENT, CTLTYPE_NODE, "machdep", NULL,
   1046  1.34.2.2  jym 	    NULL, 0, NULL, 0, CTL_MACHDEP, CTL_EOL);
   1047  1.34.2.2  jym 
   1048  1.34.2.2  jym 	if (rv != 0)
   1049  1.34.2.2  jym 		goto fail;
   1050  1.34.2.2  jym 
   1051  1.34.2.2  jym 	rv = sysctl_createv(&acpicpu_log, 0, &rnode, &mnode,
   1052  1.34.2.2  jym 	    0, CTLTYPE_NODE, str, NULL,
   1053  1.34.2.2  jym 	    NULL, 0, NULL, 0, CTL_CREATE, CTL_EOL);
   1054  1.34.2.2  jym 
   1055  1.34.2.2  jym 	if (rv != 0)
   1056  1.34.2.2  jym 		goto fail;
   1057  1.34.2.2  jym 
   1058  1.34.2.2  jym 	rv = sysctl_createv(&acpicpu_log, 0, &mnode, &fnode,
   1059  1.34.2.2  jym 	    0, CTLTYPE_NODE, "frequency", NULL,
   1060  1.34.2.2  jym 	    NULL, 0, NULL, 0, CTL_CREATE, CTL_EOL);
   1061  1.34.2.2  jym 
   1062  1.34.2.2  jym 	if (rv != 0)
   1063  1.34.2.2  jym 		goto fail;
   1064  1.34.2.2  jym 
   1065  1.34.2.2  jym 	rv = sysctl_createv(&acpicpu_log, 0, &fnode, &rnode,
   1066  1.34.2.2  jym 	    CTLFLAG_READWRITE, CTLTYPE_INT, "target", NULL,
   1067  1.34.2.2  jym 	    acpicpu_md_pstate_sysctl_set, 0, NULL, 0, CTL_CREATE, CTL_EOL);
   1068  1.34.2.2  jym 
   1069  1.34.2.2  jym 	if (rv != 0)
   1070  1.34.2.2  jym 		goto fail;
   1071  1.34.2.2  jym 
   1072  1.34.2.2  jym 	rv = sysctl_createv(&acpicpu_log, 0, &fnode, &rnode,
   1073  1.34.2.2  jym 	    CTLFLAG_READONLY, CTLTYPE_INT, "current", NULL,
   1074  1.34.2.2  jym 	    acpicpu_md_pstate_sysctl_get, 0, NULL, 0, CTL_CREATE, CTL_EOL);
   1075  1.34.2.2  jym 
   1076  1.34.2.2  jym 	if (rv != 0)
   1077  1.34.2.2  jym 		goto fail;
   1078  1.34.2.2  jym 
   1079  1.34.2.2  jym 	rv = sysctl_createv(&acpicpu_log, 0, &fnode, &rnode,
   1080  1.34.2.2  jym 	    CTLFLAG_READONLY, CTLTYPE_STRING, "available", NULL,
   1081  1.34.2.2  jym 	    acpicpu_md_pstate_sysctl_all, 0, NULL, 0, CTL_CREATE, CTL_EOL);
   1082  1.34.2.2  jym 
   1083  1.34.2.2  jym 	if (rv != 0)
   1084  1.34.2.2  jym 		goto fail;
   1085  1.34.2.2  jym 
   1086  1.34.2.2  jym 	return 0;
   1087  1.34.2.2  jym 
   1088  1.34.2.2  jym fail:
   1089  1.34.2.2  jym 	if (acpicpu_log != NULL) {
   1090  1.34.2.2  jym 		sysctl_teardown(&acpicpu_log);
   1091  1.34.2.2  jym 		acpicpu_log = NULL;
   1092  1.34.2.2  jym 	}
   1093  1.34.2.2  jym 
   1094  1.34.2.2  jym 	return rv;
   1095  1.34.2.2  jym }
   1096  1.34.2.2  jym 
   1097  1.34.2.2  jym static int
   1098  1.34.2.2  jym acpicpu_md_pstate_sysctl_get(SYSCTLFN_ARGS)
   1099  1.34.2.2  jym {
   1100  1.34.2.2  jym 	struct cpu_info *ci = curcpu();
   1101  1.34.2.2  jym 	struct sysctlnode node;
   1102  1.34.2.2  jym 	uint32_t freq;
   1103  1.34.2.2  jym 	int err;
   1104  1.34.2.2  jym 
   1105  1.34.2.4  jym 	err = acpicpu_pstate_get(ci, &freq);
   1106  1.34.2.2  jym 
   1107  1.34.2.2  jym 	if (err != 0)
   1108  1.34.2.2  jym 		return err;
   1109  1.34.2.2  jym 
   1110  1.34.2.2  jym 	node = *rnode;
   1111  1.34.2.2  jym 	node.sysctl_data = &freq;
   1112  1.34.2.2  jym 
   1113  1.34.2.2  jym 	err = sysctl_lookup(SYSCTLFN_CALL(&node));
   1114  1.34.2.2  jym 
   1115  1.34.2.2  jym 	if (err != 0 || newp == NULL)
   1116  1.34.2.2  jym 		return err;
   1117  1.34.2.2  jym 
   1118  1.34.2.2  jym 	return 0;
   1119  1.34.2.2  jym }
   1120  1.34.2.2  jym 
   1121  1.34.2.2  jym static int
   1122  1.34.2.2  jym acpicpu_md_pstate_sysctl_set(SYSCTLFN_ARGS)
   1123  1.34.2.2  jym {
   1124  1.34.2.2  jym 	struct cpu_info *ci = curcpu();
   1125  1.34.2.2  jym 	struct sysctlnode node;
   1126  1.34.2.2  jym 	uint32_t freq;
   1127  1.34.2.2  jym 	int err;
   1128  1.34.2.2  jym 
   1129  1.34.2.4  jym 	err = acpicpu_pstate_get(ci, &freq);
   1130  1.34.2.2  jym 
   1131  1.34.2.2  jym 	if (err != 0)
   1132  1.34.2.2  jym 		return err;
   1133  1.34.2.2  jym 
   1134  1.34.2.2  jym 	node = *rnode;
   1135  1.34.2.2  jym 	node.sysctl_data = &freq;
   1136  1.34.2.2  jym 
   1137  1.34.2.2  jym 	err = sysctl_lookup(SYSCTLFN_CALL(&node));
   1138  1.34.2.2  jym 
   1139  1.34.2.2  jym 	if (err != 0 || newp == NULL)
   1140  1.34.2.2  jym 		return err;
   1141  1.34.2.2  jym 
   1142  1.34.2.4  jym 	acpicpu_pstate_set(ci, freq);
   1143  1.34.2.2  jym 
   1144  1.34.2.2  jym 	return 0;
   1145  1.34.2.2  jym }
   1146  1.34.2.2  jym 
   1147  1.34.2.2  jym static int
   1148  1.34.2.2  jym acpicpu_md_pstate_sysctl_all(SYSCTLFN_ARGS)
   1149  1.34.2.2  jym {
   1150  1.34.2.2  jym 	struct cpu_info *ci = curcpu();
   1151  1.34.2.2  jym 	struct acpicpu_softc *sc;
   1152  1.34.2.2  jym 	struct sysctlnode node;
   1153  1.34.2.2  jym 	char buf[1024];
   1154  1.34.2.2  jym 	size_t len;
   1155  1.34.2.2  jym 	uint32_t i;
   1156  1.34.2.2  jym 	int err;
   1157  1.34.2.2  jym 
   1158  1.34.2.2  jym 	sc = acpicpu_sc[ci->ci_acpiid];
   1159  1.34.2.2  jym 
   1160  1.34.2.2  jym 	if (sc == NULL)
   1161  1.34.2.2  jym 		return ENXIO;
   1162  1.34.2.2  jym 
   1163  1.34.2.2  jym 	(void)memset(&buf, 0, sizeof(buf));
   1164  1.34.2.2  jym 
   1165  1.34.2.2  jym 	mutex_enter(&sc->sc_mtx);
   1166  1.34.2.2  jym 
   1167  1.34.2.2  jym 	for (len = 0, i = sc->sc_pstate_max; i < sc->sc_pstate_count; i++) {
   1168  1.34.2.2  jym 
   1169  1.34.2.2  jym 		if (sc->sc_pstate[i].ps_freq == 0)
   1170  1.34.2.2  jym 			continue;
   1171  1.34.2.2  jym 
   1172  1.34.2.2  jym 		len += snprintf(buf + len, sizeof(buf) - len, "%u%s",
   1173  1.34.2.2  jym 		    sc->sc_pstate[i].ps_freq,
   1174  1.34.2.2  jym 		    i < (sc->sc_pstate_count - 1) ? " " : "");
   1175  1.34.2.2  jym 	}
   1176  1.34.2.2  jym 
   1177  1.34.2.2  jym 	mutex_exit(&sc->sc_mtx);
   1178  1.34.2.2  jym 
   1179  1.34.2.2  jym 	node = *rnode;
   1180  1.34.2.2  jym 	node.sysctl_data = buf;
   1181  1.34.2.2  jym 
   1182  1.34.2.2  jym 	err = sysctl_lookup(SYSCTLFN_CALL(&node));
   1183  1.34.2.2  jym 
   1184  1.34.2.2  jym 	if (err != 0 || newp == NULL)
   1185  1.34.2.2  jym 		return err;
   1186  1.34.2.2  jym 
   1187  1.34.2.2  jym 	return 0;
   1188  1.34.2.2  jym }
   1189  1.34.2.2  jym 
   1190