Home | History | Annotate | Line # | Download | only in ic
atppc.c revision 1.8
      1  1.8  jdolecek /* $NetBSD: atppc.c,v 1.8 2004/01/25 11:41:17 jdolecek Exp $ */
      2  1.3     bjh21 
      3  1.1  jdolecek /*
      4  1.1  jdolecek  * Copyright (c) 2001 Alcove - Nicolas Souchu
      5  1.1  jdolecek  * All rights reserved.
      6  1.1  jdolecek  *
      7  1.1  jdolecek  * Redistribution and use in source and binary forms, with or without
      8  1.1  jdolecek  * modification, are permitted provided that the following conditions
      9  1.1  jdolecek  * are met:
     10  1.1  jdolecek  * 1. Redistributions of source code must retain the above copyright
     11  1.1  jdolecek  *    notice, this list of conditions and the following disclaimer.
     12  1.1  jdolecek  * 2. Redistributions in binary form must reproduce the above copyright
     13  1.1  jdolecek  *    notice, this list of conditions and the following disclaimer in the
     14  1.1  jdolecek  *    documentation and/or other materials provided with the distribution.
     15  1.1  jdolecek  *
     16  1.1  jdolecek  * THIS SOFTWARE IS PROVIDED BY THE AUTHOR AND CONTRIBUTORS ``AS IS'' AND
     17  1.1  jdolecek  * ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
     18  1.1  jdolecek  * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
     19  1.1  jdolecek  * ARE DISCLAIMED.  IN NO EVENT SHALL THE AUTHOR OR CONTRIBUTORS BE LIABLE
     20  1.1  jdolecek  * FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL
     21  1.1  jdolecek  * DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS
     22  1.1  jdolecek  * OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION)
     23  1.1  jdolecek  * HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
     24  1.1  jdolecek  * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
     25  1.1  jdolecek  * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF
     26  1.1  jdolecek  * SUCH DAMAGE.
     27  1.1  jdolecek  *
     28  1.7     bjh21  * FreeBSD: src/sys/isa/ppc.c,v 1.26.2.5 2001/10/02 05:21:45 nsouch Exp
     29  1.1  jdolecek  *
     30  1.1  jdolecek  */
     31  1.1  jdolecek 
     32  1.7     bjh21 #include <sys/cdefs.h>
     33  1.8  jdolecek __KERNEL_RCSID(0, "$NetBSD: atppc.c,v 1.8 2004/01/25 11:41:17 jdolecek Exp $");
     34  1.7     bjh21 
     35  1.1  jdolecek #include "opt_atppc.h"
     36  1.1  jdolecek 
     37  1.1  jdolecek #include <sys/types.h>
     38  1.1  jdolecek #include <sys/param.h>
     39  1.1  jdolecek #include <sys/kernel.h>
     40  1.1  jdolecek #include <sys/device.h>
     41  1.1  jdolecek #include <sys/malloc.h>
     42  1.1  jdolecek #include <sys/proc.h>
     43  1.1  jdolecek #include <sys/systm.h>
     44  1.1  jdolecek #include <sys/vnode.h>
     45  1.1  jdolecek #include <sys/syslog.h>
     46  1.1  jdolecek 
     47  1.1  jdolecek #include <machine/bus.h>
     48  1.1  jdolecek #include <machine/intr.h>
     49  1.1  jdolecek 
     50  1.1  jdolecek #include <dev/isa/isareg.h>
     51  1.1  jdolecek 
     52  1.1  jdolecek #include <dev/ic/atppcreg.h>
     53  1.1  jdolecek #include <dev/ic/atppcvar.h>
     54  1.1  jdolecek 
     55  1.1  jdolecek #include <dev/ppbus/ppbus_conf.h>
     56  1.1  jdolecek #include <dev/ppbus/ppbus_msq.h>
     57  1.1  jdolecek #include <dev/ppbus/ppbus_io.h>
     58  1.1  jdolecek #include <dev/ppbus/ppbus_var.h>
     59  1.1  jdolecek 
     60  1.1  jdolecek #ifdef ATPPC_DEBUG
     61  1.1  jdolecek int atppc_debug = 1;
     62  1.1  jdolecek #endif
     63  1.1  jdolecek 
     64  1.1  jdolecek #ifdef ATPPC_VERBOSE
     65  1.1  jdolecek int atppc_verbose = 1;
     66  1.1  jdolecek #endif
     67  1.1  jdolecek 
     68  1.1  jdolecek /* List of supported chipsets detection routines */
     69  1.1  jdolecek static int (*chipset_detect[])(struct atppc_softc *) = {
     70  1.1  jdolecek /* XXX Add these LATER: maybe as seperate devices?
     71  1.1  jdolecek 		atppc_pc873xx_detect,
     72  1.1  jdolecek 		atppc_smc37c66xgt_detect,
     73  1.1  jdolecek 		atppc_w83877f_detect,
     74  1.1  jdolecek 		atppc_smc37c935_detect,
     75  1.1  jdolecek */
     76  1.1  jdolecek 		NULL
     77  1.1  jdolecek };
     78  1.1  jdolecek 
     79  1.1  jdolecek 
     80  1.1  jdolecek /* Prototypes for functions. */
     81  1.1  jdolecek 
     82  1.1  jdolecek /* Soft configuration attach */
     83  1.1  jdolecek void atppc_sc_attach(struct atppc_softc *);
     84  1.1  jdolecek int atppc_sc_detach(struct atppc_softc *, int);
     85  1.1  jdolecek 
     86  1.1  jdolecek /* Interrupt handler for atppc device */
     87  1.1  jdolecek int atppcintr(void *);
     88  1.1  jdolecek 
     89  1.1  jdolecek /* Print function for config_found_sm() */
     90  1.1  jdolecek static int atppc_print(void * aux, const char * name);
     91  1.1  jdolecek 
     92  1.1  jdolecek /* Detection routines */
     93  1.1  jdolecek static int atppc_detect_fifo(struct atppc_softc *);
     94  1.1  jdolecek static int atppc_detect_chipset(struct atppc_softc *);
     95  1.1  jdolecek static int atppc_detect_generic(struct atppc_softc *);
     96  1.1  jdolecek 
     97  1.1  jdolecek /* Routines for ppbus interface (bus + device) */
     98  1.1  jdolecek static int atppc_read(struct device *, char *, int, int, size_t *);
     99  1.1  jdolecek static int atppc_write(struct device *, char *, int, int, size_t *);
    100  1.1  jdolecek static int atppc_setmode(struct device *, int);
    101  1.1  jdolecek static int atppc_getmode(struct device *);
    102  1.1  jdolecek static int atppc_check_epp_timeout(struct device *);
    103  1.1  jdolecek static void atppc_reset_epp_timeout(struct device *);
    104  1.1  jdolecek static void atppc_ecp_sync(struct device *);
    105  1.1  jdolecek static int atppc_exec_microseq(struct device *, struct ppbus_microseq * *);
    106  1.1  jdolecek static u_int8_t atppc_io(struct device *, int, u_char *, int, u_char);
    107  1.1  jdolecek static int atppc_read_ivar(struct device *, int, unsigned int *);
    108  1.1  jdolecek static int atppc_write_ivar(struct device *, int, unsigned int *);
    109  1.1  jdolecek static int atppc_add_handler(struct device *, void (*)(void *), void *);
    110  1.1  jdolecek static int atppc_remove_handler(struct device *, void (*)(void *));
    111  1.1  jdolecek 
    112  1.1  jdolecek /* Utility functions */
    113  1.1  jdolecek 
    114  1.1  jdolecek /* Functions to read bytes into device's input buffer */
    115  1.1  jdolecek static void atppc_nibble_read(struct atppc_softc * const);
    116  1.1  jdolecek static void atppc_byte_read(struct atppc_softc * const);
    117  1.1  jdolecek static void atppc_epp_read(struct atppc_softc * const);
    118  1.1  jdolecek static void atppc_ecp_read(struct atppc_softc * const);
    119  1.1  jdolecek static void atppc_ecp_read_dma(struct atppc_softc *, unsigned int *,
    120  1.1  jdolecek 	unsigned char);
    121  1.1  jdolecek static void atppc_ecp_read_pio(struct atppc_softc *, unsigned int *,
    122  1.1  jdolecek 	unsigned char);
    123  1.1  jdolecek static void atppc_ecp_read_error(struct atppc_softc *, const unsigned int);
    124  1.1  jdolecek 
    125  1.1  jdolecek 
    126  1.1  jdolecek /* Functions to write bytes to device's output buffer */
    127  1.1  jdolecek static void atppc_std_write(struct atppc_softc * const);
    128  1.1  jdolecek static void atppc_epp_write(struct atppc_softc * const);
    129  1.1  jdolecek static void atppc_fifo_write(struct atppc_softc * const);
    130  1.1  jdolecek static void atppc_fifo_write_dma(struct atppc_softc * const, unsigned char,
    131  1.1  jdolecek 	unsigned char);
    132  1.1  jdolecek static void atppc_fifo_write_pio(struct atppc_softc * const, unsigned char,
    133  1.1  jdolecek 	unsigned char);
    134  1.1  jdolecek static void atppc_fifo_write_error(struct atppc_softc * const,
    135  1.1  jdolecek 	const unsigned int);
    136  1.1  jdolecek 
    137  1.1  jdolecek /* Miscellaneous */
    138  1.1  jdolecek static int atppc_poll_str(const struct atppc_softc * const, const u_int8_t,
    139  1.1  jdolecek 	const u_int8_t);
    140  1.1  jdolecek static int atppc_wait_interrupt(struct atppc_softc * const, const caddr_t,
    141  1.1  jdolecek 	const u_int8_t);
    142  1.1  jdolecek 
    143  1.1  jdolecek 
    144  1.1  jdolecek /*
    145  1.1  jdolecek  * Generic attach and detach functions for atppc device. If sc_dev_ok in soft
    146  1.1  jdolecek  * configuration data is not ATPPC_ATTACHED, these should be skipped altogether.
    147  1.1  jdolecek  */
    148  1.1  jdolecek 
    149  1.1  jdolecek /* Soft configuration attach for atppc */
    150  1.1  jdolecek void
    151  1.1  jdolecek atppc_sc_attach(struct atppc_softc * lsc)
    152  1.1  jdolecek {
    153  1.1  jdolecek 	/* Adapter used to configure ppbus device */
    154  1.1  jdolecek 	struct parport_adapter sc_parport_adapter;
    155  1.1  jdolecek 	char buf[64];
    156  1.1  jdolecek 
    157  1.1  jdolecek 	/* Probe and set up chipset */
    158  1.1  jdolecek 	if(atppc_detect_chipset(lsc) != 0) {
    159  1.1  jdolecek 		if(atppc_detect_generic(lsc) != 0) {
    160  1.1  jdolecek 			ATPPC_DPRINTF(("%s: Error detecting chipset\n",
    161  1.1  jdolecek 				dev->dv_xname));
    162  1.1  jdolecek 		}
    163  1.1  jdolecek 	}
    164  1.1  jdolecek 
    165  1.1  jdolecek 	/* Probe and setup FIFO queue */
    166  1.8  jdolecek 	if (atppc_detect_fifo(lsc) == 0) {
    167  1.8  jdolecek 		printf("%s: FIFO <depth,wthr,rthr>=<%d,%d,%d>\n",
    168  1.8  jdolecek 			lsc->sc_dev.dv_xname, lsc->sc_fifo, lsc->sc_wthr,
    169  1.8  jdolecek 			lsc->sc_rthr);
    170  1.1  jdolecek 	}
    171  1.1  jdolecek 
    172  1.1  jdolecek         /* Print out chipset capabilities */
    173  1.1  jdolecek 	bitmask_snprintf(lsc->sc_has, "\20\1INTR\2DMA\3FIFO\4PS2\5ECP\6EPP",
    174  1.1  jdolecek 		buf, sizeof(buf));
    175  1.8  jdolecek 	printf("%s: capabilities=%s\n", lsc->sc_dev.dv_xname, buf);
    176  1.1  jdolecek 
    177  1.1  jdolecek 	/* Initialize device's buffer pointers */
    178  1.1  jdolecek 	lsc->sc_outb = lsc->sc_outbstart = lsc->sc_inb = lsc->sc_inbstart
    179  1.1  jdolecek 		= NULL;
    180  1.1  jdolecek 	lsc->sc_inb_nbytes = lsc->sc_outb_nbytes = 0;
    181  1.1  jdolecek 
    182  1.1  jdolecek 	/* Last configuration step: set mode to standard mode */
    183  1.1  jdolecek 	if(atppc_setmode(&(lsc->sc_dev), PPBUS_COMPATIBLE) != 0) {
    184  1.1  jdolecek 		ATPPC_DPRINTF(("%s: unable to initialize mode.\n",
    185  1.8  jdolecek 			lsc->sc_dev.dv_xname));
    186  1.1  jdolecek 	}
    187  1.1  jdolecek 
    188  1.1  jdolecek #if defined (MULTIPROCESSOR) || defined (LOCKDEBUG)
    189  1.1  jdolecek 	/* Initialize lock structure */
    190  1.1  jdolecek 	simple_lock_init(&(lsc->sc_lock));
    191  1.1  jdolecek #endif
    192  1.1  jdolecek 
    193  1.1  jdolecek 	/* Set up parport_adapter structure */
    194  1.1  jdolecek 
    195  1.1  jdolecek 	/* Set capabilites */
    196  1.1  jdolecek 	sc_parport_adapter.capabilities = 0;
    197  1.1  jdolecek 	if(lsc->sc_has & ATPPC_HAS_INTR) {
    198  1.1  jdolecek 		sc_parport_adapter.capabilities |= PPBUS_HAS_INTR;
    199  1.1  jdolecek 	}
    200  1.1  jdolecek 	if(lsc->sc_has & ATPPC_HAS_DMA) {
    201  1.1  jdolecek 		sc_parport_adapter.capabilities |= PPBUS_HAS_DMA;
    202  1.1  jdolecek 	}
    203  1.1  jdolecek 	if(lsc->sc_has & ATPPC_HAS_FIFO) {
    204  1.1  jdolecek 		sc_parport_adapter.capabilities |= PPBUS_HAS_FIFO;
    205  1.1  jdolecek 	}
    206  1.1  jdolecek 	if(lsc->sc_has & ATPPC_HAS_PS2) {
    207  1.1  jdolecek 		sc_parport_adapter.capabilities |= PPBUS_HAS_PS2;
    208  1.1  jdolecek 	}
    209  1.1  jdolecek 	if(lsc->sc_has & ATPPC_HAS_EPP) {
    210  1.1  jdolecek 		sc_parport_adapter.capabilities |= PPBUS_HAS_EPP;
    211  1.1  jdolecek 	}
    212  1.1  jdolecek 	if(lsc->sc_has & ATPPC_HAS_ECP) {
    213  1.1  jdolecek 		sc_parport_adapter.capabilities |= PPBUS_HAS_ECP;
    214  1.1  jdolecek 	}
    215  1.1  jdolecek 
    216  1.1  jdolecek 	/* Set function pointers */
    217  1.1  jdolecek 	sc_parport_adapter.parport_io = atppc_io;
    218  1.1  jdolecek 	sc_parport_adapter.parport_exec_microseq = atppc_exec_microseq;
    219  1.1  jdolecek 	sc_parport_adapter.parport_reset_epp_timeout =
    220  1.1  jdolecek 		atppc_reset_epp_timeout;
    221  1.1  jdolecek 	sc_parport_adapter.parport_setmode = atppc_setmode;
    222  1.1  jdolecek 	sc_parport_adapter.parport_getmode = atppc_getmode;
    223  1.1  jdolecek 	sc_parport_adapter.parport_ecp_sync = atppc_ecp_sync;
    224  1.1  jdolecek 	sc_parport_adapter.parport_read = atppc_read;
    225  1.1  jdolecek 	sc_parport_adapter.parport_write = atppc_write;
    226  1.1  jdolecek 	sc_parport_adapter.parport_read_ivar = atppc_read_ivar;
    227  1.1  jdolecek 	sc_parport_adapter.parport_write_ivar = atppc_write_ivar;
    228  1.1  jdolecek 	sc_parport_adapter.parport_dma_malloc = lsc->sc_dma_malloc;
    229  1.1  jdolecek 	sc_parport_adapter.parport_dma_free = lsc->sc_dma_free;
    230  1.1  jdolecek 	sc_parport_adapter.parport_add_handler = atppc_add_handler;
    231  1.1  jdolecek 	sc_parport_adapter.parport_remove_handler = atppc_remove_handler;
    232  1.1  jdolecek 
    233  1.1  jdolecek 	/* Initialize handler list, may be added to by grandchildren */
    234  1.1  jdolecek 	SLIST_INIT(&(lsc->sc_handler_listhead));
    235  1.1  jdolecek 
    236  1.1  jdolecek 	/* Initialize interrupt state */
    237  1.1  jdolecek 	lsc->sc_irqstat = ATPPC_IRQ_NONE;
    238  1.1  jdolecek 	lsc->sc_ecr_intr = lsc->sc_ctr_intr = lsc->sc_str_intr = 0;
    239  1.1  jdolecek 
    240  1.1  jdolecek 	/* Disable DMA/interrupts (each ppbus driver selects usage itself) */
    241  1.1  jdolecek 	lsc->sc_use = 0;
    242  1.1  jdolecek 
    243  1.1  jdolecek 	/* Configure child of the device. */
    244  1.1  jdolecek 	lsc->child = config_found_sm(&(lsc->sc_dev), &(sc_parport_adapter),
    245  1.1  jdolecek 		atppc_print, NULL);
    246  1.1  jdolecek 
    247  1.1  jdolecek 	return;
    248  1.1  jdolecek }
    249  1.1  jdolecek 
    250  1.1  jdolecek /* Soft configuration detach */
    251  1.1  jdolecek int atppc_sc_detach(struct atppc_softc * lsc, int flag)
    252  1.1  jdolecek {
    253  1.1  jdolecek 	struct device * dev = (struct device *) lsc;
    254  1.1  jdolecek 
    255  1.1  jdolecek 	/* Detach children devices */
    256  1.1  jdolecek 	if(config_detach(lsc->child, flag) && !(flag & DETACH_QUIET)) {
    257  1.1  jdolecek 		printf("%s not able to detach child device, ", dev->dv_xname);
    258  1.1  jdolecek 
    259  1.1  jdolecek 		if(!(flag & DETACH_FORCE)) {
    260  1.2  jdolecek 			printf("cannot detach\n");
    261  1.1  jdolecek 			return 1;
    262  1.1  jdolecek 		}
    263  1.1  jdolecek 		else {
    264  1.2  jdolecek 			printf("continuing (DETACH_FORCE)\n");
    265  1.1  jdolecek 		}
    266  1.1  jdolecek 	}
    267  1.1  jdolecek 
    268  1.1  jdolecek 	if(!(flag & DETACH_QUIET))
    269  1.1  jdolecek 		printf("%s detached", dev->dv_xname);
    270  1.1  jdolecek 
    271  1.1  jdolecek 	return 0;
    272  1.1  jdolecek }
    273  1.1  jdolecek 
    274  1.1  jdolecek /* Used by config_found_sm() to print out device information */
    275  1.1  jdolecek static int
    276  1.1  jdolecek atppc_print(void * aux, const char * name)
    277  1.1  jdolecek {
    278  1.1  jdolecek 	/* Print out something on failure. */
    279  1.1  jdolecek 	if(name != NULL) {
    280  1.1  jdolecek 		printf("%s: child devices", name);
    281  1.1  jdolecek 		return UNCONF;
    282  1.1  jdolecek 	}
    283  1.1  jdolecek 
    284  1.1  jdolecek 	return QUIET;
    285  1.1  jdolecek }
    286  1.1  jdolecek 
    287  1.1  jdolecek /*
    288  1.1  jdolecek  * Machine independent detection routines for atppc driver.
    289  1.1  jdolecek  */
    290  1.1  jdolecek 
    291  1.1  jdolecek /* Detect parallel port I/O port: taken from FreeBSD code directly. */
    292  1.1  jdolecek int
    293  1.1  jdolecek atppc_detect_port(bus_space_tag_t iot, bus_space_handle_t ioh)
    294  1.1  jdolecek {
    295  1.1  jdolecek         /*
    296  1.1  jdolecek   	 * Much shorter than scheme used by lpt_isa_probe() and lpt_port_test() 	 * in original lpt driver.
    297  1.1  jdolecek 	 * Write to data register common to all controllers and read back the
    298  1.1  jdolecek 	 * values. Also tests control and status registers.
    299  1.1  jdolecek 	 */
    300  1.1  jdolecek 
    301  1.1  jdolecek 	/*
    302  1.1  jdolecek 	 * Cannot use convenient macros because the device's config structure
    303  1.1  jdolecek 	 * may not have been created yet: major change from FreeBSD code.
    304  1.1  jdolecek 	 */
    305  1.1  jdolecek 
    306  1.1  jdolecek 	int rval;
    307  1.1  jdolecek 	u_int8_t ctr_sav, dtr_sav, str_sav;
    308  1.1  jdolecek 
    309  1.1  jdolecek 	/* Store writtable registers' values and test if they can be read */
    310  1.1  jdolecek 	str_sav = bus_space_read_1(iot, ioh, ATPPC_SPP_STR);
    311  1.1  jdolecek 	ctr_sav = bus_space_read_1(iot, ioh, ATPPC_SPP_CTR);
    312  1.1  jdolecek 	dtr_sav = bus_space_read_1(iot, ioh, ATPPC_SPP_DTR);
    313  1.1  jdolecek 	bus_space_barrier(iot, ioh, 0, IO_LPTSIZE,
    314  1.1  jdolecek 		BUS_SPACE_BARRIER_READ);
    315  1.1  jdolecek 
    316  1.1  jdolecek         /*
    317  1.1  jdolecek 	 * Ensure PS2 ports in output mode, also read back value of control
    318  1.1  jdolecek 	 * register.
    319  1.1  jdolecek 	 */
    320  1.1  jdolecek 	bus_space_write_1(iot, ioh, ATPPC_SPP_CTR, 0x0c);
    321  1.1  jdolecek 	bus_space_barrier(iot, ioh, 0, IO_LPTSIZE,
    322  1.1  jdolecek 		BUS_SPACE_BARRIER_WRITE);
    323  1.1  jdolecek 
    324  1.1  jdolecek 	if(bus_space_read_1(iot, ioh, ATPPC_SPP_CTR) != 0x0c) {
    325  1.1  jdolecek 		rval = 0;
    326  1.1  jdolecek 	}
    327  1.1  jdolecek 	else {
    328  1.1  jdolecek 		/*
    329  1.1  jdolecek 		 * Test if two values can be written and read from the data
    330  1.1  jdolecek 		 * register.
    331  1.1  jdolecek 		 */
    332  1.1  jdolecek 		bus_space_barrier(iot, ioh, 0, IO_LPTSIZE,
    333  1.1  jdolecek 			BUS_SPACE_BARRIER_READ);
    334  1.1  jdolecek 		bus_space_write_1(iot, ioh, ATPPC_SPP_DTR, 0xaa);
    335  1.1  jdolecek 		bus_space_barrier(iot, ioh, 0, IO_LPTSIZE,
    336  1.1  jdolecek 			BUS_SPACE_BARRIER_WRITE);
    337  1.1  jdolecek 		if (bus_space_read_1(iot, ioh, ATPPC_SPP_DTR) != 0xaa) {
    338  1.1  jdolecek 			rval = 1;
    339  1.1  jdolecek 		}
    340  1.1  jdolecek 		else {
    341  1.1  jdolecek 			/* Second value to test */
    342  1.1  jdolecek 			bus_space_barrier(iot, ioh, 0, IO_LPTSIZE,
    343  1.1  jdolecek 				BUS_SPACE_BARRIER_READ);
    344  1.1  jdolecek 			bus_space_write_1(iot, ioh, ATPPC_SPP_DTR, 0x55);
    345  1.1  jdolecek 			bus_space_barrier(iot, ioh, 0, IO_LPTSIZE,
    346  1.1  jdolecek 				BUS_SPACE_BARRIER_WRITE);
    347  1.1  jdolecek 			if(bus_space_read_1(iot, ioh, ATPPC_SPP_DTR) != 0x55) {
    348  1.1  jdolecek 				rval = 1;
    349  1.1  jdolecek 			}
    350  1.1  jdolecek 			else {
    351  1.1  jdolecek 				rval = 0;
    352  1.1  jdolecek 			}
    353  1.1  jdolecek 		}
    354  1.1  jdolecek 
    355  1.1  jdolecek 	}
    356  1.1  jdolecek 
    357  1.1  jdolecek 	/* Restore registers */
    358  1.1  jdolecek 	bus_space_barrier(iot, ioh, 0, IO_LPTSIZE,
    359  1.1  jdolecek 		BUS_SPACE_BARRIER_READ);
    360  1.1  jdolecek 	bus_space_write_1(iot, ioh, ATPPC_SPP_CTR, ctr_sav);
    361  1.1  jdolecek 	bus_space_write_1(iot, ioh, ATPPC_SPP_DTR, dtr_sav);
    362  1.1  jdolecek 	bus_space_write_1(iot, ioh, ATPPC_SPP_STR, str_sav);
    363  1.1  jdolecek 	bus_space_barrier(iot, ioh, 0, IO_LPTSIZE,
    364  1.1  jdolecek 		BUS_SPACE_BARRIER_WRITE);
    365  1.1  jdolecek 
    366  1.1  jdolecek 	return rval;
    367  1.1  jdolecek }
    368  1.1  jdolecek 
    369  1.1  jdolecek /* Detect parallel port chipset. */
    370  1.1  jdolecek static int
    371  1.1  jdolecek atppc_detect_chipset(struct atppc_softc * atppc)
    372  1.1  jdolecek {
    373  1.1  jdolecek 	/* Try each detection routine. */
    374  1.1  jdolecek 	int i, mode;
    375  1.1  jdolecek 	for (i = 0; chipset_detect[i] != NULL; i++) {
    376  1.1  jdolecek 		if ((mode = chipset_detect[i](atppc)) != -1) {
    377  1.1  jdolecek 			atppc->sc_mode = mode;
    378  1.1  jdolecek 			return 0;
    379  1.1  jdolecek 		}
    380  1.1  jdolecek 	}
    381  1.1  jdolecek 
    382  1.1  jdolecek 	return 1;
    383  1.1  jdolecek }
    384  1.1  jdolecek 
    385  1.1  jdolecek /* Detect generic capabilities. */
    386  1.1  jdolecek static int
    387  1.1  jdolecek atppc_detect_generic(struct atppc_softc * atppc)
    388  1.1  jdolecek {
    389  1.1  jdolecek 	u_int8_t ecr_sav = atppc_r_ecr(atppc);
    390  1.1  jdolecek 	u_int8_t ctr_sav = atppc_r_ctr(atppc);
    391  1.1  jdolecek 	u_int8_t str_sav = atppc_r_str(atppc);
    392  1.1  jdolecek 	u_int8_t tmp;
    393  1.1  jdolecek 	atppc_barrier_r(atppc);
    394  1.1  jdolecek 
    395  1.1  jdolecek 	/* Default to generic */
    396  1.1  jdolecek 	atppc->sc_type = ATPPC_TYPE_GENERIC;
    397  1.1  jdolecek 	atppc->sc_model = GENERIC;
    398  1.1  jdolecek 
    399  1.1  jdolecek 	/* Check for ECP */
    400  1.1  jdolecek 	tmp = atppc_r_ecr(atppc);
    401  1.1  jdolecek 	atppc_barrier_r(atppc);
    402  1.1  jdolecek 	if ((tmp & ATPPC_FIFO_EMPTY) && !(tmp & ATPPC_FIFO_FULL)) {
    403  1.1  jdolecek 		atppc_w_ecr(atppc, 0x34);
    404  1.1  jdolecek 		atppc_barrier_w(atppc);
    405  1.1  jdolecek 		tmp = atppc_r_ecr(atppc);
    406  1.1  jdolecek 		atppc_barrier_r(atppc);
    407  1.1  jdolecek 		if(tmp == 0x35) {
    408  1.1  jdolecek 			atppc->sc_has |= ATPPC_HAS_ECP;
    409  1.1  jdolecek 		}
    410  1.1  jdolecek 	}
    411  1.1  jdolecek 
    412  1.1  jdolecek 	/* Allow search for SMC style ECP+EPP mode */
    413  1.1  jdolecek 	if(atppc->sc_has & ATPPC_HAS_ECP) {
    414  1.1  jdolecek 		atppc_w_ecr(atppc, ATPPC_ECR_EPP);
    415  1.1  jdolecek 		atppc_barrier_w(atppc);
    416  1.1  jdolecek 	}
    417  1.1  jdolecek 	/* Check for EPP by checking for timeout bit */
    418  1.1  jdolecek 	if(atppc_check_epp_timeout(&(atppc->sc_dev)) != 0) {
    419  1.1  jdolecek 		atppc->sc_has |= ATPPC_HAS_EPP;
    420  1.1  jdolecek 		atppc->sc_epp = ATPPC_EPP_1_9;
    421  1.1  jdolecek 		if(atppc->sc_has & ATPPC_HAS_ECP) {
    422  1.1  jdolecek 			/* SMC like chipset found */
    423  1.1  jdolecek 			atppc->sc_model = SMC_LIKE;
    424  1.1  jdolecek 			atppc->sc_type = ATPPC_TYPE_SMCLIKE;
    425  1.1  jdolecek 		}
    426  1.1  jdolecek 	}
    427  1.1  jdolecek 
    428  1.1  jdolecek 	/* Detect PS2 mode */
    429  1.1  jdolecek 	if(atppc->sc_has & ATPPC_HAS_ECP) {
    430  1.1  jdolecek 		/* Put ECP port into PS2 mode */
    431  1.1  jdolecek 		atppc_w_ecr(atppc, ATPPC_ECR_PS2);
    432  1.1  jdolecek 		atppc_barrier_w(atppc);
    433  1.1  jdolecek 	}
    434  1.1  jdolecek 	/* Put PS2 port in input mode: writes should not be readable */
    435  1.1  jdolecek 	atppc_w_ctr(atppc, 0x20);
    436  1.1  jdolecek 	atppc_barrier_w(atppc);
    437  1.1  jdolecek 	/*
    438  1.1  jdolecek 	 * Write two values to data port: if neither are read back,
    439  1.1  jdolecek 	 * bidirectional mode is functional.
    440  1.1  jdolecek 	 */
    441  1.1  jdolecek 	atppc_w_dtr(atppc, 0xaa);
    442  1.1  jdolecek 	atppc_barrier_w(atppc);
    443  1.1  jdolecek 	tmp = atppc_r_dtr(atppc);
    444  1.1  jdolecek 	atppc_barrier_r(atppc);
    445  1.1  jdolecek 	if(tmp != 0xaa) {
    446  1.1  jdolecek 		atppc_w_dtr(atppc, 0x55);
    447  1.1  jdolecek 		atppc_barrier_w(atppc);
    448  1.1  jdolecek 		tmp = atppc_r_dtr(atppc);
    449  1.1  jdolecek 		atppc_barrier_r(atppc);
    450  1.1  jdolecek 		if(tmp != 0x55) {
    451  1.1  jdolecek 			atppc->sc_has |= ATPPC_HAS_PS2;
    452  1.1  jdolecek 		}
    453  1.1  jdolecek 	}
    454  1.1  jdolecek 
    455  1.1  jdolecek 	/* Restore to previous state */
    456  1.1  jdolecek 	atppc_w_ecr(atppc, ecr_sav);
    457  1.1  jdolecek 	atppc_w_ctr(atppc, ctr_sav);
    458  1.1  jdolecek 	atppc_w_str(atppc, str_sav);
    459  1.1  jdolecek 	atppc_barrier_w(atppc);
    460  1.1  jdolecek 
    461  1.1  jdolecek 	return 0;
    462  1.1  jdolecek }
    463  1.1  jdolecek 
    464  1.1  jdolecek /*
    465  1.1  jdolecek  * Detect parallel port FIFO: taken from FreeBSD code directly.
    466  1.1  jdolecek  */
    467  1.1  jdolecek static int
    468  1.1  jdolecek atppc_detect_fifo(struct atppc_softc * atppc)
    469  1.1  jdolecek {
    470  1.1  jdolecek #ifdef ATPPC_DEBUG
    471  1.1  jdolecek 	struct device * dev = (struct device *)atppc;
    472  1.1  jdolecek #endif
    473  1.1  jdolecek 	u_int8_t ecr_sav;
    474  1.1  jdolecek 	u_int8_t ctr_sav;
    475  1.1  jdolecek 	u_int8_t str_sav;
    476  1.1  jdolecek 	u_int8_t cc;
    477  1.1  jdolecek 	short i;
    478  1.1  jdolecek 
    479  1.1  jdolecek 	/* If there is no ECP mode, we cannot config a FIFO */
    480  1.1  jdolecek 	if(!(atppc->sc_has & ATPPC_HAS_ECP)) {
    481  1.1  jdolecek 		return (EINVAL);
    482  1.1  jdolecek 	}
    483  1.1  jdolecek 
    484  1.1  jdolecek 	/* save registers */
    485  1.1  jdolecek 	ecr_sav = atppc_r_ecr(atppc);
    486  1.1  jdolecek 	ctr_sav = atppc_r_ctr(atppc);
    487  1.1  jdolecek 	str_sav = atppc_r_str(atppc);
    488  1.1  jdolecek 	atppc_barrier_r(atppc);
    489  1.1  jdolecek 
    490  1.1  jdolecek 	/* Enter ECP configuration mode, no interrupt, no DMA */
    491  1.1  jdolecek 	atppc_w_ecr(atppc, (ATPPC_ECR_CFG | ATPPC_SERVICE_INTR) &
    492  1.1  jdolecek 		~ATPPC_ENABLE_DMA);
    493  1.1  jdolecek 	atppc_barrier_w(atppc);
    494  1.1  jdolecek 
    495  1.1  jdolecek 	/* read PWord size - transfers in FIFO mode must be PWord aligned */
    496  1.1  jdolecek 	atppc->sc_pword = (atppc_r_cnfgA(atppc) & ATPPC_PWORD_MASK);
    497  1.1  jdolecek 	atppc_barrier_r(atppc);
    498  1.1  jdolecek 
    499  1.1  jdolecek 	/* XXX 16 and 32 bits implementations not supported */
    500  1.1  jdolecek 	if(atppc->sc_pword != ATPPC_PWORD_8) {
    501  1.1  jdolecek 		ATPPC_DPRINTF(("%s(%s): FIFO PWord(%d) not supported.\n",
    502  1.1  jdolecek 			__func__, dev->dv_xname, atppc->sc_pword));
    503  1.1  jdolecek 		goto error;
    504  1.1  jdolecek 	}
    505  1.1  jdolecek 
    506  1.1  jdolecek 	/* Byte mode, reverse direction, no interrupt, no DMA */
    507  1.1  jdolecek 	atppc_w_ecr(atppc, ATPPC_ECR_PS2 | ATPPC_SERVICE_INTR);
    508  1.1  jdolecek 	atppc_w_ctr(atppc, (ctr_sav & ~IRQENABLE) | PCD);
    509  1.1  jdolecek 	/* enter ECP test mode, no interrupt, no DMA */
    510  1.1  jdolecek 	atppc_w_ecr(atppc, ATPPC_ECR_TST | ATPPC_SERVICE_INTR);
    511  1.1  jdolecek 	atppc_barrier_w(atppc);
    512  1.1  jdolecek 
    513  1.1  jdolecek 	/* flush the FIFO */
    514  1.1  jdolecek 	for (i = 0; i < 1024; i++) {
    515  1.1  jdolecek 		atppc_r_fifo(atppc);
    516  1.1  jdolecek 		atppc_barrier_r(atppc);
    517  1.1  jdolecek 		cc = atppc_r_ecr(atppc);
    518  1.1  jdolecek 		atppc_barrier_r(atppc);
    519  1.1  jdolecek 		if(cc & ATPPC_FIFO_EMPTY)
    520  1.1  jdolecek 			break;
    521  1.1  jdolecek 	}
    522  1.1  jdolecek 	if (i >= 1024) {
    523  1.1  jdolecek 		ATPPC_DPRINTF(("%s(%s): cannot flush FIFO.\n", __func__,
    524  1.1  jdolecek 			dev->dv_xname));
    525  1.1  jdolecek 		goto error;
    526  1.1  jdolecek 	}
    527  1.1  jdolecek 
    528  1.1  jdolecek 	/* Test mode, enable interrupts, no DMA */
    529  1.1  jdolecek 	atppc_w_ecr(atppc, ATPPC_ECR_TST);
    530  1.1  jdolecek 	atppc_barrier_w(atppc);
    531  1.1  jdolecek 
    532  1.1  jdolecek 	/* Determine readIntrThreshold - fill FIFO until serviceIntr is set */
    533  1.1  jdolecek 	for (i = atppc->sc_rthr = atppc->sc_fifo = 0; i < 1024; i++) {
    534  1.1  jdolecek 		atppc_w_fifo(atppc, (char)i);
    535  1.1  jdolecek 		atppc_barrier_w(atppc);
    536  1.1  jdolecek 		cc = atppc_r_ecr(atppc);
    537  1.1  jdolecek 		atppc_barrier_r(atppc);
    538  1.1  jdolecek 		if ((atppc->sc_rthr == 0) && (cc & ATPPC_SERVICE_INTR)) {
    539  1.1  jdolecek 			/* readThreshold reached */
    540  1.1  jdolecek 			atppc->sc_rthr = i + 1;
    541  1.1  jdolecek 		}
    542  1.1  jdolecek 		if (cc & ATPPC_FIFO_FULL) {
    543  1.1  jdolecek 			atppc->sc_fifo = i + 1;
    544  1.1  jdolecek 			break;
    545  1.1  jdolecek 		}
    546  1.1  jdolecek 	}
    547  1.1  jdolecek 	if (i >= 1024) {
    548  1.1  jdolecek 		ATPPC_DPRINTF(("%s(%s): cannot fill FIFO.\n", __func__,
    549  1.1  jdolecek 			dev->dv_xname));
    550  1.1  jdolecek 		goto error;
    551  1.1  jdolecek 	}
    552  1.1  jdolecek 
    553  1.1  jdolecek 	/* Change direction */
    554  1.1  jdolecek 	atppc_w_ctr(atppc, (ctr_sav & ~IRQENABLE) & ~PCD);
    555  1.1  jdolecek 	atppc_barrier_w(atppc);
    556  1.5  jdolecek 
    557  1.5  jdolecek 	/* Clear the serviceIntr bit we've already set in the above loop */
    558  1.5  jdolecek 	atppc_w_ecr(atppc, ATPPC_ECR_TST);
    559  1.5  jdolecek 	atppc_barrier_w(atppc);
    560  1.1  jdolecek 
    561  1.1  jdolecek 	/* Determine writeIntrThreshold - empty FIFO until serviceIntr is set */
    562  1.1  jdolecek 	for(atppc->sc_wthr = 0; i > -1; i--) {
    563  1.1  jdolecek 		cc = atppc_r_fifo(atppc);
    564  1.1  jdolecek 		atppc_barrier_r(atppc);
    565  1.1  jdolecek 		if(cc != (char)(atppc->sc_fifo - i - 1)) {
    566  1.1  jdolecek 			ATPPC_DPRINTF(("%s(%s): invalid data in FIFO.\n",
    567  1.1  jdolecek 				__func__, dev->dv_xname));
    568  1.1  jdolecek 			goto error;
    569  1.1  jdolecek 		}
    570  1.1  jdolecek 
    571  1.1  jdolecek 		cc = atppc_r_ecr(atppc);
    572  1.1  jdolecek 		atppc_barrier_r(atppc);
    573  1.1  jdolecek 		if((atppc->sc_wthr == 0) && (cc & ATPPC_SERVICE_INTR)) {
    574  1.1  jdolecek 			/* writeIntrThreshold reached */
    575  1.1  jdolecek 			atppc->sc_wthr = atppc->sc_fifo - i;
    576  1.1  jdolecek 		}
    577  1.1  jdolecek 
    578  1.1  jdolecek 		if (i > 0 && (cc & ATPPC_FIFO_EMPTY)) {
    579  1.1  jdolecek 			/* If FIFO empty before the last byte, error */
    580  1.1  jdolecek 			ATPPC_DPRINTF(("%s(%s): data lost in FIFO.\n", __func__,
    581  1.1  jdolecek 				dev->dv_xname));
    582  1.1  jdolecek 			goto error;
    583  1.1  jdolecek 		}
    584  1.1  jdolecek 	}
    585  1.1  jdolecek 
    586  1.1  jdolecek 	/* FIFO must be empty after the last byte */
    587  1.1  jdolecek 	cc = atppc_r_ecr(atppc);
    588  1.1  jdolecek 	atppc_barrier_r(atppc);
    589  1.1  jdolecek 	if (!(cc & ATPPC_FIFO_EMPTY)) {
    590  1.1  jdolecek 		ATPPC_DPRINTF(("%s(%s): cannot empty the FIFO.\n", __func__,
    591  1.1  jdolecek 			dev->dv_xname));
    592  1.1  jdolecek 		goto error;
    593  1.1  jdolecek 	}
    594  1.1  jdolecek 
    595  1.1  jdolecek 	/* Restore original registers */
    596  1.1  jdolecek 	atppc_w_ctr(atppc, ctr_sav);
    597  1.1  jdolecek 	atppc_w_str(atppc, str_sav);
    598  1.1  jdolecek 	atppc_w_ecr(atppc, ecr_sav);
    599  1.1  jdolecek 	atppc_barrier_w(atppc);
    600  1.1  jdolecek 
    601  1.1  jdolecek 	/* Update capabilities */
    602  1.1  jdolecek 	atppc->sc_has |= ATPPC_HAS_FIFO;
    603  1.1  jdolecek 
    604  1.1  jdolecek 	return 0;
    605  1.1  jdolecek 
    606  1.1  jdolecek error:
    607  1.1  jdolecek 	/* Restore original registers */
    608  1.1  jdolecek 	atppc_w_ctr(atppc, ctr_sav);
    609  1.1  jdolecek 	atppc_w_str(atppc, str_sav);
    610  1.1  jdolecek 	atppc_w_ecr(atppc, ecr_sav);
    611  1.1  jdolecek 	atppc_barrier_w(atppc);
    612  1.1  jdolecek 
    613  1.1  jdolecek 	return (EINVAL);
    614  1.1  jdolecek }
    615  1.1  jdolecek 
    616  1.1  jdolecek /* Interrupt handler for atppc device: wakes up read/write functions */
    617  1.1  jdolecek int
    618  1.1  jdolecek atppcintr(void * arg)
    619  1.1  jdolecek {
    620  1.1  jdolecek 	struct atppc_softc * atppc = (struct atppc_softc *) arg;
    621  1.1  jdolecek 	struct device * dev = (struct device *) arg;
    622  1.1  jdolecek 	int error = 1;
    623  1.1  jdolecek 	enum { NONE, READER, WRITER } wake_up = NONE;
    624  1.1  jdolecek 	int s;
    625  1.1  jdolecek 
    626  1.1  jdolecek 	s = splatppc();
    627  1.1  jdolecek 	ATPPC_LOCK(atppc);
    628  1.1  jdolecek 
    629  1.1  jdolecek 	/* Record registers' status */
    630  1.1  jdolecek 	atppc->sc_str_intr = atppc_r_str(atppc);
    631  1.1  jdolecek 	atppc->sc_ctr_intr = atppc_r_ctr(atppc);
    632  1.1  jdolecek 	atppc->sc_ecr_intr = atppc_r_ecr(atppc);
    633  1.1  jdolecek 	atppc_barrier_r(atppc);
    634  1.1  jdolecek 
    635  1.1  jdolecek 	/* Determine cause of interrupt and wake up top half */
    636  1.1  jdolecek 	switch(atppc->sc_mode) {
    637  1.1  jdolecek 	case ATPPC_MODE_STD:
    638  1.1  jdolecek 		/* nAck pulsed for 5 usec, too fast to check reliably, assume */
    639  1.1  jdolecek 		atppc->sc_irqstat = ATPPC_IRQ_nACK;
    640  1.1  jdolecek 		if(atppc->sc_outb)
    641  1.1  jdolecek 			wake_up = WRITER;
    642  1.1  jdolecek 		else
    643  1.1  jdolecek 			error = -1;
    644  1.1  jdolecek 		break;
    645  1.1  jdolecek 
    646  1.1  jdolecek 	case ATPPC_MODE_NIBBLE:
    647  1.1  jdolecek 	case ATPPC_MODE_PS2:
    648  1.1  jdolecek 		/* nAck is set low by device and then high on ack */
    649  1.1  jdolecek 		if(!(atppc->sc_str_intr & nACK)) {
    650  1.1  jdolecek 			error = 0;
    651  1.1  jdolecek 			break;
    652  1.1  jdolecek 		}
    653  1.1  jdolecek 		atppc->sc_irqstat = ATPPC_IRQ_nACK;
    654  1.1  jdolecek 		if(atppc->sc_inb)
    655  1.1  jdolecek 			wake_up = READER;
    656  1.1  jdolecek 		else
    657  1.1  jdolecek 			error = -1;
    658  1.1  jdolecek 		break;
    659  1.1  jdolecek 
    660  1.1  jdolecek 	case ATPPC_MODE_ECP:
    661  1.1  jdolecek 	case ATPPC_MODE_FAST:
    662  1.1  jdolecek 		/* Confirm interrupt cause: these are not pulsed as in nAck. */
    663  1.1  jdolecek 		if(atppc->sc_ecr_intr & ATPPC_SERVICE_INTR) {
    664  1.1  jdolecek 			if(atppc->sc_ecr_intr & ATPPC_ENABLE_DMA)
    665  1.1  jdolecek 				atppc->sc_irqstat |= ATPPC_IRQ_DMA;
    666  1.1  jdolecek 			else
    667  1.1  jdolecek 				atppc->sc_irqstat |= ATPPC_IRQ_FIFO;
    668  1.1  jdolecek 
    669  1.1  jdolecek 			/* Decide where top half will be waiting */
    670  1.1  jdolecek 			if(atppc->sc_mode & ATPPC_MODE_ECP) {
    671  1.1  jdolecek 				if(atppc->sc_ctr_intr & PCD) {
    672  1.1  jdolecek 					if(atppc->sc_inb)
    673  1.1  jdolecek 						wake_up = READER;
    674  1.1  jdolecek 					else
    675  1.1  jdolecek 						error = -1;
    676  1.1  jdolecek 				}
    677  1.1  jdolecek 				else {
    678  1.1  jdolecek 					if(atppc->sc_outb)
    679  1.1  jdolecek 						wake_up = WRITER;
    680  1.1  jdolecek 					else
    681  1.1  jdolecek 						error = -1;
    682  1.1  jdolecek 				}
    683  1.1  jdolecek 			}
    684  1.1  jdolecek 			else {
    685  1.1  jdolecek 				if(atppc->sc_outb)
    686  1.1  jdolecek 					wake_up = WRITER;
    687  1.1  jdolecek 				else
    688  1.1  jdolecek 					error = -1;
    689  1.1  jdolecek 			}
    690  1.1  jdolecek 		}
    691  1.1  jdolecek 		/* Determine if nFault has occured */
    692  1.1  jdolecek 		if((atppc->sc_mode & ATPPC_MODE_ECP) &&
    693  1.1  jdolecek 			(atppc->sc_ecr_intr & ATPPC_nFAULT_INTR) &&
    694  1.1  jdolecek 			!(atppc->sc_str_intr & nFAULT)) {
    695  1.1  jdolecek 
    696  1.1  jdolecek 			/* Device is requesting the channel */
    697  1.1  jdolecek 			atppc->sc_irqstat |= ATPPC_IRQ_nFAULT;
    698  1.1  jdolecek 		}
    699  1.1  jdolecek 		break;
    700  1.1  jdolecek 
    701  1.1  jdolecek 	case ATPPC_MODE_EPP:
    702  1.1  jdolecek 		/* nAck pulsed for 5 usec, too fast to check reliably */
    703  1.1  jdolecek 		atppc->sc_irqstat = ATPPC_IRQ_nACK;
    704  1.1  jdolecek 		if(atppc->sc_inb)
    705  1.1  jdolecek 			wake_up = WRITER;
    706  1.1  jdolecek 		else if(atppc->sc_outb)
    707  1.1  jdolecek 			wake_up = READER;
    708  1.1  jdolecek 		else
    709  1.1  jdolecek 			error = -1;
    710  1.1  jdolecek 		break;
    711  1.1  jdolecek 
    712  1.1  jdolecek 	default:
    713  1.1  jdolecek 		panic("%s: chipset is in invalid mode.", dev->dv_xname);
    714  1.1  jdolecek 	}
    715  1.1  jdolecek 
    716  1.1  jdolecek 	switch(wake_up) {
    717  1.1  jdolecek 	case NONE:
    718  1.1  jdolecek 		break;
    719  1.1  jdolecek 
    720  1.1  jdolecek 	case READER:
    721  1.1  jdolecek 		wakeup(atppc->sc_inb);
    722  1.1  jdolecek 		break;
    723  1.1  jdolecek 
    724  1.1  jdolecek 	case WRITER:
    725  1.1  jdolecek 		wakeup(atppc->sc_outb);
    726  1.1  jdolecek 		break;
    727  1.1  jdolecek 
    728  1.1  jdolecek 	default:
    729  1.1  jdolecek 		panic("%s: this code should not be reached.\n", __func__);
    730  1.1  jdolecek 		break;
    731  1.1  jdolecek 	}
    732  1.1  jdolecek 
    733  1.1  jdolecek 	ATPPC_UNLOCK(atppc);
    734  1.1  jdolecek 
    735  1.1  jdolecek 	/* Call all of the installed handlers */
    736  1.1  jdolecek 	{
    737  1.1  jdolecek 		struct atppc_handler_node * callback;
    738  1.1  jdolecek 		SLIST_FOREACH(callback, &(atppc->sc_handler_listhead),
    739  1.1  jdolecek 			entries) {
    740  1.1  jdolecek 				(*callback->func)(callback->arg);
    741  1.1  jdolecek 		}
    742  1.1  jdolecek 	}
    743  1.1  jdolecek 
    744  1.1  jdolecek 	splx(s);
    745  1.1  jdolecek 
    746  1.1  jdolecek 	return error;
    747  1.1  jdolecek }
    748  1.1  jdolecek 
    749  1.1  jdolecek 
    750  1.1  jdolecek /* Functions which support ppbus interface */
    751  1.1  jdolecek 
    752  1.1  jdolecek 
    753  1.1  jdolecek /* Check EPP mode timeout */
    754  1.1  jdolecek static int
    755  1.1  jdolecek atppc_check_epp_timeout(struct device * dev)
    756  1.1  jdolecek {
    757  1.1  jdolecek 	struct atppc_softc * atppc = (struct atppc_softc *) dev;
    758  1.1  jdolecek 	int s;
    759  1.1  jdolecek 	int error;
    760  1.1  jdolecek 
    761  1.1  jdolecek 	s = splatppc();
    762  1.1  jdolecek 	ATPPC_LOCK(atppc);
    763  1.1  jdolecek 
    764  1.1  jdolecek 	atppc_reset_epp_timeout(dev);
    765  1.1  jdolecek 	error = !(atppc_r_str(atppc) & TIMEOUT);
    766  1.1  jdolecek 	atppc_barrier_r(atppc);
    767  1.1  jdolecek 
    768  1.1  jdolecek 	ATPPC_UNLOCK(atppc);
    769  1.1  jdolecek 	splx(s);
    770  1.1  jdolecek 
    771  1.1  jdolecek 	return (error);
    772  1.1  jdolecek }
    773  1.1  jdolecek 
    774  1.1  jdolecek /*
    775  1.1  jdolecek  * EPP timeout, according to the PC87332 manual
    776  1.1  jdolecek  * Semantics of clearing EPP timeout bit.
    777  1.1  jdolecek  * PC87332	- reading SPP_STR does it...
    778  1.1  jdolecek  * SMC		- write 1 to EPP timeout bit			XXX
    779  1.1  jdolecek  * Others	- (?) write 0 to EPP timeout bit
    780  1.1  jdolecek  */
    781  1.1  jdolecek static void
    782  1.1  jdolecek atppc_reset_epp_timeout(struct device * dev)
    783  1.1  jdolecek {
    784  1.1  jdolecek 	struct atppc_softc * atppc = (struct atppc_softc *) dev;
    785  1.1  jdolecek 	register unsigned char r;
    786  1.1  jdolecek 
    787  1.1  jdolecek 	r = atppc_r_str(atppc);
    788  1.1  jdolecek 	atppc_barrier_r(atppc);
    789  1.1  jdolecek 	atppc_w_str(atppc, r | 0x1);
    790  1.1  jdolecek 	atppc_barrier_w(atppc);
    791  1.1  jdolecek 	atppc_w_str(atppc, r & 0xfe);
    792  1.1  jdolecek 	atppc_barrier_w(atppc);
    793  1.1  jdolecek 
    794  1.1  jdolecek 	return;
    795  1.1  jdolecek }
    796  1.1  jdolecek 
    797  1.1  jdolecek 
    798  1.1  jdolecek /* Read from atppc device: returns 0 on success. */
    799  1.1  jdolecek static int
    800  1.1  jdolecek atppc_read(struct device * dev, char * buf, int len, int ioflag,
    801  1.1  jdolecek 	size_t * cnt)
    802  1.1  jdolecek {
    803  1.1  jdolecek 	struct atppc_softc * atppc = (struct atppc_softc *) dev;
    804  1.1  jdolecek 	int error = 0;
    805  1.1  jdolecek 	int s;
    806  1.1  jdolecek 
    807  1.1  jdolecek 	s = splatppc();
    808  1.1  jdolecek 	ATPPC_LOCK(atppc);
    809  1.1  jdolecek 
    810  1.1  jdolecek 	*cnt = 0;
    811  1.1  jdolecek 
    812  1.1  jdolecek 	/* Initialize buffer */
    813  1.1  jdolecek 	atppc->sc_inb = atppc->sc_inbstart = buf;
    814  1.1  jdolecek 	atppc->sc_inb_nbytes = len;
    815  1.1  jdolecek 
    816  1.1  jdolecek 	/* Initialize device input error state for new operation */
    817  1.1  jdolecek 	atppc->sc_inerr = 0;
    818  1.1  jdolecek 
    819  1.1  jdolecek 	/* Call appropriate function to read bytes */
    820  1.1  jdolecek 	switch(atppc->sc_mode) {
    821  1.1  jdolecek 	case ATPPC_MODE_STD:
    822  1.1  jdolecek 	case ATPPC_MODE_FAST:
    823  1.1  jdolecek 		error = ENODEV;
    824  1.1  jdolecek 		break;
    825  1.1  jdolecek 
    826  1.1  jdolecek 	case ATPPC_MODE_NIBBLE:
    827  1.1  jdolecek 		atppc_nibble_read(atppc);
    828  1.1  jdolecek 		break;
    829  1.1  jdolecek 
    830  1.1  jdolecek 	case ATPPC_MODE_PS2:
    831  1.1  jdolecek 		atppc_byte_read(atppc);
    832  1.1  jdolecek 		break;
    833  1.1  jdolecek 
    834  1.1  jdolecek 	case ATPPC_MODE_ECP:
    835  1.1  jdolecek 		atppc_ecp_read(atppc);
    836  1.1  jdolecek 		break;
    837  1.1  jdolecek 
    838  1.1  jdolecek 	case ATPPC_MODE_EPP:
    839  1.1  jdolecek 		atppc_epp_read(atppc);
    840  1.1  jdolecek 		break;
    841  1.1  jdolecek 
    842  1.1  jdolecek 	default:
    843  1.1  jdolecek 		panic("%s(%s): chipset in invalid mode.\n", __func__,
    844  1.1  jdolecek 			dev->dv_xname);
    845  1.1  jdolecek 	}
    846  1.1  jdolecek 
    847  1.1  jdolecek 	/* Update counter*/
    848  1.1  jdolecek 	*cnt = (atppc->sc_inbstart - atppc->sc_inb);
    849  1.1  jdolecek 
    850  1.1  jdolecek 	/* Reset buffer */
    851  1.1  jdolecek 	atppc->sc_inb = atppc->sc_inbstart = NULL;
    852  1.1  jdolecek 	atppc->sc_inb_nbytes = 0;
    853  1.1  jdolecek 
    854  1.1  jdolecek 	if(!(error))
    855  1.1  jdolecek 		error = atppc->sc_inerr;
    856  1.1  jdolecek 
    857  1.1  jdolecek 	ATPPC_UNLOCK(atppc);
    858  1.1  jdolecek 	splx(s);
    859  1.1  jdolecek 
    860  1.1  jdolecek 	return (error);
    861  1.1  jdolecek }
    862  1.1  jdolecek 
    863  1.1  jdolecek /* Write to atppc device: returns 0 on success. */
    864  1.1  jdolecek static int
    865  1.1  jdolecek atppc_write(struct device * dev, char * buf, int len, int ioflag, size_t * cnt)
    866  1.1  jdolecek {
    867  1.1  jdolecek 	struct atppc_softc * const atppc = (struct atppc_softc *) dev;
    868  1.1  jdolecek 	int error = 0;
    869  1.1  jdolecek 	int s;
    870  1.1  jdolecek 
    871  1.1  jdolecek 	*cnt = 0;
    872  1.1  jdolecek 
    873  1.1  jdolecek 	s = splatppc();
    874  1.1  jdolecek 	ATPPC_LOCK(atppc);
    875  1.1  jdolecek 
    876  1.1  jdolecek 	/* Set up line buffer */
    877  1.1  jdolecek 	atppc->sc_outb = atppc->sc_outbstart = buf;
    878  1.1  jdolecek 	atppc->sc_outb_nbytes = len;
    879  1.1  jdolecek 
    880  1.1  jdolecek 	/* Initialize device output error state for new operation */
    881  1.1  jdolecek 	atppc->sc_outerr = 0;
    882  1.1  jdolecek 
    883  1.1  jdolecek 	/* Call appropriate function to write bytes */
    884  1.1  jdolecek 	switch(atppc->sc_mode) {
    885  1.1  jdolecek 	case ATPPC_MODE_STD:
    886  1.1  jdolecek 		atppc_std_write(atppc);
    887  1.1  jdolecek 		break;
    888  1.1  jdolecek 
    889  1.1  jdolecek 	case ATPPC_MODE_NIBBLE:
    890  1.1  jdolecek 	case ATPPC_MODE_PS2:
    891  1.1  jdolecek 		error = ENODEV;
    892  1.1  jdolecek 		break;
    893  1.1  jdolecek 
    894  1.1  jdolecek 	case ATPPC_MODE_FAST:
    895  1.1  jdolecek 	case ATPPC_MODE_ECP:
    896  1.1  jdolecek 		atppc_fifo_write(atppc);
    897  1.1  jdolecek 		break;
    898  1.1  jdolecek 
    899  1.1  jdolecek 	case ATPPC_MODE_EPP:
    900  1.1  jdolecek 		atppc_epp_write(atppc);
    901  1.1  jdolecek 		break;
    902  1.1  jdolecek 
    903  1.1  jdolecek 	default:
    904  1.1  jdolecek 		panic("%s(%s): chipset in invalid mode.\n", __func__,
    905  1.1  jdolecek 			dev->dv_xname);
    906  1.1  jdolecek 	}
    907  1.1  jdolecek 
    908  1.1  jdolecek 	/* Update counter*/
    909  1.1  jdolecek 	*cnt = (atppc->sc_outbstart - atppc->sc_outb);
    910  1.1  jdolecek 
    911  1.1  jdolecek 	/* Reset output buffer */
    912  1.1  jdolecek 	atppc->sc_outb = atppc->sc_outbstart = NULL;
    913  1.1  jdolecek 	atppc->sc_outb_nbytes = 0;
    914  1.1  jdolecek 
    915  1.1  jdolecek 	if(!(error))
    916  1.1  jdolecek 		error = atppc->sc_outerr;
    917  1.1  jdolecek 
    918  1.1  jdolecek 	ATPPC_UNLOCK(atppc);
    919  1.1  jdolecek 	splx(s);
    920  1.1  jdolecek 
    921  1.1  jdolecek 	return (error);
    922  1.1  jdolecek }
    923  1.1  jdolecek 
    924  1.1  jdolecek /*
    925  1.1  jdolecek  * Set mode of chipset to mode argument. Modes not supported are ignored. If
    926  1.1  jdolecek  * multiple modes are flagged, the mode is not changed. Mode's are those
    927  1.1  jdolecek  * defined for ppbus_softc.sc_mode in ppbus_conf.h. Only ECP-capable chipsets
    928  1.1  jdolecek  * can change their mode of operation. However, ALL operation modes support
    929  1.1  jdolecek  * centronics mode and nibble mode. Modes determine both hardware AND software
    930  1.1  jdolecek  * behaviour.
    931  1.1  jdolecek  * NOTE: the mode for ECP should only be changed when the channel is in
    932  1.1  jdolecek  * forward idle mode. This function does not make sure FIFO's have flushed or
    933  1.1  jdolecek  * any consistency checks.
    934  1.1  jdolecek  */
    935  1.1  jdolecek static int
    936  1.1  jdolecek atppc_setmode(struct device * dev, int mode)
    937  1.1  jdolecek {
    938  1.1  jdolecek 	struct atppc_softc * atppc = (struct atppc_softc *) dev;
    939  1.1  jdolecek 	u_int8_t ecr;
    940  1.1  jdolecek 	u_int8_t chipset_mode;
    941  1.1  jdolecek 	int s;
    942  1.1  jdolecek 	int rval = 0;
    943  1.1  jdolecek 
    944  1.1  jdolecek 	s = splatppc();
    945  1.1  jdolecek 	ATPPC_LOCK(atppc);
    946  1.1  jdolecek 
    947  1.1  jdolecek 	/* If ECP capable, configure ecr register */
    948  1.1  jdolecek 	if (atppc->sc_has & ATPPC_HAS_ECP) {
    949  1.1  jdolecek 		/* Read ECR with mode masked out */
    950  1.1  jdolecek 		ecr = (atppc_r_ecr(atppc) & (unsigned)0x1f);
    951  1.1  jdolecek 		atppc_barrier_r(atppc);
    952  1.1  jdolecek 
    953  1.1  jdolecek 		switch(mode) {
    954  1.1  jdolecek 		case PPBUS_ECP:
    955  1.1  jdolecek 			/* Set ECP mode */
    956  1.1  jdolecek 			ecr |= ATPPC_ECR_ECP;
    957  1.1  jdolecek 			chipset_mode = ATPPC_MODE_ECP;
    958  1.1  jdolecek 			break;
    959  1.1  jdolecek 
    960  1.1  jdolecek 		case PPBUS_EPP:
    961  1.1  jdolecek 			/* Set EPP mode */
    962  1.1  jdolecek 			if(atppc->sc_has & ATPPC_HAS_EPP) {
    963  1.1  jdolecek 				ecr |= ATPPC_ECR_EPP;
    964  1.1  jdolecek 				chipset_mode = ATPPC_MODE_EPP;
    965  1.1  jdolecek 			}
    966  1.1  jdolecek 			else {
    967  1.1  jdolecek 				rval = ENODEV;
    968  1.1  jdolecek 				goto end;
    969  1.1  jdolecek 			}
    970  1.1  jdolecek 			break;
    971  1.1  jdolecek 
    972  1.1  jdolecek 		case PPBUS_FAST:
    973  1.1  jdolecek 			/* Set fast centronics mode */
    974  1.1  jdolecek 			ecr |= ATPPC_ECR_FIFO;
    975  1.1  jdolecek 			chipset_mode = ATPPC_MODE_FAST;
    976  1.1  jdolecek 			break;
    977  1.1  jdolecek 
    978  1.1  jdolecek 		case PPBUS_PS2:
    979  1.1  jdolecek 			/* Set PS2 mode */
    980  1.1  jdolecek 			ecr |= ATPPC_ECR_PS2;
    981  1.1  jdolecek 			chipset_mode = ATPPC_MODE_PS2;
    982  1.1  jdolecek 			break;
    983  1.1  jdolecek 
    984  1.1  jdolecek 		case PPBUS_COMPATIBLE:
    985  1.1  jdolecek 			/* Set standard mode */
    986  1.1  jdolecek 			ecr |= ATPPC_ECR_STD;
    987  1.1  jdolecek 			chipset_mode = ATPPC_MODE_STD;;
    988  1.1  jdolecek 			break;
    989  1.1  jdolecek 
    990  1.1  jdolecek 		case PPBUS_NIBBLE:
    991  1.1  jdolecek 			/* Set nibble mode: uses chipset standard mode */
    992  1.1  jdolecek 			ecr |= ATPPC_ECR_STD;
    993  1.1  jdolecek 			chipset_mode = ATPPC_MODE_NIBBLE;
    994  1.1  jdolecek 			break;
    995  1.1  jdolecek 
    996  1.1  jdolecek 		default:
    997  1.1  jdolecek 			/* Invalid mode specified for ECP chip */
    998  1.1  jdolecek 			ATPPC_DPRINTF(("%s(%s): invalid mode passed as "
    999  1.1  jdolecek 				"argument.\n", __func__, dev->dv_xname));
   1000  1.1  jdolecek 			rval = ENODEV;
   1001  1.1  jdolecek 			goto end;
   1002  1.1  jdolecek 		}
   1003  1.1  jdolecek 
   1004  1.1  jdolecek 		/* Switch to byte mode to be able to change modes. */
   1005  1.1  jdolecek 		atppc_w_ecr(atppc, ATPPC_ECR_PS2);
   1006  1.1  jdolecek 		atppc_barrier_w(atppc);
   1007  1.1  jdolecek 
   1008  1.1  jdolecek 		/* Update mode */
   1009  1.1  jdolecek 		atppc_w_ecr(atppc, ecr);
   1010  1.1  jdolecek 		atppc_barrier_w(atppc);
   1011  1.1  jdolecek 	}
   1012  1.1  jdolecek 	else {
   1013  1.1  jdolecek 		switch(mode) {
   1014  1.1  jdolecek 		case PPBUS_EPP:
   1015  1.1  jdolecek 			if(atppc->sc_has & ATPPC_HAS_EPP) {
   1016  1.1  jdolecek 				chipset_mode = ATPPC_MODE_EPP;
   1017  1.1  jdolecek 			}
   1018  1.1  jdolecek 			else {
   1019  1.1  jdolecek 				rval = ENODEV;
   1020  1.1  jdolecek 				goto end;
   1021  1.1  jdolecek 			}
   1022  1.1  jdolecek 			break;
   1023  1.1  jdolecek 
   1024  1.1  jdolecek 		case PPBUS_PS2:
   1025  1.1  jdolecek 			if(atppc->sc_has & ATPPC_HAS_PS2) {
   1026  1.1  jdolecek 				chipset_mode = ATPPC_MODE_PS2;
   1027  1.1  jdolecek 			}
   1028  1.1  jdolecek 			else {
   1029  1.1  jdolecek 				rval = ENODEV;
   1030  1.1  jdolecek 				goto end;
   1031  1.1  jdolecek 			}
   1032  1.1  jdolecek 			break;
   1033  1.1  jdolecek 
   1034  1.1  jdolecek 		case PPBUS_NIBBLE:
   1035  1.1  jdolecek 			/* Set nibble mode (virtual) */
   1036  1.1  jdolecek 			chipset_mode = ATPPC_MODE_NIBBLE;
   1037  1.1  jdolecek 			break;
   1038  1.1  jdolecek 
   1039  1.1  jdolecek 		case PPBUS_COMPATIBLE:
   1040  1.1  jdolecek 			chipset_mode = ATPPC_MODE_STD;
   1041  1.1  jdolecek 			break;
   1042  1.1  jdolecek 
   1043  1.1  jdolecek 		case PPBUS_ECP:
   1044  1.1  jdolecek 			rval = ENODEV;
   1045  1.1  jdolecek 			goto end;
   1046  1.1  jdolecek 
   1047  1.1  jdolecek 		default:
   1048  1.1  jdolecek 			ATPPC_DPRINTF(("%s(%s): invalid mode passed as "
   1049  1.1  jdolecek 				"argument.\n", __func__, dev->dv_xname));
   1050  1.1  jdolecek 			rval = ENODEV;
   1051  1.1  jdolecek 			goto end;
   1052  1.1  jdolecek 		}
   1053  1.1  jdolecek 	}
   1054  1.1  jdolecek 
   1055  1.1  jdolecek 	atppc->sc_mode = chipset_mode;
   1056  1.1  jdolecek 	if(chipset_mode == ATPPC_MODE_PS2) {
   1057  1.1  jdolecek 		/* Set direction bit to reverse */
   1058  1.1  jdolecek 		ecr = atppc_r_ctr(atppc);
   1059  1.1  jdolecek 		atppc_barrier_r(atppc);
   1060  1.1  jdolecek 		ecr |= PCD;
   1061  1.1  jdolecek 		atppc_w_ctr(atppc, ecr);
   1062  1.1  jdolecek 		atppc_barrier_w(atppc);
   1063  1.1  jdolecek 	}
   1064  1.1  jdolecek 
   1065  1.1  jdolecek end:
   1066  1.1  jdolecek 	ATPPC_UNLOCK(atppc);
   1067  1.1  jdolecek 	splx(s);
   1068  1.1  jdolecek 
   1069  1.1  jdolecek 	return rval;
   1070  1.1  jdolecek }
   1071  1.1  jdolecek 
   1072  1.1  jdolecek /* Get the current mode of chipset */
   1073  1.1  jdolecek static int
   1074  1.1  jdolecek atppc_getmode(struct device * dev)
   1075  1.1  jdolecek {
   1076  1.1  jdolecek 	struct atppc_softc * atppc = (struct atppc_softc *) dev;
   1077  1.1  jdolecek 	int mode;
   1078  1.1  jdolecek 	int s;
   1079  1.1  jdolecek 
   1080  1.1  jdolecek 	s = splatppc();
   1081  1.1  jdolecek 	ATPPC_LOCK(atppc);
   1082  1.1  jdolecek 
   1083  1.1  jdolecek 	/* The chipset can only be in one mode at a time logically */
   1084  1.1  jdolecek 	switch(atppc->sc_mode) {
   1085  1.1  jdolecek 	case ATPPC_MODE_ECP:
   1086  1.1  jdolecek 		mode = PPBUS_ECP;
   1087  1.1  jdolecek 		break;
   1088  1.1  jdolecek 
   1089  1.1  jdolecek 	case ATPPC_MODE_EPP:
   1090  1.1  jdolecek 		mode = PPBUS_EPP;
   1091  1.1  jdolecek 		break;
   1092  1.1  jdolecek 
   1093  1.1  jdolecek 	case ATPPC_MODE_PS2:
   1094  1.1  jdolecek 		mode = PPBUS_PS2;
   1095  1.1  jdolecek 		break;
   1096  1.1  jdolecek 
   1097  1.1  jdolecek 	case ATPPC_MODE_STD:
   1098  1.1  jdolecek 		mode = PPBUS_COMPATIBLE;
   1099  1.1  jdolecek 		break;
   1100  1.1  jdolecek 
   1101  1.1  jdolecek 	case ATPPC_MODE_NIBBLE:
   1102  1.1  jdolecek 		mode = PPBUS_NIBBLE;
   1103  1.1  jdolecek 		break;
   1104  1.1  jdolecek 
   1105  1.1  jdolecek 	case ATPPC_MODE_FAST:
   1106  1.1  jdolecek 		mode = PPBUS_FAST;
   1107  1.1  jdolecek 		break;
   1108  1.1  jdolecek 
   1109  1.1  jdolecek 	default:
   1110  1.1  jdolecek 		panic("%s(%s): device is in invalid mode!", __func__,
   1111  1.1  jdolecek 			dev->dv_xname);
   1112  1.1  jdolecek 		break;
   1113  1.1  jdolecek 	}
   1114  1.1  jdolecek 
   1115  1.1  jdolecek 	ATPPC_UNLOCK(atppc);
   1116  1.1  jdolecek 	splx(s);
   1117  1.1  jdolecek 
   1118  1.1  jdolecek 	return mode;
   1119  1.1  jdolecek }
   1120  1.1  jdolecek 
   1121  1.1  jdolecek 
   1122  1.1  jdolecek /* Wait for FIFO buffer to empty for ECP-capable chipset */
   1123  1.1  jdolecek static void
   1124  1.1  jdolecek atppc_ecp_sync(struct device * dev)
   1125  1.1  jdolecek {
   1126  1.1  jdolecek 	struct atppc_softc * atppc = (struct atppc_softc *) dev;
   1127  1.1  jdolecek 	int i;
   1128  1.1  jdolecek 	int s;
   1129  1.1  jdolecek 	u_int8_t r;
   1130  1.1  jdolecek 
   1131  1.1  jdolecek 	s = splatppc();
   1132  1.1  jdolecek 	ATPPC_LOCK(atppc);
   1133  1.1  jdolecek 
   1134  1.1  jdolecek 	/*
   1135  1.1  jdolecek 	 * Only wait for FIFO to empty if mode is chipset is ECP-capable AND
   1136  1.1  jdolecek 	 * the mode is either ECP or Fast Centronics.
   1137  1.1  jdolecek 	 */
   1138  1.1  jdolecek 	r = atppc_r_ecr(atppc);
   1139  1.1  jdolecek 	atppc_barrier_r(atppc);
   1140  1.1  jdolecek 	r &= 0xe0;
   1141  1.1  jdolecek 	if(!(atppc->sc_has & ATPPC_HAS_ECP) || ((r != ATPPC_ECR_ECP)
   1142  1.1  jdolecek 		&& (r != ATPPC_ECR_FIFO))) {
   1143  1.1  jdolecek 		goto end;
   1144  1.1  jdolecek 	}
   1145  1.1  jdolecek 
   1146  1.1  jdolecek 	/* Wait for FIFO to empty */
   1147  1.1  jdolecek 	for (i = 0; i < ((MAXBUSYWAIT/hz) * 1000000); i += 100) {
   1148  1.1  jdolecek 		r = atppc_r_ecr(atppc);
   1149  1.1  jdolecek 		atppc_barrier_r(atppc);
   1150  1.1  jdolecek 		if (r & ATPPC_FIFO_EMPTY) {
   1151  1.1  jdolecek 			goto end;
   1152  1.1  jdolecek 		}
   1153  1.1  jdolecek 		delay(100); /* Supposed to be a 100 usec delay */
   1154  1.1  jdolecek 	}
   1155  1.1  jdolecek 
   1156  1.1  jdolecek 	ATPPC_DPRINTF(("%s: ECP sync failed, data still in FIFO.\n",
   1157  1.1  jdolecek 		dev->dv_xname));
   1158  1.1  jdolecek 
   1159  1.1  jdolecek end:
   1160  1.1  jdolecek 	ATPPC_UNLOCK(atppc);
   1161  1.1  jdolecek 	splx(s);
   1162  1.1  jdolecek 
   1163  1.1  jdolecek 	return;
   1164  1.1  jdolecek }
   1165  1.1  jdolecek 
   1166  1.1  jdolecek /* Execute a microsequence to handle fast I/O operations. */
   1167  1.1  jdolecek static int
   1168  1.1  jdolecek atppc_exec_microseq(struct device * dev, struct ppbus_microseq * * p_msq)
   1169  1.1  jdolecek {
   1170  1.1  jdolecek 	struct atppc_softc * atppc = (struct atppc_softc *) dev;
   1171  1.1  jdolecek 	struct ppbus_microseq * mi = *p_msq;
   1172  1.1  jdolecek 	char cc, * p;
   1173  1.1  jdolecek 	int i, iter, len;
   1174  1.1  jdolecek 	int error;
   1175  1.1  jdolecek 	int s;
   1176  1.1  jdolecek 	register int reg;
   1177  1.1  jdolecek 	register unsigned char mask;
   1178  1.1  jdolecek 	register int accum = 0;
   1179  1.1  jdolecek 	register char * ptr = NULL;
   1180  1.1  jdolecek 	struct ppbus_microseq * stack = NULL;
   1181  1.1  jdolecek 
   1182  1.1  jdolecek 	s = splatppc();
   1183  1.1  jdolecek 	ATPPC_LOCK(atppc);
   1184  1.1  jdolecek 
   1185  1.1  jdolecek /* microsequence registers are equivalent to PC-like port registers */
   1186  1.1  jdolecek 
   1187  1.1  jdolecek #define r_reg(register,atppc) bus_space_read_1((atppc)->sc_iot, \
   1188  1.1  jdolecek 	(atppc)->sc_ioh, (register))
   1189  1.1  jdolecek #define w_reg(register, atppc, byte) bus_space_write_1((atppc)->sc_iot, \
   1190  1.1  jdolecek 	(atppc)->sc_ioh, (register), (byte))
   1191  1.1  jdolecek 
   1192  1.1  jdolecek 	/* Loop until microsequence execution finishes (ending op code) */
   1193  1.1  jdolecek 	for (;;) {
   1194  1.1  jdolecek 		switch (mi->opcode) {
   1195  1.1  jdolecek 		case MS_OP_RSET:
   1196  1.1  jdolecek 			cc = r_reg(mi->arg[0].i, atppc);
   1197  1.1  jdolecek 			atppc_barrier_r(atppc);
   1198  1.1  jdolecek 			cc &= (char)mi->arg[2].i;	/* clear mask */
   1199  1.1  jdolecek 			cc |= (char)mi->arg[1].i;	/* assert mask */
   1200  1.1  jdolecek 			w_reg(mi->arg[0].i, atppc, cc);
   1201  1.1  jdolecek 			atppc_barrier_w(atppc);
   1202  1.1  jdolecek 			mi++;
   1203  1.1  jdolecek                        	break;
   1204  1.1  jdolecek 
   1205  1.1  jdolecek 		case MS_OP_RASSERT_P:
   1206  1.1  jdolecek 			reg = mi->arg[1].i;
   1207  1.1  jdolecek 			ptr = atppc->sc_ptr;
   1208  1.1  jdolecek 
   1209  1.1  jdolecek 			if((len = mi->arg[0].i) == MS_ACCUM) {
   1210  1.1  jdolecek 				accum = atppc->sc_accum;
   1211  1.1  jdolecek 				for (; accum; accum--) {
   1212  1.1  jdolecek 					w_reg(reg, atppc, *ptr++);
   1213  1.1  jdolecek 					atppc_barrier_w(atppc);
   1214  1.1  jdolecek 				}
   1215  1.1  jdolecek 				atppc->sc_accum = accum;
   1216  1.1  jdolecek 			}
   1217  1.1  jdolecek 			else {
   1218  1.1  jdolecek 				for(i = 0; i < len; i++) {
   1219  1.1  jdolecek 					w_reg(reg, atppc, *ptr++);
   1220  1.1  jdolecek 					atppc_barrier_w(atppc);
   1221  1.1  jdolecek 				}
   1222  1.1  jdolecek 			}
   1223  1.1  jdolecek 
   1224  1.1  jdolecek 			atppc->sc_ptr = ptr;
   1225  1.1  jdolecek 			mi++;
   1226  1.1  jdolecek 			break;
   1227  1.1  jdolecek 
   1228  1.1  jdolecek        	        case MS_OP_RFETCH_P:
   1229  1.1  jdolecek 			reg = mi->arg[1].i;
   1230  1.1  jdolecek 			mask = (char)mi->arg[2].i;
   1231  1.1  jdolecek 			ptr = atppc->sc_ptr;
   1232  1.1  jdolecek 
   1233  1.1  jdolecek 			if((len = mi->arg[0].i) == MS_ACCUM) {
   1234  1.1  jdolecek 				accum = atppc->sc_accum;
   1235  1.1  jdolecek 				for (; accum; accum--) {
   1236  1.1  jdolecek 					*ptr++ = r_reg(reg, atppc) & mask;
   1237  1.1  jdolecek 					atppc_barrier_r(atppc);
   1238  1.1  jdolecek 				}
   1239  1.1  jdolecek 				atppc->sc_accum = accum;
   1240  1.1  jdolecek 			}
   1241  1.1  jdolecek 			else {
   1242  1.1  jdolecek 				for(i = 0; i < len; i++) {
   1243  1.1  jdolecek 					*ptr++ = r_reg(reg, atppc) & mask;
   1244  1.1  jdolecek 					atppc_barrier_r(atppc);
   1245  1.1  jdolecek 				}
   1246  1.1  jdolecek 			}
   1247  1.1  jdolecek 
   1248  1.1  jdolecek 			atppc->sc_ptr = ptr;
   1249  1.1  jdolecek 			mi++;
   1250  1.1  jdolecek 			break;
   1251  1.1  jdolecek 
   1252  1.1  jdolecek                 case MS_OP_RFETCH:
   1253  1.1  jdolecek 			*((char *) mi->arg[2].p) = r_reg(mi->arg[0].i, atppc) &
   1254  1.1  jdolecek 				(char)mi->arg[1].i;
   1255  1.1  jdolecek 			atppc_barrier_r(atppc);
   1256  1.1  jdolecek 			mi++;
   1257  1.1  jdolecek        	                break;
   1258  1.1  jdolecek 
   1259  1.1  jdolecek 		case MS_OP_RASSERT:
   1260  1.1  jdolecek                 case MS_OP_DELAY:
   1261  1.1  jdolecek 			/* let's suppose the next instr. is the same */
   1262  1.1  jdolecek 			do {
   1263  1.1  jdolecek 				for(;mi->opcode == MS_OP_RASSERT; mi++) {
   1264  1.1  jdolecek 					w_reg(mi->arg[0].i, atppc,
   1265  1.1  jdolecek 						(char)mi->arg[1].i);
   1266  1.1  jdolecek 					atppc_barrier_w(atppc);
   1267  1.1  jdolecek 				}
   1268  1.1  jdolecek 
   1269  1.1  jdolecek 				for(;mi->opcode == MS_OP_DELAY; mi++) {
   1270  1.1  jdolecek 					delay(mi->arg[0].i);
   1271  1.1  jdolecek 				}
   1272  1.1  jdolecek 			} while(mi->opcode == MS_OP_RASSERT);
   1273  1.1  jdolecek 			break;
   1274  1.1  jdolecek 
   1275  1.1  jdolecek 		case MS_OP_ADELAY:
   1276  1.1  jdolecek 			if(mi->arg[0].i) {
   1277  1.1  jdolecek 				tsleep(atppc, PPBUSPRI, "atppcdelay",
   1278  1.1  jdolecek 					mi->arg[0].i * (hz/1000));
   1279  1.1  jdolecek 			}
   1280  1.1  jdolecek 			mi++;
   1281  1.1  jdolecek 			break;
   1282  1.1  jdolecek 
   1283  1.1  jdolecek 		case MS_OP_TRIG:
   1284  1.1  jdolecek 			reg = mi->arg[0].i;
   1285  1.1  jdolecek 			iter = mi->arg[1].i;
   1286  1.1  jdolecek 			p = (char *)mi->arg[2].p;
   1287  1.1  jdolecek 
   1288  1.1  jdolecek 			/* XXX delay limited to 255 us */
   1289  1.1  jdolecek 			for(i = 0; i < iter; i++) {
   1290  1.1  jdolecek 				w_reg(reg, atppc, *p++);
   1291  1.1  jdolecek 				atppc_barrier_w(atppc);
   1292  1.1  jdolecek 				delay((unsigned char)*p++);
   1293  1.1  jdolecek 			}
   1294  1.1  jdolecek 
   1295  1.1  jdolecek 			mi++;
   1296  1.1  jdolecek 			break;
   1297  1.1  jdolecek 
   1298  1.1  jdolecek 		case MS_OP_SET:
   1299  1.1  jdolecek                         atppc->sc_accum = mi->arg[0].i;
   1300  1.1  jdolecek 			mi++;
   1301  1.1  jdolecek                        	break;
   1302  1.1  jdolecek 
   1303  1.1  jdolecek 		case MS_OP_DBRA:
   1304  1.1  jdolecek                        	if(--atppc->sc_accum > 0) {
   1305  1.1  jdolecek                                	mi += mi->arg[0].i;
   1306  1.1  jdolecek 			}
   1307  1.1  jdolecek 
   1308  1.1  jdolecek 			mi++;
   1309  1.1  jdolecek 			break;
   1310  1.1  jdolecek 
   1311  1.1  jdolecek 		case MS_OP_BRSET:
   1312  1.1  jdolecek 			cc = atppc_r_str(atppc);
   1313  1.1  jdolecek 			atppc_barrier_r(atppc);
   1314  1.1  jdolecek 			if((cc & (char)mi->arg[0].i) == (char)mi->arg[0].i) {
   1315  1.1  jdolecek 				mi += mi->arg[1].i;
   1316  1.1  jdolecek 			}
   1317  1.1  jdolecek 			mi++;
   1318  1.1  jdolecek 			break;
   1319  1.1  jdolecek 
   1320  1.1  jdolecek 		case MS_OP_BRCLEAR:
   1321  1.1  jdolecek 			cc = atppc_r_str(atppc);
   1322  1.1  jdolecek 			atppc_barrier_r(atppc);
   1323  1.1  jdolecek 			if((cc & (char)mi->arg[0].i) == 0) {
   1324  1.1  jdolecek 				mi += mi->arg[1].i;
   1325  1.1  jdolecek 			}
   1326  1.1  jdolecek 			mi++;
   1327  1.1  jdolecek 			break;
   1328  1.1  jdolecek 
   1329  1.1  jdolecek 		case MS_OP_BRSTAT:
   1330  1.1  jdolecek 			cc = atppc_r_str(atppc);
   1331  1.1  jdolecek 			atppc_barrier_r(atppc);
   1332  1.1  jdolecek 			if((cc & ((char)mi->arg[0].i | (char)mi->arg[1].i)) ==
   1333  1.1  jdolecek 				(char)mi->arg[0].i) {
   1334  1.1  jdolecek 				mi += mi->arg[2].i;
   1335  1.1  jdolecek 			}
   1336  1.1  jdolecek 			mi++;
   1337  1.1  jdolecek 			break;
   1338  1.1  jdolecek 
   1339  1.1  jdolecek 		case MS_OP_C_CALL:
   1340  1.1  jdolecek 			/*
   1341  1.1  jdolecek 			 * If the C call returns !0 then end the microseq.
   1342  1.1  jdolecek 			 * The current state of ptr is passed to the C function
   1343  1.1  jdolecek 			 */
   1344  1.1  jdolecek 			if((error = mi->arg[0].f(mi->arg[1].p,
   1345  1.1  jdolecek 				atppc->sc_ptr))) {
   1346  1.1  jdolecek 				ATPPC_UNLOCK(atppc);
   1347  1.1  jdolecek 				splx(s);
   1348  1.1  jdolecek 				return (error);
   1349  1.1  jdolecek 			}
   1350  1.1  jdolecek 			mi++;
   1351  1.1  jdolecek 			break;
   1352  1.1  jdolecek 
   1353  1.1  jdolecek 		case MS_OP_PTR:
   1354  1.1  jdolecek 			atppc->sc_ptr = (char *)mi->arg[0].p;
   1355  1.1  jdolecek 			mi++;
   1356  1.1  jdolecek 			break;
   1357  1.1  jdolecek 
   1358  1.1  jdolecek 		case MS_OP_CALL:
   1359  1.1  jdolecek 			if (stack) {
   1360  1.1  jdolecek 				panic("%s - %s: too much calls", dev->dv_xname,
   1361  1.1  jdolecek 					__func__);
   1362  1.1  jdolecek 			}
   1363  1.1  jdolecek 
   1364  1.1  jdolecek 			if (mi->arg[0].p) {
   1365  1.1  jdolecek 				/* store state of the actual microsequence */
   1366  1.1  jdolecek 				stack = mi;
   1367  1.1  jdolecek 
   1368  1.1  jdolecek 				/* jump to the new microsequence */
   1369  1.1  jdolecek 				mi = (struct ppbus_microseq *)mi->arg[0].p;
   1370  1.1  jdolecek 			}
   1371  1.1  jdolecek 			else {
   1372  1.1  jdolecek 				mi++;
   1373  1.1  jdolecek 			}
   1374  1.1  jdolecek 			break;
   1375  1.1  jdolecek 
   1376  1.1  jdolecek 		case MS_OP_SUBRET:
   1377  1.1  jdolecek 			/* retrieve microseq and pc state before the call */
   1378  1.1  jdolecek 			mi = stack;
   1379  1.1  jdolecek 
   1380  1.1  jdolecek 			/* reset the stack */
   1381  1.1  jdolecek 			stack = 0;
   1382  1.1  jdolecek 
   1383  1.1  jdolecek 			/* XXX return code */
   1384  1.1  jdolecek 
   1385  1.1  jdolecek 			mi++;
   1386  1.1  jdolecek 			break;
   1387  1.1  jdolecek 
   1388  1.1  jdolecek 		case MS_OP_PUT:
   1389  1.1  jdolecek 		case MS_OP_GET:
   1390  1.1  jdolecek 		case MS_OP_RET:
   1391  1.1  jdolecek 			/*
   1392  1.1  jdolecek 			 * Can't return to atppc level during the execution
   1393  1.1  jdolecek 			 * of a submicrosequence.
   1394  1.1  jdolecek 			 */
   1395  1.1  jdolecek 			if (stack) {
   1396  1.1  jdolecek 				panic("%s: cannot return to atppc level",
   1397  1.1  jdolecek 					__func__);
   1398  1.1  jdolecek 			}
   1399  1.1  jdolecek 			/* update pc for atppc level of execution */
   1400  1.1  jdolecek 			*p_msq = mi;
   1401  1.1  jdolecek 
   1402  1.1  jdolecek 			ATPPC_UNLOCK(atppc);
   1403  1.1  jdolecek 			splx(s);
   1404  1.1  jdolecek 			return (0);
   1405  1.1  jdolecek 			break;
   1406  1.1  jdolecek 
   1407  1.1  jdolecek 		default:
   1408  1.1  jdolecek 			panic("%s: unknown microsequence "
   1409  1.1  jdolecek 				"opcode 0x%x", __func__, mi->opcode);
   1410  1.1  jdolecek 			break;
   1411  1.1  jdolecek 		}
   1412  1.1  jdolecek 	}
   1413  1.1  jdolecek 
   1414  1.1  jdolecek 	/* Should not be reached! */
   1415  1.1  jdolecek #ifdef ATPPC_DEBUG
   1416  1.1  jdolecek 	panic("%s: unexpected code reached!\n", __func__);
   1417  1.1  jdolecek #endif
   1418  1.1  jdolecek }
   1419  1.1  jdolecek 
   1420  1.1  jdolecek /* General I/O routine */
   1421  1.1  jdolecek static u_int8_t
   1422  1.1  jdolecek atppc_io(struct device * dev, int iop, u_char * addr, int cnt, u_char byte)
   1423  1.1  jdolecek {
   1424  1.1  jdolecek 	struct atppc_softc * atppc = (struct atppc_softc *) dev;
   1425  1.1  jdolecek 	u_int8_t val = 0;
   1426  1.1  jdolecek 	int s;
   1427  1.1  jdolecek 
   1428  1.1  jdolecek 	s = splatppc();
   1429  1.1  jdolecek 	ATPPC_LOCK(atppc);
   1430  1.1  jdolecek 
   1431  1.1  jdolecek 	switch (iop) {
   1432  1.1  jdolecek 	case PPBUS_OUTSB_EPP:
   1433  1.1  jdolecek 		bus_space_write_multi_1(atppc->sc_iot, atppc->sc_ioh,
   1434  1.1  jdolecek 			ATPPC_EPP_DATA, addr, cnt);
   1435  1.1  jdolecek 		break;
   1436  1.1  jdolecek 	case PPBUS_OUTSW_EPP:
   1437  1.1  jdolecek 		bus_space_write_multi_2(atppc->sc_iot, atppc->sc_ioh,
   1438  1.1  jdolecek 			ATPPC_EPP_DATA, (u_int16_t *)addr, cnt);
   1439  1.1  jdolecek 		break;
   1440  1.1  jdolecek 	case PPBUS_OUTSL_EPP:
   1441  1.1  jdolecek 		bus_space_write_multi_4(atppc->sc_iot, atppc->sc_ioh,
   1442  1.1  jdolecek 			ATPPC_EPP_DATA, (u_int32_t *)addr, cnt);
   1443  1.1  jdolecek 		break;
   1444  1.1  jdolecek 	case PPBUS_INSB_EPP:
   1445  1.1  jdolecek 		bus_space_read_multi_1(atppc->sc_iot, atppc->sc_ioh,
   1446  1.1  jdolecek 			ATPPC_EPP_DATA, addr, cnt);
   1447  1.1  jdolecek 		break;
   1448  1.1  jdolecek 	case PPBUS_INSW_EPP:
   1449  1.1  jdolecek 		bus_space_read_multi_2(atppc->sc_iot, atppc->sc_ioh,
   1450  1.1  jdolecek 			ATPPC_EPP_DATA, (u_int16_t *)addr, cnt);
   1451  1.1  jdolecek 		break;
   1452  1.1  jdolecek 	case PPBUS_INSL_EPP:
   1453  1.1  jdolecek 		bus_space_read_multi_4(atppc->sc_iot, atppc->sc_ioh,
   1454  1.1  jdolecek 			ATPPC_EPP_DATA, (u_int32_t *)addr, cnt);
   1455  1.1  jdolecek 		break;
   1456  1.1  jdolecek 	case PPBUS_RDTR:
   1457  1.1  jdolecek 		val = (atppc_r_dtr(atppc));
   1458  1.1  jdolecek 		break;
   1459  1.1  jdolecek 	case PPBUS_RSTR:
   1460  1.1  jdolecek 		val = (atppc_r_str(atppc));
   1461  1.1  jdolecek 		break;
   1462  1.1  jdolecek 	case PPBUS_RCTR:
   1463  1.1  jdolecek 		val = (atppc_r_ctr(atppc));
   1464  1.1  jdolecek 		break;
   1465  1.1  jdolecek 	case PPBUS_REPP_A:
   1466  1.1  jdolecek 		val = (atppc_r_eppA(atppc));
   1467  1.1  jdolecek 		break;
   1468  1.1  jdolecek 	case PPBUS_REPP_D:
   1469  1.1  jdolecek 		val = (atppc_r_eppD(atppc));
   1470  1.1  jdolecek 		break;
   1471  1.1  jdolecek 	case PPBUS_RECR:
   1472  1.1  jdolecek 		val = (atppc_r_ecr(atppc));
   1473  1.1  jdolecek 		break;
   1474  1.1  jdolecek 	case PPBUS_RFIFO:
   1475  1.1  jdolecek 		val = (atppc_r_fifo(atppc));
   1476  1.1  jdolecek 		break;
   1477  1.1  jdolecek 	case PPBUS_WDTR:
   1478  1.1  jdolecek 		atppc_w_dtr(atppc, byte);
   1479  1.1  jdolecek 		break;
   1480  1.1  jdolecek 	case PPBUS_WSTR:
   1481  1.1  jdolecek 		atppc_w_str(atppc, byte);
   1482  1.1  jdolecek 		break;
   1483  1.1  jdolecek 	case PPBUS_WCTR:
   1484  1.1  jdolecek 		atppc_w_ctr(atppc, byte);
   1485  1.1  jdolecek 		break;
   1486  1.1  jdolecek 	case PPBUS_WEPP_A:
   1487  1.1  jdolecek 		atppc_w_eppA(atppc, byte);
   1488  1.1  jdolecek 		break;
   1489  1.1  jdolecek 	case PPBUS_WEPP_D:
   1490  1.1  jdolecek 		atppc_w_eppD(atppc, byte);
   1491  1.1  jdolecek 		break;
   1492  1.1  jdolecek 	case PPBUS_WECR:
   1493  1.1  jdolecek 		atppc_w_ecr(atppc, byte);
   1494  1.1  jdolecek 		break;
   1495  1.1  jdolecek 	case PPBUS_WFIFO:
   1496  1.1  jdolecek 		atppc_w_fifo(atppc, byte);
   1497  1.1  jdolecek 		break;
   1498  1.1  jdolecek 	default:
   1499  1.1  jdolecek 		panic("%s(%s): unknown I/O operation", dev->dv_xname,
   1500  1.1  jdolecek 			__func__);
   1501  1.1  jdolecek 		break;
   1502  1.1  jdolecek 	}
   1503  1.1  jdolecek 
   1504  1.1  jdolecek 	atppc_barrier(atppc);
   1505  1.1  jdolecek 
   1506  1.1  jdolecek 	ATPPC_UNLOCK(atppc);
   1507  1.1  jdolecek 	splx(s);
   1508  1.1  jdolecek 
   1509  1.1  jdolecek 	return val;
   1510  1.1  jdolecek }
   1511  1.1  jdolecek 
   1512  1.1  jdolecek /* Read "instance variables" of atppc device */
   1513  1.1  jdolecek static int
   1514  1.1  jdolecek atppc_read_ivar(struct device * dev, int index, unsigned int * val)
   1515  1.1  jdolecek {
   1516  1.1  jdolecek 	struct atppc_softc * atppc = (struct atppc_softc *)dev;
   1517  1.1  jdolecek 	int rval = 0;
   1518  1.1  jdolecek 	int s;
   1519  1.1  jdolecek 
   1520  1.1  jdolecek 	s = splatppc();
   1521  1.1  jdolecek 	ATPPC_LOCK(atppc);
   1522  1.1  jdolecek 
   1523  1.1  jdolecek 	switch(index) {
   1524  1.1  jdolecek 	case PPBUS_IVAR_EPP_PROTO:
   1525  1.1  jdolecek 		if(atppc->sc_epp == ATPPC_EPP_1_9)
   1526  1.1  jdolecek 			*val = PPBUS_EPP_1_9;
   1527  1.1  jdolecek 		else if(atppc->sc_epp == ATPPC_EPP_1_7)
   1528  1.1  jdolecek 			*val = PPBUS_EPP_1_7;
   1529  1.1  jdolecek 		break;
   1530  1.1  jdolecek 
   1531  1.1  jdolecek 	case PPBUS_IVAR_INTR:
   1532  1.1  jdolecek 		if(atppc->sc_use & ATPPC_USE_INTR)
   1533  1.1  jdolecek 			*val = 1;
   1534  1.1  jdolecek 		else
   1535  1.1  jdolecek 			*val = 0;
   1536  1.1  jdolecek 		break;
   1537  1.1  jdolecek 
   1538  1.1  jdolecek 	case PPBUS_IVAR_DMA:
   1539  1.1  jdolecek 		if(atppc->sc_use & ATPPC_USE_DMA)
   1540  1.1  jdolecek 			*val = 1;
   1541  1.1  jdolecek 		else
   1542  1.1  jdolecek 			*val = 0;
   1543  1.1  jdolecek 		break;
   1544  1.1  jdolecek 		break;
   1545  1.1  jdolecek 
   1546  1.1  jdolecek 	default:
   1547  1.1  jdolecek 		rval = ENODEV;
   1548  1.1  jdolecek 	}
   1549  1.1  jdolecek 
   1550  1.1  jdolecek 	ATPPC_UNLOCK(atppc);
   1551  1.1  jdolecek 	splx(s);
   1552  1.1  jdolecek 
   1553  1.1  jdolecek 	return rval;
   1554  1.1  jdolecek }
   1555  1.1  jdolecek 
   1556  1.1  jdolecek /* Write "instance varaibles" of atppc device */
   1557  1.1  jdolecek static int
   1558  1.1  jdolecek atppc_write_ivar(struct device * dev, int index, unsigned int * val)
   1559  1.1  jdolecek {
   1560  1.1  jdolecek 	struct atppc_softc * atppc = (struct atppc_softc *)dev;
   1561  1.1  jdolecek 	int rval = 0;
   1562  1.1  jdolecek 	int s;
   1563  1.1  jdolecek 
   1564  1.1  jdolecek 	s = splatppc();
   1565  1.1  jdolecek 	ATPPC_LOCK(atppc);
   1566  1.1  jdolecek 
   1567  1.1  jdolecek 	switch(index) {
   1568  1.1  jdolecek 	case PPBUS_IVAR_EPP_PROTO:
   1569  1.1  jdolecek 		if(*val == PPBUS_EPP_1_9 || *val == PPBUS_EPP_1_7)
   1570  1.1  jdolecek 			atppc->sc_epp = *val;
   1571  1.1  jdolecek 		else
   1572  1.1  jdolecek 			rval = EINVAL;
   1573  1.1  jdolecek 		break;
   1574  1.1  jdolecek 
   1575  1.1  jdolecek 	case PPBUS_IVAR_INTR:
   1576  1.1  jdolecek 		if(*val == 0)
   1577  1.1  jdolecek 			atppc->sc_use &= ~ATPPC_USE_INTR;
   1578  1.1  jdolecek 		else if(atppc->sc_has & ATPPC_HAS_INTR)
   1579  1.1  jdolecek 			atppc->sc_use |= ATPPC_USE_INTR;
   1580  1.1  jdolecek 		else
   1581  1.1  jdolecek 			rval = ENODEV;
   1582  1.1  jdolecek 		break;
   1583  1.1  jdolecek 
   1584  1.1  jdolecek 	case PPBUS_IVAR_DMA:
   1585  1.1  jdolecek 		if(*val == 0)
   1586  1.1  jdolecek 			atppc->sc_use &= ~ATPPC_USE_DMA;
   1587  1.1  jdolecek 		else if(atppc->sc_has & ATPPC_HAS_DMA)
   1588  1.1  jdolecek 			atppc->sc_use |= ATPPC_USE_DMA;
   1589  1.1  jdolecek 		else
   1590  1.1  jdolecek 			rval = ENODEV;
   1591  1.1  jdolecek 		break;
   1592  1.1  jdolecek 
   1593  1.1  jdolecek 	default:
   1594  1.1  jdolecek 		rval = ENODEV;
   1595  1.1  jdolecek 	}
   1596  1.1  jdolecek 
   1597  1.1  jdolecek 	ATPPC_UNLOCK(atppc);
   1598  1.1  jdolecek 	splx(s);
   1599  1.1  jdolecek 
   1600  1.1  jdolecek 	return rval;
   1601  1.1  jdolecek }
   1602  1.1  jdolecek 
   1603  1.1  jdolecek /* Add a handler routine to be called by the interrupt handler */
   1604  1.1  jdolecek static int
   1605  1.1  jdolecek atppc_add_handler(struct device * dev, void (*handler)(void *), void *arg)
   1606  1.1  jdolecek {
   1607  1.1  jdolecek 	struct atppc_softc * atppc = (struct atppc_softc *)dev;
   1608  1.1  jdolecek 	struct atppc_handler_node * callback;
   1609  1.1  jdolecek 	int rval = 0;
   1610  1.1  jdolecek 	int s;
   1611  1.1  jdolecek 
   1612  1.1  jdolecek 	s = splatppc();
   1613  1.1  jdolecek 	ATPPC_LOCK(atppc);
   1614  1.1  jdolecek 
   1615  1.1  jdolecek 	if(handler == NULL) {
   1616  1.1  jdolecek 		ATPPC_DPRINTF(("%s(%s): attempt to register NULL handler.\n",
   1617  1.1  jdolecek 			__func__, dev->dv_xname));
   1618  1.1  jdolecek 		rval = EINVAL;
   1619  1.1  jdolecek 	}
   1620  1.1  jdolecek 	else {
   1621  1.1  jdolecek 		callback = malloc(sizeof(struct atppc_handler_node), M_DEVBUF,
   1622  1.1  jdolecek 			M_NOWAIT);
   1623  1.1  jdolecek 		if(callback) {
   1624  1.1  jdolecek 			callback->func = handler;
   1625  1.1  jdolecek 			callback->arg = arg;
   1626  1.1  jdolecek 			SLIST_INSERT_HEAD(&(atppc->sc_handler_listhead),
   1627  1.1  jdolecek 				callback, entries);
   1628  1.1  jdolecek 		}
   1629  1.1  jdolecek 		else {
   1630  1.1  jdolecek 			rval = ENOMEM;
   1631  1.1  jdolecek 		}
   1632  1.1  jdolecek 	}
   1633  1.1  jdolecek 
   1634  1.1  jdolecek 	ATPPC_UNLOCK(atppc);
   1635  1.1  jdolecek 	splx(s);
   1636  1.1  jdolecek 
   1637  1.1  jdolecek 	return rval;
   1638  1.1  jdolecek }
   1639  1.1  jdolecek 
   1640  1.1  jdolecek /* Remove a handler added by atppc_add_handler() */
   1641  1.1  jdolecek static int
   1642  1.1  jdolecek atppc_remove_handler(struct device * dev, void (*handler)(void *))
   1643  1.1  jdolecek {
   1644  1.1  jdolecek 	struct atppc_softc * atppc = (struct atppc_softc *)dev;
   1645  1.1  jdolecek 	struct atppc_handler_node * callback;
   1646  1.1  jdolecek 	int rval = EINVAL;
   1647  1.1  jdolecek 	int s;
   1648  1.1  jdolecek 
   1649  1.1  jdolecek 	s = splatppc();
   1650  1.1  jdolecek 	ATPPC_LOCK(atppc);
   1651  1.1  jdolecek 
   1652  1.1  jdolecek 	if(SLIST_EMPTY(&(atppc->sc_handler_listhead)))
   1653  1.1  jdolecek 		panic("%s(%s): attempt to remove handler from empty list.\n",
   1654  1.1  jdolecek 			__func__, dev->dv_xname);
   1655  1.1  jdolecek 
   1656  1.1  jdolecek 	/* Search list for handler */
   1657  1.1  jdolecek 	SLIST_FOREACH(callback, &(atppc->sc_handler_listhead), entries) {
   1658  1.1  jdolecek 		if(callback->func == handler) {
   1659  1.1  jdolecek 			SLIST_REMOVE(&(atppc->sc_handler_listhead), callback,
   1660  1.1  jdolecek 				atppc_handler_node, entries);
   1661  1.1  jdolecek 			free(callback, M_DEVBUF);
   1662  1.1  jdolecek 			rval = 0;
   1663  1.1  jdolecek 			break;
   1664  1.1  jdolecek 		}
   1665  1.1  jdolecek 	}
   1666  1.1  jdolecek 
   1667  1.1  jdolecek 	ATPPC_UNLOCK(atppc);
   1668  1.1  jdolecek 	splx(s);
   1669  1.1  jdolecek 
   1670  1.1  jdolecek 	return rval;
   1671  1.1  jdolecek }
   1672  1.1  jdolecek 
   1673  1.1  jdolecek /* Utility functions */
   1674  1.1  jdolecek 
   1675  1.1  jdolecek 
   1676  1.1  jdolecek /*
   1677  1.1  jdolecek  * Functions that read bytes from port into buffer: called from interrupt
   1678  1.1  jdolecek  * handler depending on current chipset mode and cause of interrupt. Return
   1679  1.1  jdolecek  * value: number of bytes moved.
   1680  1.1  jdolecek  */
   1681  1.1  jdolecek 
   1682  1.1  jdolecek /* Only the lower 4 bits of the final value are valid */
   1683  1.1  jdolecek #define nibble2char(s) ((((s) & ~nACK) >> 3) | (~(s) & nBUSY) >> 4)
   1684  1.1  jdolecek 
   1685  1.1  jdolecek /* Read bytes in nibble mode */
   1686  1.1  jdolecek static void
   1687  1.1  jdolecek atppc_nibble_read(struct atppc_softc * atppc)
   1688  1.1  jdolecek {
   1689  1.1  jdolecek 	int i;
   1690  1.1  jdolecek 	u_int8_t nibble[2];
   1691  1.1  jdolecek 	u_int8_t ctr;
   1692  1.1  jdolecek 	u_int8_t str;
   1693  1.1  jdolecek 
   1694  1.1  jdolecek 	/* Enable interrupts if needed */
   1695  1.1  jdolecek 	if(atppc->sc_use & ATPPC_USE_INTR) {
   1696  1.1  jdolecek 		ctr = atppc_r_ctr(atppc);
   1697  1.1  jdolecek 		atppc_barrier_r(atppc);
   1698  1.1  jdolecek 		if(!(ctr & IRQENABLE)) {
   1699  1.1  jdolecek 			ctr |= IRQENABLE;
   1700  1.1  jdolecek 			atppc_w_ctr(atppc, ctr);
   1701  1.1  jdolecek 			atppc_barrier_w(atppc);
   1702  1.1  jdolecek 		}
   1703  1.1  jdolecek 	}
   1704  1.1  jdolecek 
   1705  1.1  jdolecek 	while(atppc->sc_inbstart < (atppc->sc_inb + atppc->sc_inb_nbytes)) {
   1706  1.1  jdolecek 		/* Check if device has data to send in idle phase */
   1707  1.1  jdolecek 		str = atppc_r_str(atppc);
   1708  1.1  jdolecek 		atppc_barrier_r(atppc);
   1709  1.1  jdolecek 		if(str & nDATAVAIL) {
   1710  1.1  jdolecek 			return;
   1711  1.1  jdolecek 		}
   1712  1.1  jdolecek 
   1713  1.1  jdolecek 		/* Nibble-mode handshake transfer */
   1714  1.1  jdolecek 		for(i = 0; i < 2; i++) {
   1715  1.1  jdolecek 			/* Event 7 - ready to take data (HOSTBUSY low) */
   1716  1.1  jdolecek 			ctr = atppc_r_ctr(atppc);
   1717  1.1  jdolecek 			atppc_barrier_r(atppc);
   1718  1.1  jdolecek 			ctr |= HOSTBUSY;
   1719  1.1  jdolecek 			atppc_w_ctr(atppc, ctr);
   1720  1.1  jdolecek 			atppc_barrier_w(atppc);
   1721  1.1  jdolecek 
   1722  1.1  jdolecek 			/* Event 8 - peripheral writes the first nibble */
   1723  1.1  jdolecek 
   1724  1.1  jdolecek 			/* Event 9 - peripheral set nAck low */
   1725  1.1  jdolecek 			atppc->sc_inerr = atppc_poll_str(atppc, 0, PTRCLK);
   1726  1.1  jdolecek 			if(atppc->sc_inerr)
   1727  1.1  jdolecek 				return;
   1728  1.1  jdolecek 
   1729  1.1  jdolecek 			/* read nibble */
   1730  1.1  jdolecek 			nibble[i] = atppc_r_str(atppc);
   1731  1.1  jdolecek 
   1732  1.1  jdolecek 			/* Event 10 - ack, nibble received */
   1733  1.1  jdolecek 			ctr &= ~HOSTBUSY;
   1734  1.1  jdolecek 			atppc_w_ctr(atppc, ctr);
   1735  1.1  jdolecek 
   1736  1.1  jdolecek 			/* Event 11 - wait ack from peripherial */
   1737  1.1  jdolecek 			if(atppc->sc_use & ATPPC_USE_INTR)
   1738  1.1  jdolecek 				atppc->sc_inerr = atppc_wait_interrupt(atppc,
   1739  1.1  jdolecek 					atppc->sc_inb, ATPPC_IRQ_nACK);
   1740  1.1  jdolecek 			else
   1741  1.1  jdolecek 				atppc->sc_inerr = atppc_poll_str(atppc, PTRCLK,
   1742  1.1  jdolecek 					PTRCLK);
   1743  1.1  jdolecek 			if(atppc->sc_inerr)
   1744  1.1  jdolecek 				return;
   1745  1.1  jdolecek 		}
   1746  1.1  jdolecek 
   1747  1.1  jdolecek 		/* Store byte transfered */
   1748  1.1  jdolecek 		*(atppc->sc_inbstart) = ((nibble2char(nibble[1]) << 4) & 0xf0) |
   1749  1.1  jdolecek 			(nibble2char(nibble[0]) & 0x0f);
   1750  1.1  jdolecek 		atppc->sc_inbstart++;
   1751  1.1  jdolecek 	}
   1752  1.1  jdolecek }
   1753  1.1  jdolecek 
   1754  1.1  jdolecek /* Read bytes in bidirectional mode */
   1755  1.1  jdolecek static void
   1756  1.1  jdolecek atppc_byte_read(struct atppc_softc * const atppc)
   1757  1.1  jdolecek {
   1758  1.1  jdolecek 	u_int8_t ctr;
   1759  1.1  jdolecek 	u_int8_t str;
   1760  1.1  jdolecek 
   1761  1.1  jdolecek 	/* Check direction bit */
   1762  1.1  jdolecek 	ctr = atppc_r_ctr(atppc);
   1763  1.1  jdolecek 	atppc_barrier_r(atppc);
   1764  1.1  jdolecek 	if(!(ctr & PCD)) {
   1765  1.1  jdolecek 		ATPPC_DPRINTF(("%s: byte-mode read attempted without direction "
   1766  1.1  jdolecek 			"bit set.", atppc->sc_dev.dv_xname));
   1767  1.1  jdolecek 		atppc->sc_inerr = ENODEV;
   1768  1.1  jdolecek 		return;
   1769  1.1  jdolecek 	}
   1770  1.1  jdolecek 	/* Enable interrupts if needed */
   1771  1.1  jdolecek 	if(atppc->sc_use & ATPPC_USE_INTR) {
   1772  1.1  jdolecek 		if(!(ctr & IRQENABLE)) {
   1773  1.1  jdolecek 			ctr |= IRQENABLE;
   1774  1.1  jdolecek 			atppc_w_ctr(atppc, ctr);
   1775  1.1  jdolecek 			atppc_barrier_w(atppc);
   1776  1.1  jdolecek 		}
   1777  1.1  jdolecek 	}
   1778  1.1  jdolecek 
   1779  1.1  jdolecek 	/* Byte-mode handshake transfer */
   1780  1.1  jdolecek 	while(atppc->sc_inbstart < (atppc->sc_inb + atppc->sc_inb_nbytes)) {
   1781  1.1  jdolecek 		/* Check if device has data to send */
   1782  1.1  jdolecek 		str = atppc_r_str(atppc);
   1783  1.1  jdolecek 		atppc_barrier_r(atppc);
   1784  1.1  jdolecek 		if(str & nDATAVAIL) {
   1785  1.1  jdolecek 			return;
   1786  1.1  jdolecek 		}
   1787  1.1  jdolecek 
   1788  1.1  jdolecek 		/* Event 7 - ready to take data (nAUTO low) */
   1789  1.1  jdolecek 		ctr |= HOSTBUSY;
   1790  1.1  jdolecek 		atppc_w_ctr(atppc, ctr);
   1791  1.1  jdolecek 		atppc_barrier_w(atppc);
   1792  1.1  jdolecek 
   1793  1.1  jdolecek 		/* Event 9 - peripheral set nAck low */
   1794  1.1  jdolecek 		atppc->sc_inerr = atppc_poll_str(atppc, 0, PTRCLK);
   1795  1.1  jdolecek 		if(atppc->sc_inerr)
   1796  1.1  jdolecek 			return;
   1797  1.1  jdolecek 
   1798  1.1  jdolecek 		/* Store byte transfered */
   1799  1.1  jdolecek 		*(atppc->sc_inbstart) = atppc_r_dtr(atppc);
   1800  1.1  jdolecek 		atppc_barrier_r(atppc);
   1801  1.1  jdolecek 
   1802  1.1  jdolecek 		/* Event 10 - data received, can't accept more */
   1803  1.1  jdolecek 		ctr &= ~HOSTBUSY;
   1804  1.1  jdolecek 		atppc_w_ctr(atppc, ctr);
   1805  1.1  jdolecek 		atppc_barrier_w(atppc);
   1806  1.1  jdolecek 
   1807  1.1  jdolecek 		/* Event 11 - peripheral ack */
   1808  1.1  jdolecek 		if(atppc->sc_use & ATPPC_USE_INTR)
   1809  1.1  jdolecek 			atppc->sc_inerr = atppc_wait_interrupt(atppc,
   1810  1.1  jdolecek 				atppc->sc_inb, ATPPC_IRQ_nACK);
   1811  1.1  jdolecek 		else
   1812  1.1  jdolecek 			atppc->sc_inerr = atppc_poll_str(atppc, PTRCLK, PTRCLK);
   1813  1.1  jdolecek 		if(atppc->sc_inerr)
   1814  1.1  jdolecek 			return;
   1815  1.1  jdolecek 
   1816  1.1  jdolecek 		/* Event 16 - strobe */
   1817  1.1  jdolecek 		str |= HOSTCLK;
   1818  1.1  jdolecek 		atppc_w_str(atppc, str);
   1819  1.1  jdolecek 		atppc_barrier_w(atppc);
   1820  1.1  jdolecek 		DELAY(1);
   1821  1.1  jdolecek 		str &= ~HOSTCLK;
   1822  1.1  jdolecek 		atppc_w_str(atppc, str);
   1823  1.1  jdolecek 		atppc_barrier_w(atppc);
   1824  1.1  jdolecek 
   1825  1.1  jdolecek 		/* Update counter */
   1826  1.1  jdolecek 		atppc->sc_inbstart++;
   1827  1.1  jdolecek 	}
   1828  1.1  jdolecek }
   1829  1.1  jdolecek 
   1830  1.1  jdolecek /* Read bytes in EPP mode */
   1831  1.1  jdolecek static void
   1832  1.1  jdolecek atppc_epp_read(struct atppc_softc * atppc)
   1833  1.1  jdolecek {
   1834  1.1  jdolecek 	if(atppc->sc_epp == ATPPC_EPP_1_9) {
   1835  1.1  jdolecek 		{
   1836  1.1  jdolecek 			uint8_t str;
   1837  1.1  jdolecek 			int i;
   1838  1.1  jdolecek 
   1839  1.1  jdolecek 			atppc_reset_epp_timeout((struct device *)atppc);
   1840  1.1  jdolecek 			for(i = 0; i < atppc->sc_inb_nbytes; i++) {
   1841  1.1  jdolecek 				 *(atppc->sc_inbstart) = atppc_r_eppD(atppc);
   1842  1.1  jdolecek 				atppc_barrier_r(atppc);
   1843  1.1  jdolecek 				str = atppc_r_str(atppc);
   1844  1.1  jdolecek 				atppc_barrier_r(atppc);
   1845  1.1  jdolecek 				if(str & TIMEOUT) {
   1846  1.1  jdolecek 					atppc->sc_inerr = EIO;
   1847  1.1  jdolecek 					break;
   1848  1.1  jdolecek 				}
   1849  1.1  jdolecek 				atppc->sc_inbstart++;
   1850  1.1  jdolecek 			}
   1851  1.1  jdolecek 		}
   1852  1.1  jdolecek 	}
   1853  1.1  jdolecek 	else {
   1854  1.1  jdolecek 		/* Read data block from EPP data register */
   1855  1.1  jdolecek 		atppc_r_eppD_multi(atppc, atppc->sc_inbstart,
   1856  1.1  jdolecek 			atppc->sc_inb_nbytes);
   1857  1.1  jdolecek 		atppc_barrier_r(atppc);
   1858  1.1  jdolecek 		/* Update buffer position, byte count and counter */
   1859  1.1  jdolecek 		atppc->sc_inbstart += atppc->sc_inb_nbytes;
   1860  1.1  jdolecek 	}
   1861  1.1  jdolecek 
   1862  1.1  jdolecek 	return;
   1863  1.1  jdolecek }
   1864  1.1  jdolecek 
   1865  1.1  jdolecek /* Read bytes in ECP mode */
   1866  1.1  jdolecek static void
   1867  1.1  jdolecek atppc_ecp_read(struct atppc_softc * atppc)
   1868  1.1  jdolecek {
   1869  1.1  jdolecek 	u_int8_t ecr;
   1870  1.1  jdolecek 	u_int8_t ctr;
   1871  1.1  jdolecek 	u_int8_t str;
   1872  1.1  jdolecek 	const unsigned char ctr_sav = atppc_r_ctr(atppc);
   1873  1.1  jdolecek 	const unsigned char ecr_sav = atppc_r_ecr(atppc);
   1874  1.1  jdolecek 	unsigned int worklen;
   1875  1.1  jdolecek 
   1876  1.1  jdolecek 	/* Check direction bit */
   1877  1.1  jdolecek 	ctr = ctr_sav;
   1878  1.1  jdolecek 	atppc_barrier_r(atppc);
   1879  1.1  jdolecek 	if(!(ctr & PCD)) {
   1880  1.1  jdolecek 		ATPPC_DPRINTF(("%s: ecp-mode read attempted without direction "
   1881  1.1  jdolecek 			"bit set.", atppc->sc_dev.dv_xname));
   1882  1.1  jdolecek 		atppc->sc_inerr = ENODEV;
   1883  1.1  jdolecek 		goto end;
   1884  1.1  jdolecek 	}
   1885  1.1  jdolecek 
   1886  1.1  jdolecek 	/* Clear device request if any */
   1887  1.1  jdolecek 	if(atppc->sc_use & ATPPC_USE_INTR)
   1888  1.1  jdolecek 		atppc->sc_irqstat &= ~ATPPC_IRQ_nFAULT;
   1889  1.1  jdolecek 
   1890  1.1  jdolecek 	while(atppc->sc_inbstart < (atppc->sc_inb + atppc->sc_inb_nbytes)) {
   1891  1.1  jdolecek 		ecr = atppc_r_ecr(atppc);
   1892  1.1  jdolecek 		atppc_barrier_r(atppc);
   1893  1.1  jdolecek 		if(ecr & ATPPC_FIFO_EMPTY) {
   1894  1.1  jdolecek 			/* Check for invalid state */
   1895  1.1  jdolecek 			if(ecr & ATPPC_FIFO_FULL) {
   1896  1.1  jdolecek 				atppc_ecp_read_error(atppc, worklen);
   1897  1.1  jdolecek 				break;
   1898  1.1  jdolecek 			}
   1899  1.1  jdolecek 
   1900  1.1  jdolecek 			/* Check if device has data to send */
   1901  1.1  jdolecek 			str = atppc_r_str(atppc);
   1902  1.1  jdolecek 			atppc_barrier_r(atppc);
   1903  1.1  jdolecek 			if(str & nDATAVAIL) {
   1904  1.1  jdolecek 				break;
   1905  1.1  jdolecek 			}
   1906  1.1  jdolecek 
   1907  1.1  jdolecek 			if(atppc->sc_use & ATPPC_USE_INTR) {
   1908  1.1  jdolecek 				/* Enable interrupts */
   1909  1.1  jdolecek 				ecr &= ~ATPPC_SERVICE_INTR;
   1910  1.1  jdolecek 				atppc_w_ecr(atppc, ecr);
   1911  1.1  jdolecek 				atppc_barrier_w(atppc);
   1912  1.1  jdolecek 				/* Wait for FIFO to fill */
   1913  1.1  jdolecek 				atppc->sc_inerr = atppc_wait_interrupt(atppc,
   1914  1.1  jdolecek 					atppc->sc_inb, ATPPC_IRQ_FIFO);
   1915  1.1  jdolecek 				if(atppc->sc_inerr)
   1916  1.1  jdolecek 					break;
   1917  1.1  jdolecek 			}
   1918  1.1  jdolecek 			else {
   1919  1.1  jdolecek 				DELAY(1);
   1920  1.1  jdolecek 			}
   1921  1.1  jdolecek 			continue;
   1922  1.1  jdolecek 		}
   1923  1.1  jdolecek 		else if(ecr & ATPPC_FIFO_FULL) {
   1924  1.1  jdolecek 			/* Transfer sc_fifo bytes */
   1925  1.1  jdolecek 			worklen = atppc->sc_fifo;
   1926  1.1  jdolecek 		}
   1927  1.1  jdolecek 		else if(ecr & ATPPC_SERVICE_INTR) {
   1928  1.1  jdolecek 			/* Transfer sc_rthr bytes */
   1929  1.1  jdolecek 			worklen = atppc->sc_rthr;
   1930  1.1  jdolecek 		}
   1931  1.1  jdolecek 		else {
   1932  1.1  jdolecek 			/* At least one byte is in the FIFO */
   1933  1.1  jdolecek 			worklen = 1;
   1934  1.1  jdolecek 		}
   1935  1.1  jdolecek 
   1936  1.1  jdolecek 		if((atppc->sc_use & ATPPC_USE_INTR) &&
   1937  1.1  jdolecek 			(atppc->sc_use & ATPPC_USE_DMA)) {
   1938  1.1  jdolecek 
   1939  1.1  jdolecek 			atppc_ecp_read_dma(atppc, &worklen, ecr);
   1940  1.1  jdolecek 		}
   1941  1.1  jdolecek 		else {
   1942  1.1  jdolecek 			atppc_ecp_read_pio(atppc, &worklen, ecr);
   1943  1.1  jdolecek 		}
   1944  1.1  jdolecek 
   1945  1.1  jdolecek 		if(atppc->sc_inerr) {
   1946  1.1  jdolecek 			atppc_ecp_read_error(atppc, worklen);
   1947  1.1  jdolecek 			break;
   1948  1.1  jdolecek 		}
   1949  1.1  jdolecek 
   1950  1.1  jdolecek 		/* Update counter */
   1951  1.1  jdolecek 		atppc->sc_inbstart += worklen;
   1952  1.1  jdolecek 	}
   1953  1.1  jdolecek end:
   1954  1.1  jdolecek 	atppc_w_ctr(atppc, ctr_sav);
   1955  1.1  jdolecek 	atppc_w_ecr(atppc, ecr_sav);
   1956  1.1  jdolecek 	atppc_barrier_w(atppc);
   1957  1.1  jdolecek }
   1958  1.1  jdolecek 
   1959  1.1  jdolecek /* Read bytes in ECP mode using DMA transfers */
   1960  1.1  jdolecek static void
   1961  1.1  jdolecek atppc_ecp_read_dma(struct atppc_softc * atppc, unsigned int * length,
   1962  1.1  jdolecek 	unsigned char ecr)
   1963  1.1  jdolecek {
   1964  1.1  jdolecek 	/* Limit transfer to maximum DMA size and start it */
   1965  1.1  jdolecek 	*length = min(*length, atppc->sc_dma_maxsize);
   1966  1.1  jdolecek 	atppc->sc_dmastat = ATPPC_DMA_INIT;
   1967  1.1  jdolecek 	atppc->sc_dma_start(atppc, atppc->sc_inbstart, *length,
   1968  1.1  jdolecek 		ATPPC_DMA_MODE_READ);
   1969  1.1  jdolecek 
   1970  1.1  jdolecek 	atppc->sc_dmastat = ATPPC_DMA_STARTED;
   1971  1.1  jdolecek 
   1972  1.1  jdolecek 	/* Enable interrupts, DMA */
   1973  1.1  jdolecek 	ecr &= ~ATPPC_SERVICE_INTR;
   1974  1.1  jdolecek 	ecr |= ATPPC_ENABLE_DMA;
   1975  1.1  jdolecek 	atppc_w_ecr(atppc, ecr);
   1976  1.1  jdolecek 	atppc_barrier_w(atppc);
   1977  1.1  jdolecek 
   1978  1.1  jdolecek 	/* Wait for DMA completion */
   1979  1.1  jdolecek 	atppc->sc_inerr = atppc_wait_interrupt(atppc, atppc->sc_inb,
   1980  1.1  jdolecek 		ATPPC_IRQ_DMA);
   1981  1.1  jdolecek 	if(atppc->sc_inerr)
   1982  1.1  jdolecek 		return;
   1983  1.1  jdolecek 
   1984  1.1  jdolecek 	/* Get register value recorded by interrupt handler */
   1985  1.1  jdolecek 	ecr = atppc->sc_ecr_intr;
   1986  1.1  jdolecek 	/* Clear DMA programming */
   1987  1.1  jdolecek 	atppc->sc_dma_finish(atppc);
   1988  1.1  jdolecek 	atppc->sc_dmastat = ATPPC_DMA_COMPLETE;
   1989  1.1  jdolecek 	/* Disable DMA */
   1990  1.1  jdolecek 	ecr &= ~ATPPC_ENABLE_DMA;
   1991  1.1  jdolecek 	atppc_w_ecr(atppc, ecr);
   1992  1.1  jdolecek 	atppc_barrier_w(atppc);
   1993  1.1  jdolecek }
   1994  1.1  jdolecek 
   1995  1.1  jdolecek /* Read bytes in ECP mode using PIO transfers */
   1996  1.1  jdolecek static void
   1997  1.1  jdolecek atppc_ecp_read_pio(struct atppc_softc * atppc, unsigned int * length,
   1998  1.1  jdolecek 	unsigned char ecr)
   1999  1.1  jdolecek {
   2000  1.1  jdolecek 	/* Disable DMA */
   2001  1.1  jdolecek 	ecr &= ~ATPPC_ENABLE_DMA;
   2002  1.1  jdolecek 	atppc_w_ecr(atppc, ecr);
   2003  1.1  jdolecek 	atppc_barrier_w(atppc);
   2004  1.1  jdolecek 
   2005  1.1  jdolecek 	/* Read from FIFO */
   2006  1.1  jdolecek 	atppc_r_fifo_multi(atppc, atppc->sc_inbstart, *length);
   2007  1.1  jdolecek }
   2008  1.1  jdolecek 
   2009  1.1  jdolecek /* Handle errors for ECP reads */
   2010  1.1  jdolecek static void
   2011  1.1  jdolecek atppc_ecp_read_error(struct atppc_softc * atppc, const unsigned int worklen)
   2012  1.1  jdolecek {
   2013  1.1  jdolecek 	unsigned char ecr = atppc_r_ecr(atppc);
   2014  1.1  jdolecek 
   2015  1.1  jdolecek 	/* Abort DMA if not finished */
   2016  1.1  jdolecek 	if(atppc->sc_dmastat == ATPPC_DMA_STARTED) {
   2017  1.1  jdolecek 		atppc->sc_dma_abort(atppc);
   2018  1.1  jdolecek 		ATPPC_DPRINTF(("%s: DMA interrupted.\n", __func__));
   2019  1.1  jdolecek 	}
   2020  1.1  jdolecek 
   2021  1.1  jdolecek 	/* Check for invalid states */
   2022  1.1  jdolecek 	if((ecr & ATPPC_FIFO_EMPTY) && (ecr & ATPPC_FIFO_FULL)) {
   2023  1.1  jdolecek 		ATPPC_DPRINTF(("%s: FIFO full+empty bits set.\n", __func__));
   2024  1.1  jdolecek 		ATPPC_DPRINTF(("%s: reseting FIFO.\n", __func__));
   2025  1.1  jdolecek 		atppc_w_ecr(atppc, ATPPC_ECR_PS2);
   2026  1.1  jdolecek 		atppc_barrier_w(atppc);
   2027  1.1  jdolecek 	}
   2028  1.1  jdolecek }
   2029  1.1  jdolecek 
   2030  1.1  jdolecek /*
   2031  1.1  jdolecek  * Functions that write bytes to port from buffer: called from atppc_write()
   2032  1.1  jdolecek  * function depending on current chipset mode. Returns number of bytes moved.
   2033  1.1  jdolecek  */
   2034  1.1  jdolecek 
   2035  1.1  jdolecek /* Write bytes in std/bidirectional mode */
   2036  1.1  jdolecek static void
   2037  1.1  jdolecek atppc_std_write(struct atppc_softc * const atppc)
   2038  1.1  jdolecek {
   2039  1.1  jdolecek 	unsigned int timecount;
   2040  1.1  jdolecek 	unsigned char ctr;
   2041  1.1  jdolecek 
   2042  1.1  jdolecek 	ctr = atppc_r_ctr(atppc);
   2043  1.1  jdolecek 	atppc_barrier_r(atppc);
   2044  1.1  jdolecek 	/* Enable interrupts if needed */
   2045  1.1  jdolecek 	if(atppc->sc_use & ATPPC_USE_INTR) {
   2046  1.1  jdolecek 		if(!(ctr & IRQENABLE)) {
   2047  1.1  jdolecek 			ctr |= IRQENABLE;
   2048  1.1  jdolecek 			atppc_w_ctr(atppc, ctr);
   2049  1.1  jdolecek 			atppc_barrier_w(atppc);
   2050  1.1  jdolecek 		}
   2051  1.1  jdolecek 	}
   2052  1.1  jdolecek 
   2053  1.1  jdolecek 	while(atppc->sc_outbstart < (atppc->sc_outb + atppc->sc_outb_nbytes)) {
   2054  1.1  jdolecek 		/* Wait for peripheral to become ready for MAXBUSYWAIT */
   2055  1.1  jdolecek 		atppc->sc_outerr = atppc_poll_str(atppc, SPP_READY, SPP_MASK);
   2056  1.1  jdolecek 		if(atppc->sc_outerr)
   2057  1.1  jdolecek 			return;
   2058  1.1  jdolecek 
   2059  1.1  jdolecek 		/* Put data in data register */
   2060  1.1  jdolecek 		atppc_w_dtr(atppc, *(atppc->sc_outbstart));
   2061  1.1  jdolecek 		atppc_barrier_w(atppc);
   2062  1.1  jdolecek 		DELAY(1);
   2063  1.1  jdolecek 
   2064  1.1  jdolecek 		/* Pulse strobe to indicate valid data on lines */
   2065  1.1  jdolecek 		ctr |= STROBE;
   2066  1.1  jdolecek 		atppc_w_ctr(atppc, ctr);
   2067  1.1  jdolecek 		atppc_barrier_w(atppc);
   2068  1.1  jdolecek 		DELAY(1);
   2069  1.1  jdolecek 		ctr &= ~STROBE;
   2070  1.1  jdolecek 		atppc_w_ctr(atppc, ctr);
   2071  1.1  jdolecek 		atppc_barrier_w(atppc);
   2072  1.1  jdolecek 
   2073  1.1  jdolecek 		/* Wait for nACK for MAXBUSYWAIT */
   2074  1.1  jdolecek 		timecount = 0;
   2075  1.1  jdolecek 		if(atppc->sc_use & ATPPC_USE_INTR) {
   2076  1.1  jdolecek 			atppc->sc_outerr = atppc_wait_interrupt(atppc,
   2077  1.1  jdolecek 				atppc->sc_outb, ATPPC_IRQ_nACK);
   2078  1.1  jdolecek 			if(atppc->sc_outerr)
   2079  1.1  jdolecek 				return;
   2080  1.1  jdolecek 		}
   2081  1.1  jdolecek 		else {
   2082  1.1  jdolecek 			/* Try to catch the pulsed acknowledgement */
   2083  1.1  jdolecek 			atppc->sc_outerr = atppc_poll_str(atppc, 0, nACK);
   2084  1.1  jdolecek 			if(atppc->sc_outerr)
   2085  1.1  jdolecek 				return;
   2086  1.1  jdolecek 			atppc->sc_outerr = atppc_poll_str(atppc, nACK, nACK);
   2087  1.1  jdolecek 			if(atppc->sc_outerr)
   2088  1.1  jdolecek 				return;
   2089  1.1  jdolecek 		}
   2090  1.1  jdolecek 
   2091  1.1  jdolecek 		/* Update buffer position, byte count and counter */
   2092  1.1  jdolecek 		atppc->sc_outbstart++;
   2093  1.1  jdolecek 	}
   2094  1.1  jdolecek }
   2095  1.1  jdolecek 
   2096  1.1  jdolecek 
   2097  1.1  jdolecek /* Write bytes in EPP mode */
   2098  1.1  jdolecek static void
   2099  1.1  jdolecek atppc_epp_write(struct atppc_softc * atppc)
   2100  1.1  jdolecek {
   2101  1.1  jdolecek 	if(atppc->sc_epp == ATPPC_EPP_1_9) {
   2102  1.1  jdolecek 		{
   2103  1.1  jdolecek 			uint8_t str;
   2104  1.1  jdolecek 			int i;
   2105  1.1  jdolecek 
   2106  1.1  jdolecek 			atppc_reset_epp_timeout((struct device *)atppc);
   2107  1.1  jdolecek 			for(i = 0; i < atppc->sc_outb_nbytes; i++) {
   2108  1.1  jdolecek 				atppc_w_eppD(atppc, *(atppc->sc_outbstart));
   2109  1.1  jdolecek 				atppc_barrier_w(atppc);
   2110  1.1  jdolecek 				str = atppc_r_str(atppc);
   2111  1.1  jdolecek 				atppc_barrier_r(atppc);
   2112  1.1  jdolecek 				if(str & TIMEOUT) {
   2113  1.1  jdolecek 					atppc->sc_outerr = EIO;
   2114  1.1  jdolecek 					break;
   2115  1.1  jdolecek 				}
   2116  1.1  jdolecek 				atppc->sc_outbstart++;
   2117  1.1  jdolecek 			}
   2118  1.1  jdolecek 		}
   2119  1.1  jdolecek 	}
   2120  1.1  jdolecek 	else {
   2121  1.1  jdolecek 		/* Write data block to EPP data register */
   2122  1.1  jdolecek 		atppc_w_eppD_multi(atppc, atppc->sc_outbstart,
   2123  1.1  jdolecek 			atppc->sc_outb_nbytes);
   2124  1.1  jdolecek 		atppc_barrier_w(atppc);
   2125  1.1  jdolecek 		/* Update buffer position, byte count and counter */
   2126  1.1  jdolecek 		atppc->sc_outbstart += atppc->sc_outb_nbytes;
   2127  1.1  jdolecek 	}
   2128  1.1  jdolecek 
   2129  1.1  jdolecek 	return;
   2130  1.1  jdolecek }
   2131  1.1  jdolecek 
   2132  1.1  jdolecek 
   2133  1.1  jdolecek /* Write bytes in ECP/Fast Centronics mode */
   2134  1.1  jdolecek static void
   2135  1.1  jdolecek atppc_fifo_write(struct atppc_softc * const atppc)
   2136  1.1  jdolecek {
   2137  1.1  jdolecek 	unsigned char ctr;
   2138  1.1  jdolecek 	unsigned char ecr;
   2139  1.1  jdolecek 	const unsigned char ctr_sav = atppc_r_ctr(atppc);
   2140  1.1  jdolecek 	const unsigned char ecr_sav = atppc_r_ecr(atppc);
   2141  1.1  jdolecek 
   2142  1.1  jdolecek 	ctr = ctr_sav;
   2143  1.1  jdolecek 	ecr = ecr_sav;
   2144  1.1  jdolecek 	atppc_barrier_r(atppc);
   2145  1.1  jdolecek 
   2146  1.1  jdolecek 	/* Reset and flush FIFO */
   2147  1.1  jdolecek 	atppc_w_ecr(atppc, ATPPC_ECR_PS2);
   2148  1.1  jdolecek 	atppc_barrier_w(atppc);
   2149  1.1  jdolecek 	/* Disable nAck interrupts and initialize port bits */
   2150  1.1  jdolecek 	ctr &= ~(IRQENABLE | STROBE | AUTOFEED);
   2151  1.1  jdolecek 	atppc_w_ctr(atppc, ctr);
   2152  1.1  jdolecek 	atppc_barrier_w(atppc);
   2153  1.1  jdolecek 	/* Restore mode */
   2154  1.1  jdolecek 	atppc_w_ecr(atppc, ecr);
   2155  1.1  jdolecek 	atppc_barrier_w(atppc);
   2156  1.1  jdolecek 
   2157  1.1  jdolecek 	/* DMA or Programmed IO */
   2158  1.1  jdolecek 	if((atppc->sc_use & ATPPC_USE_DMA) &&
   2159  1.1  jdolecek 		(atppc->sc_use & ATPPC_USE_INTR)) {
   2160  1.1  jdolecek 
   2161  1.1  jdolecek 		atppc_fifo_write_dma(atppc, ecr, ctr);
   2162  1.1  jdolecek 	}
   2163  1.1  jdolecek 	else {
   2164  1.1  jdolecek 		atppc_fifo_write_pio(atppc, ecr, ctr);
   2165  1.1  jdolecek 	}
   2166  1.1  jdolecek 
   2167  1.1  jdolecek 	/* Restore original register values */
   2168  1.1  jdolecek 	atppc_w_ctr(atppc, ctr_sav);
   2169  1.1  jdolecek 	atppc_w_ecr(atppc, ecr_sav);
   2170  1.1  jdolecek 	atppc_barrier_w(atppc);
   2171  1.1  jdolecek }
   2172  1.1  jdolecek 
   2173  1.1  jdolecek static void
   2174  1.1  jdolecek atppc_fifo_write_dma(struct atppc_softc * const atppc, unsigned char ecr,
   2175  1.1  jdolecek 	unsigned char ctr)
   2176  1.1  jdolecek {
   2177  1.1  jdolecek 	unsigned int len;
   2178  1.1  jdolecek 	unsigned int worklen;
   2179  1.1  jdolecek 
   2180  1.1  jdolecek 	for(len = (atppc->sc_outb + atppc->sc_outb_nbytes) -
   2181  1.1  jdolecek 		atppc->sc_outbstart; len > 0; len = (atppc->sc_outb +
   2182  1.1  jdolecek 		atppc->sc_outb_nbytes) - atppc->sc_outbstart) {
   2183  1.1  jdolecek 
   2184  1.1  jdolecek 		/* Wait for device to become ready */
   2185  1.1  jdolecek 		atppc->sc_outerr = atppc_poll_str(atppc, SPP_READY, SPP_MASK);
   2186  1.1  jdolecek 		if(atppc->sc_outerr)
   2187  1.1  jdolecek 			return;
   2188  1.1  jdolecek 
   2189  1.1  jdolecek 		/* Reset chipset for next DMA transfer */
   2190  1.1  jdolecek 		atppc_w_ecr(atppc, ATPPC_ECR_PS2);
   2191  1.1  jdolecek 		atppc_barrier_w(atppc);
   2192  1.1  jdolecek 		atppc_w_ecr(atppc, ecr);
   2193  1.1  jdolecek 		atppc_barrier_w(atppc);
   2194  1.1  jdolecek 
   2195  1.1  jdolecek 		/* Limit transfer to minimum of space in FIFO and buffer */
   2196  1.1  jdolecek 		worklen = min(len, atppc->sc_fifo);
   2197  1.1  jdolecek 
   2198  1.1  jdolecek 		/* Limit transfer to maximum DMA size and start it */
   2199  1.1  jdolecek 		worklen = min(worklen, atppc->sc_dma_maxsize);
   2200  1.1  jdolecek 		atppc->sc_dmastat = ATPPC_DMA_INIT;
   2201  1.1  jdolecek 		atppc->sc_dma_start(atppc, atppc->sc_outbstart,
   2202  1.1  jdolecek 			worklen, ATPPC_DMA_MODE_WRITE);
   2203  1.1  jdolecek 		atppc->sc_dmastat = ATPPC_DMA_STARTED;
   2204  1.1  jdolecek 
   2205  1.1  jdolecek 		/* Enable interrupts, DMA */
   2206  1.1  jdolecek 		ecr &= ~ATPPC_SERVICE_INTR;
   2207  1.1  jdolecek 		ecr |= ATPPC_ENABLE_DMA;
   2208  1.1  jdolecek 		atppc_w_ecr(atppc, ecr);
   2209  1.1  jdolecek 		atppc_barrier_w(atppc);
   2210  1.1  jdolecek 
   2211  1.1  jdolecek 		/* Wait for DMA completion */
   2212  1.1  jdolecek 		atppc->sc_outerr = atppc_wait_interrupt(atppc, atppc->sc_outb,
   2213  1.1  jdolecek 			ATPPC_IRQ_DMA);
   2214  1.1  jdolecek 		if(atppc->sc_outerr) {
   2215  1.1  jdolecek 			atppc_fifo_write_error(atppc, worklen);
   2216  1.1  jdolecek 			return;
   2217  1.1  jdolecek 		}
   2218  1.1  jdolecek 		/* Get register value recorded by interrupt handler */
   2219  1.1  jdolecek 		ecr = atppc->sc_ecr_intr;
   2220  1.1  jdolecek 		/* Clear DMA programming */
   2221  1.1  jdolecek 		atppc->sc_dma_finish(atppc);
   2222  1.1  jdolecek 		atppc->sc_dmastat = ATPPC_DMA_COMPLETE;
   2223  1.1  jdolecek 		/* Disable DMA */
   2224  1.1  jdolecek 		ecr &= ~ATPPC_ENABLE_DMA;
   2225  1.1  jdolecek 		atppc_w_ecr(atppc, ecr);
   2226  1.1  jdolecek 		atppc_barrier_w(atppc);
   2227  1.1  jdolecek 
   2228  1.1  jdolecek 		/* Wait for FIFO to empty */
   2229  1.1  jdolecek 		for(;;) {
   2230  1.1  jdolecek 			if(ecr & ATPPC_FIFO_EMPTY) {
   2231  1.1  jdolecek 				if(ecr & ATPPC_FIFO_FULL) {
   2232  1.1  jdolecek 					atppc->sc_outerr = EIO;
   2233  1.1  jdolecek 					atppc_fifo_write_error(atppc, worklen);
   2234  1.1  jdolecek 					return;
   2235  1.1  jdolecek 				}
   2236  1.1  jdolecek 				else {
   2237  1.1  jdolecek 					break;
   2238  1.1  jdolecek 				}
   2239  1.1  jdolecek 			}
   2240  1.1  jdolecek 
   2241  1.1  jdolecek 			/* Enable service interrupt */
   2242  1.1  jdolecek 			ecr &= ~ATPPC_SERVICE_INTR;
   2243  1.1  jdolecek 			atppc_w_ecr(atppc, ecr);
   2244  1.1  jdolecek 			atppc_barrier_w(atppc);
   2245  1.1  jdolecek 
   2246  1.1  jdolecek 			atppc->sc_outerr = atppc_wait_interrupt(atppc,
   2247  1.1  jdolecek 				atppc->sc_outb, ATPPC_IRQ_FIFO);
   2248  1.1  jdolecek 			if(atppc->sc_outerr) {
   2249  1.1  jdolecek 				atppc_fifo_write_error(atppc, worklen);
   2250  1.1  jdolecek 				return;
   2251  1.1  jdolecek 			}
   2252  1.1  jdolecek 
   2253  1.1  jdolecek 			/* Get register value recorded by interrupt handler */
   2254  1.1  jdolecek 			ecr = atppc->sc_ecr_intr;
   2255  1.1  jdolecek 		}
   2256  1.1  jdolecek 
   2257  1.1  jdolecek 		/* Update pointer */
   2258  1.1  jdolecek 		atppc->sc_outbstart += worklen;
   2259  1.1  jdolecek 	}
   2260  1.1  jdolecek }
   2261  1.1  jdolecek 
   2262  1.1  jdolecek static void
   2263  1.1  jdolecek atppc_fifo_write_pio(struct atppc_softc * const atppc, unsigned char ecr,
   2264  1.1  jdolecek 	unsigned char ctr)
   2265  1.1  jdolecek {
   2266  1.1  jdolecek 	unsigned int len;
   2267  1.1  jdolecek 	unsigned int worklen;
   2268  1.1  jdolecek 	unsigned int timecount;
   2269  1.1  jdolecek 
   2270  1.1  jdolecek 	/* Disable DMA */
   2271  1.1  jdolecek 	ecr &= ~ATPPC_ENABLE_DMA;
   2272  1.1  jdolecek 	atppc_w_ecr(atppc, ecr);
   2273  1.1  jdolecek 	atppc_barrier_w(atppc);
   2274  1.1  jdolecek 
   2275  1.1  jdolecek 	for(len = (atppc->sc_outb + atppc->sc_outb_nbytes) -
   2276  1.1  jdolecek 		atppc->sc_outbstart; len > 0; len = (atppc->sc_outb +
   2277  1.1  jdolecek 		atppc->sc_outb_nbytes) - atppc->sc_outbstart) {
   2278  1.1  jdolecek 
   2279  1.1  jdolecek 		/* Wait for device to become ready */
   2280  1.1  jdolecek 		atppc->sc_outerr = atppc_poll_str(atppc, SPP_READY, SPP_MASK);
   2281  1.1  jdolecek 		if(atppc->sc_outerr)
   2282  1.1  jdolecek 			return;
   2283  1.1  jdolecek 
   2284  1.1  jdolecek 		/* Limit transfer to minimum of space in FIFO and buffer */
   2285  1.1  jdolecek 		worklen = min(len, atppc->sc_fifo);
   2286  1.1  jdolecek 
   2287  1.1  jdolecek 		/* Write to FIFO */
   2288  1.1  jdolecek 		atppc_w_fifo_multi(atppc, atppc->sc_outbstart, worklen);
   2289  1.1  jdolecek 
   2290  1.1  jdolecek 		timecount = 0;
   2291  1.1  jdolecek 		if(atppc->sc_use & ATPPC_USE_INTR) {
   2292  1.1  jdolecek 			ecr = atppc_r_ecr(atppc);
   2293  1.1  jdolecek 			atppc_barrier_w(atppc);
   2294  1.1  jdolecek 
   2295  1.1  jdolecek 			/* Wait for interrupt */
   2296  1.1  jdolecek 			for(;;) {
   2297  1.1  jdolecek 				if(ecr & ATPPC_FIFO_EMPTY) {
   2298  1.1  jdolecek 					if(ecr & ATPPC_FIFO_FULL) {
   2299  1.1  jdolecek 						atppc->sc_outerr = EIO;
   2300  1.1  jdolecek 						atppc_fifo_write_error(atppc,
   2301  1.1  jdolecek 							worklen);
   2302  1.1  jdolecek 						return;
   2303  1.1  jdolecek 					}
   2304  1.1  jdolecek 					else {
   2305  1.1  jdolecek 						break;
   2306  1.1  jdolecek 					}
   2307  1.1  jdolecek 				}
   2308  1.1  jdolecek 
   2309  1.1  jdolecek 				/* Enable service interrupt */
   2310  1.1  jdolecek 				ecr &= ~ATPPC_SERVICE_INTR;
   2311  1.1  jdolecek 				atppc_w_ecr(atppc, ecr);
   2312  1.1  jdolecek 				atppc_barrier_w(atppc);
   2313  1.1  jdolecek 
   2314  1.1  jdolecek 				atppc->sc_outerr = atppc_wait_interrupt(atppc,
   2315  1.1  jdolecek 					atppc->sc_outb, ATPPC_IRQ_FIFO);
   2316  1.1  jdolecek 				if(atppc->sc_outerr) {
   2317  1.1  jdolecek 					atppc_fifo_write_error(atppc, worklen);
   2318  1.1  jdolecek 					return;
   2319  1.1  jdolecek 				}
   2320  1.1  jdolecek 
   2321  1.1  jdolecek 				/* Get ECR value saved by interrupt handler */
   2322  1.1  jdolecek 				ecr = atppc->sc_ecr_intr;
   2323  1.1  jdolecek 			}
   2324  1.1  jdolecek 		}
   2325  1.1  jdolecek 		else {
   2326  1.1  jdolecek 			for(; timecount < ((MAXBUSYWAIT/hz)*1000000);
   2327  1.1  jdolecek 				timecount++) {
   2328  1.1  jdolecek 
   2329  1.1  jdolecek 				ecr = atppc_r_ecr(atppc);
   2330  1.1  jdolecek 				atppc_barrier_r(atppc);
   2331  1.1  jdolecek 				if(ecr & ATPPC_FIFO_EMPTY) {
   2332  1.1  jdolecek 					if(ecr & ATPPC_FIFO_FULL) {
   2333  1.1  jdolecek 						atppc->sc_outerr = EIO;
   2334  1.1  jdolecek 						atppc_fifo_write_error(atppc,
   2335  1.1  jdolecek 							worklen);
   2336  1.1  jdolecek 						return;
   2337  1.1  jdolecek 					}
   2338  1.1  jdolecek 					else {
   2339  1.1  jdolecek 						break;
   2340  1.1  jdolecek 					}
   2341  1.1  jdolecek 				}
   2342  1.1  jdolecek 				DELAY(1);
   2343  1.1  jdolecek 			}
   2344  1.1  jdolecek 
   2345  1.1  jdolecek 			if(((timecount*hz)/1000000) >= MAXBUSYWAIT) {
   2346  1.1  jdolecek 				atppc->sc_outerr = EIO;
   2347  1.1  jdolecek 				atppc_fifo_write_error(atppc, worklen);
   2348  1.1  jdolecek 				return;
   2349  1.1  jdolecek 			}
   2350  1.1  jdolecek 		}
   2351  1.1  jdolecek 
   2352  1.1  jdolecek 		/* Update pointer */
   2353  1.1  jdolecek 		atppc->sc_outbstart += worklen;
   2354  1.1  jdolecek 	}
   2355  1.1  jdolecek }
   2356  1.1  jdolecek 
   2357  1.1  jdolecek static void
   2358  1.1  jdolecek atppc_fifo_write_error(struct atppc_softc * const atppc,
   2359  1.1  jdolecek 	const unsigned int worklen)
   2360  1.1  jdolecek {
   2361  1.1  jdolecek 	unsigned char ecr = atppc_r_ecr(atppc);
   2362  1.1  jdolecek 
   2363  1.1  jdolecek 	/* Abort DMA if not finished */
   2364  1.1  jdolecek 	if(atppc->sc_dmastat == ATPPC_DMA_STARTED) {
   2365  1.1  jdolecek 		atppc->sc_dma_abort(atppc);
   2366  1.1  jdolecek 		ATPPC_DPRINTF(("%s: DMA interrupted.\n", __func__));
   2367  1.1  jdolecek 	}
   2368  1.1  jdolecek 
   2369  1.1  jdolecek 	/* Check for invalid states */
   2370  1.1  jdolecek 	if((ecr & ATPPC_FIFO_EMPTY) && (ecr & ATPPC_FIFO_FULL)) {
   2371  1.1  jdolecek 		ATPPC_DPRINTF(("%s: FIFO full+empty bits set.\n", __func__));
   2372  1.1  jdolecek 	}
   2373  1.1  jdolecek 	else if(!(ecr & ATPPC_FIFO_EMPTY)) {
   2374  1.1  jdolecek 		unsigned char ctr = atppc_r_ctr(atppc);
   2375  1.1  jdolecek 		int bytes_left;
   2376  1.1  jdolecek 		int i;
   2377  1.1  jdolecek 
   2378  1.1  jdolecek 		ATPPC_DPRINTF(("%s(%s): FIFO not empty.\n", __func__,
   2379  1.1  jdolecek 			atppc->sc_dev.dv_xname));
   2380  1.1  jdolecek 
   2381  1.1  jdolecek 		/* Drive strobe low to stop data transfer */
   2382  1.1  jdolecek 		ctr &= ~STROBE;
   2383  1.1  jdolecek 		atppc_w_ctr(atppc, ctr);
   2384  1.1  jdolecek 		atppc_barrier_w(atppc);
   2385  1.1  jdolecek 
   2386  1.1  jdolecek 		/* Determine how many bytes remain in FIFO */
   2387  1.1  jdolecek 		for(i = 0; i < atppc->sc_fifo; i++) {
   2388  1.1  jdolecek 			atppc_w_fifo(atppc, (unsigned char)i);
   2389  1.1  jdolecek 			ecr = atppc_r_ecr(atppc);
   2390  1.1  jdolecek 			atppc_barrier_r(atppc);
   2391  1.1  jdolecek 			if(ecr & ATPPC_FIFO_FULL)
   2392  1.1  jdolecek 				break;
   2393  1.1  jdolecek 		}
   2394  1.1  jdolecek 		bytes_left = (atppc->sc_fifo) - (i + 1);
   2395  1.1  jdolecek 		ATPPC_DPRINTF(("%s: %d bytes left in FIFO.\n", 	__func__,
   2396  1.1  jdolecek 			bytes_left));
   2397  1.1  jdolecek 
   2398  1.1  jdolecek 		/* Update counter */
   2399  1.1  jdolecek 		atppc->sc_outbstart += (worklen - bytes_left);
   2400  1.1  jdolecek 	}
   2401  1.1  jdolecek 	else {
   2402  1.1  jdolecek 		/* Update counter */
   2403  1.1  jdolecek 		atppc->sc_outbstart += worklen;
   2404  1.1  jdolecek 	}
   2405  1.1  jdolecek 
   2406  1.1  jdolecek 	ATPPC_DPRINTF(("%s: reseting FIFO.\n", __func__));
   2407  1.1  jdolecek 	atppc_w_ecr(atppc, ATPPC_ECR_PS2);
   2408  1.1  jdolecek 	atppc_barrier_w(atppc);
   2409  1.1  jdolecek }
   2410  1.1  jdolecek 
   2411  1.1  jdolecek /*
   2412  1.1  jdolecek  * Poll status register using mask and status for MAXBUSYWAIT.
   2413  1.1  jdolecek  * Returns 0 if device ready, error value otherwise.
   2414  1.1  jdolecek  */
   2415  1.1  jdolecek static int
   2416  1.1  jdolecek atppc_poll_str(const struct atppc_softc * const atppc, const u_int8_t status,
   2417  1.1  jdolecek 	const u_int8_t mask)
   2418  1.1  jdolecek {
   2419  1.1  jdolecek 	unsigned int timecount;
   2420  1.1  jdolecek 	u_int8_t str;
   2421  1.1  jdolecek 	int error = EIO;
   2422  1.1  jdolecek 
   2423  1.1  jdolecek 	/* Wait for str to have status for MAXBUSYWAIT */
   2424  1.1  jdolecek 	for(timecount = 0; timecount < ((MAXBUSYWAIT/hz)*1000000);
   2425  1.1  jdolecek 		timecount++) {
   2426  1.1  jdolecek 
   2427  1.1  jdolecek 		str = atppc_r_str(atppc);
   2428  1.1  jdolecek 		atppc_barrier_r(atppc);
   2429  1.1  jdolecek 		if((str & mask) == status) {
   2430  1.1  jdolecek 			error = 0;
   2431  1.1  jdolecek 			break;
   2432  1.1  jdolecek 		}
   2433  1.1  jdolecek 		DELAY(1);
   2434  1.1  jdolecek 	}
   2435  1.1  jdolecek 
   2436  1.1  jdolecek 	return error;
   2437  1.1  jdolecek }
   2438  1.1  jdolecek 
   2439  1.1  jdolecek /* Wait for interrupt for MAXBUSYWAIT: returns 0 if acknowledge received. */
   2440  1.1  jdolecek static int
   2441  1.1  jdolecek atppc_wait_interrupt(struct atppc_softc * const atppc, const caddr_t where,
   2442  1.1  jdolecek 	const u_int8_t irqstat)
   2443  1.1  jdolecek {
   2444  1.1  jdolecek 	int error = EIO;
   2445  1.1  jdolecek 
   2446  1.1  jdolecek 	atppc->sc_irqstat &= ~irqstat;
   2447  1.1  jdolecek 
   2448  1.1  jdolecek 	/* Wait for interrupt for MAXBUSYWAIT */
   2449  1.1  jdolecek 	error = ltsleep(where, PPBUSPRI | PCATCH, __func__, MAXBUSYWAIT,
   2450  1.1  jdolecek 		ATPPC_SC_LOCK(atppc));
   2451  1.1  jdolecek 
   2452  1.1  jdolecek 	if(!(error) && (atppc->sc_irqstat & irqstat)) {
   2453  1.1  jdolecek 		atppc->sc_irqstat &= ~irqstat;
   2454  1.1  jdolecek 		error = 0;
   2455  1.1  jdolecek 	}
   2456  1.1  jdolecek 
   2457  1.1  jdolecek 	return error;
   2458  1.1  jdolecek }
   2459