itesio_isavar.h revision 1.3.10.4 1 1.3.10.4 yamt /* $NetBSD: itesio_isavar.h,v 1.3.10.4 2008/03/17 09:14:51 yamt Exp $ */
2 1.3.10.2 yamt /* $OpenBSD: itvar.h,v 1.2 2003/11/05 20:57:10 grange Exp $ */
3 1.3.10.2 yamt
4 1.3.10.2 yamt /*
5 1.3.10.4 yamt * Copyright (c) 2006-2007 Juan Romero Pardines <xtraeme (at) netbsd.org>
6 1.3.10.2 yamt * Copyright (c) 2003 Julien Bordet <zejames (at) greyhats.org>
7 1.3.10.2 yamt * All rights reserved.
8 1.3.10.2 yamt *
9 1.3.10.2 yamt * Redistribution and use in source and binary forms, with or without
10 1.3.10.2 yamt * modification, are permitted provided that the following conditions
11 1.3.10.2 yamt * are met:
12 1.3.10.2 yamt * 1. Redistributions of source code must retain the above copyright
13 1.3.10.2 yamt * notice, this list of conditions and the following disclaimer.
14 1.3.10.2 yamt * 2. Redistributions in binary form must reproduce the above copyright
15 1.3.10.2 yamt * notice, this list of conditions and the following disclaimer in the
16 1.3.10.2 yamt * documentation and/or other materials provided with the distribution.
17 1.3.10.2 yamt *
18 1.3.10.2 yamt * THIS SOFTWARE IS PROVIDED BY THE AUTHOR ``AS IS'' AND ANY EXPRESS OR
19 1.3.10.2 yamt * IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITD TO, THE IMPLIED WARRANTIES
20 1.3.10.2 yamt * OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE ARE DISCLAIMED.
21 1.3.10.2 yamt * IN NO EVENT SHALL THE AUTHOR BE LIABLE FOR ANY DIRECT, INDIRECT,
22 1.3.10.2 yamt * INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT
23 1.3.10.2 yamt * NOT LIMITD TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE,
24 1.3.10.2 yamt * DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY
25 1.3.10.2 yamt * THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
26 1.3.10.2 yamt * (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF
27 1.3.10.2 yamt * THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
28 1.3.10.2 yamt */
29 1.3.10.2 yamt
30 1.3.10.2 yamt #ifndef _DEV_ISA_ITESIO_ISAVAR_H
31 1.3.10.2 yamt #define _DEV_ISA_ITESIO_ISAVAR_H
32 1.3.10.2 yamt
33 1.3.10.2 yamt #define IT_NUM_SENSORS 15
34 1.3.10.2 yamt
35 1.3.10.2 yamt /* Super I/O Configuration Registers */
36 1.3.10.2 yamt #define ITESIO_ADDR 0 /* Address Port = 0x2e */
37 1.3.10.2 yamt #define ITESIO_DATA 1 /* Data Port = 0x2f */
38 1.3.10.2 yamt
39 1.3.10.2 yamt #define ITESIO_LDNSEL 0x07 /* Logical Device Number Selection */
40 1.3.10.2 yamt
41 1.3.10.2 yamt #define ITESIO_EC_LDN 0x04 /* EC Logical Device Number */
42 1.3.10.2 yamt #define ITESIO_EC_MSB 0x60 /* EC Base Address (MSB) */
43 1.3.10.2 yamt #define ITESIO_EC_LSB 0x61 /* EC Base Address (LSB) */
44 1.3.10.2 yamt
45 1.3.10.3 yamt #define ITESIO_WDT_LDN 0x07 /* Watchdog Logical Device Number */
46 1.3.10.3 yamt #define ITESIO_WDT_CTL 0x71 /* Watchdog Control Register */
47 1.3.10.3 yamt #define ITESIO_WDT_CNF 0x72 /* Watchdog Configuration Register */
48 1.3.10.3 yamt #define ITESIO_WDT_CNF_SECS (1<<7) /* Use seconds for the timer */
49 1.3.10.3 yamt #define ITESIO_WDT_CNF_KRST (1<<6) /* Enable KRST */
50 1.3.10.3 yamt #define ITESIO_WDT_CNF_PWROK (1<<4) /* Enable PWROK */
51 1.3.10.3 yamt #define ITESIO_WDT_TMO_LSB 0x73 /* Watchdog Timeout Value LSB */
52 1.3.10.3 yamt #define ITESIO_WDT_TMO_MSB 0x74 /* Watchdog Timeout Value MSB */
53 1.3.10.3 yamt
54 1.3.10.3 yamt #define ITESIO_WDT_MAXTIMO 0xffff /* either seconds or minutes */
55 1.3.10.3 yamt
56 1.3.10.2 yamt #define ITESIO_CHIPID1 0x20 /* Chip ID 1 */
57 1.3.10.2 yamt #define ITESIO_CHIPID2 0x21 /* Chip ID 2 */
58 1.3.10.2 yamt #define ITESIO_DEVREV 0x22 /* Device Revision */
59 1.3.10.2 yamt
60 1.3.10.2 yamt #define ITESIO_ID8705 0x8705
61 1.3.10.2 yamt #define ITESIO_ID8712 0x8712
62 1.3.10.2 yamt #define ITESIO_ID8716 0x8716
63 1.3.10.2 yamt #define ITESIO_ID8718 0x8718
64 1.3.10.2 yamt
65 1.3.10.2 yamt /*
66 1.3.10.2 yamt * Control registers for the Environmental Controller, relative
67 1.3.10.2 yamt * to the Base Address Register.
68 1.3.10.2 yamt */
69 1.3.10.2 yamt #define ITESIO_EC_ADDR 0x05
70 1.3.10.2 yamt #define ITESIO_EC_DATA 0x06
71 1.3.10.2 yamt
72 1.3.10.2 yamt /* Data registers */
73 1.3.10.2 yamt #define ITESIO_EC_CONFIG 0x00
74 1.3.10.2 yamt #define ITESIO_EC_ISR1 0x01
75 1.3.10.2 yamt #define ITESIO_EC_ISR2 0x02
76 1.3.10.2 yamt #define ITESIO_EC_ISR3 0x03
77 1.3.10.2 yamt #define ITESIO_EC_SMI1 0x04
78 1.3.10.2 yamt #define ITESIO_EC_SMI2 0x05
79 1.3.10.2 yamt #define ITESIO_EC_SMI3 0x06
80 1.3.10.2 yamt #define ITESIO_EC_IMR1 0x07
81 1.3.10.2 yamt #define ITESIO_EC_IMR2 0x08
82 1.3.10.2 yamt #define ITESIO_EC_IMR3 0x09
83 1.3.10.2 yamt #define ITESIO_EC_VID 0x0a
84 1.3.10.2 yamt #define ITESIO_EC_FAN_TDR 0x0b /* Fan Tachometer Divisor Register */
85 1.3.10.2 yamt #define ITESIO_EC_FAN16_CER 0x0c /* Fan Tachometer 16-bit Counter Enable Register */
86 1.3.10.2 yamt
87 1.3.10.2 yamt #define ITESIO_EC_VOLTENABLE 0x50
88 1.3.10.2 yamt #define ITESIO_EC_TEMPENABLE 0x51
89 1.3.10.2 yamt
90 1.3.10.2 yamt #define ITESIO_EC_FANMINBASE 0x10
91 1.3.10.2 yamt #define ITESIO_EC_FANENABLE 0x13
92 1.3.10.2 yamt
93 1.3.10.3 yamt #define ITESIO_EC_SENSORFANBASE 0x0d /* Fan from 0x0d to 0x0f */
94 1.3.10.2 yamt #define ITESIO_EC_SENSORFANEXTBASE 0x18 /* Fan (MSB) from 0x18 to 0x1A */
95 1.3.10.2 yamt #define ITESIO_EC_SENSORVOLTBASE 0x20 /* Voltage from 0x20 to 0x28 */
96 1.3.10.2 yamt #define ITESIO_EC_SENSORTEMPBASE 0x29 /* Temperature from 0x29 to 0x2b */
97 1.3.10.2 yamt
98 1.3.10.2 yamt #define ITESIO_EC_VIN0 0x20
99 1.3.10.2 yamt #define ITESIO_EC_VIN1 0x21
100 1.3.10.2 yamt #define ITESIO_EC_VIN2 0x22
101 1.3.10.2 yamt #define ITESIO_EC_VIN3 0x23
102 1.3.10.2 yamt #define ITESIO_EC_VIN4 0x24
103 1.3.10.2 yamt #define ITESIO_EC_VIN5 0x25
104 1.3.10.2 yamt #define ITESIO_EC_VIN6 0x26
105 1.3.10.2 yamt #define ITESIO_EC_VIN7 0x27
106 1.3.10.2 yamt #define ITESIO_EC_VBAT 0x28
107 1.3.10.2 yamt
108 1.3.10.2 yamt #define ITESIO_EC_UPDATEVBAT 0x40 /* Update VBAT voltage reading */
109 1.3.10.2 yamt #define ITESIO_EC_BEEPEER 0x5c /* Beep Event Enable Register */
110 1.3.10.2 yamt
111 1.3.10.2 yamt /* High and Low limits for voltages */
112 1.3.10.2 yamt #define ITESIO_EC_VIN0_HIGH_LIMIT 0x30
113 1.3.10.2 yamt #define ITESIO_EC_VIN0_LOW_LIMIT 0x31
114 1.3.10.2 yamt #define ITESIO_EC_VIN1_HIGH_LIMIT 0x32
115 1.3.10.2 yamt #define ITESIO_EC_VIN1_LOW_LIMIT 0x33
116 1.3.10.2 yamt #define ITESIO_EC_VIN2_HIGH_LIMIT 0x34
117 1.3.10.2 yamt #define ITESIO_EC_VIN2_LOW_LIMIT 0x35
118 1.3.10.2 yamt #define ITESIO_EC_VIN3_HIGH_LIMIT 0x36
119 1.3.10.2 yamt #define ITESIO_EC_VIN3_LOW_LIMIT 0x37
120 1.3.10.2 yamt #define ITESIO_EC_VIN4_HIGH_LIMIT 0x38
121 1.3.10.2 yamt #define ITESIO_EC_VIN4_LOW_LIMIT 0x39
122 1.3.10.2 yamt #define ITESIO_EC_VIN5_HIGH_LIMIT 0x3a
123 1.3.10.2 yamt #define ITESIO_EC_VIN5_LOW_LIMIT 0x3b
124 1.3.10.2 yamt #define ITESIO_EC_VIN6_HIGH_LIMIT 0x3c
125 1.3.10.2 yamt #define ITESIO_EC_VIN6_LOW_LIMIT 0x3d
126 1.3.10.2 yamt #define ITESIO_EC_VIN7_HIGH_LIMIT 0x3e
127 1.3.10.2 yamt #define ITESIO_EC_VIN7_LOW_LIMIT 0x3f
128 1.3.10.2 yamt
129 1.3.10.2 yamt /* High and Low limits for temperatures */
130 1.3.10.2 yamt #define ITESIO_EC_TEMP0_HIGH_LIMIT 0x40
131 1.3.10.2 yamt #define ITESIO_EC_TEMP0_LOW_LIMIT 0x41
132 1.3.10.2 yamt #define ITESIO_EC_TEMP1_HIGH_LIMIT 0x42
133 1.3.10.2 yamt #define ITESIO_EC_TEMP1_LOW_LIMIT 0x43
134 1.3.10.2 yamt #define ITESIO_EC_TEMP2_HIGH_LIMIT 0x44
135 1.3.10.2 yamt #define ITESIO_EC_TEMP2_LOW_LIMIT 0x45
136 1.3.10.2 yamt
137 1.3.10.2 yamt #define ITESIO_EC_VREF (4096) /* Vref = 4.096 V */
138 1.3.10.2 yamt
139 1.3.10.2 yamt struct itesio_softc {
140 1.3.10.3 yamt bus_space_tag_t sc_iot;
141 1.3.10.3 yamt bus_space_handle_t sc_ioh;
142 1.3.10.3 yamt
143 1.3.10.3 yamt bus_space_tag_t sc_ec_iot;
144 1.3.10.3 yamt bus_space_handle_t sc_ec_ioh;
145 1.3.10.2 yamt
146 1.3.10.3 yamt struct sysmon_wdog sc_smw;
147 1.3.10.3 yamt struct sysmon_envsys *sc_sme;
148 1.3.10.3 yamt envsys_data_t sc_sensor[IT_NUM_SENSORS];
149 1.3.10.2 yamt
150 1.3.10.3 yamt uint16_t sc_hwmon_baseaddr;
151 1.3.10.3 yamt bool sc_hwmon_mapped;
152 1.3.10.3 yamt bool sc_hwmon_enabled;
153 1.3.10.3 yamt bool sc_wdt_enabled;
154 1.3.10.2 yamt
155 1.3.10.3 yamt uint16_t sc_chipid;
156 1.3.10.3 yamt uint8_t sc_devrev;
157 1.3.10.2 yamt };
158 1.3.10.2 yamt
159 1.3.10.2 yamt #endif /* _DEV_ISA_ITSIO_ISAVAR_H_ */
160