ciss_pci.c revision 1.1.10.2 1 1.1.10.2 elad /* $NetBSD: ciss_pci.c,v 1.1.10.2 2006/04/19 03:25:33 elad Exp $ */
2 1.1.10.2 elad /* $OpenBSD: ciss_pci.c,v 1.9 2005/12/13 15:56:01 brad Exp $ */
3 1.1.10.2 elad
4 1.1.10.2 elad /*
5 1.1.10.2 elad * Copyright (c) 2005 Michael Shalayeff
6 1.1.10.2 elad * All rights reserved.
7 1.1.10.2 elad *
8 1.1.10.2 elad * Permission to use, copy, modify, and distribute this software for any
9 1.1.10.2 elad * purpose with or without fee is hereby granted, provided that the above
10 1.1.10.2 elad * copyright notice and this permission notice appear in all copies.
11 1.1.10.2 elad *
12 1.1.10.2 elad * THE SOFTWARE IS PROVIDED "AS IS" AND THE AUTHOR DISCLAIMS ALL WARRANTIES
13 1.1.10.2 elad * WITH REGARD TO THIS SOFTWARE INCLUDING ALL IMPLIED WARRANTIES OF
14 1.1.10.2 elad * MERCHANTABILITY AND FITNESS. IN NO EVENT SHALL THE AUTHOR BE LIABLE FOR
15 1.1.10.2 elad * ANY SPECIAL, DIRECT, INDIRECT, OR CONSEQUENTIAL DAMAGES OR ANY DAMAGES
16 1.1.10.2 elad * WHATSOEVER RESULTING FROM LOSS OF MIND, USE, DATA OR PROFITS, WHETHER IN
17 1.1.10.2 elad * AN ACTION OF CONTRACT, NEGLIGENCE OR OTHER TORTIOUS ACTION, ARISING OUT
18 1.1.10.2 elad * OF OR IN CONNECTION WITH THE USE OR PERFORMANCE OF THIS SOFTWARE.
19 1.1.10.2 elad */
20 1.1.10.2 elad
21 1.1.10.2 elad #include <sys/cdefs.h>
22 1.1.10.2 elad __KERNEL_RCSID(0, "$NetBSD: ciss_pci.c,v 1.1.10.2 2006/04/19 03:25:33 elad Exp $");
23 1.1.10.2 elad
24 1.1.10.2 elad #include <sys/param.h>
25 1.1.10.2 elad #include <sys/systm.h>
26 1.1.10.2 elad #include <sys/kernel.h>
27 1.1.10.2 elad #include <sys/malloc.h>
28 1.1.10.2 elad #include <sys/device.h>
29 1.1.10.2 elad
30 1.1.10.2 elad #include <dev/pci/pcidevs.h>
31 1.1.10.2 elad #include <dev/pci/pcivar.h>
32 1.1.10.2 elad
33 1.1.10.2 elad #include <machine/bus.h>
34 1.1.10.2 elad
35 1.1.10.2 elad #include <dev/scsipi/scsipi_all.h>
36 1.1.10.2 elad #include <dev/scsipi/scsipi_disk.h>
37 1.1.10.2 elad #include <dev/scsipi/scsipiconf.h>
38 1.1.10.2 elad
39 1.1.10.2 elad #include <dev/ic/cissreg.h>
40 1.1.10.2 elad #include <dev/ic/cissvar.h>
41 1.1.10.2 elad
42 1.1.10.2 elad #define CISS_BAR 0x10
43 1.1.10.2 elad
44 1.1.10.2 elad int ciss_pci_match(struct device *, struct cfdata *, void *);
45 1.1.10.2 elad void ciss_pci_attach(struct device *, struct device *, void *);
46 1.1.10.2 elad
47 1.1.10.2 elad CFATTACH_DECL(ciss_pci, sizeof(struct ciss_softc),
48 1.1.10.2 elad ciss_pci_match, ciss_pci_attach, NULL, NULL);
49 1.1.10.2 elad
50 1.1.10.2 elad const struct {
51 1.1.10.2 elad int vendor;
52 1.1.10.2 elad int product;
53 1.1.10.2 elad const char *name;
54 1.1.10.2 elad } ciss_pci_devices[] = {
55 1.1.10.2 elad {
56 1.1.10.2 elad PCI_VENDOR_COMPAQ,
57 1.1.10.2 elad PCI_PRODUCT_COMPAQ_CSA532,
58 1.1.10.2 elad "Compaq Smart Array 532"
59 1.1.10.2 elad },
60 1.1.10.2 elad {
61 1.1.10.2 elad PCI_VENDOR_COMPAQ,
62 1.1.10.2 elad PCI_PRODUCT_COMPAQ_CSA5300,
63 1.1.10.2 elad "Compaq Smart Array 5300 V1"
64 1.1.10.2 elad },
65 1.1.10.2 elad {
66 1.1.10.2 elad PCI_VENDOR_COMPAQ,
67 1.1.10.2 elad PCI_PRODUCT_COMPAQ_CSA5300_2,
68 1.1.10.2 elad "Compaq Smart Array 5300 V2"
69 1.1.10.2 elad },
70 1.1.10.2 elad {
71 1.1.10.2 elad PCI_VENDOR_COMPAQ,
72 1.1.10.2 elad PCI_PRODUCT_COMPAQ_CSA5312,
73 1.1.10.2 elad "Compaq Smart Array 5312"
74 1.1.10.2 elad },
75 1.1.10.2 elad {
76 1.1.10.2 elad PCI_VENDOR_COMPAQ,
77 1.1.10.2 elad PCI_PRODUCT_COMPAQ_CSA5i,
78 1.1.10.2 elad "Compaq Smart Array 5i"
79 1.1.10.2 elad },
80 1.1.10.2 elad {
81 1.1.10.2 elad PCI_VENDOR_COMPAQ,
82 1.1.10.2 elad PCI_PRODUCT_COMPAQ_CSA5i_2,
83 1.1.10.2 elad "Compaq Smart Array 5i V2"
84 1.1.10.2 elad },
85 1.1.10.2 elad {
86 1.1.10.2 elad PCI_VENDOR_COMPAQ,
87 1.1.10.2 elad PCI_PRODUCT_COMPAQ_CSA6i,
88 1.1.10.2 elad "Compaq Smart Array 6i"
89 1.1.10.2 elad },
90 1.1.10.2 elad {
91 1.1.10.2 elad PCI_VENDOR_COMPAQ,
92 1.1.10.2 elad PCI_PRODUCT_COMPAQ_CSA641,
93 1.1.10.2 elad "Compaq Smart Array 641"
94 1.1.10.2 elad },
95 1.1.10.2 elad {
96 1.1.10.2 elad PCI_VENDOR_COMPAQ,
97 1.1.10.2 elad PCI_PRODUCT_COMPAQ_CSA642,
98 1.1.10.2 elad "Compaq Smart Array 642"
99 1.1.10.2 elad },
100 1.1.10.2 elad {
101 1.1.10.2 elad PCI_VENDOR_COMPAQ,
102 1.1.10.2 elad PCI_PRODUCT_COMPAQ_CSA6400,
103 1.1.10.2 elad "Compaq Smart Array 6400"
104 1.1.10.2 elad },
105 1.1.10.2 elad {
106 1.1.10.2 elad PCI_VENDOR_COMPAQ,
107 1.1.10.2 elad PCI_PRODUCT_COMPAQ_CSA6400EM,
108 1.1.10.2 elad "Compaq Smart Array 6400EM"
109 1.1.10.2 elad },
110 1.1.10.2 elad {
111 1.1.10.2 elad PCI_VENDOR_COMPAQ,
112 1.1.10.2 elad PCI_PRODUCT_COMPAQ_CSA6422,
113 1.1.10.2 elad "Compaq Smart Array 6422"
114 1.1.10.2 elad },
115 1.1.10.2 elad {
116 1.1.10.2 elad PCI_VENDOR_COMPAQ,
117 1.1.10.2 elad PCI_PRODUCT_COMPAQ_CSA64XX,
118 1.1.10.2 elad "Compaq Smart Array 64XX"
119 1.1.10.2 elad },
120 1.1.10.2 elad {
121 1.1.10.2 elad PCI_VENDOR_HP,
122 1.1.10.2 elad PCI_PRODUCT_HP_HPSAE200,
123 1.1.10.2 elad "Smart Array E200"
124 1.1.10.2 elad },
125 1.1.10.2 elad {
126 1.1.10.2 elad PCI_VENDOR_HP,
127 1.1.10.2 elad PCI_PRODUCT_HP_HPSAE200I_1,
128 1.1.10.2 elad "HP Smart Array E200I-1"
129 1.1.10.2 elad },
130 1.1.10.2 elad {
131 1.1.10.2 elad PCI_VENDOR_HP,
132 1.1.10.2 elad PCI_PRODUCT_HP_HPSAE200I_2,
133 1.1.10.2 elad "HP Smart Array E200I-2"
134 1.1.10.2 elad },
135 1.1.10.2 elad {
136 1.1.10.2 elad PCI_VENDOR_HP,
137 1.1.10.2 elad PCI_PRODUCT_HP_HPSAE200I_3,
138 1.1.10.2 elad "HP Smart Array E200I-3"
139 1.1.10.2 elad },
140 1.1.10.2 elad {
141 1.1.10.2 elad PCI_VENDOR_HP,
142 1.1.10.2 elad PCI_PRODUCT_HP_HPSAP600,
143 1.1.10.2 elad "HP Smart Array P600"
144 1.1.10.2 elad },
145 1.1.10.2 elad {
146 1.1.10.2 elad PCI_VENDOR_HP,
147 1.1.10.2 elad PCI_PRODUCT_HP_HPSAP800,
148 1.1.10.2 elad "HP Smart Array P800"
149 1.1.10.2 elad },
150 1.1.10.2 elad {
151 1.1.10.2 elad PCI_VENDOR_HP,
152 1.1.10.2 elad PCI_PRODUCT_HP_HPSAV100,
153 1.1.10.2 elad "HP Smart Array V100"
154 1.1.10.2 elad },
155 1.1.10.2 elad {
156 1.1.10.2 elad PCI_VENDOR_HP,
157 1.1.10.2 elad PCI_PRODUCT_HP_HPSA_1,
158 1.1.10.2 elad "HP Smart Array 1"
159 1.1.10.2 elad },
160 1.1.10.2 elad {
161 1.1.10.2 elad PCI_VENDOR_HP,
162 1.1.10.2 elad PCI_PRODUCT_HP_HPSA_2,
163 1.1.10.2 elad "HP Smart Array 2"
164 1.1.10.2 elad },
165 1.1.10.2 elad {
166 1.1.10.2 elad PCI_VENDOR_HP,
167 1.1.10.2 elad PCI_PRODUCT_HP_HPSA_3,
168 1.1.10.2 elad "HP Smart Array 3"
169 1.1.10.2 elad },
170 1.1.10.2 elad {
171 1.1.10.2 elad PCI_VENDOR_HP,
172 1.1.10.2 elad PCI_PRODUCT_HP_HPSA_4,
173 1.1.10.2 elad "HP Smart Array 4"
174 1.1.10.2 elad },
175 1.1.10.2 elad {
176 1.1.10.2 elad PCI_VENDOR_HP,
177 1.1.10.2 elad PCI_PRODUCT_HP_HPSA_5,
178 1.1.10.2 elad "HP Smart Array 5"
179 1.1.10.2 elad },
180 1.1.10.2 elad {
181 1.1.10.2 elad PCI_VENDOR_HP,
182 1.1.10.2 elad PCI_PRODUCT_HP_HPSA_6,
183 1.1.10.2 elad "HP Smart Array 6"
184 1.1.10.2 elad },
185 1.1.10.2 elad {
186 1.1.10.2 elad PCI_VENDOR_HP,
187 1.1.10.2 elad PCI_PRODUCT_HP_HPSA_7,
188 1.1.10.2 elad "HP Smart Array 7"
189 1.1.10.2 elad },
190 1.1.10.2 elad {
191 1.1.10.2 elad PCI_VENDOR_HP,
192 1.1.10.2 elad PCI_PRODUCT_HP_HPSA_8,
193 1.1.10.2 elad "HP Smart Array 8"
194 1.1.10.2 elad },
195 1.1.10.2 elad {
196 1.1.10.2 elad PCI_VENDOR_HP,
197 1.1.10.2 elad PCI_PRODUCT_HP_HPSA_9,
198 1.1.10.2 elad "HP Smart Array 9"
199 1.1.10.2 elad },
200 1.1.10.2 elad {
201 1.1.10.2 elad PCI_VENDOR_HP,
202 1.1.10.2 elad PCI_PRODUCT_HP_HPSA_10,
203 1.1.10.2 elad "HP Smart Array 10"
204 1.1.10.2 elad },
205 1.1.10.2 elad {
206 1.1.10.2 elad PCI_VENDOR_HP,
207 1.1.10.2 elad PCI_PRODUCT_HP_HPSA_11,
208 1.1.10.2 elad "HP Smart Array 11"
209 1.1.10.2 elad },
210 1.1.10.2 elad {
211 1.1.10.2 elad PCI_VENDOR_HP,
212 1.1.10.2 elad PCI_PRODUCT_HP_HPSA_12,
213 1.1.10.2 elad "HP Smart Array 12"
214 1.1.10.2 elad },
215 1.1.10.2 elad {
216 1.1.10.2 elad PCI_VENDOR_HP,
217 1.1.10.2 elad PCI_PRODUCT_HP_HPSA_13,
218 1.1.10.2 elad "HP Smart Array 13"
219 1.1.10.2 elad },
220 1.1.10.2 elad {
221 1.1.10.2 elad 0,
222 1.1.10.2 elad 0,
223 1.1.10.2 elad NULL
224 1.1.10.2 elad }
225 1.1.10.2 elad };
226 1.1.10.2 elad
227 1.1.10.2 elad int
228 1.1.10.2 elad ciss_pci_match(struct device *parent, struct cfdata *match, void *aux)
229 1.1.10.2 elad {
230 1.1.10.2 elad struct pci_attach_args *pa = aux;
231 1.1.10.2 elad pcireg_t reg = pci_conf_read(pa->pa_pc, pa->pa_tag, PCI_SUBSYS_ID_REG);
232 1.1.10.2 elad int i;
233 1.1.10.2 elad
234 1.1.10.2 elad for (i = 0; ciss_pci_devices[i].vendor; i++)
235 1.1.10.2 elad {
236 1.1.10.2 elad if ((PCI_VENDOR(pa->pa_id) == ciss_pci_devices[i].vendor &&
237 1.1.10.2 elad PCI_PRODUCT(pa->pa_id) == ciss_pci_devices[i].product) ||
238 1.1.10.2 elad (PCI_VENDOR(reg) == ciss_pci_devices[i].vendor &&
239 1.1.10.2 elad PCI_PRODUCT(reg) == ciss_pci_devices[i].product))
240 1.1.10.2 elad return 1;
241 1.1.10.2 elad }
242 1.1.10.2 elad
243 1.1.10.2 elad return 0;
244 1.1.10.2 elad }
245 1.1.10.2 elad
246 1.1.10.2 elad void
247 1.1.10.2 elad ciss_pci_attach(struct device *parent, struct device *self, void *aux)
248 1.1.10.2 elad {
249 1.1.10.2 elad struct ciss_softc *sc = (struct ciss_softc *)self;
250 1.1.10.2 elad struct pci_attach_args *pa = aux;
251 1.1.10.2 elad bus_size_t size, cfgsz;
252 1.1.10.2 elad pci_intr_handle_t ih;
253 1.1.10.2 elad const char *intrstr;
254 1.1.10.2 elad int cfg_bar, memtype;
255 1.1.10.2 elad pcireg_t reg = pci_conf_read(pa->pa_pc, pa->pa_tag, PCI_SUBSYS_ID_REG);
256 1.1.10.2 elad int i;
257 1.1.10.2 elad
258 1.1.10.2 elad for (i = 0; ciss_pci_devices[i].vendor; i++)
259 1.1.10.2 elad {
260 1.1.10.2 elad if ((PCI_VENDOR(pa->pa_id) == ciss_pci_devices[i].vendor &&
261 1.1.10.2 elad PCI_PRODUCT(pa->pa_id) == ciss_pci_devices[i].product) ||
262 1.1.10.2 elad (PCI_VENDOR(reg) == ciss_pci_devices[i].vendor &&
263 1.1.10.2 elad PCI_PRODUCT(reg) == ciss_pci_devices[i].product))
264 1.1.10.2 elad {
265 1.1.10.2 elad printf(": %s\n", ciss_pci_devices[i].name);
266 1.1.10.2 elad break;
267 1.1.10.2 elad }
268 1.1.10.2 elad }
269 1.1.10.2 elad
270 1.1.10.2 elad memtype = pci_mapreg_type(pa->pa_pc, pa->pa_tag, CISS_BAR);
271 1.1.10.2 elad if (memtype != (PCI_MAPREG_TYPE_MEM | PCI_MAPREG_MEM_TYPE_32BIT) &&
272 1.1.10.2 elad memtype != (PCI_MAPREG_TYPE_MEM | PCI_MAPREG_MEM_TYPE_64BIT)) {
273 1.1.10.2 elad printf(": wrong BAR type\n");
274 1.1.10.2 elad return;
275 1.1.10.2 elad }
276 1.1.10.2 elad if (pci_mapreg_map(pa, CISS_BAR, memtype, 0,
277 1.1.10.2 elad &sc->sc_iot, &sc->sc_ioh, NULL, &size)) {
278 1.1.10.2 elad printf(": can't map controller i/o space\n");
279 1.1.10.2 elad return;
280 1.1.10.2 elad }
281 1.1.10.2 elad sc->sc_dmat = pa->pa_dmat;
282 1.1.10.2 elad
283 1.1.10.2 elad sc->iem = CISS_READYENA;
284 1.1.10.2 elad reg = pci_conf_read(pa->pa_pc, pa->pa_tag, PCI_SUBSYS_ID_REG);
285 1.1.10.2 elad if (PCI_VENDOR(reg) == PCI_VENDOR_COMPAQ &&
286 1.1.10.2 elad (PCI_PRODUCT(reg) == PCI_PRODUCT_COMPAQ_CSA5i ||
287 1.1.10.2 elad PCI_PRODUCT(reg) == PCI_PRODUCT_COMPAQ_CSA532 ||
288 1.1.10.2 elad PCI_PRODUCT(reg) == PCI_PRODUCT_COMPAQ_CSA5312))
289 1.1.10.2 elad sc->iem = CISS_READYENAB;
290 1.1.10.2 elad
291 1.1.10.2 elad cfg_bar = bus_space_read_2(sc->sc_iot, sc->sc_ioh, CISS_CFG_BAR);
292 1.1.10.2 elad sc->cfgoff = bus_space_read_4(sc->sc_iot, sc->sc_ioh, CISS_CFG_OFF);
293 1.1.10.2 elad if (cfg_bar != CISS_BAR) {
294 1.1.10.2 elad if (pci_mapreg_map(pa, cfg_bar, PCI_MAPREG_TYPE_MEM, 0,
295 1.1.10.2 elad NULL, &sc->cfg_ioh, NULL, &cfgsz)) {
296 1.1.10.2 elad printf(": can't map controller config space\n");
297 1.1.10.2 elad bus_space_unmap(sc->sc_iot, sc->sc_ioh, size);
298 1.1.10.2 elad return;
299 1.1.10.2 elad }
300 1.1.10.2 elad } else {
301 1.1.10.2 elad sc->cfg_ioh = sc->sc_ioh;
302 1.1.10.2 elad cfgsz = size;
303 1.1.10.2 elad }
304 1.1.10.2 elad
305 1.1.10.2 elad if (sc->cfgoff + sizeof(struct ciss_config) > cfgsz) {
306 1.1.10.2 elad printf(": unfit config space\n");
307 1.1.10.2 elad bus_space_unmap(sc->sc_iot, sc->sc_ioh, size);
308 1.1.10.2 elad if (cfg_bar != CISS_BAR)
309 1.1.10.2 elad bus_space_unmap(sc->sc_iot, sc->cfg_ioh, cfgsz);
310 1.1.10.2 elad return;
311 1.1.10.2 elad }
312 1.1.10.2 elad
313 1.1.10.2 elad /* disable interrupts until ready */
314 1.1.10.2 elad bus_space_write_4(sc->sc_iot, sc->sc_ioh, CISS_IMR,
315 1.1.10.2 elad bus_space_read_4(sc->sc_iot, sc->sc_ioh, CISS_IMR) | sc->iem);
316 1.1.10.2 elad
317 1.1.10.2 elad if (pci_intr_map(pa, &ih)) {
318 1.1.10.2 elad printf(": can't map interrupt\n");
319 1.1.10.2 elad bus_space_unmap(sc->sc_iot, sc->sc_ioh, size);
320 1.1.10.2 elad if (cfg_bar != CISS_BAR)
321 1.1.10.2 elad bus_space_unmap(sc->sc_iot, sc->cfg_ioh, cfgsz);
322 1.1.10.2 elad return;
323 1.1.10.2 elad }
324 1.1.10.2 elad intrstr = pci_intr_string(pa->pa_pc, ih);
325 1.1.10.2 elad sc->sc_ih = pci_intr_establish(pa->pa_pc, ih, IPL_BIO, ciss_intr, sc);
326 1.1.10.2 elad if (!sc->sc_ih) {
327 1.1.10.2 elad printf("%s: can't establish interrupt", sc->sc_dev.dv_xname);
328 1.1.10.2 elad if (intrstr)
329 1.1.10.2 elad printf(" at %s", intrstr);
330 1.1.10.2 elad printf("\n");
331 1.1.10.2 elad bus_space_unmap(sc->sc_iot, sc->sc_ioh, size);
332 1.1.10.2 elad if (cfg_bar != CISS_BAR)
333 1.1.10.2 elad bus_space_unmap(sc->sc_iot, sc->cfg_ioh, cfgsz);
334 1.1.10.2 elad }
335 1.1.10.2 elad
336 1.1.10.2 elad printf("%s: interrupting at %s\n%s", sc->sc_dev.dv_xname, intrstr,
337 1.1.10.2 elad sc->sc_dev.dv_xname);
338 1.1.10.2 elad
339 1.1.10.2 elad if (ciss_attach(sc)) {
340 1.1.10.2 elad pci_intr_disestablish(pa->pa_pc, sc->sc_ih);
341 1.1.10.2 elad sc->sc_ih = NULL;
342 1.1.10.2 elad bus_space_unmap(sc->sc_iot, sc->sc_ioh, size);
343 1.1.10.2 elad if (cfg_bar != CISS_BAR)
344 1.1.10.2 elad bus_space_unmap(sc->sc_iot, sc->cfg_ioh, cfgsz);
345 1.1.10.2 elad return;
346 1.1.10.2 elad }
347 1.1.10.2 elad
348 1.1.10.2 elad /* enable interrupts now */
349 1.1.10.2 elad bus_space_write_4(sc->sc_iot, sc->sc_ioh, CISS_IMR,
350 1.1.10.2 elad bus_space_read_4(sc->sc_iot, sc->sc_ioh, CISS_IMR) & ~sc->iem);
351 1.1.10.2 elad }
352