if_cas.c revision 1.7.2.2 1 1.7.2.2 yamt /* $NetBSD: if_cas.c,v 1.7.2.2 2010/03/11 15:03:45 yamt Exp $ */
2 1.7.2.2 yamt /* $OpenBSD: if_cas.c,v 1.29 2009/11/29 16:19:38 kettenis Exp $ */
3 1.7.2.2 yamt
4 1.7.2.2 yamt /*
5 1.7.2.2 yamt *
6 1.7.2.2 yamt * Copyright (C) 2007 Mark Kettenis.
7 1.7.2.2 yamt * Copyright (C) 2001 Eduardo Horvath.
8 1.7.2.2 yamt * All rights reserved.
9 1.7.2.2 yamt *
10 1.7.2.2 yamt *
11 1.7.2.2 yamt * Redistribution and use in source and binary forms, with or without
12 1.7.2.2 yamt * modification, are permitted provided that the following conditions
13 1.7.2.2 yamt * are met:
14 1.7.2.2 yamt * 1. Redistributions of source code must retain the above copyright
15 1.7.2.2 yamt * notice, this list of conditions and the following disclaimer.
16 1.7.2.2 yamt * 2. Redistributions in binary form must reproduce the above copyright
17 1.7.2.2 yamt * notice, this list of conditions and the following disclaimer in the
18 1.7.2.2 yamt * documentation and/or other materials provided with the distribution.
19 1.7.2.2 yamt *
20 1.7.2.2 yamt * THIS SOFTWARE IS PROVIDED BY THE AUTHOR ``AS IS'' AND
21 1.7.2.2 yamt * ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
22 1.7.2.2 yamt * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
23 1.7.2.2 yamt * ARE DISCLAIMED. IN NO EVENT SHALL THE AUTHOR BE LIABLE
24 1.7.2.2 yamt * FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL
25 1.7.2.2 yamt * DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS
26 1.7.2.2 yamt * OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION)
27 1.7.2.2 yamt * HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
28 1.7.2.2 yamt * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
29 1.7.2.2 yamt * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF
30 1.7.2.2 yamt * SUCH DAMAGE.
31 1.7.2.2 yamt *
32 1.7.2.2 yamt */
33 1.7.2.2 yamt
34 1.7.2.2 yamt /*
35 1.7.2.2 yamt * Driver for Sun Cassini ethernet controllers.
36 1.7.2.2 yamt *
37 1.7.2.2 yamt * There are basically two variants of this chip: Cassini and
38 1.7.2.2 yamt * Cassini+. We can distinguish between the two by revision: 0x10 and
39 1.7.2.2 yamt * up are Cassini+. The most important difference is that Cassini+
40 1.7.2.2 yamt * has a second RX descriptor ring. Cassini+ will not work without
41 1.7.2.2 yamt * configuring that second ring. However, since we don't use it we
42 1.7.2.2 yamt * don't actually fill the descriptors, and only hand off the first
43 1.7.2.2 yamt * four to the chip.
44 1.7.2.2 yamt */
45 1.7.2.2 yamt
46 1.7.2.2 yamt #include <sys/cdefs.h>
47 1.7.2.2 yamt __KERNEL_RCSID(0, "$NetBSD: if_cas.c,v 1.7.2.2 2010/03/11 15:03:45 yamt Exp $");
48 1.7.2.2 yamt
49 1.7.2.2 yamt #include "opt_inet.h"
50 1.7.2.2 yamt
51 1.7.2.2 yamt #include <sys/param.h>
52 1.7.2.2 yamt #include <sys/systm.h>
53 1.7.2.2 yamt #include <sys/callout.h>
54 1.7.2.2 yamt #include <sys/mbuf.h>
55 1.7.2.2 yamt #include <sys/syslog.h>
56 1.7.2.2 yamt #include <sys/malloc.h>
57 1.7.2.2 yamt #include <sys/kernel.h>
58 1.7.2.2 yamt #include <sys/socket.h>
59 1.7.2.2 yamt #include <sys/ioctl.h>
60 1.7.2.2 yamt #include <sys/errno.h>
61 1.7.2.2 yamt #include <sys/device.h>
62 1.7.2.2 yamt
63 1.7.2.2 yamt #include <machine/endian.h>
64 1.7.2.2 yamt
65 1.7.2.2 yamt #include <uvm/uvm_extern.h>
66 1.7.2.2 yamt
67 1.7.2.2 yamt #include <net/if.h>
68 1.7.2.2 yamt #include <net/if_dl.h>
69 1.7.2.2 yamt #include <net/if_media.h>
70 1.7.2.2 yamt #include <net/if_ether.h>
71 1.7.2.2 yamt
72 1.7.2.2 yamt #ifdef INET
73 1.7.2.2 yamt #include <netinet/in.h>
74 1.7.2.2 yamt #include <netinet/in_systm.h>
75 1.7.2.2 yamt #include <netinet/in_var.h>
76 1.7.2.2 yamt #include <netinet/ip.h>
77 1.7.2.2 yamt #include <netinet/tcp.h>
78 1.7.2.2 yamt #include <netinet/udp.h>
79 1.7.2.2 yamt #endif
80 1.7.2.2 yamt
81 1.7.2.2 yamt #include <net/bpf.h>
82 1.7.2.2 yamt
83 1.7.2.2 yamt #include <sys/bus.h>
84 1.7.2.2 yamt #include <sys/intr.h>
85 1.7.2.2 yamt
86 1.7.2.2 yamt #include <dev/mii/mii.h>
87 1.7.2.2 yamt #include <dev/mii/miivar.h>
88 1.7.2.2 yamt #include <dev/mii/mii_bitbang.h>
89 1.7.2.2 yamt
90 1.7.2.2 yamt #include <dev/pci/pcivar.h>
91 1.7.2.2 yamt #include <dev/pci/pcireg.h>
92 1.7.2.2 yamt #include <dev/pci/pcidevs.h>
93 1.7.2.2 yamt #include <prop/proplib.h>
94 1.7.2.2 yamt
95 1.7.2.2 yamt #include <dev/pci/if_casreg.h>
96 1.7.2.2 yamt #include <dev/pci/if_casvar.h>
97 1.7.2.2 yamt
98 1.7.2.2 yamt #define TRIES 10000
99 1.7.2.2 yamt
100 1.7.2.2 yamt static bool cas_estintr(struct cas_softc *sc, int);
101 1.7.2.2 yamt bool cas_shutdown(device_t, int);
102 1.7.2.2 yamt static bool cas_suspend(device_t, const pmf_qual_t *);
103 1.7.2.2 yamt static bool cas_resume(device_t, const pmf_qual_t *);
104 1.7.2.2 yamt static int cas_detach(device_t, int);
105 1.7.2.2 yamt static void cas_partial_detach(struct cas_softc *, enum cas_attach_stage);
106 1.7.2.2 yamt
107 1.7.2.2 yamt int cas_match(device_t, cfdata_t, void *);
108 1.7.2.2 yamt void cas_attach(device_t, device_t, void *);
109 1.7.2.2 yamt
110 1.7.2.2 yamt
111 1.7.2.2 yamt CFATTACH_DECL3_NEW(cas, sizeof(struct cas_softc),
112 1.7.2.2 yamt cas_match, cas_attach, cas_detach, NULL, NULL, NULL,
113 1.7.2.2 yamt DVF_DETACH_SHUTDOWN);
114 1.7.2.2 yamt
115 1.7.2.2 yamt int cas_pci_enaddr(struct cas_softc *, struct pci_attach_args *, uint8_t *);
116 1.7.2.2 yamt
117 1.7.2.2 yamt void cas_config(struct cas_softc *, const uint8_t *);
118 1.7.2.2 yamt void cas_start(struct ifnet *);
119 1.7.2.2 yamt void cas_stop(struct ifnet *, int);
120 1.7.2.2 yamt int cas_ioctl(struct ifnet *, u_long, void *);
121 1.7.2.2 yamt void cas_tick(void *);
122 1.7.2.2 yamt void cas_watchdog(struct ifnet *);
123 1.7.2.2 yamt int cas_init(struct ifnet *);
124 1.7.2.2 yamt void cas_init_regs(struct cas_softc *);
125 1.7.2.2 yamt int cas_ringsize(int);
126 1.7.2.2 yamt int cas_cringsize(int);
127 1.7.2.2 yamt int cas_meminit(struct cas_softc *);
128 1.7.2.2 yamt void cas_mifinit(struct cas_softc *);
129 1.7.2.2 yamt int cas_bitwait(struct cas_softc *, bus_space_handle_t, int,
130 1.7.2.2 yamt u_int32_t, u_int32_t);
131 1.7.2.2 yamt void cas_reset(struct cas_softc *);
132 1.7.2.2 yamt int cas_reset_rx(struct cas_softc *);
133 1.7.2.2 yamt int cas_reset_tx(struct cas_softc *);
134 1.7.2.2 yamt int cas_disable_rx(struct cas_softc *);
135 1.7.2.2 yamt int cas_disable_tx(struct cas_softc *);
136 1.7.2.2 yamt void cas_rxdrain(struct cas_softc *);
137 1.7.2.2 yamt int cas_add_rxbuf(struct cas_softc *, int idx);
138 1.7.2.2 yamt void cas_iff(struct cas_softc *);
139 1.7.2.2 yamt int cas_encap(struct cas_softc *, struct mbuf *, u_int32_t *);
140 1.7.2.2 yamt
141 1.7.2.2 yamt /* MII methods & callbacks */
142 1.7.2.2 yamt int cas_mii_readreg(device_t, int, int);
143 1.7.2.2 yamt void cas_mii_writereg(device_t, int, int, int);
144 1.7.2.2 yamt void cas_mii_statchg(device_t);
145 1.7.2.2 yamt int cas_pcs_readreg(device_t, int, int);
146 1.7.2.2 yamt void cas_pcs_writereg(device_t, int, int, int);
147 1.7.2.2 yamt
148 1.7.2.2 yamt int cas_mediachange(struct ifnet *);
149 1.7.2.2 yamt void cas_mediastatus(struct ifnet *, struct ifmediareq *);
150 1.7.2.2 yamt
151 1.7.2.2 yamt int cas_eint(struct cas_softc *, u_int);
152 1.7.2.2 yamt int cas_rint(struct cas_softc *);
153 1.7.2.2 yamt int cas_tint(struct cas_softc *, u_int32_t);
154 1.7.2.2 yamt int cas_pint(struct cas_softc *);
155 1.7.2.2 yamt int cas_intr(void *);
156 1.7.2.2 yamt
157 1.7.2.2 yamt #ifdef CAS_DEBUG
158 1.7.2.2 yamt #define DPRINTF(sc, x) if ((sc)->sc_ethercom.ec_if.if_flags & IFF_DEBUG) \
159 1.7.2.2 yamt printf x
160 1.7.2.2 yamt #else
161 1.7.2.2 yamt #define DPRINTF(sc, x) /* nothing */
162 1.7.2.2 yamt #endif
163 1.7.2.2 yamt
164 1.7.2.2 yamt int
165 1.7.2.2 yamt cas_match(device_t parent, cfdata_t cf, void *aux)
166 1.7.2.2 yamt {
167 1.7.2.2 yamt struct pci_attach_args *pa = aux;
168 1.7.2.2 yamt
169 1.7.2.2 yamt if (PCI_VENDOR(pa->pa_id) == PCI_VENDOR_SUN &&
170 1.7.2.2 yamt (PCI_PRODUCT(pa->pa_id) == PCI_PRODUCT_SUN_CASSINI))
171 1.7.2.2 yamt return 1;
172 1.7.2.2 yamt
173 1.7.2.2 yamt if (PCI_VENDOR(pa->pa_id) == PCI_VENDOR_NS &&
174 1.7.2.2 yamt (PCI_PRODUCT(pa->pa_id) == PCI_PRODUCT_NS_SATURN))
175 1.7.2.2 yamt return 1;
176 1.7.2.2 yamt
177 1.7.2.2 yamt return 0;
178 1.7.2.2 yamt }
179 1.7.2.2 yamt
180 1.7.2.2 yamt #define PROMHDR_PTR_DATA 0x18
181 1.7.2.2 yamt #define PROMDATA_PTR_VPD 0x08
182 1.7.2.2 yamt #define PROMDATA_DATA2 0x0a
183 1.7.2.2 yamt
184 1.7.2.2 yamt static const u_int8_t cas_promhdr[] = { 0x55, 0xaa };
185 1.7.2.2 yamt static const u_int8_t cas_promdat[] = {
186 1.7.2.2 yamt 'P', 'C', 'I', 'R',
187 1.7.2.2 yamt PCI_VENDOR_SUN & 0xff, PCI_VENDOR_SUN >> 8,
188 1.7.2.2 yamt PCI_PRODUCT_SUN_CASSINI & 0xff, PCI_PRODUCT_SUN_CASSINI >> 8
189 1.7.2.2 yamt };
190 1.7.2.2 yamt
191 1.7.2.2 yamt static const u_int8_t cas_promdat2[] = {
192 1.7.2.2 yamt 0x18, 0x00, /* structure length */
193 1.7.2.2 yamt 0x00, /* structure revision */
194 1.7.2.2 yamt 0x00, /* interface revision */
195 1.7.2.2 yamt PCI_SUBCLASS_NETWORK_ETHERNET, /* subclass code */
196 1.7.2.2 yamt PCI_CLASS_NETWORK /* class code */
197 1.7.2.2 yamt };
198 1.7.2.2 yamt
199 1.7.2.2 yamt int
200 1.7.2.2 yamt cas_pci_enaddr(struct cas_softc *sc, struct pci_attach_args *pa,
201 1.7.2.2 yamt uint8_t *enaddr)
202 1.7.2.2 yamt {
203 1.7.2.2 yamt struct pci_vpd_largeres *res;
204 1.7.2.2 yamt struct pci_vpd *vpd;
205 1.7.2.2 yamt bus_space_handle_t romh;
206 1.7.2.2 yamt bus_space_tag_t romt;
207 1.7.2.2 yamt bus_size_t romsize = 0;
208 1.7.2.2 yamt u_int8_t buf[32], *desc;
209 1.7.2.2 yamt pcireg_t address;
210 1.7.2.2 yamt int dataoff, vpdoff, len;
211 1.7.2.2 yamt int rv = -1;
212 1.7.2.2 yamt
213 1.7.2.2 yamt if (pci_mapreg_map(pa, PCI_MAPREG_ROM, PCI_MAPREG_TYPE_MEM, 0,
214 1.7.2.2 yamt &romt, &romh, NULL, &romsize))
215 1.7.2.2 yamt return (-1);
216 1.7.2.2 yamt
217 1.7.2.2 yamt address = pci_conf_read(pa->pa_pc, pa->pa_tag, PCI_MAPREG_START);
218 1.7.2.2 yamt address |= PCI_MAPREG_ROM_ENABLE;
219 1.7.2.2 yamt pci_conf_write(pa->pa_pc, pa->pa_tag, PCI_MAPREG_START, address);
220 1.7.2.2 yamt
221 1.7.2.2 yamt bus_space_read_region_1(romt, romh, 0, buf, sizeof(buf));
222 1.7.2.2 yamt if (bcmp(buf, cas_promhdr, sizeof(cas_promhdr)))
223 1.7.2.2 yamt goto fail;
224 1.7.2.2 yamt
225 1.7.2.2 yamt dataoff = buf[PROMHDR_PTR_DATA] | (buf[PROMHDR_PTR_DATA + 1] << 8);
226 1.7.2.2 yamt if (dataoff < 0x1c)
227 1.7.2.2 yamt goto fail;
228 1.7.2.2 yamt
229 1.7.2.2 yamt bus_space_read_region_1(romt, romh, dataoff, buf, sizeof(buf));
230 1.7.2.2 yamt if (bcmp(buf, cas_promdat, sizeof(cas_promdat)) ||
231 1.7.2.2 yamt bcmp(buf + PROMDATA_DATA2, cas_promdat2, sizeof(cas_promdat2)))
232 1.7.2.2 yamt goto fail;
233 1.7.2.2 yamt
234 1.7.2.2 yamt vpdoff = buf[PROMDATA_PTR_VPD] | (buf[PROMDATA_PTR_VPD + 1] << 8);
235 1.7.2.2 yamt if (vpdoff < 0x1c)
236 1.7.2.2 yamt goto fail;
237 1.7.2.2 yamt
238 1.7.2.2 yamt next:
239 1.7.2.2 yamt bus_space_read_region_1(romt, romh, vpdoff, buf, sizeof(buf));
240 1.7.2.2 yamt if (!PCI_VPDRES_ISLARGE(buf[0]))
241 1.7.2.2 yamt goto fail;
242 1.7.2.2 yamt
243 1.7.2.2 yamt res = (struct pci_vpd_largeres *)buf;
244 1.7.2.2 yamt vpdoff += sizeof(*res);
245 1.7.2.2 yamt
246 1.7.2.2 yamt len = ((res->vpdres_len_msb << 8) + res->vpdres_len_lsb);
247 1.7.2.2 yamt switch(PCI_VPDRES_LARGE_NAME(res->vpdres_byte0)) {
248 1.7.2.2 yamt case PCI_VPDRES_TYPE_IDENTIFIER_STRING:
249 1.7.2.2 yamt /* Skip identifier string. */
250 1.7.2.2 yamt vpdoff += len;
251 1.7.2.2 yamt goto next;
252 1.7.2.2 yamt
253 1.7.2.2 yamt case PCI_VPDRES_TYPE_VPD:
254 1.7.2.2 yamt while (len > 0) {
255 1.7.2.2 yamt bus_space_read_region_1(romt, romh, vpdoff,
256 1.7.2.2 yamt buf, sizeof(buf));
257 1.7.2.2 yamt
258 1.7.2.2 yamt vpd = (struct pci_vpd *)buf;
259 1.7.2.2 yamt vpdoff += sizeof(*vpd) + vpd->vpd_len;
260 1.7.2.2 yamt len -= sizeof(*vpd) + vpd->vpd_len;
261 1.7.2.2 yamt
262 1.7.2.2 yamt /*
263 1.7.2.2 yamt * We're looking for an "Enhanced" VPD...
264 1.7.2.2 yamt */
265 1.7.2.2 yamt if (vpd->vpd_key0 != 'Z')
266 1.7.2.2 yamt continue;
267 1.7.2.2 yamt
268 1.7.2.2 yamt desc = buf + sizeof(*vpd);
269 1.7.2.2 yamt
270 1.7.2.2 yamt /*
271 1.7.2.2 yamt * ...which is an instance property...
272 1.7.2.2 yamt */
273 1.7.2.2 yamt if (desc[0] != 'I')
274 1.7.2.2 yamt continue;
275 1.7.2.2 yamt desc += 3;
276 1.7.2.2 yamt
277 1.7.2.2 yamt /*
278 1.7.2.2 yamt * ...that's a byte array with the proper
279 1.7.2.2 yamt * length for a MAC address...
280 1.7.2.2 yamt */
281 1.7.2.2 yamt if (desc[0] != 'B' || desc[1] != ETHER_ADDR_LEN)
282 1.7.2.2 yamt continue;
283 1.7.2.2 yamt desc += 2;
284 1.7.2.2 yamt
285 1.7.2.2 yamt /*
286 1.7.2.2 yamt * ...named "local-mac-address".
287 1.7.2.2 yamt */
288 1.7.2.2 yamt if (strcmp(desc, "local-mac-address") != 0)
289 1.7.2.2 yamt continue;
290 1.7.2.2 yamt desc += strlen("local-mac-address") + 1;
291 1.7.2.2 yamt
292 1.7.2.2 yamt memcpy(enaddr, desc, ETHER_ADDR_LEN);
293 1.7.2.2 yamt rv = 0;
294 1.7.2.2 yamt }
295 1.7.2.2 yamt break;
296 1.7.2.2 yamt
297 1.7.2.2 yamt default:
298 1.7.2.2 yamt goto fail;
299 1.7.2.2 yamt }
300 1.7.2.2 yamt
301 1.7.2.2 yamt fail:
302 1.7.2.2 yamt if (romsize != 0)
303 1.7.2.2 yamt bus_space_unmap(romt, romh, romsize);
304 1.7.2.2 yamt
305 1.7.2.2 yamt address = pci_conf_read(pa->pa_pc, pa->pa_tag, PCI_MAPREG_ROM);
306 1.7.2.2 yamt address &= ~PCI_MAPREG_ROM_ENABLE;
307 1.7.2.2 yamt pci_conf_write(pa->pa_pc, pa->pa_tag, PCI_MAPREG_ROM, address);
308 1.7.2.2 yamt
309 1.7.2.2 yamt return (rv);
310 1.7.2.2 yamt }
311 1.7.2.2 yamt
312 1.7.2.2 yamt void
313 1.7.2.2 yamt cas_attach(device_t parent, device_t self, void *aux)
314 1.7.2.2 yamt {
315 1.7.2.2 yamt struct pci_attach_args *pa = aux;
316 1.7.2.2 yamt struct cas_softc *sc = device_private(self);
317 1.7.2.2 yamt char devinfo[256];
318 1.7.2.2 yamt prop_data_t data;
319 1.7.2.2 yamt uint8_t enaddr[ETHER_ADDR_LEN];
320 1.7.2.2 yamt
321 1.7.2.2 yamt sc->sc_dev = self;
322 1.7.2.2 yamt pci_devinfo(pa->pa_id, pa->pa_class, 0, devinfo, sizeof(devinfo));
323 1.7.2.2 yamt sc->sc_rev = PCI_REVISION(pa->pa_class);
324 1.7.2.2 yamt aprint_normal(": %s (rev. 0x%02x)\n", devinfo, sc->sc_rev);
325 1.7.2.2 yamt sc->sc_dmatag = pa->pa_dmat;
326 1.7.2.2 yamt
327 1.7.2.2 yamt #define PCI_CAS_BASEADDR 0x10
328 1.7.2.2 yamt if (pci_mapreg_map(pa, PCI_CAS_BASEADDR, PCI_MAPREG_TYPE_MEM, 0,
329 1.7.2.2 yamt &sc->sc_memt, &sc->sc_memh, NULL, &sc->sc_size) != 0) {
330 1.7.2.2 yamt aprint_error_dev(sc->sc_dev,
331 1.7.2.2 yamt "unable to map device registers\n");
332 1.7.2.2 yamt return;
333 1.7.2.2 yamt }
334 1.7.2.2 yamt
335 1.7.2.2 yamt if ((data = prop_dictionary_get(device_properties(sc->sc_dev),
336 1.7.2.2 yamt "mac-address")) != NULL)
337 1.7.2.2 yamt memcpy(enaddr, prop_data_data_nocopy(data), ETHER_ADDR_LEN);
338 1.7.2.2 yamt else if (cas_pci_enaddr(sc, pa, enaddr) != 0)
339 1.7.2.2 yamt aprint_error_dev(sc->sc_dev, "no Ethernet address found\n");
340 1.7.2.2 yamt
341 1.7.2.2 yamt sc->sc_burst = 16; /* XXX */
342 1.7.2.2 yamt
343 1.7.2.2 yamt sc->sc_att_stage = CAS_ATT_BACKEND_0;
344 1.7.2.2 yamt
345 1.7.2.2 yamt if (pci_intr_map(pa, &sc->sc_handle) != 0) {
346 1.7.2.2 yamt aprint_error_dev(sc->sc_dev, "unable to map interrupt\n");
347 1.7.2.2 yamt bus_space_unmap(sc->sc_memt, sc->sc_memh, sc->sc_size);
348 1.7.2.2 yamt return;
349 1.7.2.2 yamt }
350 1.7.2.2 yamt sc->sc_pc = pa->pa_pc;
351 1.7.2.2 yamt if (!cas_estintr(sc, CAS_INTR_PCI)) {
352 1.7.2.2 yamt bus_space_unmap(sc->sc_memt, sc->sc_memh, sc->sc_size);
353 1.7.2.2 yamt aprint_error_dev(sc->sc_dev, "unable to establish interrupt\n");
354 1.7.2.2 yamt return;
355 1.7.2.2 yamt }
356 1.7.2.2 yamt
357 1.7.2.2 yamt sc->sc_att_stage = CAS_ATT_BACKEND_1;
358 1.7.2.2 yamt
359 1.7.2.2 yamt /*
360 1.7.2.2 yamt * call the main configure
361 1.7.2.2 yamt */
362 1.7.2.2 yamt cas_config(sc, enaddr);
363 1.7.2.2 yamt
364 1.7.2.2 yamt if (pmf_device_register1(sc->sc_dev,
365 1.7.2.2 yamt cas_suspend, cas_resume, cas_shutdown))
366 1.7.2.2 yamt pmf_class_network_register(sc->sc_dev, &sc->sc_ethercom.ec_if);
367 1.7.2.2 yamt else
368 1.7.2.2 yamt aprint_error_dev(sc->sc_dev,
369 1.7.2.2 yamt "could not establish power handlers\n");
370 1.7.2.2 yamt
371 1.7.2.2 yamt sc->sc_att_stage = CAS_ATT_FINISHED;
372 1.7.2.2 yamt /*FALLTHROUGH*/
373 1.7.2.2 yamt }
374 1.7.2.2 yamt
375 1.7.2.2 yamt /*
376 1.7.2.2 yamt * cas_config:
377 1.7.2.2 yamt *
378 1.7.2.2 yamt * Attach a Cassini interface to the system.
379 1.7.2.2 yamt */
380 1.7.2.2 yamt void
381 1.7.2.2 yamt cas_config(struct cas_softc *sc, const uint8_t *enaddr)
382 1.7.2.2 yamt {
383 1.7.2.2 yamt struct ifnet *ifp = &sc->sc_ethercom.ec_if;
384 1.7.2.2 yamt struct mii_data *mii = &sc->sc_mii;
385 1.7.2.2 yamt struct mii_softc *child;
386 1.7.2.2 yamt int i, error;
387 1.7.2.2 yamt
388 1.7.2.2 yamt /* Make sure the chip is stopped. */
389 1.7.2.2 yamt ifp->if_softc = sc;
390 1.7.2.2 yamt cas_reset(sc);
391 1.7.2.2 yamt
392 1.7.2.2 yamt /*
393 1.7.2.2 yamt * Allocate the control data structures, and create and load the
394 1.7.2.2 yamt * DMA map for it.
395 1.7.2.2 yamt */
396 1.7.2.2 yamt if ((error = bus_dmamem_alloc(sc->sc_dmatag,
397 1.7.2.2 yamt sizeof(struct cas_control_data), CAS_PAGE_SIZE, 0, &sc->sc_cdseg,
398 1.7.2.2 yamt 1, &sc->sc_cdnseg, 0)) != 0) {
399 1.7.2.2 yamt aprint_error_dev(sc->sc_dev,
400 1.7.2.2 yamt "unable to allocate control data, error = %d\n",
401 1.7.2.2 yamt error);
402 1.7.2.2 yamt cas_partial_detach(sc, CAS_ATT_0);
403 1.7.2.2 yamt }
404 1.7.2.2 yamt
405 1.7.2.2 yamt /* XXX should map this in with correct endianness */
406 1.7.2.2 yamt if ((error = bus_dmamem_map(sc->sc_dmatag, &sc->sc_cdseg, sc->sc_cdnseg,
407 1.7.2.2 yamt sizeof(struct cas_control_data), (void **)&sc->sc_control_data,
408 1.7.2.2 yamt BUS_DMA_COHERENT)) != 0) {
409 1.7.2.2 yamt aprint_error_dev(sc->sc_dev,
410 1.7.2.2 yamt "unable to map control data, error = %d\n", error);
411 1.7.2.2 yamt cas_partial_detach(sc, CAS_ATT_1);
412 1.7.2.2 yamt }
413 1.7.2.2 yamt
414 1.7.2.2 yamt if ((error = bus_dmamap_create(sc->sc_dmatag,
415 1.7.2.2 yamt sizeof(struct cas_control_data), 1,
416 1.7.2.2 yamt sizeof(struct cas_control_data), 0, 0, &sc->sc_cddmamap)) != 0) {
417 1.7.2.2 yamt aprint_error_dev(sc->sc_dev,
418 1.7.2.2 yamt "unable to create control data DMA map, error = %d\n", error);
419 1.7.2.2 yamt cas_partial_detach(sc, CAS_ATT_2);
420 1.7.2.2 yamt }
421 1.7.2.2 yamt
422 1.7.2.2 yamt if ((error = bus_dmamap_load(sc->sc_dmatag, sc->sc_cddmamap,
423 1.7.2.2 yamt sc->sc_control_data, sizeof(struct cas_control_data), NULL,
424 1.7.2.2 yamt 0)) != 0) {
425 1.7.2.2 yamt aprint_error_dev(sc->sc_dev,
426 1.7.2.2 yamt "unable to load control data DMA map, error = %d\n",
427 1.7.2.2 yamt error);
428 1.7.2.2 yamt cas_partial_detach(sc, CAS_ATT_3);
429 1.7.2.2 yamt }
430 1.7.2.2 yamt
431 1.7.2.2 yamt memset(sc->sc_control_data, 0, sizeof(struct cas_control_data));
432 1.7.2.2 yamt
433 1.7.2.2 yamt /*
434 1.7.2.2 yamt * Create the receive buffer DMA maps.
435 1.7.2.2 yamt */
436 1.7.2.2 yamt for (i = 0; i < CAS_NRXDESC; i++) {
437 1.7.2.2 yamt bus_dma_segment_t seg;
438 1.7.2.2 yamt char *kva;
439 1.7.2.2 yamt int rseg;
440 1.7.2.2 yamt
441 1.7.2.2 yamt if ((error = bus_dmamem_alloc(sc->sc_dmatag, CAS_PAGE_SIZE,
442 1.7.2.2 yamt CAS_PAGE_SIZE, 0, &seg, 1, &rseg, BUS_DMA_NOWAIT)) != 0) {
443 1.7.2.2 yamt aprint_error_dev(sc->sc_dev,
444 1.7.2.2 yamt "unable to alloc rx DMA mem %d, error = %d\n",
445 1.7.2.2 yamt i, error);
446 1.7.2.2 yamt cas_partial_detach(sc, CAS_ATT_5);
447 1.7.2.2 yamt }
448 1.7.2.2 yamt sc->sc_rxsoft[i].rxs_dmaseg = seg;
449 1.7.2.2 yamt
450 1.7.2.2 yamt if ((error = bus_dmamem_map(sc->sc_dmatag, &seg, rseg,
451 1.7.2.2 yamt CAS_PAGE_SIZE, (void **)&kva, BUS_DMA_NOWAIT)) != 0) {
452 1.7.2.2 yamt aprint_error_dev(sc->sc_dev,
453 1.7.2.2 yamt "unable to alloc rx DMA mem %d, error = %d\n",
454 1.7.2.2 yamt i, error);
455 1.7.2.2 yamt cas_partial_detach(sc, CAS_ATT_5);
456 1.7.2.2 yamt }
457 1.7.2.2 yamt sc->sc_rxsoft[i].rxs_kva = kva;
458 1.7.2.2 yamt
459 1.7.2.2 yamt if ((error = bus_dmamap_create(sc->sc_dmatag, CAS_PAGE_SIZE, 1,
460 1.7.2.2 yamt CAS_PAGE_SIZE, 0, 0, &sc->sc_rxsoft[i].rxs_dmamap)) != 0) {
461 1.7.2.2 yamt aprint_error_dev(sc->sc_dev,
462 1.7.2.2 yamt "unable to create rx DMA map %d, error = %d\n",
463 1.7.2.2 yamt i, error);
464 1.7.2.2 yamt cas_partial_detach(sc, CAS_ATT_5);
465 1.7.2.2 yamt }
466 1.7.2.2 yamt
467 1.7.2.2 yamt if ((error = bus_dmamap_load(sc->sc_dmatag,
468 1.7.2.2 yamt sc->sc_rxsoft[i].rxs_dmamap, kva, CAS_PAGE_SIZE, NULL,
469 1.7.2.2 yamt BUS_DMA_NOWAIT)) != 0) {
470 1.7.2.2 yamt aprint_error_dev(sc->sc_dev,
471 1.7.2.2 yamt "unable to load rx DMA map %d, error = %d\n",
472 1.7.2.2 yamt i, error);
473 1.7.2.2 yamt cas_partial_detach(sc, CAS_ATT_5);
474 1.7.2.2 yamt }
475 1.7.2.2 yamt }
476 1.7.2.2 yamt
477 1.7.2.2 yamt /*
478 1.7.2.2 yamt * Create the transmit buffer DMA maps.
479 1.7.2.2 yamt */
480 1.7.2.2 yamt for (i = 0; i < CAS_NTXDESC; i++) {
481 1.7.2.2 yamt if ((error = bus_dmamap_create(sc->sc_dmatag, MCLBYTES,
482 1.7.2.2 yamt CAS_NTXSEGS, MCLBYTES, 0, BUS_DMA_NOWAIT,
483 1.7.2.2 yamt &sc->sc_txd[i].sd_map)) != 0) {
484 1.7.2.2 yamt aprint_error_dev(sc->sc_dev,
485 1.7.2.2 yamt "unable to create tx DMA map %d, error = %d\n",
486 1.7.2.2 yamt i, error);
487 1.7.2.2 yamt cas_partial_detach(sc, CAS_ATT_6);
488 1.7.2.2 yamt }
489 1.7.2.2 yamt sc->sc_txd[i].sd_mbuf = NULL;
490 1.7.2.2 yamt }
491 1.7.2.2 yamt
492 1.7.2.2 yamt /*
493 1.7.2.2 yamt * From this point forward, the attachment cannot fail. A failure
494 1.7.2.2 yamt * before this point releases all resources that may have been
495 1.7.2.2 yamt * allocated.
496 1.7.2.2 yamt */
497 1.7.2.2 yamt
498 1.7.2.2 yamt /* Announce ourselves. */
499 1.7.2.2 yamt aprint_normal_dev(sc->sc_dev, "Ethernet address %s\n",
500 1.7.2.2 yamt ether_sprintf(enaddr));
501 1.7.2.2 yamt
502 1.7.2.2 yamt /* Get RX FIFO size */
503 1.7.2.2 yamt sc->sc_rxfifosize = 16 * 1024;
504 1.7.2.2 yamt
505 1.7.2.2 yamt /* Initialize ifnet structure. */
506 1.7.2.2 yamt strlcpy(ifp->if_xname, device_xname(sc->sc_dev), IFNAMSIZ);
507 1.7.2.2 yamt ifp->if_softc = sc;
508 1.7.2.2 yamt ifp->if_flags =
509 1.7.2.2 yamt IFF_BROADCAST | IFF_SIMPLEX | IFF_NOTRAILERS | IFF_MULTICAST;
510 1.7.2.2 yamt ifp->if_start = cas_start;
511 1.7.2.2 yamt ifp->if_ioctl = cas_ioctl;
512 1.7.2.2 yamt ifp->if_watchdog = cas_watchdog;
513 1.7.2.2 yamt ifp->if_stop = cas_stop;
514 1.7.2.2 yamt ifp->if_init = cas_init;
515 1.7.2.2 yamt IFQ_SET_MAXLEN(&ifp->if_snd, CAS_NTXDESC - 1);
516 1.7.2.2 yamt IFQ_SET_READY(&ifp->if_snd);
517 1.7.2.2 yamt
518 1.7.2.2 yamt /* Initialize ifmedia structures and MII info */
519 1.7.2.2 yamt mii->mii_ifp = ifp;
520 1.7.2.2 yamt mii->mii_readreg = cas_mii_readreg;
521 1.7.2.2 yamt mii->mii_writereg = cas_mii_writereg;
522 1.7.2.2 yamt mii->mii_statchg = cas_mii_statchg;
523 1.7.2.2 yamt
524 1.7.2.2 yamt ifmedia_init(&mii->mii_media, 0, cas_mediachange, cas_mediastatus);
525 1.7.2.2 yamt sc->sc_ethercom.ec_mii = mii;
526 1.7.2.2 yamt
527 1.7.2.2 yamt bus_space_write_4(sc->sc_memt, sc->sc_memh, CAS_MII_DATAPATH_MODE, 0);
528 1.7.2.2 yamt
529 1.7.2.2 yamt cas_mifinit(sc);
530 1.7.2.2 yamt
531 1.7.2.2 yamt if (sc->sc_mif_config & CAS_MIF_CONFIG_MDI1) {
532 1.7.2.2 yamt sc->sc_mif_config |= CAS_MIF_CONFIG_PHY_SEL;
533 1.7.2.2 yamt bus_space_write_4(sc->sc_memt, sc->sc_memh,
534 1.7.2.2 yamt CAS_MIF_CONFIG, sc->sc_mif_config);
535 1.7.2.2 yamt }
536 1.7.2.2 yamt
537 1.7.2.2 yamt mii_attach(sc->sc_dev, mii, 0xffffffff, MII_PHY_ANY,
538 1.7.2.2 yamt MII_OFFSET_ANY, 0);
539 1.7.2.2 yamt
540 1.7.2.2 yamt child = LIST_FIRST(&mii->mii_phys);
541 1.7.2.2 yamt if (child == NULL &&
542 1.7.2.2 yamt sc->sc_mif_config & (CAS_MIF_CONFIG_MDI0|CAS_MIF_CONFIG_MDI1)) {
543 1.7.2.2 yamt /*
544 1.7.2.2 yamt * Try the external PCS SERDES if we didn't find any
545 1.7.2.2 yamt * MII devices.
546 1.7.2.2 yamt */
547 1.7.2.2 yamt bus_space_write_4(sc->sc_memt, sc->sc_memh,
548 1.7.2.2 yamt CAS_MII_DATAPATH_MODE, CAS_MII_DATAPATH_SERDES);
549 1.7.2.2 yamt
550 1.7.2.2 yamt bus_space_write_4(sc->sc_memt, sc->sc_memh,
551 1.7.2.2 yamt CAS_MII_CONFIG, CAS_MII_CONFIG_ENABLE);
552 1.7.2.2 yamt
553 1.7.2.2 yamt mii->mii_readreg = cas_pcs_readreg;
554 1.7.2.2 yamt mii->mii_writereg = cas_pcs_writereg;
555 1.7.2.2 yamt
556 1.7.2.2 yamt mii_attach(sc->sc_dev, mii, 0xffffffff, MII_PHY_ANY,
557 1.7.2.2 yamt MII_OFFSET_ANY, MIIF_NOISOLATE);
558 1.7.2.2 yamt }
559 1.7.2.2 yamt
560 1.7.2.2 yamt child = LIST_FIRST(&mii->mii_phys);
561 1.7.2.2 yamt if (child == NULL) {
562 1.7.2.2 yamt /* No PHY attached */
563 1.7.2.2 yamt ifmedia_add(&sc->sc_media, IFM_ETHER|IFM_MANUAL, 0, NULL);
564 1.7.2.2 yamt ifmedia_set(&sc->sc_media, IFM_ETHER|IFM_MANUAL);
565 1.7.2.2 yamt } else {
566 1.7.2.2 yamt /*
567 1.7.2.2 yamt * Walk along the list of attached MII devices and
568 1.7.2.2 yamt * establish an `MII instance' to `phy number'
569 1.7.2.2 yamt * mapping. We'll use this mapping in media change
570 1.7.2.2 yamt * requests to determine which phy to use to program
571 1.7.2.2 yamt * the MIF configuration register.
572 1.7.2.2 yamt */
573 1.7.2.2 yamt for (; child != NULL; child = LIST_NEXT(child, mii_list)) {
574 1.7.2.2 yamt /*
575 1.7.2.2 yamt * Note: we support just two PHYs: the built-in
576 1.7.2.2 yamt * internal device and an external on the MII
577 1.7.2.2 yamt * connector.
578 1.7.2.2 yamt */
579 1.7.2.2 yamt if (child->mii_phy > 1 || child->mii_inst > 1) {
580 1.7.2.2 yamt aprint_error_dev(sc->sc_dev,
581 1.7.2.2 yamt "cannot accommodate MII device %s"
582 1.7.2.2 yamt " at phy %d, instance %d\n",
583 1.7.2.2 yamt device_xname(child->mii_dev),
584 1.7.2.2 yamt child->mii_phy, child->mii_inst);
585 1.7.2.2 yamt continue;
586 1.7.2.2 yamt }
587 1.7.2.2 yamt
588 1.7.2.2 yamt sc->sc_phys[child->mii_inst] = child->mii_phy;
589 1.7.2.2 yamt }
590 1.7.2.2 yamt
591 1.7.2.2 yamt /*
592 1.7.2.2 yamt * XXX - we can really do the following ONLY if the
593 1.7.2.2 yamt * phy indeed has the auto negotiation capability!!
594 1.7.2.2 yamt */
595 1.7.2.2 yamt ifmedia_set(&sc->sc_media, IFM_ETHER|IFM_AUTO);
596 1.7.2.2 yamt }
597 1.7.2.2 yamt
598 1.7.2.2 yamt /* claim 802.1q capability */
599 1.7.2.2 yamt sc->sc_ethercom.ec_capabilities |= ETHERCAP_VLAN_MTU;
600 1.7.2.2 yamt
601 1.7.2.2 yamt /* Attach the interface. */
602 1.7.2.2 yamt if_attach(ifp);
603 1.7.2.2 yamt ether_ifattach(ifp, enaddr);
604 1.7.2.2 yamt
605 1.7.2.2 yamt #if NRND > 0
606 1.7.2.2 yamt rnd_attach_source(&sc->rnd_source, device_xname(sc->sc_dev),
607 1.7.2.2 yamt RND_TYPE_NET, 0);
608 1.7.2.2 yamt #endif
609 1.7.2.2 yamt
610 1.7.2.2 yamt evcnt_attach_dynamic(&sc->sc_ev_intr, EVCNT_TYPE_INTR,
611 1.7.2.2 yamt NULL, device_xname(sc->sc_dev), "interrupts");
612 1.7.2.2 yamt
613 1.7.2.2 yamt callout_init(&sc->sc_tick_ch, 0);
614 1.7.2.2 yamt
615 1.7.2.2 yamt return;
616 1.7.2.2 yamt }
617 1.7.2.2 yamt
618 1.7.2.2 yamt int
619 1.7.2.2 yamt cas_detach(device_t self, int flags)
620 1.7.2.2 yamt {
621 1.7.2.2 yamt int i;
622 1.7.2.2 yamt struct cas_softc *sc = device_private(self);
623 1.7.2.2 yamt bus_space_tag_t t = sc->sc_memt;
624 1.7.2.2 yamt bus_space_handle_t h = sc->sc_memh;
625 1.7.2.2 yamt struct ifnet *ifp = &sc->sc_ethercom.ec_if;
626 1.7.2.2 yamt
627 1.7.2.2 yamt /*
628 1.7.2.2 yamt * Free any resources we've allocated during the failed attach
629 1.7.2.2 yamt * attempt. Do this in reverse order and fall through.
630 1.7.2.2 yamt */
631 1.7.2.2 yamt switch (sc->sc_att_stage) {
632 1.7.2.2 yamt case CAS_ATT_FINISHED:
633 1.7.2.2 yamt bus_space_write_4(t, h, CAS_INTMASK, ~(uint32_t)0);
634 1.7.2.2 yamt pmf_device_deregister(self);
635 1.7.2.2 yamt cas_stop(&sc->sc_ethercom.ec_if, 1);
636 1.7.2.2 yamt evcnt_detach(&sc->sc_ev_intr);
637 1.7.2.2 yamt
638 1.7.2.2 yamt #if NRND > 0
639 1.7.2.2 yamt rnd_detach_source(&sc->rnd_source);
640 1.7.2.2 yamt #endif
641 1.7.2.2 yamt
642 1.7.2.2 yamt ether_ifdetach(ifp);
643 1.7.2.2 yamt if_detach(ifp);
644 1.7.2.2 yamt ifmedia_delete_instance(&sc->sc_mii.mii_media, IFM_INST_ANY);
645 1.7.2.2 yamt
646 1.7.2.2 yamt callout_destroy(&sc->sc_tick_ch);
647 1.7.2.2 yamt
648 1.7.2.2 yamt mii_detach(&sc->sc_mii, MII_PHY_ANY, MII_OFFSET_ANY);
649 1.7.2.2 yamt
650 1.7.2.2 yamt /*FALLTHROUGH*/
651 1.7.2.2 yamt case CAS_ATT_MII:
652 1.7.2.2 yamt case CAS_ATT_7:
653 1.7.2.2 yamt case CAS_ATT_6:
654 1.7.2.2 yamt for (i = 0; i < CAS_NTXDESC; i++) {
655 1.7.2.2 yamt if (sc->sc_txd[i].sd_map != NULL)
656 1.7.2.2 yamt bus_dmamap_destroy(sc->sc_dmatag,
657 1.7.2.2 yamt sc->sc_txd[i].sd_map);
658 1.7.2.2 yamt }
659 1.7.2.2 yamt /*FALLTHROUGH*/
660 1.7.2.2 yamt case CAS_ATT_5:
661 1.7.2.2 yamt for (i = 0; i < CAS_NRXDESC; i++) {
662 1.7.2.2 yamt if (sc->sc_rxsoft[i].rxs_dmamap != NULL)
663 1.7.2.2 yamt bus_dmamap_unload(sc->sc_dmatag,
664 1.7.2.2 yamt sc->sc_rxsoft[i].rxs_dmamap);
665 1.7.2.2 yamt if (sc->sc_rxsoft[i].rxs_dmamap != NULL)
666 1.7.2.2 yamt bus_dmamap_destroy(sc->sc_dmatag,
667 1.7.2.2 yamt sc->sc_rxsoft[i].rxs_dmamap);
668 1.7.2.2 yamt if (sc->sc_rxsoft[i].rxs_kva != NULL)
669 1.7.2.2 yamt bus_dmamem_unmap(sc->sc_dmatag,
670 1.7.2.2 yamt sc->sc_rxsoft[i].rxs_kva, CAS_PAGE_SIZE);
671 1.7.2.2 yamt /* XXX need to check that bus_dmamem_alloc suceeded
672 1.7.2.2 yamt if (sc->sc_rxsoft[i].rxs_dmaseg != NULL)
673 1.7.2.2 yamt */
674 1.7.2.2 yamt bus_dmamem_free(sc->sc_dmatag,
675 1.7.2.2 yamt &(sc->sc_rxsoft[i].rxs_dmaseg), 1);
676 1.7.2.2 yamt }
677 1.7.2.2 yamt bus_dmamap_unload(sc->sc_dmatag, sc->sc_cddmamap);
678 1.7.2.2 yamt /*FALLTHROUGH*/
679 1.7.2.2 yamt case CAS_ATT_4:
680 1.7.2.2 yamt case CAS_ATT_3:
681 1.7.2.2 yamt bus_dmamap_destroy(sc->sc_dmatag, sc->sc_cddmamap);
682 1.7.2.2 yamt /*FALLTHROUGH*/
683 1.7.2.2 yamt case CAS_ATT_2:
684 1.7.2.2 yamt bus_dmamem_unmap(sc->sc_dmatag, sc->sc_control_data,
685 1.7.2.2 yamt sizeof(struct cas_control_data));
686 1.7.2.2 yamt /*FALLTHROUGH*/
687 1.7.2.2 yamt case CAS_ATT_1:
688 1.7.2.2 yamt bus_dmamem_free(sc->sc_dmatag, &sc->sc_cdseg, sc->sc_cdnseg);
689 1.7.2.2 yamt /*FALLTHROUGH*/
690 1.7.2.2 yamt case CAS_ATT_0:
691 1.7.2.2 yamt sc->sc_att_stage = CAS_ATT_0;
692 1.7.2.2 yamt /*FALLTHROUGH*/
693 1.7.2.2 yamt case CAS_ATT_BACKEND_2:
694 1.7.2.2 yamt case CAS_ATT_BACKEND_1:
695 1.7.2.2 yamt if (sc->sc_ih != NULL) {
696 1.7.2.2 yamt pci_intr_disestablish(sc->sc_pc, sc->sc_ih);
697 1.7.2.2 yamt sc->sc_ih = NULL;
698 1.7.2.2 yamt }
699 1.7.2.2 yamt bus_space_unmap(sc->sc_memt, sc->sc_memh, sc->sc_size);
700 1.7.2.2 yamt /*FALLTHROUGH*/
701 1.7.2.2 yamt case CAS_ATT_BACKEND_0:
702 1.7.2.2 yamt break;
703 1.7.2.2 yamt }
704 1.7.2.2 yamt return 0;
705 1.7.2.2 yamt }
706 1.7.2.2 yamt
707 1.7.2.2 yamt static void
708 1.7.2.2 yamt cas_partial_detach(struct cas_softc *sc, enum cas_attach_stage stage)
709 1.7.2.2 yamt {
710 1.7.2.2 yamt cfattach_t ca = device_cfattach(sc->sc_dev);
711 1.7.2.2 yamt
712 1.7.2.2 yamt sc->sc_att_stage = stage;
713 1.7.2.2 yamt (*ca->ca_detach)(sc->sc_dev, 0);
714 1.7.2.2 yamt }
715 1.7.2.2 yamt
716 1.7.2.2 yamt void
717 1.7.2.2 yamt cas_tick(void *arg)
718 1.7.2.2 yamt {
719 1.7.2.2 yamt struct cas_softc *sc = arg;
720 1.7.2.2 yamt struct ifnet *ifp = &sc->sc_ethercom.ec_if;
721 1.7.2.2 yamt bus_space_tag_t t = sc->sc_memt;
722 1.7.2.2 yamt bus_space_handle_t mac = sc->sc_memh;
723 1.7.2.2 yamt int s;
724 1.7.2.2 yamt u_int32_t v;
725 1.7.2.2 yamt
726 1.7.2.2 yamt /* unload collisions counters */
727 1.7.2.2 yamt v = bus_space_read_4(t, mac, CAS_MAC_EXCESS_COLL_CNT) +
728 1.7.2.2 yamt bus_space_read_4(t, mac, CAS_MAC_LATE_COLL_CNT);
729 1.7.2.2 yamt ifp->if_collisions += v +
730 1.7.2.2 yamt bus_space_read_4(t, mac, CAS_MAC_NORM_COLL_CNT) +
731 1.7.2.2 yamt bus_space_read_4(t, mac, CAS_MAC_FIRST_COLL_CNT);
732 1.7.2.2 yamt ifp->if_oerrors += v;
733 1.7.2.2 yamt
734 1.7.2.2 yamt /* read error counters */
735 1.7.2.2 yamt ifp->if_ierrors +=
736 1.7.2.2 yamt bus_space_read_4(t, mac, CAS_MAC_RX_LEN_ERR_CNT) +
737 1.7.2.2 yamt bus_space_read_4(t, mac, CAS_MAC_RX_ALIGN_ERR) +
738 1.7.2.2 yamt bus_space_read_4(t, mac, CAS_MAC_RX_CRC_ERR_CNT) +
739 1.7.2.2 yamt bus_space_read_4(t, mac, CAS_MAC_RX_CODE_VIOL);
740 1.7.2.2 yamt
741 1.7.2.2 yamt /* clear the hardware counters */
742 1.7.2.2 yamt bus_space_write_4(t, mac, CAS_MAC_NORM_COLL_CNT, 0);
743 1.7.2.2 yamt bus_space_write_4(t, mac, CAS_MAC_FIRST_COLL_CNT, 0);
744 1.7.2.2 yamt bus_space_write_4(t, mac, CAS_MAC_EXCESS_COLL_CNT, 0);
745 1.7.2.2 yamt bus_space_write_4(t, mac, CAS_MAC_LATE_COLL_CNT, 0);
746 1.7.2.2 yamt bus_space_write_4(t, mac, CAS_MAC_RX_LEN_ERR_CNT, 0);
747 1.7.2.2 yamt bus_space_write_4(t, mac, CAS_MAC_RX_ALIGN_ERR, 0);
748 1.7.2.2 yamt bus_space_write_4(t, mac, CAS_MAC_RX_CRC_ERR_CNT, 0);
749 1.7.2.2 yamt bus_space_write_4(t, mac, CAS_MAC_RX_CODE_VIOL, 0);
750 1.7.2.2 yamt
751 1.7.2.2 yamt s = splnet();
752 1.7.2.2 yamt mii_tick(&sc->sc_mii);
753 1.7.2.2 yamt splx(s);
754 1.7.2.2 yamt
755 1.7.2.2 yamt callout_reset(&sc->sc_tick_ch, hz, cas_tick, sc);
756 1.7.2.2 yamt }
757 1.7.2.2 yamt
758 1.7.2.2 yamt int
759 1.7.2.2 yamt cas_bitwait(struct cas_softc *sc, bus_space_handle_t h, int r,
760 1.7.2.2 yamt u_int32_t clr, u_int32_t set)
761 1.7.2.2 yamt {
762 1.7.2.2 yamt int i;
763 1.7.2.2 yamt u_int32_t reg;
764 1.7.2.2 yamt
765 1.7.2.2 yamt for (i = TRIES; i--; DELAY(100)) {
766 1.7.2.2 yamt reg = bus_space_read_4(sc->sc_memt, h, r);
767 1.7.2.2 yamt if ((reg & clr) == 0 && (reg & set) == set)
768 1.7.2.2 yamt return (1);
769 1.7.2.2 yamt }
770 1.7.2.2 yamt
771 1.7.2.2 yamt return (0);
772 1.7.2.2 yamt }
773 1.7.2.2 yamt
774 1.7.2.2 yamt void
775 1.7.2.2 yamt cas_reset(struct cas_softc *sc)
776 1.7.2.2 yamt {
777 1.7.2.2 yamt bus_space_tag_t t = sc->sc_memt;
778 1.7.2.2 yamt bus_space_handle_t h = sc->sc_memh;
779 1.7.2.2 yamt int s;
780 1.7.2.2 yamt
781 1.7.2.2 yamt s = splnet();
782 1.7.2.2 yamt DPRINTF(sc, ("%s: cas_reset\n", device_xname(sc->sc_dev)));
783 1.7.2.2 yamt cas_reset_rx(sc);
784 1.7.2.2 yamt cas_reset_tx(sc);
785 1.7.2.2 yamt
786 1.7.2.2 yamt /* Do a full reset */
787 1.7.2.2 yamt bus_space_write_4(t, h, CAS_RESET,
788 1.7.2.2 yamt CAS_RESET_RX | CAS_RESET_TX | CAS_RESET_BLOCK_PCS);
789 1.7.2.2 yamt if (!cas_bitwait(sc, h, CAS_RESET, CAS_RESET_RX | CAS_RESET_TX, 0))
790 1.7.2.2 yamt aprint_error_dev(sc->sc_dev, "cannot reset device\n");
791 1.7.2.2 yamt splx(s);
792 1.7.2.2 yamt }
793 1.7.2.2 yamt
794 1.7.2.2 yamt
795 1.7.2.2 yamt /*
796 1.7.2.2 yamt * cas_rxdrain:
797 1.7.2.2 yamt *
798 1.7.2.2 yamt * Drain the receive queue.
799 1.7.2.2 yamt */
800 1.7.2.2 yamt void
801 1.7.2.2 yamt cas_rxdrain(struct cas_softc *sc)
802 1.7.2.2 yamt {
803 1.7.2.2 yamt /* Nothing to do yet. */
804 1.7.2.2 yamt }
805 1.7.2.2 yamt
806 1.7.2.2 yamt /*
807 1.7.2.2 yamt * Reset the whole thing.
808 1.7.2.2 yamt */
809 1.7.2.2 yamt void
810 1.7.2.2 yamt cas_stop(struct ifnet *ifp, int disable)
811 1.7.2.2 yamt {
812 1.7.2.2 yamt struct cas_softc *sc = (struct cas_softc *)ifp->if_softc;
813 1.7.2.2 yamt struct cas_sxd *sd;
814 1.7.2.2 yamt u_int32_t i;
815 1.7.2.2 yamt
816 1.7.2.2 yamt DPRINTF(sc, ("%s: cas_stop\n", device_xname(sc->sc_dev)));
817 1.7.2.2 yamt
818 1.7.2.2 yamt callout_stop(&sc->sc_tick_ch);
819 1.7.2.2 yamt
820 1.7.2.2 yamt /*
821 1.7.2.2 yamt * Mark the interface down and cancel the watchdog timer.
822 1.7.2.2 yamt */
823 1.7.2.2 yamt ifp->if_flags &= ~(IFF_RUNNING | IFF_OACTIVE);
824 1.7.2.2 yamt ifp->if_timer = 0;
825 1.7.2.2 yamt
826 1.7.2.2 yamt mii_down(&sc->sc_mii);
827 1.7.2.2 yamt
828 1.7.2.2 yamt cas_reset_rx(sc);
829 1.7.2.2 yamt cas_reset_tx(sc);
830 1.7.2.2 yamt
831 1.7.2.2 yamt /*
832 1.7.2.2 yamt * Release any queued transmit buffers.
833 1.7.2.2 yamt */
834 1.7.2.2 yamt for (i = 0; i < CAS_NTXDESC; i++) {
835 1.7.2.2 yamt sd = &sc->sc_txd[i];
836 1.7.2.2 yamt if (sd->sd_mbuf != NULL) {
837 1.7.2.2 yamt bus_dmamap_sync(sc->sc_dmatag, sd->sd_map, 0,
838 1.7.2.2 yamt sd->sd_map->dm_mapsize, BUS_DMASYNC_POSTWRITE);
839 1.7.2.2 yamt bus_dmamap_unload(sc->sc_dmatag, sd->sd_map);
840 1.7.2.2 yamt m_freem(sd->sd_mbuf);
841 1.7.2.2 yamt sd->sd_mbuf = NULL;
842 1.7.2.2 yamt }
843 1.7.2.2 yamt }
844 1.7.2.2 yamt sc->sc_tx_cnt = sc->sc_tx_prod = sc->sc_tx_cons = 0;
845 1.7.2.2 yamt
846 1.7.2.2 yamt if (disable)
847 1.7.2.2 yamt cas_rxdrain(sc);
848 1.7.2.2 yamt }
849 1.7.2.2 yamt
850 1.7.2.2 yamt
851 1.7.2.2 yamt /*
852 1.7.2.2 yamt * Reset the receiver
853 1.7.2.2 yamt */
854 1.7.2.2 yamt int
855 1.7.2.2 yamt cas_reset_rx(struct cas_softc *sc)
856 1.7.2.2 yamt {
857 1.7.2.2 yamt bus_space_tag_t t = sc->sc_memt;
858 1.7.2.2 yamt bus_space_handle_t h = sc->sc_memh;
859 1.7.2.2 yamt
860 1.7.2.2 yamt /*
861 1.7.2.2 yamt * Resetting while DMA is in progress can cause a bus hang, so we
862 1.7.2.2 yamt * disable DMA first.
863 1.7.2.2 yamt */
864 1.7.2.2 yamt cas_disable_rx(sc);
865 1.7.2.2 yamt bus_space_write_4(t, h, CAS_RX_CONFIG, 0);
866 1.7.2.2 yamt /* Wait till it finishes */
867 1.7.2.2 yamt if (!cas_bitwait(sc, h, CAS_RX_CONFIG, 1, 0))
868 1.7.2.2 yamt aprint_error_dev(sc->sc_dev, "cannot disable rx dma\n");
869 1.7.2.2 yamt /* Wait 5ms extra. */
870 1.7.2.2 yamt delay(5000);
871 1.7.2.2 yamt
872 1.7.2.2 yamt /* Finally, reset the ERX */
873 1.7.2.2 yamt bus_space_write_4(t, h, CAS_RESET, CAS_RESET_RX);
874 1.7.2.2 yamt /* Wait till it finishes */
875 1.7.2.2 yamt if (!cas_bitwait(sc, h, CAS_RESET, CAS_RESET_RX, 0)) {
876 1.7.2.2 yamt aprint_error_dev(sc->sc_dev, "cannot reset receiver\n");
877 1.7.2.2 yamt return (1);
878 1.7.2.2 yamt }
879 1.7.2.2 yamt return (0);
880 1.7.2.2 yamt }
881 1.7.2.2 yamt
882 1.7.2.2 yamt
883 1.7.2.2 yamt /*
884 1.7.2.2 yamt * Reset the transmitter
885 1.7.2.2 yamt */
886 1.7.2.2 yamt int
887 1.7.2.2 yamt cas_reset_tx(struct cas_softc *sc)
888 1.7.2.2 yamt {
889 1.7.2.2 yamt bus_space_tag_t t = sc->sc_memt;
890 1.7.2.2 yamt bus_space_handle_t h = sc->sc_memh;
891 1.7.2.2 yamt
892 1.7.2.2 yamt /*
893 1.7.2.2 yamt * Resetting while DMA is in progress can cause a bus hang, so we
894 1.7.2.2 yamt * disable DMA first.
895 1.7.2.2 yamt */
896 1.7.2.2 yamt cas_disable_tx(sc);
897 1.7.2.2 yamt bus_space_write_4(t, h, CAS_TX_CONFIG, 0);
898 1.7.2.2 yamt /* Wait till it finishes */
899 1.7.2.2 yamt if (!cas_bitwait(sc, h, CAS_TX_CONFIG, 1, 0))
900 1.7.2.2 yamt aprint_error_dev(sc->sc_dev, "cannot disable tx dma\n");
901 1.7.2.2 yamt /* Wait 5ms extra. */
902 1.7.2.2 yamt delay(5000);
903 1.7.2.2 yamt
904 1.7.2.2 yamt /* Finally, reset the ETX */
905 1.7.2.2 yamt bus_space_write_4(t, h, CAS_RESET, CAS_RESET_TX);
906 1.7.2.2 yamt /* Wait till it finishes */
907 1.7.2.2 yamt if (!cas_bitwait(sc, h, CAS_RESET, CAS_RESET_TX, 0)) {
908 1.7.2.2 yamt aprint_error_dev(sc->sc_dev, "cannot reset transmitter\n");
909 1.7.2.2 yamt return (1);
910 1.7.2.2 yamt }
911 1.7.2.2 yamt return (0);
912 1.7.2.2 yamt }
913 1.7.2.2 yamt
914 1.7.2.2 yamt /*
915 1.7.2.2 yamt * Disable receiver.
916 1.7.2.2 yamt */
917 1.7.2.2 yamt int
918 1.7.2.2 yamt cas_disable_rx(struct cas_softc *sc)
919 1.7.2.2 yamt {
920 1.7.2.2 yamt bus_space_tag_t t = sc->sc_memt;
921 1.7.2.2 yamt bus_space_handle_t h = sc->sc_memh;
922 1.7.2.2 yamt u_int32_t cfg;
923 1.7.2.2 yamt
924 1.7.2.2 yamt /* Flip the enable bit */
925 1.7.2.2 yamt cfg = bus_space_read_4(t, h, CAS_MAC_RX_CONFIG);
926 1.7.2.2 yamt cfg &= ~CAS_MAC_RX_ENABLE;
927 1.7.2.2 yamt bus_space_write_4(t, h, CAS_MAC_RX_CONFIG, cfg);
928 1.7.2.2 yamt
929 1.7.2.2 yamt /* Wait for it to finish */
930 1.7.2.2 yamt return (cas_bitwait(sc, h, CAS_MAC_RX_CONFIG, CAS_MAC_RX_ENABLE, 0));
931 1.7.2.2 yamt }
932 1.7.2.2 yamt
933 1.7.2.2 yamt /*
934 1.7.2.2 yamt * Disable transmitter.
935 1.7.2.2 yamt */
936 1.7.2.2 yamt int
937 1.7.2.2 yamt cas_disable_tx(struct cas_softc *sc)
938 1.7.2.2 yamt {
939 1.7.2.2 yamt bus_space_tag_t t = sc->sc_memt;
940 1.7.2.2 yamt bus_space_handle_t h = sc->sc_memh;
941 1.7.2.2 yamt u_int32_t cfg;
942 1.7.2.2 yamt
943 1.7.2.2 yamt /* Flip the enable bit */
944 1.7.2.2 yamt cfg = bus_space_read_4(t, h, CAS_MAC_TX_CONFIG);
945 1.7.2.2 yamt cfg &= ~CAS_MAC_TX_ENABLE;
946 1.7.2.2 yamt bus_space_write_4(t, h, CAS_MAC_TX_CONFIG, cfg);
947 1.7.2.2 yamt
948 1.7.2.2 yamt /* Wait for it to finish */
949 1.7.2.2 yamt return (cas_bitwait(sc, h, CAS_MAC_TX_CONFIG, CAS_MAC_TX_ENABLE, 0));
950 1.7.2.2 yamt }
951 1.7.2.2 yamt
952 1.7.2.2 yamt /*
953 1.7.2.2 yamt * Initialize interface.
954 1.7.2.2 yamt */
955 1.7.2.2 yamt int
956 1.7.2.2 yamt cas_meminit(struct cas_softc *sc)
957 1.7.2.2 yamt {
958 1.7.2.2 yamt struct cas_rxsoft *rxs;
959 1.7.2.2 yamt int i, error;
960 1.7.2.2 yamt
961 1.7.2.2 yamt rxs = (void *)&error;
962 1.7.2.2 yamt
963 1.7.2.2 yamt /*
964 1.7.2.2 yamt * Initialize the transmit descriptor ring.
965 1.7.2.2 yamt */
966 1.7.2.2 yamt for (i = 0; i < CAS_NTXDESC; i++) {
967 1.7.2.2 yamt sc->sc_txdescs[i].cd_flags = 0;
968 1.7.2.2 yamt sc->sc_txdescs[i].cd_addr = 0;
969 1.7.2.2 yamt }
970 1.7.2.2 yamt CAS_CDTXSYNC(sc, 0, CAS_NTXDESC,
971 1.7.2.2 yamt BUS_DMASYNC_PREREAD|BUS_DMASYNC_PREWRITE);
972 1.7.2.2 yamt
973 1.7.2.2 yamt /*
974 1.7.2.2 yamt * Initialize the receive descriptor and receive job
975 1.7.2.2 yamt * descriptor rings.
976 1.7.2.2 yamt */
977 1.7.2.2 yamt for (i = 0; i < CAS_NRXDESC; i++)
978 1.7.2.2 yamt CAS_INIT_RXDESC(sc, i, i);
979 1.7.2.2 yamt sc->sc_rxdptr = 0;
980 1.7.2.2 yamt sc->sc_rxptr = 0;
981 1.7.2.2 yamt
982 1.7.2.2 yamt /*
983 1.7.2.2 yamt * Initialize the receive completion ring.
984 1.7.2.2 yamt */
985 1.7.2.2 yamt for (i = 0; i < CAS_NRXCOMP; i++) {
986 1.7.2.2 yamt sc->sc_rxcomps[i].cc_word[0] = 0;
987 1.7.2.2 yamt sc->sc_rxcomps[i].cc_word[1] = 0;
988 1.7.2.2 yamt sc->sc_rxcomps[i].cc_word[2] = 0;
989 1.7.2.2 yamt sc->sc_rxcomps[i].cc_word[3] = CAS_DMA_WRITE(CAS_RC3_OWN);
990 1.7.2.2 yamt CAS_CDRXCSYNC(sc, i,
991 1.7.2.2 yamt BUS_DMASYNC_PREREAD|BUS_DMASYNC_PREWRITE);
992 1.7.2.2 yamt }
993 1.7.2.2 yamt
994 1.7.2.2 yamt return (0);
995 1.7.2.2 yamt }
996 1.7.2.2 yamt
997 1.7.2.2 yamt int
998 1.7.2.2 yamt cas_ringsize(int sz)
999 1.7.2.2 yamt {
1000 1.7.2.2 yamt switch (sz) {
1001 1.7.2.2 yamt case 32:
1002 1.7.2.2 yamt return CAS_RING_SZ_32;
1003 1.7.2.2 yamt case 64:
1004 1.7.2.2 yamt return CAS_RING_SZ_64;
1005 1.7.2.2 yamt case 128:
1006 1.7.2.2 yamt return CAS_RING_SZ_128;
1007 1.7.2.2 yamt case 256:
1008 1.7.2.2 yamt return CAS_RING_SZ_256;
1009 1.7.2.2 yamt case 512:
1010 1.7.2.2 yamt return CAS_RING_SZ_512;
1011 1.7.2.2 yamt case 1024:
1012 1.7.2.2 yamt return CAS_RING_SZ_1024;
1013 1.7.2.2 yamt case 2048:
1014 1.7.2.2 yamt return CAS_RING_SZ_2048;
1015 1.7.2.2 yamt case 4096:
1016 1.7.2.2 yamt return CAS_RING_SZ_4096;
1017 1.7.2.2 yamt case 8192:
1018 1.7.2.2 yamt return CAS_RING_SZ_8192;
1019 1.7.2.2 yamt default:
1020 1.7.2.2 yamt aprint_error("cas: invalid Receive Descriptor ring size %d\n",
1021 1.7.2.2 yamt sz);
1022 1.7.2.2 yamt return CAS_RING_SZ_32;
1023 1.7.2.2 yamt }
1024 1.7.2.2 yamt }
1025 1.7.2.2 yamt
1026 1.7.2.2 yamt int
1027 1.7.2.2 yamt cas_cringsize(int sz)
1028 1.7.2.2 yamt {
1029 1.7.2.2 yamt int i;
1030 1.7.2.2 yamt
1031 1.7.2.2 yamt for (i = 0; i < 9; i++)
1032 1.7.2.2 yamt if (sz == (128 << i))
1033 1.7.2.2 yamt return i;
1034 1.7.2.2 yamt
1035 1.7.2.2 yamt aprint_error("cas: invalid completion ring size %d\n", sz);
1036 1.7.2.2 yamt return 128;
1037 1.7.2.2 yamt }
1038 1.7.2.2 yamt
1039 1.7.2.2 yamt /*
1040 1.7.2.2 yamt * Initialization of interface; set up initialization block
1041 1.7.2.2 yamt * and transmit/receive descriptor rings.
1042 1.7.2.2 yamt */
1043 1.7.2.2 yamt int
1044 1.7.2.2 yamt cas_init(struct ifnet *ifp)
1045 1.7.2.2 yamt {
1046 1.7.2.2 yamt struct cas_softc *sc = (struct cas_softc *)ifp->if_softc;
1047 1.7.2.2 yamt bus_space_tag_t t = sc->sc_memt;
1048 1.7.2.2 yamt bus_space_handle_t h = sc->sc_memh;
1049 1.7.2.2 yamt int s;
1050 1.7.2.2 yamt u_int max_frame_size;
1051 1.7.2.2 yamt u_int32_t v;
1052 1.7.2.2 yamt
1053 1.7.2.2 yamt s = splnet();
1054 1.7.2.2 yamt
1055 1.7.2.2 yamt DPRINTF(sc, ("%s: cas_init: calling stop\n", device_xname(sc->sc_dev)));
1056 1.7.2.2 yamt /*
1057 1.7.2.2 yamt * Initialization sequence. The numbered steps below correspond
1058 1.7.2.2 yamt * to the sequence outlined in section 6.3.5.1 in the Ethernet
1059 1.7.2.2 yamt * Channel Engine manual (part of the PCIO manual).
1060 1.7.2.2 yamt * See also the STP2002-STQ document from Sun Microsystems.
1061 1.7.2.2 yamt */
1062 1.7.2.2 yamt
1063 1.7.2.2 yamt /* step 1 & 2. Reset the Ethernet Channel */
1064 1.7.2.2 yamt cas_stop(ifp, 0);
1065 1.7.2.2 yamt cas_reset(sc);
1066 1.7.2.2 yamt DPRINTF(sc, ("%s: cas_init: restarting\n", device_xname(sc->sc_dev)));
1067 1.7.2.2 yamt
1068 1.7.2.2 yamt /* Re-initialize the MIF */
1069 1.7.2.2 yamt cas_mifinit(sc);
1070 1.7.2.2 yamt
1071 1.7.2.2 yamt /* step 3. Setup data structures in host memory */
1072 1.7.2.2 yamt cas_meminit(sc);
1073 1.7.2.2 yamt
1074 1.7.2.2 yamt /* step 4. TX MAC registers & counters */
1075 1.7.2.2 yamt cas_init_regs(sc);
1076 1.7.2.2 yamt max_frame_size = ETHER_MAX_LEN + ETHER_VLAN_ENCAP_LEN;
1077 1.7.2.2 yamt v = (max_frame_size) | (0x2000 << 16) /* Burst size */;
1078 1.7.2.2 yamt bus_space_write_4(t, h, CAS_MAC_MAC_MAX_FRAME, v);
1079 1.7.2.2 yamt
1080 1.7.2.2 yamt /* step 5. RX MAC registers & counters */
1081 1.7.2.2 yamt cas_iff(sc);
1082 1.7.2.2 yamt
1083 1.7.2.2 yamt /* step 6 & 7. Program Descriptor Ring Base Addresses */
1084 1.7.2.2 yamt KASSERT((CAS_CDTXADDR(sc, 0) & 0x1fff) == 0);
1085 1.7.2.2 yamt bus_space_write_4(t, h, CAS_TX_RING_PTR_HI,
1086 1.7.2.2 yamt (((uint64_t)CAS_CDTXADDR(sc,0)) >> 32));
1087 1.7.2.2 yamt bus_space_write_4(t, h, CAS_TX_RING_PTR_LO, CAS_CDTXADDR(sc, 0));
1088 1.7.2.2 yamt
1089 1.7.2.2 yamt KASSERT((CAS_CDRXADDR(sc, 0) & 0x1fff) == 0);
1090 1.7.2.2 yamt bus_space_write_4(t, h, CAS_RX_DRING_PTR_HI,
1091 1.7.2.2 yamt (((uint64_t)CAS_CDRXADDR(sc,0)) >> 32));
1092 1.7.2.2 yamt bus_space_write_4(t, h, CAS_RX_DRING_PTR_LO, CAS_CDRXADDR(sc, 0));
1093 1.7.2.2 yamt
1094 1.7.2.2 yamt KASSERT((CAS_CDRXCADDR(sc, 0) & 0x1fff) == 0);
1095 1.7.2.2 yamt bus_space_write_4(t, h, CAS_RX_CRING_PTR_HI,
1096 1.7.2.2 yamt (((uint64_t)CAS_CDRXCADDR(sc,0)) >> 32));
1097 1.7.2.2 yamt bus_space_write_4(t, h, CAS_RX_CRING_PTR_LO, CAS_CDRXCADDR(sc, 0));
1098 1.7.2.2 yamt
1099 1.7.2.2 yamt if (CAS_PLUS(sc)) {
1100 1.7.2.2 yamt KASSERT((CAS_CDRXADDR2(sc, 0) & 0x1fff) == 0);
1101 1.7.2.2 yamt bus_space_write_4(t, h, CAS_RX_DRING_PTR_HI2,
1102 1.7.2.2 yamt (((uint64_t)CAS_CDRXADDR2(sc,0)) >> 32));
1103 1.7.2.2 yamt bus_space_write_4(t, h, CAS_RX_DRING_PTR_LO2,
1104 1.7.2.2 yamt CAS_CDRXADDR2(sc, 0));
1105 1.7.2.2 yamt }
1106 1.7.2.2 yamt
1107 1.7.2.2 yamt /* step 8. Global Configuration & Interrupt Mask */
1108 1.7.2.2 yamt cas_estintr(sc, CAS_INTR_REG);
1109 1.7.2.2 yamt
1110 1.7.2.2 yamt /* step 9. ETX Configuration: use mostly default values */
1111 1.7.2.2 yamt
1112 1.7.2.2 yamt /* Enable DMA */
1113 1.7.2.2 yamt v = cas_ringsize(CAS_NTXDESC /*XXX*/) << 10;
1114 1.7.2.2 yamt bus_space_write_4(t, h, CAS_TX_CONFIG,
1115 1.7.2.2 yamt v|CAS_TX_CONFIG_TXDMA_EN|(1<<24)|(1<<29));
1116 1.7.2.2 yamt bus_space_write_4(t, h, CAS_TX_KICK, 0);
1117 1.7.2.2 yamt
1118 1.7.2.2 yamt /* step 10. ERX Configuration */
1119 1.7.2.2 yamt
1120 1.7.2.2 yamt /* Encode Receive Descriptor ring size */
1121 1.7.2.2 yamt v = cas_ringsize(CAS_NRXDESC) << CAS_RX_CONFIG_RXDRNG_SZ_SHIFT;
1122 1.7.2.2 yamt if (CAS_PLUS(sc))
1123 1.7.2.2 yamt v |= cas_ringsize(32) << CAS_RX_CONFIG_RXDRNG2_SZ_SHIFT;
1124 1.7.2.2 yamt
1125 1.7.2.2 yamt /* Encode Receive Completion ring size */
1126 1.7.2.2 yamt v |= cas_cringsize(CAS_NRXCOMP) << CAS_RX_CONFIG_RXCRNG_SZ_SHIFT;
1127 1.7.2.2 yamt
1128 1.7.2.2 yamt /* Enable DMA */
1129 1.7.2.2 yamt bus_space_write_4(t, h, CAS_RX_CONFIG,
1130 1.7.2.2 yamt v|(2<<CAS_RX_CONFIG_FBOFF_SHFT)|CAS_RX_CONFIG_RXDMA_EN);
1131 1.7.2.2 yamt
1132 1.7.2.2 yamt /*
1133 1.7.2.2 yamt * The following value is for an OFF Threshold of about 3/4 full
1134 1.7.2.2 yamt * and an ON Threshold of 1/4 full.
1135 1.7.2.2 yamt */
1136 1.7.2.2 yamt bus_space_write_4(t, h, CAS_RX_PAUSE_THRESH,
1137 1.7.2.2 yamt (3 * sc->sc_rxfifosize / 256) |
1138 1.7.2.2 yamt ((sc->sc_rxfifosize / 256) << 12));
1139 1.7.2.2 yamt bus_space_write_4(t, h, CAS_RX_BLANKING, (6 << 12) | 6);
1140 1.7.2.2 yamt
1141 1.7.2.2 yamt /* step 11. Configure Media */
1142 1.7.2.2 yamt mii_ifmedia_change(&sc->sc_mii);
1143 1.7.2.2 yamt
1144 1.7.2.2 yamt /* step 12. RX_MAC Configuration Register */
1145 1.7.2.2 yamt v = bus_space_read_4(t, h, CAS_MAC_RX_CONFIG);
1146 1.7.2.2 yamt v |= CAS_MAC_RX_ENABLE | CAS_MAC_RX_STRIP_CRC;
1147 1.7.2.2 yamt bus_space_write_4(t, h, CAS_MAC_RX_CONFIG, v);
1148 1.7.2.2 yamt
1149 1.7.2.2 yamt /* step 14. Issue Transmit Pending command */
1150 1.7.2.2 yamt
1151 1.7.2.2 yamt /* step 15. Give the receiver a swift kick */
1152 1.7.2.2 yamt bus_space_write_4(t, h, CAS_RX_KICK, CAS_NRXDESC-4);
1153 1.7.2.2 yamt if (CAS_PLUS(sc))
1154 1.7.2.2 yamt bus_space_write_4(t, h, CAS_RX_KICK2, 4);
1155 1.7.2.2 yamt
1156 1.7.2.2 yamt /* Start the one second timer. */
1157 1.7.2.2 yamt callout_reset(&sc->sc_tick_ch, hz, cas_tick, sc);
1158 1.7.2.2 yamt
1159 1.7.2.2 yamt ifp->if_flags |= IFF_RUNNING;
1160 1.7.2.2 yamt ifp->if_flags &= ~IFF_OACTIVE;
1161 1.7.2.2 yamt ifp->if_timer = 0;
1162 1.7.2.2 yamt splx(s);
1163 1.7.2.2 yamt
1164 1.7.2.2 yamt return (0);
1165 1.7.2.2 yamt }
1166 1.7.2.2 yamt
1167 1.7.2.2 yamt void
1168 1.7.2.2 yamt cas_init_regs(struct cas_softc *sc)
1169 1.7.2.2 yamt {
1170 1.7.2.2 yamt struct ifnet *ifp = &sc->sc_ethercom.ec_if;
1171 1.7.2.2 yamt bus_space_tag_t t = sc->sc_memt;
1172 1.7.2.2 yamt bus_space_handle_t h = sc->sc_memh;
1173 1.7.2.2 yamt const u_char *laddr = CLLADDR(ifp->if_sadl);
1174 1.7.2.2 yamt u_int32_t v, r;
1175 1.7.2.2 yamt
1176 1.7.2.2 yamt /* These regs are not cleared on reset */
1177 1.7.2.2 yamt sc->sc_inited = 0;
1178 1.7.2.2 yamt if (!sc->sc_inited) {
1179 1.7.2.2 yamt /* Load recommended values */
1180 1.7.2.2 yamt bus_space_write_4(t, h, CAS_MAC_IPG0, 0x00);
1181 1.7.2.2 yamt bus_space_write_4(t, h, CAS_MAC_IPG1, 0x08);
1182 1.7.2.2 yamt bus_space_write_4(t, h, CAS_MAC_IPG2, 0x04);
1183 1.7.2.2 yamt
1184 1.7.2.2 yamt bus_space_write_4(t, h, CAS_MAC_MAC_MIN_FRAME, ETHER_MIN_LEN);
1185 1.7.2.2 yamt /* Max frame and max burst size */
1186 1.7.2.2 yamt v = ETHER_MAX_LEN | (0x2000 << 16) /* Burst size */;
1187 1.7.2.2 yamt bus_space_write_4(t, h, CAS_MAC_MAC_MAX_FRAME, v);
1188 1.7.2.2 yamt
1189 1.7.2.2 yamt bus_space_write_4(t, h, CAS_MAC_PREAMBLE_LEN, 0x07);
1190 1.7.2.2 yamt bus_space_write_4(t, h, CAS_MAC_JAM_SIZE, 0x04);
1191 1.7.2.2 yamt bus_space_write_4(t, h, CAS_MAC_ATTEMPT_LIMIT, 0x10);
1192 1.7.2.2 yamt bus_space_write_4(t, h, CAS_MAC_CONTROL_TYPE, 0x8088);
1193 1.7.2.2 yamt bus_space_write_4(t, h, CAS_MAC_RANDOM_SEED,
1194 1.7.2.2 yamt ((laddr[5]<<8)|laddr[4])&0x3ff);
1195 1.7.2.2 yamt
1196 1.7.2.2 yamt /* Secondary MAC addresses set to 0:0:0:0:0:0 */
1197 1.7.2.2 yamt for (r = CAS_MAC_ADDR3; r < CAS_MAC_ADDR42; r += 4)
1198 1.7.2.2 yamt bus_space_write_4(t, h, r, 0);
1199 1.7.2.2 yamt
1200 1.7.2.2 yamt /* MAC control addr set to 0:1:c2:0:1:80 */
1201 1.7.2.2 yamt bus_space_write_4(t, h, CAS_MAC_ADDR42, 0x0001);
1202 1.7.2.2 yamt bus_space_write_4(t, h, CAS_MAC_ADDR43, 0xc200);
1203 1.7.2.2 yamt bus_space_write_4(t, h, CAS_MAC_ADDR44, 0x0180);
1204 1.7.2.2 yamt
1205 1.7.2.2 yamt /* MAC filter addr set to 0:0:0:0:0:0 */
1206 1.7.2.2 yamt bus_space_write_4(t, h, CAS_MAC_ADDR_FILTER0, 0);
1207 1.7.2.2 yamt bus_space_write_4(t, h, CAS_MAC_ADDR_FILTER1, 0);
1208 1.7.2.2 yamt bus_space_write_4(t, h, CAS_MAC_ADDR_FILTER2, 0);
1209 1.7.2.2 yamt
1210 1.7.2.2 yamt bus_space_write_4(t, h, CAS_MAC_ADR_FLT_MASK1_2, 0);
1211 1.7.2.2 yamt bus_space_write_4(t, h, CAS_MAC_ADR_FLT_MASK0, 0);
1212 1.7.2.2 yamt
1213 1.7.2.2 yamt /* Hash table initialized to 0 */
1214 1.7.2.2 yamt for (r = CAS_MAC_HASH0; r <= CAS_MAC_HASH15; r += 4)
1215 1.7.2.2 yamt bus_space_write_4(t, h, r, 0);
1216 1.7.2.2 yamt
1217 1.7.2.2 yamt sc->sc_inited = 1;
1218 1.7.2.2 yamt }
1219 1.7.2.2 yamt
1220 1.7.2.2 yamt /* Counters need to be zeroed */
1221 1.7.2.2 yamt bus_space_write_4(t, h, CAS_MAC_NORM_COLL_CNT, 0);
1222 1.7.2.2 yamt bus_space_write_4(t, h, CAS_MAC_FIRST_COLL_CNT, 0);
1223 1.7.2.2 yamt bus_space_write_4(t, h, CAS_MAC_EXCESS_COLL_CNT, 0);
1224 1.7.2.2 yamt bus_space_write_4(t, h, CAS_MAC_LATE_COLL_CNT, 0);
1225 1.7.2.2 yamt bus_space_write_4(t, h, CAS_MAC_DEFER_TMR_CNT, 0);
1226 1.7.2.2 yamt bus_space_write_4(t, h, CAS_MAC_PEAK_ATTEMPTS, 0);
1227 1.7.2.2 yamt bus_space_write_4(t, h, CAS_MAC_RX_FRAME_COUNT, 0);
1228 1.7.2.2 yamt bus_space_write_4(t, h, CAS_MAC_RX_LEN_ERR_CNT, 0);
1229 1.7.2.2 yamt bus_space_write_4(t, h, CAS_MAC_RX_ALIGN_ERR, 0);
1230 1.7.2.2 yamt bus_space_write_4(t, h, CAS_MAC_RX_CRC_ERR_CNT, 0);
1231 1.7.2.2 yamt bus_space_write_4(t, h, CAS_MAC_RX_CODE_VIOL, 0);
1232 1.7.2.2 yamt
1233 1.7.2.2 yamt /* Un-pause stuff */
1234 1.7.2.2 yamt bus_space_write_4(t, h, CAS_MAC_SEND_PAUSE_CMD, 0);
1235 1.7.2.2 yamt
1236 1.7.2.2 yamt /*
1237 1.7.2.2 yamt * Set the station address.
1238 1.7.2.2 yamt */
1239 1.7.2.2 yamt bus_space_write_4(t, h, CAS_MAC_ADDR0, (laddr[4]<<8) | laddr[5]);
1240 1.7.2.2 yamt bus_space_write_4(t, h, CAS_MAC_ADDR1, (laddr[2]<<8) | laddr[3]);
1241 1.7.2.2 yamt bus_space_write_4(t, h, CAS_MAC_ADDR2, (laddr[0]<<8) | laddr[1]);
1242 1.7.2.2 yamt }
1243 1.7.2.2 yamt
1244 1.7.2.2 yamt /*
1245 1.7.2.2 yamt * Receive interrupt.
1246 1.7.2.2 yamt */
1247 1.7.2.2 yamt int
1248 1.7.2.2 yamt cas_rint(struct cas_softc *sc)
1249 1.7.2.2 yamt {
1250 1.7.2.2 yamt struct ifnet *ifp = &sc->sc_ethercom.ec_if;
1251 1.7.2.2 yamt bus_space_tag_t t = sc->sc_memt;
1252 1.7.2.2 yamt bus_space_handle_t h = sc->sc_memh;
1253 1.7.2.2 yamt struct cas_rxsoft *rxs;
1254 1.7.2.2 yamt struct mbuf *m;
1255 1.7.2.2 yamt u_int64_t word[4];
1256 1.7.2.2 yamt int len, off, idx;
1257 1.7.2.2 yamt int i, skip;
1258 1.7.2.2 yamt void *cp;
1259 1.7.2.2 yamt
1260 1.7.2.2 yamt for (i = sc->sc_rxptr;; i = CAS_NEXTRX(i + skip)) {
1261 1.7.2.2 yamt CAS_CDRXCSYNC(sc, i,
1262 1.7.2.2 yamt BUS_DMASYNC_POSTREAD|BUS_DMASYNC_POSTWRITE);
1263 1.7.2.2 yamt
1264 1.7.2.2 yamt word[0] = CAS_DMA_READ(sc->sc_rxcomps[i].cc_word[0]);
1265 1.7.2.2 yamt word[1] = CAS_DMA_READ(sc->sc_rxcomps[i].cc_word[1]);
1266 1.7.2.2 yamt word[2] = CAS_DMA_READ(sc->sc_rxcomps[i].cc_word[2]);
1267 1.7.2.2 yamt word[3] = CAS_DMA_READ(sc->sc_rxcomps[i].cc_word[3]);
1268 1.7.2.2 yamt
1269 1.7.2.2 yamt /* Stop if the hardware still owns the descriptor. */
1270 1.7.2.2 yamt if ((word[0] & CAS_RC0_TYPE) == 0 || word[3] & CAS_RC3_OWN)
1271 1.7.2.2 yamt break;
1272 1.7.2.2 yamt
1273 1.7.2.2 yamt len = CAS_RC1_HDR_LEN(word[1]);
1274 1.7.2.2 yamt if (len > 0) {
1275 1.7.2.2 yamt off = CAS_RC1_HDR_OFF(word[1]);
1276 1.7.2.2 yamt idx = CAS_RC1_HDR_IDX(word[1]);
1277 1.7.2.2 yamt rxs = &sc->sc_rxsoft[idx];
1278 1.7.2.2 yamt
1279 1.7.2.2 yamt DPRINTF(sc, ("hdr at idx %d, off %d, len %d\n",
1280 1.7.2.2 yamt idx, off, len));
1281 1.7.2.2 yamt
1282 1.7.2.2 yamt bus_dmamap_sync(sc->sc_dmatag, rxs->rxs_dmamap, 0,
1283 1.7.2.2 yamt rxs->rxs_dmamap->dm_mapsize, BUS_DMASYNC_POSTREAD);
1284 1.7.2.2 yamt
1285 1.7.2.2 yamt cp = rxs->rxs_kva + off * 256 + ETHER_ALIGN;
1286 1.7.2.2 yamt m = m_devget(cp, len, 0, ifp, NULL);
1287 1.7.2.2 yamt
1288 1.7.2.2 yamt if (word[0] & CAS_RC0_RELEASE_HDR)
1289 1.7.2.2 yamt cas_add_rxbuf(sc, idx);
1290 1.7.2.2 yamt
1291 1.7.2.2 yamt if (m != NULL) {
1292 1.7.2.2 yamt
1293 1.7.2.2 yamt /*
1294 1.7.2.2 yamt * Pass this up to any BPF listeners, but only
1295 1.7.2.2 yamt * pass it up the stack if its for us.
1296 1.7.2.2 yamt */
1297 1.7.2.2 yamt if (ifp->if_bpf)
1298 1.7.2.2 yamt bpf_ops->bpf_mtap(ifp->if_bpf, m);
1299 1.7.2.2 yamt
1300 1.7.2.2 yamt ifp->if_ipackets++;
1301 1.7.2.2 yamt m->m_pkthdr.csum_flags = 0;
1302 1.7.2.2 yamt (*ifp->if_input)(ifp, m);
1303 1.7.2.2 yamt } else
1304 1.7.2.2 yamt ifp->if_ierrors++;
1305 1.7.2.2 yamt }
1306 1.7.2.2 yamt
1307 1.7.2.2 yamt len = CAS_RC0_DATA_LEN(word[0]);
1308 1.7.2.2 yamt if (len > 0) {
1309 1.7.2.2 yamt off = CAS_RC0_DATA_OFF(word[0]);
1310 1.7.2.2 yamt idx = CAS_RC0_DATA_IDX(word[0]);
1311 1.7.2.2 yamt rxs = &sc->sc_rxsoft[idx];
1312 1.7.2.2 yamt
1313 1.7.2.2 yamt DPRINTF(sc, ("data at idx %d, off %d, len %d\n",
1314 1.7.2.2 yamt idx, off, len));
1315 1.7.2.2 yamt
1316 1.7.2.2 yamt bus_dmamap_sync(sc->sc_dmatag, rxs->rxs_dmamap, 0,
1317 1.7.2.2 yamt rxs->rxs_dmamap->dm_mapsize, BUS_DMASYNC_POSTREAD);
1318 1.7.2.2 yamt
1319 1.7.2.2 yamt /* XXX We should not be copying the packet here. */
1320 1.7.2.2 yamt cp = rxs->rxs_kva + off + ETHER_ALIGN;
1321 1.7.2.2 yamt m = m_devget(cp, len, 0, ifp, NULL);
1322 1.7.2.2 yamt
1323 1.7.2.2 yamt if (word[0] & CAS_RC0_RELEASE_DATA)
1324 1.7.2.2 yamt cas_add_rxbuf(sc, idx);
1325 1.7.2.2 yamt
1326 1.7.2.2 yamt if (m != NULL) {
1327 1.7.2.2 yamt /*
1328 1.7.2.2 yamt * Pass this up to any BPF listeners, but only
1329 1.7.2.2 yamt * pass it up the stack if its for us.
1330 1.7.2.2 yamt */
1331 1.7.2.2 yamt if (ifp->if_bpf)
1332 1.7.2.2 yamt bpf_ops->bpf_mtap(ifp->if_bpf, m);
1333 1.7.2.2 yamt
1334 1.7.2.2 yamt ifp->if_ipackets++;
1335 1.7.2.2 yamt m->m_pkthdr.csum_flags = 0;
1336 1.7.2.2 yamt (*ifp->if_input)(ifp, m);
1337 1.7.2.2 yamt } else
1338 1.7.2.2 yamt ifp->if_ierrors++;
1339 1.7.2.2 yamt }
1340 1.7.2.2 yamt
1341 1.7.2.2 yamt if (word[0] & CAS_RC0_SPLIT)
1342 1.7.2.2 yamt aprint_error_dev(sc->sc_dev, "split packet\n");
1343 1.7.2.2 yamt
1344 1.7.2.2 yamt skip = CAS_RC0_SKIP(word[0]);
1345 1.7.2.2 yamt }
1346 1.7.2.2 yamt
1347 1.7.2.2 yamt while (sc->sc_rxptr != i) {
1348 1.7.2.2 yamt sc->sc_rxcomps[sc->sc_rxptr].cc_word[0] = 0;
1349 1.7.2.2 yamt sc->sc_rxcomps[sc->sc_rxptr].cc_word[1] = 0;
1350 1.7.2.2 yamt sc->sc_rxcomps[sc->sc_rxptr].cc_word[2] = 0;
1351 1.7.2.2 yamt sc->sc_rxcomps[sc->sc_rxptr].cc_word[3] =
1352 1.7.2.2 yamt CAS_DMA_WRITE(CAS_RC3_OWN);
1353 1.7.2.2 yamt CAS_CDRXCSYNC(sc, sc->sc_rxptr,
1354 1.7.2.2 yamt BUS_DMASYNC_PREREAD|BUS_DMASYNC_PREWRITE);
1355 1.7.2.2 yamt
1356 1.7.2.2 yamt sc->sc_rxptr = CAS_NEXTRX(sc->sc_rxptr);
1357 1.7.2.2 yamt }
1358 1.7.2.2 yamt
1359 1.7.2.2 yamt bus_space_write_4(t, h, CAS_RX_COMP_TAIL, sc->sc_rxptr);
1360 1.7.2.2 yamt
1361 1.7.2.2 yamt DPRINTF(sc, ("cas_rint: done sc->rxptr %d, complete %d\n",
1362 1.7.2.2 yamt sc->sc_rxptr, bus_space_read_4(t, h, CAS_RX_COMPLETION)));
1363 1.7.2.2 yamt
1364 1.7.2.2 yamt return (1);
1365 1.7.2.2 yamt }
1366 1.7.2.2 yamt
1367 1.7.2.2 yamt /*
1368 1.7.2.2 yamt * cas_add_rxbuf:
1369 1.7.2.2 yamt *
1370 1.7.2.2 yamt * Add a receive buffer to the indicated descriptor.
1371 1.7.2.2 yamt */
1372 1.7.2.2 yamt int
1373 1.7.2.2 yamt cas_add_rxbuf(struct cas_softc *sc, int idx)
1374 1.7.2.2 yamt {
1375 1.7.2.2 yamt bus_space_tag_t t = sc->sc_memt;
1376 1.7.2.2 yamt bus_space_handle_t h = sc->sc_memh;
1377 1.7.2.2 yamt
1378 1.7.2.2 yamt CAS_INIT_RXDESC(sc, sc->sc_rxdptr, idx);
1379 1.7.2.2 yamt
1380 1.7.2.2 yamt if ((sc->sc_rxdptr % 4) == 0)
1381 1.7.2.2 yamt bus_space_write_4(t, h, CAS_RX_KICK, sc->sc_rxdptr);
1382 1.7.2.2 yamt
1383 1.7.2.2 yamt if (++sc->sc_rxdptr == CAS_NRXDESC)
1384 1.7.2.2 yamt sc->sc_rxdptr = 0;
1385 1.7.2.2 yamt
1386 1.7.2.2 yamt return (0);
1387 1.7.2.2 yamt }
1388 1.7.2.2 yamt
1389 1.7.2.2 yamt int
1390 1.7.2.2 yamt cas_eint(struct cas_softc *sc, u_int status)
1391 1.7.2.2 yamt {
1392 1.7.2.2 yamt char bits[128];
1393 1.7.2.2 yamt if ((status & CAS_INTR_MIF) != 0) {
1394 1.7.2.2 yamt DPRINTF(sc, ("%s: link status changed\n",
1395 1.7.2.2 yamt device_xname(sc->sc_dev)));
1396 1.7.2.2 yamt return (1);
1397 1.7.2.2 yamt }
1398 1.7.2.2 yamt
1399 1.7.2.2 yamt snprintb(bits, sizeof(bits), CAS_INTR_BITS, status);
1400 1.7.2.2 yamt printf("%s: status=%s\n", device_xname(sc->sc_dev), bits);
1401 1.7.2.2 yamt return (1);
1402 1.7.2.2 yamt }
1403 1.7.2.2 yamt
1404 1.7.2.2 yamt int
1405 1.7.2.2 yamt cas_pint(struct cas_softc *sc)
1406 1.7.2.2 yamt {
1407 1.7.2.2 yamt bus_space_tag_t t = sc->sc_memt;
1408 1.7.2.2 yamt bus_space_handle_t seb = sc->sc_memh;
1409 1.7.2.2 yamt u_int32_t status;
1410 1.7.2.2 yamt
1411 1.7.2.2 yamt status = bus_space_read_4(t, seb, CAS_MII_INTERRUP_STATUS);
1412 1.7.2.2 yamt status |= bus_space_read_4(t, seb, CAS_MII_INTERRUP_STATUS);
1413 1.7.2.2 yamt #ifdef CAS_DEBUG
1414 1.7.2.2 yamt if (status)
1415 1.7.2.2 yamt printf("%s: link status changed\n", device_xname(sc->sc_dev));
1416 1.7.2.2 yamt #endif
1417 1.7.2.2 yamt return (1);
1418 1.7.2.2 yamt }
1419 1.7.2.2 yamt
1420 1.7.2.2 yamt int
1421 1.7.2.2 yamt cas_intr(void *v)
1422 1.7.2.2 yamt {
1423 1.7.2.2 yamt struct cas_softc *sc = (struct cas_softc *)v;
1424 1.7.2.2 yamt struct ifnet *ifp = &sc->sc_ethercom.ec_if;
1425 1.7.2.2 yamt bus_space_tag_t t = sc->sc_memt;
1426 1.7.2.2 yamt bus_space_handle_t seb = sc->sc_memh;
1427 1.7.2.2 yamt u_int32_t status;
1428 1.7.2.2 yamt int r = 0;
1429 1.7.2.2 yamt #ifdef CAS_DEBUG
1430 1.7.2.2 yamt char bits[128];
1431 1.7.2.2 yamt #endif
1432 1.7.2.2 yamt
1433 1.7.2.2 yamt sc->sc_ev_intr.ev_count++;
1434 1.7.2.2 yamt
1435 1.7.2.2 yamt status = bus_space_read_4(t, seb, CAS_STATUS);
1436 1.7.2.2 yamt #ifdef CAS_DEBUG
1437 1.7.2.2 yamt snprintb(bits, sizeof(bits), CAS_INTR_BITS, status);
1438 1.7.2.2 yamt #endif
1439 1.7.2.2 yamt DPRINTF(sc, ("%s: cas_intr: cplt %x status %s\n",
1440 1.7.2.2 yamt device_xname(sc->sc_dev), (status>>19), bits));
1441 1.7.2.2 yamt
1442 1.7.2.2 yamt if ((status & CAS_INTR_PCS) != 0)
1443 1.7.2.2 yamt r |= cas_pint(sc);
1444 1.7.2.2 yamt
1445 1.7.2.2 yamt if ((status & (CAS_INTR_TX_TAG_ERR | CAS_INTR_RX_TAG_ERR |
1446 1.7.2.2 yamt CAS_INTR_RX_COMP_FULL | CAS_INTR_BERR)) != 0)
1447 1.7.2.2 yamt r |= cas_eint(sc, status);
1448 1.7.2.2 yamt
1449 1.7.2.2 yamt if ((status & (CAS_INTR_TX_EMPTY | CAS_INTR_TX_INTME)) != 0)
1450 1.7.2.2 yamt r |= cas_tint(sc, status);
1451 1.7.2.2 yamt
1452 1.7.2.2 yamt if ((status & (CAS_INTR_RX_DONE | CAS_INTR_RX_NOBUF)) != 0)
1453 1.7.2.2 yamt r |= cas_rint(sc);
1454 1.7.2.2 yamt
1455 1.7.2.2 yamt /* We should eventually do more than just print out error stats. */
1456 1.7.2.2 yamt if (status & CAS_INTR_TX_MAC) {
1457 1.7.2.2 yamt int txstat = bus_space_read_4(t, seb, CAS_MAC_TX_STATUS);
1458 1.7.2.2 yamt #ifdef CAS_DEBUG
1459 1.7.2.2 yamt if (txstat & ~CAS_MAC_TX_XMIT_DONE)
1460 1.7.2.2 yamt printf("%s: MAC tx fault, status %x\n",
1461 1.7.2.2 yamt device_xname(sc->sc_dev), txstat);
1462 1.7.2.2 yamt #endif
1463 1.7.2.2 yamt if (txstat & (CAS_MAC_TX_UNDERRUN | CAS_MAC_TX_PKT_TOO_LONG))
1464 1.7.2.2 yamt cas_init(ifp);
1465 1.7.2.2 yamt }
1466 1.7.2.2 yamt if (status & CAS_INTR_RX_MAC) {
1467 1.7.2.2 yamt int rxstat = bus_space_read_4(t, seb, CAS_MAC_RX_STATUS);
1468 1.7.2.2 yamt #ifdef CAS_DEBUG
1469 1.7.2.2 yamt if (rxstat & ~CAS_MAC_RX_DONE)
1470 1.7.2.2 yamt printf("%s: MAC rx fault, status %x\n",
1471 1.7.2.2 yamt device_xname(sc->sc_dev), rxstat);
1472 1.7.2.2 yamt #endif
1473 1.7.2.2 yamt /*
1474 1.7.2.2 yamt * On some chip revisions CAS_MAC_RX_OVERFLOW happen often
1475 1.7.2.2 yamt * due to a silicon bug so handle them silently.
1476 1.7.2.2 yamt */
1477 1.7.2.2 yamt if (rxstat & CAS_MAC_RX_OVERFLOW) {
1478 1.7.2.2 yamt ifp->if_ierrors++;
1479 1.7.2.2 yamt cas_init(ifp);
1480 1.7.2.2 yamt }
1481 1.7.2.2 yamt #ifdef CAS_DEBUG
1482 1.7.2.2 yamt else if (rxstat & ~(CAS_MAC_RX_DONE | CAS_MAC_RX_FRAME_CNT))
1483 1.7.2.2 yamt printf("%s: MAC rx fault, status %x\n",
1484 1.7.2.2 yamt device_xname(sc->sc_dev), rxstat);
1485 1.7.2.2 yamt #endif
1486 1.7.2.2 yamt }
1487 1.7.2.2 yamt #if NRND > 0
1488 1.7.2.2 yamt rnd_add_uint32(&sc->rnd_source, status);
1489 1.7.2.2 yamt #endif
1490 1.7.2.2 yamt return (r);
1491 1.7.2.2 yamt }
1492 1.7.2.2 yamt
1493 1.7.2.2 yamt
1494 1.7.2.2 yamt void
1495 1.7.2.2 yamt cas_watchdog(struct ifnet *ifp)
1496 1.7.2.2 yamt {
1497 1.7.2.2 yamt struct cas_softc *sc = ifp->if_softc;
1498 1.7.2.2 yamt
1499 1.7.2.2 yamt DPRINTF(sc, ("cas_watchdog: CAS_RX_CONFIG %x CAS_MAC_RX_STATUS %x "
1500 1.7.2.2 yamt "CAS_MAC_RX_CONFIG %x\n",
1501 1.7.2.2 yamt bus_space_read_4(sc->sc_memt, sc->sc_memh, CAS_RX_CONFIG),
1502 1.7.2.2 yamt bus_space_read_4(sc->sc_memt, sc->sc_memh, CAS_MAC_RX_STATUS),
1503 1.7.2.2 yamt bus_space_read_4(sc->sc_memt, sc->sc_memh, CAS_MAC_RX_CONFIG)));
1504 1.7.2.2 yamt
1505 1.7.2.2 yamt log(LOG_ERR, "%s: device timeout\n", device_xname(sc->sc_dev));
1506 1.7.2.2 yamt ++ifp->if_oerrors;
1507 1.7.2.2 yamt
1508 1.7.2.2 yamt /* Try to get more packets going. */
1509 1.7.2.2 yamt cas_init(ifp);
1510 1.7.2.2 yamt }
1511 1.7.2.2 yamt
1512 1.7.2.2 yamt /*
1513 1.7.2.2 yamt * Initialize the MII Management Interface
1514 1.7.2.2 yamt */
1515 1.7.2.2 yamt void
1516 1.7.2.2 yamt cas_mifinit(struct cas_softc *sc)
1517 1.7.2.2 yamt {
1518 1.7.2.2 yamt bus_space_tag_t t = sc->sc_memt;
1519 1.7.2.2 yamt bus_space_handle_t mif = sc->sc_memh;
1520 1.7.2.2 yamt
1521 1.7.2.2 yamt /* Configure the MIF in frame mode */
1522 1.7.2.2 yamt sc->sc_mif_config = bus_space_read_4(t, mif, CAS_MIF_CONFIG);
1523 1.7.2.2 yamt sc->sc_mif_config &= ~CAS_MIF_CONFIG_BB_ENA;
1524 1.7.2.2 yamt bus_space_write_4(t, mif, CAS_MIF_CONFIG, sc->sc_mif_config);
1525 1.7.2.2 yamt }
1526 1.7.2.2 yamt
1527 1.7.2.2 yamt /*
1528 1.7.2.2 yamt * MII interface
1529 1.7.2.2 yamt *
1530 1.7.2.2 yamt * The Cassini MII interface supports at least three different operating modes:
1531 1.7.2.2 yamt *
1532 1.7.2.2 yamt * Bitbang mode is implemented using data, clock and output enable registers.
1533 1.7.2.2 yamt *
1534 1.7.2.2 yamt * Frame mode is implemented by loading a complete frame into the frame
1535 1.7.2.2 yamt * register and polling the valid bit for completion.
1536 1.7.2.2 yamt *
1537 1.7.2.2 yamt * Polling mode uses the frame register but completion is indicated by
1538 1.7.2.2 yamt * an interrupt.
1539 1.7.2.2 yamt *
1540 1.7.2.2 yamt */
1541 1.7.2.2 yamt int
1542 1.7.2.2 yamt cas_mii_readreg(device_t self, int phy, int reg)
1543 1.7.2.2 yamt {
1544 1.7.2.2 yamt struct cas_softc *sc = device_private(self);
1545 1.7.2.2 yamt bus_space_tag_t t = sc->sc_memt;
1546 1.7.2.2 yamt bus_space_handle_t mif = sc->sc_memh;
1547 1.7.2.2 yamt int n;
1548 1.7.2.2 yamt u_int32_t v;
1549 1.7.2.2 yamt
1550 1.7.2.2 yamt #ifdef CAS_DEBUG
1551 1.7.2.2 yamt if (sc->sc_debug)
1552 1.7.2.2 yamt printf("cas_mii_readreg: phy %d reg %d\n", phy, reg);
1553 1.7.2.2 yamt #endif
1554 1.7.2.2 yamt
1555 1.7.2.2 yamt /* Construct the frame command */
1556 1.7.2.2 yamt v = (reg << CAS_MIF_REG_SHIFT) | (phy << CAS_MIF_PHY_SHIFT) |
1557 1.7.2.2 yamt CAS_MIF_FRAME_READ;
1558 1.7.2.2 yamt
1559 1.7.2.2 yamt bus_space_write_4(t, mif, CAS_MIF_FRAME, v);
1560 1.7.2.2 yamt for (n = 0; n < 100; n++) {
1561 1.7.2.2 yamt DELAY(1);
1562 1.7.2.2 yamt v = bus_space_read_4(t, mif, CAS_MIF_FRAME);
1563 1.7.2.2 yamt if (v & CAS_MIF_FRAME_TA0)
1564 1.7.2.2 yamt return (v & CAS_MIF_FRAME_DATA);
1565 1.7.2.2 yamt }
1566 1.7.2.2 yamt
1567 1.7.2.2 yamt printf("%s: mii_read timeout\n", device_xname(sc->sc_dev));
1568 1.7.2.2 yamt return (0);
1569 1.7.2.2 yamt }
1570 1.7.2.2 yamt
1571 1.7.2.2 yamt void
1572 1.7.2.2 yamt cas_mii_writereg(device_t self, int phy, int reg, int val)
1573 1.7.2.2 yamt {
1574 1.7.2.2 yamt struct cas_softc *sc = device_private(self);
1575 1.7.2.2 yamt bus_space_tag_t t = sc->sc_memt;
1576 1.7.2.2 yamt bus_space_handle_t mif = sc->sc_memh;
1577 1.7.2.2 yamt int n;
1578 1.7.2.2 yamt u_int32_t v;
1579 1.7.2.2 yamt
1580 1.7.2.2 yamt #ifdef CAS_DEBUG
1581 1.7.2.2 yamt if (sc->sc_debug)
1582 1.7.2.2 yamt printf("cas_mii_writereg: phy %d reg %d val %x\n",
1583 1.7.2.2 yamt phy, reg, val);
1584 1.7.2.2 yamt #endif
1585 1.7.2.2 yamt
1586 1.7.2.2 yamt /* Construct the frame command */
1587 1.7.2.2 yamt v = CAS_MIF_FRAME_WRITE |
1588 1.7.2.2 yamt (phy << CAS_MIF_PHY_SHIFT) |
1589 1.7.2.2 yamt (reg << CAS_MIF_REG_SHIFT) |
1590 1.7.2.2 yamt (val & CAS_MIF_FRAME_DATA);
1591 1.7.2.2 yamt
1592 1.7.2.2 yamt bus_space_write_4(t, mif, CAS_MIF_FRAME, v);
1593 1.7.2.2 yamt for (n = 0; n < 100; n++) {
1594 1.7.2.2 yamt DELAY(1);
1595 1.7.2.2 yamt v = bus_space_read_4(t, mif, CAS_MIF_FRAME);
1596 1.7.2.2 yamt if (v & CAS_MIF_FRAME_TA0)
1597 1.7.2.2 yamt return;
1598 1.7.2.2 yamt }
1599 1.7.2.2 yamt
1600 1.7.2.2 yamt printf("%s: mii_write timeout\n", device_xname(sc->sc_dev));
1601 1.7.2.2 yamt }
1602 1.7.2.2 yamt
1603 1.7.2.2 yamt void
1604 1.7.2.2 yamt cas_mii_statchg(device_t self)
1605 1.7.2.2 yamt {
1606 1.7.2.2 yamt struct cas_softc *sc = device_private(self);
1607 1.7.2.2 yamt #ifdef CAS_DEBUG
1608 1.7.2.2 yamt int instance = IFM_INST(sc->sc_media.ifm_cur->ifm_media);
1609 1.7.2.2 yamt #endif
1610 1.7.2.2 yamt bus_space_tag_t t = sc->sc_memt;
1611 1.7.2.2 yamt bus_space_handle_t mac = sc->sc_memh;
1612 1.7.2.2 yamt u_int32_t v;
1613 1.7.2.2 yamt
1614 1.7.2.2 yamt #ifdef CAS_DEBUG
1615 1.7.2.2 yamt if (sc->sc_debug)
1616 1.7.2.2 yamt printf("cas_mii_statchg: status change: phy = %d\n",
1617 1.7.2.2 yamt sc->sc_phys[instance]);
1618 1.7.2.2 yamt #endif
1619 1.7.2.2 yamt
1620 1.7.2.2 yamt /* Set tx full duplex options */
1621 1.7.2.2 yamt bus_space_write_4(t, mac, CAS_MAC_TX_CONFIG, 0);
1622 1.7.2.2 yamt delay(10000); /* reg must be cleared and delay before changing. */
1623 1.7.2.2 yamt v = CAS_MAC_TX_ENA_IPG0|CAS_MAC_TX_NGU|CAS_MAC_TX_NGU_LIMIT|
1624 1.7.2.2 yamt CAS_MAC_TX_ENABLE;
1625 1.7.2.2 yamt if ((IFM_OPTIONS(sc->sc_mii.mii_media_active) & IFM_FDX) != 0) {
1626 1.7.2.2 yamt v |= CAS_MAC_TX_IGN_CARRIER|CAS_MAC_TX_IGN_COLLIS;
1627 1.7.2.2 yamt }
1628 1.7.2.2 yamt bus_space_write_4(t, mac, CAS_MAC_TX_CONFIG, v);
1629 1.7.2.2 yamt
1630 1.7.2.2 yamt /* XIF Configuration */
1631 1.7.2.2 yamt v = CAS_MAC_XIF_TX_MII_ENA;
1632 1.7.2.2 yamt v |= CAS_MAC_XIF_LINK_LED;
1633 1.7.2.2 yamt
1634 1.7.2.2 yamt /* MII needs echo disable if half duplex. */
1635 1.7.2.2 yamt if ((IFM_OPTIONS(sc->sc_mii.mii_media_active) & IFM_FDX) != 0)
1636 1.7.2.2 yamt /* turn on full duplex LED */
1637 1.7.2.2 yamt v |= CAS_MAC_XIF_FDPLX_LED;
1638 1.7.2.2 yamt else
1639 1.7.2.2 yamt /* half duplex -- disable echo */
1640 1.7.2.2 yamt v |= CAS_MAC_XIF_ECHO_DISABL;
1641 1.7.2.2 yamt
1642 1.7.2.2 yamt switch (IFM_SUBTYPE(sc->sc_mii.mii_media_active)) {
1643 1.7.2.2 yamt case IFM_1000_T: /* Gigabit using GMII interface */
1644 1.7.2.2 yamt case IFM_1000_SX:
1645 1.7.2.2 yamt v |= CAS_MAC_XIF_GMII_MODE;
1646 1.7.2.2 yamt break;
1647 1.7.2.2 yamt default:
1648 1.7.2.2 yamt v &= ~CAS_MAC_XIF_GMII_MODE;
1649 1.7.2.2 yamt }
1650 1.7.2.2 yamt bus_space_write_4(t, mac, CAS_MAC_XIF_CONFIG, v);
1651 1.7.2.2 yamt }
1652 1.7.2.2 yamt
1653 1.7.2.2 yamt int
1654 1.7.2.2 yamt cas_pcs_readreg(device_t self, int phy, int reg)
1655 1.7.2.2 yamt {
1656 1.7.2.2 yamt struct cas_softc *sc = device_private(self);
1657 1.7.2.2 yamt bus_space_tag_t t = sc->sc_memt;
1658 1.7.2.2 yamt bus_space_handle_t pcs = sc->sc_memh;
1659 1.7.2.2 yamt
1660 1.7.2.2 yamt #ifdef CAS_DEBUG
1661 1.7.2.2 yamt if (sc->sc_debug)
1662 1.7.2.2 yamt printf("cas_pcs_readreg: phy %d reg %d\n", phy, reg);
1663 1.7.2.2 yamt #endif
1664 1.7.2.2 yamt
1665 1.7.2.2 yamt if (phy != CAS_PHYAD_EXTERNAL)
1666 1.7.2.2 yamt return (0);
1667 1.7.2.2 yamt
1668 1.7.2.2 yamt switch (reg) {
1669 1.7.2.2 yamt case MII_BMCR:
1670 1.7.2.2 yamt reg = CAS_MII_CONTROL;
1671 1.7.2.2 yamt break;
1672 1.7.2.2 yamt case MII_BMSR:
1673 1.7.2.2 yamt reg = CAS_MII_STATUS;
1674 1.7.2.2 yamt break;
1675 1.7.2.2 yamt case MII_ANAR:
1676 1.7.2.2 yamt reg = CAS_MII_ANAR;
1677 1.7.2.2 yamt break;
1678 1.7.2.2 yamt case MII_ANLPAR:
1679 1.7.2.2 yamt reg = CAS_MII_ANLPAR;
1680 1.7.2.2 yamt break;
1681 1.7.2.2 yamt case MII_EXTSR:
1682 1.7.2.2 yamt return (EXTSR_1000XFDX|EXTSR_1000XHDX);
1683 1.7.2.2 yamt default:
1684 1.7.2.2 yamt return (0);
1685 1.7.2.2 yamt }
1686 1.7.2.2 yamt
1687 1.7.2.2 yamt return bus_space_read_4(t, pcs, reg);
1688 1.7.2.2 yamt }
1689 1.7.2.2 yamt
1690 1.7.2.2 yamt void
1691 1.7.2.2 yamt cas_pcs_writereg(device_t self, int phy, int reg, int val)
1692 1.7.2.2 yamt {
1693 1.7.2.2 yamt struct cas_softc *sc = device_private(self);
1694 1.7.2.2 yamt bus_space_tag_t t = sc->sc_memt;
1695 1.7.2.2 yamt bus_space_handle_t pcs = sc->sc_memh;
1696 1.7.2.2 yamt int reset = 0;
1697 1.7.2.2 yamt
1698 1.7.2.2 yamt #ifdef CAS_DEBUG
1699 1.7.2.2 yamt if (sc->sc_debug)
1700 1.7.2.2 yamt printf("cas_pcs_writereg: phy %d reg %d val %x\n",
1701 1.7.2.2 yamt phy, reg, val);
1702 1.7.2.2 yamt #endif
1703 1.7.2.2 yamt
1704 1.7.2.2 yamt if (phy != CAS_PHYAD_EXTERNAL)
1705 1.7.2.2 yamt return;
1706 1.7.2.2 yamt
1707 1.7.2.2 yamt if (reg == MII_ANAR)
1708 1.7.2.2 yamt bus_space_write_4(t, pcs, CAS_MII_CONFIG, 0);
1709 1.7.2.2 yamt
1710 1.7.2.2 yamt switch (reg) {
1711 1.7.2.2 yamt case MII_BMCR:
1712 1.7.2.2 yamt reset = (val & CAS_MII_CONTROL_RESET);
1713 1.7.2.2 yamt reg = CAS_MII_CONTROL;
1714 1.7.2.2 yamt break;
1715 1.7.2.2 yamt case MII_BMSR:
1716 1.7.2.2 yamt reg = CAS_MII_STATUS;
1717 1.7.2.2 yamt break;
1718 1.7.2.2 yamt case MII_ANAR:
1719 1.7.2.2 yamt reg = CAS_MII_ANAR;
1720 1.7.2.2 yamt break;
1721 1.7.2.2 yamt case MII_ANLPAR:
1722 1.7.2.2 yamt reg = CAS_MII_ANLPAR;
1723 1.7.2.2 yamt break;
1724 1.7.2.2 yamt default:
1725 1.7.2.2 yamt return;
1726 1.7.2.2 yamt }
1727 1.7.2.2 yamt
1728 1.7.2.2 yamt bus_space_write_4(t, pcs, reg, val);
1729 1.7.2.2 yamt
1730 1.7.2.2 yamt if (reset)
1731 1.7.2.2 yamt cas_bitwait(sc, pcs, CAS_MII_CONTROL, CAS_MII_CONTROL_RESET, 0);
1732 1.7.2.2 yamt
1733 1.7.2.2 yamt if (reg == CAS_MII_ANAR || reset)
1734 1.7.2.2 yamt bus_space_write_4(t, pcs, CAS_MII_CONFIG,
1735 1.7.2.2 yamt CAS_MII_CONFIG_ENABLE);
1736 1.7.2.2 yamt }
1737 1.7.2.2 yamt
1738 1.7.2.2 yamt int
1739 1.7.2.2 yamt cas_mediachange(struct ifnet *ifp)
1740 1.7.2.2 yamt {
1741 1.7.2.2 yamt struct cas_softc *sc = ifp->if_softc;
1742 1.7.2.2 yamt struct mii_data *mii = &sc->sc_mii;
1743 1.7.2.2 yamt
1744 1.7.2.2 yamt if (mii->mii_instance) {
1745 1.7.2.2 yamt struct mii_softc *miisc;
1746 1.7.2.2 yamt LIST_FOREACH(miisc, &mii->mii_phys, mii_list)
1747 1.7.2.2 yamt mii_phy_reset(miisc);
1748 1.7.2.2 yamt }
1749 1.7.2.2 yamt
1750 1.7.2.2 yamt return (mii_mediachg(&sc->sc_mii));
1751 1.7.2.2 yamt }
1752 1.7.2.2 yamt
1753 1.7.2.2 yamt void
1754 1.7.2.2 yamt cas_mediastatus(struct ifnet *ifp, struct ifmediareq *ifmr)
1755 1.7.2.2 yamt {
1756 1.7.2.2 yamt struct cas_softc *sc = ifp->if_softc;
1757 1.7.2.2 yamt
1758 1.7.2.2 yamt mii_pollstat(&sc->sc_mii);
1759 1.7.2.2 yamt ifmr->ifm_active = sc->sc_mii.mii_media_active;
1760 1.7.2.2 yamt ifmr->ifm_status = sc->sc_mii.mii_media_status;
1761 1.7.2.2 yamt }
1762 1.7.2.2 yamt
1763 1.7.2.2 yamt /*
1764 1.7.2.2 yamt * Process an ioctl request.
1765 1.7.2.2 yamt */
1766 1.7.2.2 yamt int
1767 1.7.2.2 yamt cas_ioctl(struct ifnet *ifp, u_long cmd, void *data)
1768 1.7.2.2 yamt {
1769 1.7.2.2 yamt struct cas_softc *sc = ifp->if_softc;
1770 1.7.2.2 yamt int s, error = 0;
1771 1.7.2.2 yamt
1772 1.7.2.2 yamt s = splnet();
1773 1.7.2.2 yamt
1774 1.7.2.2 yamt if ((error = ether_ioctl(ifp, cmd, data)) == ENETRESET) {
1775 1.7.2.2 yamt error = 0;
1776 1.7.2.2 yamt if (cmd != SIOCADDMULTI && cmd != SIOCDELMULTI)
1777 1.7.2.2 yamt ;
1778 1.7.2.2 yamt else if (ifp->if_flags & IFF_RUNNING) {
1779 1.7.2.2 yamt /*
1780 1.7.2.2 yamt * Multicast list has changed; set the hardware filter
1781 1.7.2.2 yamt * accordingly.
1782 1.7.2.2 yamt */
1783 1.7.2.2 yamt cas_iff(sc);
1784 1.7.2.2 yamt }
1785 1.7.2.2 yamt }
1786 1.7.2.2 yamt
1787 1.7.2.2 yamt splx(s);
1788 1.7.2.2 yamt return (error);
1789 1.7.2.2 yamt }
1790 1.7.2.2 yamt
1791 1.7.2.2 yamt static bool
1792 1.7.2.2 yamt cas_suspend(device_t self, const pmf_qual_t *qual)
1793 1.7.2.2 yamt {
1794 1.7.2.2 yamt struct cas_softc *sc = device_private(self);
1795 1.7.2.2 yamt bus_space_tag_t t = sc->sc_memt;
1796 1.7.2.2 yamt bus_space_handle_t h = sc->sc_memh;
1797 1.7.2.2 yamt
1798 1.7.2.2 yamt bus_space_write_4(t, h, CAS_INTMASK, ~(uint32_t)0);
1799 1.7.2.2 yamt if (sc->sc_ih != NULL) {
1800 1.7.2.2 yamt pci_intr_disestablish(sc->sc_pc, sc->sc_ih);
1801 1.7.2.2 yamt sc->sc_ih = NULL;
1802 1.7.2.2 yamt }
1803 1.7.2.2 yamt
1804 1.7.2.2 yamt return true;
1805 1.7.2.2 yamt }
1806 1.7.2.2 yamt
1807 1.7.2.2 yamt static bool
1808 1.7.2.2 yamt cas_resume(device_t self, const pmf_qual_t *qual)
1809 1.7.2.2 yamt {
1810 1.7.2.2 yamt struct cas_softc *sc = device_private(self);
1811 1.7.2.2 yamt
1812 1.7.2.2 yamt return cas_estintr(sc, CAS_INTR_PCI | CAS_INTR_REG);
1813 1.7.2.2 yamt }
1814 1.7.2.2 yamt
1815 1.7.2.2 yamt static bool
1816 1.7.2.2 yamt cas_estintr(struct cas_softc *sc, int what)
1817 1.7.2.2 yamt {
1818 1.7.2.2 yamt bus_space_tag_t t = sc->sc_memt;
1819 1.7.2.2 yamt bus_space_handle_t h = sc->sc_memh;
1820 1.7.2.2 yamt const char *intrstr = NULL;
1821 1.7.2.2 yamt
1822 1.7.2.2 yamt /* PCI interrupts */
1823 1.7.2.2 yamt if (what & CAS_INTR_PCI) {
1824 1.7.2.2 yamt intrstr = pci_intr_string(sc->sc_pc, sc->sc_handle);
1825 1.7.2.2 yamt sc->sc_ih = pci_intr_establish(sc->sc_pc, sc->sc_handle,
1826 1.7.2.2 yamt IPL_NET, cas_intr, sc);
1827 1.7.2.2 yamt if (sc->sc_ih == NULL) {
1828 1.7.2.2 yamt aprint_error_dev(sc->sc_dev,
1829 1.7.2.2 yamt "unable to establish interrupt");
1830 1.7.2.2 yamt if (intrstr != NULL)
1831 1.7.2.2 yamt aprint_error(" at %s", intrstr);
1832 1.7.2.2 yamt aprint_error("\n");
1833 1.7.2.2 yamt return false;
1834 1.7.2.2 yamt }
1835 1.7.2.2 yamt
1836 1.7.2.2 yamt aprint_normal_dev(sc->sc_dev, "interrupting at %s\n", intrstr);
1837 1.7.2.2 yamt }
1838 1.7.2.2 yamt
1839 1.7.2.2 yamt /* Interrupt register */
1840 1.7.2.2 yamt if (what & CAS_INTR_REG) {
1841 1.7.2.2 yamt bus_space_write_4(t, h, CAS_INTMASK,
1842 1.7.2.2 yamt ~(CAS_INTR_TX_INTME|CAS_INTR_TX_EMPTY|
1843 1.7.2.2 yamt CAS_INTR_TX_TAG_ERR|
1844 1.7.2.2 yamt CAS_INTR_RX_DONE|CAS_INTR_RX_NOBUF|
1845 1.7.2.2 yamt CAS_INTR_RX_TAG_ERR|
1846 1.7.2.2 yamt CAS_INTR_RX_COMP_FULL|CAS_INTR_PCS|
1847 1.7.2.2 yamt CAS_INTR_MAC_CONTROL|CAS_INTR_MIF|
1848 1.7.2.2 yamt CAS_INTR_BERR));
1849 1.7.2.2 yamt bus_space_write_4(t, h, CAS_MAC_RX_MASK,
1850 1.7.2.2 yamt CAS_MAC_RX_DONE|CAS_MAC_RX_FRAME_CNT);
1851 1.7.2.2 yamt bus_space_write_4(t, h, CAS_MAC_TX_MASK, CAS_MAC_TX_XMIT_DONE);
1852 1.7.2.2 yamt bus_space_write_4(t, h, CAS_MAC_CONTROL_MASK, 0); /* XXXX */
1853 1.7.2.2 yamt }
1854 1.7.2.2 yamt return true;
1855 1.7.2.2 yamt }
1856 1.7.2.2 yamt
1857 1.7.2.2 yamt bool
1858 1.7.2.2 yamt cas_shutdown(device_t self, int howto)
1859 1.7.2.2 yamt {
1860 1.7.2.2 yamt struct cas_softc *sc = device_private(self);
1861 1.7.2.2 yamt struct ifnet *ifp = &sc->sc_ethercom.ec_if;
1862 1.7.2.2 yamt
1863 1.7.2.2 yamt cas_stop(ifp, 1);
1864 1.7.2.2 yamt
1865 1.7.2.2 yamt return true;
1866 1.7.2.2 yamt }
1867 1.7.2.2 yamt
1868 1.7.2.2 yamt void
1869 1.7.2.2 yamt cas_iff(struct cas_softc *sc)
1870 1.7.2.2 yamt {
1871 1.7.2.2 yamt struct ifnet *ifp = &sc->sc_ethercom.ec_if;
1872 1.7.2.2 yamt struct ethercom *ec = &sc->sc_ethercom;
1873 1.7.2.2 yamt struct ether_multi *enm;
1874 1.7.2.2 yamt struct ether_multistep step;
1875 1.7.2.2 yamt bus_space_tag_t t = sc->sc_memt;
1876 1.7.2.2 yamt bus_space_handle_t h = sc->sc_memh;
1877 1.7.2.2 yamt u_int32_t crc, hash[16], rxcfg;
1878 1.7.2.2 yamt int i;
1879 1.7.2.2 yamt
1880 1.7.2.2 yamt rxcfg = bus_space_read_4(t, h, CAS_MAC_RX_CONFIG);
1881 1.7.2.2 yamt rxcfg &= ~(CAS_MAC_RX_HASH_FILTER | CAS_MAC_RX_PROMISCUOUS |
1882 1.7.2.2 yamt CAS_MAC_RX_PROMISC_GRP);
1883 1.7.2.2 yamt ifp->if_flags &= ~IFF_ALLMULTI;
1884 1.7.2.2 yamt
1885 1.7.2.2 yamt if (ifp->if_flags & IFF_PROMISC || ec->ec_multicnt > 0) {
1886 1.7.2.2 yamt ifp->if_flags |= IFF_ALLMULTI;
1887 1.7.2.2 yamt if (ifp->if_flags & IFF_PROMISC)
1888 1.7.2.2 yamt rxcfg |= CAS_MAC_RX_PROMISCUOUS;
1889 1.7.2.2 yamt else
1890 1.7.2.2 yamt rxcfg |= CAS_MAC_RX_PROMISC_GRP;
1891 1.7.2.2 yamt } else {
1892 1.7.2.2 yamt /*
1893 1.7.2.2 yamt * Set up multicast address filter by passing all multicast
1894 1.7.2.2 yamt * addresses through a crc generator, and then using the
1895 1.7.2.2 yamt * high order 8 bits as an index into the 256 bit logical
1896 1.7.2.2 yamt * address filter. The high order 4 bits selects the word,
1897 1.7.2.2 yamt * while the other 4 bits select the bit within the word
1898 1.7.2.2 yamt * (where bit 0 is the MSB).
1899 1.7.2.2 yamt */
1900 1.7.2.2 yamt
1901 1.7.2.2 yamt rxcfg |= CAS_MAC_RX_HASH_FILTER;
1902 1.7.2.2 yamt
1903 1.7.2.2 yamt /* Clear hash table */
1904 1.7.2.2 yamt for (i = 0; i < 16; i++)
1905 1.7.2.2 yamt hash[i] = 0;
1906 1.7.2.2 yamt
1907 1.7.2.2 yamt ETHER_FIRST_MULTI(step, ec, enm);
1908 1.7.2.2 yamt while (enm != NULL) {
1909 1.7.2.2 yamt crc = ether_crc32_le(enm->enm_addrlo,
1910 1.7.2.2 yamt ETHER_ADDR_LEN);
1911 1.7.2.2 yamt
1912 1.7.2.2 yamt /* Just want the 8 most significant bits. */
1913 1.7.2.2 yamt crc >>= 24;
1914 1.7.2.2 yamt
1915 1.7.2.2 yamt /* Set the corresponding bit in the filter. */
1916 1.7.2.2 yamt hash[crc >> 4] |= 1 << (15 - (crc & 15));
1917 1.7.2.2 yamt
1918 1.7.2.2 yamt ETHER_NEXT_MULTI(step, enm);
1919 1.7.2.2 yamt }
1920 1.7.2.2 yamt
1921 1.7.2.2 yamt /* Now load the hash table into the chip (if we are using it) */
1922 1.7.2.2 yamt for (i = 0; i < 16; i++) {
1923 1.7.2.2 yamt bus_space_write_4(t, h,
1924 1.7.2.2 yamt CAS_MAC_HASH0 + i * (CAS_MAC_HASH1 - CAS_MAC_HASH0),
1925 1.7.2.2 yamt hash[i]);
1926 1.7.2.2 yamt }
1927 1.7.2.2 yamt }
1928 1.7.2.2 yamt
1929 1.7.2.2 yamt bus_space_write_4(t, h, CAS_MAC_RX_CONFIG, rxcfg);
1930 1.7.2.2 yamt }
1931 1.7.2.2 yamt
1932 1.7.2.2 yamt int
1933 1.7.2.2 yamt cas_encap(struct cas_softc *sc, struct mbuf *mhead, u_int32_t *bixp)
1934 1.7.2.2 yamt {
1935 1.7.2.2 yamt u_int64_t flags;
1936 1.7.2.2 yamt u_int32_t cur, frag, i;
1937 1.7.2.2 yamt bus_dmamap_t map;
1938 1.7.2.2 yamt
1939 1.7.2.2 yamt cur = frag = *bixp;
1940 1.7.2.2 yamt map = sc->sc_txd[cur].sd_map;
1941 1.7.2.2 yamt
1942 1.7.2.2 yamt if (bus_dmamap_load_mbuf(sc->sc_dmatag, map, mhead,
1943 1.7.2.2 yamt BUS_DMA_NOWAIT) != 0) {
1944 1.7.2.2 yamt return (ENOBUFS);
1945 1.7.2.2 yamt }
1946 1.7.2.2 yamt
1947 1.7.2.2 yamt if ((sc->sc_tx_cnt + map->dm_nsegs) > (CAS_NTXDESC - 2)) {
1948 1.7.2.2 yamt bus_dmamap_unload(sc->sc_dmatag, map);
1949 1.7.2.2 yamt return (ENOBUFS);
1950 1.7.2.2 yamt }
1951 1.7.2.2 yamt
1952 1.7.2.2 yamt bus_dmamap_sync(sc->sc_dmatag, map, 0, map->dm_mapsize,
1953 1.7.2.2 yamt BUS_DMASYNC_PREWRITE);
1954 1.7.2.2 yamt
1955 1.7.2.2 yamt for (i = 0; i < map->dm_nsegs; i++) {
1956 1.7.2.2 yamt sc->sc_txdescs[frag].cd_addr =
1957 1.7.2.2 yamt CAS_DMA_WRITE(map->dm_segs[i].ds_addr);
1958 1.7.2.2 yamt flags = (map->dm_segs[i].ds_len & CAS_TD_BUFSIZE) |
1959 1.7.2.2 yamt (i == 0 ? CAS_TD_START_OF_PACKET : 0) |
1960 1.7.2.2 yamt ((i == (map->dm_nsegs - 1)) ? CAS_TD_END_OF_PACKET : 0);
1961 1.7.2.2 yamt sc->sc_txdescs[frag].cd_flags = CAS_DMA_WRITE(flags);
1962 1.7.2.2 yamt bus_dmamap_sync(sc->sc_dmatag, sc->sc_cddmamap,
1963 1.7.2.2 yamt CAS_CDTXOFF(frag), sizeof(struct cas_desc),
1964 1.7.2.2 yamt BUS_DMASYNC_PREWRITE);
1965 1.7.2.2 yamt cur = frag;
1966 1.7.2.2 yamt if (++frag == CAS_NTXDESC)
1967 1.7.2.2 yamt frag = 0;
1968 1.7.2.2 yamt }
1969 1.7.2.2 yamt
1970 1.7.2.2 yamt sc->sc_tx_cnt += map->dm_nsegs;
1971 1.7.2.2 yamt sc->sc_txd[*bixp].sd_map = sc->sc_txd[cur].sd_map;
1972 1.7.2.2 yamt sc->sc_txd[cur].sd_map = map;
1973 1.7.2.2 yamt sc->sc_txd[cur].sd_mbuf = mhead;
1974 1.7.2.2 yamt
1975 1.7.2.2 yamt bus_space_write_4(sc->sc_memt, sc->sc_memh, CAS_TX_KICK, frag);
1976 1.7.2.2 yamt
1977 1.7.2.2 yamt *bixp = frag;
1978 1.7.2.2 yamt
1979 1.7.2.2 yamt /* sync descriptors */
1980 1.7.2.2 yamt
1981 1.7.2.2 yamt return (0);
1982 1.7.2.2 yamt }
1983 1.7.2.2 yamt
1984 1.7.2.2 yamt /*
1985 1.7.2.2 yamt * Transmit interrupt.
1986 1.7.2.2 yamt */
1987 1.7.2.2 yamt int
1988 1.7.2.2 yamt cas_tint(struct cas_softc *sc, u_int32_t status)
1989 1.7.2.2 yamt {
1990 1.7.2.2 yamt struct ifnet *ifp = &sc->sc_ethercom.ec_if;
1991 1.7.2.2 yamt struct cas_sxd *sd;
1992 1.7.2.2 yamt u_int32_t cons, comp;
1993 1.7.2.2 yamt
1994 1.7.2.2 yamt comp = bus_space_read_4(sc->sc_memt, sc->sc_memh, CAS_TX_COMPLETION);
1995 1.7.2.2 yamt cons = sc->sc_tx_cons;
1996 1.7.2.2 yamt while (cons != comp) {
1997 1.7.2.2 yamt sd = &sc->sc_txd[cons];
1998 1.7.2.2 yamt if (sd->sd_mbuf != NULL) {
1999 1.7.2.2 yamt bus_dmamap_sync(sc->sc_dmatag, sd->sd_map, 0,
2000 1.7.2.2 yamt sd->sd_map->dm_mapsize, BUS_DMASYNC_POSTWRITE);
2001 1.7.2.2 yamt bus_dmamap_unload(sc->sc_dmatag, sd->sd_map);
2002 1.7.2.2 yamt m_freem(sd->sd_mbuf);
2003 1.7.2.2 yamt sd->sd_mbuf = NULL;
2004 1.7.2.2 yamt ifp->if_opackets++;
2005 1.7.2.2 yamt }
2006 1.7.2.2 yamt sc->sc_tx_cnt--;
2007 1.7.2.2 yamt if (++cons == CAS_NTXDESC)
2008 1.7.2.2 yamt cons = 0;
2009 1.7.2.2 yamt }
2010 1.7.2.2 yamt sc->sc_tx_cons = cons;
2011 1.7.2.2 yamt
2012 1.7.2.2 yamt if (sc->sc_tx_cnt < CAS_NTXDESC - 2)
2013 1.7.2.2 yamt ifp->if_flags &= ~IFF_OACTIVE;
2014 1.7.2.2 yamt if (sc->sc_tx_cnt == 0)
2015 1.7.2.2 yamt ifp->if_timer = 0;
2016 1.7.2.2 yamt
2017 1.7.2.2 yamt cas_start(ifp);
2018 1.7.2.2 yamt
2019 1.7.2.2 yamt return (1);
2020 1.7.2.2 yamt }
2021 1.7.2.2 yamt
2022 1.7.2.2 yamt void
2023 1.7.2.2 yamt cas_start(struct ifnet *ifp)
2024 1.7.2.2 yamt {
2025 1.7.2.2 yamt struct cas_softc *sc = ifp->if_softc;
2026 1.7.2.2 yamt struct mbuf *m;
2027 1.7.2.2 yamt u_int32_t bix;
2028 1.7.2.2 yamt
2029 1.7.2.2 yamt if ((ifp->if_flags & (IFF_RUNNING | IFF_OACTIVE)) != IFF_RUNNING)
2030 1.7.2.2 yamt return;
2031 1.7.2.2 yamt
2032 1.7.2.2 yamt bix = sc->sc_tx_prod;
2033 1.7.2.2 yamt while (sc->sc_txd[bix].sd_mbuf == NULL) {
2034 1.7.2.2 yamt IFQ_POLL(&ifp->if_snd, m);
2035 1.7.2.2 yamt if (m == NULL)
2036 1.7.2.2 yamt break;
2037 1.7.2.2 yamt
2038 1.7.2.2 yamt /*
2039 1.7.2.2 yamt * If BPF is listening on this interface, let it see the
2040 1.7.2.2 yamt * packet before we commit it to the wire.
2041 1.7.2.2 yamt */
2042 1.7.2.2 yamt if (ifp->if_bpf)
2043 1.7.2.2 yamt bpf_ops->bpf_mtap(ifp->if_bpf, m);
2044 1.7.2.2 yamt
2045 1.7.2.2 yamt /*
2046 1.7.2.2 yamt * Encapsulate this packet and start it going...
2047 1.7.2.2 yamt * or fail...
2048 1.7.2.2 yamt */
2049 1.7.2.2 yamt if (cas_encap(sc, m, &bix)) {
2050 1.7.2.2 yamt ifp->if_flags |= IFF_OACTIVE;
2051 1.7.2.2 yamt break;
2052 1.7.2.2 yamt }
2053 1.7.2.2 yamt
2054 1.7.2.2 yamt IFQ_DEQUEUE(&ifp->if_snd, m);
2055 1.7.2.2 yamt ifp->if_timer = 5;
2056 1.7.2.2 yamt }
2057 1.7.2.2 yamt
2058 1.7.2.2 yamt sc->sc_tx_prod = bix;
2059 1.7.2.2 yamt }
2060