Home | History | Annotate | Line # | Download | only in pci
if_txp.c revision 1.5
      1  1.5   thorpej /* $NetBSD: if_txp.c,v 1.5 2003/10/27 16:52:01 thorpej Exp $ */
      2  1.1  drochner 
      3  1.1  drochner /*
      4  1.1  drochner  * Copyright (c) 2001
      5  1.1  drochner  *	Jason L. Wright <jason (at) thought.net>, Theo de Raadt, and
      6  1.1  drochner  *	Aaron Campbell <aaron (at) monkey.org>.  All rights reserved.
      7  1.1  drochner  *
      8  1.1  drochner  * Redistribution and use in source and binary forms, with or without
      9  1.1  drochner  * modification, are permitted provided that the following conditions
     10  1.1  drochner  * are met:
     11  1.1  drochner  * 1. Redistributions of source code must retain the above copyright
     12  1.1  drochner  *    notice, this list of conditions and the following disclaimer.
     13  1.1  drochner  * 2. Redistributions in binary form must reproduce the above copyright
     14  1.1  drochner  *    notice, this list of conditions and the following disclaimer in the
     15  1.1  drochner  *    documentation and/or other materials provided with the distribution.
     16  1.1  drochner  *
     17  1.1  drochner  * THIS SOFTWARE IS PROVIDED BY THE AUTHORS ``AS IS'' AND ANY EXPRESS OR
     18  1.1  drochner  * IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE IMPLIED
     19  1.1  drochner  * WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
     20  1.1  drochner  * ARE DISCLAIMED.  IN NO EVENT SHALL THE AUTHORS OR THE VOICES IN THEIR HEADS
     21  1.1  drochner  * BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR
     22  1.1  drochner  * CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF
     23  1.1  drochner  * SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS
     24  1.1  drochner  * INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN
     25  1.1  drochner  * CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE)
     26  1.1  drochner  * ARISING IN ANY WAY OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF
     27  1.1  drochner  * THE POSSIBILITY OF SUCH DAMAGE.
     28  1.1  drochner  */
     29  1.1  drochner 
     30  1.1  drochner /*
     31  1.1  drochner  * Driver for 3c990 (Typhoon) Ethernet ASIC
     32  1.1  drochner  */
     33  1.3     lukem 
     34  1.3     lukem #include <sys/cdefs.h>
     35  1.5   thorpej __KERNEL_RCSID(0, "$NetBSD: if_txp.c,v 1.5 2003/10/27 16:52:01 thorpej Exp $");
     36  1.1  drochner 
     37  1.1  drochner #include "bpfilter.h"
     38  1.1  drochner #include "opt_inet.h"
     39  1.1  drochner 
     40  1.1  drochner #include <sys/param.h>
     41  1.1  drochner #include <sys/systm.h>
     42  1.1  drochner #include <sys/sockio.h>
     43  1.1  drochner #include <sys/mbuf.h>
     44  1.1  drochner #include <sys/malloc.h>
     45  1.1  drochner #include <sys/kernel.h>
     46  1.1  drochner #include <sys/socket.h>
     47  1.1  drochner #include <sys/device.h>
     48  1.1  drochner #include <sys/callout.h>
     49  1.1  drochner 
     50  1.1  drochner #include <net/if.h>
     51  1.1  drochner #include <net/if_dl.h>
     52  1.1  drochner #include <net/if_types.h>
     53  1.1  drochner #include <net/if_ether.h>
     54  1.1  drochner #include <net/if_arp.h>
     55  1.1  drochner 
     56  1.1  drochner #ifdef INET
     57  1.1  drochner #include <netinet/in.h>
     58  1.1  drochner #include <netinet/in_systm.h>
     59  1.1  drochner #include <netinet/in_var.h>
     60  1.1  drochner #include <netinet/ip.h>
     61  1.1  drochner #include <netinet/if_inarp.h>
     62  1.1  drochner #endif
     63  1.1  drochner 
     64  1.1  drochner #include <net/if_media.h>
     65  1.1  drochner 
     66  1.1  drochner #if NBPFILTER > 0
     67  1.1  drochner #include <net/bpf.h>
     68  1.1  drochner #endif
     69  1.1  drochner 
     70  1.1  drochner #include <uvm/uvm_extern.h>              /* for vtophys */
     71  1.1  drochner #include <machine/bus.h>
     72  1.1  drochner 
     73  1.1  drochner #include <dev/mii/mii.h>
     74  1.1  drochner #include <dev/mii/miivar.h>
     75  1.1  drochner #include <dev/pci/pcireg.h>
     76  1.1  drochner #include <dev/pci/pcivar.h>
     77  1.1  drochner #include <dev/pci/pcidevs.h>
     78  1.1  drochner 
     79  1.1  drochner #include <dev/pci/if_txpreg.h>
     80  1.1  drochner 
     81  1.1  drochner #include <dev/microcode/typhoon/3c990img.h>
     82  1.1  drochner 
     83  1.1  drochner /*
     84  1.1  drochner  * These currently break the 3c990 firmware, hopefully will be resolved
     85  1.1  drochner  * at some point.
     86  1.1  drochner  */
     87  1.1  drochner #undef	TRY_TX_UDP_CSUM
     88  1.1  drochner #undef	TRY_TX_TCP_CSUM
     89  1.1  drochner 
     90  1.1  drochner int txp_probe(struct device *, struct cfdata *, void *);
     91  1.1  drochner void txp_attach(struct device *, struct device *, void *);
     92  1.1  drochner int txp_intr(void *);
     93  1.1  drochner void txp_tick(void *);
     94  1.1  drochner void txp_shutdown(void *);
     95  1.1  drochner int txp_ioctl(struct ifnet *, u_long, caddr_t);
     96  1.1  drochner void txp_start(struct ifnet *);
     97  1.1  drochner void txp_stop(struct txp_softc *);
     98  1.1  drochner void txp_init(struct txp_softc *);
     99  1.1  drochner void txp_watchdog(struct ifnet *);
    100  1.1  drochner 
    101  1.1  drochner int txp_chip_init(struct txp_softc *);
    102  1.1  drochner int txp_reset_adapter(struct txp_softc *);
    103  1.1  drochner int txp_download_fw(struct txp_softc *);
    104  1.1  drochner int txp_download_fw_wait(struct txp_softc *);
    105  1.1  drochner int txp_download_fw_section(struct txp_softc *,
    106  1.1  drochner     struct txp_fw_section_header *, int);
    107  1.1  drochner int txp_alloc_rings(struct txp_softc *);
    108  1.1  drochner void txp_dma_free(struct txp_softc *, struct txp_dma_alloc *);
    109  1.1  drochner int txp_dma_malloc(struct txp_softc *, bus_size_t, struct txp_dma_alloc *, int);
    110  1.1  drochner void txp_set_filter(struct txp_softc *);
    111  1.1  drochner 
    112  1.1  drochner int txp_cmd_desc_numfree(struct txp_softc *);
    113  1.1  drochner int txp_command(struct txp_softc *, u_int16_t, u_int16_t, u_int32_t,
    114  1.1  drochner     u_int32_t, u_int16_t *, u_int32_t *, u_int32_t *, int);
    115  1.1  drochner int txp_command2(struct txp_softc *, u_int16_t, u_int16_t,
    116  1.1  drochner     u_int32_t, u_int32_t, struct txp_ext_desc *, u_int8_t,
    117  1.1  drochner     struct txp_rsp_desc **, int);
    118  1.1  drochner int txp_response(struct txp_softc *, u_int32_t, u_int16_t, u_int16_t,
    119  1.1  drochner     struct txp_rsp_desc **);
    120  1.1  drochner void txp_rsp_fixup(struct txp_softc *, struct txp_rsp_desc *,
    121  1.1  drochner     struct txp_rsp_desc *);
    122  1.1  drochner void txp_capabilities(struct txp_softc *);
    123  1.1  drochner 
    124  1.1  drochner void txp_ifmedia_sts(struct ifnet *, struct ifmediareq *);
    125  1.1  drochner int txp_ifmedia_upd(struct ifnet *);
    126  1.1  drochner void txp_show_descriptor(void *);
    127  1.1  drochner void txp_tx_reclaim(struct txp_softc *, struct txp_tx_ring *,
    128  1.1  drochner     struct txp_dma_alloc *);
    129  1.1  drochner void txp_rxbuf_reclaim(struct txp_softc *);
    130  1.1  drochner void txp_rx_reclaim(struct txp_softc *, struct txp_rx_ring *,
    131  1.1  drochner     struct txp_dma_alloc *);
    132  1.1  drochner 
    133  1.2  drochner CFATTACH_DECL(txp, sizeof(struct txp_softc), txp_probe, txp_attach,
    134  1.2  drochner 	      NULL, NULL);
    135  1.2  drochner 
    136  1.2  drochner const struct txp_pci_match {
    137  1.2  drochner 	int vid, did, flags;
    138  1.2  drochner } txp_devices[] = {
    139  1.2  drochner 	{ PCI_VENDOR_3COM, PCI_PRODUCT_3COM_3CR990, 0 },
    140  1.2  drochner 	{ PCI_VENDOR_3COM, PCI_PRODUCT_3COM_3CR990TX95, 0 },
    141  1.2  drochner 	{ PCI_VENDOR_3COM, PCI_PRODUCT_3COM_3CR990TX97, 0 },
    142  1.2  drochner 	{ PCI_VENDOR_3COM, PCI_PRODUCT_3COM_3CR990SVR95, TXP_SERVERVERSION },
    143  1.2  drochner 	{ PCI_VENDOR_3COM, PCI_PRODUCT_3COM_3CR990SVR97, TXP_SERVERVERSION },
    144  1.2  drochner 	{ PCI_VENDOR_3COM, PCI_PRODUCT_3COM_3C990B, TXP_USESUBSYSTEM },
    145  1.2  drochner 	{ PCI_VENDOR_3COM, PCI_PRODUCT_3COM_3C990BSVR, TXP_SERVERVERSION },
    146  1.2  drochner 	{ PCI_VENDOR_3COM, PCI_PRODUCT_3COM_3CR990FX, TXP_USESUBSYSTEM },
    147  1.1  drochner };
    148  1.1  drochner 
    149  1.2  drochner static const struct txp_pci_match *txp_pcilookup(pcireg_t);
    150  1.2  drochner 
    151  1.2  drochner static const struct {
    152  1.2  drochner 	u_int16_t mask, value;
    153  1.2  drochner 	int flags;
    154  1.2  drochner } txp_subsysinfo[] = {
    155  1.2  drochner 	{0xf000, 0x2000, TXP_SERVERVERSION},
    156  1.2  drochner 	{0x0100, 0x0100, TXP_FIBER},
    157  1.2  drochner #if 0 /* information from 3com header, unused */
    158  1.2  drochner 	{0x0010, 0x0010, /* secured firmware */},
    159  1.2  drochner 	{0x0003, 0x0000, /* variable DES */},
    160  1.2  drochner 	{0x0003, 0x0001, /* single DES - "95" */},
    161  1.2  drochner 	{0x0003, 0x0002, /* triple DES - "97" */},
    162  1.2  drochner #endif
    163  1.1  drochner };
    164  1.1  drochner 
    165  1.2  drochner static const struct txp_pci_match *
    166  1.2  drochner txp_pcilookup(id)
    167  1.2  drochner 	pcireg_t id;
    168  1.2  drochner {
    169  1.2  drochner 	int i;
    170  1.2  drochner 
    171  1.2  drochner 	for (i = 0; i < sizeof(txp_devices) / sizeof(txp_devices[0]); i++)
    172  1.2  drochner 		if ((PCI_VENDOR(id) == txp_devices[i].vid) &&
    173  1.2  drochner 		    (PCI_PRODUCT(id) == txp_devices[i].did))
    174  1.2  drochner 			return (&txp_devices[i]);
    175  1.2  drochner 	return (0);
    176  1.2  drochner }
    177  1.2  drochner 
    178  1.1  drochner int
    179  1.1  drochner txp_probe(parent, match, aux)
    180  1.1  drochner 	struct device *parent;
    181  1.1  drochner 	struct cfdata *match;
    182  1.1  drochner 	void *aux;
    183  1.1  drochner {
    184  1.1  drochner 	struct pci_attach_args *pa = aux;
    185  1.1  drochner 
    186  1.2  drochner 	if (txp_pcilookup(pa->pa_id))
    187  1.1  drochner 			return (1);
    188  1.1  drochner 	return (0);
    189  1.1  drochner }
    190  1.1  drochner 
    191  1.1  drochner void
    192  1.1  drochner txp_attach(parent, self, aux)
    193  1.1  drochner 	struct device *parent, *self;
    194  1.1  drochner 	void *aux;
    195  1.1  drochner {
    196  1.1  drochner 	struct txp_softc *sc = (struct txp_softc *)self;
    197  1.1  drochner 	struct pci_attach_args *pa = aux;
    198  1.1  drochner 	pci_chipset_tag_t pc = pa->pa_pc;
    199  1.1  drochner 	pci_intr_handle_t ih;
    200  1.1  drochner 	const char *intrstr = NULL;
    201  1.1  drochner 	struct ifnet *ifp = &sc->sc_arpcom.ec_if;
    202  1.1  drochner 	u_int32_t command;
    203  1.1  drochner 	u_int16_t p1;
    204  1.1  drochner 	u_int32_t p2;
    205  1.1  drochner 	u_char enaddr[6];
    206  1.2  drochner 	const struct txp_pci_match *pcimatch;
    207  1.2  drochner 	u_int16_t subsys;
    208  1.2  drochner 	int i, flags;
    209  1.2  drochner 	char devinfo[256];
    210  1.1  drochner 
    211  1.1  drochner 	sc->sc_cold = 1;
    212  1.1  drochner 
    213  1.2  drochner 	pcimatch = txp_pcilookup(pa->pa_id);
    214  1.2  drochner 	flags = pcimatch->flags;
    215  1.2  drochner 	if (pcimatch->flags & TXP_USESUBSYSTEM) {
    216  1.2  drochner 		subsys = PCI_PRODUCT(pci_conf_read(pc, pa->pa_tag,
    217  1.2  drochner 						   PCI_SUBSYS_ID_REG));
    218  1.2  drochner 		for (i = 0;
    219  1.2  drochner 		     i < sizeof(txp_subsysinfo)/sizeof(txp_subsysinfo[0]);
    220  1.2  drochner 		     i++)
    221  1.2  drochner 			if ((subsys & txp_subsysinfo[i].mask) ==
    222  1.2  drochner 			    txp_subsysinfo[i].value)
    223  1.2  drochner 				flags |= txp_subsysinfo[i].flags;
    224  1.2  drochner 	}
    225  1.2  drochner 	sc->sc_flags = flags;
    226  1.2  drochner 
    227  1.2  drochner 	pci_devinfo(pa->pa_id, 0, 0, devinfo);
    228  1.2  drochner #define TXP_EXTRAINFO ((flags & (TXP_USESUBSYSTEM|TXP_SERVERVERSION)) == \
    229  1.2  drochner   (TXP_USESUBSYSTEM|TXP_SERVERVERSION) ? " (SVR)" : "")
    230  1.2  drochner 	printf(": %s%s\n%s", devinfo, TXP_EXTRAINFO, sc->sc_dev.dv_xname);
    231  1.2  drochner 
    232  1.1  drochner 	command = pci_conf_read(pa->pa_pc, pa->pa_tag, PCI_COMMAND_STATUS_REG);
    233  1.1  drochner 
    234  1.1  drochner 	if (!(command & PCI_COMMAND_MASTER_ENABLE)) {
    235  1.1  drochner 		printf(": failed to enable bus mastering\n");
    236  1.1  drochner 		return;
    237  1.1  drochner 	}
    238  1.1  drochner 
    239  1.1  drochner 	if (!(command & PCI_COMMAND_MEM_ENABLE)) {
    240  1.1  drochner 		printf(": failed to enable memory mapping\n");
    241  1.1  drochner 		return;
    242  1.1  drochner 	}
    243  1.1  drochner 	if (pci_mapreg_map(pa, TXP_PCI_LOMEM, PCI_MAPREG_TYPE_MEM, 0,
    244  1.1  drochner 	    &sc->sc_bt, &sc->sc_bh, NULL, NULL)) {
    245  1.1  drochner 		printf(": can't map mem space %d\n", 0);
    246  1.1  drochner 		return;
    247  1.1  drochner 	}
    248  1.1  drochner 
    249  1.1  drochner 	sc->sc_dmat = pa->pa_dmat;
    250  1.1  drochner 
    251  1.1  drochner 	/*
    252  1.1  drochner 	 * Allocate our interrupt.
    253  1.1  drochner 	 */
    254  1.1  drochner 	if (pci_intr_map(pa, &ih)) {
    255  1.1  drochner 		printf(": couldn't map interrupt\n");
    256  1.1  drochner 		return;
    257  1.1  drochner 	}
    258  1.1  drochner 
    259  1.1  drochner 	intrstr = pci_intr_string(pc, ih);
    260  1.1  drochner 	sc->sc_ih = pci_intr_establish(pc, ih, IPL_NET, txp_intr, sc);
    261  1.1  drochner 	if (sc->sc_ih == NULL) {
    262  1.1  drochner 		printf(": couldn't establish interrupt");
    263  1.1  drochner 		if (intrstr != NULL)
    264  1.1  drochner 			printf(" at %s", intrstr);
    265  1.1  drochner 		printf("\n");
    266  1.1  drochner 		return;
    267  1.1  drochner 	}
    268  1.2  drochner 	printf(": interrupting at %s\n", intrstr);
    269  1.1  drochner 
    270  1.1  drochner 	if (txp_chip_init(sc))
    271  1.1  drochner 		return;
    272  1.1  drochner 
    273  1.1  drochner 	if (txp_download_fw(sc))
    274  1.1  drochner 		return;
    275  1.1  drochner 
    276  1.1  drochner 	if (txp_alloc_rings(sc))
    277  1.1  drochner 		return;
    278  1.1  drochner 
    279  1.1  drochner 	if (txp_command(sc, TXP_CMD_MAX_PKT_SIZE_WRITE, TXP_MAX_PKTLEN, 0, 0,
    280  1.1  drochner 	    NULL, NULL, NULL, 1))
    281  1.1  drochner 		return;
    282  1.1  drochner 
    283  1.1  drochner 	if (txp_command(sc, TXP_CMD_STATION_ADDRESS_READ, 0, 0, 0,
    284  1.1  drochner 	    &p1, &p2, NULL, 1))
    285  1.1  drochner 		return;
    286  1.1  drochner 
    287  1.1  drochner 	txp_set_filter(sc);
    288  1.1  drochner 
    289  1.1  drochner 	p1 = htole16(p1);
    290  1.1  drochner 	enaddr[0] = ((u_int8_t *)&p1)[1];
    291  1.1  drochner 	enaddr[1] = ((u_int8_t *)&p1)[0];
    292  1.1  drochner 	p2 = htole32(p2);
    293  1.1  drochner 	enaddr[2] = ((u_int8_t *)&p2)[3];
    294  1.1  drochner 	enaddr[3] = ((u_int8_t *)&p2)[2];
    295  1.1  drochner 	enaddr[4] = ((u_int8_t *)&p2)[1];
    296  1.1  drochner 	enaddr[5] = ((u_int8_t *)&p2)[0];
    297  1.1  drochner 
    298  1.2  drochner 	printf("%s: Ethernet address %s\n", sc->sc_dev.dv_xname,
    299  1.2  drochner 	       ether_sprintf(enaddr));
    300  1.1  drochner 	sc->sc_cold = 0;
    301  1.1  drochner 
    302  1.1  drochner 	ifmedia_init(&sc->sc_ifmedia, 0, txp_ifmedia_upd, txp_ifmedia_sts);
    303  1.2  drochner 	if (flags & TXP_FIBER) {
    304  1.2  drochner 		ifmedia_add(&sc->sc_ifmedia, IFM_ETHER|IFM_100_FX,
    305  1.2  drochner 			    0, NULL);
    306  1.2  drochner 		ifmedia_add(&sc->sc_ifmedia, IFM_ETHER|IFM_100_FX|IFM_HDX,
    307  1.2  drochner 			    0, NULL);
    308  1.2  drochner 		ifmedia_add(&sc->sc_ifmedia, IFM_ETHER|IFM_100_FX|IFM_FDX,
    309  1.2  drochner 			    0, NULL);
    310  1.2  drochner 	} else {
    311  1.2  drochner 		ifmedia_add(&sc->sc_ifmedia, IFM_ETHER|IFM_10_T,
    312  1.2  drochner 			    0, NULL);
    313  1.2  drochner 		ifmedia_add(&sc->sc_ifmedia, IFM_ETHER|IFM_10_T|IFM_HDX,
    314  1.2  drochner 			    0, NULL);
    315  1.2  drochner 		ifmedia_add(&sc->sc_ifmedia, IFM_ETHER|IFM_10_T|IFM_FDX,
    316  1.2  drochner 			    0, NULL);
    317  1.2  drochner 		ifmedia_add(&sc->sc_ifmedia, IFM_ETHER|IFM_100_TX,
    318  1.2  drochner 			    0, NULL);
    319  1.2  drochner 		ifmedia_add(&sc->sc_ifmedia, IFM_ETHER|IFM_100_TX|IFM_HDX,
    320  1.2  drochner 			    0, NULL);
    321  1.2  drochner 		ifmedia_add(&sc->sc_ifmedia, IFM_ETHER|IFM_100_TX|IFM_FDX,
    322  1.2  drochner 			    0, NULL);
    323  1.2  drochner 	}
    324  1.1  drochner 	ifmedia_add(&sc->sc_ifmedia, IFM_ETHER|IFM_AUTO, 0, NULL);
    325  1.1  drochner 
    326  1.1  drochner 	sc->sc_xcvr = TXP_XCVR_AUTO;
    327  1.1  drochner 	txp_command(sc, TXP_CMD_XCVR_SELECT, TXP_XCVR_AUTO, 0, 0,
    328  1.1  drochner 	    NULL, NULL, NULL, 0);
    329  1.1  drochner 	ifmedia_set(&sc->sc_ifmedia, IFM_ETHER|IFM_AUTO);
    330  1.1  drochner 
    331  1.1  drochner 	ifp->if_softc = sc;
    332  1.1  drochner 	ifp->if_mtu = ETHERMTU;
    333  1.1  drochner 	ifp->if_flags = IFF_BROADCAST | IFF_SIMPLEX | IFF_MULTICAST;
    334  1.1  drochner 	ifp->if_ioctl = txp_ioctl;
    335  1.1  drochner 	ifp->if_start = txp_start;
    336  1.1  drochner 	ifp->if_watchdog = txp_watchdog;
    337  1.1  drochner 	ifp->if_baudrate = 10000000;
    338  1.1  drochner 	IFQ_SET_MAXLEN(&ifp->if_snd, TX_ENTRIES);
    339  1.1  drochner 	IFQ_SET_READY(&ifp->if_snd);
    340  1.1  drochner 	ifp->if_capabilities = 0;
    341  1.1  drochner 	bcopy(sc->sc_dev.dv_xname, ifp->if_xname, IFNAMSIZ);
    342  1.1  drochner 
    343  1.1  drochner 	txp_capabilities(sc);
    344  1.1  drochner 
    345  1.5   thorpej 	callout_init(&sc->sc_tick);
    346  1.1  drochner 	callout_setfunc(&sc->sc_tick, txp_tick, sc);
    347  1.1  drochner 
    348  1.1  drochner 	/*
    349  1.1  drochner 	 * Attach us everywhere
    350  1.1  drochner 	 */
    351  1.1  drochner 	if_attach(ifp);
    352  1.1  drochner 	ether_ifattach(ifp, enaddr);
    353  1.1  drochner 
    354  1.1  drochner 	shutdownhook_establish(txp_shutdown, sc);
    355  1.1  drochner }
    356  1.1  drochner 
    357  1.1  drochner int
    358  1.1  drochner txp_chip_init(sc)
    359  1.1  drochner 	struct txp_softc *sc;
    360  1.1  drochner {
    361  1.1  drochner 	/* disable interrupts */
    362  1.1  drochner 	WRITE_REG(sc, TXP_IER, 0);
    363  1.1  drochner 	WRITE_REG(sc, TXP_IMR,
    364  1.1  drochner 	    TXP_INT_SELF | TXP_INT_PCI_TABORT | TXP_INT_PCI_MABORT |
    365  1.1  drochner 	    TXP_INT_DMA3 | TXP_INT_DMA2 | TXP_INT_DMA1 | TXP_INT_DMA0 |
    366  1.1  drochner 	    TXP_INT_LATCH);
    367  1.1  drochner 
    368  1.1  drochner 	/* ack all interrupts */
    369  1.1  drochner 	WRITE_REG(sc, TXP_ISR, TXP_INT_RESERVED | TXP_INT_LATCH |
    370  1.1  drochner 	    TXP_INT_A2H_7 | TXP_INT_A2H_6 | TXP_INT_A2H_5 | TXP_INT_A2H_4 |
    371  1.1  drochner 	    TXP_INT_SELF | TXP_INT_PCI_TABORT | TXP_INT_PCI_MABORT |
    372  1.1  drochner 	    TXP_INT_DMA3 | TXP_INT_DMA2 | TXP_INT_DMA1 | TXP_INT_DMA0 |
    373  1.1  drochner 	    TXP_INT_A2H_3 | TXP_INT_A2H_2 | TXP_INT_A2H_1 | TXP_INT_A2H_0);
    374  1.1  drochner 
    375  1.1  drochner 	if (txp_reset_adapter(sc))
    376  1.1  drochner 		return (-1);
    377  1.1  drochner 
    378  1.1  drochner 	/* disable interrupts */
    379  1.1  drochner 	WRITE_REG(sc, TXP_IER, 0);
    380  1.1  drochner 	WRITE_REG(sc, TXP_IMR,
    381  1.1  drochner 	    TXP_INT_SELF | TXP_INT_PCI_TABORT | TXP_INT_PCI_MABORT |
    382  1.1  drochner 	    TXP_INT_DMA3 | TXP_INT_DMA2 | TXP_INT_DMA1 | TXP_INT_DMA0 |
    383  1.1  drochner 	    TXP_INT_LATCH);
    384  1.1  drochner 
    385  1.1  drochner 	/* ack all interrupts */
    386  1.1  drochner 	WRITE_REG(sc, TXP_ISR, TXP_INT_RESERVED | TXP_INT_LATCH |
    387  1.1  drochner 	    TXP_INT_A2H_7 | TXP_INT_A2H_6 | TXP_INT_A2H_5 | TXP_INT_A2H_4 |
    388  1.1  drochner 	    TXP_INT_SELF | TXP_INT_PCI_TABORT | TXP_INT_PCI_MABORT |
    389  1.1  drochner 	    TXP_INT_DMA3 | TXP_INT_DMA2 | TXP_INT_DMA1 | TXP_INT_DMA0 |
    390  1.1  drochner 	    TXP_INT_A2H_3 | TXP_INT_A2H_2 | TXP_INT_A2H_1 | TXP_INT_A2H_0);
    391  1.1  drochner 
    392  1.1  drochner 	return (0);
    393  1.1  drochner }
    394  1.1  drochner 
    395  1.1  drochner int
    396  1.1  drochner txp_reset_adapter(sc)
    397  1.1  drochner 	struct txp_softc *sc;
    398  1.1  drochner {
    399  1.1  drochner 	u_int32_t r;
    400  1.1  drochner 	int i;
    401  1.1  drochner 
    402  1.1  drochner 	WRITE_REG(sc, TXP_SRR, TXP_SRR_ALL);
    403  1.1  drochner 	DELAY(1000);
    404  1.1  drochner 	WRITE_REG(sc, TXP_SRR, 0);
    405  1.1  drochner 
    406  1.1  drochner 	/* Should wait max 6 seconds */
    407  1.1  drochner 	for (i = 0; i < 6000; i++) {
    408  1.1  drochner 		r = READ_REG(sc, TXP_A2H_0);
    409  1.1  drochner 		if (r == STAT_WAITING_FOR_HOST_REQUEST)
    410  1.1  drochner 			break;
    411  1.1  drochner 		DELAY(1000);
    412  1.1  drochner 	}
    413  1.1  drochner 
    414  1.1  drochner 	if (r != STAT_WAITING_FOR_HOST_REQUEST) {
    415  1.1  drochner 		printf("%s: reset hung\n", TXP_DEVNAME(sc));
    416  1.1  drochner 		return (-1);
    417  1.1  drochner 	}
    418  1.1  drochner 
    419  1.1  drochner 	return (0);
    420  1.1  drochner }
    421  1.1  drochner 
    422  1.1  drochner int
    423  1.1  drochner txp_download_fw(sc)
    424  1.1  drochner 	struct txp_softc *sc;
    425  1.1  drochner {
    426  1.1  drochner 	struct txp_fw_file_header *fileheader;
    427  1.1  drochner 	struct txp_fw_section_header *secthead;
    428  1.1  drochner 	int sect;
    429  1.1  drochner 	u_int32_t r, i, ier, imr;
    430  1.1  drochner 
    431  1.1  drochner 	ier = READ_REG(sc, TXP_IER);
    432  1.1  drochner 	WRITE_REG(sc, TXP_IER, ier | TXP_INT_A2H_0);
    433  1.1  drochner 
    434  1.1  drochner 	imr = READ_REG(sc, TXP_IMR);
    435  1.1  drochner 	WRITE_REG(sc, TXP_IMR, imr | TXP_INT_A2H_0);
    436  1.1  drochner 
    437  1.1  drochner 	for (i = 0; i < 10000; i++) {
    438  1.1  drochner 		r = READ_REG(sc, TXP_A2H_0);
    439  1.1  drochner 		if (r == STAT_WAITING_FOR_HOST_REQUEST)
    440  1.1  drochner 			break;
    441  1.1  drochner 		DELAY(50);
    442  1.1  drochner 	}
    443  1.1  drochner 	if (r != STAT_WAITING_FOR_HOST_REQUEST) {
    444  1.1  drochner 		printf(": not waiting for host request\n");
    445  1.1  drochner 		return (-1);
    446  1.1  drochner 	}
    447  1.1  drochner 
    448  1.1  drochner 	/* Ack the status */
    449  1.1  drochner 	WRITE_REG(sc, TXP_ISR, TXP_INT_A2H_0);
    450  1.1  drochner 
    451  1.1  drochner 	fileheader = (struct txp_fw_file_header *)tc990image;
    452  1.1  drochner 	if (bcmp("TYPHOON", fileheader->magicid, sizeof(fileheader->magicid))) {
    453  1.1  drochner 		printf(": fw invalid magic\n");
    454  1.1  drochner 		return (-1);
    455  1.1  drochner 	}
    456  1.1  drochner 
    457  1.1  drochner 	/* Tell boot firmware to get ready for image */
    458  1.1  drochner 	WRITE_REG(sc, TXP_H2A_1, le32toh(fileheader->addr));
    459  1.1  drochner 	WRITE_REG(sc, TXP_H2A_0, TXP_BOOTCMD_RUNTIME_IMAGE);
    460  1.1  drochner 
    461  1.1  drochner 	if (txp_download_fw_wait(sc)) {
    462  1.1  drochner 		printf("%s: fw wait failed, initial\n", sc->sc_dev.dv_xname);
    463  1.1  drochner 		return (-1);
    464  1.1  drochner 	}
    465  1.1  drochner 
    466  1.1  drochner 	secthead = (struct txp_fw_section_header *)(((u_int8_t *)tc990image) +
    467  1.1  drochner 	    sizeof(struct txp_fw_file_header));
    468  1.1  drochner 
    469  1.1  drochner 	for (sect = 0; sect < le32toh(fileheader->nsections); sect++) {
    470  1.1  drochner 		if (txp_download_fw_section(sc, secthead, sect))
    471  1.1  drochner 			return (-1);
    472  1.1  drochner 		secthead = (struct txp_fw_section_header *)
    473  1.1  drochner 		    (((u_int8_t *)secthead) + le32toh(secthead->nbytes) +
    474  1.1  drochner 			sizeof(*secthead));
    475  1.1  drochner 	}
    476  1.1  drochner 
    477  1.1  drochner 	WRITE_REG(sc, TXP_H2A_0, TXP_BOOTCMD_DOWNLOAD_COMPLETE);
    478  1.1  drochner 
    479  1.1  drochner 	for (i = 0; i < 10000; i++) {
    480  1.1  drochner 		r = READ_REG(sc, TXP_A2H_0);
    481  1.1  drochner 		if (r == STAT_WAITING_FOR_BOOT)
    482  1.1  drochner 			break;
    483  1.1  drochner 		DELAY(50);
    484  1.1  drochner 	}
    485  1.1  drochner 	if (r != STAT_WAITING_FOR_BOOT) {
    486  1.1  drochner 		printf(": not waiting for boot\n");
    487  1.1  drochner 		return (-1);
    488  1.1  drochner 	}
    489  1.1  drochner 
    490  1.1  drochner 	WRITE_REG(sc, TXP_IER, ier);
    491  1.1  drochner 	WRITE_REG(sc, TXP_IMR, imr);
    492  1.1  drochner 
    493  1.1  drochner 	return (0);
    494  1.1  drochner }
    495  1.1  drochner 
    496  1.1  drochner int
    497  1.1  drochner txp_download_fw_wait(sc)
    498  1.1  drochner 	struct txp_softc *sc;
    499  1.1  drochner {
    500  1.1  drochner 	u_int32_t i, r;
    501  1.1  drochner 
    502  1.1  drochner 	for (i = 0; i < 10000; i++) {
    503  1.1  drochner 		r = READ_REG(sc, TXP_ISR);
    504  1.1  drochner 		if (r & TXP_INT_A2H_0)
    505  1.1  drochner 			break;
    506  1.1  drochner 		DELAY(50);
    507  1.1  drochner 	}
    508  1.1  drochner 
    509  1.1  drochner 	if (!(r & TXP_INT_A2H_0)) {
    510  1.1  drochner 		printf(": fw wait failed comm0\n");
    511  1.1  drochner 		return (-1);
    512  1.1  drochner 	}
    513  1.1  drochner 
    514  1.1  drochner 	WRITE_REG(sc, TXP_ISR, TXP_INT_A2H_0);
    515  1.1  drochner 
    516  1.1  drochner 	r = READ_REG(sc, TXP_A2H_0);
    517  1.1  drochner 	if (r != STAT_WAITING_FOR_SEGMENT) {
    518  1.1  drochner 		printf(": fw not waiting for segment\n");
    519  1.1  drochner 		return (-1);
    520  1.1  drochner 	}
    521  1.1  drochner 	return (0);
    522  1.1  drochner }
    523  1.1  drochner 
    524  1.1  drochner int
    525  1.1  drochner txp_download_fw_section(sc, sect, sectnum)
    526  1.1  drochner 	struct txp_softc *sc;
    527  1.1  drochner 	struct txp_fw_section_header *sect;
    528  1.1  drochner 	int sectnum;
    529  1.1  drochner {
    530  1.1  drochner 	struct txp_dma_alloc dma;
    531  1.1  drochner 	int rseg, err = 0;
    532  1.1  drochner 	struct mbuf m;
    533  1.1  drochner 	u_int16_t csum;
    534  1.1  drochner 
    535  1.1  drochner 	/* Skip zero length sections */
    536  1.1  drochner 	if (sect->nbytes == 0)
    537  1.1  drochner 		return (0);
    538  1.1  drochner 
    539  1.1  drochner 	/* Make sure we aren't past the end of the image */
    540  1.1  drochner 	rseg = ((u_int8_t *)sect) - ((u_int8_t *)tc990image);
    541  1.1  drochner 	if (rseg >= sizeof(tc990image)) {
    542  1.1  drochner 		printf(": fw invalid section address, section %d\n", sectnum);
    543  1.1  drochner 		return (-1);
    544  1.1  drochner 	}
    545  1.1  drochner 
    546  1.1  drochner 	/* Make sure this section doesn't go past the end */
    547  1.1  drochner 	rseg += le32toh(sect->nbytes);
    548  1.1  drochner 	if (rseg >= sizeof(tc990image)) {
    549  1.1  drochner 		printf(": fw truncated section %d\n", sectnum);
    550  1.1  drochner 		return (-1);
    551  1.1  drochner 	}
    552  1.1  drochner 
    553  1.1  drochner 	/* map a buffer, copy segment to it, get physaddr */
    554  1.1  drochner 	if (txp_dma_malloc(sc, le32toh(sect->nbytes), &dma, 0)) {
    555  1.1  drochner 		printf(": fw dma malloc failed, section %d\n", sectnum);
    556  1.1  drochner 		return (-1);
    557  1.1  drochner 	}
    558  1.1  drochner 
    559  1.1  drochner 	bcopy(((u_int8_t *)sect) + sizeof(*sect), dma.dma_vaddr,
    560  1.1  drochner 	    le32toh(sect->nbytes));
    561  1.1  drochner 
    562  1.1  drochner 	/*
    563  1.1  drochner 	 * dummy up mbuf and verify section checksum
    564  1.1  drochner 	 */
    565  1.1  drochner 	m.m_type = MT_DATA;
    566  1.1  drochner 	m.m_next = m.m_nextpkt = NULL;
    567  1.1  drochner 	m.m_len = le32toh(sect->nbytes);
    568  1.1  drochner 	m.m_data = dma.dma_vaddr;
    569  1.1  drochner 	m.m_flags = 0;
    570  1.1  drochner 	csum = in_cksum(&m, le32toh(sect->nbytes));
    571  1.1  drochner 	if (csum != sect->cksum) {
    572  1.1  drochner 		printf(": fw section %d, bad cksum (expected 0x%x got 0x%x)\n",
    573  1.1  drochner 		    sectnum, sect->cksum, csum);
    574  1.1  drochner 		err = -1;
    575  1.1  drochner 		goto bail;
    576  1.1  drochner 	}
    577  1.1  drochner 
    578  1.1  drochner 	bus_dmamap_sync(sc->sc_dmat, dma.dma_map, 0,
    579  1.1  drochner 	    dma.dma_map->dm_mapsize, BUS_DMASYNC_PREWRITE);
    580  1.1  drochner 
    581  1.1  drochner 	WRITE_REG(sc, TXP_H2A_1, le32toh(sect->nbytes));
    582  1.1  drochner 	WRITE_REG(sc, TXP_H2A_2, le32toh(sect->cksum));
    583  1.1  drochner 	WRITE_REG(sc, TXP_H2A_3, le32toh(sect->addr));
    584  1.1  drochner 	WRITE_REG(sc, TXP_H2A_4, dma.dma_paddr >> 32);
    585  1.1  drochner 	WRITE_REG(sc, TXP_H2A_5, dma.dma_paddr & 0xffffffff);
    586  1.1  drochner 	WRITE_REG(sc, TXP_H2A_0, TXP_BOOTCMD_SEGMENT_AVAILABLE);
    587  1.1  drochner 
    588  1.1  drochner 	if (txp_download_fw_wait(sc)) {
    589  1.1  drochner 		printf("%s: fw wait failed, section %d\n",
    590  1.1  drochner 		    sc->sc_dev.dv_xname, sectnum);
    591  1.1  drochner 		err = -1;
    592  1.1  drochner 	}
    593  1.1  drochner 
    594  1.1  drochner 	bus_dmamap_sync(sc->sc_dmat, dma.dma_map, 0,
    595  1.1  drochner 	    dma.dma_map->dm_mapsize, BUS_DMASYNC_POSTWRITE);
    596  1.1  drochner 
    597  1.1  drochner bail:
    598  1.1  drochner 	txp_dma_free(sc, &dma);
    599  1.1  drochner 
    600  1.1  drochner 	return (err);
    601  1.1  drochner }
    602  1.1  drochner 
    603  1.1  drochner int
    604  1.1  drochner txp_intr(vsc)
    605  1.1  drochner 	void *vsc;
    606  1.1  drochner {
    607  1.1  drochner 	struct txp_softc *sc = vsc;
    608  1.1  drochner 	struct txp_hostvar *hv = sc->sc_hostvar;
    609  1.1  drochner 	u_int32_t isr;
    610  1.1  drochner 	int claimed = 0;
    611  1.1  drochner 
    612  1.1  drochner 	/* mask all interrupts */
    613  1.1  drochner 	WRITE_REG(sc, TXP_IMR, TXP_INT_RESERVED | TXP_INT_SELF |
    614  1.1  drochner 	    TXP_INT_A2H_7 | TXP_INT_A2H_6 | TXP_INT_A2H_5 | TXP_INT_A2H_4 |
    615  1.1  drochner 	    TXP_INT_A2H_2 | TXP_INT_A2H_1 | TXP_INT_A2H_0 |
    616  1.1  drochner 	    TXP_INT_DMA3 | TXP_INT_DMA2 | TXP_INT_DMA1 | TXP_INT_DMA0 |
    617  1.1  drochner 	    TXP_INT_PCI_TABORT | TXP_INT_PCI_MABORT |  TXP_INT_LATCH);
    618  1.1  drochner 
    619  1.1  drochner 	bus_dmamap_sync(sc->sc_dmat, sc->sc_host_dma.dma_map, 0,
    620  1.1  drochner 	    sizeof(struct txp_hostvar), BUS_DMASYNC_POSTWRITE|BUS_DMASYNC_POSTREAD);
    621  1.1  drochner 
    622  1.1  drochner 	isr = READ_REG(sc, TXP_ISR);
    623  1.1  drochner 	while (isr) {
    624  1.1  drochner 		claimed = 1;
    625  1.1  drochner 		WRITE_REG(sc, TXP_ISR, isr);
    626  1.1  drochner 
    627  1.1  drochner 		if ((*sc->sc_rxhir.r_roff) != (*sc->sc_rxhir.r_woff))
    628  1.1  drochner 			txp_rx_reclaim(sc, &sc->sc_rxhir, &sc->sc_rxhiring_dma);
    629  1.1  drochner 		if ((*sc->sc_rxlor.r_roff) != (*sc->sc_rxlor.r_woff))
    630  1.1  drochner 			txp_rx_reclaim(sc, &sc->sc_rxlor, &sc->sc_rxloring_dma);
    631  1.1  drochner 
    632  1.1  drochner 		if (hv->hv_rx_buf_write_idx == hv->hv_rx_buf_read_idx)
    633  1.1  drochner 			txp_rxbuf_reclaim(sc);
    634  1.1  drochner 
    635  1.1  drochner 		if (sc->sc_txhir.r_cnt && (sc->sc_txhir.r_cons !=
    636  1.1  drochner 		    TXP_OFFSET2IDX(le32toh(*(sc->sc_txhir.r_off)))))
    637  1.1  drochner 			txp_tx_reclaim(sc, &sc->sc_txhir, &sc->sc_txhiring_dma);
    638  1.1  drochner 
    639  1.1  drochner 		if (sc->sc_txlor.r_cnt && (sc->sc_txlor.r_cons !=
    640  1.1  drochner 		    TXP_OFFSET2IDX(le32toh(*(sc->sc_txlor.r_off)))))
    641  1.1  drochner 			txp_tx_reclaim(sc, &sc->sc_txlor, &sc->sc_txloring_dma);
    642  1.1  drochner 
    643  1.1  drochner 		isr = READ_REG(sc, TXP_ISR);
    644  1.1  drochner 	}
    645  1.1  drochner 
    646  1.1  drochner 	bus_dmamap_sync(sc->sc_dmat, sc->sc_host_dma.dma_map, 0,
    647  1.1  drochner 	    sizeof(struct txp_hostvar), BUS_DMASYNC_POSTWRITE|BUS_DMASYNC_POSTREAD);
    648  1.1  drochner 
    649  1.1  drochner 	/* unmask all interrupts */
    650  1.1  drochner 	WRITE_REG(sc, TXP_IMR, TXP_INT_A2H_3);
    651  1.1  drochner 
    652  1.1  drochner 	txp_start(&sc->sc_arpcom.ec_if);
    653  1.1  drochner 
    654  1.1  drochner 	return (claimed);
    655  1.1  drochner }
    656  1.1  drochner 
    657  1.1  drochner void
    658  1.1  drochner txp_rx_reclaim(sc, r, dma)
    659  1.1  drochner 	struct txp_softc *sc;
    660  1.1  drochner 	struct txp_rx_ring *r;
    661  1.1  drochner 	struct txp_dma_alloc *dma;
    662  1.1  drochner {
    663  1.1  drochner 	struct ifnet *ifp = &sc->sc_arpcom.ec_if;
    664  1.1  drochner 	struct txp_rx_desc *rxd;
    665  1.1  drochner 	struct mbuf *m;
    666  1.1  drochner 	struct txp_swdesc *sd;
    667  1.1  drochner 	u_int32_t roff, woff;
    668  1.1  drochner 	int sumflags = 0;
    669  1.1  drochner 	int idx;
    670  1.1  drochner 
    671  1.1  drochner 	roff = le32toh(*r->r_roff);
    672  1.1  drochner 	woff = le32toh(*r->r_woff);
    673  1.1  drochner 	idx = roff / sizeof(struct txp_rx_desc);
    674  1.1  drochner 	rxd = r->r_desc + idx;
    675  1.1  drochner 
    676  1.1  drochner 	while (roff != woff) {
    677  1.1  drochner 
    678  1.1  drochner 		bus_dmamap_sync(sc->sc_dmat, dma->dma_map,
    679  1.1  drochner 		    idx * sizeof(struct txp_rx_desc), sizeof(struct txp_rx_desc),
    680  1.1  drochner 		    BUS_DMASYNC_POSTREAD);
    681  1.1  drochner 
    682  1.1  drochner 		if (rxd->rx_flags & RX_FLAGS_ERROR) {
    683  1.1  drochner 			printf("%s: error 0x%x\n", sc->sc_dev.dv_xname,
    684  1.1  drochner 			    le32toh(rxd->rx_stat));
    685  1.1  drochner 			ifp->if_ierrors++;
    686  1.1  drochner 			goto next;
    687  1.1  drochner 		}
    688  1.1  drochner 
    689  1.1  drochner 		/* retrieve stashed pointer */
    690  1.1  drochner 		bcopy((u_long *)&rxd->rx_vaddrlo, &sd, sizeof(sd));
    691  1.1  drochner 
    692  1.1  drochner 		bus_dmamap_sync(sc->sc_dmat, sd->sd_map, 0,
    693  1.1  drochner 		    sd->sd_map->dm_mapsize, BUS_DMASYNC_POSTREAD);
    694  1.1  drochner 		bus_dmamap_unload(sc->sc_dmat, sd->sd_map);
    695  1.1  drochner 		bus_dmamap_destroy(sc->sc_dmat, sd->sd_map);
    696  1.1  drochner 		m = sd->sd_mbuf;
    697  1.1  drochner 		free(sd, M_DEVBUF);
    698  1.1  drochner 		m->m_pkthdr.len = m->m_len = le16toh(rxd->rx_len);
    699  1.1  drochner 
    700  1.1  drochner #ifdef __STRICT_ALIGNMENT
    701  1.1  drochner 		{
    702  1.1  drochner 			/*
    703  1.1  drochner 			 * XXX Nice chip, except it won't accept "off by 2"
    704  1.1  drochner 			 * buffers, so we're force to copy.  Supposedly
    705  1.1  drochner 			 * this will be fixed in a newer firmware rev
    706  1.1  drochner 			 * and this will be temporary.
    707  1.1  drochner 			 */
    708  1.1  drochner 			struct mbuf *mnew;
    709  1.1  drochner 
    710  1.1  drochner 			MGETHDR(mnew, M_DONTWAIT, MT_DATA);
    711  1.1  drochner 			if (mnew == NULL) {
    712  1.1  drochner 				m_freem(m);
    713  1.1  drochner 				goto next;
    714  1.1  drochner 			}
    715  1.1  drochner 			if (m->m_len > (MHLEN - 2)) {
    716  1.1  drochner 				MCLGET(mnew, M_DONTWAIT);
    717  1.1  drochner 				if (!(mnew->m_flags & M_EXT)) {
    718  1.1  drochner 					m_freem(mnew);
    719  1.1  drochner 					m_freem(m);
    720  1.1  drochner 					goto next;
    721  1.1  drochner 				}
    722  1.1  drochner 			}
    723  1.1  drochner 			mnew->m_pkthdr.rcvif = ifp;
    724  1.1  drochner 			mnew->m_pkthdr.len = mnew->m_len = m->m_len;
    725  1.1  drochner 			mnew->m_data += 2;
    726  1.1  drochner 			bcopy(m->m_data, mnew->m_data, m->m_len);
    727  1.1  drochner 			m_freem(m);
    728  1.1  drochner 			m = mnew;
    729  1.1  drochner 		}
    730  1.1  drochner #endif
    731  1.1  drochner 
    732  1.1  drochner #if NBPFILTER > 0
    733  1.1  drochner 		/*
    734  1.1  drochner 		 * Handle BPF listeners. Let the BPF user see the packet.
    735  1.1  drochner 		 */
    736  1.1  drochner 		if (ifp->if_bpf)
    737  1.1  drochner 			bpf_mtap(ifp->if_bpf, m);
    738  1.1  drochner #endif
    739  1.1  drochner 
    740  1.1  drochner 		if (rxd->rx_stat & htole32(RX_STAT_IPCKSUMBAD))
    741  1.2  drochner 			sumflags |= (M_CSUM_IPv4|M_CSUM_IPv4_BAD);
    742  1.1  drochner 		else if (rxd->rx_stat & htole32(RX_STAT_IPCKSUMGOOD))
    743  1.2  drochner 			sumflags |= M_CSUM_IPv4;
    744  1.1  drochner 
    745  1.1  drochner 		if (rxd->rx_stat & htole32(RX_STAT_TCPCKSUMBAD))
    746  1.2  drochner 			sumflags |= (M_CSUM_TCPv4|M_CSUM_TCP_UDP_BAD);
    747  1.1  drochner 		else if (rxd->rx_stat & htole32(RX_STAT_TCPCKSUMGOOD))
    748  1.2  drochner 			sumflags |= M_CSUM_TCPv4;
    749  1.1  drochner 
    750  1.1  drochner 		if (rxd->rx_stat & htole32(RX_STAT_UDPCKSUMBAD))
    751  1.2  drochner 			sumflags |= (M_CSUM_UDPv4|M_CSUM_TCP_UDP_BAD);
    752  1.1  drochner 		else if (rxd->rx_stat & htole32(RX_STAT_UDPCKSUMGOOD))
    753  1.2  drochner 			sumflags |= M_CSUM_UDPv4;
    754  1.1  drochner 
    755  1.2  drochner 		m->m_pkthdr.csum_flags = sumflags;
    756  1.1  drochner 
    757  1.1  drochner 		if (rxd->rx_stat & htole32(RX_STAT_VLAN)) {
    758  1.4  drochner 			struct m_tag *mtag;
    759  1.4  drochner 
    760  1.4  drochner 			mtag = m_tag_get(PACKET_TAG_VLAN, sizeof(u_int),
    761  1.4  drochner 					 M_NOWAIT);
    762  1.4  drochner 			if (!m) {
    763  1.4  drochner 				printf("%s: no mbuf for tag\n",
    764  1.4  drochner 				       sc->sc_dev.dv_xname);
    765  1.4  drochner 				m_freem(m);
    766  1.4  drochner 				goto next;
    767  1.4  drochner 			}
    768  1.4  drochner 			*(u_int *)(mtag + 1) = htons(rxd->rx_vlan >> 16);
    769  1.4  drochner 			m_tag_prepend(m, mtag);
    770  1.1  drochner 		}
    771  1.1  drochner 
    772  1.1  drochner 		(*ifp->if_input)(ifp, m);
    773  1.1  drochner 
    774  1.1  drochner next:
    775  1.1  drochner 		bus_dmamap_sync(sc->sc_dmat, dma->dma_map,
    776  1.1  drochner 		    idx * sizeof(struct txp_rx_desc), sizeof(struct txp_rx_desc),
    777  1.1  drochner 		    BUS_DMASYNC_PREREAD);
    778  1.1  drochner 
    779  1.1  drochner 		roff += sizeof(struct txp_rx_desc);
    780  1.1  drochner 		if (roff == (RX_ENTRIES * sizeof(struct txp_rx_desc))) {
    781  1.1  drochner 			idx = 0;
    782  1.1  drochner 			roff = 0;
    783  1.1  drochner 			rxd = r->r_desc;
    784  1.1  drochner 		} else {
    785  1.1  drochner 			idx++;
    786  1.1  drochner 			rxd++;
    787  1.1  drochner 		}
    788  1.1  drochner 		woff = le32toh(*r->r_woff);
    789  1.1  drochner 	}
    790  1.1  drochner 
    791  1.1  drochner 	*r->r_roff = htole32(woff);
    792  1.1  drochner }
    793  1.1  drochner 
    794  1.1  drochner void
    795  1.1  drochner txp_rxbuf_reclaim(sc)
    796  1.1  drochner 	struct txp_softc *sc;
    797  1.1  drochner {
    798  1.1  drochner 	struct ifnet *ifp = &sc->sc_arpcom.ec_if;
    799  1.1  drochner 	struct txp_hostvar *hv = sc->sc_hostvar;
    800  1.1  drochner 	struct txp_rxbuf_desc *rbd;
    801  1.1  drochner 	struct txp_swdesc *sd;
    802  1.1  drochner 	u_int32_t i, end;
    803  1.1  drochner 
    804  1.1  drochner 	end = TXP_OFFSET2IDX(le32toh(hv->hv_rx_buf_read_idx));
    805  1.1  drochner 	i = TXP_OFFSET2IDX(le32toh(hv->hv_rx_buf_write_idx));
    806  1.1  drochner 
    807  1.1  drochner 	if (++i == RXBUF_ENTRIES)
    808  1.1  drochner 		i = 0;
    809  1.1  drochner 
    810  1.1  drochner 	rbd = sc->sc_rxbufs + i;
    811  1.1  drochner 
    812  1.1  drochner 	while (i != end) {
    813  1.1  drochner 		sd = (struct txp_swdesc *)malloc(sizeof(struct txp_swdesc),
    814  1.1  drochner 		    M_DEVBUF, M_NOWAIT);
    815  1.1  drochner 		if (sd == NULL)
    816  1.1  drochner 			break;
    817  1.1  drochner 
    818  1.1  drochner 		MGETHDR(sd->sd_mbuf, M_DONTWAIT, MT_DATA);
    819  1.1  drochner 		if (sd->sd_mbuf == NULL)
    820  1.1  drochner 			goto err_sd;
    821  1.1  drochner 
    822  1.1  drochner 		MCLGET(sd->sd_mbuf, M_DONTWAIT);
    823  1.1  drochner 		if ((sd->sd_mbuf->m_flags & M_EXT) == 0)
    824  1.1  drochner 			goto err_mbuf;
    825  1.1  drochner 		sd->sd_mbuf->m_pkthdr.rcvif = ifp;
    826  1.1  drochner 		sd->sd_mbuf->m_pkthdr.len = sd->sd_mbuf->m_len = MCLBYTES;
    827  1.1  drochner 		if (bus_dmamap_create(sc->sc_dmat, TXP_MAX_PKTLEN, 1,
    828  1.1  drochner 		    TXP_MAX_PKTLEN, 0, BUS_DMA_NOWAIT, &sd->sd_map))
    829  1.1  drochner 			goto err_mbuf;
    830  1.1  drochner 		if (bus_dmamap_load_mbuf(sc->sc_dmat, sd->sd_map, sd->sd_mbuf,
    831  1.1  drochner 		    BUS_DMA_NOWAIT)) {
    832  1.1  drochner 			bus_dmamap_destroy(sc->sc_dmat, sd->sd_map);
    833  1.1  drochner 			goto err_mbuf;
    834  1.1  drochner 		}
    835  1.1  drochner 
    836  1.1  drochner 		bus_dmamap_sync(sc->sc_dmat, sc->sc_rxbufring_dma.dma_map,
    837  1.1  drochner 		    i * sizeof(struct txp_rxbuf_desc),
    838  1.1  drochner 		    sizeof(struct txp_rxbuf_desc), BUS_DMASYNC_POSTWRITE);
    839  1.1  drochner 
    840  1.1  drochner 		/* stash away pointer */
    841  1.1  drochner 		bcopy(&sd, (u_long *)&rbd->rb_vaddrlo, sizeof(sd));
    842  1.1  drochner 
    843  1.1  drochner 		rbd->rb_paddrlo = ((u_int64_t)sd->sd_map->dm_segs[0].ds_addr)
    844  1.1  drochner 		    & 0xffffffff;
    845  1.1  drochner 		rbd->rb_paddrhi = ((u_int64_t)sd->sd_map->dm_segs[0].ds_addr)
    846  1.1  drochner 		    >> 32;
    847  1.1  drochner 
    848  1.1  drochner 		bus_dmamap_sync(sc->sc_dmat, sd->sd_map, 0,
    849  1.1  drochner 		    sd->sd_map->dm_mapsize, BUS_DMASYNC_PREREAD);
    850  1.1  drochner 
    851  1.1  drochner 		bus_dmamap_sync(sc->sc_dmat, sc->sc_rxbufring_dma.dma_map,
    852  1.1  drochner 		    i * sizeof(struct txp_rxbuf_desc),
    853  1.1  drochner 		    sizeof(struct txp_rxbuf_desc), BUS_DMASYNC_PREWRITE);
    854  1.1  drochner 
    855  1.1  drochner 		hv->hv_rx_buf_write_idx = htole32(TXP_IDX2OFFSET(i));
    856  1.1  drochner 
    857  1.1  drochner 		if (++i == RXBUF_ENTRIES) {
    858  1.1  drochner 			i = 0;
    859  1.1  drochner 			rbd = sc->sc_rxbufs;
    860  1.1  drochner 		} else
    861  1.1  drochner 			rbd++;
    862  1.1  drochner 	}
    863  1.1  drochner 	return;
    864  1.1  drochner 
    865  1.1  drochner err_mbuf:
    866  1.1  drochner 	m_freem(sd->sd_mbuf);
    867  1.1  drochner err_sd:
    868  1.1  drochner 	free(sd, M_DEVBUF);
    869  1.1  drochner }
    870  1.1  drochner 
    871  1.1  drochner /*
    872  1.1  drochner  * Reclaim mbufs and entries from a transmit ring.
    873  1.1  drochner  */
    874  1.1  drochner void
    875  1.1  drochner txp_tx_reclaim(sc, r, dma)
    876  1.1  drochner 	struct txp_softc *sc;
    877  1.1  drochner 	struct txp_tx_ring *r;
    878  1.1  drochner 	struct txp_dma_alloc *dma;
    879  1.1  drochner {
    880  1.1  drochner 	struct ifnet *ifp = &sc->sc_arpcom.ec_if;
    881  1.1  drochner 	u_int32_t idx = TXP_OFFSET2IDX(le32toh(*(r->r_off)));
    882  1.1  drochner 	u_int32_t cons = r->r_cons, cnt = r->r_cnt;
    883  1.1  drochner 	struct txp_tx_desc *txd = r->r_desc + cons;
    884  1.1  drochner 	struct txp_swdesc *sd = sc->sc_txd + cons;
    885  1.1  drochner 	struct mbuf *m;
    886  1.1  drochner 
    887  1.1  drochner 	while (cons != idx) {
    888  1.1  drochner 		if (cnt == 0)
    889  1.1  drochner 			break;
    890  1.1  drochner 
    891  1.1  drochner 		bus_dmamap_sync(sc->sc_dmat, dma->dma_map,
    892  1.1  drochner 		    cons * sizeof(struct txp_tx_desc),
    893  1.1  drochner 		    sizeof(struct txp_tx_desc),
    894  1.1  drochner 		    BUS_DMASYNC_POSTWRITE);
    895  1.1  drochner 
    896  1.1  drochner 		if ((txd->tx_flags & TX_FLAGS_TYPE_M) ==
    897  1.1  drochner 		    TX_FLAGS_TYPE_DATA) {
    898  1.1  drochner 			bus_dmamap_sync(sc->sc_dmat, sd->sd_map, 0,
    899  1.1  drochner 			    sd->sd_map->dm_mapsize, BUS_DMASYNC_POSTWRITE);
    900  1.1  drochner 			bus_dmamap_unload(sc->sc_dmat, sd->sd_map);
    901  1.1  drochner 			m = sd->sd_mbuf;
    902  1.1  drochner 			if (m != NULL) {
    903  1.1  drochner 				m_freem(m);
    904  1.1  drochner 				txd->tx_addrlo = 0;
    905  1.1  drochner 				txd->tx_addrhi = 0;
    906  1.1  drochner 				ifp->if_opackets++;
    907  1.1  drochner 			}
    908  1.1  drochner 		}
    909  1.1  drochner 		ifp->if_flags &= ~IFF_OACTIVE;
    910  1.1  drochner 
    911  1.1  drochner 		if (++cons == TX_ENTRIES) {
    912  1.1  drochner 			txd = r->r_desc;
    913  1.1  drochner 			cons = 0;
    914  1.1  drochner 			sd = sc->sc_txd;
    915  1.1  drochner 		} else {
    916  1.1  drochner 			txd++;
    917  1.1  drochner 			sd++;
    918  1.1  drochner 		}
    919  1.1  drochner 
    920  1.1  drochner 		cnt--;
    921  1.1  drochner 	}
    922  1.1  drochner 
    923  1.1  drochner 	r->r_cons = cons;
    924  1.1  drochner 	r->r_cnt = cnt;
    925  1.1  drochner 	if (cnt == 0)
    926  1.1  drochner 		ifp->if_timer = 0;
    927  1.1  drochner }
    928  1.1  drochner 
    929  1.1  drochner void
    930  1.1  drochner txp_shutdown(vsc)
    931  1.1  drochner 	void *vsc;
    932  1.1  drochner {
    933  1.1  drochner 	struct txp_softc *sc = (struct txp_softc *)vsc;
    934  1.1  drochner 
    935  1.1  drochner 	/* mask all interrupts */
    936  1.1  drochner 	WRITE_REG(sc, TXP_IMR,
    937  1.1  drochner 	    TXP_INT_SELF | TXP_INT_PCI_TABORT | TXP_INT_PCI_MABORT |
    938  1.1  drochner 	    TXP_INT_DMA3 | TXP_INT_DMA2 | TXP_INT_DMA1 | TXP_INT_DMA0 |
    939  1.1  drochner 	    TXP_INT_LATCH);
    940  1.1  drochner 
    941  1.1  drochner 	txp_command(sc, TXP_CMD_TX_DISABLE, 0, 0, 0, NULL, NULL, NULL, 0);
    942  1.1  drochner 	txp_command(sc, TXP_CMD_RX_DISABLE, 0, 0, 0, NULL, NULL, NULL, 0);
    943  1.1  drochner 	txp_command(sc, TXP_CMD_HALT, 0, 0, 0, NULL, NULL, NULL, 0);
    944  1.1  drochner }
    945  1.1  drochner 
    946  1.1  drochner int
    947  1.1  drochner txp_alloc_rings(sc)
    948  1.1  drochner 	struct txp_softc *sc;
    949  1.1  drochner {
    950  1.1  drochner 	struct ifnet *ifp = &sc->sc_arpcom.ec_if;
    951  1.1  drochner 	struct txp_boot_record *boot;
    952  1.1  drochner 	struct txp_swdesc *sd;
    953  1.1  drochner 	u_int32_t r;
    954  1.1  drochner 	int i, j;
    955  1.1  drochner 
    956  1.1  drochner 	/* boot record */
    957  1.1  drochner 	if (txp_dma_malloc(sc, sizeof(struct txp_boot_record), &sc->sc_boot_dma,
    958  1.1  drochner 	    BUS_DMA_COHERENT)) {
    959  1.1  drochner 		printf(": can't allocate boot record\n");
    960  1.1  drochner 		return (-1);
    961  1.1  drochner 	}
    962  1.1  drochner 	boot = (struct txp_boot_record *)sc->sc_boot_dma.dma_vaddr;
    963  1.1  drochner 	bzero(boot, sizeof(*boot));
    964  1.1  drochner 	sc->sc_boot = boot;
    965  1.1  drochner 
    966  1.1  drochner 	/* host variables */
    967  1.1  drochner 	if (txp_dma_malloc(sc, sizeof(struct txp_hostvar), &sc->sc_host_dma,
    968  1.1  drochner 	    BUS_DMA_COHERENT)) {
    969  1.1  drochner 		printf(": can't allocate host ring\n");
    970  1.1  drochner 		goto bail_boot;
    971  1.1  drochner 	}
    972  1.1  drochner 	bzero(sc->sc_host_dma.dma_vaddr, sizeof(struct txp_hostvar));
    973  1.1  drochner 	boot->br_hostvar_lo = htole32(sc->sc_host_dma.dma_paddr & 0xffffffff);
    974  1.1  drochner 	boot->br_hostvar_hi = htole32(sc->sc_host_dma.dma_paddr >> 32);
    975  1.1  drochner 	sc->sc_hostvar = (struct txp_hostvar *)sc->sc_host_dma.dma_vaddr;
    976  1.1  drochner 
    977  1.1  drochner 	/* high priority tx ring */
    978  1.1  drochner 	if (txp_dma_malloc(sc, sizeof(struct txp_tx_desc) * TX_ENTRIES,
    979  1.1  drochner 	    &sc->sc_txhiring_dma, BUS_DMA_COHERENT)) {
    980  1.1  drochner 		printf(": can't allocate high tx ring\n");
    981  1.1  drochner 		goto bail_host;
    982  1.1  drochner 	}
    983  1.1  drochner 	bzero(sc->sc_txhiring_dma.dma_vaddr, sizeof(struct txp_tx_desc) * TX_ENTRIES);
    984  1.1  drochner 	boot->br_txhipri_lo = htole32(sc->sc_txhiring_dma.dma_paddr & 0xffffffff);
    985  1.1  drochner 	boot->br_txhipri_hi = htole32(sc->sc_txhiring_dma.dma_paddr >> 32);
    986  1.1  drochner 	boot->br_txhipri_siz = htole32(TX_ENTRIES * sizeof(struct txp_tx_desc));
    987  1.1  drochner 	sc->sc_txhir.r_reg = TXP_H2A_1;
    988  1.1  drochner 	sc->sc_txhir.r_desc = (struct txp_tx_desc *)sc->sc_txhiring_dma.dma_vaddr;
    989  1.1  drochner 	sc->sc_txhir.r_cons = sc->sc_txhir.r_prod = sc->sc_txhir.r_cnt = 0;
    990  1.1  drochner 	sc->sc_txhir.r_off = &sc->sc_hostvar->hv_tx_hi_desc_read_idx;
    991  1.1  drochner 	for (i = 0; i < TX_ENTRIES; i++) {
    992  1.1  drochner 		if (bus_dmamap_create(sc->sc_dmat, TXP_MAX_PKTLEN,
    993  1.1  drochner 		    TX_ENTRIES - 4, TXP_MAX_SEGLEN, 0,
    994  1.1  drochner 		    BUS_DMA_NOWAIT, &sc->sc_txd[i].sd_map) != 0) {
    995  1.1  drochner 			for (j = 0; j < i; j++) {
    996  1.1  drochner 				bus_dmamap_destroy(sc->sc_dmat,
    997  1.1  drochner 				    sc->sc_txd[j].sd_map);
    998  1.1  drochner 				sc->sc_txd[j].sd_map = NULL;
    999  1.1  drochner 			}
   1000  1.1  drochner 			goto bail_txhiring;
   1001  1.1  drochner 		}
   1002  1.1  drochner 	}
   1003  1.1  drochner 
   1004  1.1  drochner 	/* low priority tx ring */
   1005  1.1  drochner 	if (txp_dma_malloc(sc, sizeof(struct txp_tx_desc) * TX_ENTRIES,
   1006  1.1  drochner 	    &sc->sc_txloring_dma, BUS_DMA_COHERENT)) {
   1007  1.1  drochner 		printf(": can't allocate low tx ring\n");
   1008  1.1  drochner 		goto bail_txhiring;
   1009  1.1  drochner 	}
   1010  1.1  drochner 	bzero(sc->sc_txloring_dma.dma_vaddr, sizeof(struct txp_tx_desc) * TX_ENTRIES);
   1011  1.1  drochner 	boot->br_txlopri_lo = htole32(sc->sc_txloring_dma.dma_paddr & 0xffffffff);
   1012  1.1  drochner 	boot->br_txlopri_hi = htole32(sc->sc_txloring_dma.dma_paddr >> 32);
   1013  1.1  drochner 	boot->br_txlopri_siz = htole32(TX_ENTRIES * sizeof(struct txp_tx_desc));
   1014  1.1  drochner 	sc->sc_txlor.r_reg = TXP_H2A_3;
   1015  1.1  drochner 	sc->sc_txlor.r_desc = (struct txp_tx_desc *)sc->sc_txloring_dma.dma_vaddr;
   1016  1.1  drochner 	sc->sc_txlor.r_cons = sc->sc_txlor.r_prod = sc->sc_txlor.r_cnt = 0;
   1017  1.1  drochner 	sc->sc_txlor.r_off = &sc->sc_hostvar->hv_tx_lo_desc_read_idx;
   1018  1.1  drochner 
   1019  1.1  drochner 	/* high priority rx ring */
   1020  1.1  drochner 	if (txp_dma_malloc(sc, sizeof(struct txp_rx_desc) * RX_ENTRIES,
   1021  1.1  drochner 	    &sc->sc_rxhiring_dma, BUS_DMA_COHERENT)) {
   1022  1.1  drochner 		printf(": can't allocate high rx ring\n");
   1023  1.1  drochner 		goto bail_txloring;
   1024  1.1  drochner 	}
   1025  1.1  drochner 	bzero(sc->sc_rxhiring_dma.dma_vaddr, sizeof(struct txp_rx_desc) * RX_ENTRIES);
   1026  1.1  drochner 	boot->br_rxhipri_lo = htole32(sc->sc_rxhiring_dma.dma_paddr & 0xffffffff);
   1027  1.1  drochner 	boot->br_rxhipri_hi = htole32(sc->sc_rxhiring_dma.dma_paddr >> 32);
   1028  1.1  drochner 	boot->br_rxhipri_siz = htole32(RX_ENTRIES * sizeof(struct txp_rx_desc));
   1029  1.1  drochner 	sc->sc_rxhir.r_desc =
   1030  1.1  drochner 	    (struct txp_rx_desc *)sc->sc_rxhiring_dma.dma_vaddr;
   1031  1.1  drochner 	sc->sc_rxhir.r_roff = &sc->sc_hostvar->hv_rx_hi_read_idx;
   1032  1.1  drochner 	sc->sc_rxhir.r_woff = &sc->sc_hostvar->hv_rx_hi_write_idx;
   1033  1.1  drochner 	bus_dmamap_sync(sc->sc_dmat, sc->sc_rxhiring_dma.dma_map,
   1034  1.1  drochner 	    0, sc->sc_rxhiring_dma.dma_map->dm_mapsize, BUS_DMASYNC_PREREAD);
   1035  1.1  drochner 
   1036  1.1  drochner 	/* low priority ring */
   1037  1.1  drochner 	if (txp_dma_malloc(sc, sizeof(struct txp_rx_desc) * RX_ENTRIES,
   1038  1.1  drochner 	    &sc->sc_rxloring_dma, BUS_DMA_COHERENT)) {
   1039  1.1  drochner 		printf(": can't allocate low rx ring\n");
   1040  1.1  drochner 		goto bail_rxhiring;
   1041  1.1  drochner 	}
   1042  1.1  drochner 	bzero(sc->sc_rxloring_dma.dma_vaddr, sizeof(struct txp_rx_desc) * RX_ENTRIES);
   1043  1.1  drochner 	boot->br_rxlopri_lo = htole32(sc->sc_rxloring_dma.dma_paddr & 0xffffffff);
   1044  1.1  drochner 	boot->br_rxlopri_hi = htole32(sc->sc_rxloring_dma.dma_paddr >> 32);
   1045  1.1  drochner 	boot->br_rxlopri_siz = htole32(RX_ENTRIES * sizeof(struct txp_rx_desc));
   1046  1.1  drochner 	sc->sc_rxlor.r_desc =
   1047  1.1  drochner 	    (struct txp_rx_desc *)sc->sc_rxloring_dma.dma_vaddr;
   1048  1.1  drochner 	sc->sc_rxlor.r_roff = &sc->sc_hostvar->hv_rx_lo_read_idx;
   1049  1.1  drochner 	sc->sc_rxlor.r_woff = &sc->sc_hostvar->hv_rx_lo_write_idx;
   1050  1.1  drochner 	bus_dmamap_sync(sc->sc_dmat, sc->sc_rxloring_dma.dma_map,
   1051  1.1  drochner 	    0, sc->sc_rxloring_dma.dma_map->dm_mapsize, BUS_DMASYNC_PREREAD);
   1052  1.1  drochner 
   1053  1.1  drochner 	/* command ring */
   1054  1.1  drochner 	if (txp_dma_malloc(sc, sizeof(struct txp_cmd_desc) * CMD_ENTRIES,
   1055  1.1  drochner 	    &sc->sc_cmdring_dma, BUS_DMA_COHERENT)) {
   1056  1.1  drochner 		printf(": can't allocate command ring\n");
   1057  1.1  drochner 		goto bail_rxloring;
   1058  1.1  drochner 	}
   1059  1.1  drochner 	bzero(sc->sc_cmdring_dma.dma_vaddr, sizeof(struct txp_cmd_desc) * CMD_ENTRIES);
   1060  1.1  drochner 	boot->br_cmd_lo = htole32(sc->sc_cmdring_dma.dma_paddr & 0xffffffff);
   1061  1.1  drochner 	boot->br_cmd_hi = htole32(sc->sc_cmdring_dma.dma_paddr >> 32);
   1062  1.1  drochner 	boot->br_cmd_siz = htole32(CMD_ENTRIES * sizeof(struct txp_cmd_desc));
   1063  1.1  drochner 	sc->sc_cmdring.base = (struct txp_cmd_desc *)sc->sc_cmdring_dma.dma_vaddr;
   1064  1.1  drochner 	sc->sc_cmdring.size = CMD_ENTRIES * sizeof(struct txp_cmd_desc);
   1065  1.1  drochner 	sc->sc_cmdring.lastwrite = 0;
   1066  1.1  drochner 
   1067  1.1  drochner 	/* response ring */
   1068  1.1  drochner 	if (txp_dma_malloc(sc, sizeof(struct txp_rsp_desc) * RSP_ENTRIES,
   1069  1.1  drochner 	    &sc->sc_rspring_dma, BUS_DMA_COHERENT)) {
   1070  1.1  drochner 		printf(": can't allocate response ring\n");
   1071  1.1  drochner 		goto bail_cmdring;
   1072  1.1  drochner 	}
   1073  1.1  drochner 	bzero(sc->sc_rspring_dma.dma_vaddr, sizeof(struct txp_rsp_desc) * RSP_ENTRIES);
   1074  1.1  drochner 	boot->br_resp_lo = htole32(sc->sc_rspring_dma.dma_paddr & 0xffffffff);
   1075  1.1  drochner 	boot->br_resp_hi = htole32(sc->sc_rspring_dma.dma_paddr >> 32);
   1076  1.1  drochner 	boot->br_resp_siz = htole32(CMD_ENTRIES * sizeof(struct txp_rsp_desc));
   1077  1.1  drochner 	sc->sc_rspring.base = (struct txp_rsp_desc *)sc->sc_rspring_dma.dma_vaddr;
   1078  1.1  drochner 	sc->sc_rspring.size = RSP_ENTRIES * sizeof(struct txp_rsp_desc);
   1079  1.1  drochner 	sc->sc_rspring.lastwrite = 0;
   1080  1.1  drochner 
   1081  1.1  drochner 	/* receive buffer ring */
   1082  1.1  drochner 	if (txp_dma_malloc(sc, sizeof(struct txp_rxbuf_desc) * RXBUF_ENTRIES,
   1083  1.1  drochner 	    &sc->sc_rxbufring_dma, BUS_DMA_COHERENT)) {
   1084  1.1  drochner 		printf(": can't allocate rx buffer ring\n");
   1085  1.1  drochner 		goto bail_rspring;
   1086  1.1  drochner 	}
   1087  1.1  drochner 	bzero(sc->sc_rxbufring_dma.dma_vaddr, sizeof(struct txp_rxbuf_desc) * RXBUF_ENTRIES);
   1088  1.1  drochner 	boot->br_rxbuf_lo = htole32(sc->sc_rxbufring_dma.dma_paddr & 0xffffffff);
   1089  1.1  drochner 	boot->br_rxbuf_hi = htole32(sc->sc_rxbufring_dma.dma_paddr >> 32);
   1090  1.1  drochner 	boot->br_rxbuf_siz = htole32(RXBUF_ENTRIES * sizeof(struct txp_rxbuf_desc));
   1091  1.1  drochner 	sc->sc_rxbufs = (struct txp_rxbuf_desc *)sc->sc_rxbufring_dma.dma_vaddr;
   1092  1.1  drochner 	for (i = 0; i < RXBUF_ENTRIES; i++) {
   1093  1.1  drochner 		sd = (struct txp_swdesc *)malloc(sizeof(struct txp_swdesc),
   1094  1.1  drochner 		    M_DEVBUF, M_NOWAIT);
   1095  1.1  drochner 		if (sd == NULL)
   1096  1.1  drochner 			break;
   1097  1.1  drochner 
   1098  1.1  drochner 		MGETHDR(sd->sd_mbuf, M_DONTWAIT, MT_DATA);
   1099  1.1  drochner 		if (sd->sd_mbuf == NULL) {
   1100  1.1  drochner 			goto bail_rxbufring;
   1101  1.1  drochner 		}
   1102  1.1  drochner 
   1103  1.1  drochner 		MCLGET(sd->sd_mbuf, M_DONTWAIT);
   1104  1.1  drochner 		if ((sd->sd_mbuf->m_flags & M_EXT) == 0) {
   1105  1.1  drochner 			goto bail_rxbufring;
   1106  1.1  drochner 		}
   1107  1.1  drochner 		sd->sd_mbuf->m_pkthdr.len = sd->sd_mbuf->m_len = MCLBYTES;
   1108  1.1  drochner 		sd->sd_mbuf->m_pkthdr.rcvif = ifp;
   1109  1.1  drochner 		if (bus_dmamap_create(sc->sc_dmat, TXP_MAX_PKTLEN, 1,
   1110  1.1  drochner 		    TXP_MAX_PKTLEN, 0, BUS_DMA_NOWAIT, &sd->sd_map)) {
   1111  1.1  drochner 			goto bail_rxbufring;
   1112  1.1  drochner 		}
   1113  1.1  drochner 		if (bus_dmamap_load_mbuf(sc->sc_dmat, sd->sd_map, sd->sd_mbuf,
   1114  1.1  drochner 		    BUS_DMA_NOWAIT)) {
   1115  1.1  drochner 			bus_dmamap_destroy(sc->sc_dmat, sd->sd_map);
   1116  1.1  drochner 			goto bail_rxbufring;
   1117  1.1  drochner 		}
   1118  1.1  drochner 		bus_dmamap_sync(sc->sc_dmat, sd->sd_map, 0,
   1119  1.1  drochner 		    sd->sd_map->dm_mapsize, BUS_DMASYNC_PREREAD);
   1120  1.1  drochner 
   1121  1.1  drochner 		/* stash away pointer */
   1122  1.1  drochner 		bcopy(&sd, (u_long *)&sc->sc_rxbufs[i].rb_vaddrlo, sizeof(sd));
   1123  1.1  drochner 
   1124  1.1  drochner 		sc->sc_rxbufs[i].rb_paddrlo =
   1125  1.1  drochner 		    ((u_int64_t)sd->sd_map->dm_segs[0].ds_addr) & 0xffffffff;
   1126  1.1  drochner 		sc->sc_rxbufs[i].rb_paddrhi =
   1127  1.1  drochner 		    ((u_int64_t)sd->sd_map->dm_segs[0].ds_addr) >> 32;
   1128  1.1  drochner 	}
   1129  1.1  drochner 	bus_dmamap_sync(sc->sc_dmat, sc->sc_rxbufring_dma.dma_map,
   1130  1.1  drochner 	    0, sc->sc_rxbufring_dma.dma_map->dm_mapsize,
   1131  1.1  drochner 	    BUS_DMASYNC_PREWRITE);
   1132  1.1  drochner 	sc->sc_hostvar->hv_rx_buf_write_idx = htole32((RXBUF_ENTRIES - 1) *
   1133  1.1  drochner 	    sizeof(struct txp_rxbuf_desc));
   1134  1.1  drochner 
   1135  1.1  drochner 	/* zero dma */
   1136  1.1  drochner 	if (txp_dma_malloc(sc, sizeof(u_int32_t), &sc->sc_zero_dma,
   1137  1.1  drochner 	    BUS_DMA_COHERENT)) {
   1138  1.1  drochner 		printf(": can't allocate response ring\n");
   1139  1.1  drochner 		goto bail_rxbufring;
   1140  1.1  drochner 	}
   1141  1.1  drochner 	bzero(sc->sc_zero_dma.dma_vaddr, sizeof(u_int32_t));
   1142  1.1  drochner 	boot->br_zero_lo = htole32(sc->sc_zero_dma.dma_paddr & 0xffffffff);
   1143  1.1  drochner 	boot->br_zero_hi = htole32(sc->sc_zero_dma.dma_paddr >> 32);
   1144  1.1  drochner 
   1145  1.1  drochner 	/* See if it's waiting for boot, and try to boot it */
   1146  1.1  drochner 	for (i = 0; i < 10000; i++) {
   1147  1.1  drochner 		r = READ_REG(sc, TXP_A2H_0);
   1148  1.1  drochner 		if (r == STAT_WAITING_FOR_BOOT)
   1149  1.1  drochner 			break;
   1150  1.1  drochner 		DELAY(50);
   1151  1.1  drochner 	}
   1152  1.1  drochner 	if (r != STAT_WAITING_FOR_BOOT) {
   1153  1.1  drochner 		printf(": not waiting for boot\n");
   1154  1.1  drochner 		goto bail;
   1155  1.1  drochner 	}
   1156  1.1  drochner 	WRITE_REG(sc, TXP_H2A_2, sc->sc_boot_dma.dma_paddr >> 32);
   1157  1.1  drochner 	WRITE_REG(sc, TXP_H2A_1, sc->sc_boot_dma.dma_paddr & 0xffffffff);
   1158  1.1  drochner 	WRITE_REG(sc, TXP_H2A_0, TXP_BOOTCMD_REGISTER_BOOT_RECORD);
   1159  1.1  drochner 
   1160  1.1  drochner 	/* See if it booted */
   1161  1.1  drochner 	for (i = 0; i < 10000; i++) {
   1162  1.1  drochner 		r = READ_REG(sc, TXP_A2H_0);
   1163  1.1  drochner 		if (r == STAT_RUNNING)
   1164  1.1  drochner 			break;
   1165  1.1  drochner 		DELAY(50);
   1166  1.1  drochner 	}
   1167  1.1  drochner 	if (r != STAT_RUNNING) {
   1168  1.1  drochner 		printf(": fw not running\n");
   1169  1.1  drochner 		goto bail;
   1170  1.1  drochner 	}
   1171  1.1  drochner 
   1172  1.1  drochner 	/* Clear TX and CMD ring write registers */
   1173  1.1  drochner 	WRITE_REG(sc, TXP_H2A_1, TXP_BOOTCMD_NULL);
   1174  1.1  drochner 	WRITE_REG(sc, TXP_H2A_2, TXP_BOOTCMD_NULL);
   1175  1.1  drochner 	WRITE_REG(sc, TXP_H2A_3, TXP_BOOTCMD_NULL);
   1176  1.1  drochner 	WRITE_REG(sc, TXP_H2A_0, TXP_BOOTCMD_NULL);
   1177  1.1  drochner 
   1178  1.1  drochner 	return (0);
   1179  1.1  drochner 
   1180  1.1  drochner bail:
   1181  1.1  drochner 	txp_dma_free(sc, &sc->sc_zero_dma);
   1182  1.1  drochner bail_rxbufring:
   1183  1.1  drochner 	txp_dma_free(sc, &sc->sc_rxbufring_dma);
   1184  1.1  drochner bail_rspring:
   1185  1.1  drochner 	txp_dma_free(sc, &sc->sc_rspring_dma);
   1186  1.1  drochner bail_cmdring:
   1187  1.1  drochner 	txp_dma_free(sc, &sc->sc_cmdring_dma);
   1188  1.1  drochner bail_rxloring:
   1189  1.1  drochner 	txp_dma_free(sc, &sc->sc_rxloring_dma);
   1190  1.1  drochner bail_rxhiring:
   1191  1.1  drochner 	txp_dma_free(sc, &sc->sc_rxhiring_dma);
   1192  1.1  drochner bail_txloring:
   1193  1.1  drochner 	txp_dma_free(sc, &sc->sc_txloring_dma);
   1194  1.1  drochner bail_txhiring:
   1195  1.1  drochner 	txp_dma_free(sc, &sc->sc_txhiring_dma);
   1196  1.1  drochner bail_host:
   1197  1.1  drochner 	txp_dma_free(sc, &sc->sc_host_dma);
   1198  1.1  drochner bail_boot:
   1199  1.1  drochner 	txp_dma_free(sc, &sc->sc_boot_dma);
   1200  1.1  drochner 	return (-1);
   1201  1.1  drochner }
   1202  1.1  drochner 
   1203  1.1  drochner int
   1204  1.1  drochner txp_dma_malloc(sc, size, dma, mapflags)
   1205  1.1  drochner 	struct txp_softc *sc;
   1206  1.1  drochner 	bus_size_t size;
   1207  1.1  drochner 	struct txp_dma_alloc *dma;
   1208  1.1  drochner 	int mapflags;
   1209  1.1  drochner {
   1210  1.1  drochner 	int r;
   1211  1.1  drochner 
   1212  1.1  drochner 	if ((r = bus_dmamem_alloc(sc->sc_dmat, size, PAGE_SIZE, 0,
   1213  1.1  drochner 	    &dma->dma_seg, 1, &dma->dma_nseg, 0)) != 0)
   1214  1.1  drochner 		goto fail_0;
   1215  1.1  drochner 
   1216  1.1  drochner 	if ((r = bus_dmamem_map(sc->sc_dmat, &dma->dma_seg, dma->dma_nseg,
   1217  1.1  drochner 	    size, &dma->dma_vaddr, mapflags | BUS_DMA_NOWAIT)) != 0)
   1218  1.1  drochner 		goto fail_1;
   1219  1.1  drochner 
   1220  1.1  drochner 	if ((r = bus_dmamap_create(sc->sc_dmat, size, 1, size, 0,
   1221  1.1  drochner 	    BUS_DMA_NOWAIT, &dma->dma_map)) != 0)
   1222  1.1  drochner 		goto fail_2;
   1223  1.1  drochner 
   1224  1.1  drochner 	if ((r = bus_dmamap_load(sc->sc_dmat, dma->dma_map, dma->dma_vaddr,
   1225  1.1  drochner 	    size, NULL, BUS_DMA_NOWAIT)) != 0)
   1226  1.1  drochner 		goto fail_3;
   1227  1.1  drochner 
   1228  1.1  drochner 	dma->dma_paddr = dma->dma_map->dm_segs[0].ds_addr;
   1229  1.1  drochner 	return (0);
   1230  1.1  drochner 
   1231  1.1  drochner fail_3:
   1232  1.1  drochner 	bus_dmamap_destroy(sc->sc_dmat, dma->dma_map);
   1233  1.1  drochner fail_2:
   1234  1.1  drochner 	bus_dmamem_unmap(sc->sc_dmat, dma->dma_vaddr, size);
   1235  1.1  drochner fail_1:
   1236  1.1  drochner 	bus_dmamem_free(sc->sc_dmat, &dma->dma_seg, dma->dma_nseg);
   1237  1.1  drochner fail_0:
   1238  1.1  drochner 	return (r);
   1239  1.1  drochner }
   1240  1.1  drochner 
   1241  1.1  drochner void
   1242  1.1  drochner txp_dma_free(sc, dma)
   1243  1.1  drochner 	struct txp_softc *sc;
   1244  1.1  drochner 	struct txp_dma_alloc *dma;
   1245  1.1  drochner {
   1246  1.1  drochner 	bus_dmamap_unload(sc->sc_dmat, dma->dma_map);
   1247  1.1  drochner 	bus_dmamem_unmap(sc->sc_dmat, dma->dma_vaddr, dma->dma_map->dm_mapsize);
   1248  1.1  drochner 	bus_dmamem_free(sc->sc_dmat, &dma->dma_seg, dma->dma_nseg);
   1249  1.1  drochner 	bus_dmamap_destroy(sc->sc_dmat, dma->dma_map);
   1250  1.1  drochner }
   1251  1.1  drochner 
   1252  1.1  drochner int
   1253  1.1  drochner txp_ioctl(ifp, command, data)
   1254  1.1  drochner 	struct ifnet *ifp;
   1255  1.1  drochner 	u_long command;
   1256  1.1  drochner 	caddr_t data;
   1257  1.1  drochner {
   1258  1.1  drochner 	struct txp_softc *sc = ifp->if_softc;
   1259  1.1  drochner 	struct ifreq *ifr = (struct ifreq *)data;
   1260  1.1  drochner 	struct ifaddr *ifa = (struct ifaddr *)data;
   1261  1.1  drochner 	int s, error = 0;
   1262  1.1  drochner 
   1263  1.1  drochner 	s = splnet();
   1264  1.1  drochner 
   1265  1.1  drochner #if 0
   1266  1.1  drochner 	if ((error = ether_ioctl(ifp, &sc->sc_arpcom, command, data)) > 0) {
   1267  1.1  drochner 		splx(s);
   1268  1.1  drochner 		return error;
   1269  1.1  drochner 	}
   1270  1.1  drochner #endif
   1271  1.1  drochner 
   1272  1.1  drochner 	switch(command) {
   1273  1.1  drochner 	case SIOCSIFADDR:
   1274  1.1  drochner 		ifp->if_flags |= IFF_UP;
   1275  1.1  drochner 		switch (ifa->ifa_addr->sa_family) {
   1276  1.1  drochner #ifdef INET
   1277  1.1  drochner 		case AF_INET:
   1278  1.1  drochner 			txp_init(sc);
   1279  1.1  drochner 			arp_ifinit(ifp, ifa);
   1280  1.1  drochner 			break;
   1281  1.1  drochner #endif /* INET */
   1282  1.1  drochner 		default:
   1283  1.1  drochner 			txp_init(sc);
   1284  1.1  drochner 			break;
   1285  1.1  drochner 		}
   1286  1.1  drochner 		break;
   1287  1.1  drochner 	case SIOCSIFFLAGS:
   1288  1.1  drochner 		if (ifp->if_flags & IFF_UP) {
   1289  1.1  drochner 			txp_init(sc);
   1290  1.1  drochner 		} else {
   1291  1.1  drochner 			if (ifp->if_flags & IFF_RUNNING)
   1292  1.1  drochner 				txp_stop(sc);
   1293  1.1  drochner 		}
   1294  1.1  drochner 		break;
   1295  1.1  drochner 	case SIOCADDMULTI:
   1296  1.1  drochner 	case SIOCDELMULTI:
   1297  1.1  drochner 		error = (command == SIOCADDMULTI) ?
   1298  1.1  drochner 		    ether_addmulti(ifr, &sc->sc_arpcom) :
   1299  1.1  drochner 		    ether_delmulti(ifr, &sc->sc_arpcom);
   1300  1.1  drochner 
   1301  1.1  drochner 		if (error == ENETRESET) {
   1302  1.1  drochner 			/*
   1303  1.1  drochner 			 * Multicast list has changed; set the hardware
   1304  1.1  drochner 			 * filter accordingly.
   1305  1.1  drochner 			 */
   1306  1.1  drochner 			txp_set_filter(sc);
   1307  1.1  drochner 			error = 0;
   1308  1.1  drochner 		}
   1309  1.1  drochner 		break;
   1310  1.1  drochner 	case SIOCGIFMEDIA:
   1311  1.1  drochner 	case SIOCSIFMEDIA:
   1312  1.1  drochner 		error = ifmedia_ioctl(ifp, ifr, &sc->sc_ifmedia, command);
   1313  1.1  drochner 		break;
   1314  1.1  drochner 	default:
   1315  1.1  drochner 		error = EINVAL;
   1316  1.1  drochner 		break;
   1317  1.1  drochner 	}
   1318  1.1  drochner 
   1319  1.1  drochner 	splx(s);
   1320  1.1  drochner 
   1321  1.1  drochner 	return(error);
   1322  1.1  drochner }
   1323  1.1  drochner 
   1324  1.1  drochner void
   1325  1.1  drochner txp_init(sc)
   1326  1.1  drochner 	struct txp_softc *sc;
   1327  1.1  drochner {
   1328  1.1  drochner 	struct ifnet *ifp = &sc->sc_arpcom.ec_if;
   1329  1.1  drochner 	int s;
   1330  1.1  drochner 
   1331  1.1  drochner 	txp_stop(sc);
   1332  1.1  drochner 
   1333  1.1  drochner 	s = splnet();
   1334  1.1  drochner 
   1335  1.1  drochner 	txp_set_filter(sc);
   1336  1.1  drochner 
   1337  1.1  drochner 	txp_command(sc, TXP_CMD_TX_ENABLE, 0, 0, 0, NULL, NULL, NULL, 1);
   1338  1.1  drochner 	txp_command(sc, TXP_CMD_RX_ENABLE, 0, 0, 0, NULL, NULL, NULL, 1);
   1339  1.1  drochner 
   1340  1.1  drochner 	WRITE_REG(sc, TXP_IER, TXP_INT_RESERVED | TXP_INT_SELF |
   1341  1.1  drochner 	    TXP_INT_A2H_7 | TXP_INT_A2H_6 | TXP_INT_A2H_5 | TXP_INT_A2H_4 |
   1342  1.1  drochner 	    TXP_INT_A2H_2 | TXP_INT_A2H_1 | TXP_INT_A2H_0 |
   1343  1.1  drochner 	    TXP_INT_DMA3 | TXP_INT_DMA2 | TXP_INT_DMA1 | TXP_INT_DMA0 |
   1344  1.1  drochner 	    TXP_INT_PCI_TABORT | TXP_INT_PCI_MABORT |  TXP_INT_LATCH);
   1345  1.1  drochner 	WRITE_REG(sc, TXP_IMR, TXP_INT_A2H_3);
   1346  1.1  drochner 
   1347  1.1  drochner 	ifp->if_flags |= IFF_RUNNING;
   1348  1.1  drochner 	ifp->if_flags &= ~IFF_OACTIVE;
   1349  1.1  drochner 	ifp->if_timer = 0;
   1350  1.1  drochner 
   1351  1.1  drochner 	if (!callout_pending(&sc->sc_tick))
   1352  1.1  drochner 		callout_schedule(&sc->sc_tick, hz);
   1353  1.1  drochner 
   1354  1.1  drochner 	splx(s);
   1355  1.1  drochner }
   1356  1.1  drochner 
   1357  1.1  drochner void
   1358  1.1  drochner txp_tick(vsc)
   1359  1.1  drochner 	void *vsc;
   1360  1.1  drochner {
   1361  1.1  drochner 	struct txp_softc *sc = vsc;
   1362  1.1  drochner 	struct ifnet *ifp = &sc->sc_arpcom.ec_if;
   1363  1.1  drochner 	struct txp_rsp_desc *rsp = NULL;
   1364  1.1  drochner 	struct txp_ext_desc *ext;
   1365  1.1  drochner 	int s;
   1366  1.1  drochner 
   1367  1.1  drochner 	s = splnet();
   1368  1.1  drochner 	txp_rxbuf_reclaim(sc);
   1369  1.1  drochner 
   1370  1.1  drochner 	if (txp_command2(sc, TXP_CMD_READ_STATISTICS, 0, 0, 0, NULL, 0,
   1371  1.1  drochner 	    &rsp, 1))
   1372  1.1  drochner 		goto out;
   1373  1.1  drochner 	if (rsp->rsp_numdesc != 6)
   1374  1.1  drochner 		goto out;
   1375  1.1  drochner 	if (txp_command(sc, TXP_CMD_CLEAR_STATISTICS, 0, 0, 0,
   1376  1.1  drochner 	    NULL, NULL, NULL, 1))
   1377  1.1  drochner 		goto out;
   1378  1.1  drochner 	ext = (struct txp_ext_desc *)(rsp + 1);
   1379  1.1  drochner 
   1380  1.1  drochner 	ifp->if_ierrors += ext[3].ext_2 + ext[3].ext_3 + ext[3].ext_4 +
   1381  1.1  drochner 	    ext[4].ext_1 + ext[4].ext_4;
   1382  1.1  drochner 	ifp->if_oerrors += ext[0].ext_1 + ext[1].ext_1 + ext[1].ext_4 +
   1383  1.1  drochner 	    ext[2].ext_1;
   1384  1.1  drochner 	ifp->if_collisions += ext[0].ext_2 + ext[0].ext_3 + ext[1].ext_2 +
   1385  1.1  drochner 	    ext[1].ext_3;
   1386  1.1  drochner 	ifp->if_opackets += rsp->rsp_par2;
   1387  1.1  drochner 	ifp->if_ipackets += ext[2].ext_3;
   1388  1.1  drochner 
   1389  1.1  drochner out:
   1390  1.1  drochner 	if (rsp != NULL)
   1391  1.1  drochner 		free(rsp, M_DEVBUF);
   1392  1.1  drochner 
   1393  1.1  drochner 	splx(s);
   1394  1.1  drochner 	callout_schedule(&sc->sc_tick, hz);
   1395  1.1  drochner }
   1396  1.1  drochner 
   1397  1.1  drochner void
   1398  1.1  drochner txp_start(ifp)
   1399  1.1  drochner 	struct ifnet *ifp;
   1400  1.1  drochner {
   1401  1.1  drochner 	struct txp_softc *sc = ifp->if_softc;
   1402  1.1  drochner 	struct txp_tx_ring *r = &sc->sc_txhir;
   1403  1.1  drochner 	struct txp_tx_desc *txd;
   1404  1.1  drochner 	int txdidx;
   1405  1.1  drochner 	struct txp_frag_desc *fxd;
   1406  1.1  drochner 	struct mbuf *m, *mnew;
   1407  1.1  drochner 	struct txp_swdesc *sd;
   1408  1.1  drochner 	u_int32_t firstprod, firstcnt, prod, cnt, i;
   1409  1.4  drochner 	struct m_tag *mtag;
   1410  1.1  drochner 
   1411  1.1  drochner 	if ((ifp->if_flags & (IFF_RUNNING | IFF_OACTIVE)) != IFF_RUNNING)
   1412  1.1  drochner 		return;
   1413  1.1  drochner 
   1414  1.1  drochner 	prod = r->r_prod;
   1415  1.1  drochner 	cnt = r->r_cnt;
   1416  1.1  drochner 
   1417  1.1  drochner 	while (1) {
   1418  1.1  drochner 		IFQ_POLL(&ifp->if_snd, m);
   1419  1.1  drochner 		if (m == NULL)
   1420  1.1  drochner 			break;
   1421  1.1  drochner 		mnew = NULL;
   1422  1.1  drochner 
   1423  1.1  drochner 		firstprod = prod;
   1424  1.1  drochner 		firstcnt = cnt;
   1425  1.1  drochner 
   1426  1.1  drochner 		sd = sc->sc_txd + prod;
   1427  1.1  drochner 		sd->sd_mbuf = m;
   1428  1.1  drochner 
   1429  1.1  drochner 		if (bus_dmamap_load_mbuf(sc->sc_dmat, sd->sd_map, m,
   1430  1.1  drochner 		    BUS_DMA_NOWAIT)) {
   1431  1.1  drochner 			MGETHDR(mnew, M_DONTWAIT, MT_DATA);
   1432  1.1  drochner 			if (mnew == NULL)
   1433  1.1  drochner 				goto oactive1;
   1434  1.1  drochner 			if (m->m_pkthdr.len > MHLEN) {
   1435  1.1  drochner 				MCLGET(mnew, M_DONTWAIT);
   1436  1.1  drochner 				if ((mnew->m_flags & M_EXT) == 0) {
   1437  1.1  drochner 					m_freem(mnew);
   1438  1.1  drochner 					goto oactive1;
   1439  1.1  drochner 				}
   1440  1.1  drochner 			}
   1441  1.1  drochner 			m_copydata(m, 0, m->m_pkthdr.len, mtod(mnew, caddr_t));
   1442  1.1  drochner 			mnew->m_pkthdr.len = mnew->m_len = m->m_pkthdr.len;
   1443  1.1  drochner 			IFQ_DEQUEUE(&ifp->if_snd, m);
   1444  1.1  drochner 			m_freem(m);
   1445  1.1  drochner 			m = mnew;
   1446  1.1  drochner 			if (bus_dmamap_load_mbuf(sc->sc_dmat, sd->sd_map, m,
   1447  1.1  drochner 			    BUS_DMA_NOWAIT))
   1448  1.1  drochner 				goto oactive1;
   1449  1.1  drochner 		}
   1450  1.1  drochner 
   1451  1.1  drochner 		if ((TX_ENTRIES - cnt) < 4)
   1452  1.1  drochner 			goto oactive;
   1453  1.1  drochner 
   1454  1.1  drochner 		txd = r->r_desc + prod;
   1455  1.1  drochner 		txdidx = prod;
   1456  1.1  drochner 		txd->tx_flags = TX_FLAGS_TYPE_DATA;
   1457  1.1  drochner 		txd->tx_numdesc = 0;
   1458  1.1  drochner 		txd->tx_addrlo = 0;
   1459  1.1  drochner 		txd->tx_addrhi = 0;
   1460  1.1  drochner 		txd->tx_totlen = m->m_pkthdr.len;
   1461  1.1  drochner 		txd->tx_pflags = 0;
   1462  1.1  drochner 		txd->tx_numdesc = sd->sd_map->dm_nsegs;
   1463  1.1  drochner 
   1464  1.1  drochner 		if (++prod == TX_ENTRIES)
   1465  1.1  drochner 			prod = 0;
   1466  1.1  drochner 
   1467  1.1  drochner 		if (++cnt >= (TX_ENTRIES - 4))
   1468  1.1  drochner 			goto oactive;
   1469  1.1  drochner 
   1470  1.4  drochner 		mtag = m_tag_find(m, PACKET_TAG_VLAN, NULL);
   1471  1.4  drochner 		if (mtag)
   1472  1.1  drochner 			txd->tx_pflags = TX_PFLAGS_VLAN |
   1473  1.4  drochner 			  (htons(*(u_int *)(mtag + 1)) << TX_PFLAGS_VLANTAG_S);
   1474  1.1  drochner 
   1475  1.2  drochner 		if (m->m_pkthdr.csum_flags & M_CSUM_IPv4)
   1476  1.1  drochner 			txd->tx_pflags |= TX_PFLAGS_IPCKSUM;
   1477  1.1  drochner #ifdef TRY_TX_TCP_CSUM
   1478  1.2  drochner 		if (m->m_pkthdr.csum_flags & M_CSUM_TCPv4)
   1479  1.1  drochner 			txd->tx_pflags |= TX_PFLAGS_TCPCKSUM;
   1480  1.1  drochner #endif
   1481  1.1  drochner #ifdef TRY_TX_UDP_CSUM
   1482  1.2  drochner 		if (m->m_pkthdr.csum_flags & M_CSUM_UDPv4)
   1483  1.1  drochner 			txd->tx_pflags |= TX_PFLAGS_UDPCKSUM;
   1484  1.1  drochner #endif
   1485  1.1  drochner 
   1486  1.1  drochner 		bus_dmamap_sync(sc->sc_dmat, sd->sd_map, 0,
   1487  1.1  drochner 		    sd->sd_map->dm_mapsize, BUS_DMASYNC_PREWRITE);
   1488  1.1  drochner 
   1489  1.1  drochner 		fxd = (struct txp_frag_desc *)(r->r_desc + prod);
   1490  1.1  drochner 		for (i = 0; i < sd->sd_map->dm_nsegs; i++) {
   1491  1.1  drochner 			if (++cnt >= (TX_ENTRIES - 4)) {
   1492  1.1  drochner 				bus_dmamap_sync(sc->sc_dmat, sd->sd_map,
   1493  1.1  drochner 				    0, sd->sd_map->dm_mapsize,
   1494  1.1  drochner 				    BUS_DMASYNC_POSTWRITE);
   1495  1.1  drochner 				goto oactive;
   1496  1.1  drochner 			}
   1497  1.1  drochner 
   1498  1.1  drochner 			fxd->frag_flags = FRAG_FLAGS_TYPE_FRAG |
   1499  1.1  drochner 			    FRAG_FLAGS_VALID;
   1500  1.1  drochner 			fxd->frag_rsvd1 = 0;
   1501  1.1  drochner 			fxd->frag_len = sd->sd_map->dm_segs[i].ds_len;
   1502  1.1  drochner 			fxd->frag_addrlo =
   1503  1.1  drochner 			    ((u_int64_t)sd->sd_map->dm_segs[i].ds_addr) &
   1504  1.1  drochner 			    0xffffffff;
   1505  1.1  drochner 			fxd->frag_addrhi =
   1506  1.1  drochner 			    ((u_int64_t)sd->sd_map->dm_segs[i].ds_addr) >>
   1507  1.1  drochner 			    32;
   1508  1.1  drochner 			fxd->frag_rsvd2 = 0;
   1509  1.1  drochner 
   1510  1.1  drochner 			bus_dmamap_sync(sc->sc_dmat,
   1511  1.1  drochner 			    sc->sc_txhiring_dma.dma_map,
   1512  1.1  drochner 			    prod * sizeof(struct txp_frag_desc),
   1513  1.1  drochner 			    sizeof(struct txp_frag_desc), BUS_DMASYNC_PREWRITE);
   1514  1.1  drochner 
   1515  1.1  drochner 			if (++prod == TX_ENTRIES) {
   1516  1.1  drochner 				fxd = (struct txp_frag_desc *)r->r_desc;
   1517  1.1  drochner 				prod = 0;
   1518  1.1  drochner 			} else
   1519  1.1  drochner 				fxd++;
   1520  1.1  drochner 
   1521  1.1  drochner 		}
   1522  1.1  drochner 
   1523  1.1  drochner 		/*
   1524  1.1  drochner 		 * if mnew isn't NULL, we already dequeued and copied
   1525  1.1  drochner 		 * the packet.
   1526  1.1  drochner 		 */
   1527  1.1  drochner 		if (mnew == NULL)
   1528  1.1  drochner 			IFQ_DEQUEUE(&ifp->if_snd, m);
   1529  1.1  drochner 
   1530  1.1  drochner 		ifp->if_timer = 5;
   1531  1.1  drochner 
   1532  1.1  drochner #if NBPFILTER > 0
   1533  1.1  drochner 		if (ifp->if_bpf)
   1534  1.1  drochner 			bpf_mtap(ifp->if_bpf, m);
   1535  1.1  drochner #endif
   1536  1.1  drochner 
   1537  1.1  drochner 		txd->tx_flags |= TX_FLAGS_VALID;
   1538  1.1  drochner 		bus_dmamap_sync(sc->sc_dmat, sc->sc_txhiring_dma.dma_map,
   1539  1.1  drochner 		    txdidx * sizeof(struct txp_tx_desc),
   1540  1.1  drochner 		    sizeof(struct txp_tx_desc), BUS_DMASYNC_PREWRITE);
   1541  1.1  drochner 
   1542  1.1  drochner #if 0
   1543  1.1  drochner 		{
   1544  1.1  drochner 			struct mbuf *mx;
   1545  1.1  drochner 			int i;
   1546  1.1  drochner 
   1547  1.1  drochner 			printf("txd: flags 0x%x ndesc %d totlen %d pflags 0x%x\n",
   1548  1.1  drochner 			    txd->tx_flags, txd->tx_numdesc, txd->tx_totlen,
   1549  1.1  drochner 			    txd->tx_pflags);
   1550  1.1  drochner 			for (mx = m; mx != NULL; mx = mx->m_next) {
   1551  1.1  drochner 				for (i = 0; i < mx->m_len; i++) {
   1552  1.1  drochner 					printf(":%02x",
   1553  1.1  drochner 					    (u_int8_t)m->m_data[i]);
   1554  1.1  drochner 				}
   1555  1.1  drochner 			}
   1556  1.1  drochner 			printf("\n");
   1557  1.1  drochner 		}
   1558  1.1  drochner #endif
   1559  1.1  drochner 
   1560  1.1  drochner 		WRITE_REG(sc, r->r_reg, TXP_IDX2OFFSET(prod));
   1561  1.1  drochner 	}
   1562  1.1  drochner 
   1563  1.1  drochner 	r->r_prod = prod;
   1564  1.1  drochner 	r->r_cnt = cnt;
   1565  1.1  drochner 	return;
   1566  1.1  drochner 
   1567  1.1  drochner oactive:
   1568  1.1  drochner 	bus_dmamap_unload(sc->sc_dmat, sd->sd_map);
   1569  1.1  drochner oactive1:
   1570  1.1  drochner 	ifp->if_flags |= IFF_OACTIVE;
   1571  1.1  drochner 	r->r_prod = firstprod;
   1572  1.1  drochner 	r->r_cnt = firstcnt;
   1573  1.1  drochner }
   1574  1.1  drochner 
   1575  1.1  drochner /*
   1576  1.1  drochner  * Handle simple commands sent to the typhoon
   1577  1.1  drochner  */
   1578  1.1  drochner int
   1579  1.1  drochner txp_command(sc, id, in1, in2, in3, out1, out2, out3, wait)
   1580  1.1  drochner 	struct txp_softc *sc;
   1581  1.1  drochner 	u_int16_t id, in1, *out1;
   1582  1.1  drochner 	u_int32_t in2, in3, *out2, *out3;
   1583  1.1  drochner 	int wait;
   1584  1.1  drochner {
   1585  1.1  drochner 	struct txp_rsp_desc *rsp = NULL;
   1586  1.1  drochner 
   1587  1.1  drochner 	if (txp_command2(sc, id, in1, in2, in3, NULL, 0, &rsp, wait))
   1588  1.1  drochner 		return (-1);
   1589  1.1  drochner 
   1590  1.1  drochner 	if (!wait)
   1591  1.1  drochner 		return (0);
   1592  1.1  drochner 
   1593  1.1  drochner 	if (out1 != NULL)
   1594  1.1  drochner 		*out1 = le16toh(rsp->rsp_par1);
   1595  1.1  drochner 	if (out2 != NULL)
   1596  1.1  drochner 		*out2 = le32toh(rsp->rsp_par2);
   1597  1.1  drochner 	if (out3 != NULL)
   1598  1.1  drochner 		*out3 = le32toh(rsp->rsp_par3);
   1599  1.1  drochner 	free(rsp, M_DEVBUF);
   1600  1.1  drochner 	return (0);
   1601  1.1  drochner }
   1602  1.1  drochner 
   1603  1.1  drochner int
   1604  1.1  drochner txp_command2(sc, id, in1, in2, in3, in_extp, in_extn, rspp, wait)
   1605  1.1  drochner 	struct txp_softc *sc;
   1606  1.1  drochner 	u_int16_t id, in1;
   1607  1.1  drochner 	u_int32_t in2, in3;
   1608  1.1  drochner 	struct txp_ext_desc *in_extp;
   1609  1.1  drochner 	u_int8_t in_extn;
   1610  1.1  drochner 	struct txp_rsp_desc **rspp;
   1611  1.1  drochner 	int wait;
   1612  1.1  drochner {
   1613  1.1  drochner 	struct txp_hostvar *hv = sc->sc_hostvar;
   1614  1.1  drochner 	struct txp_cmd_desc *cmd;
   1615  1.1  drochner 	struct txp_ext_desc *ext;
   1616  1.1  drochner 	u_int32_t idx, i;
   1617  1.1  drochner 	u_int16_t seq;
   1618  1.1  drochner 
   1619  1.1  drochner 	if (txp_cmd_desc_numfree(sc) < (in_extn + 1)) {
   1620  1.1  drochner 		printf("%s: no free cmd descriptors\n", TXP_DEVNAME(sc));
   1621  1.1  drochner 		return (-1);
   1622  1.1  drochner 	}
   1623  1.1  drochner 
   1624  1.1  drochner 	idx = sc->sc_cmdring.lastwrite;
   1625  1.1  drochner 	cmd = (struct txp_cmd_desc *)(((u_int8_t *)sc->sc_cmdring.base) + idx);
   1626  1.1  drochner 	bzero(cmd, sizeof(*cmd));
   1627  1.1  drochner 
   1628  1.1  drochner 	cmd->cmd_numdesc = in_extn;
   1629  1.1  drochner 	seq = sc->sc_seq++;
   1630  1.1  drochner 	cmd->cmd_seq = htole16(seq);
   1631  1.1  drochner 	cmd->cmd_id = htole16(id);
   1632  1.1  drochner 	cmd->cmd_par1 = htole16(in1);
   1633  1.1  drochner 	cmd->cmd_par2 = htole32(in2);
   1634  1.1  drochner 	cmd->cmd_par3 = htole32(in3);
   1635  1.1  drochner 	cmd->cmd_flags = CMD_FLAGS_TYPE_CMD |
   1636  1.1  drochner 	    (wait ? CMD_FLAGS_RESP : 0) | CMD_FLAGS_VALID;
   1637  1.1  drochner 
   1638  1.1  drochner 	idx += sizeof(struct txp_cmd_desc);
   1639  1.1  drochner 	if (idx == sc->sc_cmdring.size)
   1640  1.1  drochner 		idx = 0;
   1641  1.1  drochner 
   1642  1.1  drochner 	for (i = 0; i < in_extn; i++) {
   1643  1.1  drochner 		ext = (struct txp_ext_desc *)(((u_int8_t *)sc->sc_cmdring.base) + idx);
   1644  1.1  drochner 		bcopy(in_extp, ext, sizeof(struct txp_ext_desc));
   1645  1.1  drochner 		in_extp++;
   1646  1.1  drochner 		idx += sizeof(struct txp_cmd_desc);
   1647  1.1  drochner 		if (idx == sc->sc_cmdring.size)
   1648  1.1  drochner 			idx = 0;
   1649  1.1  drochner 	}
   1650  1.1  drochner 
   1651  1.1  drochner 	sc->sc_cmdring.lastwrite = idx;
   1652  1.1  drochner 
   1653  1.1  drochner 	WRITE_REG(sc, TXP_H2A_2, sc->sc_cmdring.lastwrite);
   1654  1.1  drochner 	bus_dmamap_sync(sc->sc_dmat, sc->sc_host_dma.dma_map, 0,
   1655  1.1  drochner 	    sizeof(struct txp_hostvar), BUS_DMASYNC_PREREAD);
   1656  1.1  drochner 
   1657  1.1  drochner 	if (!wait)
   1658  1.1  drochner 		return (0);
   1659  1.1  drochner 
   1660  1.1  drochner 	for (i = 0; i < 10000; i++) {
   1661  1.1  drochner 		bus_dmamap_sync(sc->sc_dmat, sc->sc_host_dma.dma_map, 0,
   1662  1.1  drochner 		    sizeof(struct txp_hostvar), BUS_DMASYNC_POSTREAD);
   1663  1.1  drochner 		idx = le32toh(hv->hv_resp_read_idx);
   1664  1.1  drochner 		if (idx != le32toh(hv->hv_resp_write_idx)) {
   1665  1.1  drochner 			*rspp = NULL;
   1666  1.1  drochner 			if (txp_response(sc, idx, id, seq, rspp))
   1667  1.1  drochner 				return (-1);
   1668  1.1  drochner 			if (*rspp != NULL)
   1669  1.1  drochner 				break;
   1670  1.1  drochner 		}
   1671  1.1  drochner 		bus_dmamap_sync(sc->sc_dmat, sc->sc_host_dma.dma_map, 0,
   1672  1.1  drochner 		    sizeof(struct txp_hostvar), BUS_DMASYNC_PREREAD);
   1673  1.1  drochner 		DELAY(50);
   1674  1.1  drochner 	}
   1675  1.1  drochner 	if (i == 1000 || (*rspp) == NULL) {
   1676  1.1  drochner 		printf("%s: 0x%x command failed\n", TXP_DEVNAME(sc), id);
   1677  1.1  drochner 		return (-1);
   1678  1.1  drochner 	}
   1679  1.1  drochner 
   1680  1.1  drochner 	return (0);
   1681  1.1  drochner }
   1682  1.1  drochner 
   1683  1.1  drochner int
   1684  1.1  drochner txp_response(sc, ridx, id, seq, rspp)
   1685  1.1  drochner 	struct txp_softc *sc;
   1686  1.1  drochner 	u_int32_t ridx;
   1687  1.1  drochner 	u_int16_t id;
   1688  1.1  drochner 	u_int16_t seq;
   1689  1.1  drochner 	struct txp_rsp_desc **rspp;
   1690  1.1  drochner {
   1691  1.1  drochner 	struct txp_hostvar *hv = sc->sc_hostvar;
   1692  1.1  drochner 	struct txp_rsp_desc *rsp;
   1693  1.1  drochner 
   1694  1.1  drochner 	while (ridx != le32toh(hv->hv_resp_write_idx)) {
   1695  1.1  drochner 		rsp = (struct txp_rsp_desc *)(((u_int8_t *)sc->sc_rspring.base) + ridx);
   1696  1.1  drochner 
   1697  1.1  drochner 		if (id == le16toh(rsp->rsp_id) && le16toh(rsp->rsp_seq) == seq) {
   1698  1.1  drochner 			*rspp = (struct txp_rsp_desc *)malloc(
   1699  1.1  drochner 			    sizeof(struct txp_rsp_desc) * (rsp->rsp_numdesc + 1),
   1700  1.1  drochner 			    M_DEVBUF, M_NOWAIT);
   1701  1.1  drochner 			if ((*rspp) == NULL)
   1702  1.1  drochner 				return (-1);
   1703  1.1  drochner 			txp_rsp_fixup(sc, rsp, *rspp);
   1704  1.1  drochner 			return (0);
   1705  1.1  drochner 		}
   1706  1.1  drochner 
   1707  1.1  drochner 		if (rsp->rsp_flags & RSP_FLAGS_ERROR) {
   1708  1.1  drochner 			printf("%s: response error: id 0x%x\n",
   1709  1.1  drochner 			    TXP_DEVNAME(sc), le16toh(rsp->rsp_id));
   1710  1.1  drochner 			txp_rsp_fixup(sc, rsp, NULL);
   1711  1.1  drochner 			ridx = le32toh(hv->hv_resp_read_idx);
   1712  1.1  drochner 			continue;
   1713  1.1  drochner 		}
   1714  1.1  drochner 
   1715  1.1  drochner 		switch (le16toh(rsp->rsp_id)) {
   1716  1.1  drochner 		case TXP_CMD_CYCLE_STATISTICS:
   1717  1.1  drochner 		case TXP_CMD_MEDIA_STATUS_READ:
   1718  1.1  drochner 			break;
   1719  1.1  drochner 		case TXP_CMD_HELLO_RESPONSE:
   1720  1.1  drochner 			printf("%s: hello\n", TXP_DEVNAME(sc));
   1721  1.1  drochner 			break;
   1722  1.1  drochner 		default:
   1723  1.1  drochner 			printf("%s: unknown id(0x%x)\n", TXP_DEVNAME(sc),
   1724  1.1  drochner 			    le16toh(rsp->rsp_id));
   1725  1.1  drochner 		}
   1726  1.1  drochner 
   1727  1.1  drochner 		txp_rsp_fixup(sc, rsp, NULL);
   1728  1.1  drochner 		ridx = le32toh(hv->hv_resp_read_idx);
   1729  1.1  drochner 		hv->hv_resp_read_idx = le32toh(ridx);
   1730  1.1  drochner 	}
   1731  1.1  drochner 
   1732  1.1  drochner 	return (0);
   1733  1.1  drochner }
   1734  1.1  drochner 
   1735  1.1  drochner void
   1736  1.1  drochner txp_rsp_fixup(sc, rsp, dst)
   1737  1.1  drochner 	struct txp_softc *sc;
   1738  1.1  drochner 	struct txp_rsp_desc *rsp, *dst;
   1739  1.1  drochner {
   1740  1.1  drochner 	struct txp_rsp_desc *src = rsp;
   1741  1.1  drochner 	struct txp_hostvar *hv = sc->sc_hostvar;
   1742  1.1  drochner 	u_int32_t i, ridx;
   1743  1.1  drochner 
   1744  1.1  drochner 	ridx = le32toh(hv->hv_resp_read_idx);
   1745  1.1  drochner 
   1746  1.1  drochner 	for (i = 0; i < rsp->rsp_numdesc + 1; i++) {
   1747  1.1  drochner 		if (dst != NULL)
   1748  1.1  drochner 			bcopy(src, dst++, sizeof(struct txp_rsp_desc));
   1749  1.1  drochner 		ridx += sizeof(struct txp_rsp_desc);
   1750  1.1  drochner 		if (ridx == sc->sc_rspring.size) {
   1751  1.1  drochner 			src = sc->sc_rspring.base;
   1752  1.1  drochner 			ridx = 0;
   1753  1.1  drochner 		} else
   1754  1.1  drochner 			src++;
   1755  1.1  drochner 		sc->sc_rspring.lastwrite = ridx;
   1756  1.1  drochner 		hv->hv_resp_read_idx = htole32(ridx);
   1757  1.1  drochner 	}
   1758  1.1  drochner 
   1759  1.1  drochner 	hv->hv_resp_read_idx = htole32(ridx);
   1760  1.1  drochner }
   1761  1.1  drochner 
   1762  1.1  drochner int
   1763  1.1  drochner txp_cmd_desc_numfree(sc)
   1764  1.1  drochner 	struct txp_softc *sc;
   1765  1.1  drochner {
   1766  1.1  drochner 	struct txp_hostvar *hv = sc->sc_hostvar;
   1767  1.1  drochner 	struct txp_boot_record *br = sc->sc_boot;
   1768  1.1  drochner 	u_int32_t widx, ridx, nfree;
   1769  1.1  drochner 
   1770  1.1  drochner 	widx = sc->sc_cmdring.lastwrite;
   1771  1.1  drochner 	ridx = le32toh(hv->hv_cmd_read_idx);
   1772  1.1  drochner 
   1773  1.1  drochner 	if (widx == ridx) {
   1774  1.1  drochner 		/* Ring is completely free */
   1775  1.1  drochner 		nfree = le32toh(br->br_cmd_siz) - sizeof(struct txp_cmd_desc);
   1776  1.1  drochner 	} else {
   1777  1.1  drochner 		if (widx > ridx)
   1778  1.1  drochner 			nfree = le32toh(br->br_cmd_siz) -
   1779  1.1  drochner 			    (widx - ridx + sizeof(struct txp_cmd_desc));
   1780  1.1  drochner 		else
   1781  1.1  drochner 			nfree = ridx - widx - sizeof(struct txp_cmd_desc);
   1782  1.1  drochner 	}
   1783  1.1  drochner 
   1784  1.1  drochner 	return (nfree / sizeof(struct txp_cmd_desc));
   1785  1.1  drochner }
   1786  1.1  drochner 
   1787  1.1  drochner void
   1788  1.1  drochner txp_stop(sc)
   1789  1.1  drochner 	struct txp_softc *sc;
   1790  1.1  drochner {
   1791  1.1  drochner 	txp_command(sc, TXP_CMD_TX_DISABLE, 0, 0, 0, NULL, NULL, NULL, 1);
   1792  1.1  drochner 	txp_command(sc, TXP_CMD_RX_DISABLE, 0, 0, 0, NULL, NULL, NULL, 1);
   1793  1.1  drochner 
   1794  1.1  drochner 	if (callout_pending(&sc->sc_tick))
   1795  1.1  drochner 		callout_stop(&sc->sc_tick);
   1796  1.1  drochner }
   1797  1.1  drochner 
   1798  1.1  drochner void
   1799  1.1  drochner txp_watchdog(ifp)
   1800  1.1  drochner 	struct ifnet *ifp;
   1801  1.1  drochner {
   1802  1.1  drochner }
   1803  1.1  drochner 
   1804  1.1  drochner int
   1805  1.1  drochner txp_ifmedia_upd(ifp)
   1806  1.1  drochner 	struct ifnet *ifp;
   1807  1.1  drochner {
   1808  1.1  drochner 	struct txp_softc *sc = ifp->if_softc;
   1809  1.1  drochner 	struct ifmedia *ifm = &sc->sc_ifmedia;
   1810  1.1  drochner 	u_int16_t new_xcvr;
   1811  1.1  drochner 
   1812  1.1  drochner 	if (IFM_TYPE(ifm->ifm_media) != IFM_ETHER)
   1813  1.1  drochner 		return (EINVAL);
   1814  1.1  drochner 
   1815  1.1  drochner 	if (IFM_SUBTYPE(ifm->ifm_media) == IFM_10_T) {
   1816  1.1  drochner 		if ((ifm->ifm_media & IFM_GMASK) == IFM_FDX)
   1817  1.1  drochner 			new_xcvr = TXP_XCVR_10_FDX;
   1818  1.1  drochner 		else
   1819  1.1  drochner 			new_xcvr = TXP_XCVR_10_HDX;
   1820  1.2  drochner 	} else if ((IFM_SUBTYPE(ifm->ifm_media) == IFM_100_TX) ||
   1821  1.2  drochner 		   (IFM_SUBTYPE(ifm->ifm_media) == IFM_100_FX)) {
   1822  1.1  drochner 		if ((ifm->ifm_media & IFM_GMASK) == IFM_FDX)
   1823  1.1  drochner 			new_xcvr = TXP_XCVR_100_FDX;
   1824  1.1  drochner 		else
   1825  1.1  drochner 			new_xcvr = TXP_XCVR_100_HDX;
   1826  1.1  drochner 	} else if (IFM_SUBTYPE(ifm->ifm_media) == IFM_AUTO) {
   1827  1.1  drochner 		new_xcvr = TXP_XCVR_AUTO;
   1828  1.1  drochner 	} else
   1829  1.1  drochner 		return (EINVAL);
   1830  1.1  drochner 
   1831  1.1  drochner 	/* nothing to do */
   1832  1.1  drochner 	if (sc->sc_xcvr == new_xcvr)
   1833  1.1  drochner 		return (0);
   1834  1.1  drochner 
   1835  1.1  drochner 	txp_command(sc, TXP_CMD_XCVR_SELECT, new_xcvr, 0, 0,
   1836  1.1  drochner 	    NULL, NULL, NULL, 0);
   1837  1.1  drochner 	sc->sc_xcvr = new_xcvr;
   1838  1.1  drochner 
   1839  1.1  drochner 	return (0);
   1840  1.1  drochner }
   1841  1.1  drochner 
   1842  1.1  drochner void
   1843  1.1  drochner txp_ifmedia_sts(ifp, ifmr)
   1844  1.1  drochner 	struct ifnet *ifp;
   1845  1.1  drochner 	struct ifmediareq *ifmr;
   1846  1.1  drochner {
   1847  1.1  drochner 	struct txp_softc *sc = ifp->if_softc;
   1848  1.1  drochner 	struct ifmedia *ifm = &sc->sc_ifmedia;
   1849  1.1  drochner 	u_int16_t bmsr, bmcr, anlpar;
   1850  1.1  drochner 
   1851  1.1  drochner 	ifmr->ifm_status = IFM_AVALID;
   1852  1.1  drochner 	ifmr->ifm_active = IFM_ETHER;
   1853  1.1  drochner 
   1854  1.1  drochner 	if (txp_command(sc, TXP_CMD_PHY_MGMT_READ, 0, MII_BMSR, 0,
   1855  1.1  drochner 	    &bmsr, NULL, NULL, 1))
   1856  1.1  drochner 		goto bail;
   1857  1.1  drochner 	if (txp_command(sc, TXP_CMD_PHY_MGMT_READ, 0, MII_BMSR, 0,
   1858  1.1  drochner 	    &bmsr, NULL, NULL, 1))
   1859  1.1  drochner 		goto bail;
   1860  1.1  drochner 
   1861  1.1  drochner 	if (txp_command(sc, TXP_CMD_PHY_MGMT_READ, 0, MII_BMCR, 0,
   1862  1.1  drochner 	    &bmcr, NULL, NULL, 1))
   1863  1.1  drochner 		goto bail;
   1864  1.1  drochner 
   1865  1.1  drochner 	if (txp_command(sc, TXP_CMD_PHY_MGMT_READ, 0, MII_ANLPAR, 0,
   1866  1.1  drochner 	    &anlpar, NULL, NULL, 1))
   1867  1.1  drochner 		goto bail;
   1868  1.1  drochner 
   1869  1.1  drochner 	if (bmsr & BMSR_LINK)
   1870  1.1  drochner 		ifmr->ifm_status |= IFM_ACTIVE;
   1871  1.1  drochner 
   1872  1.1  drochner 	if (bmcr & BMCR_ISO) {
   1873  1.1  drochner 		ifmr->ifm_active |= IFM_NONE;
   1874  1.1  drochner 		ifmr->ifm_status = 0;
   1875  1.1  drochner 		return;
   1876  1.1  drochner 	}
   1877  1.1  drochner 
   1878  1.1  drochner 	if (bmcr & BMCR_LOOP)
   1879  1.1  drochner 		ifmr->ifm_active |= IFM_LOOP;
   1880  1.1  drochner 
   1881  1.2  drochner 	if (!(sc->sc_flags & TXP_FIBER) && (bmcr & BMCR_AUTOEN)) {
   1882  1.1  drochner 		if ((bmsr & BMSR_ACOMP) == 0) {
   1883  1.1  drochner 			ifmr->ifm_active |= IFM_NONE;
   1884  1.1  drochner 			return;
   1885  1.1  drochner 		}
   1886  1.1  drochner 
   1887  1.1  drochner 		if (anlpar & ANLPAR_T4)
   1888  1.1  drochner 			ifmr->ifm_active |= IFM_100_T4;
   1889  1.1  drochner 		else if (anlpar & ANLPAR_TX_FD)
   1890  1.1  drochner 			ifmr->ifm_active |= IFM_100_TX|IFM_FDX;
   1891  1.1  drochner 		else if (anlpar & ANLPAR_TX)
   1892  1.1  drochner 			ifmr->ifm_active |= IFM_100_TX;
   1893  1.1  drochner 		else if (anlpar & ANLPAR_10_FD)
   1894  1.1  drochner 			ifmr->ifm_active |= IFM_10_T|IFM_FDX;
   1895  1.1  drochner 		else if (anlpar & ANLPAR_10)
   1896  1.1  drochner 			ifmr->ifm_active |= IFM_10_T;
   1897  1.1  drochner 		else
   1898  1.1  drochner 			ifmr->ifm_active |= IFM_NONE;
   1899  1.1  drochner 	} else
   1900  1.1  drochner 		ifmr->ifm_active = ifm->ifm_cur->ifm_media;
   1901  1.1  drochner 	return;
   1902  1.1  drochner 
   1903  1.1  drochner bail:
   1904  1.1  drochner 	ifmr->ifm_active |= IFM_NONE;
   1905  1.1  drochner 	ifmr->ifm_status &= ~IFM_AVALID;
   1906  1.1  drochner }
   1907  1.1  drochner 
   1908  1.1  drochner void
   1909  1.1  drochner txp_show_descriptor(d)
   1910  1.1  drochner 	void *d;
   1911  1.1  drochner {
   1912  1.1  drochner 	struct txp_cmd_desc *cmd = d;
   1913  1.1  drochner 	struct txp_rsp_desc *rsp = d;
   1914  1.1  drochner 	struct txp_tx_desc *txd = d;
   1915  1.1  drochner 	struct txp_frag_desc *frgd = d;
   1916  1.1  drochner 
   1917  1.1  drochner 	switch (cmd->cmd_flags & CMD_FLAGS_TYPE_M) {
   1918  1.1  drochner 	case CMD_FLAGS_TYPE_CMD:
   1919  1.1  drochner 		/* command descriptor */
   1920  1.1  drochner 		printf("[cmd flags 0x%x num %d id %d seq %d par1 0x%x par2 0x%x par3 0x%x]\n",
   1921  1.1  drochner 		    cmd->cmd_flags, cmd->cmd_numdesc, le16toh(cmd->cmd_id),
   1922  1.1  drochner 		    le16toh(cmd->cmd_seq), le16toh(cmd->cmd_par1),
   1923  1.1  drochner 		    le32toh(cmd->cmd_par2), le32toh(cmd->cmd_par3));
   1924  1.1  drochner 		break;
   1925  1.1  drochner 	case CMD_FLAGS_TYPE_RESP:
   1926  1.1  drochner 		/* response descriptor */
   1927  1.1  drochner 		printf("[rsp flags 0x%x num %d id %d seq %d par1 0x%x par2 0x%x par3 0x%x]\n",
   1928  1.1  drochner 		    rsp->rsp_flags, rsp->rsp_numdesc, le16toh(rsp->rsp_id),
   1929  1.1  drochner 		    le16toh(rsp->rsp_seq), le16toh(rsp->rsp_par1),
   1930  1.1  drochner 		    le32toh(rsp->rsp_par2), le32toh(rsp->rsp_par3));
   1931  1.1  drochner 		break;
   1932  1.1  drochner 	case CMD_FLAGS_TYPE_DATA:
   1933  1.1  drochner 		/* data header (assuming tx for now) */
   1934  1.1  drochner 		printf("[data flags 0x%x num %d totlen %d addr 0x%x/0x%x pflags 0x%x]",
   1935  1.1  drochner 		    txd->tx_flags, txd->tx_numdesc, txd->tx_totlen,
   1936  1.1  drochner 		    txd->tx_addrlo, txd->tx_addrhi, txd->tx_pflags);
   1937  1.1  drochner 		break;
   1938  1.1  drochner 	case CMD_FLAGS_TYPE_FRAG:
   1939  1.1  drochner 		/* fragment descriptor */
   1940  1.1  drochner 		printf("[frag flags 0x%x rsvd1 0x%x len %d addr 0x%x/0x%x rsvd2 0x%x]",
   1941  1.1  drochner 		    frgd->frag_flags, frgd->frag_rsvd1, frgd->frag_len,
   1942  1.1  drochner 		    frgd->frag_addrlo, frgd->frag_addrhi, frgd->frag_rsvd2);
   1943  1.1  drochner 		break;
   1944  1.1  drochner 	default:
   1945  1.1  drochner 		printf("[unknown(%x) flags 0x%x num %d id %d seq %d par1 0x%x par2 0x%x par3 0x%x]\n",
   1946  1.1  drochner 		    cmd->cmd_flags & CMD_FLAGS_TYPE_M,
   1947  1.1  drochner 		    cmd->cmd_flags, cmd->cmd_numdesc, le16toh(cmd->cmd_id),
   1948  1.1  drochner 		    le16toh(cmd->cmd_seq), le16toh(cmd->cmd_par1),
   1949  1.1  drochner 		    le32toh(cmd->cmd_par2), le32toh(cmd->cmd_par3));
   1950  1.1  drochner 		break;
   1951  1.1  drochner 	}
   1952  1.1  drochner }
   1953  1.1  drochner 
   1954  1.1  drochner void
   1955  1.1  drochner txp_set_filter(sc)
   1956  1.1  drochner 	struct txp_softc *sc;
   1957  1.1  drochner {
   1958  1.1  drochner 	struct ethercom *ac = &sc->sc_arpcom;
   1959  1.1  drochner 	struct ifnet *ifp = &sc->sc_arpcom.ec_if;
   1960  1.1  drochner 	u_int32_t crc, carry, hashbit, hash[2];
   1961  1.1  drochner 	u_int16_t filter;
   1962  1.1  drochner 	u_int8_t octet;
   1963  1.1  drochner 	int i, j, mcnt = 0;
   1964  1.1  drochner 	struct ether_multi *enm;
   1965  1.1  drochner 	struct ether_multistep step;
   1966  1.1  drochner 
   1967  1.1  drochner 	if (ifp->if_flags & IFF_PROMISC) {
   1968  1.1  drochner 		filter = TXP_RXFILT_PROMISC;
   1969  1.1  drochner 		goto setit;
   1970  1.1  drochner 	}
   1971  1.1  drochner 
   1972  1.1  drochner again:
   1973  1.1  drochner 	filter = TXP_RXFILT_DIRECT;
   1974  1.1  drochner 
   1975  1.1  drochner 	if (ifp->if_flags & IFF_BROADCAST)
   1976  1.1  drochner 		filter |= TXP_RXFILT_BROADCAST;
   1977  1.1  drochner 
   1978  1.1  drochner 	if (ifp->if_flags & IFF_ALLMULTI)
   1979  1.1  drochner 		filter |= TXP_RXFILT_ALLMULTI;
   1980  1.1  drochner 	else {
   1981  1.1  drochner 		hash[0] = hash[1] = 0;
   1982  1.1  drochner 
   1983  1.1  drochner 		ETHER_FIRST_MULTI(step, ac, enm);
   1984  1.1  drochner 		while (enm != NULL) {
   1985  1.1  drochner 			if (bcmp(enm->enm_addrlo, enm->enm_addrhi, ETHER_ADDR_LEN)) {
   1986  1.1  drochner 				/*
   1987  1.1  drochner 				 * We must listen to a range of multicast
   1988  1.1  drochner 				 * addresses.  For now, just accept all
   1989  1.1  drochner 				 * multicasts, rather than trying to set only
   1990  1.1  drochner 				 * those filter bits needed to match the range.
   1991  1.1  drochner 				 * (At this time, the only use of address
   1992  1.1  drochner 				 * ranges is for IP multicast routing, for
   1993  1.1  drochner 				 * which the range is big enough to require
   1994  1.1  drochner 				 * all bits set.)
   1995  1.1  drochner 				 */
   1996  1.1  drochner 				ifp->if_flags |= IFF_ALLMULTI;
   1997  1.1  drochner 				goto again;
   1998  1.1  drochner 			}
   1999  1.1  drochner 
   2000  1.1  drochner 			mcnt++;
   2001  1.1  drochner 			crc = 0xffffffff;
   2002  1.1  drochner 
   2003  1.1  drochner 			for (i = 0; i < ETHER_ADDR_LEN; i++) {
   2004  1.1  drochner 				octet = enm->enm_addrlo[i];
   2005  1.1  drochner 				for (j = 0; j < 8; j++) {
   2006  1.1  drochner 					carry = ((crc & 0x80000000) ? 1 : 0) ^
   2007  1.1  drochner 					    (octet & 1);
   2008  1.1  drochner 					crc <<= 1;
   2009  1.1  drochner 					octet >>= 1;
   2010  1.1  drochner 					if (carry)
   2011  1.1  drochner 						crc = (crc ^ TXP_POLYNOMIAL) |
   2012  1.1  drochner 						    carry;
   2013  1.1  drochner 				}
   2014  1.1  drochner 			}
   2015  1.1  drochner 			hashbit = (u_int16_t)(crc & (64 - 1));
   2016  1.1  drochner 			hash[hashbit / 32] |= (1 << hashbit % 32);
   2017  1.1  drochner 			ETHER_NEXT_MULTI(step, enm);
   2018  1.1  drochner 		}
   2019  1.1  drochner 
   2020  1.1  drochner 		if (mcnt > 0) {
   2021  1.1  drochner 			filter |= TXP_RXFILT_HASHMULTI;
   2022  1.1  drochner 			txp_command(sc, TXP_CMD_MCAST_HASH_MASK_WRITE,
   2023  1.1  drochner 			    2, hash[0], hash[1], NULL, NULL, NULL, 0);
   2024  1.1  drochner 		}
   2025  1.1  drochner 	}
   2026  1.1  drochner 
   2027  1.1  drochner setit:
   2028  1.1  drochner 	txp_command(sc, TXP_CMD_RX_FILTER_WRITE, filter, 0, 0,
   2029  1.1  drochner 	    NULL, NULL, NULL, 1);
   2030  1.1  drochner }
   2031  1.1  drochner 
   2032  1.1  drochner void
   2033  1.1  drochner txp_capabilities(sc)
   2034  1.1  drochner 	struct txp_softc *sc;
   2035  1.1  drochner {
   2036  1.1  drochner 	struct ifnet *ifp = &sc->sc_arpcom.ec_if;
   2037  1.1  drochner 	struct txp_rsp_desc *rsp = NULL;
   2038  1.1  drochner 	struct txp_ext_desc *ext;
   2039  1.1  drochner 
   2040  1.1  drochner 	if (txp_command2(sc, TXP_CMD_OFFLOAD_READ, 0, 0, 0, NULL, 0, &rsp, 1))
   2041  1.1  drochner 		goto out;
   2042  1.1  drochner 
   2043  1.1  drochner 	if (rsp->rsp_numdesc != 1)
   2044  1.1  drochner 		goto out;
   2045  1.1  drochner 	ext = (struct txp_ext_desc *)(rsp + 1);
   2046  1.1  drochner 
   2047  1.1  drochner 	sc->sc_tx_capability = ext->ext_1 & OFFLOAD_MASK;
   2048  1.1  drochner 	sc->sc_rx_capability = ext->ext_2 & OFFLOAD_MASK;
   2049  1.1  drochner 
   2050  1.4  drochner 	sc->sc_arpcom.ec_capabilities |= ETHERCAP_VLAN_MTU;
   2051  1.1  drochner 	if (rsp->rsp_par2 & rsp->rsp_par3 & OFFLOAD_VLAN) {
   2052  1.1  drochner 		sc->sc_tx_capability |= OFFLOAD_VLAN;
   2053  1.1  drochner 		sc->sc_rx_capability |= OFFLOAD_VLAN;
   2054  1.4  drochner 		sc->sc_arpcom.ec_capabilities |= ETHERCAP_VLAN_HWTAGGING;
   2055  1.1  drochner 	}
   2056  1.1  drochner 
   2057  1.1  drochner #if 0
   2058  1.1  drochner 	/* not ready yet */
   2059  1.1  drochner 	if (rsp->rsp_par2 & rsp->rsp_par3 & OFFLOAD_IPSEC) {
   2060  1.1  drochner 		sc->sc_tx_capability |= OFFLOAD_IPSEC;
   2061  1.1  drochner 		sc->sc_rx_capability |= OFFLOAD_IPSEC;
   2062  1.1  drochner 		ifp->if_capabilities |= IFCAP_IPSEC;
   2063  1.1  drochner 	}
   2064  1.1  drochner #endif
   2065  1.1  drochner 
   2066  1.1  drochner 	if (rsp->rsp_par2 & rsp->rsp_par3 & OFFLOAD_IPCKSUM) {
   2067  1.1  drochner 		sc->sc_tx_capability |= OFFLOAD_IPCKSUM;
   2068  1.1  drochner 		sc->sc_rx_capability |= OFFLOAD_IPCKSUM;
   2069  1.1  drochner 		ifp->if_capabilities |= IFCAP_CSUM_IPv4;
   2070  1.1  drochner 	}
   2071  1.1  drochner 
   2072  1.1  drochner 	if (rsp->rsp_par2 & rsp->rsp_par3 & OFFLOAD_TCPCKSUM) {
   2073  1.1  drochner 		sc->sc_rx_capability |= OFFLOAD_TCPCKSUM;
   2074  1.1  drochner #ifdef TRY_TX_TCP_CSUM
   2075  1.1  drochner 		sc->sc_tx_capability |= OFFLOAD_TCPCKSUM;
   2076  1.1  drochner 		ifp->if_capabilities |= IFCAP_CSUM_TCPv4;
   2077  1.1  drochner #endif
   2078  1.1  drochner 	}
   2079  1.1  drochner 
   2080  1.1  drochner 	if (rsp->rsp_par2 & rsp->rsp_par3 & OFFLOAD_UDPCKSUM) {
   2081  1.1  drochner 		sc->sc_rx_capability |= OFFLOAD_UDPCKSUM;
   2082  1.1  drochner #ifdef TRY_TX_UDP_CSUM
   2083  1.1  drochner 		sc->sc_tx_capability |= OFFLOAD_UDPCKSUM;
   2084  1.1  drochner 		ifp->if_capabilities |= IFCAP_CSUM_UDPv4;
   2085  1.1  drochner #endif
   2086  1.1  drochner 	}
   2087  1.1  drochner 
   2088  1.1  drochner 	if (txp_command(sc, TXP_CMD_OFFLOAD_WRITE, 0,
   2089  1.1  drochner 	    sc->sc_tx_capability, sc->sc_rx_capability, NULL, NULL, NULL, 1))
   2090  1.1  drochner 		goto out;
   2091  1.1  drochner 
   2092  1.1  drochner out:
   2093  1.1  drochner 	if (rsp != NULL)
   2094  1.1  drochner 		free(rsp, M_DEVBUF);
   2095  1.1  drochner }
   2096