svwsata.c revision 1.3.10.4 1 1.3.10.4 yamt /* $NetBSD: svwsata.c,v 1.3.10.4 2007/10/27 11:33:31 yamt Exp $ */
2 1.3.10.2 yamt
3 1.3.10.2 yamt /*
4 1.3.10.2 yamt * Copyright (c) 2005 Mark Kettenis
5 1.3.10.2 yamt *
6 1.3.10.2 yamt * Permission to use, copy, modify, and distribute this software for any
7 1.3.10.2 yamt * purpose with or without fee is hereby granted, provided that the above
8 1.3.10.2 yamt * copyright notice and this permission notice appear in all copies.
9 1.3.10.2 yamt *
10 1.3.10.2 yamt * THE SOFTWARE IS PROVIDED "AS IS" AND THE AUTHOR DISCLAIMS ALL WARRANTIES
11 1.3.10.2 yamt * WITH REGARD TO THIS SOFTWARE INCLUDING ALL IMPLIED WARRANTIES OF
12 1.3.10.2 yamt * MERCHANTABILITY AND FITNESS. IN NO EVENT SHALL THE AUTHOR BE LIABLE FOR
13 1.3.10.2 yamt * ANY SPECIAL, DIRECT, INDIRECT, OR CONSEQUENTIAL DAMAGES OR ANY DAMAGES
14 1.3.10.2 yamt * WHATSOEVER RESULTING FROM LOSS OF USE, DATA OR PROFITS, WHETHER IN AN
15 1.3.10.2 yamt * ACTION OF CONTRACT, NEGLIGENCE OR OTHER TORTIOUS ACTION, ARISING OUT OF
16 1.3.10.2 yamt * OR IN CONNECTION WITH THE USE OR PERFORMANCE OF THIS SOFTWARE.
17 1.3.10.2 yamt */
18 1.3.10.2 yamt
19 1.3.10.2 yamt #include <sys/cdefs.h>
20 1.3.10.4 yamt __KERNEL_RCSID(0, "$NetBSD: svwsata.c,v 1.3.10.4 2007/10/27 11:33:31 yamt Exp $");
21 1.3.10.2 yamt
22 1.3.10.2 yamt #include <sys/param.h>
23 1.3.10.2 yamt #include <sys/systm.h>
24 1.3.10.2 yamt
25 1.3.10.2 yamt #include <dev/ata/atareg.h>
26 1.3.10.2 yamt #include <dev/ata/satareg.h>
27 1.3.10.2 yamt #include <dev/ata/satavar.h>
28 1.3.10.2 yamt #include <dev/pci/pcivar.h>
29 1.3.10.2 yamt #include <dev/pci/pcidevs.h>
30 1.3.10.2 yamt #include <dev/pci/pciidereg.h>
31 1.3.10.2 yamt #include <dev/pci/pciidevar.h>
32 1.3.10.2 yamt #include <dev/pci/pciide_svwsata_reg.h>
33 1.3.10.2 yamt
34 1.3.10.2 yamt static int svwsata_match(struct device *, struct cfdata *, void *);
35 1.3.10.2 yamt static void svwsata_attach(struct device *, struct device *, void *);
36 1.3.10.2 yamt
37 1.3.10.3 yamt static void svwsata_chip_map(struct pciide_softc *, struct pci_attach_args *);
38 1.3.10.2 yamt static void svwsata_mapreg_dma(struct pciide_softc *, struct pci_attach_args *);
39 1.3.10.2 yamt static void svwsata_mapchan(struct pciide_channel *);
40 1.3.10.2 yamt
41 1.3.10.2 yamt CFATTACH_DECL(svwsata, sizeof(struct pciide_softc),
42 1.3.10.2 yamt svwsata_match, svwsata_attach, NULL, NULL);
43 1.3.10.2 yamt
44 1.3.10.2 yamt static const struct pciide_product_desc pciide_svwsata_products[] = {
45 1.3.10.2 yamt { PCI_PRODUCT_SERVERWORKS_K2_SATA,
46 1.3.10.2 yamt 0,
47 1.3.10.2 yamt "ServerWorks K2 SATA Controller",
48 1.3.10.2 yamt svwsata_chip_map
49 1.3.10.2 yamt },
50 1.3.10.2 yamt { PCI_PRODUCT_SERVERWORKS_FRODO4_SATA,
51 1.3.10.2 yamt 0,
52 1.3.10.2 yamt "ServerWorks Frodo4 SATA Controller",
53 1.3.10.2 yamt svwsata_chip_map
54 1.3.10.2 yamt },
55 1.3.10.2 yamt { PCI_PRODUCT_SERVERWORKS_FRODO8_SATA,
56 1.3.10.2 yamt 0,
57 1.3.10.2 yamt "ServerWorks Frodo8 SATA Controller",
58 1.3.10.2 yamt svwsata_chip_map
59 1.3.10.2 yamt },
60 1.3.10.4 yamt { PCI_PRODUCT_SERVERWORKS_HT1000_SATA_1,
61 1.3.10.4 yamt 0,
62 1.3.10.4 yamt "ServerWorks HT-1000 SATA Controller",
63 1.3.10.4 yamt svwsata_chip_map
64 1.3.10.4 yamt },
65 1.3.10.4 yamt { PCI_PRODUCT_SERVERWORKS_HT1000_SATA_2,
66 1.3.10.2 yamt 0,
67 1.3.10.2 yamt "ServerWorks HT-1000 SATA Controller",
68 1.3.10.2 yamt svwsata_chip_map
69 1.3.10.2 yamt },
70 1.3.10.2 yamt { 0,
71 1.3.10.2 yamt 0,
72 1.3.10.2 yamt NULL,
73 1.3.10.2 yamt NULL,
74 1.3.10.2 yamt }
75 1.3.10.2 yamt };
76 1.3.10.2 yamt
77 1.3.10.2 yamt static int
78 1.3.10.3 yamt svwsata_match(struct device *parent, struct cfdata *match,
79 1.3.10.3 yamt void *aux)
80 1.3.10.2 yamt {
81 1.3.10.2 yamt struct pci_attach_args *pa = aux;
82 1.3.10.2 yamt
83 1.3.10.2 yamt if (PCI_VENDOR(pa->pa_id) == PCI_VENDOR_SERVERWORKS) {
84 1.3.10.2 yamt if (pciide_lookup_product(pa->pa_id,
85 1.3.10.2 yamt pciide_svwsata_products))
86 1.3.10.2 yamt return (2);
87 1.3.10.2 yamt }
88 1.3.10.2 yamt return (0);
89 1.3.10.2 yamt }
90 1.3.10.2 yamt
91 1.3.10.2 yamt static void
92 1.3.10.2 yamt svwsata_attach(struct device *parent, struct device *self, void *aux)
93 1.3.10.2 yamt {
94 1.3.10.2 yamt struct pci_attach_args *pa = aux;
95 1.3.10.2 yamt struct pciide_softc *sc = (void *)self;
96 1.3.10.2 yamt
97 1.3.10.2 yamt pciide_common_attach(sc, pa,
98 1.3.10.2 yamt pciide_lookup_product(pa->pa_id, pciide_svwsata_products));
99 1.3.10.2 yamt }
100 1.3.10.2 yamt
101 1.3.10.2 yamt static void
102 1.3.10.2 yamt svwsata_chip_map(struct pciide_softc *sc, struct pci_attach_args *pa)
103 1.3.10.2 yamt {
104 1.3.10.2 yamt struct pciide_channel *cp;
105 1.3.10.2 yamt pci_intr_handle_t intrhandle;
106 1.3.10.2 yamt pcireg_t interface;
107 1.3.10.2 yamt const char *intrstr;
108 1.3.10.2 yamt int channel;
109 1.3.10.2 yamt
110 1.3.10.2 yamt if (pciide_chipen(sc, pa) == 0)
111 1.3.10.2 yamt return;
112 1.3.10.2 yamt
113 1.3.10.2 yamt /* The 4-port version has a dummy second function. */
114 1.3.10.2 yamt if (pci_conf_read(sc->sc_pc, sc->sc_tag,
115 1.3.10.2 yamt PCI_MAPREG_START + 0x14) == 0) {
116 1.3.10.2 yamt aprint_normal("\n");
117 1.3.10.2 yamt return;
118 1.3.10.2 yamt }
119 1.3.10.2 yamt
120 1.3.10.2 yamt if (pci_mapreg_map(pa, PCI_MAPREG_START + 0x14,
121 1.3.10.2 yamt PCI_MAPREG_TYPE_MEM |
122 1.3.10.2 yamt PCI_MAPREG_MEM_TYPE_32BIT, 0,
123 1.3.10.2 yamt &sc->sc_ba5_st, &sc->sc_ba5_sh,
124 1.3.10.2 yamt NULL, NULL) != 0) {
125 1.3.10.2 yamt aprint_error(": unable to map BA5 register space\n");
126 1.3.10.2 yamt return;
127 1.3.10.2 yamt }
128 1.3.10.2 yamt
129 1.3.10.2 yamt aprint_normal(": DMA");
130 1.3.10.2 yamt svwsata_mapreg_dma(sc, pa);
131 1.3.10.2 yamt aprint_normal("\n");
132 1.3.10.2 yamt
133 1.3.10.3 yamt sc->sc_wdcdev.cap = WDC_CAPABILITY_WIDEREGS;
134 1.3.10.3 yamt
135 1.3.10.2 yamt sc->sc_wdcdev.sc_atac.atac_cap |= ATAC_CAP_DATA16 | ATAC_CAP_DATA32;
136 1.3.10.2 yamt sc->sc_wdcdev.sc_atac.atac_pio_cap = 4;
137 1.3.10.2 yamt if (sc->sc_dma_ok) {
138 1.3.10.2 yamt sc->sc_wdcdev.sc_atac.atac_cap |= ATAC_CAP_DMA | ATAC_CAP_UDMA;
139 1.3.10.2 yamt sc->sc_wdcdev.irqack = pciide_irqack;
140 1.3.10.2 yamt sc->sc_wdcdev.sc_atac.atac_dma_cap = 2;
141 1.3.10.2 yamt sc->sc_wdcdev.sc_atac.atac_udma_cap = 6;
142 1.3.10.2 yamt }
143 1.3.10.2 yamt
144 1.3.10.2 yamt sc->sc_wdcdev.sc_atac.atac_channels = sc->wdc_chanarray;
145 1.3.10.2 yamt sc->sc_wdcdev.sc_atac.atac_nchannels = 4;
146 1.3.10.2 yamt sc->sc_wdcdev.sc_atac.atac_set_modes = sata_setup_channel;
147 1.3.10.2 yamt
148 1.3.10.2 yamt /* We can use SControl and SStatus to probe for drives. */
149 1.3.10.3 yamt sc->sc_wdcdev.sc_atac.atac_probe = wdc_sataprobe;
150 1.3.10.2 yamt
151 1.3.10.2 yamt wdc_allocate_regs(&sc->sc_wdcdev);
152 1.3.10.2 yamt
153 1.3.10.2 yamt /* Map and establish the interrupt handler. */
154 1.3.10.2 yamt if(pci_intr_map(pa, &intrhandle) != 0) {
155 1.3.10.2 yamt aprint_error("%s: couldn't map native-PCI interrupt\n",
156 1.3.10.2 yamt sc->sc_wdcdev.sc_atac.atac_dev.dv_xname);
157 1.3.10.2 yamt return;
158 1.3.10.2 yamt }
159 1.3.10.2 yamt intrstr = pci_intr_string(pa->pa_pc, intrhandle);
160 1.3.10.2 yamt sc->sc_pci_ih = pci_intr_establish(pa->pa_pc, intrhandle, IPL_BIO,
161 1.3.10.2 yamt pciide_pci_intr, sc);
162 1.3.10.2 yamt if (sc->sc_pci_ih != NULL) {
163 1.3.10.2 yamt aprint_normal("%s: using %s for native-PCI interrupt\n",
164 1.3.10.2 yamt sc->sc_wdcdev.sc_atac.atac_dev.dv_xname,
165 1.3.10.2 yamt intrstr ? intrstr : "unknown interrupt");
166 1.3.10.2 yamt } else {
167 1.3.10.2 yamt aprint_error("%s: couldn't establish native-PCI interrupt",
168 1.3.10.2 yamt sc->sc_wdcdev.sc_atac.atac_dev.dv_xname);
169 1.3.10.2 yamt if (intrstr != NULL)
170 1.3.10.2 yamt aprint_normal(" at %s", intrstr);
171 1.3.10.2 yamt aprint_normal("\n");
172 1.3.10.2 yamt return;
173 1.3.10.2 yamt }
174 1.3.10.2 yamt
175 1.3.10.2 yamt interface = PCIIDE_INTERFACE_BUS_MASTER_DMA |
176 1.3.10.2 yamt PCIIDE_INTERFACE_PCI(0) | PCIIDE_INTERFACE_PCI(1);
177 1.3.10.2 yamt
178 1.3.10.2 yamt
179 1.3.10.2 yamt for (channel = 0; channel < sc->sc_wdcdev.sc_atac.atac_nchannels;
180 1.3.10.2 yamt channel++) {
181 1.3.10.2 yamt cp = &sc->pciide_channels[channel];
182 1.3.10.2 yamt
183 1.3.10.2 yamt if (pciide_chansetup(sc, channel, interface) == 0)
184 1.3.10.2 yamt continue;
185 1.3.10.2 yamt svwsata_mapchan(cp);
186 1.3.10.2 yamt }
187 1.3.10.2 yamt }
188 1.3.10.2 yamt
189 1.3.10.2 yamt static void
190 1.3.10.2 yamt svwsata_mapreg_dma(struct pciide_softc *sc, struct pci_attach_args *pa)
191 1.3.10.2 yamt {
192 1.3.10.2 yamt struct pciide_channel *pc;
193 1.3.10.2 yamt int chan, reg;
194 1.3.10.2 yamt bus_size_t size;
195 1.3.10.2 yamt
196 1.3.10.2 yamt sc->sc_wdcdev.dma_arg = sc;
197 1.3.10.2 yamt sc->sc_wdcdev.dma_init = pciide_dma_init;
198 1.3.10.2 yamt sc->sc_wdcdev.dma_start = pciide_dma_start;
199 1.3.10.2 yamt sc->sc_wdcdev.dma_finish = pciide_dma_finish;
200 1.3.10.2 yamt
201 1.3.10.2 yamt if (device_cfdata(&sc->sc_wdcdev.sc_atac.atac_dev)->cf_flags &
202 1.3.10.2 yamt PCIIDE_OPTIONS_NODMA) {
203 1.3.10.2 yamt aprint_normal(
204 1.3.10.2 yamt ", but unused (forced off by config file)");
205 1.3.10.2 yamt sc->sc_dma_ok = 0;
206 1.3.10.2 yamt return;
207 1.3.10.2 yamt }
208 1.3.10.2 yamt
209 1.3.10.2 yamt /*
210 1.3.10.2 yamt * Slice off a subregion of BA5 for each of the channel's DMA
211 1.3.10.2 yamt * registers.
212 1.3.10.2 yamt */
213 1.3.10.2 yamt
214 1.3.10.2 yamt sc->sc_dma_iot = sc->sc_ba5_st;
215 1.3.10.2 yamt for (chan = 0; chan < 4; chan++) {
216 1.3.10.2 yamt pc = &sc->pciide_channels[chan];
217 1.3.10.2 yamt for (reg = 0; reg < IDEDMA_NREGS; reg++) {
218 1.3.10.2 yamt size = 4;
219 1.3.10.2 yamt if (size > (IDEDMA_SCH_OFFSET - reg))
220 1.3.10.2 yamt size = IDEDMA_SCH_OFFSET - reg;
221 1.3.10.2 yamt if (bus_space_subregion(sc->sc_ba5_st,
222 1.3.10.2 yamt sc->sc_ba5_sh,
223 1.3.10.2 yamt (chan << 8) + SVWSATA_DMA + reg,
224 1.3.10.2 yamt size, &pc->dma_iohs[reg]) != 0) {
225 1.3.10.2 yamt sc->sc_dma_ok = 0;
226 1.3.10.2 yamt aprint_normal(", but can't subregion offset "
227 1.3.10.2 yamt "%lu size %lu",
228 1.3.10.2 yamt (u_long) (chan << 8) + SVWSATA_DMA + reg,
229 1.3.10.2 yamt (u_long) size);
230 1.3.10.2 yamt return;
231 1.3.10.2 yamt }
232 1.3.10.2 yamt }
233 1.3.10.2 yamt }
234 1.3.10.2 yamt
235 1.3.10.2 yamt /* DMA registers all set up! */
236 1.3.10.2 yamt sc->sc_dmat = pa->pa_dmat;
237 1.3.10.2 yamt sc->sc_dma_ok = 1;
238 1.3.10.2 yamt }
239 1.3.10.2 yamt
240 1.3.10.2 yamt static void
241 1.3.10.2 yamt svwsata_mapchan(struct pciide_channel *cp)
242 1.3.10.2 yamt {
243 1.3.10.2 yamt struct ata_channel *wdc_cp = &cp->ata_channel;
244 1.3.10.2 yamt struct pciide_softc *sc = CHAN_TO_PCIIDE(wdc_cp);
245 1.3.10.2 yamt struct wdc_regs *wdr = CHAN_TO_WDC_REGS(wdc_cp);
246 1.3.10.2 yamt int i;
247 1.3.10.2 yamt
248 1.3.10.2 yamt cp->compat = 0;
249 1.3.10.2 yamt cp->ih = sc->sc_pci_ih;
250 1.3.10.2 yamt
251 1.3.10.2 yamt wdr->cmd_iot = sc->sc_ba5_st;
252 1.3.10.2 yamt if (bus_space_subregion(sc->sc_ba5_st, sc->sc_ba5_sh,
253 1.3.10.2 yamt (wdc_cp->ch_channel << 8) + SVWSATA_TF0,
254 1.3.10.2 yamt SVWSATA_TF8 - SVWSATA_TF0, &wdr->cmd_baseioh) != 0) {
255 1.3.10.2 yamt aprint_error("%s: couldn't map %s cmd regs\n",
256 1.3.10.2 yamt sc->sc_wdcdev.sc_atac.atac_dev.dv_xname, cp->name);
257 1.3.10.2 yamt goto bad;
258 1.3.10.2 yamt }
259 1.3.10.2 yamt
260 1.3.10.2 yamt wdr->ctl_iot = sc->sc_ba5_st;
261 1.3.10.2 yamt if (bus_space_subregion(sc->sc_ba5_st, sc->sc_ba5_sh,
262 1.3.10.2 yamt (wdc_cp->ch_channel << 8) + SVWSATA_TF8, 4,
263 1.3.10.2 yamt &cp->ctl_baseioh) != 0) {
264 1.3.10.2 yamt aprint_error("%s: couldn't map %s ctl regs\n",
265 1.3.10.2 yamt sc->sc_wdcdev.sc_atac.atac_dev.dv_xname, cp->name);
266 1.3.10.2 yamt goto bad;
267 1.3.10.2 yamt }
268 1.3.10.2 yamt wdr->ctl_ioh = cp->ctl_baseioh;
269 1.3.10.2 yamt
270 1.3.10.2 yamt for (i = 0; i < WDC_NREG; i++) {
271 1.3.10.2 yamt if (bus_space_subregion(wdr->cmd_iot, wdr->cmd_baseioh,
272 1.3.10.2 yamt i << 2, i == 0 ? 4 : 1,
273 1.3.10.2 yamt &wdr->cmd_iohs[i]) != 0) {
274 1.3.10.2 yamt aprint_error("%s: couldn't subregion %s channel "
275 1.3.10.2 yamt "cmd regs\n",
276 1.3.10.2 yamt sc->sc_wdcdev.sc_atac.atac_dev.dv_xname, cp->name);
277 1.3.10.2 yamt goto bad;
278 1.3.10.2 yamt }
279 1.3.10.2 yamt }
280 1.3.10.2 yamt wdc_init_shadow_regs(wdc_cp);
281 1.3.10.2 yamt wdr->data32iot = wdr->cmd_iot;
282 1.3.10.2 yamt wdr->data32ioh = wdr->cmd_iohs[0];
283 1.3.10.2 yamt
284 1.3.10.3 yamt
285 1.3.10.3 yamt wdr->sata_iot = sc->sc_ba5_st;
286 1.3.10.3 yamt wdr->sata_baseioh = sc->sc_ba5_sh;
287 1.3.10.3 yamt if (bus_space_subregion(wdr->sata_iot, wdr->sata_baseioh,
288 1.3.10.3 yamt (wdc_cp->ch_channel << 8) + SVWSATA_SSTATUS, 1,
289 1.3.10.3 yamt &wdr->sata_status) != 0) {
290 1.3.10.3 yamt aprint_error("%s: couldn't map channel %d "
291 1.3.10.3 yamt "sata_status regs\n",
292 1.3.10.3 yamt sc->sc_wdcdev.sc_atac.atac_dev.dv_xname,
293 1.3.10.3 yamt wdc_cp->ch_channel);
294 1.3.10.3 yamt goto bad;
295 1.3.10.3 yamt }
296 1.3.10.3 yamt if (bus_space_subregion(wdr->sata_iot, wdr->sata_baseioh,
297 1.3.10.3 yamt (wdc_cp->ch_channel << 8) + SVWSATA_SERROR, 1,
298 1.3.10.3 yamt &wdr->sata_error) != 0) {
299 1.3.10.3 yamt aprint_error("%s: couldn't map channel %d "
300 1.3.10.3 yamt "sata_error regs\n",
301 1.3.10.3 yamt sc->sc_wdcdev.sc_atac.atac_dev.dv_xname,
302 1.3.10.3 yamt wdc_cp->ch_channel);
303 1.3.10.3 yamt goto bad;
304 1.3.10.3 yamt }
305 1.3.10.3 yamt if (bus_space_subregion(wdr->sata_iot, wdr->sata_baseioh,
306 1.3.10.3 yamt (wdc_cp->ch_channel << 8) + SVWSATA_SCONTROL, 1,
307 1.3.10.3 yamt &wdr->sata_control) != 0) {
308 1.3.10.3 yamt aprint_error("%s: couldn't map channel %d "
309 1.3.10.3 yamt "sata_control regs\n",
310 1.3.10.3 yamt sc->sc_wdcdev.sc_atac.atac_dev.dv_xname,
311 1.3.10.3 yamt wdc_cp->ch_channel);
312 1.3.10.3 yamt goto bad;
313 1.3.10.3 yamt }
314 1.3.10.3 yamt
315 1.3.10.2 yamt wdcattach(wdc_cp);
316 1.3.10.2 yamt return;
317 1.3.10.2 yamt
318 1.3.10.2 yamt bad:
319 1.3.10.2 yamt cp->ata_channel.ch_flags |= ATACH_DISABLED;
320 1.3.10.2 yamt }
321