Home | History | Annotate | Line # | Download | only in sbus
be.c revision 1.11
      1  1.11       pk /*	$NetBSD: be.c,v 1.11 1999/12/21 21:07:42 pk Exp $	*/
      2   1.1       pk 
      3   1.1       pk /*-
      4   1.1       pk  * Copyright (c) 1999 The NetBSD Foundation, Inc.
      5   1.1       pk  * All rights reserved.
      6   1.1       pk  *
      7   1.1       pk  * This code is derived from software contributed to The NetBSD Foundation
      8   1.1       pk  * by Paul Kranenburg.
      9   1.1       pk  *
     10   1.1       pk  * Redistribution and use in source and binary forms, with or without
     11   1.1       pk  * modification, are permitted provided that the following conditions
     12   1.1       pk  * are met:
     13   1.1       pk  * 1. Redistributions of source code must retain the above copyright
     14   1.1       pk  *    notice, this list of conditions and the following disclaimer.
     15   1.1       pk  * 2. Redistributions in binary form must reproduce the above copyright
     16   1.1       pk  *    notice, this list of conditions and the following disclaimer in the
     17   1.1       pk  *    documentation and/or other materials provided with the distribution.
     18   1.1       pk  * 3. All advertising materials mentioning features or use of this software
     19   1.1       pk  *    must display the following acknowledgement:
     20   1.1       pk  *        This product includes software developed by the NetBSD
     21   1.1       pk  *        Foundation, Inc. and its contributors.
     22   1.1       pk  * 4. Neither the name of The NetBSD Foundation nor the names of its
     23   1.1       pk  *    contributors may be used to endorse or promote products derived
     24   1.1       pk  *    from this software without specific prior written permission.
     25   1.1       pk  *
     26   1.1       pk  * THIS SOFTWARE IS PROVIDED BY THE NETBSD FOUNDATION, INC. AND CONTRIBUTORS
     27   1.1       pk  * ``AS IS'' AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED
     28   1.1       pk  * TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR
     29   1.1       pk  * PURPOSE ARE DISCLAIMED.  IN NO EVENT SHALL THE FOUNDATION OR CONTRIBUTORS
     30   1.1       pk  * BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR
     31   1.1       pk  * CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF
     32   1.1       pk  * SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS
     33   1.1       pk  * INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN
     34   1.1       pk  * CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE)
     35   1.1       pk  * ARISING IN ANY WAY OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE
     36   1.1       pk  * POSSIBILITY OF SUCH DAMAGE.
     37   1.1       pk  */
     38   1.1       pk 
     39   1.1       pk /*
     40   1.1       pk  * Copyright (c) 1998 Theo de Raadt and Jason L. Wright.
     41   1.1       pk  * All rights reserved.
     42   1.1       pk  *
     43   1.1       pk  * Redistribution and use in source and binary forms, with or without
     44   1.1       pk  * modification, are permitted provided that the following conditions
     45   1.1       pk  * are met:
     46   1.1       pk  * 1. Redistributions of source code must retain the above copyright
     47   1.1       pk  *    notice, this list of conditions and the following disclaimer.
     48   1.1       pk  * 2. Redistributions in binary form must reproduce the above copyright
     49   1.1       pk  *    notice, this list of conditions and the following disclaimer in the
     50   1.1       pk  *    documentation and/or other materials provided with the distribution.
     51   1.1       pk  * 3. The name of the authors may not be used to endorse or promote products
     52   1.1       pk  *    derived from this software without specific prior written permission.
     53   1.1       pk  *
     54   1.1       pk  * THIS SOFTWARE IS PROVIDED BY THE AUTHORS ``AS IS'' AND ANY EXPRESS OR
     55   1.1       pk  * IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE IMPLIED WARRANTIES
     56   1.1       pk  * OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE ARE DISCLAIMED.
     57   1.1       pk  * IN NO EVENT SHALL THE AUTHORS BE LIABLE FOR ANY DIRECT, INDIRECT,
     58   1.1       pk  * INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT
     59   1.1       pk  * NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE,
     60   1.1       pk  * DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY
     61   1.1       pk  * THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
     62   1.1       pk  * (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF
     63   1.1       pk  * THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
     64   1.1       pk  */
     65   1.1       pk 
     66   1.1       pk #include "opt_ddb.h"
     67   1.1       pk #include "opt_inet.h"
     68   1.1       pk #include "opt_ccitt.h"
     69   1.1       pk #include "opt_llc.h"
     70   1.1       pk #include "opt_ns.h"
     71   1.1       pk #include "bpfilter.h"
     72   1.1       pk #include "rnd.h"
     73   1.1       pk 
     74   1.1       pk #include <sys/param.h>
     75   1.1       pk #include <sys/systm.h>
     76   1.1       pk #include <sys/kernel.h>
     77   1.1       pk #include <sys/errno.h>
     78   1.1       pk #include <sys/ioctl.h>
     79   1.1       pk #include <sys/mbuf.h>
     80   1.1       pk #include <sys/socket.h>
     81   1.1       pk #include <sys/syslog.h>
     82   1.1       pk #include <sys/device.h>
     83   1.1       pk #include <sys/malloc.h>
     84   1.1       pk #if NRND > 0
     85   1.1       pk #include <sys/rnd.h>
     86   1.1       pk #endif
     87   1.1       pk 
     88   1.1       pk #include <net/if.h>
     89   1.1       pk #include <net/if_dl.h>
     90   1.1       pk #include <net/if_types.h>
     91   1.1       pk #include <net/netisr.h>
     92   1.1       pk #include <net/if_media.h>
     93   1.1       pk #include <net/if_ether.h>
     94   1.1       pk 
     95   1.1       pk #ifdef INET
     96   1.1       pk #include <netinet/in.h>
     97   1.1       pk #include <netinet/if_inarp.h>
     98   1.1       pk #include <netinet/in_systm.h>
     99   1.1       pk #include <netinet/in_var.h>
    100   1.1       pk #include <netinet/ip.h>
    101   1.1       pk #endif
    102   1.1       pk 
    103   1.3       pk #ifdef NS
    104   1.3       pk #include <netns/ns.h>
    105   1.3       pk #include <netns/ns_if.h>
    106   1.3       pk #endif
    107   1.3       pk 
    108   1.1       pk #if NBPFILTER > 0
    109   1.1       pk #include <net/bpf.h>
    110   1.1       pk #include <net/bpfdesc.h>
    111   1.1       pk #endif
    112   1.1       pk 
    113   1.1       pk #include <machine/autoconf.h>
    114   1.1       pk #include <machine/cpu.h>
    115   1.1       pk 
    116   1.1       pk #include <dev/sbus/sbusvar.h>
    117   1.1       pk 
    118   1.1       pk #include <dev/mii/mii.h>
    119   1.1       pk #include <dev/mii/miivar.h>
    120   1.1       pk 
    121   1.1       pk #include <dev/sbus/qecreg.h>
    122   1.1       pk #include <dev/sbus/qecvar.h>
    123   1.1       pk #include <dev/sbus/bereg.h>
    124   1.1       pk 
    125   1.1       pk struct be_softc {
    126   1.1       pk 	struct	device	sc_dev;
    127   1.1       pk 	struct	sbusdev sc_sd;		/* sbus device */
    128   1.1       pk 	bus_space_tag_t	sc_bustag;	/* bus & dma tags */
    129   1.1       pk 	bus_dma_tag_t	sc_dmatag;
    130   1.1       pk 	struct	ethercom sc_ethercom;
    131   1.1       pk 	/*struct	ifmedia sc_ifmedia;	-* interface media */
    132   1.1       pk 	struct mii_data	sc_mii;		/* MII media control */
    133   1.1       pk #define sc_media	sc_mii.mii_media/* shorthand */
    134  1.11       pk 	int		sc_phys[2];	/* MII instance -> phy */
    135   1.1       pk 
    136   1.1       pk 	struct	qec_softc *sc_qec;	/* QEC parent */
    137   1.1       pk 
    138   1.1       pk 	bus_space_handle_t	sc_qr;	/* QEC registers */
    139   1.1       pk 	bus_space_handle_t	sc_br;	/* BE registers */
    140   1.1       pk 	bus_space_handle_t	sc_cr;	/* channel registers */
    141   1.1       pk 	bus_space_handle_t	sc_tr;	/* transceiver registers */
    142   1.1       pk 
    143   1.1       pk 	u_int	sc_rev;
    144   1.1       pk 
    145   1.1       pk 	int	sc_channel;		/* channel number */
    146   1.1       pk 	int	sc_burst;
    147   1.1       pk 	int	sc_conf;
    148   1.1       pk #define BE_CONF_MII	1
    149   1.1       pk 
    150   1.2       pk 	struct  qec_ring	sc_rb;	/* Packet Ring Buffer */
    151   1.1       pk 
    152   1.1       pk 	/* MAC address */
    153   1.1       pk 	u_int8_t sc_enaddr[6];
    154   1.1       pk };
    155   1.1       pk 
    156   1.1       pk int	bematch __P((struct device *, struct cfdata *, void *));
    157   1.1       pk void	beattach __P((struct device *, struct device *, void *));
    158   1.1       pk 
    159   1.1       pk void	beinit __P((struct be_softc *));
    160   1.1       pk void	bestart __P((struct ifnet *));
    161   1.1       pk void	bestop __P((struct be_softc *));
    162   1.1       pk void	bewatchdog __P((struct ifnet *));
    163   1.1       pk int	beioctl __P((struct ifnet *, u_long, caddr_t));
    164   1.1       pk void	bereset __P((struct be_softc *));
    165   1.1       pk 
    166   1.1       pk int	beintr __P((void *));
    167   1.1       pk int	berint __P((struct be_softc *));
    168   1.1       pk int	betint __P((struct be_softc *));
    169   1.1       pk int	beqint __P((struct be_softc *, u_int32_t));
    170   1.1       pk int	beeint __P((struct be_softc *, u_int32_t));
    171   1.1       pk 
    172   1.1       pk static void	be_read __P((struct be_softc *, int, int));
    173   1.1       pk static int	be_put __P((struct be_softc *, int, struct mbuf *));
    174   1.1       pk static struct mbuf *be_get __P((struct be_softc *, int, int));
    175   1.1       pk 
    176  1.11       pk void	be_pal_gate __P((struct be_softc *, int));
    177   1.1       pk 
    178   1.1       pk /* ifmedia callbacks */
    179   1.1       pk void	be_ifmedia_sts __P((struct ifnet *, struct ifmediareq *));
    180   1.1       pk int	be_ifmedia_upd __P((struct ifnet *));
    181   1.2       pk 
    182   1.1       pk void	be_mcreset __P((struct be_softc *));
    183   1.1       pk 
    184   1.1       pk /* MII methods & callbacks */
    185   1.1       pk static int	be_mii_readreg __P((struct device *, int, int));
    186   1.1       pk static void	be_mii_writereg __P((struct device *, int, int, int));
    187  1.10       pk static void	be_mii_statchg __P((struct device *));
    188   1.1       pk 
    189   1.1       pk /* MII helpers */
    190   1.1       pk static void	be_mii_sync __P((struct be_softc *));
    191   1.1       pk static void	be_mii_sendbits __P((struct be_softc *, int, u_int32_t, int));
    192   1.1       pk static int	be_mii_reset __P((struct be_softc *, int));
    193   1.1       pk static int	be_tcvr_read_bit __P((struct be_softc *, int));
    194   1.1       pk static void	be_tcvr_write_bit __P((struct be_softc *, int, int));
    195   1.1       pk 
    196   1.1       pk void		be_tick __P((void *));
    197   1.1       pk void		be_internal_phy_auto __P((struct be_softc *));
    198   1.1       pk 
    199   1.1       pk 
    200   1.1       pk struct cfattach be_ca = {
    201   1.1       pk 	sizeof(struct be_softc), bematch, beattach
    202   1.1       pk };
    203   1.1       pk 
    204   1.1       pk int
    205   1.1       pk bematch(parent, cf, aux)
    206   1.1       pk 	struct device *parent;
    207   1.1       pk 	struct cfdata *cf;
    208   1.1       pk 	void *aux;
    209   1.1       pk {
    210   1.1       pk 	struct sbus_attach_args *sa = aux;
    211   1.1       pk 
    212   1.1       pk 	return (strcmp(cf->cf_driver->cd_name, sa->sa_name) == 0);
    213   1.1       pk }
    214   1.1       pk 
    215   1.1       pk void
    216   1.1       pk beattach(parent, self, aux)
    217   1.1       pk 	struct device *parent, *self;
    218   1.1       pk 	void *aux;
    219   1.1       pk {
    220   1.1       pk 	struct sbus_attach_args *sa = aux;
    221   1.1       pk 	struct qec_softc *qec = (struct qec_softc *)parent;
    222   1.1       pk 	struct be_softc *sc = (struct be_softc *)self;
    223   1.1       pk 	struct ifnet *ifp = &sc->sc_ethercom.ec_if;
    224   1.1       pk 	struct mii_data *mii = &sc->sc_mii;
    225  1.11       pk 	struct mii_softc *child;
    226  1.11       pk 	int instance;
    227   1.1       pk 	int node = sa->sa_node;
    228   1.1       pk 	bus_dma_segment_t seg;
    229   1.1       pk 	bus_size_t size;
    230   1.1       pk 	int rseg, error;
    231  1.11       pk 	u_int32_t v;
    232   1.1       pk 	extern void myetheraddr __P((u_char *));
    233   1.1       pk 
    234   1.1       pk 	if (sa->sa_nreg < 3) {
    235   1.1       pk 		printf("%s: only %d register sets\n",
    236   1.1       pk 			self->dv_xname, sa->sa_nreg);
    237   1.1       pk 		return;
    238   1.1       pk 	}
    239   1.1       pk 
    240   1.1       pk 	if (bus_space_map2(sa->sa_bustag,
    241   1.1       pk 			  (bus_type_t)sa->sa_reg[0].sbr_slot,
    242   1.1       pk 			  (bus_addr_t)sa->sa_reg[0].sbr_offset,
    243   1.1       pk 			  (bus_size_t)sa->sa_reg[0].sbr_size,
    244   1.1       pk 			  BUS_SPACE_MAP_LINEAR, 0, &sc->sc_cr) != 0) {
    245   1.1       pk 		printf("beattach: cannot map registers\n");
    246   1.1       pk 		return;
    247   1.1       pk 	}
    248   1.1       pk 
    249   1.1       pk 	if (bus_space_map2(sa->sa_bustag,
    250   1.1       pk 			  (bus_type_t)sa->sa_reg[1].sbr_slot,
    251   1.1       pk 			  (bus_addr_t)sa->sa_reg[1].sbr_offset,
    252   1.1       pk 			  (bus_size_t)sa->sa_reg[1].sbr_size,
    253   1.1       pk 			  BUS_SPACE_MAP_LINEAR, 0, &sc->sc_br) != 0) {
    254   1.1       pk 		printf("beattach: cannot map registers\n");
    255   1.1       pk 		return;
    256   1.1       pk 	}
    257   1.1       pk 
    258   1.1       pk 	if (bus_space_map2(sa->sa_bustag,
    259   1.1       pk 			  (bus_type_t)sa->sa_reg[2].sbr_slot,
    260   1.1       pk 			  (bus_addr_t)sa->sa_reg[2].sbr_offset,
    261   1.1       pk 			  (bus_size_t)sa->sa_reg[2].sbr_size,
    262   1.1       pk 			  BUS_SPACE_MAP_LINEAR, 0, &sc->sc_tr) != 0) {
    263   1.1       pk 		printf("beattach: cannot map registers\n");
    264   1.1       pk 		return;
    265   1.1       pk 	}
    266   1.1       pk 
    267   1.1       pk 	sc->sc_qec = qec;
    268   1.1       pk 	sc->sc_qr = qec->sc_regs;
    269   1.1       pk 
    270   1.1       pk 	sc->sc_rev = getpropint(node, "board-version", -1);
    271   1.1       pk 	printf(" rev %x", sc->sc_rev);
    272   1.1       pk 
    273   1.1       pk 	bestop(sc);
    274   1.1       pk 
    275   1.1       pk 	sc->sc_channel = getpropint(node, "channel#", -1);
    276   1.1       pk 	if (sc->sc_channel == -1)
    277   1.1       pk 		sc->sc_channel = 0;
    278   1.1       pk 
    279   1.1       pk 	sc->sc_burst = getpropint(node, "burst-sizes", -1);
    280   1.1       pk 	if (sc->sc_burst == -1)
    281   1.1       pk 		sc->sc_burst = qec->sc_burst;
    282   1.1       pk 
    283   1.1       pk 	/* Clamp at parent's burst sizes */
    284   1.1       pk 	sc->sc_burst &= qec->sc_burst;
    285   1.1       pk 
    286   1.9       pk 	/* Establish interrupt handler */
    287   1.9       pk 	if (sa->sa_nintr)
    288   1.9       pk 		(void)bus_intr_establish(sa->sa_bustag, sa->sa_pri,
    289   1.9       pk 					 0, beintr, sc);
    290   1.1       pk 
    291   1.1       pk 	myetheraddr(sc->sc_enaddr);
    292   1.1       pk 	printf(" address %s\n", ether_sprintf(sc->sc_enaddr));
    293   1.1       pk 
    294   1.1       pk 	/*
    295   1.1       pk 	 * Allocate descriptor ring and buffers.
    296   1.1       pk 	 */
    297   1.2       pk 
    298   1.2       pk 	/* for now, allocate as many bufs as there are ring descriptors */
    299   1.2       pk 	sc->sc_rb.rb_ntbuf = QEC_XD_RING_MAXSIZE;
    300   1.2       pk 	sc->sc_rb.rb_nrbuf = QEC_XD_RING_MAXSIZE;
    301   1.1       pk 
    302   1.1       pk 	size =	QEC_XD_RING_MAXSIZE * sizeof(struct qec_xd) +
    303   1.1       pk 		QEC_XD_RING_MAXSIZE * sizeof(struct qec_xd) +
    304   1.2       pk 		sc->sc_rb.rb_ntbuf * BE_PKT_BUF_SZ +
    305   1.2       pk 		sc->sc_rb.rb_nrbuf * BE_PKT_BUF_SZ;
    306   1.1       pk 	if ((error = bus_dmamem_alloc(sa->sa_dmatag, size,
    307   1.1       pk 				      NBPG, 0,
    308   1.1       pk 				      &seg, 1, &rseg, BUS_DMA_NOWAIT)) != 0) {
    309   1.1       pk 		printf("%s: DMA buffer alloc error %d\n",
    310   1.1       pk 			self->dv_xname, error);
    311   1.1       pk 		return;
    312   1.1       pk 	}
    313   1.2       pk 	sc->sc_rb.rb_dmabase = seg.ds_addr;
    314   1.1       pk 
    315   1.1       pk 	if ((error = bus_dmamem_map(sa->sa_dmatag, &seg, rseg, size,
    316   1.2       pk 			            &sc->sc_rb.rb_membase,
    317   1.1       pk 			            BUS_DMA_NOWAIT|BUS_DMA_COHERENT)) != 0) {
    318   1.1       pk 		printf("%s: DMA buffer map error %d\n",
    319   1.1       pk 			self->dv_xname, error);
    320   1.1       pk 		bus_dmamem_free(sa->sa_dmatag, &seg, rseg);
    321   1.1       pk 		return;
    322   1.1       pk 	}
    323   1.1       pk 
    324   1.1       pk 	/*
    325   1.1       pk 	 * Initialize our media structures and MII info.
    326   1.1       pk 	 */
    327   1.1       pk 	mii->mii_ifp = ifp;
    328   1.1       pk 	mii->mii_readreg = be_mii_readreg;
    329   1.1       pk 	mii->mii_writereg = be_mii_writereg;
    330  1.10       pk 	mii->mii_statchg = be_mii_statchg;
    331   1.1       pk 
    332   1.1       pk 	ifmedia_init(&mii->mii_media, 0, be_ifmedia_upd, be_ifmedia_sts);
    333   1.1       pk 
    334  1.11       pk 	/*
    335  1.11       pk 	 * Initialize transceiver and determine which PHY connection to use.
    336  1.11       pk 	 */
    337  1.11       pk 	be_mii_sync(sc);
    338  1.11       pk 	v = bus_space_read_4(sc->sc_bustag, sc->sc_tr, BE_TRI_MGMTPAL);
    339  1.11       pk 
    340  1.11       pk 	instance = 0;
    341  1.11       pk 
    342  1.11       pk 	if ((v & MGMT_PAL_EXT_MDIO) != 0) {
    343  1.10       pk 
    344  1.10       pk 		mii_phy_probe(&sc->sc_dev, mii, 0xffffffff, BE_PHY_EXTERNAL,
    345   1.7  thorpej 		    MII_OFFSET_ANY);
    346   1.1       pk 
    347  1.11       pk 		child = LIST_FIRST(&mii->mii_phys);
    348  1.11       pk 		if (child == NULL) {
    349   1.1       pk 			/* No PHY attached */
    350  1.11       pk 			ifmedia_add(&sc->sc_media,
    351  1.11       pk 				    IFM_MAKEWORD(IFM_ETHER,IFM_NONE,0,instance),
    352  1.11       pk 				    0, NULL);
    353  1.11       pk 			ifmedia_set(&sc->sc_media,
    354  1.11       pk 				   IFM_MAKEWORD(IFM_ETHER,IFM_NONE,0,instance));
    355   1.1       pk 		} else {
    356   1.1       pk 			/*
    357  1.11       pk 			 * Note: we support just one PHY on the external
    358  1.11       pk 			 * MII connector.
    359  1.11       pk 			 */
    360  1.11       pk #ifdef DIAGNOSTIC
    361  1.11       pk 			if (LIST_NEXT(child, mii_list) != NULL) {
    362  1.11       pk 				printf("%s: spurious MII device %s attached\n",
    363  1.11       pk 				       sc->sc_dev.dv_xname,
    364  1.11       pk 				       child->mii_dev.dv_xname);
    365  1.11       pk 			}
    366  1.11       pk #endif
    367  1.11       pk 			if (child->mii_phy != BE_PHY_EXTERNAL ||
    368  1.11       pk 			    child->mii_inst > 0) {
    369  1.11       pk 				printf("%s: cannot accomodate MII device %s"
    370  1.11       pk 				       " at phy %d, instance %d\n",
    371  1.11       pk 				       sc->sc_dev.dv_xname,
    372  1.11       pk 				       child->mii_dev.dv_xname,
    373  1.11       pk 				       child->mii_phy, child->mii_inst);
    374  1.11       pk 			} else {
    375  1.11       pk 				sc->sc_phys[instance] = child->mii_phy;
    376  1.11       pk 			}
    377  1.11       pk 
    378  1.11       pk 			/*
    379   1.1       pk 			 * XXX - we can really do the following ONLY if the
    380   1.1       pk 			 * phy indeed has the auto negotiation capability!!
    381   1.1       pk 			 */
    382  1.11       pk 			ifmedia_set(&sc->sc_media,
    383  1.11       pk 				   IFM_MAKEWORD(IFM_ETHER,IFM_AUTO,0,instance));
    384  1.11       pk 
    385  1.11       pk 			/* Mark our current media setting */
    386  1.11       pk 			be_pal_gate(sc, BE_PHY_EXTERNAL);
    387  1.11       pk 			sc->sc_conf |= BE_CONF_MII;
    388  1.11       pk 			instance++;
    389   1.1       pk 		}
    390  1.11       pk 
    391  1.11       pk 	}
    392  1.11       pk 
    393  1.11       pk 	if ((v & MGMT_PAL_INT_MDIO) != 0) {
    394   1.1       pk 		/*
    395   1.1       pk 		 * The be internal phy looks vaguely like MII hardware,
    396   1.1       pk 		 * but not enough to be able to use the MII device
    397   1.1       pk 		 * layer. Hence, we have to take care of media selection
    398   1.1       pk 		 * ourselves.
    399   1.1       pk 		 */
    400   1.1       pk 
    401  1.11       pk 		sc->sc_phys[instance] = BE_PHY_INTERNAL;
    402  1.11       pk 
    403   1.1       pk 		/* Use `ifm_data' to store BMCR bits */
    404   1.1       pk 		ifmedia_add(&sc->sc_media,
    405  1.11       pk 			    IFM_MAKEWORD(IFM_ETHER,IFM_10_T,0,instance),
    406   1.1       pk 			    0, NULL);
    407   1.1       pk 		ifmedia_add(&sc->sc_media,
    408  1.11       pk 			    IFM_MAKEWORD(IFM_ETHER,IFM_10_T,IFM_FDX,instance),
    409   1.1       pk 			    BMCR_FDX, NULL);
    410   1.1       pk 		ifmedia_add(&sc->sc_media,
    411  1.11       pk 			    IFM_MAKEWORD(IFM_ETHER,IFM_100_TX,0,instance),
    412   1.1       pk 			    BMCR_S100, NULL);
    413   1.1       pk 		ifmedia_add(&sc->sc_media,
    414  1.11       pk 			    IFM_MAKEWORD(IFM_ETHER,IFM_100_TX,IFM_FDX,instance),
    415   1.1       pk 			    BMCR_S100|BMCR_FDX, NULL);
    416   1.1       pk 		ifmedia_add(&sc->sc_media,
    417  1.11       pk 			    IFM_MAKEWORD(IFM_ETHER,IFM_AUTO,0,instance),
    418   1.1       pk 			    0, NULL);
    419  1.11       pk 
    420  1.11       pk 		/* Only set default medium here if there's no external PHY */
    421  1.11       pk 		if (instance == 0) {
    422  1.11       pk 			be_pal_gate(sc, BE_PHY_INTERNAL);
    423  1.11       pk 			ifmedia_set(&sc->sc_media,
    424  1.11       pk 				   IFM_MAKEWORD(IFM_ETHER,IFM_AUTO,0,instance));
    425  1.11       pk 		} else {
    426  1.11       pk 			/* Isolate internal transceiver */
    427  1.11       pk 			be_mii_writereg((struct device *)sc,
    428  1.11       pk 					BE_PHY_INTERNAL, MII_BMCR, BMCR_ISO);
    429  1.11       pk 		}
    430   1.1       pk 	}
    431   1.1       pk 
    432   1.1       pk 	bcopy(sc->sc_dev.dv_xname, ifp->if_xname, IFNAMSIZ);
    433   1.1       pk 	ifp->if_softc = sc;
    434   1.1       pk 	ifp->if_start = bestart;
    435   1.1       pk 	ifp->if_ioctl = beioctl;
    436   1.1       pk 	ifp->if_watchdog = bewatchdog;
    437   1.1       pk 	ifp->if_flags =
    438   1.1       pk 		IFF_BROADCAST | IFF_SIMPLEX | IFF_NOTRAILERS | IFF_MULTICAST;
    439   1.1       pk 
    440   1.1       pk 	/* Attach the interface. */
    441   1.1       pk 	if_attach(ifp);
    442   1.1       pk 	ether_ifattach(ifp, sc->sc_enaddr);
    443   1.1       pk 
    444   1.1       pk #if NBPFILTER > 0
    445  1.11       pk 	bpfattach(&ifp->if_bpf, ifp, DLT_EN10MB, sizeof(struct ether_header));
    446   1.1       pk #endif
    447   1.1       pk }
    448   1.1       pk 
    449   1.1       pk 
    450   1.1       pk /*
    451   1.1       pk  * Routine to copy from mbuf chain to transmit buffer in
    452   1.1       pk  * network buffer memory.
    453   1.1       pk  */
    454   1.1       pk static __inline__ int
    455   1.1       pk be_put(sc, idx, m)
    456   1.1       pk 	struct be_softc *sc;
    457   1.1       pk 	int idx;
    458   1.1       pk 	struct mbuf *m;
    459   1.1       pk {
    460   1.1       pk 	struct mbuf *n;
    461   1.1       pk 	int len, tlen = 0, boff = 0;
    462   1.2       pk 	caddr_t bp;
    463   1.2       pk 
    464   1.2       pk 	bp = sc->sc_rb.rb_txbuf + (idx % sc->sc_rb.rb_ntbuf) * BE_PKT_BUF_SZ;
    465   1.1       pk 
    466   1.1       pk 	for (; m; m = n) {
    467   1.1       pk 		len = m->m_len;
    468   1.1       pk 		if (len == 0) {
    469   1.1       pk 			MFREE(m, n);
    470   1.1       pk 			continue;
    471   1.1       pk 		}
    472   1.1       pk 		bcopy(mtod(m, caddr_t), bp+boff, len);
    473   1.1       pk 		boff += len;
    474   1.1       pk 		tlen += len;
    475   1.1       pk 		MFREE(m, n);
    476   1.1       pk 	}
    477   1.1       pk 	return (tlen);
    478   1.1       pk }
    479   1.1       pk 
    480   1.1       pk /*
    481   1.1       pk  * Pull data off an interface.
    482   1.1       pk  * Len is the length of data, with local net header stripped.
    483   1.1       pk  * We copy the data into mbufs.  When full cluster sized units are present,
    484   1.1       pk  * we copy into clusters.
    485   1.1       pk  */
    486   1.1       pk static __inline__ struct mbuf *
    487   1.1       pk be_get(sc, idx, totlen)
    488   1.1       pk 	struct be_softc *sc;
    489   1.1       pk 	int idx, totlen;
    490   1.1       pk {
    491   1.1       pk 	struct ifnet *ifp = &sc->sc_ethercom.ec_if;
    492   1.1       pk 	struct mbuf *m;
    493   1.1       pk 	struct mbuf *top, **mp;
    494   1.1       pk 	int len, pad, boff = 0;
    495   1.2       pk 	caddr_t bp;
    496   1.2       pk 
    497   1.2       pk 	bp = sc->sc_rb.rb_rxbuf + (idx % sc->sc_rb.rb_nrbuf) * BE_PKT_BUF_SZ;
    498   1.1       pk 
    499   1.1       pk 	MGETHDR(m, M_DONTWAIT, MT_DATA);
    500   1.1       pk 	if (m == NULL)
    501   1.1       pk 		return (NULL);
    502   1.1       pk 	m->m_pkthdr.rcvif = ifp;
    503   1.1       pk 	m->m_pkthdr.len = totlen;
    504   1.1       pk 
    505   1.1       pk 	pad = ALIGN(sizeof(struct ether_header)) - sizeof(struct ether_header);
    506   1.1       pk 	m->m_data += pad;
    507   1.1       pk 	len = MHLEN - pad;
    508   1.1       pk 	top = NULL;
    509   1.1       pk 	mp = &top;
    510   1.1       pk 
    511   1.1       pk 	while (totlen > 0) {
    512   1.1       pk 		if (top) {
    513   1.1       pk 			MGET(m, M_DONTWAIT, MT_DATA);
    514   1.1       pk 			if (m == NULL) {
    515   1.1       pk 				m_freem(top);
    516   1.1       pk 				return (NULL);
    517   1.1       pk 			}
    518   1.1       pk 			len = MLEN;
    519   1.1       pk 		}
    520   1.1       pk 		if (top && totlen >= MINCLSIZE) {
    521   1.1       pk 			MCLGET(m, M_DONTWAIT);
    522   1.1       pk 			if (m->m_flags & M_EXT)
    523   1.1       pk 				len = MCLBYTES;
    524   1.1       pk 		}
    525   1.1       pk 		m->m_len = len = min(totlen, len);
    526   1.1       pk 		bcopy(bp + boff, mtod(m, caddr_t), len);
    527   1.1       pk 		boff += len;
    528   1.1       pk 		totlen -= len;
    529   1.1       pk 		*mp = m;
    530   1.1       pk 		mp = &m->m_next;
    531   1.1       pk 	}
    532   1.1       pk 
    533   1.1       pk 	return (top);
    534   1.1       pk }
    535   1.1       pk 
    536   1.1       pk /*
    537   1.1       pk  * Pass a packet to the higher levels.
    538   1.1       pk  */
    539   1.1       pk static __inline__ void
    540   1.1       pk be_read(sc, idx, len)
    541   1.1       pk 	struct be_softc *sc;
    542   1.1       pk 	int idx, len;
    543   1.1       pk {
    544   1.1       pk 	struct ifnet *ifp = &sc->sc_ethercom.ec_if;
    545   1.1       pk 	struct mbuf *m;
    546   1.1       pk 
    547   1.1       pk 	if (len <= sizeof(struct ether_header) ||
    548   1.1       pk 	    len > ETHERMTU + sizeof(struct ether_header)) {
    549   1.1       pk 
    550   1.1       pk 		printf("%s: invalid packet size %d; dropping\n",
    551   1.1       pk 			ifp->if_xname, len);
    552   1.1       pk 
    553   1.1       pk 		ifp->if_ierrors++;
    554   1.1       pk 		return;
    555   1.1       pk 	}
    556   1.1       pk 
    557   1.1       pk 	/*
    558   1.1       pk 	 * Pull packet off interface.
    559   1.1       pk 	 */
    560   1.1       pk 	m = be_get(sc, idx, len);
    561   1.1       pk 	if (m == NULL) {
    562   1.1       pk 		ifp->if_ierrors++;
    563   1.1       pk 		return;
    564   1.1       pk 	}
    565   1.1       pk 	ifp->if_ipackets++;
    566   1.1       pk 
    567   1.1       pk #if NBPFILTER > 0
    568   1.1       pk 	/*
    569   1.1       pk 	 * Check if there's a BPF listener on this interface.
    570   1.1       pk 	 * If so, hand off the raw packet to BPF.
    571   1.1       pk 	 */
    572   1.1       pk 	if (ifp->if_bpf)
    573   1.1       pk 		bpf_mtap(ifp->if_bpf, m);
    574   1.1       pk #endif
    575   1.6  thorpej 	/* Pass the packet up. */
    576   1.6  thorpej 	(*ifp->if_input)(ifp, m);
    577   1.1       pk }
    578   1.1       pk 
    579   1.1       pk /*
    580   1.1       pk  * Start output on interface.
    581   1.1       pk  * We make two assumptions here:
    582   1.1       pk  *  1) that the current priority is set to splnet _before_ this code
    583   1.1       pk  *     is called *and* is returned to the appropriate priority after
    584   1.1       pk  *     return
    585   1.1       pk  *  2) that the IFF_OACTIVE flag is checked before this code is called
    586   1.1       pk  *     (i.e. that the output part of the interface is idle)
    587   1.1       pk  */
    588   1.1       pk void
    589   1.1       pk bestart(ifp)
    590   1.1       pk 	struct ifnet *ifp;
    591   1.1       pk {
    592   1.1       pk 	struct be_softc *sc = (struct be_softc *)ifp->if_softc;
    593   1.2       pk 	struct qec_xd *txd = sc->sc_rb.rb_txd;
    594   1.1       pk 	struct mbuf *m;
    595   1.1       pk 	unsigned int bix, len;
    596   1.2       pk 	unsigned int ntbuf = sc->sc_rb.rb_ntbuf;
    597   1.1       pk 
    598   1.1       pk 	if ((ifp->if_flags & (IFF_RUNNING | IFF_OACTIVE)) != IFF_RUNNING)
    599   1.1       pk 		return;
    600   1.1       pk 
    601   1.2       pk 	bix = sc->sc_rb.rb_tdhead;
    602   1.1       pk 
    603   1.1       pk 	for (;;) {
    604   1.1       pk 		IF_DEQUEUE(&ifp->if_snd, m);
    605   1.1       pk 		if (m == 0)
    606   1.1       pk 			break;
    607   1.1       pk 
    608   1.1       pk #if NBPFILTER > 0
    609   1.1       pk 		/*
    610   1.1       pk 		 * If BPF is listening on this interface, let it see the
    611   1.1       pk 		 * packet before we commit it to the wire.
    612   1.1       pk 		 */
    613   1.1       pk 		if (ifp->if_bpf)
    614   1.1       pk 			bpf_mtap(ifp->if_bpf, m);
    615   1.1       pk #endif
    616   1.1       pk 
    617   1.1       pk 		/*
    618   1.1       pk 		 * Copy the mbuf chain into the transmit buffer.
    619   1.1       pk 		 */
    620   1.1       pk 		len = be_put(sc, bix, m);
    621   1.1       pk 
    622   1.1       pk 		/*
    623   1.1       pk 		 * Initialize transmit registers and start transmission
    624   1.1       pk 		 */
    625   1.1       pk 		txd[bix].xd_flags = QEC_XD_OWN | QEC_XD_SOP | QEC_XD_EOP |
    626   1.1       pk 				    (len & QEC_XD_LENGTH);
    627   1.1       pk 		bus_space_write_4(sc->sc_bustag, sc->sc_cr, BE_CRI_CTRL,
    628   1.1       pk 				  BE_CR_CTRL_TWAKEUP);
    629   1.1       pk 
    630   1.1       pk 		if (++bix == QEC_XD_RING_MAXSIZE)
    631   1.1       pk 			bix = 0;
    632   1.1       pk 
    633   1.2       pk 		if (++sc->sc_rb.rb_td_nbusy == ntbuf) {
    634   1.1       pk 			ifp->if_flags |= IFF_OACTIVE;
    635   1.1       pk 			break;
    636   1.1       pk 		}
    637   1.1       pk 	}
    638   1.1       pk 
    639   1.2       pk 	sc->sc_rb.rb_tdhead = bix;
    640   1.1       pk }
    641   1.1       pk 
    642   1.1       pk void
    643   1.1       pk bestop(sc)
    644   1.1       pk 	struct be_softc *sc;
    645   1.1       pk {
    646   1.1       pk 	int n;
    647   1.1       pk 	bus_space_tag_t t = sc->sc_bustag;
    648   1.1       pk 	bus_space_handle_t br = sc->sc_br;
    649   1.1       pk 
    650   1.1       pk 	untimeout(be_tick, sc);
    651   1.8  thorpej 
    652   1.8  thorpej 	if (sc->sc_conf & BE_CONF_MII) {
    653   1.8  thorpej 		/* Down the MII. */
    654   1.8  thorpej 		mii_down(&sc->sc_mii);
    655   1.8  thorpej 	}
    656   1.1       pk 
    657   1.1       pk 	/* Stop the transmitter */
    658   1.1       pk 	bus_space_write_4(t, br, BE_BRI_TXCFG, 0);
    659   1.1       pk 	for (n = 32; n > 0; n--) {
    660   1.1       pk 		if (bus_space_read_4(t, br, BE_BRI_TXCFG) == 0)
    661   1.1       pk 			break;
    662   1.1       pk 		DELAY(20);
    663   1.1       pk 	}
    664   1.1       pk 
    665   1.1       pk 	/* Stop the receiver */
    666   1.1       pk 	bus_space_write_4(t, br, BE_BRI_RXCFG, 0);
    667   1.1       pk 	for (n = 32; n > 0; n--) {
    668   1.1       pk 		if (bus_space_read_4(t, br, BE_BRI_RXCFG) == 0)
    669   1.1       pk 			break;
    670   1.1       pk 		DELAY(20);
    671   1.1       pk 	}
    672   1.1       pk }
    673   1.1       pk 
    674   1.1       pk /*
    675   1.1       pk  * Reset interface.
    676   1.1       pk  */
    677   1.1       pk void
    678   1.1       pk bereset(sc)
    679   1.1       pk 	struct be_softc *sc;
    680   1.1       pk {
    681   1.1       pk 	int s;
    682   1.1       pk 
    683   1.1       pk 	s = splnet();
    684   1.1       pk 	bestop(sc);
    685   1.1       pk 	beinit(sc);
    686   1.1       pk 	splx(s);
    687   1.1       pk }
    688   1.1       pk 
    689   1.1       pk void
    690   1.1       pk bewatchdog(ifp)
    691   1.1       pk 	struct ifnet *ifp;
    692   1.1       pk {
    693   1.1       pk 	struct be_softc *sc = ifp->if_softc;
    694   1.1       pk 
    695   1.1       pk 	log(LOG_ERR, "%s: device timeout\n", sc->sc_dev.dv_xname);
    696   1.1       pk 	++sc->sc_ethercom.ec_if.if_oerrors;
    697   1.1       pk 
    698   1.1       pk 	bereset(sc);
    699   1.1       pk }
    700   1.1       pk 
    701   1.1       pk int
    702   1.1       pk beintr(v)
    703   1.1       pk 	void *v;
    704   1.1       pk {
    705   1.1       pk 	struct be_softc *sc = (struct be_softc *)v;
    706   1.1       pk 	bus_space_tag_t t = sc->sc_bustag;
    707   1.1       pk 	u_int32_t whyq, whyb, whyc;
    708   1.1       pk 	int r = 0;
    709   1.1       pk 
    710   1.1       pk 	/* Read QEC status, channel status and BE status */
    711   1.1       pk 	whyq = bus_space_read_4(t, sc->sc_qr, QEC_QRI_STAT);
    712   1.1       pk 	whyc = bus_space_read_4(t, sc->sc_cr, BE_CRI_STAT);
    713   1.1       pk 	whyb = bus_space_read_4(t, sc->sc_br, BE_BRI_STAT);
    714   1.1       pk 
    715   1.1       pk 	if (whyq & QEC_STAT_BM)
    716   1.1       pk 		r |= beeint(sc, whyb);
    717   1.1       pk 
    718   1.1       pk 	if (whyq & QEC_STAT_ER)
    719   1.1       pk 		r |= beqint(sc, whyc);
    720   1.1       pk 
    721   1.1       pk 	if (whyq & QEC_STAT_TX && whyc & BE_CR_STAT_TXIRQ)
    722   1.1       pk 		r |= betint(sc);
    723   1.1       pk 
    724   1.1       pk 	if (whyq & QEC_STAT_RX && whyc & BE_CR_STAT_RXIRQ)
    725   1.1       pk 		r |= berint(sc);
    726   1.1       pk 
    727   1.1       pk 	return (r);
    728   1.1       pk }
    729   1.1       pk 
    730   1.1       pk /*
    731   1.1       pk  * QEC Interrupt.
    732   1.1       pk  */
    733   1.1       pk int
    734   1.1       pk beqint(sc, why)
    735   1.1       pk 	struct be_softc *sc;
    736   1.1       pk 	u_int32_t why;
    737   1.1       pk {
    738   1.1       pk 	int r = 0, rst = 0;
    739   1.1       pk 
    740   1.1       pk 	if (why & BE_CR_STAT_TXIRQ)
    741   1.1       pk 		r |= 1;
    742   1.1       pk 	if (why & BE_CR_STAT_RXIRQ)
    743   1.1       pk 		r |= 1;
    744   1.1       pk 
    745   1.1       pk 	if (why & BE_CR_STAT_BERROR) {
    746   1.1       pk 		r |= 1;
    747   1.1       pk 		rst = 1;
    748   1.1       pk 		printf("%s: bigmac error\n", sc->sc_dev.dv_xname);
    749   1.1       pk 	}
    750   1.1       pk 
    751   1.1       pk 	if (why & BE_CR_STAT_TXDERR) {
    752   1.1       pk 		r |= 1;
    753   1.1       pk 		rst = 1;
    754   1.1       pk 		printf("%s: bogus tx descriptor\n", sc->sc_dev.dv_xname);
    755   1.1       pk 	}
    756   1.1       pk 
    757   1.1       pk 	if (why & (BE_CR_STAT_TXLERR | BE_CR_STAT_TXPERR | BE_CR_STAT_TXSERR)) {
    758   1.1       pk 		r |= 1;
    759   1.1       pk 		rst = 1;
    760   1.1       pk 		printf("%s: tx dma error ( ", sc->sc_dev.dv_xname);
    761   1.1       pk 		if (why & BE_CR_STAT_TXLERR)
    762   1.1       pk 			printf("Late ");
    763   1.1       pk 		if (why & BE_CR_STAT_TXPERR)
    764   1.1       pk 			printf("Parity ");
    765   1.1       pk 		if (why & BE_CR_STAT_TXSERR)
    766   1.1       pk 			printf("Generic ");
    767   1.1       pk 		printf(")\n");
    768   1.1       pk 	}
    769   1.1       pk 
    770   1.1       pk 	if (why & BE_CR_STAT_RXDROP) {
    771   1.1       pk 		r |= 1;
    772   1.1       pk 		rst = 1;
    773   1.1       pk 		printf("%s: out of rx descriptors\n", sc->sc_dev.dv_xname);
    774   1.1       pk 	}
    775   1.1       pk 
    776   1.1       pk 	if (why & BE_CR_STAT_RXSMALL) {
    777   1.1       pk 		r |= 1;
    778   1.1       pk 		rst = 1;
    779   1.1       pk 		printf("%s: rx descriptor too small\n", sc->sc_dev.dv_xname);
    780   1.1       pk 	}
    781   1.1       pk 
    782   1.1       pk 	if (why & (BE_CR_STAT_RXLERR | BE_CR_STAT_RXPERR | BE_CR_STAT_RXSERR)) {
    783   1.1       pk 		r |= 1;
    784   1.1       pk 		rst = 1;
    785   1.1       pk 		printf("%s: rx dma error ( ", sc->sc_dev.dv_xname);
    786   1.1       pk 		if (why & BE_CR_STAT_RXLERR)
    787   1.1       pk 			printf("Late ");
    788   1.1       pk 		if (why & BE_CR_STAT_RXPERR)
    789   1.1       pk 			printf("Parity ");
    790   1.1       pk 		if (why & BE_CR_STAT_RXSERR)
    791   1.1       pk 			printf("Generic ");
    792   1.1       pk 		printf(")\n");
    793   1.1       pk 	}
    794   1.1       pk 
    795   1.1       pk 	if (!r) {
    796   1.1       pk 		rst = 1;
    797   1.1       pk 		printf("%s: unexpected error interrupt %08x\n",
    798   1.1       pk 			sc->sc_dev.dv_xname, why);
    799   1.1       pk 	}
    800   1.1       pk 
    801   1.1       pk 	if (rst) {
    802   1.1       pk 		printf("%s: resetting\n", sc->sc_dev.dv_xname);
    803   1.1       pk 		bereset(sc);
    804   1.1       pk 	}
    805   1.1       pk 
    806   1.1       pk 	return (r);
    807   1.1       pk }
    808   1.1       pk 
    809   1.1       pk /*
    810   1.1       pk  * Error interrupt.
    811   1.1       pk  */
    812   1.1       pk int
    813   1.1       pk beeint(sc, why)
    814   1.1       pk 	struct be_softc *sc;
    815   1.1       pk 	u_int32_t why;
    816   1.1       pk {
    817   1.1       pk 	int r = 0, rst = 0;
    818   1.1       pk 
    819   1.1       pk 	if (why & BE_BR_STAT_RFIFOVF) {
    820   1.1       pk 		r |= 1;
    821   1.1       pk 		rst = 1;
    822   1.1       pk 		printf("%s: receive fifo overrun\n", sc->sc_dev.dv_xname);
    823   1.1       pk 	}
    824   1.1       pk 	if (why & BE_BR_STAT_TFIFO_UND) {
    825   1.1       pk 		r |= 1;
    826   1.1       pk 		rst = 1;
    827   1.1       pk 		printf("%s: transmit fifo underrun\n", sc->sc_dev.dv_xname);
    828   1.1       pk 	}
    829   1.1       pk 	if (why & BE_BR_STAT_MAXPKTERR) {
    830   1.1       pk 		r |= 1;
    831   1.1       pk 		rst = 1;
    832   1.1       pk 		printf("%s: max packet size error\n", sc->sc_dev.dv_xname);
    833   1.1       pk 	}
    834   1.1       pk 
    835   1.1       pk 	if (!r) {
    836   1.1       pk 		rst = 1;
    837   1.1       pk 		printf("%s: unexpected error interrupt %08x\n",
    838   1.1       pk 			sc->sc_dev.dv_xname, why);
    839   1.1       pk 	}
    840   1.1       pk 
    841   1.1       pk 	if (rst) {
    842   1.1       pk 		printf("%s: resetting\n", sc->sc_dev.dv_xname);
    843   1.1       pk 		bereset(sc);
    844   1.1       pk 	}
    845   1.1       pk 
    846   1.1       pk 	return (r);
    847   1.1       pk }
    848   1.1       pk 
    849   1.1       pk /*
    850   1.1       pk  * Transmit interrupt.
    851   1.1       pk  */
    852   1.1       pk int
    853   1.1       pk betint(sc)
    854   1.1       pk 	struct be_softc *sc;
    855   1.1       pk {
    856   1.1       pk 	struct ifnet *ifp = &sc->sc_ethercom.ec_if;
    857   1.1       pk 	bus_space_tag_t t = sc->sc_bustag;
    858   1.1       pk 	bus_space_handle_t br = sc->sc_br;
    859   1.1       pk 	unsigned int bix, txflags;
    860   1.1       pk 
    861   1.1       pk 	/*
    862   1.1       pk 	 * Unload collision counters
    863   1.1       pk 	 */
    864   1.1       pk 	ifp->if_collisions +=
    865   1.1       pk 		bus_space_read_4(t, br, BE_BRI_NCCNT) +
    866   1.1       pk 		bus_space_read_4(t, br, BE_BRI_FCCNT) +
    867   1.1       pk 		bus_space_read_4(t, br, BE_BRI_EXCNT) +
    868   1.1       pk 		bus_space_read_4(t, br, BE_BRI_LTCNT);
    869   1.1       pk 
    870   1.1       pk 	/*
    871   1.1       pk 	 * the clear the hardware counters
    872   1.1       pk 	 */
    873   1.1       pk 	bus_space_write_4(t, br, BE_BRI_NCCNT, 0);
    874   1.1       pk 	bus_space_write_4(t, br, BE_BRI_FCCNT, 0);
    875   1.1       pk 	bus_space_write_4(t, br, BE_BRI_EXCNT, 0);
    876   1.1       pk 	bus_space_write_4(t, br, BE_BRI_LTCNT, 0);
    877   1.1       pk 
    878   1.2       pk 	bix = sc->sc_rb.rb_tdtail;
    879   1.1       pk 
    880   1.1       pk 	for (;;) {
    881   1.2       pk 		if (sc->sc_rb.rb_td_nbusy <= 0)
    882   1.1       pk 			break;
    883   1.1       pk 
    884   1.2       pk 		txflags = sc->sc_rb.rb_txd[bix].xd_flags;
    885   1.1       pk 
    886   1.1       pk 		if (txflags & QEC_XD_OWN)
    887   1.1       pk 			break;
    888   1.1       pk 
    889   1.1       pk 		ifp->if_flags &= ~IFF_OACTIVE;
    890   1.1       pk 		ifp->if_opackets++;
    891   1.1       pk 
    892   1.1       pk 		if (++bix == QEC_XD_RING_MAXSIZE)
    893   1.1       pk 			bix = 0;
    894   1.1       pk 
    895   1.2       pk 		--sc->sc_rb.rb_td_nbusy;
    896   1.1       pk 	}
    897   1.1       pk 
    898   1.2       pk 	sc->sc_rb.rb_tdtail = bix;
    899   1.1       pk 
    900   1.1       pk 	bestart(ifp);
    901   1.1       pk 
    902   1.2       pk 	if (sc->sc_rb.rb_td_nbusy == 0)
    903   1.1       pk 		ifp->if_timer = 0;
    904   1.1       pk 
    905   1.1       pk 	return (1);
    906   1.1       pk }
    907   1.1       pk 
    908   1.1       pk /*
    909   1.1       pk  * Receive interrupt.
    910   1.1       pk  */
    911   1.1       pk int
    912   1.1       pk berint(sc)
    913   1.1       pk 	struct be_softc *sc;
    914   1.1       pk {
    915   1.2       pk 	struct qec_xd *xd = sc->sc_rb.rb_rxd;
    916   1.1       pk 	unsigned int bix, len;
    917   1.2       pk 	unsigned int nrbuf = sc->sc_rb.rb_nrbuf;
    918   1.1       pk 
    919   1.2       pk 	bix = sc->sc_rb.rb_rdtail;
    920   1.1       pk 
    921   1.1       pk 	/*
    922   1.1       pk 	 * Process all buffers with valid data.
    923   1.1       pk 	 */
    924   1.1       pk 	for (;;) {
    925   1.1       pk 		len = xd[bix].xd_flags;
    926   1.1       pk 		if (len & QEC_XD_OWN)
    927   1.1       pk 			break;
    928   1.1       pk 
    929   1.1       pk 		len &= QEC_XD_LENGTH;
    930   1.1       pk 		be_read(sc, bix, len);
    931   1.1       pk 
    932   1.1       pk 		/* ... */
    933   1.1       pk 		xd[(bix+nrbuf) % QEC_XD_RING_MAXSIZE].xd_flags =
    934   1.1       pk 			QEC_XD_OWN | (BE_PKT_BUF_SZ & QEC_XD_LENGTH);
    935   1.1       pk 
    936   1.1       pk 		if (++bix == QEC_XD_RING_MAXSIZE)
    937   1.1       pk 			bix = 0;
    938   1.1       pk 	}
    939   1.1       pk 
    940   1.2       pk 	sc->sc_rb.rb_rdtail = bix;
    941   1.1       pk 
    942   1.1       pk 	return (1);
    943   1.1       pk }
    944   1.1       pk 
    945   1.1       pk int
    946   1.1       pk beioctl(ifp, cmd, data)
    947   1.1       pk 	struct ifnet *ifp;
    948   1.1       pk 	u_long cmd;
    949   1.1       pk 	caddr_t data;
    950   1.1       pk {
    951   1.1       pk 	struct be_softc *sc = ifp->if_softc;
    952   1.1       pk 	struct ifaddr *ifa = (struct ifaddr *)data;
    953   1.1       pk 	struct ifreq *ifr = (struct ifreq *)data;
    954   1.1       pk 	int s, error = 0;
    955   1.1       pk 
    956   1.1       pk 	s = splnet();
    957   1.1       pk 
    958   1.1       pk 	switch (cmd) {
    959   1.1       pk 	case SIOCSIFADDR:
    960   1.1       pk 		ifp->if_flags |= IFF_UP;
    961   1.1       pk 		switch (ifa->ifa_addr->sa_family) {
    962   1.1       pk #ifdef INET
    963   1.1       pk 		case AF_INET:
    964   1.1       pk 			beinit(sc);
    965   1.1       pk 			arp_ifinit(ifp, ifa);
    966   1.1       pk 			break;
    967   1.1       pk #endif /* INET */
    968   1.1       pk #ifdef NS
    969   1.1       pk 		case AF_NS:
    970   1.1       pk 		    {
    971   1.1       pk 			struct ns_addr *ina = &IA_SNS(ifa)->sns_addr;
    972   1.1       pk 
    973   1.1       pk 			if (ns_nullhost(*ina))
    974   1.3       pk 				ina->x_host =
    975   1.3       pk 					*(union ns_host *)LLADDR(ifp->if_sadl);
    976   1.1       pk 			else
    977   1.3       pk 				bcopy(ina->x_host.c_host, LLADDR(ifp->if_sadl),
    978   1.3       pk 				      sizeof(sc->sc_enaddr));
    979   1.1       pk 			/* Set new address. */
    980   1.1       pk 			beinit(sc);
    981   1.1       pk 			break;
    982   1.1       pk 		    }
    983   1.1       pk #endif /* NS */
    984   1.1       pk 		default:
    985   1.1       pk 			beinit(sc);
    986   1.1       pk 			break;
    987   1.1       pk 		}
    988   1.1       pk 		break;
    989   1.1       pk 
    990   1.1       pk 	case SIOCSIFFLAGS:
    991   1.1       pk 		if ((ifp->if_flags & IFF_UP) == 0 &&
    992   1.1       pk 		    (ifp->if_flags & IFF_RUNNING) != 0) {
    993   1.1       pk 			/*
    994   1.1       pk 			 * If interface is marked down and it is running, then
    995   1.1       pk 			 * stop it.
    996   1.1       pk 			 */
    997   1.1       pk 			bestop(sc);
    998   1.1       pk 			ifp->if_flags &= ~IFF_RUNNING;
    999   1.1       pk 		} else if ((ifp->if_flags & IFF_UP) != 0 &&
   1000   1.1       pk 		    (ifp->if_flags & IFF_RUNNING) == 0) {
   1001   1.1       pk 			/*
   1002   1.1       pk 			 * If interface is marked up and it is stopped, then
   1003   1.1       pk 			 * start it.
   1004   1.1       pk 			 */
   1005   1.1       pk 			beinit(sc);
   1006   1.1       pk 		} else {
   1007   1.1       pk 			/*
   1008   1.1       pk 			 * Reset the interface to pick up changes in any other
   1009   1.1       pk 			 * flags that affect hardware registers.
   1010   1.1       pk 			 */
   1011   1.1       pk 			bestop(sc);
   1012   1.1       pk 			beinit(sc);
   1013   1.1       pk 		}
   1014   1.1       pk #ifdef BEDEBUG
   1015   1.1       pk 		if (ifp->if_flags & IFF_DEBUG)
   1016   1.2       pk 			sc->sc_debug = 1;
   1017   1.1       pk 		else
   1018   1.1       pk 			sc->sc_debug = 0;
   1019   1.1       pk #endif
   1020   1.1       pk 		break;
   1021   1.1       pk 
   1022   1.1       pk 	case SIOCADDMULTI:
   1023   1.1       pk 	case SIOCDELMULTI:
   1024   1.1       pk 		error = (cmd == SIOCADDMULTI) ?
   1025   1.1       pk 		    ether_addmulti(ifr, &sc->sc_ethercom):
   1026   1.1       pk 		    ether_delmulti(ifr, &sc->sc_ethercom);
   1027   1.1       pk 
   1028   1.1       pk 		if (error == ENETRESET) {
   1029   1.1       pk 			/*
   1030   1.1       pk 			 * Multicast list has changed; set the hardware filter
   1031   1.1       pk 			 * accordingly.
   1032   1.1       pk 			 */
   1033   1.1       pk 			be_mcreset(sc);
   1034   1.1       pk 			error = 0;
   1035   1.1       pk 		}
   1036   1.1       pk 		break;
   1037   1.1       pk 	case SIOCGIFMEDIA:
   1038   1.1       pk 	case SIOCSIFMEDIA:
   1039   1.1       pk 		error = ifmedia_ioctl(ifp, ifr, &sc->sc_media, cmd);
   1040   1.1       pk 		break;
   1041   1.1       pk 	default:
   1042   1.1       pk 		error = EINVAL;
   1043   1.1       pk 		break;
   1044   1.1       pk 	}
   1045   1.1       pk 	splx(s);
   1046   1.1       pk 	return (error);
   1047   1.1       pk }
   1048   1.1       pk 
   1049   1.1       pk 
   1050   1.1       pk void
   1051   1.1       pk beinit(sc)
   1052   1.1       pk 	struct be_softc *sc;
   1053   1.1       pk {
   1054   1.2       pk 	struct ifnet *ifp = &sc->sc_ethercom.ec_if;
   1055   1.1       pk 	bus_space_tag_t t = sc->sc_bustag;
   1056   1.1       pk 	bus_space_handle_t br = sc->sc_br;
   1057   1.1       pk 	bus_space_handle_t cr = sc->sc_cr;
   1058   1.1       pk 	struct qec_softc *qec = sc->sc_qec;
   1059   1.1       pk 	u_int32_t qecaddr;
   1060   1.1       pk 	u_int8_t *ea;
   1061   1.1       pk 	int s;
   1062   1.1       pk 
   1063   1.1       pk 	s = splimp();
   1064   1.1       pk 
   1065   1.2       pk 	qec_meminit(&sc->sc_rb, BE_PKT_BUF_SZ);
   1066   1.1       pk 
   1067  1.11       pk 	be_mii_sync(sc);
   1068   1.1       pk 
   1069   1.1       pk 	bestop(sc);
   1070   1.1       pk 
   1071   1.1       pk 	ea = sc->sc_enaddr;
   1072   1.1       pk 	bus_space_write_4(t, br, BE_BRI_MACADDR0, (ea[0] << 8) | ea[1]);
   1073   1.1       pk 	bus_space_write_4(t, br, BE_BRI_MACADDR1, (ea[2] << 8) | ea[3]);
   1074   1.1       pk 	bus_space_write_4(t, br, BE_BRI_MACADDR2, (ea[4] << 8) | ea[5]);
   1075   1.1       pk 
   1076   1.1       pk 	bus_space_write_4(t, br, BE_BRI_HASHTAB0, 0);
   1077   1.1       pk 	bus_space_write_4(t, br, BE_BRI_HASHTAB1, 0);
   1078   1.1       pk 	bus_space_write_4(t, br, BE_BRI_HASHTAB2, 0);
   1079   1.1       pk 	bus_space_write_4(t, br, BE_BRI_HASHTAB3, 0);
   1080   1.1       pk 
   1081   1.5       pk 	be_mcreset(sc);
   1082   1.1       pk 
   1083   1.1       pk 	bus_space_write_4(t, br, BE_BRI_RANDSEED, 0xbd);
   1084   1.1       pk 
   1085   1.1       pk 	bus_space_write_4(t, br, BE_BRI_XIFCFG,
   1086   1.1       pk 			  BE_BR_XCFG_ODENABLE | BE_BR_XCFG_RESV);
   1087   1.1       pk 
   1088   1.1       pk 	bus_space_write_4(t, br, BE_BRI_JSIZE, 4);
   1089   1.1       pk 
   1090   1.1       pk 	/*
   1091   1.1       pk 	 * Turn off counter expiration interrupts as well as
   1092   1.1       pk 	 * 'gotframe' and 'sentframe'
   1093   1.1       pk 	 */
   1094   1.1       pk 	bus_space_write_4(t, br, BE_BRI_IMASK,
   1095   1.1       pk 			  BE_BR_IMASK_GOTFRAME	|
   1096   1.1       pk 			  BE_BR_IMASK_RCNTEXP	|
   1097   1.1       pk 			  BE_BR_IMASK_ACNTEXP	|
   1098   1.1       pk 			  BE_BR_IMASK_CCNTEXP	|
   1099   1.1       pk 			  BE_BR_IMASK_LCNTEXP	|
   1100   1.1       pk 			  BE_BR_IMASK_CVCNTEXP	|
   1101   1.1       pk 			  BE_BR_IMASK_SENTFRAME	|
   1102   1.1       pk 			  BE_BR_IMASK_NCNTEXP	|
   1103   1.1       pk 			  BE_BR_IMASK_ECNTEXP	|
   1104   1.1       pk 			  BE_BR_IMASK_LCCNTEXP	|
   1105   1.1       pk 			  BE_BR_IMASK_FCNTEXP	|
   1106   1.1       pk 			  BE_BR_IMASK_DTIMEXP);
   1107   1.1       pk 
   1108   1.1       pk 	/* Channel registers: */
   1109   1.2       pk 	bus_space_write_4(t, cr, BE_CRI_RXDS, (u_int32_t)sc->sc_rb.rb_rxddma);
   1110   1.2       pk 	bus_space_write_4(t, cr, BE_CRI_TXDS, (u_int32_t)sc->sc_rb.rb_txddma);
   1111   1.1       pk 
   1112   1.1       pk 	qecaddr = sc->sc_channel * qec->sc_msize;
   1113   1.1       pk 	bus_space_write_4(t, cr, BE_CRI_RXWBUF, qecaddr);
   1114   1.1       pk 	bus_space_write_4(t, cr, BE_CRI_RXRBUF, qecaddr);
   1115   1.1       pk 	bus_space_write_4(t, cr, BE_CRI_TXWBUF, qecaddr + qec->sc_rsize);
   1116   1.1       pk 	bus_space_write_4(t, cr, BE_CRI_TXRBUF, qecaddr + qec->sc_rsize);
   1117   1.1       pk 
   1118   1.1       pk 	bus_space_write_4(t, cr, BE_CRI_RIMASK, 0);
   1119   1.1       pk 	bus_space_write_4(t, cr, BE_CRI_TIMASK, 0);
   1120   1.1       pk 	bus_space_write_4(t, cr, BE_CRI_QMASK, 0);
   1121   1.1       pk 	bus_space_write_4(t, cr, BE_CRI_BMASK, 0);
   1122   1.1       pk 	bus_space_write_4(t, cr, BE_CRI_CCNT, 0);
   1123   1.1       pk 
   1124   1.1       pk 	/* Enable transmitter */
   1125   1.1       pk 	bus_space_write_4(t, br, BE_BRI_TXCFG,
   1126   1.1       pk 			  BE_BR_TXCFG_FIFO | BE_BR_TXCFG_ENABLE);
   1127   1.1       pk 
   1128   1.1       pk 	/* Enable receiver */
   1129   1.1       pk 	bus_space_write_4(t, br, BE_BRI_RXCFG,
   1130   1.1       pk 			  BE_BR_RXCFG_HENABLE | BE_BR_RXCFG_FIFO |
   1131   1.1       pk 			  BE_BR_RXCFG_ENABLE);
   1132   1.1       pk 
   1133   1.1       pk 	ifp->if_flags |= IFF_RUNNING;
   1134   1.1       pk 	ifp->if_flags &= ~IFF_OACTIVE;
   1135   1.1       pk 
   1136   1.1       pk 	timeout(be_tick, sc, hz);
   1137   1.1       pk 	splx(s);
   1138   1.1       pk }
   1139   1.1       pk 
   1140   1.1       pk void
   1141   1.1       pk be_mcreset(sc)
   1142   1.1       pk 	struct be_softc *sc;
   1143   1.1       pk {
   1144   1.2       pk 	struct ethercom *ec = &sc->sc_ethercom;
   1145   1.1       pk 	struct ifnet *ifp = &sc->sc_ethercom.ec_if;
   1146   1.1       pk 	bus_space_tag_t t = sc->sc_bustag;
   1147   1.1       pk 	bus_space_handle_t br = sc->sc_br;
   1148   1.1       pk 	u_int32_t crc;
   1149   1.1       pk 	u_int16_t hash[4];
   1150   1.1       pk 	u_int8_t octet;
   1151   1.5       pk 	u_int32_t v;
   1152   1.1       pk 	int i, j;
   1153   1.1       pk 	struct ether_multi *enm;
   1154   1.1       pk 	struct ether_multistep step;
   1155   1.1       pk 
   1156   1.5       pk 	if (ifp->if_flags & IFF_PROMISC) {
   1157   1.5       pk 		v = bus_space_read_4(t, br, BE_BRI_RXCFG);
   1158   1.5       pk 		v |= BE_BR_RXCFG_PMISC;
   1159   1.5       pk 		bus_space_write_4(t, br, BE_BRI_RXCFG, v);
   1160   1.5       pk 		return;
   1161   1.5       pk 	}
   1162   1.5       pk 
   1163   1.5       pk 	v = bus_space_read_4(t, br, BE_BRI_RXCFG);
   1164   1.5       pk 	v &= ~BE_BR_RXCFG_PMISC;
   1165   1.5       pk 	bus_space_write_4(t, br, BE_BRI_RXCFG, v);
   1166   1.5       pk 
   1167   1.1       pk 	if (ifp->if_flags & IFF_ALLMULTI) {
   1168   1.1       pk 		bus_space_write_4(t, br, BE_BRI_HASHTAB0, 0xffff);
   1169   1.1       pk 		bus_space_write_4(t, br, BE_BRI_HASHTAB1, 0xffff);
   1170   1.1       pk 		bus_space_write_4(t, br, BE_BRI_HASHTAB2, 0xffff);
   1171   1.1       pk 		bus_space_write_4(t, br, BE_BRI_HASHTAB3, 0xffff);
   1172   1.1       pk 		return;
   1173   1.1       pk 	}
   1174   1.1       pk 
   1175   1.1       pk 	hash[3] = hash[2] = hash[1] = hash[0] = 0;
   1176   1.1       pk 
   1177   1.2       pk 	ETHER_FIRST_MULTI(step, ec, enm);
   1178   1.1       pk 	while (enm != NULL) {
   1179   1.1       pk 		if (bcmp(enm->enm_addrlo, enm->enm_addrhi, ETHER_ADDR_LEN)) {
   1180   1.1       pk 			/*
   1181   1.1       pk 			 * We must listen to a range of multicast
   1182   1.1       pk 			 * addresses.  For now, just accept all
   1183   1.1       pk 			 * multicasts, rather than trying to set only
   1184   1.1       pk 			 * those filter bits needed to match the range.
   1185   1.1       pk 			 * (At this time, the only use of address
   1186   1.1       pk 			 * ranges is for IP multicast routing, for
   1187   1.1       pk 			 * which the range is big enough to require
   1188   1.1       pk 			 * all bits set.)
   1189   1.1       pk 			 */
   1190   1.1       pk 			bus_space_write_4(t, br, BE_BRI_HASHTAB0, 0xffff);
   1191   1.1       pk 			bus_space_write_4(t, br, BE_BRI_HASHTAB1, 0xffff);
   1192   1.1       pk 			bus_space_write_4(t, br, BE_BRI_HASHTAB2, 0xffff);
   1193   1.1       pk 			bus_space_write_4(t, br, BE_BRI_HASHTAB3, 0xffff);
   1194   1.1       pk 			ifp->if_flags |= IFF_ALLMULTI;
   1195   1.1       pk 			return;
   1196   1.1       pk 		}
   1197   1.1       pk 
   1198   1.1       pk 		crc = 0xffffffff;
   1199   1.1       pk 
   1200   1.1       pk 		for (i = 0; i < ETHER_ADDR_LEN; i++) {
   1201   1.1       pk 			octet = enm->enm_addrlo[i];
   1202   1.1       pk 
   1203   1.1       pk 			for (j = 0; j < 8; j++) {
   1204   1.1       pk 				if ((crc & 1) ^ (octet & 1)) {
   1205   1.1       pk 					crc >>= 1;
   1206   1.1       pk 					crc ^= MC_POLY_LE;
   1207   1.1       pk 				}
   1208   1.1       pk 				else
   1209   1.1       pk 					crc >>= 1;
   1210   1.1       pk 				octet >>= 1;
   1211   1.1       pk 			}
   1212   1.1       pk 		}
   1213   1.1       pk 
   1214   1.1       pk 		crc >>= 26;
   1215   1.1       pk 		hash[crc >> 4] |= 1 << (crc & 0xf);
   1216   1.1       pk 		ETHER_NEXT_MULTI(step, enm);
   1217   1.1       pk 	}
   1218   1.1       pk 
   1219   1.1       pk 	bus_space_write_4(t, br, BE_BRI_HASHTAB0, hash[0]);
   1220   1.1       pk 	bus_space_write_4(t, br, BE_BRI_HASHTAB1, hash[1]);
   1221   1.1       pk 	bus_space_write_4(t, br, BE_BRI_HASHTAB2, hash[2]);
   1222   1.1       pk 	bus_space_write_4(t, br, BE_BRI_HASHTAB3, hash[3]);
   1223   1.1       pk 	ifp->if_flags &= ~IFF_ALLMULTI;
   1224   1.1       pk }
   1225   1.1       pk 
   1226   1.1       pk /*
   1227   1.1       pk  * Set the tcvr to an idle state
   1228   1.1       pk  */
   1229   1.1       pk void
   1230   1.1       pk be_mii_sync(sc)
   1231   1.1       pk 	struct be_softc *sc;
   1232   1.1       pk {
   1233   1.1       pk 	bus_space_tag_t t = sc->sc_bustag;
   1234   1.1       pk 	bus_space_handle_t tr = sc->sc_tr;
   1235  1.10       pk 	int n = 32;
   1236   1.1       pk 
   1237   1.1       pk 	while (n--) {
   1238   1.1       pk 		bus_space_write_4(t, tr, BE_TRI_MGMTPAL,
   1239   1.1       pk 				  MGMT_PAL_INT_MDIO | MGMT_PAL_EXT_MDIO |
   1240   1.1       pk 				  MGMT_PAL_OENAB);
   1241   1.1       pk 		(void)bus_space_read_4(t, tr, BE_TRI_MGMTPAL);
   1242   1.1       pk 		bus_space_write_4(t, tr, BE_TRI_MGMTPAL,
   1243   1.1       pk 				  MGMT_PAL_INT_MDIO | MGMT_PAL_EXT_MDIO |
   1244   1.1       pk 				  MGMT_PAL_OENAB | MGMT_PAL_DCLOCK);
   1245   1.1       pk 		(void)bus_space_read_4(t, tr, BE_TRI_MGMTPAL);
   1246   1.1       pk 	}
   1247   1.1       pk }
   1248   1.1       pk 
   1249  1.11       pk void
   1250  1.11       pk be_pal_gate(sc, phy)
   1251  1.11       pk 	struct be_softc *sc;
   1252  1.11       pk 	int phy;
   1253  1.11       pk {
   1254  1.11       pk 	bus_space_tag_t t = sc->sc_bustag;
   1255  1.11       pk 	bus_space_handle_t tr = sc->sc_tr;
   1256  1.11       pk 	u_int32_t v;
   1257  1.11       pk 
   1258  1.11       pk 	be_mii_sync(sc);
   1259  1.11       pk 
   1260  1.11       pk 	v = ~(TCVR_PAL_EXTLBACK | TCVR_PAL_MSENSE | TCVR_PAL_LTENABLE);
   1261  1.11       pk 	if (phy == BE_PHY_INTERNAL)
   1262  1.11       pk 		v &= ~TCVR_PAL_SERIAL;
   1263  1.11       pk 
   1264  1.11       pk 	bus_space_write_4(t, tr, BE_TRI_TCVRPAL, v);
   1265  1.11       pk 	(void)bus_space_read_4(t, tr, BE_TRI_TCVRPAL);
   1266  1.11       pk }
   1267  1.11       pk 
   1268  1.11       pk #if 0
   1269   1.1       pk /*
   1270   1.1       pk  * Initialize the transceiver and figure out whether we're using the
   1271   1.1       pk  * external or internal one.
   1272   1.1       pk  */
   1273  1.11       pk void be_tcvr_init(struct be_softc *);
   1274   1.1       pk void
   1275   1.1       pk be_tcvr_init(sc)
   1276   1.1       pk 	struct be_softc *sc;
   1277   1.1       pk {
   1278   1.1       pk 	bus_space_tag_t t = sc->sc_bustag;
   1279   1.1       pk 	bus_space_handle_t tr = sc->sc_tr;
   1280   1.1       pk 	u_int32_t v;
   1281   1.1       pk 
   1282   1.1       pk 	be_mii_sync(sc);
   1283   1.1       pk 
   1284   1.1       pk 	if (sc->sc_rev != 1) {
   1285   1.1       pk 		printf("%s: rev %d PAL not supported.\n",
   1286   1.1       pk 			sc->sc_dev.dv_xname,
   1287   1.1       pk 			sc->sc_rev);
   1288   1.1       pk 		return;
   1289   1.1       pk 	}
   1290   1.1       pk 
   1291   1.1       pk 	bus_space_write_4(t, tr, BE_TRI_MGMTPAL,
   1292   1.1       pk 			  MGMT_PAL_INT_MDIO | MGMT_PAL_EXT_MDIO |
   1293   1.1       pk 			  MGMT_PAL_DCLOCK);
   1294   1.1       pk 	(void)bus_space_read_4(t, tr, BE_TRI_MGMTPAL);
   1295   1.1       pk 
   1296   1.1       pk 	bus_space_write_4(t, tr, BE_TRI_MGMTPAL,
   1297   1.1       pk 			  MGMT_PAL_INT_MDIO | MGMT_PAL_EXT_MDIO);
   1298   1.1       pk 	(void)bus_space_read_4(t, tr, BE_TRI_MGMTPAL);
   1299   1.1       pk 	DELAY(200);
   1300   1.1       pk 
   1301   1.1       pk 	v = bus_space_read_4(t, tr, BE_TRI_MGMTPAL);
   1302   1.2       pk #ifdef BEDEBUG
   1303   1.2       pk 	if (sc->sc_debug != 0) {
   1304   1.1       pk 		char bits[64];
   1305   1.1       pk 		printf("be_tcvr_init: MGMTPAL=%s\n",
   1306   1.1       pk 		       bitmask_snprintf(v, MGMT_PAL_BITS, bits, sizeof(bits)));
   1307   1.1       pk 	}
   1308   1.1       pk #endif
   1309  1.10       pk 
   1310   1.2       pk 	if ((v & MGMT_PAL_EXT_MDIO) != 0) {
   1311   1.1       pk 		sc->sc_conf |= BE_CONF_MII;
   1312   1.1       pk 		bus_space_write_4(t, tr, BE_TRI_TCVRPAL,
   1313   1.1       pk 				  ~(TCVR_PAL_EXTLBACK | TCVR_PAL_MSENSE |
   1314   1.1       pk 				    TCVR_PAL_LTENABLE));
   1315   1.1       pk 		(void)bus_space_read_4(t, tr, BE_TRI_TCVRPAL);
   1316   1.2       pk 	} else if ((v & MGMT_PAL_INT_MDIO) != 0) {
   1317   1.1       pk 		bus_space_write_4(t, tr, BE_TRI_TCVRPAL,
   1318   1.1       pk 				  ~(TCVR_PAL_EXTLBACK | TCVR_PAL_MSENSE |
   1319   1.1       pk 				    TCVR_PAL_LTENABLE | TCVR_PAL_SERIAL));
   1320   1.1       pk 		(void)bus_space_read_4(t, tr, BE_TRI_TCVRPAL);
   1321   1.2       pk 	} else {
   1322   1.1       pk 		printf("%s: no internal or external transceiver found.\n",
   1323   1.1       pk 			sc->sc_dev.dv_xname);
   1324   1.1       pk 	}
   1325   1.1       pk }
   1326  1.11       pk #endif
   1327   1.1       pk 
   1328  1.10       pk static int
   1329   1.1       pk be_tcvr_read_bit(sc, phy)
   1330   1.1       pk 	struct be_softc *sc;
   1331   1.1       pk 	int phy;
   1332   1.1       pk {
   1333   1.1       pk 	bus_space_tag_t t = sc->sc_bustag;
   1334   1.1       pk 	bus_space_handle_t tr = sc->sc_tr;
   1335   1.1       pk 	int ret;
   1336   1.1       pk 
   1337   1.1       pk 	if (phy == BE_PHY_INTERNAL) {
   1338   1.1       pk 		bus_space_write_4(t, tr, BE_TRI_MGMTPAL, MGMT_PAL_EXT_MDIO);
   1339   1.1       pk 		(void)bus_space_read_4(t, tr, BE_TRI_MGMTPAL);
   1340   1.1       pk 		bus_space_write_4(t, tr, BE_TRI_MGMTPAL,
   1341   1.1       pk 				  MGMT_PAL_EXT_MDIO | MGMT_PAL_DCLOCK);
   1342   1.1       pk 		(void)bus_space_read_4(t, tr, BE_TRI_MGMTPAL);
   1343   1.1       pk 		ret = (bus_space_read_4(t, tr, BE_TRI_MGMTPAL) &
   1344  1.10       pk 			MGMT_PAL_INT_MDIO) >> MGMT_PAL_INT_MDIO_SHIFT;
   1345   1.1       pk 	} else {
   1346   1.1       pk 		bus_space_write_4(t, tr, BE_TRI_MGMTPAL, MGMT_PAL_INT_MDIO);
   1347   1.1       pk 		(void)bus_space_read_4(t, tr, BE_TRI_MGMTPAL);
   1348   1.1       pk 		ret = (bus_space_read_4(t, tr, BE_TRI_MGMTPAL) &
   1349  1.10       pk 			MGMT_PAL_EXT_MDIO) >> MGMT_PAL_EXT_MDIO_SHIFT;
   1350   1.1       pk 		bus_space_write_4(t, tr, BE_TRI_MGMTPAL,
   1351   1.1       pk 				  MGMT_PAL_INT_MDIO | MGMT_PAL_DCLOCK);
   1352   1.1       pk 		(void)bus_space_read_4(t, tr, BE_TRI_MGMTPAL);
   1353   1.1       pk 	}
   1354   1.1       pk 
   1355   1.1       pk 	return (ret);
   1356   1.1       pk }
   1357   1.1       pk 
   1358  1.10       pk static void
   1359   1.1       pk be_tcvr_write_bit(sc, phy, bit)
   1360   1.1       pk 	struct be_softc *sc;
   1361   1.1       pk 	int phy;
   1362   1.1       pk 	int bit;
   1363   1.1       pk {
   1364   1.1       pk 	bus_space_tag_t t = sc->sc_bustag;
   1365   1.1       pk 	bus_space_handle_t tr = sc->sc_tr;
   1366  1.10       pk 	u_int32_t v;
   1367   1.1       pk 
   1368   1.1       pk 	if (phy == BE_PHY_INTERNAL) {
   1369  1.10       pk 		v = ((bit & 1) << MGMT_PAL_INT_MDIO_SHIFT) |
   1370  1.10       pk 			MGMT_PAL_OENAB | MGMT_PAL_EXT_MDIO;
   1371  1.10       pk 		bus_space_write_4(t, tr, BE_TRI_MGMTPAL, v);
   1372   1.1       pk 		(void)bus_space_read_4(t, tr, BE_TRI_MGMTPAL);
   1373   1.1       pk 
   1374   1.1       pk 		bus_space_write_4(t, tr, BE_TRI_MGMTPAL, bit | MGMT_PAL_DCLOCK);
   1375   1.1       pk 		(void)bus_space_read_4(t, tr, BE_TRI_MGMTPAL);
   1376   1.1       pk 	} else {
   1377  1.10       pk 		v = ((bit & 1) << MGMT_PAL_EXT_MDIO_SHIFT)
   1378  1.10       pk 			| MGMT_PAL_OENAB | MGMT_PAL_INT_MDIO;
   1379  1.10       pk 		bus_space_write_4(t, tr, BE_TRI_MGMTPAL, v);
   1380   1.1       pk 		(void)bus_space_read_4(t, tr, BE_TRI_MGMTPAL);
   1381  1.10       pk 		bus_space_write_4(t, tr, BE_TRI_MGMTPAL, v | MGMT_PAL_DCLOCK);
   1382   1.1       pk 		(void)bus_space_read_4(t, tr, BE_TRI_MGMTPAL);
   1383   1.1       pk 	}
   1384   1.1       pk }
   1385   1.1       pk 
   1386  1.10       pk static void
   1387   1.1       pk be_mii_sendbits(sc, phy, data, nbits)
   1388   1.1       pk 	struct be_softc *sc;
   1389   1.1       pk 	int phy;
   1390   1.1       pk 	u_int32_t data;
   1391   1.1       pk 	int nbits;
   1392   1.1       pk {
   1393   1.1       pk 	int i;
   1394   1.1       pk 
   1395   1.1       pk 	for (i = 1 << (nbits - 1); i != 0; i >>= 1) {
   1396   1.1       pk 		be_tcvr_write_bit(sc, phy, (data & i) != 0);
   1397   1.1       pk 	}
   1398   1.1       pk }
   1399   1.1       pk 
   1400   1.4       pk static int
   1401   1.4       pk be_mii_readreg(self, phy, reg)
   1402   1.1       pk 	struct device *self;
   1403   1.1       pk 	int phy, reg;
   1404   1.1       pk {
   1405   1.1       pk 	struct be_softc *sc = (struct be_softc *)self;
   1406   1.1       pk 	int val = 0, i;
   1407   1.1       pk 
   1408   1.1       pk 	/*
   1409   1.1       pk 	 * Read the PHY register by manually driving the MII control lines.
   1410   1.1       pk 	 */
   1411   1.1       pk 	be_mii_sync(sc);
   1412   1.1       pk 	be_mii_sendbits(sc, phy, MII_COMMAND_START, 2);
   1413   1.1       pk 	be_mii_sendbits(sc, phy, MII_COMMAND_READ, 2);
   1414   1.1       pk 	be_mii_sendbits(sc, phy, phy, 5);
   1415   1.1       pk 	be_mii_sendbits(sc, phy, reg, 5);
   1416   1.1       pk 
   1417   1.1       pk 	(void) be_tcvr_read_bit(sc, phy);
   1418   1.1       pk 	(void) be_tcvr_read_bit(sc, phy);
   1419   1.1       pk 
   1420   1.1       pk 	for (i = 15; i >= 0; i--)
   1421   1.1       pk 		val |= (be_tcvr_read_bit(sc, phy) << i);
   1422   1.1       pk 
   1423   1.1       pk 	(void) be_tcvr_read_bit(sc, phy);
   1424   1.1       pk 	(void) be_tcvr_read_bit(sc, phy);
   1425   1.1       pk 	(void) be_tcvr_read_bit(sc, phy);
   1426   1.1       pk 
   1427   1.1       pk 	return (val);
   1428   1.1       pk }
   1429   1.1       pk 
   1430   1.1       pk void
   1431   1.1       pk be_mii_writereg(self, phy, reg, val)
   1432   1.1       pk 	struct device *self;
   1433   1.1       pk 	int phy, reg, val;
   1434   1.1       pk {
   1435   1.1       pk 	struct be_softc *sc = (struct be_softc *)self;
   1436   1.1       pk 	int i;
   1437   1.1       pk 
   1438   1.1       pk 	/*
   1439   1.1       pk 	 * Write the PHY register by manually driving the MII control lines.
   1440   1.1       pk 	 */
   1441   1.1       pk 	be_mii_sync(sc);
   1442   1.1       pk 	be_mii_sendbits(sc, phy, MII_COMMAND_START, 2);
   1443   1.1       pk 	be_mii_sendbits(sc, phy, MII_COMMAND_WRITE, 2);
   1444   1.1       pk 	be_mii_sendbits(sc, phy, phy, 5);
   1445   1.1       pk 	be_mii_sendbits(sc, phy, reg, 5);
   1446   1.1       pk 
   1447   1.1       pk 	be_tcvr_write_bit(sc, phy, 1);
   1448   1.1       pk 	be_tcvr_write_bit(sc, phy, 0);
   1449   1.1       pk 
   1450   1.1       pk 	for (i = 15; i >= 0; i--)
   1451   1.1       pk 		be_tcvr_write_bit(sc, phy, (val >> i) & 1);
   1452   1.1       pk }
   1453   1.1       pk 
   1454   1.1       pk int
   1455   1.1       pk be_mii_reset(sc, phy)
   1456   1.1       pk 	struct be_softc *sc;
   1457   1.1       pk 	int phy;
   1458   1.1       pk {
   1459   1.1       pk 	int n;
   1460   1.1       pk 
   1461   1.1       pk 	be_mii_writereg((struct device *)sc, phy, MII_BMCR,
   1462   1.1       pk 			BMCR_LOOP | BMCR_PDOWN | BMCR_ISO);
   1463   1.1       pk 	be_mii_writereg((struct device *)sc, phy, MII_BMCR, BMCR_RESET);
   1464   1.1       pk 
   1465   1.1       pk 	for (n = 16; n >= 0; n--) {
   1466   1.1       pk 		int bmcr = be_mii_readreg((struct device *)sc, phy, MII_BMCR);
   1467   1.1       pk 		if ((bmcr & BMCR_RESET) == 0)
   1468   1.1       pk 			break;
   1469   1.1       pk 		DELAY(20);
   1470   1.1       pk 	}
   1471   1.1       pk 	if (n == 0) {
   1472   1.1       pk 		printf("%s: bmcr reset failed\n", sc->sc_dev.dv_xname);
   1473   1.1       pk 		return (EIO);
   1474   1.1       pk 	}
   1475   1.1       pk 	return (0);
   1476   1.1       pk }
   1477   1.1       pk 
   1478   1.1       pk void
   1479  1.10       pk be_mii_statchg(self)
   1480   1.1       pk 	struct device *self;
   1481   1.1       pk {
   1482   1.1       pk 	struct be_softc *sc = (struct be_softc *)self;
   1483  1.10       pk 	bus_space_tag_t t = sc->sc_bustag;
   1484  1.10       pk 	bus_space_handle_t br = sc->sc_br;
   1485  1.11       pk 	u_int instance;
   1486  1.10       pk 	u_int32_t v;
   1487  1.10       pk 
   1488  1.11       pk 	instance = IFM_INST(sc->sc_mii.mii_media.ifm_cur->ifm_media);
   1489  1.11       pk #ifdef DIAGNOSTIC
   1490  1.11       pk 	if (instance > 1)
   1491  1.11       pk 		panic("be_mii_statchg: instance %d out of range", instance);
   1492  1.11       pk #endif
   1493   1.1       pk 
   1494  1.10       pk 	/* Update duplex mode in TX configuration */
   1495  1.10       pk 	v = bus_space_read_4(t, br, BE_BRI_TXCFG);
   1496  1.10       pk 	if ((IFM_OPTIONS(sc->sc_mii.mii_media_active) & IFM_FDX) != 0)
   1497  1.10       pk 		v |= BE_BR_TXCFG_FULLDPLX;
   1498  1.10       pk 	else
   1499  1.10       pk 		v &= ~BE_BR_TXCFG_FULLDPLX;
   1500  1.10       pk 	bus_space_write_4(t, br, BE_BRI_TXCFG, v);
   1501  1.11       pk 
   1502  1.11       pk 	/* Change to appropriate gate in transceiver PAL */
   1503  1.11       pk 	be_pal_gate(sc, sc->sc_phys[instance]);
   1504   1.1       pk }
   1505   1.1       pk 
   1506   1.1       pk void
   1507   1.1       pk be_tick(arg)
   1508   1.1       pk 	void	*arg;
   1509   1.1       pk {
   1510   1.1       pk 	struct be_softc *sc = arg;
   1511   1.1       pk 	int s = splnet();
   1512   1.1       pk 
   1513   1.1       pk 	if ((sc->sc_conf & BE_CONF_MII) != 0)
   1514   1.1       pk 		mii_tick(&sc->sc_mii);
   1515   1.1       pk 	else
   1516   1.1       pk 		be_internal_phy_auto(sc);
   1517   1.1       pk 
   1518   1.1       pk 	splx(s);
   1519   1.1       pk 	timeout(be_tick, sc, hz);
   1520   1.1       pk }
   1521   1.1       pk 
   1522   1.1       pk void
   1523   1.1       pk be_internal_phy_auto(sc)
   1524   1.1       pk 	struct be_softc *sc;
   1525   1.1       pk {
   1526   1.1       pk 	struct ifnet *ifp = &sc->sc_ethercom.ec_if;
   1527   1.1       pk 	int bmcr, bmsr;
   1528  1.10       pk 	int bmcr_s100_bit;
   1529   1.1       pk 
   1530   1.1       pk 	/*
   1531   1.1       pk 	 * Check link status; if we don't have a link, try another
   1532   1.1       pk 	 * speed. We can't detect duplex mode, so half-duplex is
   1533   1.1       pk 	 * what we have to settle for.
   1534   1.1       pk 	 */
   1535   1.1       pk 
   1536   1.1       pk 	/* Only used for automatic media selection */
   1537   1.1       pk 	if (IFM_SUBTYPE(sc->sc_media.ifm_cur->ifm_media) != IFM_AUTO)
   1538   1.1       pk 		return;
   1539   1.1       pk 
   1540   1.1       pk 	/* Don't bother if interface isn't up */
   1541   1.1       pk 	if ((ifp->if_flags & IFF_UP) == 0)
   1542   1.1       pk 		return;
   1543   1.1       pk 
   1544   1.1       pk 	/* Read twice in case the register is latched */
   1545   1.4       pk 	bmsr = be_mii_readreg((struct device *)sc, BE_PHY_INTERNAL, MII_BMSR)|
   1546   1.4       pk 	       be_mii_readreg((struct device *)sc, BE_PHY_INTERNAL, MII_BMSR);
   1547   1.1       pk 
   1548   1.1       pk 	if ((bmsr & BMSR_LINK) != 0) {
   1549   1.1       pk 		/* We have a carrier */
   1550   1.1       pk 		return;
   1551   1.1       pk 	}
   1552   1.1       pk 
   1553  1.10       pk 	/* Note current fast speed bit */
   1554  1.10       pk 	bmcr = be_mii_readreg((struct device *)sc, BE_PHY_INTERNAL, MII_BMCR);
   1555  1.10       pk 	bmcr_s100_bit = bmcr & BMCR_S100;
   1556  1.10       pk 
   1557  1.10       pk 	if (be_mii_reset(sc, BE_PHY_INTERNAL) != 0)
   1558  1.10       pk 		return;
   1559  1.10       pk 
   1560   1.4       pk 	bmcr = be_mii_readreg((struct device *)sc, BE_PHY_INTERNAL, MII_BMCR);
   1561   1.1       pk 	/* Just flip the fast speed bit */
   1562  1.10       pk 	bmcr ^= bmcr_s100_bit;
   1563   1.1       pk 	be_mii_writereg((struct device *)sc, BE_PHY_INTERNAL, MII_BMCR, bmcr);
   1564   1.1       pk }
   1565   1.1       pk 
   1566   1.1       pk /*
   1567   1.1       pk  * Get current media settings.
   1568   1.1       pk  */
   1569   1.1       pk void
   1570   1.1       pk be_ifmedia_sts(ifp, ifmr)
   1571   1.1       pk 	struct ifnet *ifp;
   1572   1.1       pk 	struct ifmediareq *ifmr;
   1573   1.1       pk {
   1574   1.1       pk 	struct be_softc *sc = ifp->if_softc;
   1575  1.10       pk 	int media_active, media_status;
   1576   1.1       pk 	int bmcr, bmsr;
   1577   1.1       pk 
   1578   1.1       pk 	if ((sc->sc_conf & BE_CONF_MII) != 0) {
   1579   1.1       pk 		mii_pollstat(&sc->sc_mii);
   1580   1.1       pk 		ifmr->ifm_status = sc->sc_mii.mii_media_status;
   1581   1.1       pk 		ifmr->ifm_active = sc->sc_mii.mii_media_active;
   1582   1.1       pk 		return;
   1583   1.1       pk 	}
   1584   1.1       pk 
   1585  1.10       pk 	media_status = IFM_AVALID;
   1586  1.10       pk 	media_active = 0;
   1587  1.10       pk 
   1588   1.1       pk 	/*
   1589   1.1       pk 	 * Internal transceiver; do the work here.
   1590   1.1       pk 	 */
   1591   1.4       pk 	bmcr = be_mii_readreg((struct device *)sc, BE_PHY_INTERNAL, MII_BMCR);
   1592   1.1       pk 
   1593   1.1       pk 	switch (bmcr & (BMCR_S100 | BMCR_FDX)) {
   1594   1.1       pk 	case (BMCR_S100 | BMCR_FDX):
   1595  1.10       pk 		media_active = IFM_ETHER | IFM_100_TX | IFM_FDX;
   1596   1.1       pk 		break;
   1597   1.1       pk 	case BMCR_S100:
   1598  1.10       pk 		media_active = IFM_ETHER | IFM_100_TX | IFM_HDX;
   1599   1.1       pk 		break;
   1600   1.1       pk 	case BMCR_FDX:
   1601  1.10       pk 		media_active = IFM_ETHER | IFM_10_T | IFM_FDX;
   1602   1.1       pk 		break;
   1603   1.1       pk 	case 0:
   1604  1.10       pk 		media_active = IFM_ETHER | IFM_10_T | IFM_HDX;
   1605   1.1       pk 		break;
   1606   1.1       pk 	}
   1607   1.1       pk 
   1608   1.1       pk 	/* Read twice in case the register is latched */
   1609   1.4       pk 	bmsr = be_mii_readreg((struct device *)sc, BE_PHY_INTERNAL, MII_BMSR)|
   1610   1.4       pk 	       be_mii_readreg((struct device *)sc, BE_PHY_INTERNAL, MII_BMSR);
   1611   1.1       pk 	if (bmsr & BMSR_LINK)
   1612  1.11       pk 		media_status |=  IFM_ACTIVE;
   1613  1.10       pk 
   1614  1.10       pk 	ifmr->ifm_status = media_status;
   1615  1.10       pk 	ifmr->ifm_active = media_active;
   1616   1.1       pk }
   1617   1.1       pk 
   1618   1.1       pk /*
   1619   1.1       pk  * Set media options.
   1620   1.1       pk  */
   1621   1.1       pk int
   1622   1.1       pk be_ifmedia_upd(ifp)
   1623   1.1       pk 	struct ifnet *ifp;
   1624   1.1       pk {
   1625   1.1       pk 	struct be_softc *sc = ifp->if_softc;
   1626   1.1       pk 	struct ifmedia *ifm = &sc->sc_media;
   1627   1.1       pk 	int newmedia = ifm->ifm_media;
   1628  1.11       pk 	int n, error, bmcr;
   1629   1.1       pk 	char *speed, *mode;
   1630  1.10       pk 	bus_space_tag_t t;
   1631  1.10       pk 	bus_space_handle_t br;
   1632   1.1       pk 	u_int32_t v;
   1633  1.11       pk 	u_int instance, phy;
   1634  1.11       pk 
   1635  1.11       pk 	instance = IFM_INST(sc->sc_mii.mii_media.ifm_cur->ifm_media);
   1636  1.11       pk 
   1637  1.11       pk #ifdef DIAGNOSTIC
   1638  1.11       pk 	if (instance > 1)
   1639  1.11       pk 		panic("be_mii_statchg: instance %d out of range", instance);
   1640  1.11       pk #endif
   1641  1.11       pk 
   1642  1.11       pk 	phy = sc->sc_phys[instance];
   1643   1.1       pk 
   1644   1.1       pk 	if (IFM_TYPE(newmedia) != IFM_ETHER)
   1645   1.1       pk 		return (EINVAL);
   1646   1.1       pk 
   1647  1.11       pk 	if ((error = mii_mediachg(&sc->sc_mii)) != 0)
   1648  1.11       pk 		return (error);
   1649  1.11       pk 
   1650  1.11       pk 	if (phy == BE_PHY_EXTERNAL) {
   1651  1.11       pk 		/* Isolate the internal transceiver */
   1652  1.11       pk 		be_mii_writereg((struct device *)sc,
   1653  1.11       pk 				BE_PHY_INTERNAL, MII_BMCR, BMCR_ISO);
   1654  1.11       pk 		sc->sc_conf |= BE_CONF_MII;
   1655  1.11       pk 		return (0);
   1656  1.11       pk 	}
   1657  1.11       pk 
   1658   1.1       pk 
   1659   1.1       pk 	/*
   1660   1.1       pk 	 * The rest of this routine is devoted to the
   1661   1.1       pk 	 * not-quite-a-phy internal transceiver case.
   1662   1.1       pk 	 */
   1663  1.10       pk 	t = sc->sc_bustag;
   1664  1.10       pk 	br = sc->sc_br;
   1665  1.11       pk 
   1666  1.11       pk 	/* Mark out current configuration */
   1667  1.11       pk 	sc->sc_conf &= ~BE_CONF_MII;
   1668  1.11       pk 
   1669  1.11       pk 	/* Change to appropriate gate in transceiver PAL */
   1670  1.11       pk 	be_pal_gate(sc, phy);
   1671   1.1       pk 
   1672   1.1       pk 	/* Why must we reset the device? */
   1673   1.1       pk 	if ((error = be_mii_reset(sc, phy)) != 0)
   1674   1.1       pk 		return (error);
   1675   1.1       pk 
   1676   1.1       pk 	bmcr = be_mii_readreg((struct device *)sc, phy, MII_BMCR);
   1677   1.1       pk 
   1678   1.1       pk 	if (IFM_SUBTYPE(newmedia) == IFM_100_TX) {
   1679   1.1       pk 		bmcr |= BMCR_S100;
   1680   1.1       pk 		speed = "100baseTX";
   1681   1.1       pk 	} else if (IFM_SUBTYPE(newmedia) == IFM_10_T) {
   1682   1.1       pk 		bmcr &= ~BMCR_S100;
   1683   1.1       pk 		speed = "10baseT";
   1684   1.1       pk 	} else {
   1685   1.1       pk 		speed = "auto sense";
   1686   1.1       pk 	}
   1687   1.1       pk 
   1688   1.1       pk 	printf("%s: selecting %s", sc->sc_dev.dv_xname, speed);
   1689   1.1       pk 
   1690   1.1       pk 	v = bus_space_read_4(t, br, BE_BRI_TXCFG);
   1691   1.1       pk 	if ((IFM_OPTIONS(newmedia) & IFM_FDX) != 0) {
   1692   1.1       pk 		bmcr |= BMCR_FDX;
   1693   1.1       pk 		v |= BE_BR_TXCFG_FULLDPLX;
   1694   1.1       pk 		mode = "full";
   1695   1.1       pk 	} else {
   1696   1.1       pk 		bmcr &= ~BMCR_FDX;
   1697   1.1       pk 		v &= ~BE_BR_TXCFG_FULLDPLX;
   1698   1.1       pk 		mode = "half";
   1699   1.1       pk 	}
   1700   1.1       pk 	bus_space_write_4(t, br, BE_BRI_TXCFG, v);
   1701   1.1       pk 	printf(" %s-duplex\n", mode);
   1702   1.1       pk 
   1703   1.1       pk 	/* Select the new mode and take out of isolation */
   1704   1.1       pk 	be_mii_writereg((struct device *)sc, phy, MII_BMCR, bmcr & ~BMCR_ISO);
   1705   1.1       pk 
   1706   1.1       pk 	for (n = 32; n >= 0; n--) {
   1707   1.1       pk 		bmcr = be_mii_readreg((struct device *)sc, phy, MII_BMCR);
   1708   1.1       pk 		if ((bmcr & BMCR_ISO) == 0)
   1709   1.1       pk 			break;
   1710   1.1       pk 		DELAY(20);
   1711   1.1       pk 	}
   1712   1.1       pk 	if (n == 0) {
   1713   1.1       pk 		printf("%s: bmcr unisolate failed\n", sc->sc_dev.dv_xname);
   1714   1.1       pk 		return (EIO);
   1715   1.1       pk 	}
   1716   1.1       pk 
   1717   1.1       pk 	return (0);
   1718   1.1       pk }
   1719