Home | History | Annotate | Line # | Download | only in sbus
be.c revision 1.27
      1  1.27      eeh /*	$NetBSD: be.c,v 1.27 2001/09/12 19:35:35 eeh Exp $	*/
      2   1.1       pk 
      3   1.1       pk /*-
      4   1.1       pk  * Copyright (c) 1999 The NetBSD Foundation, Inc.
      5   1.1       pk  * All rights reserved.
      6   1.1       pk  *
      7   1.1       pk  * This code is derived from software contributed to The NetBSD Foundation
      8   1.1       pk  * by Paul Kranenburg.
      9   1.1       pk  *
     10   1.1       pk  * Redistribution and use in source and binary forms, with or without
     11   1.1       pk  * modification, are permitted provided that the following conditions
     12   1.1       pk  * are met:
     13   1.1       pk  * 1. Redistributions of source code must retain the above copyright
     14   1.1       pk  *    notice, this list of conditions and the following disclaimer.
     15   1.1       pk  * 2. Redistributions in binary form must reproduce the above copyright
     16   1.1       pk  *    notice, this list of conditions and the following disclaimer in the
     17   1.1       pk  *    documentation and/or other materials provided with the distribution.
     18   1.1       pk  * 3. All advertising materials mentioning features or use of this software
     19   1.1       pk  *    must display the following acknowledgement:
     20   1.1       pk  *        This product includes software developed by the NetBSD
     21   1.1       pk  *        Foundation, Inc. and its contributors.
     22   1.1       pk  * 4. Neither the name of The NetBSD Foundation nor the names of its
     23   1.1       pk  *    contributors may be used to endorse or promote products derived
     24   1.1       pk  *    from this software without specific prior written permission.
     25   1.1       pk  *
     26   1.1       pk  * THIS SOFTWARE IS PROVIDED BY THE NETBSD FOUNDATION, INC. AND CONTRIBUTORS
     27   1.1       pk  * ``AS IS'' AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED
     28   1.1       pk  * TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR
     29   1.1       pk  * PURPOSE ARE DISCLAIMED.  IN NO EVENT SHALL THE FOUNDATION OR CONTRIBUTORS
     30   1.1       pk  * BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR
     31   1.1       pk  * CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF
     32   1.1       pk  * SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS
     33   1.1       pk  * INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN
     34   1.1       pk  * CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE)
     35   1.1       pk  * ARISING IN ANY WAY OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE
     36   1.1       pk  * POSSIBILITY OF SUCH DAMAGE.
     37   1.1       pk  */
     38   1.1       pk 
     39   1.1       pk /*
     40   1.1       pk  * Copyright (c) 1998 Theo de Raadt and Jason L. Wright.
     41   1.1       pk  * All rights reserved.
     42   1.1       pk  *
     43   1.1       pk  * Redistribution and use in source and binary forms, with or without
     44   1.1       pk  * modification, are permitted provided that the following conditions
     45   1.1       pk  * are met:
     46   1.1       pk  * 1. Redistributions of source code must retain the above copyright
     47   1.1       pk  *    notice, this list of conditions and the following disclaimer.
     48   1.1       pk  * 2. Redistributions in binary form must reproduce the above copyright
     49   1.1       pk  *    notice, this list of conditions and the following disclaimer in the
     50   1.1       pk  *    documentation and/or other materials provided with the distribution.
     51   1.1       pk  * 3. The name of the authors may not be used to endorse or promote products
     52   1.1       pk  *    derived from this software without specific prior written permission.
     53   1.1       pk  *
     54   1.1       pk  * THIS SOFTWARE IS PROVIDED BY THE AUTHORS ``AS IS'' AND ANY EXPRESS OR
     55   1.1       pk  * IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE IMPLIED WARRANTIES
     56   1.1       pk  * OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE ARE DISCLAIMED.
     57   1.1       pk  * IN NO EVENT SHALL THE AUTHORS BE LIABLE FOR ANY DIRECT, INDIRECT,
     58   1.1       pk  * INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT
     59   1.1       pk  * NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE,
     60   1.1       pk  * DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY
     61   1.1       pk  * THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
     62   1.1       pk  * (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF
     63   1.1       pk  * THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
     64   1.1       pk  */
     65   1.1       pk 
     66   1.1       pk #include "opt_ddb.h"
     67   1.1       pk #include "opt_inet.h"
     68   1.1       pk #include "opt_ccitt.h"
     69   1.1       pk #include "opt_llc.h"
     70   1.1       pk #include "opt_ns.h"
     71   1.1       pk #include "bpfilter.h"
     72   1.1       pk #include "rnd.h"
     73   1.1       pk 
     74   1.1       pk #include <sys/param.h>
     75   1.1       pk #include <sys/systm.h>
     76  1.17  thorpej #include <sys/callout.h>
     77   1.1       pk #include <sys/kernel.h>
     78   1.1       pk #include <sys/errno.h>
     79   1.1       pk #include <sys/ioctl.h>
     80   1.1       pk #include <sys/mbuf.h>
     81   1.1       pk #include <sys/socket.h>
     82   1.1       pk #include <sys/syslog.h>
     83   1.1       pk #include <sys/device.h>
     84   1.1       pk #include <sys/malloc.h>
     85   1.1       pk #if NRND > 0
     86   1.1       pk #include <sys/rnd.h>
     87   1.1       pk #endif
     88   1.1       pk 
     89   1.1       pk #include <net/if.h>
     90   1.1       pk #include <net/if_dl.h>
     91   1.1       pk #include <net/if_types.h>
     92   1.1       pk #include <net/netisr.h>
     93   1.1       pk #include <net/if_media.h>
     94   1.1       pk #include <net/if_ether.h>
     95   1.1       pk 
     96   1.1       pk #ifdef INET
     97   1.1       pk #include <netinet/in.h>
     98   1.1       pk #include <netinet/if_inarp.h>
     99   1.1       pk #include <netinet/in_systm.h>
    100   1.1       pk #include <netinet/in_var.h>
    101   1.1       pk #include <netinet/ip.h>
    102   1.1       pk #endif
    103   1.1       pk 
    104   1.3       pk #ifdef NS
    105   1.3       pk #include <netns/ns.h>
    106   1.3       pk #include <netns/ns_if.h>
    107   1.3       pk #endif
    108   1.3       pk 
    109   1.1       pk #if NBPFILTER > 0
    110   1.1       pk #include <net/bpf.h>
    111   1.1       pk #include <net/bpfdesc.h>
    112   1.1       pk #endif
    113   1.1       pk 
    114  1.21       pk #include <machine/bus.h>
    115  1.21       pk #include <machine/intr.h>
    116   1.1       pk #include <machine/autoconf.h>
    117   1.1       pk 
    118   1.1       pk #include <dev/sbus/sbusvar.h>
    119   1.1       pk 
    120   1.1       pk #include <dev/mii/mii.h>
    121   1.1       pk #include <dev/mii/miivar.h>
    122   1.1       pk 
    123   1.1       pk #include <dev/sbus/qecreg.h>
    124   1.1       pk #include <dev/sbus/qecvar.h>
    125   1.1       pk #include <dev/sbus/bereg.h>
    126   1.1       pk 
    127   1.1       pk struct be_softc {
    128   1.1       pk 	struct	device	sc_dev;
    129   1.1       pk 	struct	sbusdev sc_sd;		/* sbus device */
    130   1.1       pk 	bus_space_tag_t	sc_bustag;	/* bus & dma tags */
    131   1.1       pk 	bus_dma_tag_t	sc_dmatag;
    132  1.18       pk 	bus_dmamap_t	sc_dmamap;
    133   1.1       pk 	struct	ethercom sc_ethercom;
    134   1.1       pk 	/*struct	ifmedia sc_ifmedia;	-* interface media */
    135   1.1       pk 	struct mii_data	sc_mii;		/* MII media control */
    136   1.1       pk #define sc_media	sc_mii.mii_media/* shorthand */
    137  1.11       pk 	int		sc_phys[2];	/* MII instance -> phy */
    138   1.1       pk 
    139  1.17  thorpej 	struct callout sc_tick_ch;
    140  1.17  thorpej 
    141  1.12       pk 	/*
    142  1.12       pk 	 * Some `mii_softc' items we need to emulate MII operation
    143  1.12       pk 	 * for our internal transceiver.
    144  1.12       pk 	 */
    145  1.12       pk 	int		sc_mii_inst;	/* instance of internal phy */
    146  1.12       pk 	int		sc_mii_active;	/* currently active medium */
    147  1.12       pk 	int		sc_mii_ticks;	/* tick counter */
    148  1.13       pk 	int		sc_mii_flags;	/* phy status flags */
    149  1.13       pk #define MIIF_HAVELINK	0x04000000
    150  1.13       pk 	int		sc_intphy_curspeed;	/* Established link speed */
    151  1.12       pk 
    152   1.1       pk 	struct	qec_softc *sc_qec;	/* QEC parent */
    153   1.1       pk 
    154   1.1       pk 	bus_space_handle_t	sc_qr;	/* QEC registers */
    155   1.1       pk 	bus_space_handle_t	sc_br;	/* BE registers */
    156   1.1       pk 	bus_space_handle_t	sc_cr;	/* channel registers */
    157   1.1       pk 	bus_space_handle_t	sc_tr;	/* transceiver registers */
    158   1.1       pk 
    159   1.1       pk 	u_int	sc_rev;
    160   1.1       pk 
    161   1.1       pk 	int	sc_channel;		/* channel number */
    162   1.1       pk 	int	sc_burst;
    163   1.1       pk 
    164   1.2       pk 	struct  qec_ring	sc_rb;	/* Packet Ring Buffer */
    165   1.1       pk 
    166   1.1       pk 	/* MAC address */
    167   1.1       pk 	u_int8_t sc_enaddr[6];
    168   1.1       pk };
    169   1.1       pk 
    170   1.1       pk int	bematch __P((struct device *, struct cfdata *, void *));
    171   1.1       pk void	beattach __P((struct device *, struct device *, void *));
    172   1.1       pk 
    173   1.1       pk void	beinit __P((struct be_softc *));
    174   1.1       pk void	bestart __P((struct ifnet *));
    175   1.1       pk void	bestop __P((struct be_softc *));
    176   1.1       pk void	bewatchdog __P((struct ifnet *));
    177   1.1       pk int	beioctl __P((struct ifnet *, u_long, caddr_t));
    178   1.1       pk void	bereset __P((struct be_softc *));
    179   1.1       pk 
    180   1.1       pk int	beintr __P((void *));
    181   1.1       pk int	berint __P((struct be_softc *));
    182   1.1       pk int	betint __P((struct be_softc *));
    183   1.1       pk int	beqint __P((struct be_softc *, u_int32_t));
    184   1.1       pk int	beeint __P((struct be_softc *, u_int32_t));
    185   1.1       pk 
    186   1.1       pk static void	be_read __P((struct be_softc *, int, int));
    187   1.1       pk static int	be_put __P((struct be_softc *, int, struct mbuf *));
    188   1.1       pk static struct mbuf *be_get __P((struct be_softc *, int, int));
    189   1.1       pk 
    190  1.11       pk void	be_pal_gate __P((struct be_softc *, int));
    191   1.1       pk 
    192   1.1       pk /* ifmedia callbacks */
    193   1.1       pk void	be_ifmedia_sts __P((struct ifnet *, struct ifmediareq *));
    194   1.1       pk int	be_ifmedia_upd __P((struct ifnet *));
    195   1.2       pk 
    196   1.1       pk void	be_mcreset __P((struct be_softc *));
    197   1.1       pk 
    198   1.1       pk /* MII methods & callbacks */
    199   1.1       pk static int	be_mii_readreg __P((struct device *, int, int));
    200   1.1       pk static void	be_mii_writereg __P((struct device *, int, int, int));
    201  1.10       pk static void	be_mii_statchg __P((struct device *));
    202   1.1       pk 
    203   1.1       pk /* MII helpers */
    204   1.1       pk static void	be_mii_sync __P((struct be_softc *));
    205   1.1       pk static void	be_mii_sendbits __P((struct be_softc *, int, u_int32_t, int));
    206   1.1       pk static int	be_mii_reset __P((struct be_softc *, int));
    207   1.1       pk static int	be_tcvr_read_bit __P((struct be_softc *, int));
    208   1.1       pk static void	be_tcvr_write_bit __P((struct be_softc *, int, int));
    209   1.1       pk 
    210  1.12       pk void	be_tick __P((void *));
    211  1.12       pk void	be_intphy_auto __P((struct be_softc *));
    212  1.12       pk void	be_intphy_status __P((struct be_softc *));
    213  1.12       pk int	be_intphy_service __P((struct be_softc *, struct mii_data *, int));
    214   1.1       pk 
    215   1.1       pk 
    216   1.1       pk struct cfattach be_ca = {
    217   1.1       pk 	sizeof(struct be_softc), bematch, beattach
    218   1.1       pk };
    219   1.1       pk 
    220   1.1       pk int
    221   1.1       pk bematch(parent, cf, aux)
    222   1.1       pk 	struct device *parent;
    223   1.1       pk 	struct cfdata *cf;
    224   1.1       pk 	void *aux;
    225   1.1       pk {
    226   1.1       pk 	struct sbus_attach_args *sa = aux;
    227   1.1       pk 
    228   1.1       pk 	return (strcmp(cf->cf_driver->cd_name, sa->sa_name) == 0);
    229   1.1       pk }
    230   1.1       pk 
    231   1.1       pk void
    232   1.1       pk beattach(parent, self, aux)
    233   1.1       pk 	struct device *parent, *self;
    234   1.1       pk 	void *aux;
    235   1.1       pk {
    236   1.1       pk 	struct sbus_attach_args *sa = aux;
    237   1.1       pk 	struct qec_softc *qec = (struct qec_softc *)parent;
    238   1.1       pk 	struct be_softc *sc = (struct be_softc *)self;
    239   1.1       pk 	struct ifnet *ifp = &sc->sc_ethercom.ec_if;
    240   1.1       pk 	struct mii_data *mii = &sc->sc_mii;
    241  1.11       pk 	struct mii_softc *child;
    242   1.1       pk 	int node = sa->sa_node;
    243  1.18       pk 	bus_dma_tag_t dmatag = sa->sa_dmatag;
    244   1.1       pk 	bus_dma_segment_t seg;
    245   1.1       pk 	bus_size_t size;
    246  1.18       pk 	int instance;
    247   1.1       pk 	int rseg, error;
    248  1.11       pk 	u_int32_t v;
    249   1.1       pk 	extern void myetheraddr __P((u_char *));
    250   1.1       pk 
    251   1.1       pk 	if (sa->sa_nreg < 3) {
    252   1.1       pk 		printf("%s: only %d register sets\n",
    253   1.1       pk 			self->dv_xname, sa->sa_nreg);
    254   1.1       pk 		return;
    255   1.1       pk 	}
    256   1.1       pk 
    257   1.1       pk 	if (bus_space_map2(sa->sa_bustag,
    258   1.1       pk 			  (bus_type_t)sa->sa_reg[0].sbr_slot,
    259   1.1       pk 			  (bus_addr_t)sa->sa_reg[0].sbr_offset,
    260   1.1       pk 			  (bus_size_t)sa->sa_reg[0].sbr_size,
    261   1.1       pk 			  BUS_SPACE_MAP_LINEAR, 0, &sc->sc_cr) != 0) {
    262   1.1       pk 		printf("beattach: cannot map registers\n");
    263   1.1       pk 		return;
    264   1.1       pk 	}
    265   1.1       pk 
    266   1.1       pk 	if (bus_space_map2(sa->sa_bustag,
    267   1.1       pk 			  (bus_type_t)sa->sa_reg[1].sbr_slot,
    268   1.1       pk 			  (bus_addr_t)sa->sa_reg[1].sbr_offset,
    269   1.1       pk 			  (bus_size_t)sa->sa_reg[1].sbr_size,
    270   1.1       pk 			  BUS_SPACE_MAP_LINEAR, 0, &sc->sc_br) != 0) {
    271   1.1       pk 		printf("beattach: cannot map registers\n");
    272   1.1       pk 		return;
    273   1.1       pk 	}
    274   1.1       pk 
    275   1.1       pk 	if (bus_space_map2(sa->sa_bustag,
    276   1.1       pk 			  (bus_type_t)sa->sa_reg[2].sbr_slot,
    277   1.1       pk 			  (bus_addr_t)sa->sa_reg[2].sbr_offset,
    278   1.1       pk 			  (bus_size_t)sa->sa_reg[2].sbr_size,
    279   1.1       pk 			  BUS_SPACE_MAP_LINEAR, 0, &sc->sc_tr) != 0) {
    280   1.1       pk 		printf("beattach: cannot map registers\n");
    281   1.1       pk 		return;
    282   1.1       pk 	}
    283   1.1       pk 
    284  1.27      eeh 	sc->sc_bustag = sa->sa_bustag;
    285   1.1       pk 	sc->sc_qec = qec;
    286   1.1       pk 	sc->sc_qr = qec->sc_regs;
    287   1.1       pk 
    288   1.1       pk 	sc->sc_rev = getpropint(node, "board-version", -1);
    289   1.1       pk 	printf(" rev %x", sc->sc_rev);
    290   1.1       pk 
    291   1.1       pk 	bestop(sc);
    292   1.1       pk 
    293   1.1       pk 	sc->sc_channel = getpropint(node, "channel#", -1);
    294   1.1       pk 	if (sc->sc_channel == -1)
    295   1.1       pk 		sc->sc_channel = 0;
    296   1.1       pk 
    297   1.1       pk 	sc->sc_burst = getpropint(node, "burst-sizes", -1);
    298   1.1       pk 	if (sc->sc_burst == -1)
    299   1.1       pk 		sc->sc_burst = qec->sc_burst;
    300   1.1       pk 
    301   1.1       pk 	/* Clamp at parent's burst sizes */
    302   1.1       pk 	sc->sc_burst &= qec->sc_burst;
    303   1.1       pk 
    304   1.9       pk 	/* Establish interrupt handler */
    305   1.9       pk 	if (sa->sa_nintr)
    306  1.21       pk 		(void)bus_intr_establish(sa->sa_bustag, sa->sa_pri, IPL_NET,
    307   1.9       pk 					 0, beintr, sc);
    308   1.1       pk 
    309   1.1       pk 	myetheraddr(sc->sc_enaddr);
    310   1.1       pk 	printf(" address %s\n", ether_sprintf(sc->sc_enaddr));
    311   1.1       pk 
    312   1.1       pk 	/*
    313   1.1       pk 	 * Allocate descriptor ring and buffers.
    314   1.1       pk 	 */
    315   1.2       pk 
    316   1.2       pk 	/* for now, allocate as many bufs as there are ring descriptors */
    317   1.2       pk 	sc->sc_rb.rb_ntbuf = QEC_XD_RING_MAXSIZE;
    318   1.2       pk 	sc->sc_rb.rb_nrbuf = QEC_XD_RING_MAXSIZE;
    319   1.1       pk 
    320   1.1       pk 	size =	QEC_XD_RING_MAXSIZE * sizeof(struct qec_xd) +
    321   1.1       pk 		QEC_XD_RING_MAXSIZE * sizeof(struct qec_xd) +
    322   1.2       pk 		sc->sc_rb.rb_ntbuf * BE_PKT_BUF_SZ +
    323   1.2       pk 		sc->sc_rb.rb_nrbuf * BE_PKT_BUF_SZ;
    324  1.18       pk 
    325  1.19       pk 	/* Get a DMA handle */
    326  1.19       pk 	if ((error = bus_dmamap_create(dmatag, size, 1, size, 0,
    327  1.18       pk 				    BUS_DMA_NOWAIT, &sc->sc_dmamap)) != 0) {
    328  1.18       pk 		printf("%s: DMA map create error %d\n", self->dv_xname, error);
    329  1.18       pk 		return;
    330  1.18       pk 	}
    331  1.18       pk 
    332  1.18       pk 	/* Allocate DMA buffer */
    333  1.20       pk 	if ((error = bus_dmamem_alloc(sa->sa_dmatag, size, 0, 0,
    334   1.1       pk 				      &seg, 1, &rseg, BUS_DMA_NOWAIT)) != 0) {
    335   1.1       pk 		printf("%s: DMA buffer alloc error %d\n",
    336   1.1       pk 			self->dv_xname, error);
    337   1.1       pk 		return;
    338   1.1       pk 	}
    339  1.18       pk 
    340  1.18       pk 	/* Map DMA memory in CPU addressable space */
    341   1.1       pk 	if ((error = bus_dmamem_map(sa->sa_dmatag, &seg, rseg, size,
    342   1.2       pk 			            &sc->sc_rb.rb_membase,
    343   1.1       pk 			            BUS_DMA_NOWAIT|BUS_DMA_COHERENT)) != 0) {
    344   1.1       pk 		printf("%s: DMA buffer map error %d\n",
    345   1.1       pk 			self->dv_xname, error);
    346   1.1       pk 		bus_dmamem_free(sa->sa_dmatag, &seg, rseg);
    347  1.25  thorpej 		return;
    348  1.25  thorpej 	}
    349  1.25  thorpej 
    350  1.25  thorpej 	/* Load the buffer */
    351  1.25  thorpej 	if ((error = bus_dmamap_load(dmatag, sc->sc_dmamap,
    352  1.25  thorpej 				     sc->sc_rb.rb_membase, size, NULL,
    353  1.25  thorpej 				     BUS_DMA_NOWAIT)) != 0) {
    354  1.25  thorpej 		printf("%s: DMA buffer map load error %d\n",
    355  1.25  thorpej 			self->dv_xname, error);
    356  1.25  thorpej 		bus_dmamem_unmap(dmatag, sc->sc_rb.rb_membase, size);
    357  1.25  thorpej 		bus_dmamem_free(dmatag, &seg, rseg);
    358   1.1       pk 		return;
    359   1.1       pk 	}
    360  1.26       pk 	sc->sc_rb.rb_dmabase = sc->sc_dmamap->dm_segs[0].ds_addr;
    361   1.1       pk 
    362   1.1       pk 	/*
    363   1.1       pk 	 * Initialize our media structures and MII info.
    364   1.1       pk 	 */
    365   1.1       pk 	mii->mii_ifp = ifp;
    366   1.1       pk 	mii->mii_readreg = be_mii_readreg;
    367   1.1       pk 	mii->mii_writereg = be_mii_writereg;
    368  1.10       pk 	mii->mii_statchg = be_mii_statchg;
    369   1.1       pk 
    370   1.1       pk 	ifmedia_init(&mii->mii_media, 0, be_ifmedia_upd, be_ifmedia_sts);
    371   1.1       pk 
    372  1.17  thorpej 	callout_init(&sc->sc_tick_ch);
    373  1.17  thorpej 
    374  1.11       pk 	/*
    375  1.11       pk 	 * Initialize transceiver and determine which PHY connection to use.
    376  1.11       pk 	 */
    377  1.11       pk 	be_mii_sync(sc);
    378  1.11       pk 	v = bus_space_read_4(sc->sc_bustag, sc->sc_tr, BE_TRI_MGMTPAL);
    379  1.11       pk 
    380  1.11       pk 	instance = 0;
    381  1.11       pk 
    382  1.11       pk 	if ((v & MGMT_PAL_EXT_MDIO) != 0) {
    383  1.10       pk 
    384  1.14  thorpej 		mii_attach(&sc->sc_dev, mii, 0xffffffff, BE_PHY_EXTERNAL,
    385  1.15  thorpej 		    MII_OFFSET_ANY, 0);
    386   1.1       pk 
    387  1.11       pk 		child = LIST_FIRST(&mii->mii_phys);
    388  1.11       pk 		if (child == NULL) {
    389   1.1       pk 			/* No PHY attached */
    390  1.11       pk 			ifmedia_add(&sc->sc_media,
    391  1.11       pk 				    IFM_MAKEWORD(IFM_ETHER,IFM_NONE,0,instance),
    392  1.11       pk 				    0, NULL);
    393  1.11       pk 			ifmedia_set(&sc->sc_media,
    394  1.11       pk 				   IFM_MAKEWORD(IFM_ETHER,IFM_NONE,0,instance));
    395   1.1       pk 		} else {
    396   1.1       pk 			/*
    397  1.11       pk 			 * Note: we support just one PHY on the external
    398  1.11       pk 			 * MII connector.
    399  1.11       pk 			 */
    400  1.11       pk #ifdef DIAGNOSTIC
    401  1.11       pk 			if (LIST_NEXT(child, mii_list) != NULL) {
    402  1.11       pk 				printf("%s: spurious MII device %s attached\n",
    403  1.11       pk 				       sc->sc_dev.dv_xname,
    404  1.11       pk 				       child->mii_dev.dv_xname);
    405  1.11       pk 			}
    406  1.11       pk #endif
    407  1.11       pk 			if (child->mii_phy != BE_PHY_EXTERNAL ||
    408  1.11       pk 			    child->mii_inst > 0) {
    409  1.11       pk 				printf("%s: cannot accomodate MII device %s"
    410  1.11       pk 				       " at phy %d, instance %d\n",
    411  1.11       pk 				       sc->sc_dev.dv_xname,
    412  1.11       pk 				       child->mii_dev.dv_xname,
    413  1.11       pk 				       child->mii_phy, child->mii_inst);
    414  1.11       pk 			} else {
    415  1.11       pk 				sc->sc_phys[instance] = child->mii_phy;
    416  1.11       pk 			}
    417  1.11       pk 
    418  1.11       pk 			/*
    419   1.1       pk 			 * XXX - we can really do the following ONLY if the
    420   1.1       pk 			 * phy indeed has the auto negotiation capability!!
    421   1.1       pk 			 */
    422  1.11       pk 			ifmedia_set(&sc->sc_media,
    423  1.11       pk 				   IFM_MAKEWORD(IFM_ETHER,IFM_AUTO,0,instance));
    424  1.11       pk 
    425  1.11       pk 			/* Mark our current media setting */
    426  1.11       pk 			be_pal_gate(sc, BE_PHY_EXTERNAL);
    427  1.11       pk 			instance++;
    428   1.1       pk 		}
    429  1.11       pk 
    430  1.11       pk 	}
    431  1.11       pk 
    432  1.11       pk 	if ((v & MGMT_PAL_INT_MDIO) != 0) {
    433   1.1       pk 		/*
    434   1.1       pk 		 * The be internal phy looks vaguely like MII hardware,
    435   1.1       pk 		 * but not enough to be able to use the MII device
    436   1.1       pk 		 * layer. Hence, we have to take care of media selection
    437   1.1       pk 		 * ourselves.
    438   1.1       pk 		 */
    439   1.1       pk 
    440  1.12       pk 		sc->sc_mii_inst = instance;
    441  1.11       pk 		sc->sc_phys[instance] = BE_PHY_INTERNAL;
    442  1.11       pk 
    443   1.1       pk 		/* Use `ifm_data' to store BMCR bits */
    444   1.1       pk 		ifmedia_add(&sc->sc_media,
    445  1.11       pk 			    IFM_MAKEWORD(IFM_ETHER,IFM_10_T,0,instance),
    446   1.1       pk 			    0, NULL);
    447   1.1       pk 		ifmedia_add(&sc->sc_media,
    448  1.11       pk 			    IFM_MAKEWORD(IFM_ETHER,IFM_100_TX,0,instance),
    449   1.1       pk 			    BMCR_S100, NULL);
    450   1.1       pk 		ifmedia_add(&sc->sc_media,
    451  1.11       pk 			    IFM_MAKEWORD(IFM_ETHER,IFM_AUTO,0,instance),
    452   1.1       pk 			    0, NULL);
    453  1.11       pk 
    454  1.13       pk 		printf("on-board transceiver at %s: 10baseT, 100baseTX, auto\n",
    455  1.13       pk 			self->dv_xname);
    456  1.13       pk 
    457  1.12       pk 		be_mii_reset(sc, BE_PHY_INTERNAL);
    458  1.11       pk 		/* Only set default medium here if there's no external PHY */
    459  1.11       pk 		if (instance == 0) {
    460  1.11       pk 			be_pal_gate(sc, BE_PHY_INTERNAL);
    461  1.11       pk 			ifmedia_set(&sc->sc_media,
    462  1.11       pk 				   IFM_MAKEWORD(IFM_ETHER,IFM_AUTO,0,instance));
    463  1.12       pk 		} else
    464  1.12       pk 			be_mii_writereg((void *)sc,
    465  1.12       pk 				BE_PHY_INTERNAL, MII_BMCR, BMCR_ISO);
    466   1.1       pk 	}
    467   1.1       pk 
    468   1.1       pk 	bcopy(sc->sc_dev.dv_xname, ifp->if_xname, IFNAMSIZ);
    469   1.1       pk 	ifp->if_softc = sc;
    470   1.1       pk 	ifp->if_start = bestart;
    471   1.1       pk 	ifp->if_ioctl = beioctl;
    472   1.1       pk 	ifp->if_watchdog = bewatchdog;
    473   1.1       pk 	ifp->if_flags =
    474   1.1       pk 		IFF_BROADCAST | IFF_SIMPLEX | IFF_NOTRAILERS | IFF_MULTICAST;
    475  1.23  thorpej 	IFQ_SET_READY(&ifp->if_snd);
    476   1.1       pk 
    477   1.1       pk 	/* Attach the interface. */
    478   1.1       pk 	if_attach(ifp);
    479   1.1       pk 	ether_ifattach(ifp, sc->sc_enaddr);
    480   1.1       pk }
    481   1.1       pk 
    482   1.1       pk 
    483   1.1       pk /*
    484   1.1       pk  * Routine to copy from mbuf chain to transmit buffer in
    485   1.1       pk  * network buffer memory.
    486   1.1       pk  */
    487   1.1       pk static __inline__ int
    488   1.1       pk be_put(sc, idx, m)
    489   1.1       pk 	struct be_softc *sc;
    490   1.1       pk 	int idx;
    491   1.1       pk 	struct mbuf *m;
    492   1.1       pk {
    493   1.1       pk 	struct mbuf *n;
    494   1.1       pk 	int len, tlen = 0, boff = 0;
    495   1.2       pk 	caddr_t bp;
    496   1.2       pk 
    497   1.2       pk 	bp = sc->sc_rb.rb_txbuf + (idx % sc->sc_rb.rb_ntbuf) * BE_PKT_BUF_SZ;
    498   1.1       pk 
    499   1.1       pk 	for (; m; m = n) {
    500   1.1       pk 		len = m->m_len;
    501   1.1       pk 		if (len == 0) {
    502   1.1       pk 			MFREE(m, n);
    503   1.1       pk 			continue;
    504   1.1       pk 		}
    505   1.1       pk 		bcopy(mtod(m, caddr_t), bp+boff, len);
    506   1.1       pk 		boff += len;
    507   1.1       pk 		tlen += len;
    508   1.1       pk 		MFREE(m, n);
    509   1.1       pk 	}
    510   1.1       pk 	return (tlen);
    511   1.1       pk }
    512   1.1       pk 
    513   1.1       pk /*
    514   1.1       pk  * Pull data off an interface.
    515   1.1       pk  * Len is the length of data, with local net header stripped.
    516   1.1       pk  * We copy the data into mbufs.  When full cluster sized units are present,
    517   1.1       pk  * we copy into clusters.
    518   1.1       pk  */
    519   1.1       pk static __inline__ struct mbuf *
    520   1.1       pk be_get(sc, idx, totlen)
    521   1.1       pk 	struct be_softc *sc;
    522   1.1       pk 	int idx, totlen;
    523   1.1       pk {
    524   1.1       pk 	struct ifnet *ifp = &sc->sc_ethercom.ec_if;
    525   1.1       pk 	struct mbuf *m;
    526   1.1       pk 	struct mbuf *top, **mp;
    527   1.1       pk 	int len, pad, boff = 0;
    528   1.2       pk 	caddr_t bp;
    529   1.2       pk 
    530   1.2       pk 	bp = sc->sc_rb.rb_rxbuf + (idx % sc->sc_rb.rb_nrbuf) * BE_PKT_BUF_SZ;
    531   1.1       pk 
    532   1.1       pk 	MGETHDR(m, M_DONTWAIT, MT_DATA);
    533   1.1       pk 	if (m == NULL)
    534   1.1       pk 		return (NULL);
    535   1.1       pk 	m->m_pkthdr.rcvif = ifp;
    536   1.1       pk 	m->m_pkthdr.len = totlen;
    537   1.1       pk 
    538   1.1       pk 	pad = ALIGN(sizeof(struct ether_header)) - sizeof(struct ether_header);
    539   1.1       pk 	m->m_data += pad;
    540   1.1       pk 	len = MHLEN - pad;
    541   1.1       pk 	top = NULL;
    542   1.1       pk 	mp = &top;
    543   1.1       pk 
    544   1.1       pk 	while (totlen > 0) {
    545   1.1       pk 		if (top) {
    546   1.1       pk 			MGET(m, M_DONTWAIT, MT_DATA);
    547   1.1       pk 			if (m == NULL) {
    548   1.1       pk 				m_freem(top);
    549   1.1       pk 				return (NULL);
    550   1.1       pk 			}
    551   1.1       pk 			len = MLEN;
    552   1.1       pk 		}
    553   1.1       pk 		if (top && totlen >= MINCLSIZE) {
    554   1.1       pk 			MCLGET(m, M_DONTWAIT);
    555   1.1       pk 			if (m->m_flags & M_EXT)
    556   1.1       pk 				len = MCLBYTES;
    557   1.1       pk 		}
    558   1.1       pk 		m->m_len = len = min(totlen, len);
    559   1.1       pk 		bcopy(bp + boff, mtod(m, caddr_t), len);
    560   1.1       pk 		boff += len;
    561   1.1       pk 		totlen -= len;
    562   1.1       pk 		*mp = m;
    563   1.1       pk 		mp = &m->m_next;
    564   1.1       pk 	}
    565   1.1       pk 
    566   1.1       pk 	return (top);
    567   1.1       pk }
    568   1.1       pk 
    569   1.1       pk /*
    570   1.1       pk  * Pass a packet to the higher levels.
    571   1.1       pk  */
    572   1.1       pk static __inline__ void
    573   1.1       pk be_read(sc, idx, len)
    574   1.1       pk 	struct be_softc *sc;
    575   1.1       pk 	int idx, len;
    576   1.1       pk {
    577   1.1       pk 	struct ifnet *ifp = &sc->sc_ethercom.ec_if;
    578   1.1       pk 	struct mbuf *m;
    579   1.1       pk 
    580   1.1       pk 	if (len <= sizeof(struct ether_header) ||
    581   1.1       pk 	    len > ETHERMTU + sizeof(struct ether_header)) {
    582   1.1       pk 
    583   1.1       pk 		printf("%s: invalid packet size %d; dropping\n",
    584   1.1       pk 			ifp->if_xname, len);
    585   1.1       pk 
    586   1.1       pk 		ifp->if_ierrors++;
    587   1.1       pk 		return;
    588   1.1       pk 	}
    589   1.1       pk 
    590   1.1       pk 	/*
    591   1.1       pk 	 * Pull packet off interface.
    592   1.1       pk 	 */
    593   1.1       pk 	m = be_get(sc, idx, len);
    594   1.1       pk 	if (m == NULL) {
    595   1.1       pk 		ifp->if_ierrors++;
    596   1.1       pk 		return;
    597   1.1       pk 	}
    598   1.1       pk 	ifp->if_ipackets++;
    599   1.1       pk 
    600   1.1       pk #if NBPFILTER > 0
    601   1.1       pk 	/*
    602   1.1       pk 	 * Check if there's a BPF listener on this interface.
    603   1.1       pk 	 * If so, hand off the raw packet to BPF.
    604   1.1       pk 	 */
    605   1.1       pk 	if (ifp->if_bpf)
    606   1.1       pk 		bpf_mtap(ifp->if_bpf, m);
    607   1.1       pk #endif
    608   1.6  thorpej 	/* Pass the packet up. */
    609   1.6  thorpej 	(*ifp->if_input)(ifp, m);
    610   1.1       pk }
    611   1.1       pk 
    612   1.1       pk /*
    613   1.1       pk  * Start output on interface.
    614   1.1       pk  * We make two assumptions here:
    615   1.1       pk  *  1) that the current priority is set to splnet _before_ this code
    616   1.1       pk  *     is called *and* is returned to the appropriate priority after
    617   1.1       pk  *     return
    618   1.1       pk  *  2) that the IFF_OACTIVE flag is checked before this code is called
    619   1.1       pk  *     (i.e. that the output part of the interface is idle)
    620   1.1       pk  */
    621   1.1       pk void
    622   1.1       pk bestart(ifp)
    623   1.1       pk 	struct ifnet *ifp;
    624   1.1       pk {
    625   1.1       pk 	struct be_softc *sc = (struct be_softc *)ifp->if_softc;
    626   1.2       pk 	struct qec_xd *txd = sc->sc_rb.rb_txd;
    627   1.1       pk 	struct mbuf *m;
    628   1.1       pk 	unsigned int bix, len;
    629   1.2       pk 	unsigned int ntbuf = sc->sc_rb.rb_ntbuf;
    630   1.1       pk 
    631   1.1       pk 	if ((ifp->if_flags & (IFF_RUNNING | IFF_OACTIVE)) != IFF_RUNNING)
    632   1.1       pk 		return;
    633   1.1       pk 
    634   1.2       pk 	bix = sc->sc_rb.rb_tdhead;
    635   1.1       pk 
    636   1.1       pk 	for (;;) {
    637  1.23  thorpej 		IFQ_DEQUEUE(&ifp->if_snd, m);
    638   1.1       pk 		if (m == 0)
    639   1.1       pk 			break;
    640   1.1       pk 
    641   1.1       pk #if NBPFILTER > 0
    642   1.1       pk 		/*
    643   1.1       pk 		 * If BPF is listening on this interface, let it see the
    644   1.1       pk 		 * packet before we commit it to the wire.
    645   1.1       pk 		 */
    646   1.1       pk 		if (ifp->if_bpf)
    647   1.1       pk 			bpf_mtap(ifp->if_bpf, m);
    648   1.1       pk #endif
    649   1.1       pk 
    650   1.1       pk 		/*
    651   1.1       pk 		 * Copy the mbuf chain into the transmit buffer.
    652   1.1       pk 		 */
    653   1.1       pk 		len = be_put(sc, bix, m);
    654   1.1       pk 
    655   1.1       pk 		/*
    656   1.1       pk 		 * Initialize transmit registers and start transmission
    657   1.1       pk 		 */
    658   1.1       pk 		txd[bix].xd_flags = QEC_XD_OWN | QEC_XD_SOP | QEC_XD_EOP |
    659   1.1       pk 				    (len & QEC_XD_LENGTH);
    660   1.1       pk 		bus_space_write_4(sc->sc_bustag, sc->sc_cr, BE_CRI_CTRL,
    661   1.1       pk 				  BE_CR_CTRL_TWAKEUP);
    662   1.1       pk 
    663   1.1       pk 		if (++bix == QEC_XD_RING_MAXSIZE)
    664   1.1       pk 			bix = 0;
    665   1.1       pk 
    666   1.2       pk 		if (++sc->sc_rb.rb_td_nbusy == ntbuf) {
    667   1.1       pk 			ifp->if_flags |= IFF_OACTIVE;
    668   1.1       pk 			break;
    669   1.1       pk 		}
    670   1.1       pk 	}
    671   1.1       pk 
    672   1.2       pk 	sc->sc_rb.rb_tdhead = bix;
    673   1.1       pk }
    674   1.1       pk 
    675   1.1       pk void
    676   1.1       pk bestop(sc)
    677   1.1       pk 	struct be_softc *sc;
    678   1.1       pk {
    679   1.1       pk 	int n;
    680   1.1       pk 	bus_space_tag_t t = sc->sc_bustag;
    681   1.1       pk 	bus_space_handle_t br = sc->sc_br;
    682   1.1       pk 
    683  1.17  thorpej 	callout_stop(&sc->sc_tick_ch);
    684   1.8  thorpej 
    685  1.12       pk 	/* Down the MII. */
    686  1.12       pk 	mii_down(&sc->sc_mii);
    687  1.12       pk 	(void)be_intphy_service(sc, &sc->sc_mii, MII_DOWN);
    688   1.1       pk 
    689   1.1       pk 	/* Stop the transmitter */
    690   1.1       pk 	bus_space_write_4(t, br, BE_BRI_TXCFG, 0);
    691   1.1       pk 	for (n = 32; n > 0; n--) {
    692   1.1       pk 		if (bus_space_read_4(t, br, BE_BRI_TXCFG) == 0)
    693   1.1       pk 			break;
    694   1.1       pk 		DELAY(20);
    695   1.1       pk 	}
    696   1.1       pk 
    697   1.1       pk 	/* Stop the receiver */
    698   1.1       pk 	bus_space_write_4(t, br, BE_BRI_RXCFG, 0);
    699   1.1       pk 	for (n = 32; n > 0; n--) {
    700   1.1       pk 		if (bus_space_read_4(t, br, BE_BRI_RXCFG) == 0)
    701   1.1       pk 			break;
    702   1.1       pk 		DELAY(20);
    703   1.1       pk 	}
    704   1.1       pk }
    705   1.1       pk 
    706   1.1       pk /*
    707   1.1       pk  * Reset interface.
    708   1.1       pk  */
    709   1.1       pk void
    710   1.1       pk bereset(sc)
    711   1.1       pk 	struct be_softc *sc;
    712   1.1       pk {
    713   1.1       pk 	int s;
    714   1.1       pk 
    715   1.1       pk 	s = splnet();
    716   1.1       pk 	bestop(sc);
    717  1.13       pk 	if ((sc->sc_ethercom.ec_if.if_flags & IFF_UP) != 0)
    718  1.13       pk 		beinit(sc);
    719   1.1       pk 	splx(s);
    720   1.1       pk }
    721   1.1       pk 
    722   1.1       pk void
    723   1.1       pk bewatchdog(ifp)
    724   1.1       pk 	struct ifnet *ifp;
    725   1.1       pk {
    726   1.1       pk 	struct be_softc *sc = ifp->if_softc;
    727   1.1       pk 
    728   1.1       pk 	log(LOG_ERR, "%s: device timeout\n", sc->sc_dev.dv_xname);
    729   1.1       pk 	++sc->sc_ethercom.ec_if.if_oerrors;
    730   1.1       pk 
    731   1.1       pk 	bereset(sc);
    732   1.1       pk }
    733   1.1       pk 
    734   1.1       pk int
    735   1.1       pk beintr(v)
    736   1.1       pk 	void *v;
    737   1.1       pk {
    738   1.1       pk 	struct be_softc *sc = (struct be_softc *)v;
    739   1.1       pk 	bus_space_tag_t t = sc->sc_bustag;
    740   1.1       pk 	u_int32_t whyq, whyb, whyc;
    741   1.1       pk 	int r = 0;
    742   1.1       pk 
    743   1.1       pk 	/* Read QEC status, channel status and BE status */
    744   1.1       pk 	whyq = bus_space_read_4(t, sc->sc_qr, QEC_QRI_STAT);
    745   1.1       pk 	whyc = bus_space_read_4(t, sc->sc_cr, BE_CRI_STAT);
    746   1.1       pk 	whyb = bus_space_read_4(t, sc->sc_br, BE_BRI_STAT);
    747   1.1       pk 
    748   1.1       pk 	if (whyq & QEC_STAT_BM)
    749   1.1       pk 		r |= beeint(sc, whyb);
    750   1.1       pk 
    751   1.1       pk 	if (whyq & QEC_STAT_ER)
    752   1.1       pk 		r |= beqint(sc, whyc);
    753   1.1       pk 
    754   1.1       pk 	if (whyq & QEC_STAT_TX && whyc & BE_CR_STAT_TXIRQ)
    755   1.1       pk 		r |= betint(sc);
    756   1.1       pk 
    757   1.1       pk 	if (whyq & QEC_STAT_RX && whyc & BE_CR_STAT_RXIRQ)
    758   1.1       pk 		r |= berint(sc);
    759   1.1       pk 
    760   1.1       pk 	return (r);
    761   1.1       pk }
    762   1.1       pk 
    763   1.1       pk /*
    764   1.1       pk  * QEC Interrupt.
    765   1.1       pk  */
    766   1.1       pk int
    767   1.1       pk beqint(sc, why)
    768   1.1       pk 	struct be_softc *sc;
    769   1.1       pk 	u_int32_t why;
    770   1.1       pk {
    771   1.1       pk 	int r = 0, rst = 0;
    772   1.1       pk 
    773   1.1       pk 	if (why & BE_CR_STAT_TXIRQ)
    774   1.1       pk 		r |= 1;
    775   1.1       pk 	if (why & BE_CR_STAT_RXIRQ)
    776   1.1       pk 		r |= 1;
    777   1.1       pk 
    778   1.1       pk 	if (why & BE_CR_STAT_BERROR) {
    779   1.1       pk 		r |= 1;
    780   1.1       pk 		rst = 1;
    781   1.1       pk 		printf("%s: bigmac error\n", sc->sc_dev.dv_xname);
    782   1.1       pk 	}
    783   1.1       pk 
    784   1.1       pk 	if (why & BE_CR_STAT_TXDERR) {
    785   1.1       pk 		r |= 1;
    786   1.1       pk 		rst = 1;
    787   1.1       pk 		printf("%s: bogus tx descriptor\n", sc->sc_dev.dv_xname);
    788   1.1       pk 	}
    789   1.1       pk 
    790   1.1       pk 	if (why & (BE_CR_STAT_TXLERR | BE_CR_STAT_TXPERR | BE_CR_STAT_TXSERR)) {
    791   1.1       pk 		r |= 1;
    792   1.1       pk 		rst = 1;
    793   1.1       pk 		printf("%s: tx dma error ( ", sc->sc_dev.dv_xname);
    794   1.1       pk 		if (why & BE_CR_STAT_TXLERR)
    795   1.1       pk 			printf("Late ");
    796   1.1       pk 		if (why & BE_CR_STAT_TXPERR)
    797   1.1       pk 			printf("Parity ");
    798   1.1       pk 		if (why & BE_CR_STAT_TXSERR)
    799   1.1       pk 			printf("Generic ");
    800   1.1       pk 		printf(")\n");
    801   1.1       pk 	}
    802   1.1       pk 
    803   1.1       pk 	if (why & BE_CR_STAT_RXDROP) {
    804   1.1       pk 		r |= 1;
    805   1.1       pk 		rst = 1;
    806   1.1       pk 		printf("%s: out of rx descriptors\n", sc->sc_dev.dv_xname);
    807   1.1       pk 	}
    808   1.1       pk 
    809   1.1       pk 	if (why & BE_CR_STAT_RXSMALL) {
    810   1.1       pk 		r |= 1;
    811   1.1       pk 		rst = 1;
    812   1.1       pk 		printf("%s: rx descriptor too small\n", sc->sc_dev.dv_xname);
    813   1.1       pk 	}
    814   1.1       pk 
    815   1.1       pk 	if (why & (BE_CR_STAT_RXLERR | BE_CR_STAT_RXPERR | BE_CR_STAT_RXSERR)) {
    816   1.1       pk 		r |= 1;
    817   1.1       pk 		rst = 1;
    818   1.1       pk 		printf("%s: rx dma error ( ", sc->sc_dev.dv_xname);
    819   1.1       pk 		if (why & BE_CR_STAT_RXLERR)
    820   1.1       pk 			printf("Late ");
    821   1.1       pk 		if (why & BE_CR_STAT_RXPERR)
    822   1.1       pk 			printf("Parity ");
    823   1.1       pk 		if (why & BE_CR_STAT_RXSERR)
    824   1.1       pk 			printf("Generic ");
    825   1.1       pk 		printf(")\n");
    826   1.1       pk 	}
    827   1.1       pk 
    828   1.1       pk 	if (!r) {
    829   1.1       pk 		rst = 1;
    830   1.1       pk 		printf("%s: unexpected error interrupt %08x\n",
    831   1.1       pk 			sc->sc_dev.dv_xname, why);
    832   1.1       pk 	}
    833   1.1       pk 
    834   1.1       pk 	if (rst) {
    835   1.1       pk 		printf("%s: resetting\n", sc->sc_dev.dv_xname);
    836   1.1       pk 		bereset(sc);
    837   1.1       pk 	}
    838   1.1       pk 
    839   1.1       pk 	return (r);
    840   1.1       pk }
    841   1.1       pk 
    842   1.1       pk /*
    843   1.1       pk  * Error interrupt.
    844   1.1       pk  */
    845   1.1       pk int
    846   1.1       pk beeint(sc, why)
    847   1.1       pk 	struct be_softc *sc;
    848   1.1       pk 	u_int32_t why;
    849   1.1       pk {
    850   1.1       pk 	int r = 0, rst = 0;
    851   1.1       pk 
    852   1.1       pk 	if (why & BE_BR_STAT_RFIFOVF) {
    853   1.1       pk 		r |= 1;
    854   1.1       pk 		rst = 1;
    855   1.1       pk 		printf("%s: receive fifo overrun\n", sc->sc_dev.dv_xname);
    856   1.1       pk 	}
    857   1.1       pk 	if (why & BE_BR_STAT_TFIFO_UND) {
    858   1.1       pk 		r |= 1;
    859   1.1       pk 		rst = 1;
    860   1.1       pk 		printf("%s: transmit fifo underrun\n", sc->sc_dev.dv_xname);
    861   1.1       pk 	}
    862   1.1       pk 	if (why & BE_BR_STAT_MAXPKTERR) {
    863   1.1       pk 		r |= 1;
    864   1.1       pk 		rst = 1;
    865   1.1       pk 		printf("%s: max packet size error\n", sc->sc_dev.dv_xname);
    866   1.1       pk 	}
    867   1.1       pk 
    868   1.1       pk 	if (!r) {
    869   1.1       pk 		rst = 1;
    870   1.1       pk 		printf("%s: unexpected error interrupt %08x\n",
    871   1.1       pk 			sc->sc_dev.dv_xname, why);
    872   1.1       pk 	}
    873   1.1       pk 
    874   1.1       pk 	if (rst) {
    875   1.1       pk 		printf("%s: resetting\n", sc->sc_dev.dv_xname);
    876   1.1       pk 		bereset(sc);
    877   1.1       pk 	}
    878   1.1       pk 
    879   1.1       pk 	return (r);
    880   1.1       pk }
    881   1.1       pk 
    882   1.1       pk /*
    883   1.1       pk  * Transmit interrupt.
    884   1.1       pk  */
    885   1.1       pk int
    886   1.1       pk betint(sc)
    887   1.1       pk 	struct be_softc *sc;
    888   1.1       pk {
    889   1.1       pk 	struct ifnet *ifp = &sc->sc_ethercom.ec_if;
    890   1.1       pk 	bus_space_tag_t t = sc->sc_bustag;
    891   1.1       pk 	bus_space_handle_t br = sc->sc_br;
    892   1.1       pk 	unsigned int bix, txflags;
    893   1.1       pk 
    894   1.1       pk 	/*
    895   1.1       pk 	 * Unload collision counters
    896   1.1       pk 	 */
    897   1.1       pk 	ifp->if_collisions +=
    898   1.1       pk 		bus_space_read_4(t, br, BE_BRI_NCCNT) +
    899   1.1       pk 		bus_space_read_4(t, br, BE_BRI_FCCNT) +
    900   1.1       pk 		bus_space_read_4(t, br, BE_BRI_EXCNT) +
    901   1.1       pk 		bus_space_read_4(t, br, BE_BRI_LTCNT);
    902   1.1       pk 
    903   1.1       pk 	/*
    904   1.1       pk 	 * the clear the hardware counters
    905   1.1       pk 	 */
    906   1.1       pk 	bus_space_write_4(t, br, BE_BRI_NCCNT, 0);
    907   1.1       pk 	bus_space_write_4(t, br, BE_BRI_FCCNT, 0);
    908   1.1       pk 	bus_space_write_4(t, br, BE_BRI_EXCNT, 0);
    909   1.1       pk 	bus_space_write_4(t, br, BE_BRI_LTCNT, 0);
    910   1.1       pk 
    911   1.2       pk 	bix = sc->sc_rb.rb_tdtail;
    912   1.1       pk 
    913   1.1       pk 	for (;;) {
    914   1.2       pk 		if (sc->sc_rb.rb_td_nbusy <= 0)
    915   1.1       pk 			break;
    916   1.1       pk 
    917   1.2       pk 		txflags = sc->sc_rb.rb_txd[bix].xd_flags;
    918   1.1       pk 
    919   1.1       pk 		if (txflags & QEC_XD_OWN)
    920   1.1       pk 			break;
    921   1.1       pk 
    922   1.1       pk 		ifp->if_flags &= ~IFF_OACTIVE;
    923   1.1       pk 		ifp->if_opackets++;
    924   1.1       pk 
    925   1.1       pk 		if (++bix == QEC_XD_RING_MAXSIZE)
    926   1.1       pk 			bix = 0;
    927   1.1       pk 
    928   1.2       pk 		--sc->sc_rb.rb_td_nbusy;
    929   1.1       pk 	}
    930   1.1       pk 
    931   1.2       pk 	sc->sc_rb.rb_tdtail = bix;
    932   1.1       pk 
    933   1.1       pk 	bestart(ifp);
    934   1.1       pk 
    935   1.2       pk 	if (sc->sc_rb.rb_td_nbusy == 0)
    936   1.1       pk 		ifp->if_timer = 0;
    937   1.1       pk 
    938   1.1       pk 	return (1);
    939   1.1       pk }
    940   1.1       pk 
    941   1.1       pk /*
    942   1.1       pk  * Receive interrupt.
    943   1.1       pk  */
    944   1.1       pk int
    945   1.1       pk berint(sc)
    946   1.1       pk 	struct be_softc *sc;
    947   1.1       pk {
    948   1.2       pk 	struct qec_xd *xd = sc->sc_rb.rb_rxd;
    949   1.1       pk 	unsigned int bix, len;
    950   1.2       pk 	unsigned int nrbuf = sc->sc_rb.rb_nrbuf;
    951   1.1       pk 
    952   1.2       pk 	bix = sc->sc_rb.rb_rdtail;
    953   1.1       pk 
    954   1.1       pk 	/*
    955   1.1       pk 	 * Process all buffers with valid data.
    956   1.1       pk 	 */
    957   1.1       pk 	for (;;) {
    958   1.1       pk 		len = xd[bix].xd_flags;
    959   1.1       pk 		if (len & QEC_XD_OWN)
    960   1.1       pk 			break;
    961   1.1       pk 
    962   1.1       pk 		len &= QEC_XD_LENGTH;
    963   1.1       pk 		be_read(sc, bix, len);
    964   1.1       pk 
    965   1.1       pk 		/* ... */
    966   1.1       pk 		xd[(bix+nrbuf) % QEC_XD_RING_MAXSIZE].xd_flags =
    967   1.1       pk 			QEC_XD_OWN | (BE_PKT_BUF_SZ & QEC_XD_LENGTH);
    968   1.1       pk 
    969   1.1       pk 		if (++bix == QEC_XD_RING_MAXSIZE)
    970   1.1       pk 			bix = 0;
    971   1.1       pk 	}
    972   1.1       pk 
    973   1.2       pk 	sc->sc_rb.rb_rdtail = bix;
    974   1.1       pk 
    975   1.1       pk 	return (1);
    976   1.1       pk }
    977   1.1       pk 
    978   1.1       pk int
    979   1.1       pk beioctl(ifp, cmd, data)
    980   1.1       pk 	struct ifnet *ifp;
    981   1.1       pk 	u_long cmd;
    982   1.1       pk 	caddr_t data;
    983   1.1       pk {
    984   1.1       pk 	struct be_softc *sc = ifp->if_softc;
    985   1.1       pk 	struct ifaddr *ifa = (struct ifaddr *)data;
    986   1.1       pk 	struct ifreq *ifr = (struct ifreq *)data;
    987   1.1       pk 	int s, error = 0;
    988   1.1       pk 
    989   1.1       pk 	s = splnet();
    990   1.1       pk 
    991   1.1       pk 	switch (cmd) {
    992   1.1       pk 	case SIOCSIFADDR:
    993   1.1       pk 		ifp->if_flags |= IFF_UP;
    994   1.1       pk 		switch (ifa->ifa_addr->sa_family) {
    995   1.1       pk #ifdef INET
    996   1.1       pk 		case AF_INET:
    997   1.1       pk 			beinit(sc);
    998   1.1       pk 			arp_ifinit(ifp, ifa);
    999   1.1       pk 			break;
   1000   1.1       pk #endif /* INET */
   1001   1.1       pk #ifdef NS
   1002   1.1       pk 		case AF_NS:
   1003   1.1       pk 		    {
   1004   1.1       pk 			struct ns_addr *ina = &IA_SNS(ifa)->sns_addr;
   1005   1.1       pk 
   1006   1.1       pk 			if (ns_nullhost(*ina))
   1007   1.3       pk 				ina->x_host =
   1008   1.3       pk 					*(union ns_host *)LLADDR(ifp->if_sadl);
   1009   1.1       pk 			else
   1010   1.3       pk 				bcopy(ina->x_host.c_host, LLADDR(ifp->if_sadl),
   1011   1.3       pk 				      sizeof(sc->sc_enaddr));
   1012   1.1       pk 			/* Set new address. */
   1013   1.1       pk 			beinit(sc);
   1014   1.1       pk 			break;
   1015   1.1       pk 		    }
   1016   1.1       pk #endif /* NS */
   1017   1.1       pk 		default:
   1018   1.1       pk 			beinit(sc);
   1019   1.1       pk 			break;
   1020   1.1       pk 		}
   1021   1.1       pk 		break;
   1022   1.1       pk 
   1023   1.1       pk 	case SIOCSIFFLAGS:
   1024   1.1       pk 		if ((ifp->if_flags & IFF_UP) == 0 &&
   1025   1.1       pk 		    (ifp->if_flags & IFF_RUNNING) != 0) {
   1026   1.1       pk 			/*
   1027   1.1       pk 			 * If interface is marked down and it is running, then
   1028   1.1       pk 			 * stop it.
   1029   1.1       pk 			 */
   1030   1.1       pk 			bestop(sc);
   1031   1.1       pk 			ifp->if_flags &= ~IFF_RUNNING;
   1032   1.1       pk 		} else if ((ifp->if_flags & IFF_UP) != 0 &&
   1033   1.1       pk 		    (ifp->if_flags & IFF_RUNNING) == 0) {
   1034   1.1       pk 			/*
   1035   1.1       pk 			 * If interface is marked up and it is stopped, then
   1036   1.1       pk 			 * start it.
   1037   1.1       pk 			 */
   1038   1.1       pk 			beinit(sc);
   1039   1.1       pk 		} else {
   1040   1.1       pk 			/*
   1041   1.1       pk 			 * Reset the interface to pick up changes in any other
   1042   1.1       pk 			 * flags that affect hardware registers.
   1043   1.1       pk 			 */
   1044   1.1       pk 			bestop(sc);
   1045   1.1       pk 			beinit(sc);
   1046   1.1       pk 		}
   1047   1.1       pk #ifdef BEDEBUG
   1048   1.1       pk 		if (ifp->if_flags & IFF_DEBUG)
   1049   1.2       pk 			sc->sc_debug = 1;
   1050   1.1       pk 		else
   1051   1.1       pk 			sc->sc_debug = 0;
   1052   1.1       pk #endif
   1053   1.1       pk 		break;
   1054   1.1       pk 
   1055   1.1       pk 	case SIOCADDMULTI:
   1056   1.1       pk 	case SIOCDELMULTI:
   1057   1.1       pk 		error = (cmd == SIOCADDMULTI) ?
   1058   1.1       pk 		    ether_addmulti(ifr, &sc->sc_ethercom):
   1059   1.1       pk 		    ether_delmulti(ifr, &sc->sc_ethercom);
   1060   1.1       pk 
   1061   1.1       pk 		if (error == ENETRESET) {
   1062   1.1       pk 			/*
   1063   1.1       pk 			 * Multicast list has changed; set the hardware filter
   1064   1.1       pk 			 * accordingly.
   1065   1.1       pk 			 */
   1066   1.1       pk 			be_mcreset(sc);
   1067   1.1       pk 			error = 0;
   1068   1.1       pk 		}
   1069   1.1       pk 		break;
   1070   1.1       pk 	case SIOCGIFMEDIA:
   1071   1.1       pk 	case SIOCSIFMEDIA:
   1072   1.1       pk 		error = ifmedia_ioctl(ifp, ifr, &sc->sc_media, cmd);
   1073   1.1       pk 		break;
   1074   1.1       pk 	default:
   1075   1.1       pk 		error = EINVAL;
   1076   1.1       pk 		break;
   1077   1.1       pk 	}
   1078   1.1       pk 	splx(s);
   1079   1.1       pk 	return (error);
   1080   1.1       pk }
   1081   1.1       pk 
   1082   1.1       pk 
   1083   1.1       pk void
   1084   1.1       pk beinit(sc)
   1085   1.1       pk 	struct be_softc *sc;
   1086   1.1       pk {
   1087   1.2       pk 	struct ifnet *ifp = &sc->sc_ethercom.ec_if;
   1088   1.1       pk 	bus_space_tag_t t = sc->sc_bustag;
   1089   1.1       pk 	bus_space_handle_t br = sc->sc_br;
   1090   1.1       pk 	bus_space_handle_t cr = sc->sc_cr;
   1091   1.1       pk 	struct qec_softc *qec = sc->sc_qec;
   1092  1.16       pk 	u_int32_t v;
   1093   1.1       pk 	u_int32_t qecaddr;
   1094   1.1       pk 	u_int8_t *ea;
   1095   1.1       pk 	int s;
   1096   1.1       pk 
   1097  1.24  thorpej 	s = splnet();
   1098   1.1       pk 
   1099   1.2       pk 	qec_meminit(&sc->sc_rb, BE_PKT_BUF_SZ);
   1100   1.1       pk 
   1101   1.1       pk 	bestop(sc);
   1102   1.1       pk 
   1103   1.1       pk 	ea = sc->sc_enaddr;
   1104   1.1       pk 	bus_space_write_4(t, br, BE_BRI_MACADDR0, (ea[0] << 8) | ea[1]);
   1105   1.1       pk 	bus_space_write_4(t, br, BE_BRI_MACADDR1, (ea[2] << 8) | ea[3]);
   1106   1.1       pk 	bus_space_write_4(t, br, BE_BRI_MACADDR2, (ea[4] << 8) | ea[5]);
   1107   1.1       pk 
   1108  1.16       pk 	/* Clear hash table */
   1109   1.1       pk 	bus_space_write_4(t, br, BE_BRI_HASHTAB0, 0);
   1110   1.1       pk 	bus_space_write_4(t, br, BE_BRI_HASHTAB1, 0);
   1111   1.1       pk 	bus_space_write_4(t, br, BE_BRI_HASHTAB2, 0);
   1112   1.1       pk 	bus_space_write_4(t, br, BE_BRI_HASHTAB3, 0);
   1113   1.1       pk 
   1114  1.16       pk 	/* Re-initialize RX configuration */
   1115  1.16       pk 	v = BE_BR_RXCFG_FIFO;
   1116  1.16       pk 	bus_space_write_4(t, br, BE_BRI_RXCFG, v);
   1117  1.16       pk 
   1118   1.5       pk 	be_mcreset(sc);
   1119   1.1       pk 
   1120   1.1       pk 	bus_space_write_4(t, br, BE_BRI_RANDSEED, 0xbd);
   1121   1.1       pk 
   1122   1.1       pk 	bus_space_write_4(t, br, BE_BRI_XIFCFG,
   1123   1.1       pk 			  BE_BR_XCFG_ODENABLE | BE_BR_XCFG_RESV);
   1124   1.1       pk 
   1125   1.1       pk 	bus_space_write_4(t, br, BE_BRI_JSIZE, 4);
   1126   1.1       pk 
   1127   1.1       pk 	/*
   1128   1.1       pk 	 * Turn off counter expiration interrupts as well as
   1129   1.1       pk 	 * 'gotframe' and 'sentframe'
   1130   1.1       pk 	 */
   1131   1.1       pk 	bus_space_write_4(t, br, BE_BRI_IMASK,
   1132   1.1       pk 			  BE_BR_IMASK_GOTFRAME	|
   1133   1.1       pk 			  BE_BR_IMASK_RCNTEXP	|
   1134   1.1       pk 			  BE_BR_IMASK_ACNTEXP	|
   1135   1.1       pk 			  BE_BR_IMASK_CCNTEXP	|
   1136   1.1       pk 			  BE_BR_IMASK_LCNTEXP	|
   1137   1.1       pk 			  BE_BR_IMASK_CVCNTEXP	|
   1138   1.1       pk 			  BE_BR_IMASK_SENTFRAME	|
   1139   1.1       pk 			  BE_BR_IMASK_NCNTEXP	|
   1140   1.1       pk 			  BE_BR_IMASK_ECNTEXP	|
   1141   1.1       pk 			  BE_BR_IMASK_LCCNTEXP	|
   1142   1.1       pk 			  BE_BR_IMASK_FCNTEXP	|
   1143   1.1       pk 			  BE_BR_IMASK_DTIMEXP);
   1144   1.1       pk 
   1145   1.1       pk 	/* Channel registers: */
   1146   1.2       pk 	bus_space_write_4(t, cr, BE_CRI_RXDS, (u_int32_t)sc->sc_rb.rb_rxddma);
   1147   1.2       pk 	bus_space_write_4(t, cr, BE_CRI_TXDS, (u_int32_t)sc->sc_rb.rb_txddma);
   1148   1.1       pk 
   1149   1.1       pk 	qecaddr = sc->sc_channel * qec->sc_msize;
   1150   1.1       pk 	bus_space_write_4(t, cr, BE_CRI_RXWBUF, qecaddr);
   1151   1.1       pk 	bus_space_write_4(t, cr, BE_CRI_RXRBUF, qecaddr);
   1152   1.1       pk 	bus_space_write_4(t, cr, BE_CRI_TXWBUF, qecaddr + qec->sc_rsize);
   1153   1.1       pk 	bus_space_write_4(t, cr, BE_CRI_TXRBUF, qecaddr + qec->sc_rsize);
   1154   1.1       pk 
   1155   1.1       pk 	bus_space_write_4(t, cr, BE_CRI_RIMASK, 0);
   1156   1.1       pk 	bus_space_write_4(t, cr, BE_CRI_TIMASK, 0);
   1157   1.1       pk 	bus_space_write_4(t, cr, BE_CRI_QMASK, 0);
   1158   1.1       pk 	bus_space_write_4(t, cr, BE_CRI_BMASK, 0);
   1159   1.1       pk 	bus_space_write_4(t, cr, BE_CRI_CCNT, 0);
   1160   1.1       pk 
   1161   1.1       pk 	/* Enable transmitter */
   1162   1.1       pk 	bus_space_write_4(t, br, BE_BRI_TXCFG,
   1163   1.1       pk 			  BE_BR_TXCFG_FIFO | BE_BR_TXCFG_ENABLE);
   1164   1.1       pk 
   1165   1.1       pk 	/* Enable receiver */
   1166  1.16       pk 	v = bus_space_read_4(t, br, BE_BRI_RXCFG);
   1167  1.16       pk 	v |= BE_BR_RXCFG_FIFO | BE_BR_RXCFG_ENABLE;
   1168  1.16       pk 	bus_space_write_4(t, br, BE_BRI_RXCFG, v);
   1169   1.1       pk 
   1170   1.1       pk 	ifp->if_flags |= IFF_RUNNING;
   1171   1.1       pk 	ifp->if_flags &= ~IFF_OACTIVE;
   1172   1.1       pk 
   1173  1.13       pk 	be_ifmedia_upd(ifp);
   1174  1.17  thorpej 	callout_reset(&sc->sc_tick_ch, hz, be_tick, sc);
   1175   1.1       pk 	splx(s);
   1176   1.1       pk }
   1177   1.1       pk 
   1178   1.1       pk void
   1179   1.1       pk be_mcreset(sc)
   1180   1.1       pk 	struct be_softc *sc;
   1181   1.1       pk {
   1182   1.2       pk 	struct ethercom *ec = &sc->sc_ethercom;
   1183   1.1       pk 	struct ifnet *ifp = &sc->sc_ethercom.ec_if;
   1184   1.1       pk 	bus_space_tag_t t = sc->sc_bustag;
   1185   1.1       pk 	bus_space_handle_t br = sc->sc_br;
   1186   1.1       pk 	u_int32_t crc;
   1187   1.1       pk 	u_int16_t hash[4];
   1188   1.1       pk 	u_int8_t octet;
   1189   1.5       pk 	u_int32_t v;
   1190   1.1       pk 	int i, j;
   1191   1.1       pk 	struct ether_multi *enm;
   1192   1.1       pk 	struct ether_multistep step;
   1193   1.1       pk 
   1194   1.5       pk 	if (ifp->if_flags & IFF_PROMISC) {
   1195   1.5       pk 		v = bus_space_read_4(t, br, BE_BRI_RXCFG);
   1196   1.5       pk 		v |= BE_BR_RXCFG_PMISC;
   1197   1.5       pk 		bus_space_write_4(t, br, BE_BRI_RXCFG, v);
   1198   1.5       pk 		return;
   1199   1.5       pk 	}
   1200   1.5       pk 
   1201   1.1       pk 	if (ifp->if_flags & IFF_ALLMULTI) {
   1202  1.16       pk 		hash[3] = hash[2] = hash[1] = hash[0] = 0xffff;
   1203  1.16       pk 		goto chipit;
   1204   1.1       pk 	}
   1205   1.1       pk 
   1206   1.1       pk 	hash[3] = hash[2] = hash[1] = hash[0] = 0;
   1207   1.1       pk 
   1208   1.2       pk 	ETHER_FIRST_MULTI(step, ec, enm);
   1209   1.1       pk 	while (enm != NULL) {
   1210   1.1       pk 		if (bcmp(enm->enm_addrlo, enm->enm_addrhi, ETHER_ADDR_LEN)) {
   1211   1.1       pk 			/*
   1212   1.1       pk 			 * We must listen to a range of multicast
   1213   1.1       pk 			 * addresses.  For now, just accept all
   1214   1.1       pk 			 * multicasts, rather than trying to set only
   1215   1.1       pk 			 * those filter bits needed to match the range.
   1216   1.1       pk 			 * (At this time, the only use of address
   1217   1.1       pk 			 * ranges is for IP multicast routing, for
   1218   1.1       pk 			 * which the range is big enough to require
   1219   1.1       pk 			 * all bits set.)
   1220   1.1       pk 			 */
   1221  1.16       pk 			hash[3] = hash[2] = hash[1] = hash[0] = 0xffff;
   1222   1.1       pk 			ifp->if_flags |= IFF_ALLMULTI;
   1223  1.16       pk 			goto chipit;
   1224   1.1       pk 		}
   1225   1.1       pk 
   1226   1.1       pk 		crc = 0xffffffff;
   1227   1.1       pk 
   1228   1.1       pk 		for (i = 0; i < ETHER_ADDR_LEN; i++) {
   1229   1.1       pk 			octet = enm->enm_addrlo[i];
   1230   1.1       pk 
   1231   1.1       pk 			for (j = 0; j < 8; j++) {
   1232   1.1       pk 				if ((crc & 1) ^ (octet & 1)) {
   1233   1.1       pk 					crc >>= 1;
   1234   1.1       pk 					crc ^= MC_POLY_LE;
   1235   1.1       pk 				}
   1236   1.1       pk 				else
   1237   1.1       pk 					crc >>= 1;
   1238   1.1       pk 				octet >>= 1;
   1239   1.1       pk 			}
   1240   1.1       pk 		}
   1241   1.1       pk 
   1242   1.1       pk 		crc >>= 26;
   1243   1.1       pk 		hash[crc >> 4] |= 1 << (crc & 0xf);
   1244   1.1       pk 		ETHER_NEXT_MULTI(step, enm);
   1245   1.1       pk 	}
   1246   1.1       pk 
   1247  1.16       pk 	ifp->if_flags &= ~IFF_ALLMULTI;
   1248  1.16       pk 
   1249  1.16       pk chipit:
   1250  1.16       pk 	/* Enable the hash filter */
   1251   1.1       pk 	bus_space_write_4(t, br, BE_BRI_HASHTAB0, hash[0]);
   1252   1.1       pk 	bus_space_write_4(t, br, BE_BRI_HASHTAB1, hash[1]);
   1253   1.1       pk 	bus_space_write_4(t, br, BE_BRI_HASHTAB2, hash[2]);
   1254   1.1       pk 	bus_space_write_4(t, br, BE_BRI_HASHTAB3, hash[3]);
   1255  1.16       pk 
   1256  1.16       pk 	v = bus_space_read_4(t, br, BE_BRI_RXCFG);
   1257  1.16       pk 	v &= ~BE_BR_RXCFG_PMISC;
   1258  1.16       pk 	v |= BE_BR_RXCFG_HENABLE;
   1259  1.16       pk 	bus_space_write_4(t, br, BE_BRI_RXCFG, v);
   1260   1.1       pk }
   1261   1.1       pk 
   1262   1.1       pk /*
   1263   1.1       pk  * Set the tcvr to an idle state
   1264   1.1       pk  */
   1265   1.1       pk void
   1266   1.1       pk be_mii_sync(sc)
   1267   1.1       pk 	struct be_softc *sc;
   1268   1.1       pk {
   1269   1.1       pk 	bus_space_tag_t t = sc->sc_bustag;
   1270   1.1       pk 	bus_space_handle_t tr = sc->sc_tr;
   1271  1.10       pk 	int n = 32;
   1272   1.1       pk 
   1273   1.1       pk 	while (n--) {
   1274   1.1       pk 		bus_space_write_4(t, tr, BE_TRI_MGMTPAL,
   1275   1.1       pk 				  MGMT_PAL_INT_MDIO | MGMT_PAL_EXT_MDIO |
   1276   1.1       pk 				  MGMT_PAL_OENAB);
   1277   1.1       pk 		(void)bus_space_read_4(t, tr, BE_TRI_MGMTPAL);
   1278   1.1       pk 		bus_space_write_4(t, tr, BE_TRI_MGMTPAL,
   1279   1.1       pk 				  MGMT_PAL_INT_MDIO | MGMT_PAL_EXT_MDIO |
   1280   1.1       pk 				  MGMT_PAL_OENAB | MGMT_PAL_DCLOCK);
   1281   1.1       pk 		(void)bus_space_read_4(t, tr, BE_TRI_MGMTPAL);
   1282   1.1       pk 	}
   1283   1.1       pk }
   1284   1.1       pk 
   1285  1.11       pk void
   1286  1.11       pk be_pal_gate(sc, phy)
   1287  1.11       pk 	struct be_softc *sc;
   1288  1.11       pk 	int phy;
   1289  1.11       pk {
   1290  1.11       pk 	bus_space_tag_t t = sc->sc_bustag;
   1291  1.11       pk 	bus_space_handle_t tr = sc->sc_tr;
   1292  1.11       pk 	u_int32_t v;
   1293  1.11       pk 
   1294  1.11       pk 	be_mii_sync(sc);
   1295  1.11       pk 
   1296  1.11       pk 	v = ~(TCVR_PAL_EXTLBACK | TCVR_PAL_MSENSE | TCVR_PAL_LTENABLE);
   1297  1.11       pk 	if (phy == BE_PHY_INTERNAL)
   1298  1.11       pk 		v &= ~TCVR_PAL_SERIAL;
   1299  1.11       pk 
   1300  1.11       pk 	bus_space_write_4(t, tr, BE_TRI_TCVRPAL, v);
   1301  1.11       pk 	(void)bus_space_read_4(t, tr, BE_TRI_TCVRPAL);
   1302  1.11       pk }
   1303  1.11       pk 
   1304  1.10       pk static int
   1305   1.1       pk be_tcvr_read_bit(sc, phy)
   1306   1.1       pk 	struct be_softc *sc;
   1307   1.1       pk 	int phy;
   1308   1.1       pk {
   1309   1.1       pk 	bus_space_tag_t t = sc->sc_bustag;
   1310   1.1       pk 	bus_space_handle_t tr = sc->sc_tr;
   1311   1.1       pk 	int ret;
   1312   1.1       pk 
   1313   1.1       pk 	if (phy == BE_PHY_INTERNAL) {
   1314   1.1       pk 		bus_space_write_4(t, tr, BE_TRI_MGMTPAL, MGMT_PAL_EXT_MDIO);
   1315   1.1       pk 		(void)bus_space_read_4(t, tr, BE_TRI_MGMTPAL);
   1316   1.1       pk 		bus_space_write_4(t, tr, BE_TRI_MGMTPAL,
   1317   1.1       pk 				  MGMT_PAL_EXT_MDIO | MGMT_PAL_DCLOCK);
   1318   1.1       pk 		(void)bus_space_read_4(t, tr, BE_TRI_MGMTPAL);
   1319   1.1       pk 		ret = (bus_space_read_4(t, tr, BE_TRI_MGMTPAL) &
   1320  1.10       pk 			MGMT_PAL_INT_MDIO) >> MGMT_PAL_INT_MDIO_SHIFT;
   1321   1.1       pk 	} else {
   1322   1.1       pk 		bus_space_write_4(t, tr, BE_TRI_MGMTPAL, MGMT_PAL_INT_MDIO);
   1323   1.1       pk 		(void)bus_space_read_4(t, tr, BE_TRI_MGMTPAL);
   1324   1.1       pk 		ret = (bus_space_read_4(t, tr, BE_TRI_MGMTPAL) &
   1325  1.10       pk 			MGMT_PAL_EXT_MDIO) >> MGMT_PAL_EXT_MDIO_SHIFT;
   1326   1.1       pk 		bus_space_write_4(t, tr, BE_TRI_MGMTPAL,
   1327   1.1       pk 				  MGMT_PAL_INT_MDIO | MGMT_PAL_DCLOCK);
   1328   1.1       pk 		(void)bus_space_read_4(t, tr, BE_TRI_MGMTPAL);
   1329   1.1       pk 	}
   1330   1.1       pk 
   1331   1.1       pk 	return (ret);
   1332   1.1       pk }
   1333   1.1       pk 
   1334  1.10       pk static void
   1335   1.1       pk be_tcvr_write_bit(sc, phy, bit)
   1336   1.1       pk 	struct be_softc *sc;
   1337   1.1       pk 	int phy;
   1338   1.1       pk 	int bit;
   1339   1.1       pk {
   1340   1.1       pk 	bus_space_tag_t t = sc->sc_bustag;
   1341   1.1       pk 	bus_space_handle_t tr = sc->sc_tr;
   1342  1.10       pk 	u_int32_t v;
   1343   1.1       pk 
   1344   1.1       pk 	if (phy == BE_PHY_INTERNAL) {
   1345  1.10       pk 		v = ((bit & 1) << MGMT_PAL_INT_MDIO_SHIFT) |
   1346  1.10       pk 			MGMT_PAL_OENAB | MGMT_PAL_EXT_MDIO;
   1347   1.1       pk 	} else {
   1348  1.10       pk 		v = ((bit & 1) << MGMT_PAL_EXT_MDIO_SHIFT)
   1349  1.10       pk 			| MGMT_PAL_OENAB | MGMT_PAL_INT_MDIO;
   1350   1.1       pk 	}
   1351  1.12       pk 	bus_space_write_4(t, tr, BE_TRI_MGMTPAL, v);
   1352  1.12       pk 	(void)bus_space_read_4(t, tr, BE_TRI_MGMTPAL);
   1353  1.12       pk 	bus_space_write_4(t, tr, BE_TRI_MGMTPAL, v | MGMT_PAL_DCLOCK);
   1354  1.12       pk 	(void)bus_space_read_4(t, tr, BE_TRI_MGMTPAL);
   1355   1.1       pk }
   1356   1.1       pk 
   1357  1.10       pk static void
   1358   1.1       pk be_mii_sendbits(sc, phy, data, nbits)
   1359   1.1       pk 	struct be_softc *sc;
   1360   1.1       pk 	int phy;
   1361   1.1       pk 	u_int32_t data;
   1362   1.1       pk 	int nbits;
   1363   1.1       pk {
   1364   1.1       pk 	int i;
   1365   1.1       pk 
   1366   1.1       pk 	for (i = 1 << (nbits - 1); i != 0; i >>= 1) {
   1367   1.1       pk 		be_tcvr_write_bit(sc, phy, (data & i) != 0);
   1368   1.1       pk 	}
   1369   1.1       pk }
   1370   1.1       pk 
   1371   1.4       pk static int
   1372   1.4       pk be_mii_readreg(self, phy, reg)
   1373   1.1       pk 	struct device *self;
   1374   1.1       pk 	int phy, reg;
   1375   1.1       pk {
   1376   1.1       pk 	struct be_softc *sc = (struct be_softc *)self;
   1377   1.1       pk 	int val = 0, i;
   1378   1.1       pk 
   1379   1.1       pk 	/*
   1380   1.1       pk 	 * Read the PHY register by manually driving the MII control lines.
   1381   1.1       pk 	 */
   1382   1.1       pk 	be_mii_sync(sc);
   1383   1.1       pk 	be_mii_sendbits(sc, phy, MII_COMMAND_START, 2);
   1384   1.1       pk 	be_mii_sendbits(sc, phy, MII_COMMAND_READ, 2);
   1385   1.1       pk 	be_mii_sendbits(sc, phy, phy, 5);
   1386   1.1       pk 	be_mii_sendbits(sc, phy, reg, 5);
   1387   1.1       pk 
   1388   1.1       pk 	(void) be_tcvr_read_bit(sc, phy);
   1389   1.1       pk 	(void) be_tcvr_read_bit(sc, phy);
   1390   1.1       pk 
   1391   1.1       pk 	for (i = 15; i >= 0; i--)
   1392   1.1       pk 		val |= (be_tcvr_read_bit(sc, phy) << i);
   1393   1.1       pk 
   1394   1.1       pk 	(void) be_tcvr_read_bit(sc, phy);
   1395   1.1       pk 	(void) be_tcvr_read_bit(sc, phy);
   1396   1.1       pk 	(void) be_tcvr_read_bit(sc, phy);
   1397   1.1       pk 
   1398   1.1       pk 	return (val);
   1399   1.1       pk }
   1400   1.1       pk 
   1401   1.1       pk void
   1402   1.1       pk be_mii_writereg(self, phy, reg, val)
   1403   1.1       pk 	struct device *self;
   1404   1.1       pk 	int phy, reg, val;
   1405   1.1       pk {
   1406   1.1       pk 	struct be_softc *sc = (struct be_softc *)self;
   1407   1.1       pk 	int i;
   1408   1.1       pk 
   1409   1.1       pk 	/*
   1410   1.1       pk 	 * Write the PHY register by manually driving the MII control lines.
   1411   1.1       pk 	 */
   1412   1.1       pk 	be_mii_sync(sc);
   1413   1.1       pk 	be_mii_sendbits(sc, phy, MII_COMMAND_START, 2);
   1414   1.1       pk 	be_mii_sendbits(sc, phy, MII_COMMAND_WRITE, 2);
   1415   1.1       pk 	be_mii_sendbits(sc, phy, phy, 5);
   1416   1.1       pk 	be_mii_sendbits(sc, phy, reg, 5);
   1417   1.1       pk 
   1418   1.1       pk 	be_tcvr_write_bit(sc, phy, 1);
   1419   1.1       pk 	be_tcvr_write_bit(sc, phy, 0);
   1420   1.1       pk 
   1421   1.1       pk 	for (i = 15; i >= 0; i--)
   1422   1.1       pk 		be_tcvr_write_bit(sc, phy, (val >> i) & 1);
   1423   1.1       pk }
   1424   1.1       pk 
   1425   1.1       pk int
   1426   1.1       pk be_mii_reset(sc, phy)
   1427   1.1       pk 	struct be_softc *sc;
   1428   1.1       pk 	int phy;
   1429   1.1       pk {
   1430   1.1       pk 	int n;
   1431   1.1       pk 
   1432   1.1       pk 	be_mii_writereg((struct device *)sc, phy, MII_BMCR,
   1433   1.1       pk 			BMCR_LOOP | BMCR_PDOWN | BMCR_ISO);
   1434   1.1       pk 	be_mii_writereg((struct device *)sc, phy, MII_BMCR, BMCR_RESET);
   1435   1.1       pk 
   1436   1.1       pk 	for (n = 16; n >= 0; n--) {
   1437   1.1       pk 		int bmcr = be_mii_readreg((struct device *)sc, phy, MII_BMCR);
   1438   1.1       pk 		if ((bmcr & BMCR_RESET) == 0)
   1439   1.1       pk 			break;
   1440   1.1       pk 		DELAY(20);
   1441   1.1       pk 	}
   1442   1.1       pk 	if (n == 0) {
   1443   1.1       pk 		printf("%s: bmcr reset failed\n", sc->sc_dev.dv_xname);
   1444   1.1       pk 		return (EIO);
   1445   1.1       pk 	}
   1446  1.13       pk 
   1447   1.1       pk 	return (0);
   1448   1.1       pk }
   1449   1.1       pk 
   1450   1.1       pk void
   1451  1.12       pk be_tick(arg)
   1452  1.12       pk 	void	*arg;
   1453  1.12       pk {
   1454  1.12       pk 	struct be_softc *sc = arg;
   1455  1.12       pk 	int s = splnet();
   1456  1.12       pk 
   1457  1.12       pk 	mii_tick(&sc->sc_mii);
   1458  1.12       pk 	(void)be_intphy_service(sc, &sc->sc_mii, MII_TICK);
   1459  1.12       pk 
   1460  1.12       pk 	splx(s);
   1461  1.17  thorpej 	callout_reset(&sc->sc_tick_ch, hz, be_tick, sc);
   1462  1.12       pk }
   1463  1.12       pk 
   1464  1.12       pk void
   1465  1.10       pk be_mii_statchg(self)
   1466   1.1       pk 	struct device *self;
   1467   1.1       pk {
   1468   1.1       pk 	struct be_softc *sc = (struct be_softc *)self;
   1469  1.10       pk 	bus_space_tag_t t = sc->sc_bustag;
   1470  1.10       pk 	bus_space_handle_t br = sc->sc_br;
   1471  1.11       pk 	u_int instance;
   1472  1.10       pk 	u_int32_t v;
   1473  1.10       pk 
   1474  1.11       pk 	instance = IFM_INST(sc->sc_mii.mii_media.ifm_cur->ifm_media);
   1475  1.11       pk #ifdef DIAGNOSTIC
   1476  1.11       pk 	if (instance > 1)
   1477  1.11       pk 		panic("be_mii_statchg: instance %d out of range", instance);
   1478  1.11       pk #endif
   1479   1.1       pk 
   1480  1.10       pk 	/* Update duplex mode in TX configuration */
   1481  1.10       pk 	v = bus_space_read_4(t, br, BE_BRI_TXCFG);
   1482  1.10       pk 	if ((IFM_OPTIONS(sc->sc_mii.mii_media_active) & IFM_FDX) != 0)
   1483  1.10       pk 		v |= BE_BR_TXCFG_FULLDPLX;
   1484  1.10       pk 	else
   1485  1.10       pk 		v &= ~BE_BR_TXCFG_FULLDPLX;
   1486  1.10       pk 	bus_space_write_4(t, br, BE_BRI_TXCFG, v);
   1487  1.11       pk 
   1488  1.11       pk 	/* Change to appropriate gate in transceiver PAL */
   1489  1.11       pk 	be_pal_gate(sc, sc->sc_phys[instance]);
   1490   1.1       pk }
   1491   1.1       pk 
   1492  1.12       pk /*
   1493  1.12       pk  * Get current media settings.
   1494  1.12       pk  */
   1495   1.1       pk void
   1496  1.12       pk be_ifmedia_sts(ifp, ifmr)
   1497  1.12       pk 	struct ifnet *ifp;
   1498  1.12       pk 	struct ifmediareq *ifmr;
   1499  1.12       pk {
   1500  1.12       pk 	struct be_softc *sc = ifp->if_softc;
   1501  1.12       pk 
   1502  1.12       pk 	mii_pollstat(&sc->sc_mii);
   1503  1.12       pk 	(void)be_intphy_service(sc, &sc->sc_mii, MII_POLLSTAT);
   1504  1.12       pk 
   1505  1.12       pk 	ifmr->ifm_status = sc->sc_mii.mii_media_status;
   1506  1.12       pk 	ifmr->ifm_active = sc->sc_mii.mii_media_active;
   1507  1.12       pk 	return;
   1508  1.12       pk }
   1509  1.12       pk 
   1510  1.12       pk /*
   1511  1.12       pk  * Set media options.
   1512  1.12       pk  */
   1513  1.12       pk int
   1514  1.12       pk be_ifmedia_upd(ifp)
   1515  1.12       pk 	struct ifnet *ifp;
   1516   1.1       pk {
   1517  1.12       pk 	struct be_softc *sc = ifp->if_softc;
   1518  1.12       pk 	int error;
   1519   1.1       pk 
   1520  1.12       pk 	if ((error = mii_mediachg(&sc->sc_mii)) != 0)
   1521  1.12       pk 		return (error);
   1522   1.1       pk 
   1523  1.12       pk 	return (be_intphy_service(sc, &sc->sc_mii, MII_MEDIACHG));
   1524   1.1       pk }
   1525   1.1       pk 
   1526  1.12       pk /*
   1527  1.12       pk  * Service routine for our pseudo-MII internal transceiver.
   1528  1.12       pk  */
   1529  1.12       pk int
   1530  1.12       pk be_intphy_service(sc, mii, cmd)
   1531   1.1       pk 	struct be_softc *sc;
   1532  1.12       pk 	struct mii_data *mii;
   1533  1.12       pk 	int cmd;
   1534   1.1       pk {
   1535  1.12       pk 	struct ifmedia_entry *ife = mii->mii_media.ifm_cur;
   1536   1.1       pk 	int bmcr, bmsr;
   1537  1.13       pk 	int error;
   1538   1.1       pk 
   1539  1.12       pk 	switch (cmd) {
   1540  1.12       pk 	case MII_POLLSTAT:
   1541  1.12       pk 		/*
   1542  1.12       pk 		 * If we're not polling our PHY instance, just return.
   1543  1.12       pk 		 */
   1544  1.12       pk 		if (IFM_INST(ife->ifm_media) != sc->sc_mii_inst)
   1545  1.12       pk 			return (0);
   1546  1.12       pk 
   1547  1.12       pk 		break;
   1548  1.12       pk 
   1549  1.12       pk 	case MII_MEDIACHG:
   1550  1.12       pk 
   1551  1.12       pk 		/*
   1552  1.12       pk 		 * If the media indicates a different PHY instance,
   1553  1.12       pk 		 * isolate ourselves.
   1554  1.12       pk 		 */
   1555  1.12       pk 		if (IFM_INST(ife->ifm_media) != sc->sc_mii_inst) {
   1556  1.13       pk 			bmcr = be_mii_readreg((void *)sc,
   1557  1.13       pk 				BE_PHY_INTERNAL, MII_BMCR);
   1558  1.12       pk 			be_mii_writereg((void *)sc,
   1559  1.12       pk 				BE_PHY_INTERNAL, MII_BMCR, bmcr | BMCR_ISO);
   1560  1.13       pk 			sc->sc_mii_flags &= ~MIIF_HAVELINK;
   1561  1.13       pk 			sc->sc_intphy_curspeed = 0;
   1562  1.12       pk 			return (0);
   1563  1.12       pk 		}
   1564  1.12       pk 
   1565  1.12       pk 
   1566  1.13       pk 		if ((error = be_mii_reset(sc, BE_PHY_INTERNAL)) != 0)
   1567  1.13       pk 			return (error);
   1568  1.13       pk 
   1569  1.13       pk 		bmcr = be_mii_readreg((void *)sc, BE_PHY_INTERNAL, MII_BMCR);
   1570  1.13       pk 
   1571  1.13       pk 		/*
   1572  1.13       pk 		 * Select the new mode and take out of isolation
   1573  1.13       pk 		 */
   1574  1.12       pk 		if (IFM_SUBTYPE(ife->ifm_media) == IFM_100_TX)
   1575  1.12       pk 			bmcr |= BMCR_S100;
   1576  1.12       pk 		else if (IFM_SUBTYPE(ife->ifm_media) == IFM_10_T)
   1577  1.12       pk 			bmcr &= ~BMCR_S100;
   1578  1.13       pk 		else if (IFM_SUBTYPE(ife->ifm_media) == IFM_AUTO) {
   1579  1.13       pk 			if ((sc->sc_mii_flags & MIIF_HAVELINK) != 0) {
   1580  1.13       pk 				bmcr &= ~BMCR_S100;
   1581  1.13       pk 				bmcr |= sc->sc_intphy_curspeed;
   1582  1.13       pk 			} else {
   1583  1.13       pk 				/* Keep isolated until link is up */
   1584  1.13       pk 				bmcr |= BMCR_ISO;
   1585  1.13       pk 				sc->sc_mii_flags |= MIIF_DOINGAUTO;
   1586  1.13       pk 			}
   1587  1.13       pk 		}
   1588  1.12       pk 
   1589  1.12       pk 		if ((IFM_OPTIONS(ife->ifm_media) & IFM_FDX) != 0)
   1590  1.12       pk 			bmcr |= BMCR_FDX;
   1591  1.12       pk 		else
   1592  1.12       pk 			bmcr &= ~BMCR_FDX;
   1593  1.12       pk 
   1594  1.12       pk 		be_mii_writereg((void *)sc, BE_PHY_INTERNAL, MII_BMCR, bmcr);
   1595  1.12       pk 		break;
   1596  1.12       pk 
   1597  1.12       pk 	case MII_TICK:
   1598  1.12       pk 		/*
   1599  1.12       pk 		 * If we're not currently selected, just return.
   1600  1.12       pk 		 */
   1601  1.12       pk 		if (IFM_INST(ife->ifm_media) != sc->sc_mii_inst)
   1602  1.12       pk 			return (0);
   1603  1.12       pk 
   1604  1.12       pk 		/* Only used for automatic media selection */
   1605  1.12       pk 		if (IFM_SUBTYPE(ife->ifm_media) != IFM_AUTO)
   1606  1.12       pk 			return (0);
   1607  1.12       pk 
   1608  1.12       pk 		/* Is the interface even up? */
   1609  1.12       pk 		if ((mii->mii_ifp->if_flags & IFF_UP) == 0)
   1610  1.12       pk 			return (0);
   1611  1.12       pk 
   1612  1.12       pk 		/*
   1613  1.12       pk 		 * Check link status; if we don't have a link, try another
   1614  1.12       pk 		 * speed. We can't detect duplex mode, so half-duplex is
   1615  1.12       pk 		 * what we have to settle for.
   1616  1.12       pk 		 */
   1617   1.1       pk 
   1618  1.12       pk 		/* Read twice in case the register is latched */
   1619  1.12       pk 		bmsr = be_mii_readreg((void *)sc, BE_PHY_INTERNAL, MII_BMSR) |
   1620  1.12       pk 		       be_mii_readreg((void *)sc, BE_PHY_INTERNAL, MII_BMSR);
   1621  1.12       pk 
   1622  1.12       pk 		if ((bmsr & BMSR_LINK) != 0) {
   1623  1.12       pk 			/* We have a carrier */
   1624  1.13       pk 			bmcr = be_mii_readreg((void *)sc,
   1625  1.13       pk 					BE_PHY_INTERNAL, MII_BMCR);
   1626  1.13       pk 
   1627  1.13       pk 			if ((sc->sc_mii_flags & MIIF_DOINGAUTO) != 0) {
   1628  1.13       pk 				bmcr = be_mii_readreg((void *)sc,
   1629  1.13       pk 						BE_PHY_INTERNAL, MII_BMCR);
   1630  1.13       pk 
   1631  1.13       pk 				sc->sc_mii_flags |= MIIF_HAVELINK;
   1632  1.13       pk 				sc->sc_intphy_curspeed = (bmcr & BMCR_S100);
   1633  1.13       pk 				sc->sc_mii_flags &= ~MIIF_DOINGAUTO;
   1634  1.13       pk 
   1635  1.13       pk 				bmcr &= ~BMCR_ISO;
   1636  1.13       pk 				be_mii_writereg((void *)sc,
   1637  1.13       pk 					BE_PHY_INTERNAL, MII_BMCR, bmcr);
   1638  1.13       pk 
   1639  1.13       pk 				printf("%s: link up at %s Mbps\n",
   1640  1.13       pk 					sc->sc_dev.dv_xname,
   1641  1.13       pk 					(bmcr & BMCR_S100) ? "100" : "10");
   1642  1.13       pk 			}
   1643  1.12       pk 			return (0);
   1644  1.12       pk 		}
   1645   1.1       pk 
   1646  1.13       pk 		if ((sc->sc_mii_flags & MIIF_DOINGAUTO) == 0) {
   1647  1.13       pk 			sc->sc_mii_flags |= MIIF_DOINGAUTO;
   1648  1.13       pk 			sc->sc_mii_flags &= ~MIIF_HAVELINK;
   1649  1.13       pk 			sc->sc_intphy_curspeed = 0;
   1650  1.13       pk 			printf("%s: link down\n", sc->sc_dev.dv_xname);
   1651  1.13       pk 		}
   1652  1.13       pk 
   1653  1.12       pk 		/* Only retry autonegotiation every 5 seconds. */
   1654  1.13       pk 		if (++sc->sc_mii_ticks < 5)
   1655  1.12       pk 			return(0);
   1656  1.12       pk 
   1657  1.12       pk 		sc->sc_mii_ticks = 0;
   1658  1.12       pk 		bmcr = be_mii_readreg((void *)sc, BE_PHY_INTERNAL, MII_BMCR);
   1659  1.12       pk 		/* Just flip the fast speed bit */
   1660  1.12       pk 		bmcr ^= BMCR_S100;
   1661  1.12       pk 		be_mii_writereg((void *)sc, BE_PHY_INTERNAL, MII_BMCR, bmcr);
   1662   1.1       pk 
   1663  1.12       pk 		break;
   1664   1.1       pk 
   1665  1.12       pk 	case MII_DOWN:
   1666  1.13       pk 		/* Isolate this phy */
   1667  1.13       pk 		bmcr = be_mii_readreg((void *)sc, BE_PHY_INTERNAL, MII_BMCR);
   1668  1.13       pk 		be_mii_writereg((void *)sc,
   1669  1.13       pk 				BE_PHY_INTERNAL, MII_BMCR, bmcr | BMCR_ISO);
   1670  1.12       pk 		return (0);
   1671   1.1       pk 	}
   1672   1.1       pk 
   1673  1.12       pk 	/* Update the media status. */
   1674  1.12       pk 	be_intphy_status(sc);
   1675  1.10       pk 
   1676  1.12       pk 	/* Callback if something changed. */
   1677  1.12       pk 	if (sc->sc_mii_active != mii->mii_media_active || cmd == MII_MEDIACHG) {
   1678  1.12       pk 		(*mii->mii_statchg)((struct device *)sc);
   1679  1.12       pk 		sc->sc_mii_active = mii->mii_media_active;
   1680  1.12       pk 	}
   1681  1.12       pk 	return (0);
   1682   1.1       pk }
   1683   1.1       pk 
   1684   1.1       pk /*
   1685  1.12       pk  * Determine status of internal transceiver
   1686   1.1       pk  */
   1687   1.1       pk void
   1688  1.12       pk be_intphy_status(sc)
   1689  1.12       pk 	struct be_softc *sc;
   1690   1.1       pk {
   1691  1.12       pk 	struct mii_data *mii = &sc->sc_mii;
   1692  1.10       pk 	int media_active, media_status;
   1693   1.1       pk 	int bmcr, bmsr;
   1694   1.1       pk 
   1695  1.10       pk 	media_status = IFM_AVALID;
   1696  1.10       pk 	media_active = 0;
   1697  1.10       pk 
   1698   1.1       pk 	/*
   1699   1.1       pk 	 * Internal transceiver; do the work here.
   1700   1.1       pk 	 */
   1701   1.4       pk 	bmcr = be_mii_readreg((struct device *)sc, BE_PHY_INTERNAL, MII_BMCR);
   1702   1.1       pk 
   1703   1.1       pk 	switch (bmcr & (BMCR_S100 | BMCR_FDX)) {
   1704   1.1       pk 	case (BMCR_S100 | BMCR_FDX):
   1705  1.10       pk 		media_active = IFM_ETHER | IFM_100_TX | IFM_FDX;
   1706   1.1       pk 		break;
   1707   1.1       pk 	case BMCR_S100:
   1708  1.10       pk 		media_active = IFM_ETHER | IFM_100_TX | IFM_HDX;
   1709   1.1       pk 		break;
   1710   1.1       pk 	case BMCR_FDX:
   1711  1.10       pk 		media_active = IFM_ETHER | IFM_10_T | IFM_FDX;
   1712   1.1       pk 		break;
   1713   1.1       pk 	case 0:
   1714  1.10       pk 		media_active = IFM_ETHER | IFM_10_T | IFM_HDX;
   1715   1.1       pk 		break;
   1716   1.1       pk 	}
   1717   1.1       pk 
   1718   1.1       pk 	/* Read twice in case the register is latched */
   1719   1.4       pk 	bmsr = be_mii_readreg((struct device *)sc, BE_PHY_INTERNAL, MII_BMSR)|
   1720   1.4       pk 	       be_mii_readreg((struct device *)sc, BE_PHY_INTERNAL, MII_BMSR);
   1721   1.1       pk 	if (bmsr & BMSR_LINK)
   1722  1.11       pk 		media_status |=  IFM_ACTIVE;
   1723  1.10       pk 
   1724  1.12       pk 	mii->mii_media_status = media_status;
   1725  1.12       pk 	mii->mii_media_active = media_active;
   1726   1.1       pk }
   1727