Home | History | Annotate | Line # | Download | only in usb
if_ural.c revision 1.8
      1  1.8  jmcneill /*	$NetBSD: if_ural.c,v 1.8 2005/09/16 23:55:14 jmcneill Exp $ */
      2  1.4  drochner /*	$OpenBSD: if_ral.c,v 1.38 2005/07/07 08:33:22 jsg Exp $  */
      3  1.6  christos /*	$FreeBSD: /a/cvsroot/freebsd.repo/ncvs/src/sys/dev/usb/if_ural.c,v 1.10 2005/07/10 00:17:05 sam Exp $	*/
      4  1.1  drochner 
      5  1.1  drochner /*-
      6  1.1  drochner  * Copyright (c) 2005
      7  1.1  drochner  *	Damien Bergamini <damien.bergamini (at) free.fr>
      8  1.1  drochner  *
      9  1.1  drochner  * Permission to use, copy, modify, and distribute this software for any
     10  1.1  drochner  * purpose with or without fee is hereby granted, provided that the above
     11  1.1  drochner  * copyright notice and this permission notice appear in all copies.
     12  1.1  drochner  *
     13  1.1  drochner  * THE SOFTWARE IS PROVIDED "AS IS" AND THE AUTHOR DISCLAIMS ALL WARRANTIES
     14  1.1  drochner  * WITH REGARD TO THIS SOFTWARE INCLUDING ALL IMPLIED WARRANTIES OF
     15  1.1  drochner  * MERCHANTABILITY AND FITNESS. IN NO EVENT SHALL THE AUTHOR BE LIABLE FOR
     16  1.1  drochner  * ANY SPECIAL, DIRECT, INDIRECT, OR CONSEQUENTIAL DAMAGES OR ANY DAMAGES
     17  1.1  drochner  * WHATSOEVER RESULTING FROM LOSS OF USE, DATA OR PROFITS, WHETHER IN AN
     18  1.1  drochner  * ACTION OF CONTRACT, NEGLIGENCE OR OTHER TORTIOUS ACTION, ARISING OUT OF
     19  1.1  drochner  * OR IN CONNECTION WITH THE USE OR PERFORMANCE OF THIS SOFTWARE.
     20  1.1  drochner  */
     21  1.1  drochner 
     22  1.1  drochner /*-
     23  1.1  drochner  * Ralink Technology RT2500USB chipset driver
     24  1.1  drochner  * http://www.ralinktech.com/
     25  1.1  drochner  */
     26  1.1  drochner 
     27  1.1  drochner #include <sys/cdefs.h>
     28  1.8  jmcneill __KERNEL_RCSID(0, "$NetBSD: if_ural.c,v 1.8 2005/09/16 23:55:14 jmcneill Exp $");
     29  1.1  drochner 
     30  1.1  drochner #include "bpfilter.h"
     31  1.1  drochner 
     32  1.1  drochner #include <sys/param.h>
     33  1.1  drochner #include <sys/sockio.h>
     34  1.1  drochner #include <sys/sysctl.h>
     35  1.1  drochner #include <sys/mbuf.h>
     36  1.1  drochner #include <sys/kernel.h>
     37  1.1  drochner #include <sys/socket.h>
     38  1.1  drochner #include <sys/systm.h>
     39  1.1  drochner #include <sys/malloc.h>
     40  1.1  drochner #include <sys/conf.h>
     41  1.1  drochner #include <sys/device.h>
     42  1.1  drochner 
     43  1.1  drochner #include <machine/bus.h>
     44  1.1  drochner #include <machine/endian.h>
     45  1.1  drochner #include <machine/intr.h>
     46  1.1  drochner 
     47  1.1  drochner #if NBPFILTER > 0
     48  1.1  drochner #include <net/bpf.h>
     49  1.1  drochner #endif
     50  1.1  drochner #include <net/if.h>
     51  1.1  drochner #include <net/if_arp.h>
     52  1.1  drochner #include <net/if_dl.h>
     53  1.1  drochner #include <net/if_ether.h>
     54  1.1  drochner #include <net/if_media.h>
     55  1.1  drochner #include <net/if_types.h>
     56  1.1  drochner 
     57  1.1  drochner #include <netinet/in.h>
     58  1.1  drochner #include <netinet/in_systm.h>
     59  1.1  drochner #include <netinet/in_var.h>
     60  1.1  drochner #include <netinet/ip.h>
     61  1.1  drochner 
     62  1.2  drochner #include <net80211/ieee80211_netbsd.h>
     63  1.1  drochner #include <net80211/ieee80211_var.h>
     64  1.1  drochner #include <net80211/ieee80211_radiotap.h>
     65  1.1  drochner 
     66  1.1  drochner #include <dev/usb/usb.h>
     67  1.1  drochner #include <dev/usb/usbdi.h>
     68  1.1  drochner #include <dev/usb/usbdi_util.h>
     69  1.1  drochner #include <dev/usb/usbdevs.h>
     70  1.1  drochner 
     71  1.1  drochner #include <dev/usb/if_uralreg.h>
     72  1.1  drochner #include <dev/usb/if_uralvar.h>
     73  1.1  drochner 
     74  1.1  drochner #ifdef USB_DEBUG
     75  1.1  drochner #define URAL_DEBUG
     76  1.1  drochner #endif
     77  1.1  drochner 
     78  1.1  drochner #ifdef URAL_DEBUG
     79  1.1  drochner #define DPRINTF(x)	do { if (ural_debug) logprintf x; } while (0)
     80  1.1  drochner #define DPRINTFN(n, x)	do { if (ural_debug >= (n)) logprintf x; } while (0)
     81  1.1  drochner int ural_debug = 0;
     82  1.1  drochner #else
     83  1.1  drochner #define DPRINTF(x)
     84  1.1  drochner #define DPRINTFN(n, x)
     85  1.1  drochner #endif
     86  1.1  drochner 
     87  1.1  drochner /* various supported device vendors/products */
     88  1.1  drochner static const struct usb_devno ural_devs[] = {
     89  1.1  drochner 	{ USB_VENDOR_ASUSTEK,		USB_PRODUCT_ASUSTEK_WL167G },
     90  1.1  drochner 	{ USB_VENDOR_ASUSTEK,		USB_PRODUCT_RALINK_RT2570 },
     91  1.2  drochner 	{ USB_VENDOR_BELKIN,		USB_PRODUCT_BELKIN_F5D7050 },
     92  1.4  drochner 	{ USB_VENDOR_CISCOLINKSYS,	USB_PRODUCT_CISCOLINKSYS_WUSB54G },
     93  1.4  drochner 	{ USB_VENDOR_CISCOLINKSYS,	USB_PRODUCT_CISCOLINKSYS_WUSB54GP },
     94  1.1  drochner 	{ USB_VENDOR_CONCEPTRONIC,	USB_PRODUCT_CONCEPTRONIC_C54RU },
     95  1.1  drochner 	{ USB_VENDOR_DLINK,		USB_PRODUCT_DLINK_DWLG122 },
     96  1.4  drochner 	{ USB_VENDOR_GIGABYTE,		USB_PRODUCT_GIGABYTE_GNWBKG },
     97  1.4  drochner 	{ USB_VENDOR_GUILLEMOT,		USB_PRODUCT_GUILLEMOT_HWGUSB254 },
     98  1.1  drochner 	{ USB_VENDOR_MELCO,		USB_PRODUCT_MELCO_KG54 },
     99  1.1  drochner 	{ USB_VENDOR_MELCO,		USB_PRODUCT_MELCO_KG54AI },
    100  1.4  drochner 	{ USB_VENDOR_MELCO,		USB_PRODUCT_MELCO_KG54YB },
    101  1.4  drochner 	{ USB_VENDOR_MSI,		USB_PRODUCT_MSI_MS6861 },
    102  1.4  drochner 	{ USB_VENDOR_MSI,		USB_PRODUCT_MSI_MS6865 },
    103  1.4  drochner 	{ USB_VENDOR_MSI,		USB_PRODUCT_MSI_MS6869 },
    104  1.1  drochner 	{ USB_VENDOR_RALINK,		USB_PRODUCT_RALINK_RT2570 },
    105  1.1  drochner 	{ USB_VENDOR_RALINK,		USB_PRODUCT_RALINK_RT2570_2 },
    106  1.4  drochner 	{ USB_VENDOR_RALINK,		USB_PRODUCT_RALINK_RT2570_3 },
    107  1.8  jmcneill 	{ USB_VENDOR_RALINK_2,		USB_PRODUCT_RALINK_2_RT2570 },
    108  1.1  drochner 	{ USB_VENDOR_SMC,		USB_PRODUCT_SMC_2862WG },
    109  1.4  drochner 	{ USB_VENDOR_SURECOM,		USB_PRODUCT_SURECOM_EP9001G },
    110  1.4  drochner 	{ USB_VENDOR_VTECH,		USB_PRODUCT_VTECH_RT2570 },
    111  1.4  drochner 	{ USB_VENDOR_ZINWELL,		USB_PRODUCT_ZINWELL_ZWXG261 },
    112  1.1  drochner };
    113  1.1  drochner 
    114  1.1  drochner Static int		ural_alloc_tx_list(struct ural_softc *);
    115  1.1  drochner Static void		ural_free_tx_list(struct ural_softc *);
    116  1.1  drochner Static int		ural_alloc_rx_list(struct ural_softc *);
    117  1.1  drochner Static void		ural_free_rx_list(struct ural_softc *);
    118  1.1  drochner Static int		ural_media_change(struct ifnet *);
    119  1.1  drochner Static void		ural_next_scan(void *);
    120  1.1  drochner Static void		ural_task(void *);
    121  1.1  drochner Static int		ural_newstate(struct ieee80211com *,
    122  1.1  drochner 			    enum ieee80211_state, int);
    123  1.1  drochner Static void		ural_txeof(usbd_xfer_handle, usbd_private_handle,
    124  1.1  drochner 			    usbd_status);
    125  1.1  drochner Static void		ural_rxeof(usbd_xfer_handle, usbd_private_handle,
    126  1.1  drochner 			    usbd_status);
    127  1.1  drochner Static int		ural_ack_rate(int);
    128  1.1  drochner Static uint16_t		ural_txtime(int, int, uint32_t);
    129  1.1  drochner Static uint8_t		ural_plcp_signal(int);
    130  1.1  drochner Static void		ural_setup_tx_desc(struct ural_softc *,
    131  1.1  drochner 			    struct ural_tx_desc *, uint32_t, int, int);
    132  1.1  drochner Static int		ural_tx_bcn(struct ural_softc *, struct mbuf *,
    133  1.1  drochner 			    struct ieee80211_node *);
    134  1.1  drochner Static int		ural_tx_mgt(struct ural_softc *, struct mbuf *,
    135  1.1  drochner 			    struct ieee80211_node *);
    136  1.1  drochner Static int		ural_tx_data(struct ural_softc *, struct mbuf *,
    137  1.1  drochner 			    struct ieee80211_node *);
    138  1.1  drochner Static void		ural_start(struct ifnet *);
    139  1.1  drochner Static void		ural_watchdog(struct ifnet *);
    140  1.1  drochner Static int		ural_ioctl(struct ifnet *, u_long, caddr_t);
    141  1.1  drochner Static void		ural_eeprom_read(struct ural_softc *, uint16_t, void *,
    142  1.1  drochner 			    int);
    143  1.1  drochner Static uint16_t		ural_read(struct ural_softc *, uint16_t);
    144  1.1  drochner Static void		ural_read_multi(struct ural_softc *, uint16_t, void *,
    145  1.1  drochner 			    int);
    146  1.1  drochner Static void		ural_write(struct ural_softc *, uint16_t, uint16_t);
    147  1.1  drochner Static void		ural_write_multi(struct ural_softc *, uint16_t, void *,
    148  1.1  drochner 			    int);
    149  1.1  drochner Static void		ural_bbp_write(struct ural_softc *, uint8_t, uint8_t);
    150  1.1  drochner Static uint8_t		ural_bbp_read(struct ural_softc *, uint8_t);
    151  1.1  drochner Static void		ural_rf_write(struct ural_softc *, uint8_t, uint32_t);
    152  1.1  drochner Static void		ural_set_chan(struct ural_softc *,
    153  1.1  drochner 			    struct ieee80211_channel *);
    154  1.1  drochner Static void		ural_disable_rf_tune(struct ural_softc *);
    155  1.1  drochner Static void		ural_enable_tsf_sync(struct ural_softc *);
    156  1.1  drochner Static void		ural_set_bssid(struct ural_softc *, uint8_t *);
    157  1.1  drochner Static void		ural_set_macaddr(struct ural_softc *, uint8_t *);
    158  1.1  drochner Static void		ural_update_promisc(struct ural_softc *);
    159  1.1  drochner Static const char	*ural_get_rf(int);
    160  1.1  drochner Static void		ural_read_eeprom(struct ural_softc *);
    161  1.1  drochner Static int		ural_bbp_init(struct ural_softc *);
    162  1.1  drochner Static void		ural_set_txantenna(struct ural_softc *, int);
    163  1.1  drochner Static void		ural_set_rxantenna(struct ural_softc *, int);
    164  1.1  drochner Static int		ural_init(struct ifnet *);
    165  1.1  drochner Static void		ural_stop(struct ifnet *, int);
    166  1.1  drochner 
    167  1.1  drochner /*
    168  1.1  drochner  * Supported rates for 802.11a/b/g modes (in 500Kbps unit).
    169  1.1  drochner  */
    170  1.1  drochner static const struct ieee80211_rateset ural_rateset_11a =
    171  1.1  drochner 	{ 8, { 12, 18, 24, 36, 48, 72, 96, 108 } };
    172  1.1  drochner 
    173  1.1  drochner static const struct ieee80211_rateset ural_rateset_11b =
    174  1.1  drochner 	{ 4, { 2, 4, 11, 22 } };
    175  1.1  drochner 
    176  1.1  drochner static const struct ieee80211_rateset ural_rateset_11g =
    177  1.1  drochner 	{ 12, { 2, 4, 11, 22, 12, 18, 24, 36, 48, 72, 96, 108 } };
    178  1.1  drochner 
    179  1.1  drochner /*
    180  1.1  drochner  * Default values for MAC registers; values taken from the reference driver.
    181  1.1  drochner  */
    182  1.1  drochner static const struct {
    183  1.1  drochner 	uint16_t	reg;
    184  1.1  drochner 	uint16_t	val;
    185  1.1  drochner } ural_def_mac[] = {
    186  1.1  drochner 	{ RAL_TXRX_CSR5,  0x8c8d },
    187  1.1  drochner 	{ RAL_TXRX_CSR6,  0x8b8a },
    188  1.1  drochner 	{ RAL_TXRX_CSR7,  0x8687 },
    189  1.1  drochner 	{ RAL_TXRX_CSR8,  0x0085 },
    190  1.1  drochner 	{ RAL_MAC_CSR13,  0x1111 },
    191  1.1  drochner 	{ RAL_MAC_CSR14,  0x1e11 },
    192  1.1  drochner 	{ RAL_TXRX_CSR21, 0xe78f },
    193  1.1  drochner 	{ RAL_MAC_CSR9,   0xff1d },
    194  1.1  drochner 	{ RAL_MAC_CSR11,  0x0002 },
    195  1.1  drochner 	{ RAL_MAC_CSR22,  0x0053 },
    196  1.1  drochner 	{ RAL_MAC_CSR15,  0x0000 },
    197  1.1  drochner 	{ RAL_MAC_CSR8,   0x0780 },
    198  1.1  drochner 	{ RAL_TXRX_CSR19, 0x0000 },
    199  1.1  drochner 	{ RAL_TXRX_CSR18, 0x005a },
    200  1.1  drochner 	{ RAL_PHY_CSR2,   0x0000 },
    201  1.1  drochner 	{ RAL_TXRX_CSR0,  0x1ec0 },
    202  1.1  drochner 	{ RAL_PHY_CSR4,   0x000f }
    203  1.1  drochner };
    204  1.1  drochner 
    205  1.1  drochner /*
    206  1.1  drochner  * Default values for BBP registers; values taken from the reference driver.
    207  1.1  drochner  */
    208  1.1  drochner static const struct {
    209  1.1  drochner 	uint8_t	reg;
    210  1.1  drochner 	uint8_t	val;
    211  1.1  drochner } ural_def_bbp[] = {
    212  1.1  drochner 	{  3, 0x02 },
    213  1.1  drochner 	{  4, 0x19 },
    214  1.1  drochner 	{ 14, 0x1c },
    215  1.1  drochner 	{ 15, 0x30 },
    216  1.1  drochner 	{ 16, 0xac },
    217  1.1  drochner 	{ 17, 0x48 },
    218  1.1  drochner 	{ 18, 0x18 },
    219  1.1  drochner 	{ 19, 0xff },
    220  1.1  drochner 	{ 20, 0x1e },
    221  1.1  drochner 	{ 21, 0x08 },
    222  1.1  drochner 	{ 22, 0x08 },
    223  1.1  drochner 	{ 23, 0x08 },
    224  1.1  drochner 	{ 24, 0x80 },
    225  1.1  drochner 	{ 25, 0x50 },
    226  1.1  drochner 	{ 26, 0x08 },
    227  1.1  drochner 	{ 27, 0x23 },
    228  1.1  drochner 	{ 30, 0x10 },
    229  1.1  drochner 	{ 31, 0x2b },
    230  1.1  drochner 	{ 32, 0xb9 },
    231  1.1  drochner 	{ 34, 0x12 },
    232  1.1  drochner 	{ 35, 0x50 },
    233  1.1  drochner 	{ 39, 0xc4 },
    234  1.1  drochner 	{ 40, 0x02 },
    235  1.1  drochner 	{ 41, 0x60 },
    236  1.1  drochner 	{ 53, 0x10 },
    237  1.1  drochner 	{ 54, 0x18 },
    238  1.1  drochner 	{ 56, 0x08 },
    239  1.1  drochner 	{ 57, 0x10 },
    240  1.1  drochner 	{ 58, 0x08 },
    241  1.1  drochner 	{ 61, 0x60 },
    242  1.1  drochner 	{ 62, 0x10 },
    243  1.1  drochner 	{ 75, 0xff }
    244  1.1  drochner };
    245  1.1  drochner 
    246  1.1  drochner /*
    247  1.1  drochner  * Default values for RF register R2 indexed by channel numbers.
    248  1.1  drochner  */
    249  1.1  drochner static const uint32_t ural_rf2522_r2[] = {
    250  1.1  drochner 	0x307f6, 0x307fb, 0x30800, 0x30805, 0x3080a, 0x3080f, 0x30814,
    251  1.1  drochner 	0x30819, 0x3081e, 0x30823, 0x30828, 0x3082d, 0x30832, 0x3083e
    252  1.1  drochner };
    253  1.1  drochner 
    254  1.1  drochner static const uint32_t ural_rf2523_r2[] = {
    255  1.1  drochner 	0x00327, 0x00328, 0x00329, 0x0032a, 0x0032b, 0x0032c, 0x0032d,
    256  1.1  drochner 	0x0032e, 0x0032f, 0x00340, 0x00341, 0x00342, 0x00343, 0x00346
    257  1.1  drochner };
    258  1.1  drochner 
    259  1.1  drochner static const uint32_t ural_rf2524_r2[] = {
    260  1.1  drochner 	0x00327, 0x00328, 0x00329, 0x0032a, 0x0032b, 0x0032c, 0x0032d,
    261  1.1  drochner 	0x0032e, 0x0032f, 0x00340, 0x00341, 0x00342, 0x00343, 0x00346
    262  1.1  drochner };
    263  1.1  drochner 
    264  1.1  drochner static const uint32_t ural_rf2525_r2[] = {
    265  1.1  drochner 	0x20327, 0x20328, 0x20329, 0x2032a, 0x2032b, 0x2032c, 0x2032d,
    266  1.1  drochner 	0x2032e, 0x2032f, 0x20340, 0x20341, 0x20342, 0x20343, 0x20346
    267  1.1  drochner };
    268  1.1  drochner 
    269  1.1  drochner static const uint32_t ural_rf2525_hi_r2[] = {
    270  1.1  drochner 	0x2032f, 0x20340, 0x20341, 0x20342, 0x20343, 0x20344, 0x20345,
    271  1.1  drochner 	0x20346, 0x20347, 0x20348, 0x20349, 0x2034a, 0x2034b, 0x2034e
    272  1.1  drochner };
    273  1.1  drochner 
    274  1.1  drochner static const uint32_t ural_rf2525e_r2[] = {
    275  1.1  drochner 	0x2044d, 0x2044e, 0x2044f, 0x20460, 0x20461, 0x20462, 0x20463,
    276  1.1  drochner 	0x20464, 0x20465, 0x20466, 0x20467, 0x20468, 0x20469, 0x2046b
    277  1.1  drochner };
    278  1.1  drochner 
    279  1.1  drochner static const uint32_t ural_rf2526_hi_r2[] = {
    280  1.1  drochner 	0x0022a, 0x0022b, 0x0022b, 0x0022c, 0x0022c, 0x0022d, 0x0022d,
    281  1.1  drochner 	0x0022e, 0x0022e, 0x0022f, 0x0022d, 0x00240, 0x00240, 0x00241
    282  1.1  drochner };
    283  1.1  drochner 
    284  1.1  drochner static const uint32_t ural_rf2526_r2[] = {
    285  1.1  drochner 	0x00226, 0x00227, 0x00227, 0x00228, 0x00228, 0x00229, 0x00229,
    286  1.1  drochner 	0x0022a, 0x0022a, 0x0022b, 0x0022b, 0x0022c, 0x0022c, 0x0022d
    287  1.1  drochner };
    288  1.1  drochner 
    289  1.1  drochner /*
    290  1.1  drochner  * For dual-band RF, RF registers R1 and R4 also depend on channel number;
    291  1.1  drochner  * values taken from the reference driver.
    292  1.1  drochner  */
    293  1.1  drochner static const struct {
    294  1.1  drochner 	uint8_t		chan;
    295  1.1  drochner 	uint32_t	r1;
    296  1.1  drochner 	uint32_t	r2;
    297  1.1  drochner 	uint32_t	r4;
    298  1.1  drochner } ural_rf5222[] = {
    299  1.1  drochner 	/* channels in the 2.4GHz band */
    300  1.1  drochner 	{   1, 0x08808, 0x0044d, 0x00282 },
    301  1.1  drochner 	{   2, 0x08808, 0x0044e, 0x00282 },
    302  1.1  drochner 	{   3, 0x08808, 0x0044f, 0x00282 },
    303  1.1  drochner 	{   4, 0x08808, 0x00460, 0x00282 },
    304  1.1  drochner 	{   5, 0x08808, 0x00461, 0x00282 },
    305  1.1  drochner 	{   6, 0x08808, 0x00462, 0x00282 },
    306  1.1  drochner 	{   7, 0x08808, 0x00463, 0x00282 },
    307  1.1  drochner 	{   8, 0x08808, 0x00464, 0x00282 },
    308  1.1  drochner 	{   9, 0x08808, 0x00465, 0x00282 },
    309  1.1  drochner 	{  10, 0x08808, 0x00466, 0x00282 },
    310  1.1  drochner 	{  11, 0x08808, 0x00467, 0x00282 },
    311  1.1  drochner 	{  12, 0x08808, 0x00468, 0x00282 },
    312  1.1  drochner 	{  13, 0x08808, 0x00469, 0x00282 },
    313  1.1  drochner 	{  14, 0x08808, 0x0046b, 0x00286 },
    314  1.1  drochner 
    315  1.1  drochner 	/* channels in the 5.2GHz band */
    316  1.1  drochner 	{  36, 0x08804, 0x06225, 0x00287 },
    317  1.1  drochner 	{  40, 0x08804, 0x06226, 0x00287 },
    318  1.1  drochner 	{  44, 0x08804, 0x06227, 0x00287 },
    319  1.1  drochner 	{  48, 0x08804, 0x06228, 0x00287 },
    320  1.1  drochner 	{  52, 0x08804, 0x06229, 0x00287 },
    321  1.1  drochner 	{  56, 0x08804, 0x0622a, 0x00287 },
    322  1.1  drochner 	{  60, 0x08804, 0x0622b, 0x00287 },
    323  1.1  drochner 	{  64, 0x08804, 0x0622c, 0x00287 },
    324  1.1  drochner 
    325  1.1  drochner 	{ 100, 0x08804, 0x02200, 0x00283 },
    326  1.1  drochner 	{ 104, 0x08804, 0x02201, 0x00283 },
    327  1.1  drochner 	{ 108, 0x08804, 0x02202, 0x00283 },
    328  1.1  drochner 	{ 112, 0x08804, 0x02203, 0x00283 },
    329  1.1  drochner 	{ 116, 0x08804, 0x02204, 0x00283 },
    330  1.1  drochner 	{ 120, 0x08804, 0x02205, 0x00283 },
    331  1.1  drochner 	{ 124, 0x08804, 0x02206, 0x00283 },
    332  1.1  drochner 	{ 128, 0x08804, 0x02207, 0x00283 },
    333  1.1  drochner 	{ 132, 0x08804, 0x02208, 0x00283 },
    334  1.1  drochner 	{ 136, 0x08804, 0x02209, 0x00283 },
    335  1.1  drochner 	{ 140, 0x08804, 0x0220a, 0x00283 },
    336  1.1  drochner 
    337  1.1  drochner 	{ 149, 0x08808, 0x02429, 0x00281 },
    338  1.1  drochner 	{ 153, 0x08808, 0x0242b, 0x00281 },
    339  1.1  drochner 	{ 157, 0x08808, 0x0242d, 0x00281 },
    340  1.1  drochner 	{ 161, 0x08808, 0x0242f, 0x00281 }
    341  1.1  drochner };
    342  1.1  drochner 
    343  1.1  drochner USB_DECLARE_DRIVER(ural);
    344  1.1  drochner 
    345  1.1  drochner USB_MATCH(ural)
    346  1.1  drochner {
    347  1.1  drochner 	USB_MATCH_START(ural, uaa);
    348  1.1  drochner 
    349  1.1  drochner 	if (uaa->iface != NULL)
    350  1.1  drochner 		return UMATCH_NONE;
    351  1.1  drochner 
    352  1.1  drochner 	return (usb_lookup(ural_devs, uaa->vendor, uaa->product) != NULL) ?
    353  1.1  drochner 	    UMATCH_VENDOR_PRODUCT : UMATCH_NONE;
    354  1.1  drochner }
    355  1.1  drochner 
    356  1.1  drochner USB_ATTACH(ural)
    357  1.1  drochner {
    358  1.1  drochner 	USB_ATTACH_START(ural, sc, uaa);
    359  1.1  drochner 	struct ieee80211com *ic = &sc->sc_ic;
    360  1.2  drochner 	struct ifnet *ifp = &sc->sc_if;
    361  1.1  drochner 	usb_interface_descriptor_t *id;
    362  1.1  drochner 	usb_endpoint_descriptor_t *ed;
    363  1.1  drochner 	usbd_status error;
    364  1.1  drochner 	char *devinfop;
    365  1.1  drochner 	int i;
    366  1.1  drochner 
    367  1.1  drochner 	sc->sc_udev = uaa->device;
    368  1.1  drochner 
    369  1.1  drochner 	devinfop = usbd_devinfo_alloc(sc->sc_udev, 0);
    370  1.1  drochner 	USB_ATTACH_SETUP;
    371  1.1  drochner 	printf("%s: %s\n", USBDEVNAME(sc->sc_dev), devinfop);
    372  1.1  drochner 	usbd_devinfo_free(devinfop);
    373  1.1  drochner 
    374  1.1  drochner 	if (usbd_set_config_no(sc->sc_udev, RAL_CONFIG_NO, 0) != 0) {
    375  1.1  drochner 		printf("%s: could not set configuration no\n",
    376  1.1  drochner 		    USBDEVNAME(sc->sc_dev));
    377  1.1  drochner 		USB_ATTACH_ERROR_RETURN;
    378  1.1  drochner 	}
    379  1.1  drochner 
    380  1.1  drochner 	/* get the first interface handle */
    381  1.1  drochner 	error = usbd_device2interface_handle(sc->sc_udev, RAL_IFACE_INDEX,
    382  1.1  drochner 	    &sc->sc_iface);
    383  1.1  drochner 	if (error != 0) {
    384  1.1  drochner 		printf("%s: could not get interface handle\n",
    385  1.1  drochner 		    USBDEVNAME(sc->sc_dev));
    386  1.1  drochner 		USB_ATTACH_ERROR_RETURN;
    387  1.1  drochner 	}
    388  1.1  drochner 
    389  1.1  drochner 	/*
    390  1.1  drochner 	 * Find endpoints.
    391  1.1  drochner 	 */
    392  1.1  drochner 	id = usbd_get_interface_descriptor(sc->sc_iface);
    393  1.1  drochner 
    394  1.1  drochner 	sc->sc_rx_no = sc->sc_tx_no = -1;
    395  1.1  drochner 	for (i = 0; i < id->bNumEndpoints; i++) {
    396  1.1  drochner 		ed = usbd_interface2endpoint_descriptor(sc->sc_iface, i);
    397  1.1  drochner 		if (ed == NULL) {
    398  1.1  drochner 			printf("%s: no endpoint descriptor for iface %d\n",
    399  1.1  drochner 			    USBDEVNAME(sc->sc_dev), i);
    400  1.1  drochner 			USB_ATTACH_ERROR_RETURN;
    401  1.1  drochner 		}
    402  1.1  drochner 
    403  1.1  drochner 		if (UE_GET_DIR(ed->bEndpointAddress) == UE_DIR_IN &&
    404  1.1  drochner 		    UE_GET_XFERTYPE(ed->bmAttributes) == UE_BULK)
    405  1.1  drochner 			sc->sc_rx_no = ed->bEndpointAddress;
    406  1.1  drochner 		else if (UE_GET_DIR(ed->bEndpointAddress) == UE_DIR_OUT &&
    407  1.1  drochner 		    UE_GET_XFERTYPE(ed->bmAttributes) == UE_BULK)
    408  1.1  drochner 			sc->sc_tx_no = ed->bEndpointAddress;
    409  1.1  drochner 	}
    410  1.1  drochner 	if (sc->sc_rx_no == -1 || sc->sc_tx_no == -1) {
    411  1.1  drochner 		printf("%s: missing endpoint\n", USBDEVNAME(sc->sc_dev));
    412  1.1  drochner 		USB_ATTACH_ERROR_RETURN;
    413  1.1  drochner 	}
    414  1.1  drochner 
    415  1.1  drochner 	usb_init_task(&sc->sc_task, ural_task, sc);
    416  1.1  drochner 	callout_init(&sc->scan_ch);
    417  1.1  drochner 
    418  1.1  drochner 	/* retrieve RT2570 rev. no */
    419  1.1  drochner 	sc->asic_rev = ural_read(sc, RAL_MAC_CSR0);
    420  1.1  drochner 
    421  1.1  drochner 	/* retrieve MAC address and various other things from EEPROM */
    422  1.1  drochner 	ural_read_eeprom(sc);
    423  1.1  drochner 
    424  1.1  drochner 	printf("%s: MAC/BBP RT2570 (rev 0x%02x), RF %s, address %s\n",
    425  1.1  drochner 	    USBDEVNAME(sc->sc_dev), sc->asic_rev, ural_get_rf(sc->rf_rev),
    426  1.1  drochner 	    ether_sprintf(ic->ic_myaddr));
    427  1.1  drochner 
    428  1.2  drochner 	ic->ic_ifp = ifp;
    429  1.1  drochner 	ic->ic_phytype = IEEE80211_T_OFDM; /* not only, but not used */
    430  1.1  drochner 	ic->ic_opmode = IEEE80211_M_STA; /* default to BSS mode */
    431  1.1  drochner 	ic->ic_state = IEEE80211_S_INIT;
    432  1.1  drochner 
    433  1.1  drochner 	/* set device capabilities */
    434  1.1  drochner 	ic->ic_caps = IEEE80211_C_MONITOR | IEEE80211_C_IBSS |
    435  1.2  drochner 	    IEEE80211_C_HOSTAP | IEEE80211_C_SHPREAMBLE | IEEE80211_C_SHSLOT |
    436  1.4  drochner 	    IEEE80211_C_PMGT | IEEE80211_C_TXPMGT | IEEE80211_C_WPA;
    437  1.1  drochner 
    438  1.1  drochner 	if (sc->rf_rev == RAL_RF_5222) {
    439  1.1  drochner 		/* set supported .11a rates */
    440  1.1  drochner 		ic->ic_sup_rates[IEEE80211_MODE_11A] = ural_rateset_11a;
    441  1.1  drochner 
    442  1.1  drochner 		/* set supported .11a channels */
    443  1.1  drochner 		for (i = 36; i <= 64; i += 4) {
    444  1.1  drochner 			ic->ic_channels[i].ic_freq =
    445  1.1  drochner 			    ieee80211_ieee2mhz(i, IEEE80211_CHAN_5GHZ);
    446  1.1  drochner 			ic->ic_channels[i].ic_flags = IEEE80211_CHAN_A;
    447  1.1  drochner 		}
    448  1.1  drochner 		for (i = 100; i <= 140; i += 4) {
    449  1.1  drochner 			ic->ic_channels[i].ic_freq =
    450  1.1  drochner 			    ieee80211_ieee2mhz(i, IEEE80211_CHAN_5GHZ);
    451  1.1  drochner 			ic->ic_channels[i].ic_flags = IEEE80211_CHAN_A;
    452  1.1  drochner 		}
    453  1.1  drochner 		for (i = 149; i <= 161; i += 4) {
    454  1.1  drochner 			ic->ic_channels[i].ic_freq =
    455  1.1  drochner 			    ieee80211_ieee2mhz(i, IEEE80211_CHAN_5GHZ);
    456  1.1  drochner 			ic->ic_channels[i].ic_flags = IEEE80211_CHAN_A;
    457  1.1  drochner 		}
    458  1.1  drochner 	}
    459  1.1  drochner 
    460  1.1  drochner 	/* set supported .11b and .11g rates */
    461  1.1  drochner 	ic->ic_sup_rates[IEEE80211_MODE_11B] = ural_rateset_11b;
    462  1.1  drochner 	ic->ic_sup_rates[IEEE80211_MODE_11G] = ural_rateset_11g;
    463  1.1  drochner 
    464  1.1  drochner 	/* set supported .11b and .11g channels (1 through 14) */
    465  1.1  drochner 	for (i = 1; i <= 14; i++) {
    466  1.1  drochner 		ic->ic_channels[i].ic_freq =
    467  1.1  drochner 		    ieee80211_ieee2mhz(i, IEEE80211_CHAN_2GHZ);
    468  1.1  drochner 		ic->ic_channels[i].ic_flags =
    469  1.1  drochner 		    IEEE80211_CHAN_CCK | IEEE80211_CHAN_OFDM |
    470  1.1  drochner 		    IEEE80211_CHAN_DYN | IEEE80211_CHAN_2GHZ;
    471  1.1  drochner 	}
    472  1.1  drochner 
    473  1.1  drochner 	ifp->if_softc = sc;
    474  1.1  drochner 	ifp->if_flags = IFF_BROADCAST | IFF_SIMPLEX | IFF_MULTICAST;
    475  1.1  drochner 	ifp->if_init = ural_init;
    476  1.1  drochner 	ifp->if_stop = ural_stop;
    477  1.1  drochner 	ifp->if_ioctl = ural_ioctl;
    478  1.1  drochner 	ifp->if_start = ural_start;
    479  1.1  drochner 	ifp->if_watchdog = ural_watchdog;
    480  1.1  drochner 	IFQ_SET_READY(&ifp->if_snd);
    481  1.1  drochner 	memcpy(ifp->if_xname, USBDEVNAME(sc->sc_dev), IFNAMSIZ);
    482  1.1  drochner 
    483  1.1  drochner 	if_attach(ifp);
    484  1.1  drochner 	ieee80211_ifattach(ic);
    485  1.1  drochner 
    486  1.1  drochner 	/* override state transition machine */
    487  1.1  drochner 	sc->sc_newstate = ic->ic_newstate;
    488  1.1  drochner 	ic->ic_newstate = ural_newstate;
    489  1.1  drochner 	ieee80211_media_init(ic, ural_media_change, ieee80211_media_status);
    490  1.1  drochner 
    491  1.1  drochner #if NBPFILTER > 0
    492  1.1  drochner 	bpfattach2(ifp, DLT_IEEE802_11_RADIO,
    493  1.1  drochner 	    sizeof (struct ieee80211_frame) + 64, &sc->sc_drvbpf);
    494  1.1  drochner 
    495  1.1  drochner 	sc->sc_rxtap_len = sizeof sc->sc_rxtapu;
    496  1.1  drochner 	sc->sc_rxtap.wr_ihdr.it_len = htole16(sc->sc_rxtap_len);
    497  1.1  drochner 	sc->sc_rxtap.wr_ihdr.it_present = htole32(RAL_RX_RADIOTAP_PRESENT);
    498  1.1  drochner 
    499  1.1  drochner 	sc->sc_txtap_len = sizeof sc->sc_txtapu;
    500  1.1  drochner 	sc->sc_txtap.wt_ihdr.it_len = htole16(sc->sc_txtap_len);
    501  1.1  drochner 	sc->sc_txtap.wt_ihdr.it_present = htole32(RAL_TX_RADIOTAP_PRESENT);
    502  1.1  drochner #endif
    503  1.1  drochner 
    504  1.4  drochner 	ieee80211_announce(ic);
    505  1.4  drochner 
    506  1.1  drochner 	usbd_add_drv_event(USB_EVENT_DRIVER_ATTACH, sc->sc_udev,
    507  1.1  drochner 	    USBDEV(sc->sc_dev));
    508  1.1  drochner 
    509  1.1  drochner 	USB_ATTACH_SUCCESS_RETURN;
    510  1.1  drochner }
    511  1.1  drochner 
    512  1.1  drochner USB_DETACH(ural)
    513  1.1  drochner {
    514  1.1  drochner 	USB_DETACH_START(ural, sc);
    515  1.2  drochner 	struct ieee80211com *ic = &sc->sc_ic;
    516  1.2  drochner 	struct ifnet *ifp = &sc->sc_if;
    517  1.1  drochner 	int s;
    518  1.1  drochner 
    519  1.1  drochner 	s = splusb();
    520  1.1  drochner 
    521  1.1  drochner 	usb_rem_task(sc->sc_udev, &sc->sc_task);
    522  1.1  drochner 	callout_stop(&sc->scan_ch);
    523  1.1  drochner 
    524  1.1  drochner 	if (sc->sc_rx_pipeh != NULL) {
    525  1.1  drochner 		usbd_abort_pipe(sc->sc_rx_pipeh);
    526  1.1  drochner 		usbd_close_pipe(sc->sc_rx_pipeh);
    527  1.1  drochner 	}
    528  1.1  drochner 
    529  1.1  drochner 	if (sc->sc_tx_pipeh != NULL) {
    530  1.1  drochner 		usbd_abort_pipe(sc->sc_tx_pipeh);
    531  1.1  drochner 		usbd_close_pipe(sc->sc_tx_pipeh);
    532  1.1  drochner 	}
    533  1.1  drochner 
    534  1.1  drochner 	ural_free_rx_list(sc);
    535  1.1  drochner 	ural_free_tx_list(sc);
    536  1.1  drochner 
    537  1.1  drochner #if NBPFILTER > 0
    538  1.1  drochner 	bpfdetach(ifp);
    539  1.1  drochner #endif
    540  1.2  drochner 	ieee80211_ifdetach(ic);
    541  1.1  drochner 	if_detach(ifp);
    542  1.1  drochner 
    543  1.1  drochner 	splx(s);
    544  1.1  drochner 
    545  1.1  drochner 	usbd_add_drv_event(USB_EVENT_DRIVER_DETACH, sc->sc_udev,
    546  1.1  drochner 	    USBDEV(sc->sc_dev));
    547  1.1  drochner 
    548  1.1  drochner 	return 0;
    549  1.1  drochner }
    550  1.1  drochner 
    551  1.1  drochner Static int
    552  1.1  drochner ural_alloc_tx_list(struct ural_softc *sc)
    553  1.1  drochner {
    554  1.1  drochner 	struct ural_tx_data *data;
    555  1.1  drochner 	int i, error;
    556  1.1  drochner 
    557  1.1  drochner 	sc->tx_queued = 0;
    558  1.1  drochner 
    559  1.1  drochner 	for (i = 0; i < RAL_TX_LIST_COUNT; i++) {
    560  1.1  drochner 		data = &sc->tx_data[i];
    561  1.1  drochner 
    562  1.1  drochner 		data->sc = sc;
    563  1.1  drochner 
    564  1.1  drochner 		data->xfer = usbd_alloc_xfer(sc->sc_udev);
    565  1.1  drochner 		if (data->xfer == NULL) {
    566  1.1  drochner 			printf("%s: could not allocate tx xfer\n",
    567  1.1  drochner 			    USBDEVNAME(sc->sc_dev));
    568  1.1  drochner 			error = ENOMEM;
    569  1.1  drochner 			goto fail;
    570  1.1  drochner 		}
    571  1.1  drochner 
    572  1.1  drochner 		data->buf = usbd_alloc_buffer(data->xfer,
    573  1.1  drochner 		    RAL_TX_DESC_SIZE + MCLBYTES);
    574  1.1  drochner 		if (data->buf == NULL) {
    575  1.1  drochner 			printf("%s: could not allocate tx buffer\n",
    576  1.1  drochner 			    USBDEVNAME(sc->sc_dev));
    577  1.1  drochner 			error = ENOMEM;
    578  1.1  drochner 			goto fail;
    579  1.1  drochner 		}
    580  1.1  drochner 	}
    581  1.1  drochner 
    582  1.1  drochner 	return 0;
    583  1.1  drochner 
    584  1.1  drochner fail:	ural_free_tx_list(sc);
    585  1.1  drochner 	return error;
    586  1.1  drochner }
    587  1.1  drochner 
    588  1.1  drochner Static void
    589  1.1  drochner ural_free_tx_list(struct ural_softc *sc)
    590  1.1  drochner {
    591  1.1  drochner 	struct ural_tx_data *data;
    592  1.1  drochner 	int i;
    593  1.1  drochner 
    594  1.1  drochner 	for (i = 0; i < RAL_TX_LIST_COUNT; i++) {
    595  1.1  drochner 		data = &sc->tx_data[i];
    596  1.1  drochner 
    597  1.1  drochner 		if (data->xfer != NULL) {
    598  1.1  drochner 			usbd_free_xfer(data->xfer);
    599  1.1  drochner 			data->xfer = NULL;
    600  1.1  drochner 		}
    601  1.1  drochner 
    602  1.1  drochner 		if (data->ni != NULL) {
    603  1.1  drochner 			ieee80211_free_node(data->ni);
    604  1.1  drochner 			data->ni = NULL;
    605  1.1  drochner 		}
    606  1.1  drochner 	}
    607  1.1  drochner }
    608  1.1  drochner 
    609  1.1  drochner Static int
    610  1.1  drochner ural_alloc_rx_list(struct ural_softc *sc)
    611  1.1  drochner {
    612  1.1  drochner 	struct ural_rx_data *data;
    613  1.1  drochner 	int i, error;
    614  1.1  drochner 
    615  1.1  drochner 	for (i = 0; i < RAL_RX_LIST_COUNT; i++) {
    616  1.1  drochner 		data = &sc->rx_data[i];
    617  1.1  drochner 
    618  1.1  drochner 		data->sc = sc;
    619  1.1  drochner 
    620  1.1  drochner 		data->xfer = usbd_alloc_xfer(sc->sc_udev);
    621  1.1  drochner 		if (data->xfer == NULL) {
    622  1.1  drochner 			printf("%s: could not allocate rx xfer\n",
    623  1.1  drochner 			    USBDEVNAME(sc->sc_dev));
    624  1.1  drochner 			error = ENOMEM;
    625  1.1  drochner 			goto fail;
    626  1.1  drochner 		}
    627  1.1  drochner 
    628  1.1  drochner 		if (usbd_alloc_buffer(data->xfer, MCLBYTES) == NULL) {
    629  1.1  drochner 			printf("%s: could not allocate rx buffer\n",
    630  1.1  drochner 			    USBDEVNAME(sc->sc_dev));
    631  1.1  drochner 			error = ENOMEM;
    632  1.1  drochner 			goto fail;
    633  1.1  drochner 		}
    634  1.1  drochner 
    635  1.1  drochner 		MGETHDR(data->m, M_DONTWAIT, MT_DATA);
    636  1.1  drochner 		if (data->m == NULL) {
    637  1.1  drochner 			printf("%s: could not allocate rx mbuf\n",
    638  1.1  drochner 			    USBDEVNAME(sc->sc_dev));
    639  1.1  drochner 			error = ENOMEM;
    640  1.1  drochner 			goto fail;
    641  1.1  drochner 		}
    642  1.1  drochner 
    643  1.1  drochner 		MCLGET(data->m, M_DONTWAIT);
    644  1.1  drochner 		if (!(data->m->m_flags & M_EXT)) {
    645  1.1  drochner 			printf("%s: could not allocate rx mbuf cluster\n",
    646  1.1  drochner 			    USBDEVNAME(sc->sc_dev));
    647  1.1  drochner 			error = ENOMEM;
    648  1.1  drochner 			goto fail;
    649  1.1  drochner 		}
    650  1.1  drochner 
    651  1.1  drochner 		data->buf = mtod(data->m, uint8_t *);
    652  1.1  drochner 	}
    653  1.1  drochner 
    654  1.1  drochner 	return 0;
    655  1.1  drochner 
    656  1.1  drochner fail:	ural_free_tx_list(sc);
    657  1.1  drochner 	return error;
    658  1.1  drochner }
    659  1.1  drochner 
    660  1.1  drochner Static void
    661  1.1  drochner ural_free_rx_list(struct ural_softc *sc)
    662  1.1  drochner {
    663  1.1  drochner 	struct ural_rx_data *data;
    664  1.1  drochner 	int i;
    665  1.1  drochner 
    666  1.1  drochner 	for (i = 0; i < RAL_RX_LIST_COUNT; i++) {
    667  1.1  drochner 		data = &sc->rx_data[i];
    668  1.1  drochner 
    669  1.1  drochner 		if (data->xfer != NULL) {
    670  1.1  drochner 			usbd_free_xfer(data->xfer);
    671  1.1  drochner 			data->xfer = NULL;
    672  1.1  drochner 		}
    673  1.1  drochner 
    674  1.1  drochner 		if (data->m != NULL) {
    675  1.1  drochner 			m_freem(data->m);
    676  1.1  drochner 			data->m = NULL;
    677  1.1  drochner 		}
    678  1.1  drochner 	}
    679  1.1  drochner }
    680  1.1  drochner 
    681  1.1  drochner Static int
    682  1.1  drochner ural_media_change(struct ifnet *ifp)
    683  1.1  drochner {
    684  1.1  drochner 	int error;
    685  1.1  drochner 
    686  1.1  drochner 	error = ieee80211_media_change(ifp);
    687  1.1  drochner 	if (error != ENETRESET)
    688  1.1  drochner 		return error;
    689  1.1  drochner 
    690  1.1  drochner 	if ((ifp->if_flags & (IFF_UP | IFF_RUNNING)) == (IFF_UP | IFF_RUNNING))
    691  1.1  drochner 		ural_init(ifp);
    692  1.1  drochner 
    693  1.1  drochner 	return 0;
    694  1.1  drochner }
    695  1.1  drochner 
    696  1.1  drochner /*
    697  1.1  drochner  * This function is called periodically (every 200ms) during scanning to
    698  1.1  drochner  * switch from one channel to another.
    699  1.1  drochner  */
    700  1.1  drochner Static void
    701  1.1  drochner ural_next_scan(void *arg)
    702  1.1  drochner {
    703  1.1  drochner 	struct ural_softc *sc = arg;
    704  1.1  drochner 	struct ieee80211com *ic = &sc->sc_ic;
    705  1.1  drochner 
    706  1.1  drochner 	if (ic->ic_state == IEEE80211_S_SCAN)
    707  1.1  drochner 		ieee80211_next_scan(ic);
    708  1.1  drochner }
    709  1.1  drochner 
    710  1.1  drochner Static void
    711  1.1  drochner ural_task(void *arg)
    712  1.1  drochner {
    713  1.1  drochner 	struct ural_softc *sc = arg;
    714  1.1  drochner 	struct ieee80211com *ic = &sc->sc_ic;
    715  1.1  drochner 	enum ieee80211_state ostate;
    716  1.1  drochner 	struct mbuf *m;
    717  1.1  drochner 
    718  1.1  drochner 	ostate = ic->ic_state;
    719  1.1  drochner 
    720  1.1  drochner 	switch (sc->sc_state) {
    721  1.1  drochner 	case IEEE80211_S_INIT:
    722  1.1  drochner 		if (ostate == IEEE80211_S_RUN) {
    723  1.1  drochner 			/* abort TSF synchronization */
    724  1.1  drochner 			ural_write(sc, RAL_TXRX_CSR19, 0);
    725  1.1  drochner 
    726  1.1  drochner 			/* force tx led to stop blinking */
    727  1.1  drochner 			ural_write(sc, RAL_MAC_CSR20, 0);
    728  1.1  drochner 		}
    729  1.1  drochner 		break;
    730  1.1  drochner 
    731  1.1  drochner 	case IEEE80211_S_SCAN:
    732  1.1  drochner 		ural_set_chan(sc, ic->ic_bss->ni_chan);
    733  1.1  drochner 		callout_reset(&sc->scan_ch, hz / 5, ural_next_scan, sc);
    734  1.1  drochner 		break;
    735  1.1  drochner 
    736  1.1  drochner 	case IEEE80211_S_AUTH:
    737  1.1  drochner 		ural_set_chan(sc, ic->ic_bss->ni_chan);
    738  1.1  drochner 		break;
    739  1.1  drochner 
    740  1.1  drochner 	case IEEE80211_S_ASSOC:
    741  1.1  drochner 		ural_set_chan(sc, ic->ic_bss->ni_chan);
    742  1.1  drochner 		break;
    743  1.1  drochner 
    744  1.1  drochner 	case IEEE80211_S_RUN:
    745  1.1  drochner 		ural_set_chan(sc, ic->ic_bss->ni_chan);
    746  1.1  drochner 
    747  1.1  drochner 		if (ic->ic_opmode != IEEE80211_M_MONITOR)
    748  1.1  drochner 			ural_set_bssid(sc, ic->ic_bss->ni_bssid);
    749  1.1  drochner 
    750  1.1  drochner 		if (ic->ic_opmode == IEEE80211_M_HOSTAP ||
    751  1.1  drochner 		    ic->ic_opmode == IEEE80211_M_IBSS) {
    752  1.1  drochner 			m = ieee80211_beacon_alloc(ic, ic->ic_bss, &sc->sc_bo);
    753  1.1  drochner 			if (m == NULL) {
    754  1.1  drochner 				printf("%s: could not allocate beacon\n",
    755  1.1  drochner 				    USBDEVNAME(sc->sc_dev));
    756  1.1  drochner 				return;
    757  1.1  drochner 			}
    758  1.1  drochner 
    759  1.1  drochner 			if (ural_tx_bcn(sc, m, ic->ic_bss) != 0) {
    760  1.1  drochner 				m_freem(m);
    761  1.1  drochner 				printf("%s: could not transmit beacon\n",
    762  1.1  drochner 				    USBDEVNAME(sc->sc_dev));
    763  1.1  drochner 				return;
    764  1.1  drochner 			}
    765  1.1  drochner 
    766  1.1  drochner 			/* beacon is no longer needed */
    767  1.1  drochner 			m_freem(m);
    768  1.1  drochner 		}
    769  1.1  drochner 
    770  1.1  drochner 		/* make tx led blink on tx (controlled by ASIC) */
    771  1.1  drochner 		ural_write(sc, RAL_MAC_CSR20, 1);
    772  1.1  drochner 
    773  1.1  drochner 		if (ic->ic_opmode != IEEE80211_M_MONITOR)
    774  1.1  drochner 			ural_enable_tsf_sync(sc);
    775  1.1  drochner 		break;
    776  1.1  drochner 	}
    777  1.1  drochner 
    778  1.1  drochner 	sc->sc_newstate(ic, sc->sc_state, -1);
    779  1.1  drochner }
    780  1.1  drochner 
    781  1.1  drochner Static int
    782  1.1  drochner ural_newstate(struct ieee80211com *ic, enum ieee80211_state nstate, int arg)
    783  1.1  drochner {
    784  1.1  drochner 	struct ural_softc *sc = ic->ic_ifp->if_softc;
    785  1.1  drochner 
    786  1.1  drochner 	usb_rem_task(sc->sc_udev, &sc->sc_task);
    787  1.1  drochner 	callout_stop(&sc->scan_ch);
    788  1.1  drochner 
    789  1.1  drochner 	/* do it in a process context */
    790  1.1  drochner 	sc->sc_state = nstate;
    791  1.1  drochner 	usb_add_task(sc->sc_udev, &sc->sc_task);
    792  1.1  drochner 
    793  1.1  drochner 	return 0;
    794  1.1  drochner }
    795  1.1  drochner 
    796  1.1  drochner /* quickly determine if a given rate is CCK or OFDM */
    797  1.1  drochner #define RAL_RATE_IS_OFDM(rate) ((rate) >= 12 && (rate) != 22)
    798  1.1  drochner 
    799  1.1  drochner #define RAL_ACK_SIZE	14	/* 10 + 4(FCS) */
    800  1.1  drochner #define RAL_CTS_SIZE	14	/* 10 + 4(FCS) */
    801  1.1  drochner #define RAL_SIFS	10
    802  1.1  drochner 
    803  1.1  drochner Static void
    804  1.1  drochner ural_txeof(usbd_xfer_handle xfer, usbd_private_handle priv, usbd_status status)
    805  1.1  drochner {
    806  1.1  drochner 	struct ural_tx_data *data = priv;
    807  1.1  drochner 	struct ural_softc *sc = data->sc;
    808  1.2  drochner 	struct ifnet *ifp = &sc->sc_if;
    809  1.1  drochner 	int s;
    810  1.1  drochner 
    811  1.1  drochner 	if (status != USBD_NORMAL_COMPLETION) {
    812  1.1  drochner 		if (status == USBD_NOT_STARTED || status == USBD_CANCELLED)
    813  1.1  drochner 			return;
    814  1.1  drochner 
    815  1.1  drochner 		printf("%s: could not transmit buffer: %s\n",
    816  1.1  drochner 		    USBDEVNAME(sc->sc_dev), usbd_errstr(status));
    817  1.1  drochner 
    818  1.1  drochner 		if (status == USBD_STALLED)
    819  1.1  drochner 			usbd_clear_endpoint_stall(sc->sc_tx_pipeh);
    820  1.1  drochner 
    821  1.1  drochner 		ifp->if_oerrors++;
    822  1.1  drochner 		return;
    823  1.1  drochner 	}
    824  1.1  drochner 
    825  1.1  drochner 	s = splnet();
    826  1.1  drochner 
    827  1.1  drochner 	m_freem(data->m);
    828  1.1  drochner 	data->m = NULL;
    829  1.1  drochner 	ieee80211_free_node(data->ni);
    830  1.1  drochner 	data->ni = NULL;
    831  1.1  drochner 
    832  1.1  drochner 	sc->tx_queued--;
    833  1.1  drochner 	ifp->if_opackets++;
    834  1.1  drochner 
    835  1.1  drochner 	DPRINTFN(10, ("tx done\n"));
    836  1.1  drochner 
    837  1.1  drochner 	sc->sc_tx_timer = 0;
    838  1.1  drochner 	ifp->if_flags &= ~IFF_OACTIVE;
    839  1.1  drochner 	ural_start(ifp);
    840  1.1  drochner 
    841  1.1  drochner 	splx(s);
    842  1.1  drochner }
    843  1.1  drochner 
    844  1.1  drochner Static void
    845  1.1  drochner ural_rxeof(usbd_xfer_handle xfer, usbd_private_handle priv, usbd_status status)
    846  1.1  drochner {
    847  1.1  drochner 	struct ural_rx_data *data = priv;
    848  1.1  drochner 	struct ural_softc *sc = data->sc;
    849  1.1  drochner 	struct ieee80211com *ic = &sc->sc_ic;
    850  1.2  drochner 	struct ifnet *ifp = &sc->sc_if;
    851  1.1  drochner 	struct ural_rx_desc *desc;
    852  1.1  drochner 	struct ieee80211_frame_min *wh;
    853  1.1  drochner 	struct ieee80211_node *ni;
    854  1.1  drochner 	struct mbuf *m;
    855  1.1  drochner 	int s, len;
    856  1.1  drochner 
    857  1.1  drochner 	if (status != USBD_NORMAL_COMPLETION) {
    858  1.1  drochner 		if (status == USBD_NOT_STARTED || status == USBD_CANCELLED)
    859  1.1  drochner 			return;
    860  1.1  drochner 
    861  1.1  drochner 		if (status == USBD_STALLED)
    862  1.1  drochner 			usbd_clear_endpoint_stall(sc->sc_rx_pipeh);
    863  1.1  drochner 		goto skip;
    864  1.1  drochner 	}
    865  1.1  drochner 
    866  1.1  drochner 	usbd_get_xfer_status(xfer, NULL, NULL, &len, NULL);
    867  1.1  drochner 
    868  1.1  drochner 	if (len < RAL_RX_DESC_SIZE) {
    869  1.1  drochner 		printf("%s: xfer too short %d\n", USBDEVNAME(sc->sc_dev), len);
    870  1.1  drochner 		ifp->if_ierrors++;
    871  1.1  drochner 		goto skip;
    872  1.1  drochner 	}
    873  1.1  drochner 
    874  1.1  drochner 	/* rx descriptor is located at the end */
    875  1.1  drochner 	desc = (struct ural_rx_desc *)(data->buf + len - RAL_RX_DESC_SIZE);
    876  1.1  drochner 
    877  1.1  drochner 	if (le32toh(desc->flags) & (RAL_RX_PHY_ERROR | RAL_RX_CRC_ERROR)) {
    878  1.1  drochner 		/*
    879  1.1  drochner 		 * This should not happen since we did not request to receive
    880  1.1  drochner 		 * those frames when we filled RAL_TXRX_CSR2.
    881  1.1  drochner 		 */
    882  1.1  drochner 		DPRINTFN(5, ("PHY or CRC error\n"));
    883  1.1  drochner 		ifp->if_ierrors++;
    884  1.1  drochner 		goto skip;
    885  1.1  drochner 	}
    886  1.1  drochner 
    887  1.1  drochner 	/* finalize mbuf */
    888  1.1  drochner 	m = data->m;
    889  1.1  drochner 	m->m_pkthdr.rcvif = ifp;
    890  1.1  drochner 	m->m_pkthdr.len = m->m_len = (le32toh(desc->flags) >> 16) & 0xfff;
    891  1.1  drochner 	m->m_flags |= M_HASFCS; /* hardware appends FCS */
    892  1.1  drochner 
    893  1.1  drochner 	s = splnet();
    894  1.1  drochner 
    895  1.1  drochner #if NBPFILTER > 0
    896  1.1  drochner 	if (sc->sc_drvbpf != NULL) {
    897  1.1  drochner 		struct ural_rx_radiotap_header *tap = &sc->sc_rxtap;
    898  1.1  drochner 
    899  1.5  drochner 		tap->wr_flags = IEEE80211_RADIOTAP_F_FCS;
    900  1.1  drochner 		tap->wr_chan_freq = htole16(ic->ic_ibss_chan->ic_freq);
    901  1.1  drochner 		tap->wr_chan_flags = htole16(ic->ic_ibss_chan->ic_flags);
    902  1.1  drochner 		tap->wr_antenna = sc->rx_ant;
    903  1.1  drochner 		tap->wr_antsignal = desc->rssi;
    904  1.1  drochner 
    905  1.1  drochner 		bpf_mtap2(sc->sc_drvbpf, tap, sc->sc_rxtap_len, m);
    906  1.1  drochner 	}
    907  1.1  drochner #endif
    908  1.1  drochner 
    909  1.1  drochner 	wh = mtod(m, struct ieee80211_frame_min *);
    910  1.1  drochner 	ni = ieee80211_find_rxnode(ic, wh);
    911  1.1  drochner 
    912  1.1  drochner 	/* send the frame to the 802.11 layer */
    913  1.1  drochner 	ieee80211_input(ic, m, ni, desc->rssi, 0);
    914  1.1  drochner 
    915  1.1  drochner 	/* node is no longer needed */
    916  1.1  drochner 	ieee80211_free_node(ni);
    917  1.1  drochner 
    918  1.1  drochner 	splx(s);
    919  1.1  drochner 
    920  1.1  drochner 	MGETHDR(data->m, M_DONTWAIT, MT_DATA);
    921  1.1  drochner 	if (data->m == NULL) {
    922  1.1  drochner 		printf("%s: could not allocate rx mbuf\n",
    923  1.1  drochner 		    USBDEVNAME(sc->sc_dev));
    924  1.1  drochner 		return;
    925  1.1  drochner 	}
    926  1.1  drochner 
    927  1.1  drochner 	MCLGET(data->m, M_DONTWAIT);
    928  1.1  drochner 	if (!(data->m->m_flags & M_EXT)) {
    929  1.1  drochner 		printf("%s: could not allocate rx mbuf cluster\n",
    930  1.1  drochner 		    USBDEVNAME(sc->sc_dev));
    931  1.1  drochner 		m_freem(data->m);
    932  1.1  drochner 		data->m = NULL;
    933  1.1  drochner 		return;
    934  1.1  drochner 	}
    935  1.1  drochner 
    936  1.1  drochner 	data->buf = mtod(data->m, uint8_t *);
    937  1.1  drochner 
    938  1.1  drochner 	DPRINTFN(15, ("rx done\n"));
    939  1.1  drochner 
    940  1.1  drochner skip:	/* setup a new transfer */
    941  1.1  drochner 	usbd_setup_xfer(xfer, sc->sc_rx_pipeh, data, data->buf, MCLBYTES,
    942  1.1  drochner 	    USBD_SHORT_XFER_OK, USBD_NO_TIMEOUT, ural_rxeof);
    943  1.1  drochner 	usbd_transfer(xfer);
    944  1.1  drochner }
    945  1.1  drochner 
    946  1.1  drochner /*
    947  1.1  drochner  * Return the expected ack rate for a frame transmitted at rate `rate'.
    948  1.1  drochner  * XXX: this should depend on the destination node basic rate set.
    949  1.1  drochner  */
    950  1.1  drochner Static int
    951  1.1  drochner ural_ack_rate(int rate)
    952  1.1  drochner {
    953  1.1  drochner 	switch (rate) {
    954  1.1  drochner 	/* CCK rates */
    955  1.1  drochner 	case 2:
    956  1.1  drochner 		return 2;
    957  1.1  drochner 	case 4:
    958  1.1  drochner 	case 11:
    959  1.1  drochner 	case 22:
    960  1.1  drochner 		return 4;
    961  1.1  drochner 
    962  1.1  drochner 	/* OFDM rates */
    963  1.1  drochner 	case 12:
    964  1.1  drochner 	case 18:
    965  1.1  drochner 		return 12;
    966  1.1  drochner 	case 24:
    967  1.1  drochner 	case 36:
    968  1.1  drochner 		return 24;
    969  1.1  drochner 	case 48:
    970  1.1  drochner 	case 72:
    971  1.1  drochner 	case 96:
    972  1.1  drochner 	case 108:
    973  1.1  drochner 		return 48;
    974  1.1  drochner 	}
    975  1.1  drochner 
    976  1.1  drochner 	/* default to 1Mbps */
    977  1.1  drochner 	return 2;
    978  1.1  drochner }
    979  1.1  drochner 
    980  1.1  drochner /*
    981  1.1  drochner  * Compute the duration (in us) needed to transmit `len' bytes at rate `rate'.
    982  1.1  drochner  * The function automatically determines the operating mode depending on the
    983  1.1  drochner  * given rate. `flags' indicates whether short preamble is in use or not.
    984  1.1  drochner  */
    985  1.1  drochner Static uint16_t
    986  1.1  drochner ural_txtime(int len, int rate, uint32_t flags)
    987  1.1  drochner {
    988  1.1  drochner 	uint16_t txtime;
    989  1.1  drochner 	int ceil, dbps;
    990  1.1  drochner 
    991  1.1  drochner 	if (RAL_RATE_IS_OFDM(rate)) {
    992  1.1  drochner 		/*
    993  1.1  drochner 		 * OFDM TXTIME calculation.
    994  1.1  drochner 		 * From IEEE Std 802.11a-1999, pp. 37.
    995  1.1  drochner 		 */
    996  1.1  drochner 		dbps = rate * 2; /* data bits per OFDM symbol */
    997  1.1  drochner 
    998  1.1  drochner 		ceil = (16 + 8 * len + 6) / dbps;
    999  1.1  drochner 		if ((16 + 8 * len + 6) % dbps != 0)
   1000  1.1  drochner 			ceil++;
   1001  1.1  drochner 
   1002  1.1  drochner 		txtime = 16 + 4 + 4 * ceil + 6;
   1003  1.1  drochner 	} else {
   1004  1.1  drochner 		/*
   1005  1.1  drochner 		 * High Rate TXTIME calculation.
   1006  1.1  drochner 		 * From IEEE Std 802.11b-1999, pp. 28.
   1007  1.1  drochner 		 */
   1008  1.1  drochner 		ceil = (8 * len * 2) / rate;
   1009  1.1  drochner 		if ((8 * len * 2) % rate != 0)
   1010  1.1  drochner 			ceil++;
   1011  1.1  drochner 
   1012  1.1  drochner 		if (rate != 2 && (flags & IEEE80211_F_SHPREAMBLE))
   1013  1.1  drochner 			txtime =  72 + 24 + ceil;
   1014  1.1  drochner 		else
   1015  1.1  drochner 			txtime = 144 + 48 + ceil;
   1016  1.1  drochner 	}
   1017  1.1  drochner 
   1018  1.1  drochner 	return txtime;
   1019  1.1  drochner }
   1020  1.1  drochner 
   1021  1.1  drochner Static uint8_t
   1022  1.1  drochner ural_plcp_signal(int rate)
   1023  1.1  drochner {
   1024  1.1  drochner 	switch (rate) {
   1025  1.1  drochner 	/* CCK rates (returned values are device-dependent) */
   1026  1.1  drochner 	case 2:		return 0x0;
   1027  1.1  drochner 	case 4:		return 0x1;
   1028  1.1  drochner 	case 11:	return 0x2;
   1029  1.1  drochner 	case 22:	return 0x3;
   1030  1.1  drochner 
   1031  1.1  drochner 	/* OFDM rates (cf IEEE Std 802.11a-1999, pp. 14 Table 80) */
   1032  1.1  drochner 	case 12:	return 0xb;
   1033  1.1  drochner 	case 18:	return 0xf;
   1034  1.1  drochner 	case 24:	return 0xa;
   1035  1.1  drochner 	case 36:	return 0xe;
   1036  1.1  drochner 	case 48:	return 0x9;
   1037  1.1  drochner 	case 72:	return 0xd;
   1038  1.1  drochner 	case 96:	return 0x8;
   1039  1.1  drochner 	case 108:	return 0xc;
   1040  1.1  drochner 
   1041  1.1  drochner 	/* unsupported rates (should not get there) */
   1042  1.1  drochner 	default:	return 0xff;
   1043  1.1  drochner 	}
   1044  1.1  drochner }
   1045  1.1  drochner 
   1046  1.1  drochner Static void
   1047  1.1  drochner ural_setup_tx_desc(struct ural_softc *sc, struct ural_tx_desc *desc,
   1048  1.1  drochner     uint32_t flags, int len, int rate)
   1049  1.1  drochner {
   1050  1.1  drochner 	struct ieee80211com *ic = &sc->sc_ic;
   1051  1.1  drochner 	uint16_t plcp_length;
   1052  1.1  drochner 	int remainder;
   1053  1.1  drochner 
   1054  1.1  drochner 	desc->flags = htole32(flags);
   1055  1.1  drochner 	desc->flags |= htole32(RAL_TX_NEWSEQ);
   1056  1.1  drochner 	desc->flags |= htole32(len << 16);
   1057  1.1  drochner 
   1058  1.1  drochner 	if (RAL_RATE_IS_OFDM(rate))
   1059  1.1  drochner 		desc->flags |= htole32(RAL_TX_OFDM);
   1060  1.1  drochner 
   1061  1.1  drochner 	desc->wme = htole16(RAL_LOGCWMAX(5) | RAL_LOGCWMIN(3) | RAL_AIFSN(2));
   1062  1.4  drochner 	desc->wme |= htole16(RAL_IVOFFSET(sizeof (struct ieee80211_frame)));
   1063  1.1  drochner 
   1064  1.1  drochner 	/*
   1065  1.1  drochner 	 * Fill PLCP fields.
   1066  1.1  drochner 	 */
   1067  1.1  drochner 	desc->plcp_service = 4;
   1068  1.1  drochner 
   1069  1.1  drochner 	len += 4; /* account for FCS */
   1070  1.1  drochner 	if (RAL_RATE_IS_OFDM(rate)) {
   1071  1.1  drochner 		/*
   1072  1.1  drochner 		 * PLCP length field (LENGTH).
   1073  1.1  drochner 		 * From IEEE Std 802.11a-1999, pp. 14.
   1074  1.1  drochner 		 */
   1075  1.1  drochner 		plcp_length = len & 0xfff;
   1076  1.1  drochner 		desc->plcp_length = htole16((plcp_length >> 6) << 8 |
   1077  1.1  drochner 		    (plcp_length & 0x3f));
   1078  1.1  drochner 	} else {
   1079  1.1  drochner 		/*
   1080  1.1  drochner 		 * Long PLCP LENGTH field.
   1081  1.1  drochner 		 * From IEEE Std 802.11b-1999, pp. 16.
   1082  1.1  drochner 		 */
   1083  1.1  drochner 		plcp_length = (8 * len * 2) / rate;
   1084  1.1  drochner 		remainder = (8 * len * 2) % rate;
   1085  1.1  drochner 		if (remainder != 0) {
   1086  1.1  drochner 			if (rate == 22 && (rate - remainder) / 16 != 0)
   1087  1.1  drochner 				desc->plcp_service |= RAL_PLCP_LENGEXT;
   1088  1.1  drochner 			plcp_length++;
   1089  1.1  drochner 		}
   1090  1.1  drochner 		desc->plcp_length = htole16(plcp_length);
   1091  1.1  drochner 	}
   1092  1.1  drochner 
   1093  1.1  drochner 	desc->plcp_signal = ural_plcp_signal(rate);
   1094  1.1  drochner 	if (rate != 2 && (ic->ic_flags & IEEE80211_F_SHPREAMBLE))
   1095  1.1  drochner 		desc->plcp_signal |= 0x08;
   1096  1.1  drochner 
   1097  1.1  drochner 	desc->iv = 0;
   1098  1.1  drochner 	desc->eiv = 0;
   1099  1.1  drochner }
   1100  1.1  drochner 
   1101  1.1  drochner #define RAL_TX_TIMEOUT	5000
   1102  1.1  drochner 
   1103  1.1  drochner Static int
   1104  1.1  drochner ural_tx_bcn(struct ural_softc *sc, struct mbuf *m0, struct ieee80211_node *ni)
   1105  1.1  drochner {
   1106  1.1  drochner 	struct ural_tx_desc *desc;
   1107  1.1  drochner 	usbd_xfer_handle xfer;
   1108  1.1  drochner 	usbd_status error;
   1109  1.1  drochner 	uint8_t cmd = 0;
   1110  1.1  drochner 	uint8_t *buf;
   1111  1.1  drochner 	int xferlen, rate;
   1112  1.1  drochner 
   1113  1.1  drochner 	rate = IEEE80211_IS_CHAN_5GHZ(ni->ni_chan) ? 12 : 4;
   1114  1.1  drochner 
   1115  1.1  drochner 	xfer = usbd_alloc_xfer(sc->sc_udev);
   1116  1.1  drochner 	if (xfer == NULL)
   1117  1.1  drochner 		return ENOMEM;
   1118  1.1  drochner 
   1119  1.1  drochner 	/* xfer length needs to be a multiple of two! */
   1120  1.1  drochner 	xferlen = (RAL_TX_DESC_SIZE + m0->m_pkthdr.len + 1) & ~1;
   1121  1.1  drochner 
   1122  1.1  drochner 	buf = usbd_alloc_buffer(xfer, xferlen);
   1123  1.1  drochner 	if (buf == NULL) {
   1124  1.1  drochner 		usbd_free_xfer(xfer);
   1125  1.1  drochner 		return ENOMEM;
   1126  1.1  drochner 	}
   1127  1.1  drochner 
   1128  1.1  drochner 	usbd_setup_xfer(xfer, sc->sc_tx_pipeh, NULL, &cmd, sizeof cmd,
   1129  1.1  drochner 	    USBD_FORCE_SHORT_XFER, RAL_TX_TIMEOUT, NULL);
   1130  1.1  drochner 
   1131  1.1  drochner 	error = usbd_sync_transfer(xfer);
   1132  1.1  drochner 	if (error != 0) {
   1133  1.1  drochner 		usbd_free_xfer(xfer);
   1134  1.1  drochner 		return error;
   1135  1.1  drochner 	}
   1136  1.1  drochner 
   1137  1.1  drochner 	desc = (struct ural_tx_desc *)buf;
   1138  1.1  drochner 
   1139  1.1  drochner 	m_copydata(m0, 0, m0->m_pkthdr.len, buf + RAL_TX_DESC_SIZE);
   1140  1.1  drochner 	ural_setup_tx_desc(sc, desc, RAL_TX_IFS_NEWBACKOFF | RAL_TX_TIMESTAMP,
   1141  1.1  drochner 	    m0->m_pkthdr.len, rate);
   1142  1.1  drochner 
   1143  1.1  drochner 	DPRINTFN(10, ("sending beacon frame len=%u rate=%u xfer len=%u\n",
   1144  1.1  drochner 	    m0->m_pkthdr.len, rate, xferlen));
   1145  1.1  drochner 
   1146  1.1  drochner 	usbd_setup_xfer(xfer, sc->sc_tx_pipeh, NULL, buf, xferlen,
   1147  1.1  drochner 	    USBD_FORCE_SHORT_XFER | USBD_NO_COPY, RAL_TX_TIMEOUT, NULL);
   1148  1.1  drochner 
   1149  1.1  drochner 	error = usbd_sync_transfer(xfer);
   1150  1.1  drochner 	usbd_free_xfer(xfer);
   1151  1.1  drochner 
   1152  1.1  drochner 	return error;
   1153  1.1  drochner }
   1154  1.1  drochner 
   1155  1.1  drochner Static int
   1156  1.1  drochner ural_tx_mgt(struct ural_softc *sc, struct mbuf *m0, struct ieee80211_node *ni)
   1157  1.1  drochner {
   1158  1.1  drochner 	struct ieee80211com *ic = &sc->sc_ic;
   1159  1.1  drochner 	struct ural_tx_desc *desc;
   1160  1.1  drochner 	struct ural_tx_data *data;
   1161  1.1  drochner 	struct ieee80211_frame *wh;
   1162  1.1  drochner 	uint32_t flags = 0;
   1163  1.1  drochner 	uint16_t dur;
   1164  1.1  drochner 	usbd_status error;
   1165  1.1  drochner 	int xferlen, rate;
   1166  1.1  drochner 
   1167  1.1  drochner 	data = &sc->tx_data[0];
   1168  1.1  drochner 	desc = (struct ural_tx_desc *)data->buf;
   1169  1.1  drochner 
   1170  1.1  drochner 	rate = IEEE80211_IS_CHAN_5GHZ(ni->ni_chan) ? 12 : 4;
   1171  1.1  drochner 	data->m = m0;
   1172  1.1  drochner 	data->ni = ni;
   1173  1.1  drochner 
   1174  1.1  drochner 	wh = mtod(m0, struct ieee80211_frame *);
   1175  1.1  drochner 
   1176  1.1  drochner 	if (!IEEE80211_IS_MULTICAST(wh->i_addr1)) {
   1177  1.1  drochner 		flags |= RAL_TX_ACK;
   1178  1.1  drochner 
   1179  1.1  drochner 		dur = ural_txtime(RAL_ACK_SIZE, rate, ic->ic_flags) + RAL_SIFS;
   1180  1.1  drochner 		*(uint16_t *)wh->i_dur = htole16(dur);
   1181  1.1  drochner 
   1182  1.1  drochner 		/* tell hardware to add timestamp for probe responses */
   1183  1.1  drochner 		if ((wh->i_fc[0] &
   1184  1.1  drochner 		    (IEEE80211_FC0_TYPE_MASK | IEEE80211_FC0_SUBTYPE_MASK)) ==
   1185  1.1  drochner 		    (IEEE80211_FC0_TYPE_MGT | IEEE80211_FC0_SUBTYPE_PROBE_RESP))
   1186  1.1  drochner 			flags |= RAL_TX_TIMESTAMP;
   1187  1.1  drochner 	}
   1188  1.1  drochner 
   1189  1.7  drochner #if NBPFILTER > 0
   1190  1.7  drochner 	if (sc->sc_drvbpf != NULL) {
   1191  1.7  drochner 		struct ural_tx_radiotap_header *tap = &sc->sc_txtap;
   1192  1.7  drochner 
   1193  1.7  drochner 		tap->wt_flags = 0;
   1194  1.7  drochner 		tap->wt_rate = rate;
   1195  1.7  drochner 		tap->wt_chan_freq = htole16(ni->ni_chan->ic_freq);
   1196  1.7  drochner 		tap->wt_chan_flags = htole16(ni->ni_chan->ic_flags);
   1197  1.7  drochner 		tap->wt_antenna = sc->tx_ant;
   1198  1.7  drochner 
   1199  1.7  drochner 		bpf_mtap2(sc->sc_drvbpf, tap, sc->sc_txtap_len, m0);
   1200  1.7  drochner 	}
   1201  1.7  drochner #endif
   1202  1.7  drochner 
   1203  1.1  drochner 	m_copydata(m0, 0, m0->m_pkthdr.len, data->buf + RAL_TX_DESC_SIZE);
   1204  1.1  drochner 	ural_setup_tx_desc(sc, desc, flags, m0->m_pkthdr.len, rate);
   1205  1.1  drochner 
   1206  1.1  drochner 	/* xfer length needs to be a multiple of two! */
   1207  1.1  drochner 	xferlen = (RAL_TX_DESC_SIZE + m0->m_pkthdr.len + 1) & ~1;
   1208  1.1  drochner 
   1209  1.1  drochner 	DPRINTFN(10, ("sending mgt frame len=%u rate=%u xfer len=%u\n",
   1210  1.1  drochner 	    m0->m_pkthdr.len, rate, xferlen));
   1211  1.1  drochner 
   1212  1.1  drochner 	usbd_setup_xfer(data->xfer, sc->sc_tx_pipeh, data, data->buf, xferlen,
   1213  1.1  drochner 	    USBD_FORCE_SHORT_XFER | USBD_NO_COPY, RAL_TX_TIMEOUT, ural_txeof);
   1214  1.1  drochner 
   1215  1.1  drochner 	error = usbd_transfer(data->xfer);
   1216  1.1  drochner 	if (error != USBD_NORMAL_COMPLETION && error != USBD_IN_PROGRESS) {
   1217  1.1  drochner 		m_freem(m0);
   1218  1.1  drochner 		return error;
   1219  1.1  drochner 	}
   1220  1.1  drochner 
   1221  1.1  drochner 	sc->tx_queued++;
   1222  1.1  drochner 
   1223  1.1  drochner 	return 0;
   1224  1.1  drochner }
   1225  1.1  drochner 
   1226  1.1  drochner Static int
   1227  1.1  drochner ural_tx_data(struct ural_softc *sc, struct mbuf *m0, struct ieee80211_node *ni)
   1228  1.1  drochner {
   1229  1.1  drochner 	struct ieee80211com *ic = &sc->sc_ic;
   1230  1.1  drochner 	struct ieee80211_rateset *rs;
   1231  1.1  drochner 	struct ural_tx_desc *desc;
   1232  1.1  drochner 	struct ural_tx_data *data;
   1233  1.1  drochner 	struct ieee80211_frame *wh;
   1234  1.1  drochner 	struct ieee80211_key *k;
   1235  1.1  drochner 	uint32_t flags = 0;
   1236  1.1  drochner 	uint16_t dur;
   1237  1.1  drochner 	usbd_status error;
   1238  1.1  drochner 	int xferlen, rate;
   1239  1.1  drochner 
   1240  1.2  drochner 	wh = mtod(m0, struct ieee80211_frame *);
   1241  1.2  drochner 
   1242  1.1  drochner 	/* XXX this should be reworked! */
   1243  1.1  drochner 	if (ic->ic_fixed_rate != -1) {
   1244  1.1  drochner 		if (ic->ic_curmode != IEEE80211_MODE_AUTO)
   1245  1.1  drochner 			rs = &ic->ic_sup_rates[ic->ic_curmode];
   1246  1.1  drochner 		else
   1247  1.1  drochner 			rs = &ic->ic_sup_rates[IEEE80211_MODE_11G];
   1248  1.1  drochner 
   1249  1.1  drochner 		rate = rs->rs_rates[ic->ic_fixed_rate];
   1250  1.1  drochner 	} else {
   1251  1.1  drochner 		rs = &ni->ni_rates;
   1252  1.1  drochner 		rate = rs->rs_rates[ni->ni_txrate];
   1253  1.1  drochner 	}
   1254  1.1  drochner 	rate &= IEEE80211_RATE_VAL;
   1255  1.1  drochner 
   1256  1.2  drochner 	if (wh->i_fc[1] & IEEE80211_FC1_WEP) {
   1257  1.1  drochner 		k = ieee80211_crypto_encap(ic, ni, m0);
   1258  1.3    dyoung 		if (k == NULL) {
   1259  1.3    dyoung 			m_freem(m0);
   1260  1.1  drochner 			return ENOBUFS;
   1261  1.3    dyoung 		}
   1262  1.2  drochner 
   1263  1.2  drochner 		/* packet header may have moved, reset our local pointer */
   1264  1.2  drochner 		wh = mtod(m0, struct ieee80211_frame *);
   1265  1.1  drochner 	}
   1266  1.1  drochner 
   1267  1.1  drochner #if NBPFILTER > 0
   1268  1.1  drochner 	if (sc->sc_drvbpf != NULL) {
   1269  1.1  drochner 		struct ural_tx_radiotap_header *tap = &sc->sc_txtap;
   1270  1.1  drochner 
   1271  1.1  drochner 		tap->wt_flags = 0;
   1272  1.1  drochner 		tap->wt_rate = rate;
   1273  1.7  drochner 		tap->wt_chan_freq = htole16(ni->ni_chan->ic_freq);
   1274  1.7  drochner 		tap->wt_chan_flags = htole16(ni->ni_chan->ic_flags);
   1275  1.1  drochner 		tap->wt_antenna = sc->tx_ant;
   1276  1.1  drochner 
   1277  1.1  drochner 		bpf_mtap2(sc->sc_drvbpf, tap, sc->sc_txtap_len, m0);
   1278  1.1  drochner 	}
   1279  1.1  drochner #endif
   1280  1.1  drochner 
   1281  1.1  drochner 	data = &sc->tx_data[0];
   1282  1.1  drochner 	desc = (struct ural_tx_desc *)data->buf;
   1283  1.1  drochner 
   1284  1.1  drochner 	data->m = m0;
   1285  1.1  drochner 	data->ni = ni;
   1286  1.1  drochner 
   1287  1.1  drochner 	if (!IEEE80211_IS_MULTICAST(wh->i_addr1)) {
   1288  1.1  drochner 		flags |= RAL_TX_ACK;
   1289  1.1  drochner 		flags |= RAL_TX_RETRY(7);
   1290  1.1  drochner 
   1291  1.1  drochner 		dur = ural_txtime(RAL_ACK_SIZE, ural_ack_rate(rate),
   1292  1.1  drochner 		    ic->ic_flags) + RAL_SIFS;
   1293  1.1  drochner 		*(uint16_t *)wh->i_dur = htole16(dur);
   1294  1.1  drochner 	}
   1295  1.1  drochner 
   1296  1.1  drochner 	m_copydata(m0, 0, m0->m_pkthdr.len, data->buf + RAL_TX_DESC_SIZE);
   1297  1.1  drochner 	ural_setup_tx_desc(sc, desc, flags, m0->m_pkthdr.len, rate);
   1298  1.1  drochner 
   1299  1.1  drochner 	/* xfer length needs to be a multiple of two! */
   1300  1.1  drochner 	xferlen = (RAL_TX_DESC_SIZE + m0->m_pkthdr.len + 1) & ~1;
   1301  1.1  drochner 
   1302  1.1  drochner 	DPRINTFN(10, ("sending data frame len=%u rate=%u xfer len=%u\n",
   1303  1.1  drochner 	    m0->m_pkthdr.len, rate, xferlen));
   1304  1.1  drochner 
   1305  1.1  drochner 	usbd_setup_xfer(data->xfer, sc->sc_tx_pipeh, data, data->buf, xferlen,
   1306  1.1  drochner 	    USBD_FORCE_SHORT_XFER | USBD_NO_COPY, RAL_TX_TIMEOUT, ural_txeof);
   1307  1.1  drochner 
   1308  1.1  drochner 	error = usbd_transfer(data->xfer);
   1309  1.1  drochner 	if (error != USBD_NORMAL_COMPLETION && error != USBD_IN_PROGRESS) {
   1310  1.1  drochner 		m_freem(m0);
   1311  1.1  drochner 		return error;
   1312  1.1  drochner 	}
   1313  1.1  drochner 
   1314  1.1  drochner 	sc->tx_queued++;
   1315  1.1  drochner 
   1316  1.1  drochner 	return 0;
   1317  1.1  drochner }
   1318  1.1  drochner 
   1319  1.1  drochner Static void
   1320  1.1  drochner ural_start(struct ifnet *ifp)
   1321  1.1  drochner {
   1322  1.1  drochner 	struct ural_softc *sc = ifp->if_softc;
   1323  1.1  drochner 	struct ieee80211com *ic = &sc->sc_ic;
   1324  1.1  drochner 	struct ether_header *eh;
   1325  1.1  drochner 	struct ieee80211_node *ni;
   1326  1.1  drochner 	struct mbuf *m0;
   1327  1.1  drochner 
   1328  1.1  drochner 	for (;;) {
   1329  1.1  drochner 		IF_POLL(&ic->ic_mgtq, m0);
   1330  1.1  drochner 		if (m0 != NULL) {
   1331  1.1  drochner 			if (sc->tx_queued >= RAL_TX_LIST_COUNT) {
   1332  1.1  drochner 				ifp->if_flags |= IFF_OACTIVE;
   1333  1.1  drochner 				break;
   1334  1.1  drochner 			}
   1335  1.1  drochner 			IF_DEQUEUE(&ic->ic_mgtq, m0);
   1336  1.1  drochner 
   1337  1.1  drochner 			ni = (struct ieee80211_node *)m0->m_pkthdr.rcvif;
   1338  1.1  drochner 			m0->m_pkthdr.rcvif = NULL;
   1339  1.1  drochner #if NBPFILTER > 0
   1340  1.1  drochner 			if (ic->ic_rawbpf != NULL)
   1341  1.1  drochner 				bpf_mtap(ic->ic_rawbpf, m0);
   1342  1.1  drochner #endif
   1343  1.1  drochner 			if (ural_tx_mgt(sc, m0, ni) != 0)
   1344  1.1  drochner 				break;
   1345  1.1  drochner 
   1346  1.1  drochner 		} else {
   1347  1.1  drochner 			if (ic->ic_state != IEEE80211_S_RUN)
   1348  1.1  drochner 				break;
   1349  1.1  drochner 			IFQ_DEQUEUE(&ifp->if_snd, m0);
   1350  1.1  drochner 			if (m0 == NULL)
   1351  1.1  drochner 				break;
   1352  1.1  drochner 			if (sc->tx_queued >= RAL_TX_LIST_COUNT) {
   1353  1.1  drochner 				IF_PREPEND(&ifp->if_snd, m0);
   1354  1.1  drochner 				ifp->if_flags |= IFF_OACTIVE;
   1355  1.1  drochner 				break;
   1356  1.1  drochner 			}
   1357  1.1  drochner 
   1358  1.2  drochner 			if (m0->m_len < sizeof (struct ether_header) &&
   1359  1.2  drochner 			    !(m0 = m_pullup(m0, sizeof (struct ether_header))))
   1360  1.1  drochner 				continue;
   1361  1.1  drochner 
   1362  1.1  drochner 			eh = mtod(m0, struct ether_header *);
   1363  1.1  drochner 			ni = ieee80211_find_txnode(ic, eh->ether_dhost);
   1364  1.1  drochner 			if (ni == NULL) {
   1365  1.1  drochner 				m_freem(m0);
   1366  1.1  drochner 				continue;
   1367  1.1  drochner 			}
   1368  1.1  drochner #if NBPFILTER > 0
   1369  1.1  drochner 			if (ifp->if_bpf != NULL)
   1370  1.1  drochner 				bpf_mtap(ifp->if_bpf, m0);
   1371  1.1  drochner #endif
   1372  1.1  drochner 			m0 = ieee80211_encap(ic, m0, ni);
   1373  1.4  drochner 			if (m0 == NULL) {
   1374  1.4  drochner 				ieee80211_free_node(ni);
   1375  1.1  drochner 				continue;
   1376  1.4  drochner 			}
   1377  1.1  drochner #if NBPFILTER > 0
   1378  1.1  drochner 			if (ic->ic_rawbpf != NULL)
   1379  1.1  drochner 				bpf_mtap(ic->ic_rawbpf, m0);
   1380  1.1  drochner #endif
   1381  1.1  drochner 			if (ural_tx_data(sc, m0, ni) != 0) {
   1382  1.1  drochner 				ieee80211_free_node(ni);
   1383  1.1  drochner 				ifp->if_oerrors++;
   1384  1.1  drochner 				break;
   1385  1.1  drochner 			}
   1386  1.1  drochner 		}
   1387  1.1  drochner 
   1388  1.1  drochner 		sc->sc_tx_timer = 5;
   1389  1.1  drochner 		ifp->if_timer = 1;
   1390  1.1  drochner 	}
   1391  1.1  drochner }
   1392  1.1  drochner 
   1393  1.1  drochner Static void
   1394  1.1  drochner ural_watchdog(struct ifnet *ifp)
   1395  1.1  drochner {
   1396  1.1  drochner 	struct ural_softc *sc = ifp->if_softc;
   1397  1.2  drochner 	struct ieee80211com *ic = &sc->sc_ic;
   1398  1.1  drochner 
   1399  1.1  drochner 	ifp->if_timer = 0;
   1400  1.1  drochner 
   1401  1.1  drochner 	if (sc->sc_tx_timer > 0) {
   1402  1.1  drochner 		if (--sc->sc_tx_timer == 0) {
   1403  1.1  drochner 			printf("%s: device timeout\n", USBDEVNAME(sc->sc_dev));
   1404  1.1  drochner 			/*ural_init(ifp); XXX needs a process context! */
   1405  1.1  drochner 			ifp->if_oerrors++;
   1406  1.1  drochner 			return;
   1407  1.1  drochner 		}
   1408  1.1  drochner 		ifp->if_timer = 1;
   1409  1.1  drochner 	}
   1410  1.1  drochner 
   1411  1.2  drochner 	ieee80211_watchdog(ic);
   1412  1.1  drochner }
   1413  1.1  drochner 
   1414  1.1  drochner Static int
   1415  1.1  drochner ural_ioctl(struct ifnet *ifp, u_long cmd, caddr_t data)
   1416  1.1  drochner {
   1417  1.1  drochner 	struct ural_softc *sc = ifp->if_softc;
   1418  1.1  drochner 	struct ieee80211com *ic = &sc->sc_ic;
   1419  1.1  drochner 	struct ifreq *ifr;
   1420  1.1  drochner 	int s, error = 0;
   1421  1.1  drochner 
   1422  1.1  drochner 	s = splnet();
   1423  1.1  drochner 
   1424  1.1  drochner 	switch (cmd) {
   1425  1.1  drochner 	case SIOCSIFFLAGS:
   1426  1.1  drochner 		if (ifp->if_flags & IFF_UP) {
   1427  1.1  drochner 			if (ifp->if_flags & IFF_RUNNING)
   1428  1.1  drochner 				ural_update_promisc(sc);
   1429  1.1  drochner 			else
   1430  1.1  drochner 				ural_init(ifp);
   1431  1.1  drochner 		} else {
   1432  1.1  drochner 			if (ifp->if_flags & IFF_RUNNING)
   1433  1.1  drochner 				ural_stop(ifp, 1);
   1434  1.1  drochner 		}
   1435  1.1  drochner 		break;
   1436  1.2  drochner 
   1437  1.1  drochner 	case SIOCADDMULTI:
   1438  1.1  drochner 	case SIOCDELMULTI:
   1439  1.1  drochner 		ifr = (struct ifreq *)data;
   1440  1.1  drochner 		error = (cmd == SIOCADDMULTI) ?
   1441  1.2  drochner 		    ether_addmulti(ifr, &sc->sc_ec) :
   1442  1.2  drochner 		    ether_delmulti(ifr, &sc->sc_ec);
   1443  1.1  drochner 
   1444  1.1  drochner 		if (error == ENETRESET)
   1445  1.1  drochner 			error = 0;
   1446  1.1  drochner 		break;
   1447  1.1  drochner 
   1448  1.1  drochner 	case SIOCS80211CHANNEL:
   1449  1.1  drochner 		/*
   1450  1.1  drochner 		 * This allows for fast channel switching in monitor mode
   1451  1.1  drochner 		 * (used by kismet). In IBSS mode, we must explicitly reset
   1452  1.1  drochner 		 * the interface to generate a new beacon frame.
   1453  1.1  drochner 		 */
   1454  1.1  drochner 		error = ieee80211_ioctl(ic, cmd, data);
   1455  1.1  drochner 		if (error == ENETRESET &&
   1456  1.1  drochner 		    ic->ic_opmode == IEEE80211_M_MONITOR) {
   1457  1.1  drochner 			ural_set_chan(sc, ic->ic_ibss_chan);
   1458  1.1  drochner 			error = 0;
   1459  1.1  drochner 		}
   1460  1.1  drochner 		break;
   1461  1.2  drochner 
   1462  1.1  drochner 	default:
   1463  1.1  drochner 		error = ieee80211_ioctl(ic, cmd, data);
   1464  1.1  drochner 	}
   1465  1.1  drochner 
   1466  1.1  drochner 	if (error == ENETRESET) {
   1467  1.1  drochner 		if ((ifp->if_flags & (IFF_UP | IFF_RUNNING)) ==
   1468  1.1  drochner 		    (IFF_UP | IFF_RUNNING))
   1469  1.1  drochner 			ural_init(ifp);
   1470  1.1  drochner 		error = 0;
   1471  1.1  drochner 	}
   1472  1.1  drochner 
   1473  1.1  drochner 	splx(s);
   1474  1.1  drochner 
   1475  1.1  drochner 	return error;
   1476  1.1  drochner }
   1477  1.1  drochner 
   1478  1.1  drochner Static void
   1479  1.1  drochner ural_eeprom_read(struct ural_softc *sc, uint16_t addr, void *buf, int len)
   1480  1.1  drochner {
   1481  1.1  drochner 	usb_device_request_t req;
   1482  1.1  drochner 	usbd_status error;
   1483  1.1  drochner 
   1484  1.1  drochner 	req.bmRequestType = UT_READ_VENDOR_DEVICE;
   1485  1.1  drochner 	req.bRequest = RAL_READ_EEPROM;
   1486  1.1  drochner 	USETW(req.wValue, 0);
   1487  1.1  drochner 	USETW(req.wIndex, addr);
   1488  1.1  drochner 	USETW(req.wLength, len);
   1489  1.1  drochner 
   1490  1.1  drochner 	error = usbd_do_request(sc->sc_udev, &req, buf);
   1491  1.1  drochner 	if (error != 0) {
   1492  1.1  drochner 		printf("%s: could not read EEPROM: %s\n",
   1493  1.1  drochner 		    USBDEVNAME(sc->sc_dev), usbd_errstr(error));
   1494  1.1  drochner 	}
   1495  1.1  drochner }
   1496  1.1  drochner 
   1497  1.1  drochner Static uint16_t
   1498  1.1  drochner ural_read(struct ural_softc *sc, uint16_t reg)
   1499  1.1  drochner {
   1500  1.1  drochner 	usb_device_request_t req;
   1501  1.1  drochner 	usbd_status error;
   1502  1.1  drochner 	uint16_t val;
   1503  1.1  drochner 
   1504  1.1  drochner 	req.bmRequestType = UT_READ_VENDOR_DEVICE;
   1505  1.1  drochner 	req.bRequest = RAL_READ_MAC;
   1506  1.1  drochner 	USETW(req.wValue, 0);
   1507  1.1  drochner 	USETW(req.wIndex, reg);
   1508  1.1  drochner 	USETW(req.wLength, sizeof (uint16_t));
   1509  1.1  drochner 
   1510  1.1  drochner 	error = usbd_do_request(sc->sc_udev, &req, &val);
   1511  1.1  drochner 	if (error != 0) {
   1512  1.1  drochner 		printf("%s: could not read MAC register: %s\n",
   1513  1.1  drochner 		    USBDEVNAME(sc->sc_dev), usbd_errstr(error));
   1514  1.1  drochner 		return 0;
   1515  1.1  drochner 	}
   1516  1.1  drochner 
   1517  1.1  drochner 	return le16toh(val);
   1518  1.1  drochner }
   1519  1.1  drochner 
   1520  1.1  drochner Static void
   1521  1.1  drochner ural_read_multi(struct ural_softc *sc, uint16_t reg, void *buf, int len)
   1522  1.1  drochner {
   1523  1.1  drochner 	usb_device_request_t req;
   1524  1.1  drochner 	usbd_status error;
   1525  1.1  drochner 
   1526  1.1  drochner 	req.bmRequestType = UT_READ_VENDOR_DEVICE;
   1527  1.1  drochner 	req.bRequest = RAL_READ_MULTI_MAC;
   1528  1.1  drochner 	USETW(req.wValue, 0);
   1529  1.1  drochner 	USETW(req.wIndex, reg);
   1530  1.1  drochner 	USETW(req.wLength, len);
   1531  1.1  drochner 
   1532  1.1  drochner 	error = usbd_do_request(sc->sc_udev, &req, buf);
   1533  1.1  drochner 	if (error != 0) {
   1534  1.1  drochner 		printf("%s: could not read MAC register: %s\n",
   1535  1.1  drochner 		    USBDEVNAME(sc->sc_dev), usbd_errstr(error));
   1536  1.1  drochner 		return;
   1537  1.1  drochner 	}
   1538  1.1  drochner }
   1539  1.1  drochner 
   1540  1.1  drochner Static void
   1541  1.1  drochner ural_write(struct ural_softc *sc, uint16_t reg, uint16_t val)
   1542  1.1  drochner {
   1543  1.1  drochner 	usb_device_request_t req;
   1544  1.1  drochner 	usbd_status error;
   1545  1.1  drochner 
   1546  1.1  drochner 	req.bmRequestType = UT_WRITE_VENDOR_DEVICE;
   1547  1.1  drochner 	req.bRequest = RAL_WRITE_MAC;
   1548  1.1  drochner 	USETW(req.wValue, val);
   1549  1.1  drochner 	USETW(req.wIndex, reg);
   1550  1.1  drochner 	USETW(req.wLength, 0);
   1551  1.1  drochner 
   1552  1.1  drochner 	error = usbd_do_request(sc->sc_udev, &req, NULL);
   1553  1.1  drochner 	if (error != 0) {
   1554  1.1  drochner 		printf("%s: could not write MAC register: %s\n",
   1555  1.1  drochner 		    USBDEVNAME(sc->sc_dev), usbd_errstr(error));
   1556  1.1  drochner 	}
   1557  1.1  drochner }
   1558  1.1  drochner 
   1559  1.1  drochner Static void
   1560  1.1  drochner ural_write_multi(struct ural_softc *sc, uint16_t reg, void *buf, int len)
   1561  1.1  drochner {
   1562  1.1  drochner 	usb_device_request_t req;
   1563  1.1  drochner 	usbd_status error;
   1564  1.1  drochner 
   1565  1.1  drochner 	req.bmRequestType = UT_WRITE_VENDOR_DEVICE;
   1566  1.1  drochner 	req.bRequest = RAL_WRITE_MULTI_MAC;
   1567  1.1  drochner 	USETW(req.wValue, 0);
   1568  1.1  drochner 	USETW(req.wIndex, reg);
   1569  1.1  drochner 	USETW(req.wLength, len);
   1570  1.1  drochner 
   1571  1.1  drochner 	error = usbd_do_request(sc->sc_udev, &req, buf);
   1572  1.1  drochner 	if (error != 0) {
   1573  1.1  drochner 		printf("%s: could not write MAC register: %s\n",
   1574  1.1  drochner 		    USBDEVNAME(sc->sc_dev), usbd_errstr(error));
   1575  1.1  drochner 	}
   1576  1.1  drochner }
   1577  1.1  drochner 
   1578  1.1  drochner Static void
   1579  1.1  drochner ural_bbp_write(struct ural_softc *sc, uint8_t reg, uint8_t val)
   1580  1.1  drochner {
   1581  1.1  drochner 	uint16_t tmp;
   1582  1.1  drochner 	int ntries;
   1583  1.1  drochner 
   1584  1.1  drochner 	for (ntries = 0; ntries < 5; ntries++) {
   1585  1.1  drochner 		if (!(ural_read(sc, RAL_PHY_CSR8) & RAL_BBP_BUSY))
   1586  1.1  drochner 			break;
   1587  1.1  drochner 	}
   1588  1.1  drochner 	if (ntries == 5) {
   1589  1.1  drochner 		printf("%s: could not write to BBP\n", USBDEVNAME(sc->sc_dev));
   1590  1.1  drochner 		return;
   1591  1.1  drochner 	}
   1592  1.1  drochner 
   1593  1.1  drochner 	tmp = reg << 8 | val;
   1594  1.1  drochner 	ural_write(sc, RAL_PHY_CSR7, tmp);
   1595  1.1  drochner }
   1596  1.1  drochner 
   1597  1.1  drochner Static uint8_t
   1598  1.1  drochner ural_bbp_read(struct ural_softc *sc, uint8_t reg)
   1599  1.1  drochner {
   1600  1.1  drochner 	uint16_t val;
   1601  1.1  drochner 	int ntries;
   1602  1.1  drochner 
   1603  1.1  drochner 	val = RAL_BBP_WRITE | reg << 8;
   1604  1.1  drochner 	ural_write(sc, RAL_PHY_CSR7, val);
   1605  1.1  drochner 
   1606  1.1  drochner 	for (ntries = 0; ntries < 5; ntries++) {
   1607  1.1  drochner 		if (!(ural_read(sc, RAL_PHY_CSR8) & RAL_BBP_BUSY))
   1608  1.1  drochner 			break;
   1609  1.1  drochner 	}
   1610  1.1  drochner 	if (ntries == 5) {
   1611  1.1  drochner 		printf("%s: could not read BBP\n", USBDEVNAME(sc->sc_dev));
   1612  1.1  drochner 		return 0;
   1613  1.1  drochner 	}
   1614  1.1  drochner 
   1615  1.1  drochner 	return ural_read(sc, RAL_PHY_CSR7) & 0xff;
   1616  1.1  drochner }
   1617  1.1  drochner 
   1618  1.1  drochner Static void
   1619  1.1  drochner ural_rf_write(struct ural_softc *sc, uint8_t reg, uint32_t val)
   1620  1.1  drochner {
   1621  1.1  drochner 	uint32_t tmp;
   1622  1.1  drochner 	int ntries;
   1623  1.1  drochner 
   1624  1.1  drochner 	for (ntries = 0; ntries < 5; ntries++) {
   1625  1.1  drochner 		if (!(ural_read(sc, RAL_PHY_CSR10) & RAL_RF_LOBUSY))
   1626  1.1  drochner 			break;
   1627  1.1  drochner 	}
   1628  1.1  drochner 	if (ntries == 5) {
   1629  1.1  drochner 		printf("%s: could not write to RF\n", USBDEVNAME(sc->sc_dev));
   1630  1.1  drochner 		return;
   1631  1.1  drochner 	}
   1632  1.1  drochner 
   1633  1.1  drochner 	tmp = RAL_RF_BUSY | RAL_RF_20BIT | (val & 0xfffff) << 2 | (reg & 0x3);
   1634  1.1  drochner 	ural_write(sc, RAL_PHY_CSR9,  tmp & 0xffff);
   1635  1.1  drochner 	ural_write(sc, RAL_PHY_CSR10, tmp >> 16);
   1636  1.1  drochner 
   1637  1.1  drochner 	/* remember last written value in sc */
   1638  1.1  drochner 	sc->rf_regs[reg] = val;
   1639  1.1  drochner 
   1640  1.1  drochner 	DPRINTFN(15, ("RF R[%u] <- 0x%05x\n", reg & 0x3, val & 0xfffff));
   1641  1.1  drochner }
   1642  1.1  drochner 
   1643  1.1  drochner Static void
   1644  1.1  drochner ural_set_chan(struct ural_softc *sc, struct ieee80211_channel *c)
   1645  1.1  drochner {
   1646  1.1  drochner #define N(a)	(sizeof (a) / sizeof ((a)[0]))
   1647  1.1  drochner 	struct ieee80211com *ic = &sc->sc_ic;
   1648  1.1  drochner 	uint8_t power, tmp;
   1649  1.1  drochner 	u_int i, chan;
   1650  1.1  drochner 
   1651  1.1  drochner 	chan = ieee80211_chan2ieee(ic, c);
   1652  1.1  drochner 	if (chan == 0 || chan == IEEE80211_CHAN_ANY)
   1653  1.1  drochner 		return;
   1654  1.1  drochner 
   1655  1.1  drochner 	if (IEEE80211_IS_CHAN_2GHZ(c))
   1656  1.1  drochner 		power = min(sc->txpow[chan - 1], 31);
   1657  1.1  drochner 	else
   1658  1.1  drochner 		power = 31;
   1659  1.1  drochner 
   1660  1.1  drochner 	DPRINTFN(2, ("setting channel to %u, txpower to %u\n", chan, power));
   1661  1.1  drochner 
   1662  1.1  drochner 	switch (sc->rf_rev) {
   1663  1.1  drochner 	case RAL_RF_2522:
   1664  1.1  drochner 		ural_rf_write(sc, RAL_RF1, 0x00814);
   1665  1.1  drochner 		ural_rf_write(sc, RAL_RF2, ural_rf2522_r2[chan - 1]);
   1666  1.1  drochner 		ural_rf_write(sc, RAL_RF3, power << 7 | 0x00040);
   1667  1.1  drochner 		break;
   1668  1.1  drochner 
   1669  1.1  drochner 	case RAL_RF_2523:
   1670  1.1  drochner 		ural_rf_write(sc, RAL_RF1, 0x08804);
   1671  1.1  drochner 		ural_rf_write(sc, RAL_RF2, ural_rf2523_r2[chan - 1]);
   1672  1.1  drochner 		ural_rf_write(sc, RAL_RF3, power << 7 | 0x38044);
   1673  1.1  drochner 		ural_rf_write(sc, RAL_RF4, (chan == 14) ? 0x00280 : 0x00286);
   1674  1.1  drochner 		break;
   1675  1.1  drochner 
   1676  1.1  drochner 	case RAL_RF_2524:
   1677  1.1  drochner 		ural_rf_write(sc, RAL_RF1, 0x0c808);
   1678  1.1  drochner 		ural_rf_write(sc, RAL_RF2, ural_rf2524_r2[chan - 1]);
   1679  1.1  drochner 		ural_rf_write(sc, RAL_RF3, power << 7 | 0x00040);
   1680  1.1  drochner 		ural_rf_write(sc, RAL_RF4, (chan == 14) ? 0x00280 : 0x00286);
   1681  1.1  drochner 		break;
   1682  1.1  drochner 
   1683  1.1  drochner 	case RAL_RF_2525:
   1684  1.1  drochner 		ural_rf_write(sc, RAL_RF1, 0x08808);
   1685  1.1  drochner 		ural_rf_write(sc, RAL_RF2, ural_rf2525_hi_r2[chan - 1]);
   1686  1.1  drochner 		ural_rf_write(sc, RAL_RF3, power << 7 | 0x18044);
   1687  1.1  drochner 		ural_rf_write(sc, RAL_RF4, (chan == 14) ? 0x00280 : 0x00286);
   1688  1.1  drochner 
   1689  1.1  drochner 		ural_rf_write(sc, RAL_RF1, 0x08808);
   1690  1.1  drochner 		ural_rf_write(sc, RAL_RF2, ural_rf2525_r2[chan - 1]);
   1691  1.1  drochner 		ural_rf_write(sc, RAL_RF3, power << 7 | 0x18044);
   1692  1.1  drochner 		ural_rf_write(sc, RAL_RF4, (chan == 14) ? 0x00280 : 0x00286);
   1693  1.1  drochner 		break;
   1694  1.1  drochner 
   1695  1.1  drochner 	case RAL_RF_2525E:
   1696  1.1  drochner 		ural_rf_write(sc, RAL_RF1, 0x08808);
   1697  1.1  drochner 		ural_rf_write(sc, RAL_RF2, ural_rf2525e_r2[chan - 1]);
   1698  1.1  drochner 		ural_rf_write(sc, RAL_RF3, power << 7 | 0x18044);
   1699  1.1  drochner 		ural_rf_write(sc, RAL_RF4, (chan == 14) ? 0x00286 : 0x00282);
   1700  1.1  drochner 		break;
   1701  1.1  drochner 
   1702  1.1  drochner 	case RAL_RF_2526:
   1703  1.1  drochner 		ural_rf_write(sc, RAL_RF2, ural_rf2526_hi_r2[chan - 1]);
   1704  1.1  drochner 		ural_rf_write(sc, RAL_RF4, (chan & 1) ? 0x00386 : 0x00381);
   1705  1.1  drochner 		ural_rf_write(sc, RAL_RF1, 0x08804);
   1706  1.1  drochner 
   1707  1.1  drochner 		ural_rf_write(sc, RAL_RF2, ural_rf2526_r2[chan - 1]);
   1708  1.1  drochner 		ural_rf_write(sc, RAL_RF3, power << 7 | 0x18044);
   1709  1.1  drochner 		ural_rf_write(sc, RAL_RF4, (chan & 1) ? 0x00386 : 0x00381);
   1710  1.1  drochner 		break;
   1711  1.1  drochner 
   1712  1.1  drochner 	/* dual-band RF */
   1713  1.1  drochner 	case RAL_RF_5222:
   1714  1.1  drochner 		for (i = 0; i < N(ural_rf5222); i++)
   1715  1.1  drochner 			if (ural_rf5222[i].chan == chan)
   1716  1.1  drochner 				break;
   1717  1.1  drochner 
   1718  1.1  drochner 		if (i < N(ural_rf5222)) {
   1719  1.1  drochner 			ural_rf_write(sc, RAL_RF1, ural_rf5222[i].r1);
   1720  1.1  drochner 			ural_rf_write(sc, RAL_RF2, ural_rf5222[i].r2);
   1721  1.1  drochner 			ural_rf_write(sc, RAL_RF3, power << 7 | 0x00040);
   1722  1.1  drochner 			ural_rf_write(sc, RAL_RF4, ural_rf5222[i].r4);
   1723  1.1  drochner 		}
   1724  1.1  drochner 		break;
   1725  1.1  drochner 	}
   1726  1.1  drochner 
   1727  1.1  drochner 	if (ic->ic_opmode != IEEE80211_M_MONITOR &&
   1728  1.1  drochner 	    ic->ic_state != IEEE80211_S_SCAN) {
   1729  1.1  drochner 		/* set Japan filter bit for channel 14 */
   1730  1.1  drochner 		tmp = ural_bbp_read(sc, 70);
   1731  1.1  drochner 
   1732  1.1  drochner 		tmp &= ~RAL_JAPAN_FILTER;
   1733  1.1  drochner 		if (chan == 14)
   1734  1.1  drochner 			tmp |= RAL_JAPAN_FILTER;
   1735  1.1  drochner 
   1736  1.1  drochner 		ural_bbp_write(sc, 70, tmp);
   1737  1.1  drochner 
   1738  1.1  drochner 		/* clear CRC errors */
   1739  1.1  drochner 		ural_read(sc, RAL_STA_CSR0);
   1740  1.1  drochner 
   1741  1.1  drochner 		DELAY(1000); /* RF needs a 1ms delay here */
   1742  1.1  drochner 		ural_disable_rf_tune(sc);
   1743  1.1  drochner 	}
   1744  1.1  drochner #undef N
   1745  1.1  drochner }
   1746  1.1  drochner 
   1747  1.1  drochner /*
   1748  1.1  drochner  * Disable RF auto-tuning.
   1749  1.1  drochner  */
   1750  1.1  drochner Static void
   1751  1.1  drochner ural_disable_rf_tune(struct ural_softc *sc)
   1752  1.1  drochner {
   1753  1.1  drochner 	uint32_t tmp;
   1754  1.1  drochner 
   1755  1.1  drochner 	if (sc->rf_rev != RAL_RF_2523) {
   1756  1.1  drochner 		tmp = sc->rf_regs[RAL_RF1] & ~RAL_RF1_AUTOTUNE;
   1757  1.1  drochner 		ural_rf_write(sc, RAL_RF1, tmp);
   1758  1.1  drochner 	}
   1759  1.1  drochner 
   1760  1.1  drochner 	tmp = sc->rf_regs[RAL_RF3] & ~RAL_RF3_AUTOTUNE;
   1761  1.1  drochner 	ural_rf_write(sc, RAL_RF3, tmp);
   1762  1.1  drochner 
   1763  1.1  drochner 	DPRINTFN(2, ("disabling RF autotune\n"));
   1764  1.1  drochner }
   1765  1.1  drochner 
   1766  1.1  drochner /*
   1767  1.1  drochner  * Refer to IEEE Std 802.11-1999 pp. 123 for more information on TSF
   1768  1.1  drochner  * synchronization.
   1769  1.1  drochner  */
   1770  1.1  drochner Static void
   1771  1.1  drochner ural_enable_tsf_sync(struct ural_softc *sc)
   1772  1.1  drochner {
   1773  1.1  drochner 	struct ieee80211com *ic = &sc->sc_ic;
   1774  1.1  drochner 	uint16_t logcwmin, preload, tmp;
   1775  1.1  drochner 
   1776  1.1  drochner 	/* first, disable TSF synchronization */
   1777  1.1  drochner 	ural_write(sc, RAL_TXRX_CSR19, 0);
   1778  1.1  drochner 
   1779  1.1  drochner 	tmp = (16 * ic->ic_bss->ni_intval) << 4;
   1780  1.1  drochner 	ural_write(sc, RAL_TXRX_CSR18, tmp);
   1781  1.1  drochner 
   1782  1.1  drochner 	logcwmin = (ic->ic_opmode == IEEE80211_M_IBSS) ? 2 : 0;
   1783  1.1  drochner 	preload = (ic->ic_opmode == IEEE80211_M_IBSS) ? 320 : 6;
   1784  1.1  drochner 	tmp = logcwmin << 12 | preload;
   1785  1.1  drochner 	ural_write(sc, RAL_TXRX_CSR20, tmp);
   1786  1.1  drochner 
   1787  1.1  drochner 	/* finally, enable TSF synchronization */
   1788  1.1  drochner 	tmp = RAL_ENABLE_TSF | RAL_ENABLE_TBCN;
   1789  1.1  drochner 	if (ic->ic_opmode == IEEE80211_M_STA)
   1790  1.1  drochner 		tmp |= RAL_ENABLE_TSF_SYNC(1);
   1791  1.1  drochner 	else
   1792  1.1  drochner 		tmp |= RAL_ENABLE_TSF_SYNC(2) | RAL_ENABLE_BEACON_GENERATOR;
   1793  1.1  drochner 	ural_write(sc, RAL_TXRX_CSR19, tmp);
   1794  1.1  drochner 
   1795  1.1  drochner 	DPRINTF(("enabling TSF synchronization\n"));
   1796  1.1  drochner }
   1797  1.1  drochner 
   1798  1.1  drochner Static void
   1799  1.1  drochner ural_set_bssid(struct ural_softc *sc, uint8_t *bssid)
   1800  1.1  drochner {
   1801  1.1  drochner 	uint16_t tmp;
   1802  1.1  drochner 
   1803  1.1  drochner 	tmp = bssid[0] | bssid[1] << 8;
   1804  1.1  drochner 	ural_write(sc, RAL_MAC_CSR5, tmp);
   1805  1.1  drochner 
   1806  1.1  drochner 	tmp = bssid[2] | bssid[3] << 8;
   1807  1.1  drochner 	ural_write(sc, RAL_MAC_CSR6, tmp);
   1808  1.1  drochner 
   1809  1.1  drochner 	tmp = bssid[4] | bssid[5] << 8;
   1810  1.1  drochner 	ural_write(sc, RAL_MAC_CSR7, tmp);
   1811  1.1  drochner 
   1812  1.1  drochner 	DPRINTF(("setting BSSID to %s\n", ether_sprintf(bssid)));
   1813  1.1  drochner }
   1814  1.1  drochner 
   1815  1.1  drochner Static void
   1816  1.1  drochner ural_set_macaddr(struct ural_softc *sc, uint8_t *addr)
   1817  1.1  drochner {
   1818  1.1  drochner 	uint16_t tmp;
   1819  1.1  drochner 
   1820  1.1  drochner 	tmp = addr[0] | addr[1] << 8;
   1821  1.1  drochner 	ural_write(sc, RAL_MAC_CSR2, tmp);
   1822  1.1  drochner 
   1823  1.1  drochner 	tmp = addr[2] | addr[3] << 8;
   1824  1.1  drochner 	ural_write(sc, RAL_MAC_CSR3, tmp);
   1825  1.1  drochner 
   1826  1.1  drochner 	tmp = addr[4] | addr[5] << 8;
   1827  1.1  drochner 	ural_write(sc, RAL_MAC_CSR4, tmp);
   1828  1.1  drochner 
   1829  1.2  drochner 	DPRINTF(("setting MAC address to %s\n", ether_sprintf(addr)));
   1830  1.1  drochner }
   1831  1.1  drochner 
   1832  1.1  drochner Static void
   1833  1.1  drochner ural_update_promisc(struct ural_softc *sc)
   1834  1.1  drochner {
   1835  1.2  drochner 	struct ifnet *ifp = &sc->sc_if;
   1836  1.1  drochner 	uint16_t tmp;
   1837  1.1  drochner 
   1838  1.1  drochner 	tmp = ural_read(sc, RAL_TXRX_CSR2);
   1839  1.1  drochner 
   1840  1.1  drochner 	tmp &= ~RAL_DROP_NOT_TO_ME;
   1841  1.1  drochner 	if (!(ifp->if_flags & IFF_PROMISC))
   1842  1.1  drochner 		tmp |= RAL_DROP_NOT_TO_ME;
   1843  1.1  drochner 
   1844  1.1  drochner 	ural_write(sc, RAL_TXRX_CSR2, tmp);
   1845  1.1  drochner 
   1846  1.1  drochner 	DPRINTF(("%s promiscuous mode\n", (ifp->if_flags & IFF_PROMISC) ?
   1847  1.1  drochner 	    "entering" : "leaving"));
   1848  1.1  drochner }
   1849  1.1  drochner 
   1850  1.1  drochner Static const char *
   1851  1.1  drochner ural_get_rf(int rev)
   1852  1.1  drochner {
   1853  1.1  drochner 	switch (rev) {
   1854  1.1  drochner 	case RAL_RF_2522:	return "RT2522";
   1855  1.1  drochner 	case RAL_RF_2523:	return "RT2523";
   1856  1.1  drochner 	case RAL_RF_2524:	return "RT2524";
   1857  1.1  drochner 	case RAL_RF_2525:	return "RT2525";
   1858  1.1  drochner 	case RAL_RF_2525E:	return "RT2525e";
   1859  1.1  drochner 	case RAL_RF_2526:	return "RT2526";
   1860  1.1  drochner 	case RAL_RF_5222:	return "RT5222";
   1861  1.1  drochner 	default:		return "unknown";
   1862  1.1  drochner 	}
   1863  1.1  drochner }
   1864  1.1  drochner 
   1865  1.1  drochner Static void
   1866  1.1  drochner ural_read_eeprom(struct ural_softc *sc)
   1867  1.1  drochner {
   1868  1.1  drochner 	struct ieee80211com *ic = &sc->sc_ic;
   1869  1.1  drochner 	uint16_t val;
   1870  1.1  drochner 
   1871  1.1  drochner 	ural_eeprom_read(sc, RAL_EEPROM_CONFIG0, &val, 2);
   1872  1.1  drochner 	val = le16toh(val);
   1873  1.1  drochner 	sc->rf_rev =   (val >> 11) & 0x7;
   1874  1.1  drochner 	sc->hw_radio = (val >> 10) & 0x1;
   1875  1.1  drochner 	sc->led_mode = (val >> 6)  & 0x7;
   1876  1.1  drochner 	sc->rx_ant =   (val >> 4)  & 0x3;
   1877  1.1  drochner 	sc->tx_ant =   (val >> 2)  & 0x3;
   1878  1.1  drochner 	sc->nb_ant =   val & 0x3;
   1879  1.1  drochner 
   1880  1.1  drochner 	/* read MAC address */
   1881  1.1  drochner 	ural_eeprom_read(sc, RAL_EEPROM_ADDRESS, ic->ic_myaddr, 6);
   1882  1.1  drochner 
   1883  1.1  drochner 	/* read default values for BBP registers */
   1884  1.1  drochner 	ural_eeprom_read(sc, RAL_EEPROM_BBP_BASE, sc->bbp_prom, 2 * 16);
   1885  1.1  drochner 
   1886  1.1  drochner 	/* read Tx power for all b/g channels */
   1887  1.1  drochner 	ural_eeprom_read(sc, RAL_EEPROM_TXPOWER, sc->txpow, 14);
   1888  1.1  drochner }
   1889  1.1  drochner 
   1890  1.1  drochner Static int
   1891  1.1  drochner ural_bbp_init(struct ural_softc *sc)
   1892  1.1  drochner {
   1893  1.1  drochner #define N(a)	(sizeof (a) / sizeof ((a)[0]))
   1894  1.1  drochner 	int i, ntries;
   1895  1.1  drochner 
   1896  1.1  drochner 	/* wait for BBP to be ready */
   1897  1.1  drochner 	for (ntries = 0; ntries < 100; ntries++) {
   1898  1.1  drochner 		if (ural_bbp_read(sc, RAL_BBP_VERSION) != 0)
   1899  1.1  drochner 			break;
   1900  1.1  drochner 		DELAY(1000);
   1901  1.1  drochner 	}
   1902  1.1  drochner 	if (ntries == 100) {
   1903  1.1  drochner 		printf("%s: timeout waiting for BBP\n", USBDEVNAME(sc->sc_dev));
   1904  1.1  drochner 		return EIO;
   1905  1.1  drochner 	}
   1906  1.1  drochner 
   1907  1.1  drochner 	/* initialize BBP registers to default values */
   1908  1.1  drochner 	for (i = 0; i < N(ural_def_bbp); i++)
   1909  1.1  drochner 		ural_bbp_write(sc, ural_def_bbp[i].reg, ural_def_bbp[i].val);
   1910  1.1  drochner 
   1911  1.1  drochner #if 0
   1912  1.1  drochner 	/* initialize BBP registers to values stored in EEPROM */
   1913  1.1  drochner 	for (i = 0; i < 16; i++) {
   1914  1.1  drochner 		if (sc->bbp_prom[i].reg == 0xff)
   1915  1.1  drochner 			continue;
   1916  1.1  drochner 		ural_bbp_write(sc, sc->bbp_prom[i].reg, sc->bbp_prom[i].val);
   1917  1.1  drochner 	}
   1918  1.1  drochner #endif
   1919  1.1  drochner 
   1920  1.1  drochner 	return 0;
   1921  1.1  drochner #undef N
   1922  1.1  drochner }
   1923  1.1  drochner 
   1924  1.1  drochner Static void
   1925  1.1  drochner ural_set_txantenna(struct ural_softc *sc, int antenna)
   1926  1.1  drochner {
   1927  1.1  drochner 	uint16_t tmp;
   1928  1.1  drochner 	uint8_t tx;
   1929  1.1  drochner 
   1930  1.1  drochner 	tx = ural_bbp_read(sc, RAL_BBP_TX) & ~RAL_BBP_ANTMASK;
   1931  1.1  drochner 	if (antenna == 1)
   1932  1.1  drochner 		tx |= RAL_BBP_ANTA;
   1933  1.1  drochner 	else if (antenna == 2)
   1934  1.1  drochner 		tx |= RAL_BBP_ANTB;
   1935  1.1  drochner 	else
   1936  1.1  drochner 		tx |= RAL_BBP_DIVERSITY;
   1937  1.1  drochner 
   1938  1.1  drochner 	/* need to force I/Q flip for RF 2525e, 2526 and 5222 */
   1939  1.1  drochner 	if (sc->rf_rev == RAL_RF_2525E || sc->rf_rev == RAL_RF_2526 ||
   1940  1.1  drochner 	    sc->rf_rev == RAL_RF_5222)
   1941  1.1  drochner 		tx |= RAL_BBP_FLIPIQ;
   1942  1.1  drochner 
   1943  1.1  drochner 	ural_bbp_write(sc, RAL_BBP_TX, tx);
   1944  1.1  drochner 
   1945  1.1  drochner 	/* update flags in PHY_CSR5 and PHY_CSR6 too */
   1946  1.1  drochner 	tmp = ural_read(sc, RAL_PHY_CSR5) & ~0x7;
   1947  1.1  drochner 	ural_write(sc, RAL_PHY_CSR5, tmp | (tx & 0x7));
   1948  1.1  drochner 
   1949  1.1  drochner 	tmp = ural_read(sc, RAL_PHY_CSR6) & ~0x7;
   1950  1.1  drochner 	ural_write(sc, RAL_PHY_CSR6, tmp | (tx & 0x7));
   1951  1.1  drochner }
   1952  1.1  drochner 
   1953  1.1  drochner Static void
   1954  1.1  drochner ural_set_rxantenna(struct ural_softc *sc, int antenna)
   1955  1.1  drochner {
   1956  1.1  drochner 	uint8_t rx;
   1957  1.1  drochner 
   1958  1.1  drochner 	rx = ural_bbp_read(sc, RAL_BBP_RX) & ~RAL_BBP_ANTMASK;
   1959  1.1  drochner 	if (antenna == 1)
   1960  1.1  drochner 		rx |= RAL_BBP_ANTA;
   1961  1.1  drochner 	else if (antenna == 2)
   1962  1.1  drochner 		rx |= RAL_BBP_ANTB;
   1963  1.1  drochner 	else
   1964  1.1  drochner 		rx |= RAL_BBP_DIVERSITY;
   1965  1.1  drochner 
   1966  1.1  drochner 	/* need to force no I/Q flip for RF 2525e and 2526 */
   1967  1.1  drochner 	if (sc->rf_rev == RAL_RF_2525E || sc->rf_rev == RAL_RF_2526)
   1968  1.1  drochner 		rx &= ~RAL_BBP_FLIPIQ;
   1969  1.1  drochner 
   1970  1.1  drochner 	ural_bbp_write(sc, RAL_BBP_RX, rx);
   1971  1.1  drochner }
   1972  1.1  drochner 
   1973  1.1  drochner Static int
   1974  1.1  drochner ural_init(struct ifnet *ifp)
   1975  1.1  drochner {
   1976  1.1  drochner #define N(a)	(sizeof (a) / sizeof ((a)[0]))
   1977  1.1  drochner 	struct ural_softc *sc = ifp->if_softc;
   1978  1.1  drochner 	struct ieee80211com *ic = &sc->sc_ic;
   1979  1.1  drochner 	struct ieee80211_key *wk;
   1980  1.1  drochner 	struct ural_rx_data *data;
   1981  1.1  drochner 	uint16_t sta[11], tmp;
   1982  1.1  drochner 	usbd_status error;
   1983  1.1  drochner 	int i, ntries;
   1984  1.1  drochner 
   1985  1.1  drochner 	ural_stop(ifp, 0);
   1986  1.1  drochner 
   1987  1.1  drochner 	/* initialize MAC registers to default values */
   1988  1.1  drochner 	for (i = 0; i < N(ural_def_mac); i++)
   1989  1.1  drochner 		ural_write(sc, ural_def_mac[i].reg, ural_def_mac[i].val);
   1990  1.1  drochner 
   1991  1.1  drochner 	/* wait for BBP and RF to wake up (this can take a long time!) */
   1992  1.1  drochner 	for (ntries = 0; ntries < 100; ntries++) {
   1993  1.1  drochner 		tmp = ural_read(sc, RAL_MAC_CSR17);
   1994  1.1  drochner 		if ((tmp & (RAL_BBP_AWAKE | RAL_RF_AWAKE)) ==
   1995  1.1  drochner 		    (RAL_BBP_AWAKE | RAL_RF_AWAKE))
   1996  1.1  drochner 			break;
   1997  1.1  drochner 		DELAY(1000);
   1998  1.1  drochner 	}
   1999  1.1  drochner 	if (ntries == 100) {
   2000  1.1  drochner 		printf("%s: timeout waiting for BBP/RF to wakeup\n",
   2001  1.1  drochner 		    USBDEVNAME(sc->sc_dev));
   2002  1.1  drochner 		error = EIO;
   2003  1.1  drochner 		goto fail;
   2004  1.1  drochner 	}
   2005  1.1  drochner 
   2006  1.1  drochner 	/* we're ready! */
   2007  1.1  drochner 	ural_write(sc, RAL_MAC_CSR1, RAL_HOST_READY);
   2008  1.1  drochner 
   2009  1.1  drochner 	/* set supported basic rates (1, 2, 6, 12, 24) */
   2010  1.1  drochner 	ural_write(sc, RAL_TXRX_CSR11, 0x153);
   2011  1.1  drochner 
   2012  1.1  drochner 	error = ural_bbp_init(sc);
   2013  1.1  drochner 	if (error != 0)
   2014  1.1  drochner 		goto fail;
   2015  1.1  drochner 
   2016  1.1  drochner 	/* set default BSS channel */
   2017  1.1  drochner 	ic->ic_bss->ni_chan = ic->ic_ibss_chan;
   2018  1.1  drochner 	ural_set_chan(sc, ic->ic_bss->ni_chan);
   2019  1.1  drochner 
   2020  1.1  drochner 	/* clear statistic registers (STA_CSR0 to STA_CSR10) */
   2021  1.1  drochner 	ural_read_multi(sc, RAL_STA_CSR0, sta, sizeof sta);
   2022  1.1  drochner 
   2023  1.1  drochner 	ural_set_txantenna(sc, 1);
   2024  1.1  drochner 	ural_set_rxantenna(sc, 1);
   2025  1.1  drochner 
   2026  1.1  drochner 	IEEE80211_ADDR_COPY(ic->ic_myaddr, LLADDR(ifp->if_sadl));
   2027  1.1  drochner 	ural_set_macaddr(sc, ic->ic_myaddr);
   2028  1.1  drochner 
   2029  1.1  drochner 	/*
   2030  1.1  drochner 	 * Copy WEP keys into adapter's memory (SEC_CSR0 to SEC_CSR31).
   2031  1.1  drochner 	 */
   2032  1.1  drochner 	for (i = 0; i < IEEE80211_WEP_NKID; i++) {
   2033  1.1  drochner 		wk = &ic->ic_nw_keys[i];
   2034  1.4  drochner 		ural_write_multi(sc, wk->wk_keyix * IEEE80211_KEYBUF_SIZE +
   2035  1.4  drochner 		    RAL_SEC_CSR0, wk->wk_key, IEEE80211_KEYBUF_SIZE);
   2036  1.1  drochner 	}
   2037  1.1  drochner 
   2038  1.1  drochner 	/*
   2039  1.1  drochner 	 * Open Tx and Rx USB bulk pipes.
   2040  1.1  drochner 	 */
   2041  1.1  drochner 	error = usbd_open_pipe(sc->sc_iface, sc->sc_tx_no, USBD_EXCLUSIVE_USE,
   2042  1.1  drochner 	    &sc->sc_tx_pipeh);
   2043  1.1  drochner 	if (error != 0) {
   2044  1.1  drochner 		printf("%s: could not open Tx pipe: %s\n",
   2045  1.1  drochner 		    USBDEVNAME(sc->sc_dev), usbd_errstr(error));
   2046  1.1  drochner 		goto fail;
   2047  1.1  drochner 	}
   2048  1.1  drochner 
   2049  1.1  drochner 	error = usbd_open_pipe(sc->sc_iface, sc->sc_rx_no, USBD_EXCLUSIVE_USE,
   2050  1.1  drochner 	    &sc->sc_rx_pipeh);
   2051  1.1  drochner 	if (error != 0) {
   2052  1.1  drochner 		printf("%s: could not open Rx pipe: %s\n",
   2053  1.1  drochner 		    USBDEVNAME(sc->sc_dev), usbd_errstr(error));
   2054  1.1  drochner 		goto fail;
   2055  1.1  drochner 	}
   2056  1.1  drochner 
   2057  1.1  drochner 	/*
   2058  1.1  drochner 	 * Allocate Tx and Rx xfer queues.
   2059  1.1  drochner 	 */
   2060  1.1  drochner 	error = ural_alloc_tx_list(sc);
   2061  1.1  drochner 	if (error != 0) {
   2062  1.1  drochner 		printf("%s: could not allocate Tx list\n",
   2063  1.1  drochner 		    USBDEVNAME(sc->sc_dev));
   2064  1.1  drochner 		goto fail;
   2065  1.1  drochner 	}
   2066  1.1  drochner 
   2067  1.1  drochner 	error = ural_alloc_rx_list(sc);
   2068  1.1  drochner 	if (error != 0) {
   2069  1.1  drochner 		printf("%s: could not allocate Rx list\n",
   2070  1.1  drochner 		    USBDEVNAME(sc->sc_dev));
   2071  1.1  drochner 		goto fail;
   2072  1.1  drochner 	}
   2073  1.1  drochner 
   2074  1.1  drochner 	/*
   2075  1.1  drochner 	 * Start up the receive pipe.
   2076  1.1  drochner 	 */
   2077  1.1  drochner 	for (i = 0; i < RAL_RX_LIST_COUNT; i++) {
   2078  1.1  drochner 		data = &sc->rx_data[i];
   2079  1.1  drochner 
   2080  1.1  drochner 		usbd_setup_xfer(data->xfer, sc->sc_rx_pipeh, data, data->buf,
   2081  1.1  drochner 		    MCLBYTES, USBD_SHORT_XFER_OK, USBD_NO_TIMEOUT, ural_rxeof);
   2082  1.1  drochner 		usbd_transfer(data->xfer);
   2083  1.1  drochner 	}
   2084  1.1  drochner 
   2085  1.1  drochner 	/* kick Rx */
   2086  1.1  drochner 	tmp = RAL_DROP_PHY_ERROR | RAL_DROP_CRC_ERROR;
   2087  1.1  drochner 	if (ic->ic_opmode != IEEE80211_M_MONITOR) {
   2088  1.1  drochner 		tmp |= RAL_DROP_CTL | RAL_DROP_VERSION_ERROR;
   2089  1.1  drochner 		if (ic->ic_opmode != IEEE80211_M_HOSTAP)
   2090  1.1  drochner 			tmp |= RAL_DROP_TODS;
   2091  1.1  drochner 		if (!(ifp->if_flags & IFF_PROMISC))
   2092  1.1  drochner 			tmp |= RAL_DROP_NOT_TO_ME;
   2093  1.1  drochner 	}
   2094  1.1  drochner 	ural_write(sc, RAL_TXRX_CSR2, tmp);
   2095  1.1  drochner 
   2096  1.1  drochner 	ifp->if_flags &= ~IFF_OACTIVE;
   2097  1.1  drochner 	ifp->if_flags |= IFF_RUNNING;
   2098  1.1  drochner 
   2099  1.1  drochner 	if (ic->ic_opmode == IEEE80211_M_MONITOR)
   2100  1.1  drochner 		ieee80211_new_state(ic, IEEE80211_S_RUN, -1);
   2101  1.1  drochner 	else
   2102  1.1  drochner 		ieee80211_new_state(ic, IEEE80211_S_SCAN, -1);
   2103  1.1  drochner 
   2104  1.1  drochner 	return 0;
   2105  1.1  drochner 
   2106  1.1  drochner fail:	ural_stop(ifp, 1);
   2107  1.1  drochner 	return error;
   2108  1.1  drochner #undef N
   2109  1.1  drochner }
   2110  1.1  drochner 
   2111  1.1  drochner Static void
   2112  1.1  drochner ural_stop(struct ifnet *ifp, int disable)
   2113  1.1  drochner {
   2114  1.1  drochner 	struct ural_softc *sc = ifp->if_softc;
   2115  1.1  drochner 	struct ieee80211com *ic = &sc->sc_ic;
   2116  1.1  drochner 
   2117  1.1  drochner 	ieee80211_new_state(ic, IEEE80211_S_INIT, -1);
   2118  1.1  drochner 
   2119  1.4  drochner 	sc->sc_tx_timer = 0;
   2120  1.4  drochner 	ifp->if_timer = 0;
   2121  1.4  drochner 	ifp->if_flags &= ~(IFF_RUNNING | IFF_OACTIVE);
   2122  1.4  drochner 
   2123  1.1  drochner 	/* disable Rx */
   2124  1.1  drochner 	ural_write(sc, RAL_TXRX_CSR2, RAL_DISABLE_RX);
   2125  1.1  drochner 
   2126  1.1  drochner 	/* reset ASIC and BBP (but won't reset MAC registers!) */
   2127  1.1  drochner 	ural_write(sc, RAL_MAC_CSR1, RAL_RESET_ASIC | RAL_RESET_BBP);
   2128  1.1  drochner 	ural_write(sc, RAL_MAC_CSR1, 0);
   2129  1.1  drochner 
   2130  1.1  drochner 	if (sc->sc_rx_pipeh != NULL) {
   2131  1.1  drochner 		usbd_abort_pipe(sc->sc_rx_pipeh);
   2132  1.1  drochner 		usbd_close_pipe(sc->sc_rx_pipeh);
   2133  1.1  drochner 		sc->sc_rx_pipeh = NULL;
   2134  1.1  drochner 	}
   2135  1.1  drochner 
   2136  1.1  drochner 	if (sc->sc_tx_pipeh != NULL) {
   2137  1.1  drochner 		usbd_abort_pipe(sc->sc_tx_pipeh);
   2138  1.1  drochner 		usbd_close_pipe(sc->sc_tx_pipeh);
   2139  1.1  drochner 		sc->sc_tx_pipeh = NULL;
   2140  1.1  drochner 	}
   2141  1.1  drochner 
   2142  1.1  drochner 	ural_free_rx_list(sc);
   2143  1.1  drochner 	ural_free_tx_list(sc);
   2144  1.1  drochner }
   2145  1.1  drochner 
   2146  1.1  drochner int
   2147  1.1  drochner ural_activate(device_ptr_t self, enum devact act)
   2148  1.1  drochner {
   2149  1.2  drochner 	struct ural_softc *sc = (struct ural_softc *)self;
   2150  1.2  drochner 
   2151  1.1  drochner 	switch (act) {
   2152  1.1  drochner 	case DVACT_ACTIVATE:
   2153  1.1  drochner 		return EOPNOTSUPP;
   2154  1.2  drochner 		break;
   2155  1.1  drochner 
   2156  1.1  drochner 	case DVACT_DEACTIVATE:
   2157  1.2  drochner 		if_deactivate(&sc->sc_if);
   2158  1.1  drochner 		break;
   2159  1.1  drochner 	}
   2160  1.1  drochner 
   2161  1.1  drochner 	return 0;
   2162  1.1  drochner }
   2163