11.1Sskrll/* $NetBSD: samsung,exynosautov9.h,v 1.1.1.1 2026/01/18 05:21:40 skrll Exp $ */ 21.1Sskrll 31.1Sskrll/* SPDX-License-Identifier: (GPL-2.0-only OR BSD-2-Clause) */ 41.1Sskrll/* 51.1Sskrll * Copyright (c) 2022 Samsung Electronics Co., Ltd. 61.1Sskrll * Author: Chanho Park <chanho61.park@samsung.com> 71.1Sskrll * 81.1Sskrll * Device Tree binding constants for Exynos Auto V9 clock controller. 91.1Sskrll */ 101.1Sskrll 111.1Sskrll#ifndef _DT_BINDINGS_CLOCK_EXYNOSAUTOV9_H 121.1Sskrll#define _DT_BINDINGS_CLOCK_EXYNOSAUTOV9_H 131.1Sskrll 141.1Sskrll/* CMU_TOP */ 151.1Sskrll#define FOUT_SHARED0_PLL 1 161.1Sskrll#define FOUT_SHARED1_PLL 2 171.1Sskrll#define FOUT_SHARED2_PLL 3 181.1Sskrll#define FOUT_SHARED3_PLL 4 191.1Sskrll#define FOUT_SHARED4_PLL 5 201.1Sskrll 211.1Sskrll/* MUX in CMU_TOP */ 221.1Sskrll#define MOUT_SHARED0_PLL 6 231.1Sskrll#define MOUT_SHARED1_PLL 7 241.1Sskrll#define MOUT_SHARED2_PLL 8 251.1Sskrll#define MOUT_SHARED3_PLL 9 261.1Sskrll#define MOUT_SHARED4_PLL 10 271.1Sskrll#define MOUT_CLKCMU_CMU_BOOST 11 281.1Sskrll#define MOUT_CLKCMU_CMU_CMUREF 12 291.1Sskrll#define MOUT_CLKCMU_ACC_BUS 13 301.1Sskrll#define MOUT_CLKCMU_APM_BUS 14 311.1Sskrll#define MOUT_CLKCMU_AUD_CPU 15 321.1Sskrll#define MOUT_CLKCMU_AUD_BUS 16 331.1Sskrll#define MOUT_CLKCMU_BUSC_BUS 17 341.1Sskrll#define MOUT_CLKCMU_BUSMC_BUS 19 351.1Sskrll#define MOUT_CLKCMU_CORE_BUS 20 361.1Sskrll#define MOUT_CLKCMU_CPUCL0_SWITCH 21 371.1Sskrll#define MOUT_CLKCMU_CPUCL0_CLUSTER 22 381.1Sskrll#define MOUT_CLKCMU_CPUCL1_SWITCH 24 391.1Sskrll#define MOUT_CLKCMU_CPUCL1_CLUSTER 25 401.1Sskrll#define MOUT_CLKCMU_DPTX_BUS 26 411.1Sskrll#define MOUT_CLKCMU_DPTX_DPGTC 27 421.1Sskrll#define MOUT_CLKCMU_DPUM_BUS 28 431.1Sskrll#define MOUT_CLKCMU_DPUS0_BUS 29 441.1Sskrll#define MOUT_CLKCMU_DPUS1_BUS 30 451.1Sskrll#define MOUT_CLKCMU_FSYS0_BUS 31 461.1Sskrll#define MOUT_CLKCMU_FSYS0_PCIE 32 471.1Sskrll#define MOUT_CLKCMU_FSYS1_BUS 33 481.1Sskrll#define MOUT_CLKCMU_FSYS1_USBDRD 34 491.1Sskrll#define MOUT_CLKCMU_FSYS1_MMC_CARD 35 501.1Sskrll#define MOUT_CLKCMU_FSYS2_BUS 36 511.1Sskrll#define MOUT_CLKCMU_FSYS2_UFS_EMBD 37 521.1Sskrll#define MOUT_CLKCMU_FSYS2_ETHERNET 38 531.1Sskrll#define MOUT_CLKCMU_G2D_G2D 39 541.1Sskrll#define MOUT_CLKCMU_G2D_MSCL 40 551.1Sskrll#define MOUT_CLKCMU_G3D00_SWITCH 41 561.1Sskrll#define MOUT_CLKCMU_G3D01_SWITCH 42 571.1Sskrll#define MOUT_CLKCMU_G3D1_SWITCH 43 581.1Sskrll#define MOUT_CLKCMU_ISPB_BUS 44 591.1Sskrll#define MOUT_CLKCMU_MFC_MFC 45 601.1Sskrll#define MOUT_CLKCMU_MFC_WFD 46 611.1Sskrll#define MOUT_CLKCMU_MIF_SWITCH 47 621.1Sskrll#define MOUT_CLKCMU_MIF_BUSP 48 631.1Sskrll#define MOUT_CLKCMU_NPU_BUS 49 641.1Sskrll#define MOUT_CLKCMU_PERIC0_BUS 50 651.1Sskrll#define MOUT_CLKCMU_PERIC0_IP 51 661.1Sskrll#define MOUT_CLKCMU_PERIC1_BUS 52 671.1Sskrll#define MOUT_CLKCMU_PERIC1_IP 53 681.1Sskrll#define MOUT_CLKCMU_PERIS_BUS 54 691.1Sskrll 701.1Sskrll/* DIV in CMU_TOP */ 711.1Sskrll#define DOUT_SHARED0_DIV3 101 721.1Sskrll#define DOUT_SHARED0_DIV2 102 731.1Sskrll#define DOUT_SHARED1_DIV3 103 741.1Sskrll#define DOUT_SHARED1_DIV2 104 751.1Sskrll#define DOUT_SHARED1_DIV4 105 761.1Sskrll#define DOUT_SHARED2_DIV3 106 771.1Sskrll#define DOUT_SHARED2_DIV2 107 781.1Sskrll#define DOUT_SHARED2_DIV4 108 791.1Sskrll#define DOUT_SHARED4_DIV2 109 801.1Sskrll#define DOUT_SHARED4_DIV4 110 811.1Sskrll#define DOUT_CLKCMU_CMU_BOOST 111 821.1Sskrll#define DOUT_CLKCMU_ACC_BUS 112 831.1Sskrll#define DOUT_CLKCMU_APM_BUS 113 841.1Sskrll#define DOUT_CLKCMU_AUD_CPU 114 851.1Sskrll#define DOUT_CLKCMU_AUD_BUS 115 861.1Sskrll#define DOUT_CLKCMU_BUSC_BUS 116 871.1Sskrll#define DOUT_CLKCMU_BUSMC_BUS 118 881.1Sskrll#define DOUT_CLKCMU_CORE_BUS 119 891.1Sskrll#define DOUT_CLKCMU_CPUCL0_SWITCH 120 901.1Sskrll#define DOUT_CLKCMU_CPUCL0_CLUSTER 121 911.1Sskrll#define DOUT_CLKCMU_CPUCL1_SWITCH 123 921.1Sskrll#define DOUT_CLKCMU_CPUCL1_CLUSTER 124 931.1Sskrll#define DOUT_CLKCMU_DPTX_BUS 125 941.1Sskrll#define DOUT_CLKCMU_DPTX_DPGTC 126 951.1Sskrll#define DOUT_CLKCMU_DPUM_BUS 127 961.1Sskrll#define DOUT_CLKCMU_DPUS0_BUS 128 971.1Sskrll#define DOUT_CLKCMU_DPUS1_BUS 129 981.1Sskrll#define DOUT_CLKCMU_FSYS0_BUS 130 991.1Sskrll#define DOUT_CLKCMU_FSYS0_PCIE 131 1001.1Sskrll#define DOUT_CLKCMU_FSYS1_BUS 132 1011.1Sskrll#define DOUT_CLKCMU_FSYS1_USBDRD 133 1021.1Sskrll#define DOUT_CLKCMU_FSYS2_BUS 134 1031.1Sskrll#define DOUT_CLKCMU_FSYS2_UFS_EMBD 135 1041.1Sskrll#define DOUT_CLKCMU_FSYS2_ETHERNET 136 1051.1Sskrll#define DOUT_CLKCMU_G2D_G2D 137 1061.1Sskrll#define DOUT_CLKCMU_G2D_MSCL 138 1071.1Sskrll#define DOUT_CLKCMU_G3D00_SWITCH 139 1081.1Sskrll#define DOUT_CLKCMU_G3D01_SWITCH 140 1091.1Sskrll#define DOUT_CLKCMU_G3D1_SWITCH 141 1101.1Sskrll#define DOUT_CLKCMU_ISPB_BUS 142 1111.1Sskrll#define DOUT_CLKCMU_MFC_MFC 143 1121.1Sskrll#define DOUT_CLKCMU_MFC_WFD 144 1131.1Sskrll#define DOUT_CLKCMU_MIF_SWITCH 145 1141.1Sskrll#define DOUT_CLKCMU_MIF_BUSP 146 1151.1Sskrll#define DOUT_CLKCMU_NPU_BUS 147 1161.1Sskrll#define DOUT_CLKCMU_PERIC0_BUS 148 1171.1Sskrll#define DOUT_CLKCMU_PERIC0_IP 149 1181.1Sskrll#define DOUT_CLKCMU_PERIC1_BUS 150 1191.1Sskrll#define DOUT_CLKCMU_PERIC1_IP 151 1201.1Sskrll#define DOUT_CLKCMU_PERIS_BUS 152 1211.1Sskrll 1221.1Sskrll/* GAT in CMU_TOP */ 1231.1Sskrll#define GOUT_CLKCMU_CMU_BOOST 201 1241.1Sskrll#define GOUT_CLKCMU_CPUCL0_BOOST 202 1251.1Sskrll#define GOUT_CLKCMU_CPUCL1_BOOST 203 1261.1Sskrll#define GOUT_CLKCMU_CORE_BOOST 204 1271.1Sskrll#define GOUT_CLKCMU_BUSC_BOOST 205 1281.1Sskrll#define GOUT_CLKCMU_BUSMC_BOOST 206 1291.1Sskrll#define GOUT_CLKCMU_MIF_BOOST 207 1301.1Sskrll#define GOUT_CLKCMU_ACC_BUS 208 1311.1Sskrll#define GOUT_CLKCMU_APM_BUS 209 1321.1Sskrll#define GOUT_CLKCMU_AUD_CPU 210 1331.1Sskrll#define GOUT_CLKCMU_AUD_BUS 211 1341.1Sskrll#define GOUT_CLKCMU_BUSC_BUS 212 1351.1Sskrll#define GOUT_CLKCMU_BUSMC_BUS 214 1361.1Sskrll#define GOUT_CLKCMU_CORE_BUS 215 1371.1Sskrll#define GOUT_CLKCMU_CPUCL0_SWITCH 216 1381.1Sskrll#define GOUT_CLKCMU_CPUCL0_CLUSTER 217 1391.1Sskrll#define GOUT_CLKCMU_CPUCL1_SWITCH 219 1401.1Sskrll#define GOUT_CLKCMU_CPUCL1_CLUSTER 220 1411.1Sskrll#define GOUT_CLKCMU_DPTX_BUS 221 1421.1Sskrll#define GOUT_CLKCMU_DPTX_DPGTC 222 1431.1Sskrll#define GOUT_CLKCMU_DPUM_BUS 223 1441.1Sskrll#define GOUT_CLKCMU_DPUS0_BUS 224 1451.1Sskrll#define GOUT_CLKCMU_DPUS1_BUS 225 1461.1Sskrll#define GOUT_CLKCMU_FSYS0_BUS 226 1471.1Sskrll#define GOUT_CLKCMU_FSYS0_PCIE 227 1481.1Sskrll#define GOUT_CLKCMU_FSYS1_BUS 228 1491.1Sskrll#define GOUT_CLKCMU_FSYS1_USBDRD 229 1501.1Sskrll#define GOUT_CLKCMU_FSYS1_MMC_CARD 230 1511.1Sskrll#define GOUT_CLKCMU_FSYS2_BUS 231 1521.1Sskrll#define GOUT_CLKCMU_FSYS2_UFS_EMBD 232 1531.1Sskrll#define GOUT_CLKCMU_FSYS2_ETHERNET 233 1541.1Sskrll#define GOUT_CLKCMU_G2D_G2D 234 1551.1Sskrll#define GOUT_CLKCMU_G2D_MSCL 235 1561.1Sskrll#define GOUT_CLKCMU_G3D00_SWITCH 236 1571.1Sskrll#define GOUT_CLKCMU_G3D01_SWITCH 237 1581.1Sskrll#define GOUT_CLKCMU_G3D1_SWITCH 238 1591.1Sskrll#define GOUT_CLKCMU_ISPB_BUS 239 1601.1Sskrll#define GOUT_CLKCMU_MFC_MFC 240 1611.1Sskrll#define GOUT_CLKCMU_MFC_WFD 241 1621.1Sskrll#define GOUT_CLKCMU_MIF_SWITCH 242 1631.1Sskrll#define GOUT_CLKCMU_MIF_BUSP 243 1641.1Sskrll#define GOUT_CLKCMU_NPU_BUS 244 1651.1Sskrll#define GOUT_CLKCMU_PERIC0_BUS 245 1661.1Sskrll#define GOUT_CLKCMU_PERIC0_IP 246 1671.1Sskrll#define GOUT_CLKCMU_PERIC1_BUS 247 1681.1Sskrll#define GOUT_CLKCMU_PERIC1_IP 248 1691.1Sskrll#define GOUT_CLKCMU_PERIS_BUS 249 1701.1Sskrll 1711.1Sskrll/* CMU_BUSMC */ 1721.1Sskrll#define CLK_MOUT_BUSMC_BUS_USER 1 1731.1Sskrll#define CLK_DOUT_BUSMC_BUSP 2 1741.1Sskrll#define CLK_GOUT_BUSMC_PDMA0_PCLK 3 1751.1Sskrll#define CLK_GOUT_BUSMC_SPDMA_PCLK 4 1761.1Sskrll 1771.1Sskrll/* CMU_CORE */ 1781.1Sskrll#define CLK_MOUT_CORE_BUS_USER 1 1791.1Sskrll#define CLK_DOUT_CORE_BUSP 2 1801.1Sskrll#define CLK_GOUT_CORE_CCI_CLK 3 1811.1Sskrll#define CLK_GOUT_CORE_CCI_PCLK 4 1821.1Sskrll#define CLK_GOUT_CORE_CMU_CORE_PCLK 5 1831.1Sskrll 1841.1Sskrll/* CMU_DPUM */ 1851.1Sskrll#define CLK_MOUT_DPUM_BUS_USER 1 1861.1Sskrll#define CLK_DOUT_DPUM_BUSP 2 1871.1Sskrll#define CLK_GOUT_DPUM_ACLK_DECON 3 1881.1Sskrll#define CLK_GOUT_DPUM_ACLK_DMA 4 1891.1Sskrll#define CLK_GOUT_DPUM_ACLK_DPP 5 1901.1Sskrll#define CLK_GOUT_DPUM_SYSMMU_D0_CLK 6 1911.1Sskrll#define CLK_GOUT_DPUM_SYSMMU_D1_CLK 7 1921.1Sskrll#define CLK_GOUT_DPUM_SYSMMU_D2_CLK 8 1931.1Sskrll#define CLK_GOUT_DPUM_SYSMMU_D3_CLK 9 1941.1Sskrll 1951.1Sskrll/* CMU_FSYS0 */ 1961.1Sskrll#define CLK_MOUT_FSYS0_BUS_USER 1 1971.1Sskrll#define CLK_MOUT_FSYS0_PCIE_USER 2 1981.1Sskrll#define CLK_GOUT_FSYS0_BUS_PCLK 3 1991.1Sskrll 2001.1Sskrll#define CLK_GOUT_FSYS0_PCIE_GEN3_2L0_X1_REFCLK 4 2011.1Sskrll#define CLK_GOUT_FSYS0_PCIE_GEN3_2L0_X2_REFCLK 5 2021.1Sskrll#define CLK_GOUT_FSYS0_PCIE_GEN3_2L0_X1_DBI_ACLK 6 2031.1Sskrll#define CLK_GOUT_FSYS0_PCIE_GEN3_2L0_X1_MSTR_ACLK 7 2041.1Sskrll#define CLK_GOUT_FSYS0_PCIE_GEN3_2L0_X1_SLV_ACLK 8 2051.1Sskrll#define CLK_GOUT_FSYS0_PCIE_GEN3_2L0_X2_DBI_ACLK 9 2061.1Sskrll#define CLK_GOUT_FSYS0_PCIE_GEN3_2L0_X2_MSTR_ACLK 10 2071.1Sskrll#define CLK_GOUT_FSYS0_PCIE_GEN3_2L0_X2_SLV_ACLK 11 2081.1Sskrll#define CLK_GOUT_FSYS0_PCIE_GEN3_2L0_X2_PIPE_CLK 12 2091.1Sskrll#define CLK_GOUT_FSYS0_PCIE_GEN3A_2L0_CLK 13 2101.1Sskrll#define CLK_GOUT_FSYS0_PCIE_GEN3B_2L0_CLK 14 2111.1Sskrll 2121.1Sskrll#define CLK_GOUT_FSYS0_PCIE_GEN3_2L1_X1_REFCLK 15 2131.1Sskrll#define CLK_GOUT_FSYS0_PCIE_GEN3_2L1_X2_REFCLK 16 2141.1Sskrll#define CLK_GOUT_FSYS0_PCIE_GEN3_2L1_X1_DBI_ACLK 17 2151.1Sskrll#define CLK_GOUT_FSYS0_PCIE_GEN3_2L1_X1_MSTR_ACLK 18 2161.1Sskrll#define CLK_GOUT_FSYS0_PCIE_GEN3_2L1_X1_SLV_ACLK 19 2171.1Sskrll#define CLK_GOUT_FSYS0_PCIE_GEN3_2L1_X2_DBI_ACLK 20 2181.1Sskrll#define CLK_GOUT_FSYS0_PCIE_GEN3_2L1_X2_MSTR_ACLK 21 2191.1Sskrll#define CLK_GOUT_FSYS0_PCIE_GEN3_2L1_X2_SLV_ACLK 22 2201.1Sskrll#define CLK_GOUT_FSYS0_PCIE_GEN3_2L1_X2_PIPE_CLK 23 2211.1Sskrll#define CLK_GOUT_FSYS0_PCIE_GEN3A_2L1_CLK 24 2221.1Sskrll#define CLK_GOUT_FSYS0_PCIE_GEN3B_2L1_CLK 25 2231.1Sskrll 2241.1Sskrll#define CLK_GOUT_FSYS0_PCIE_GEN3_4L_X2_REFCLK 26 2251.1Sskrll#define CLK_GOUT_FSYS0_PCIE_GEN3_4L_X4_REFCLK 27 2261.1Sskrll#define CLK_GOUT_FSYS0_PCIE_GEN3_4L_X2_DBI_ACLK 28 2271.1Sskrll#define CLK_GOUT_FSYS0_PCIE_GEN3_4L_X2_MSTR_ACLK 29 2281.1Sskrll#define CLK_GOUT_FSYS0_PCIE_GEN3_4L_X2_SLV_ACLK 30 2291.1Sskrll#define CLK_GOUT_FSYS0_PCIE_GEN3_4L_X4_DBI_ACLK 31 2301.1Sskrll#define CLK_GOUT_FSYS0_PCIE_GEN3_4L_X4_MSTR_ACLK 32 2311.1Sskrll#define CLK_GOUT_FSYS0_PCIE_GEN3_4L_X4_SLV_ACLK 33 2321.1Sskrll#define CLK_GOUT_FSYS0_PCIE_GEN3_4L_X4_PIPE_CLK 34 2331.1Sskrll#define CLK_GOUT_FSYS0_PCIE_GEN3A_4L_CLK 35 2341.1Sskrll#define CLK_GOUT_FSYS0_PCIE_GEN3B_4L_CLK 36 2351.1Sskrll 2361.1Sskrll/* CMU_FSYS1 */ 2371.1Sskrll#define FOUT_MMC_PLL 1 2381.1Sskrll 2391.1Sskrll#define CLK_MOUT_FSYS1_BUS_USER 2 2401.1Sskrll#define CLK_MOUT_FSYS1_MMC_PLL 3 2411.1Sskrll#define CLK_MOUT_FSYS1_MMC_CARD_USER 4 2421.1Sskrll#define CLK_MOUT_FSYS1_USBDRD_USER 5 2431.1Sskrll#define CLK_MOUT_FSYS1_MMC_CARD 6 2441.1Sskrll 2451.1Sskrll#define CLK_DOUT_FSYS1_MMC_CARD 7 2461.1Sskrll 2471.1Sskrll#define CLK_GOUT_FSYS1_PCLK 8 2481.1Sskrll#define CLK_GOUT_FSYS1_MMC_CARD_SDCLKIN 9 2491.1Sskrll#define CLK_GOUT_FSYS1_MMC_CARD_ACLK 10 2501.1Sskrll#define CLK_GOUT_FSYS1_USB20DRD_0_REFCLK 11 2511.1Sskrll#define CLK_GOUT_FSYS1_USB20DRD_1_REFCLK 12 2521.1Sskrll#define CLK_GOUT_FSYS1_USB30DRD_0_REFCLK 13 2531.1Sskrll#define CLK_GOUT_FSYS1_USB30DRD_1_REFCLK 14 2541.1Sskrll#define CLK_GOUT_FSYS1_USB20_0_ACLK 15 2551.1Sskrll#define CLK_GOUT_FSYS1_USB20_1_ACLK 16 2561.1Sskrll#define CLK_GOUT_FSYS1_USB30_0_ACLK 17 2571.1Sskrll#define CLK_GOUT_FSYS1_USB30_1_ACLK 18 2581.1Sskrll 2591.1Sskrll/* CMU_FSYS2 */ 2601.1Sskrll#define CLK_MOUT_FSYS2_BUS_USER 1 2611.1Sskrll#define CLK_MOUT_FSYS2_UFS_EMBD_USER 2 2621.1Sskrll#define CLK_MOUT_FSYS2_ETHERNET_USER 3 2631.1Sskrll#define CLK_GOUT_FSYS2_UFS_EMBD0_ACLK 4 2641.1Sskrll#define CLK_GOUT_FSYS2_UFS_EMBD0_UNIPRO 5 2651.1Sskrll#define CLK_GOUT_FSYS2_UFS_EMBD1_ACLK 6 2661.1Sskrll#define CLK_GOUT_FSYS2_UFS_EMBD1_UNIPRO 7 2671.1Sskrll 2681.1Sskrll/* CMU_PERIC0 */ 2691.1Sskrll#define CLK_MOUT_PERIC0_BUS_USER 1 2701.1Sskrll#define CLK_MOUT_PERIC0_IP_USER 2 2711.1Sskrll#define CLK_MOUT_PERIC0_USI00_USI 3 2721.1Sskrll#define CLK_MOUT_PERIC0_USI01_USI 4 2731.1Sskrll#define CLK_MOUT_PERIC0_USI02_USI 5 2741.1Sskrll#define CLK_MOUT_PERIC0_USI03_USI 6 2751.1Sskrll#define CLK_MOUT_PERIC0_USI04_USI 7 2761.1Sskrll#define CLK_MOUT_PERIC0_USI05_USI 8 2771.1Sskrll#define CLK_MOUT_PERIC0_USI_I2C 9 2781.1Sskrll 2791.1Sskrll#define CLK_DOUT_PERIC0_USI00_USI 10 2801.1Sskrll#define CLK_DOUT_PERIC0_USI01_USI 11 2811.1Sskrll#define CLK_DOUT_PERIC0_USI02_USI 12 2821.1Sskrll#define CLK_DOUT_PERIC0_USI03_USI 13 2831.1Sskrll#define CLK_DOUT_PERIC0_USI04_USI 14 2841.1Sskrll#define CLK_DOUT_PERIC0_USI05_USI 15 2851.1Sskrll#define CLK_DOUT_PERIC0_USI_I2C 16 2861.1Sskrll 2871.1Sskrll#define CLK_GOUT_PERIC0_IPCLK_0 20 2881.1Sskrll#define CLK_GOUT_PERIC0_IPCLK_1 21 2891.1Sskrll#define CLK_GOUT_PERIC0_IPCLK_2 22 2901.1Sskrll#define CLK_GOUT_PERIC0_IPCLK_3 23 2911.1Sskrll#define CLK_GOUT_PERIC0_IPCLK_4 24 2921.1Sskrll#define CLK_GOUT_PERIC0_IPCLK_5 25 2931.1Sskrll#define CLK_GOUT_PERIC0_IPCLK_6 26 2941.1Sskrll#define CLK_GOUT_PERIC0_IPCLK_7 27 2951.1Sskrll#define CLK_GOUT_PERIC0_IPCLK_8 28 2961.1Sskrll#define CLK_GOUT_PERIC0_IPCLK_9 29 2971.1Sskrll#define CLK_GOUT_PERIC0_IPCLK_10 30 2981.1Sskrll#define CLK_GOUT_PERIC0_IPCLK_11 31 2991.1Sskrll#define CLK_GOUT_PERIC0_PCLK_0 32 3001.1Sskrll#define CLK_GOUT_PERIC0_PCLK_1 33 3011.1Sskrll#define CLK_GOUT_PERIC0_PCLK_2 34 3021.1Sskrll#define CLK_GOUT_PERIC0_PCLK_3 35 3031.1Sskrll#define CLK_GOUT_PERIC0_PCLK_4 36 3041.1Sskrll#define CLK_GOUT_PERIC0_PCLK_5 37 3051.1Sskrll#define CLK_GOUT_PERIC0_PCLK_6 38 3061.1Sskrll#define CLK_GOUT_PERIC0_PCLK_7 39 3071.1Sskrll#define CLK_GOUT_PERIC0_PCLK_8 40 3081.1Sskrll#define CLK_GOUT_PERIC0_PCLK_9 41 3091.1Sskrll#define CLK_GOUT_PERIC0_PCLK_10 42 3101.1Sskrll#define CLK_GOUT_PERIC0_PCLK_11 43 3111.1Sskrll 3121.1Sskrll/* CMU_PERIC1 */ 3131.1Sskrll#define CLK_MOUT_PERIC1_BUS_USER 1 3141.1Sskrll#define CLK_MOUT_PERIC1_IP_USER 2 3151.1Sskrll#define CLK_MOUT_PERIC1_USI06_USI 3 3161.1Sskrll#define CLK_MOUT_PERIC1_USI07_USI 4 3171.1Sskrll#define CLK_MOUT_PERIC1_USI08_USI 5 3181.1Sskrll#define CLK_MOUT_PERIC1_USI09_USI 6 3191.1Sskrll#define CLK_MOUT_PERIC1_USI10_USI 7 3201.1Sskrll#define CLK_MOUT_PERIC1_USI11_USI 8 3211.1Sskrll#define CLK_MOUT_PERIC1_USI_I2C 9 3221.1Sskrll 3231.1Sskrll#define CLK_DOUT_PERIC1_USI06_USI 10 3241.1Sskrll#define CLK_DOUT_PERIC1_USI07_USI 11 3251.1Sskrll#define CLK_DOUT_PERIC1_USI08_USI 12 3261.1Sskrll#define CLK_DOUT_PERIC1_USI09_USI 13 3271.1Sskrll#define CLK_DOUT_PERIC1_USI10_USI 14 3281.1Sskrll#define CLK_DOUT_PERIC1_USI11_USI 15 3291.1Sskrll#define CLK_DOUT_PERIC1_USI_I2C 16 3301.1Sskrll 3311.1Sskrll#define CLK_GOUT_PERIC1_IPCLK_0 20 3321.1Sskrll#define CLK_GOUT_PERIC1_IPCLK_1 21 3331.1Sskrll#define CLK_GOUT_PERIC1_IPCLK_2 22 3341.1Sskrll#define CLK_GOUT_PERIC1_IPCLK_3 23 3351.1Sskrll#define CLK_GOUT_PERIC1_IPCLK_4 24 3361.1Sskrll#define CLK_GOUT_PERIC1_IPCLK_5 25 3371.1Sskrll#define CLK_GOUT_PERIC1_IPCLK_6 26 3381.1Sskrll#define CLK_GOUT_PERIC1_IPCLK_7 27 3391.1Sskrll#define CLK_GOUT_PERIC1_IPCLK_8 28 3401.1Sskrll#define CLK_GOUT_PERIC1_IPCLK_9 29 3411.1Sskrll#define CLK_GOUT_PERIC1_IPCLK_10 30 3421.1Sskrll#define CLK_GOUT_PERIC1_IPCLK_11 31 3431.1Sskrll#define CLK_GOUT_PERIC1_PCLK_0 32 3441.1Sskrll#define CLK_GOUT_PERIC1_PCLK_1 33 3451.1Sskrll#define CLK_GOUT_PERIC1_PCLK_2 34 3461.1Sskrll#define CLK_GOUT_PERIC1_PCLK_3 35 3471.1Sskrll#define CLK_GOUT_PERIC1_PCLK_4 36 3481.1Sskrll#define CLK_GOUT_PERIC1_PCLK_5 37 3491.1Sskrll#define CLK_GOUT_PERIC1_PCLK_6 38 3501.1Sskrll#define CLK_GOUT_PERIC1_PCLK_7 39 3511.1Sskrll#define CLK_GOUT_PERIC1_PCLK_8 40 3521.1Sskrll#define CLK_GOUT_PERIC1_PCLK_9 41 3531.1Sskrll#define CLK_GOUT_PERIC1_PCLK_10 42 3541.1Sskrll#define CLK_GOUT_PERIC1_PCLK_11 43 3551.1Sskrll 3561.1Sskrll/* CMU_PERIS */ 3571.1Sskrll#define CLK_MOUT_PERIS_BUS_USER 1 3581.1Sskrll#define CLK_GOUT_SYSREG_PERIS_PCLK 2 3591.1Sskrll#define CLK_GOUT_WDT_CLUSTER0 3 3601.1Sskrll#define CLK_GOUT_WDT_CLUSTER1 4 3611.1Sskrll 3621.1Sskrll#endif /* _DT_BINDINGS_CLOCK_EXYNOSAUTOV9_H */ 363